CN109961740B - 有源矩阵显示面板和具有该有源矩阵显示面板的显示装置 - Google Patents
有源矩阵显示面板和具有该有源矩阵显示面板的显示装置 Download PDFInfo
- Publication number
- CN109961740B CN109961740B CN201811549034.0A CN201811549034A CN109961740B CN 109961740 B CN109961740 B CN 109961740B CN 201811549034 A CN201811549034 A CN 201811549034A CN 109961740 B CN109961740 B CN 109961740B
- Authority
- CN
- China
- Prior art keywords
- carry
- clock
- node
- period
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0248—Precharge or discharge of column electrodes before or after applying exact column voltages
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
- G09G2310/062—Waveforms for resetting a plurality of scan lines at a time
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
- G09G2320/0295—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
Abstract
一种有源矩阵显示装置,包括:显示面板,包括显示部,显示部布置有连接到数据线和栅极线的多个像素;数据驱动器,向数据线提供数据电压;栅极驱动器,向栅极线提供栅极脉冲,其中,栅极驱动器在一帧内的多个块中驱动显示部,其中,数据电压被依次提供给属于第j个块的多条栅极线(j是自然数),并且黑色图像被同时写入属于第q个块的多条栅极线(q是不同于j的自然数)。
Description
技术领域
本发明涉及有源矩阵显示面板和包括该有源矩阵显示面板的显示装置。
背景技术
平板显示器(FPD)广泛用于台式计算机、便携式计算机(例如笔记本电脑和PDA)、移动电话等的显示屏,因为其在纤薄和轻便方面提供优势。这种平板显示器包括液晶显示器(LCD)、等离子体显示面板(PDP)、场发射显示器(FED)和有机发光二极管显示器(OLED)。
同时,提出了黑色图像插入(black image insertion)技术以减少显示装置的运动图像响应时间(MPRT)。也就是说,该技术旨在通过在每个视频帧之间显示黑色图像来消除前一帧图像。然而,传统的黑色图像显示技术会使视频帧速率加倍,这导致缺少数据充电时间(data charging time)。
发明内容
本发明的示例性实施例提供了一种有源矩阵显示装置,包括:显示面板,所述显示面板包括显示部,所述显示部布置有连接到数据线和栅极线的多个像素;数据驱动器,向所述数据线提供数据电压;以及栅极驱动器,向所述栅极线提供栅极脉冲,其中,所述栅极驱动器在与一帧内的多个块相对应的区域中驱动所述显示部,其中,所述数据电压被顺序提供给属于第j个块的多条栅极线(j是自然数),并且黑色图像被同时写入属于第q个块的多条栅极线(q 是不同于j的自然数)。
附图说明
附图被包括以提供对本发明的进一步理解。附图被并入并且构成本说明书的一部分,其示出了本发明的实施例,并且与说明书一起用于解释本发明的原理。在附图中:
图1是示出根据本发明示例性实施例的有机发光二极管显示器的视图;
图2是根据图1所示像素的等效电路图;
图3是示出根据本发明示例性实施例的有机发光二极管显示装置的占空比的视图;
图4是示出根据本发明示例性实施例的有机发光二极管显示装置的占空比的时序图;
图5A是图8的编程时段中的像素的等效电路图;
图5B是图8的发光时段中的像素的等效电路图;
图5C是图8的非发光时段中的像素的等效电路图;
图6是根据本发明示例性实施例的栅极驱动器的级的示意图;
图7和图8是示出根据第一示例性实施例的连接到与栅极驱动器的操作相关的像素行的级的电压变化的视图;
图9是示出根据第一示例性实施例的时钟的时序的视图;
图10和图11是示出根据第一示例性实施例的时钟和级如何连接的视图;
图12是示出根据第二示例性实施例的时钟的时序的视图;
图13和图14是示出根据第二示例性实施例的时钟和级如何连接的视图;
图15是示出根据第三示例性实施例的时钟的时序的视图;
图16至图18是示出根据第三示例性实施例的时钟和级如何连接的视图;
图19是示出根据第四示例性实施例的时钟的时序的视图;
图20和图21是示出根据第四示例性实施例的时钟和级如何连接的视图;
图22和图23是示出根据前述第一至第四示例性实施例的移位寄存器的双向扫描模式中的Q节点电压变化的视图;
图24和图25是示出根据本发明示例性实施例的双向扫描模式操作的移位寄存器和级的视图;
图26是示出根据第一示例性实施例的能够双向扫描的移位寄存器的视图;
图27和图28是示出根据第一示例性实施例的由能够双向扫描的移位寄存器引起的Q节点电压变化的视图;
图29是示出根据第二示例性实施例的能够双向扫描的移位寄存器的视图;
图30是示出根据第三示例性实施例的能够双向扫描的移位寄存器的视图。
具体实施方式
通过参考以下对优选实施例的详细描述和附图,可以更容易地理解本公开的优点和特征以及实现它们的方法。然而,本发明可以以许多不同的形式实施,并且不应该被解释为限于这里阐述的实施例。相反,提供这些实施例是为了使本公开充分和完整,并且将本发明的构思完全传达给本领域技术人员,并且本发明将仅由所附权利要求限定。
在下文中,将参考附图详细描述本发明的示例性实施例。在整个说明书中,相同的附图标记表示基本相同的部件。在描述本发明时,当认为已知功能或配置的详细描述可能不必要地模糊本发明的主题时,将省略详细描述。
尽管本发明的实施例公开了像素的全部实现为N型的晶体管,但是本发明的技术构思不限于此,并且可以应用于P型晶体管。
虽然本说明书描述了有机发光显示装置,但是本发明的技术构思不限于有机发光显示装置。例如,图1中所示的显示面板上的像素可以由液晶单元构成,并且图1的配置可以根据液晶显示装置而变化。
图1是示出根据本发明示例性实施例的显示装置的视图。
如图1所示,根据本发明示例性实施例的显示装置包括显示面板10、时序控制器11、数据驱动器12和栅极驱动器13。
多条数据线15和参考电压线16以及多条栅极线17和18形成在显示面板10上。像素形成在数据线15、参考电压线16和栅极线17和18的交叉处。像素的行与行之间可以水平分离。例如,像素可以被划分为第1至第n像素行HL1至HLn。排列在同一水平方向上的像素接收相同的扫描信号。
栅极线17和18包括被施加扫描信号的第1栅极线17和被施加感测信号的第2栅极线18。每个像素可以连接到数据线15中的一个、参考电压线16 中的一个、第1栅极线17中的一个和第2栅极线18中的一个。每个像素包括OLED和驱动晶体管,并且可以以占空比模式操作以控制OLED的发光占空比。
这样的像素接收高电位驱动电压EVDD和低电位驱动电压EVSS。构成像素的TFT可以实现为P型或N型,或两者的混合。构成像素的TFT的半导体层可以包括非晶硅、多晶硅或氧化物。
在时序控制器11的控制下,数据驱动器12将输入图像数据RGB转换为数据电压并将该数据电压提供给数据线15。此外,在时序控制器11的控制下,数据驱动器12产生参考电压并将其提供给参考电压线16。
在时序控制器11的控制下,栅极驱动器13产生与数据电压同步的扫描信号并将其提供给第1栅极线17,并产生与参考电压同步的感测信号并将其提供给第2栅极线18。
在一帧期间为占空比操作产生的扫描信号包括第1扫描信号和第2扫描信号,并且栅极驱动器13在一帧期间将第1扫描信号和第2扫描信号分别提供给同一像素。以一定的时间差提供第1扫描信号和第2扫描信号。
在一帧期间为占空比操作产生的感测信号可以仅由第1感测脉冲组成,并且第1感测脉冲可以与第1扫描信号同步地被提供给像素。在一帧期间为占空比操作产生的感测信号可以仅由第1感测脉冲和第2感测脉冲组成,并且栅极驱动器13可以将第1感测脉冲与第1扫描信号同步地提供给像素,然后在第2感测脉冲之后将第2感测脉冲提供给像素。
栅极驱动器13可以包括电平移位器和移位寄存器。电平移位器以IC的形式形成在连接到显示面板100的印刷电路板(未示出)上。电平移位器对起始信号、进位时钟CRCLK、扫描时钟SCCLK、感测时钟SECLK等进行电平移位,然后将它们提供给移位寄存器。移位寄存器包括级联连接的多个级。电平移位器在一帧中输出两个或多个起始信号,并将它们提供给移位寄存器。
时序控制器11经由接口电路(未示出)从主机系统14接收输入图像数据RGB,并通过诸如mini-LVDS的多种接口方法将该图像数据RGB提供给数据驱动器12。
时序控制器11从主机系统14接收时序信号,例如垂直同步信号Vsync、水平同步信号Hsync、数据使能信号DE和点时钟信号DCLK,并产生用于控制数据驱动器12和栅极驱动器13的操作时序的控制信号。控制信号包括用于控制栅极驱动器13的操作时序的栅极时序控制信号GDC,用于控制数据驱动器12的操作时序的源极时序控制信号DDC,以及用于控制OLED的发光占空比的占空比控制信号DCON。
图2是图1所示像素的等效电路图。图2描绘了包括有机发光二极管的像素。
参照图2,根据本发明示例性实施例的像素包括OLED、驱动薄膜晶体管 DT、存储电容器Cst、第1开关TFT ST1和第2开关TFT ST2。
OLED包括连接到源极节点Ns的阳极、连接到低电位驱动电压EVSS的输入端的阴极以及位于阳极和阴极之间的有机化合物层。
驱动晶体管DT根据栅极节点Ng和源极节点Ns之间的电压差控制流过OLED的驱动电流。驱动晶体管DT具有连接到栅极节点Ng的栅极、连接到高电位驱动电压EVDD的输入端的漏极以及连接到源极节点Ns的源极。存储电容器Cst连接在栅极节点Ng和源极节点Ns之间。
第1开关TFT ST1响应于扫描信号SCAN,通过切换数据线15和栅极节点Ng之间的电流,将数据线15上的数据电压施加到栅极节点Ng。第1开关 TFT ST1具有连接到第1栅极线17的栅极、连接到数据线15的漏极以及连接到栅极节点Ng的源极。
第2开关TFT ST2响应于感测信号SEN,通过切换参考电压线16和源极节点Ns之间的电流,将参考电压线16上的参考电压Vref施加到源极节点 Ns。第2开关TFT ST2具有连接到第2栅极线18的栅极、连接到参考电压线 16的漏极以及连接到源极节点Ns的源极。
图3和图4是用于解释根据本发明示例性实施例的有机发光显示装置的占空比的视图。
参照图3和图4,在根据本发明的有机发光显示装置中,图像数据和黑色数据都在一个帧周期内写入。也就是说,根据本发明示例性实施例的有机发光显示装置可以在不增加帧速率的情况下使用黑色数据插入技术。
图4示出了施加到第1像素行HL1上的第1像素的扫描信号SCAN、感测信号SEN和数据电压DATA的驱动波形。也就是说,用于占空比操作的一帧包括:编程时段Tp,其间响应于驱动电流设置栅极节点Ng和源极节点Ns 之间的电压;发光时段Te,其间OLED响应于驱动电流发光;以及非发光时段Tb,其间OLED不发光。发光占空比可以对应于发光时段Te,并且黑色占空比可以对应于黑色时段Tb。如图4所示,扫描信号包括与写入图像数据的时序同步的图像扫描信号Pa1以及与写入黑色数据的时序同步的BDI扫描信号Pa2。
图5A至图5C是示出在编程时段、发光时段和非发光时段期间像素如何操作的视图。
如图5A所示,在编程时段Tp中,第1像素的第1开关TFT ST1响应于扫描信号SCAN的图像扫描信号Pa1而导通,以将第1数据电压D1施加到栅极节点Ng。在编程时段Tp中,第1像素的第2开关TFT ST2响应于感测信号SEN的第1感测脉冲Pb1而导通,以将参考电压Vref施加到源极节点 Ns。由此,根据驱动电流设置第1像素的栅极节点Ng和源极节点Ns之间的电压。
如图5B所示,在发光时段Te中,第1像素的第1开关TFT ST1响应于扫描信号SCAN而断开,并且第1像素的第2开关TFT ST2响应于感测信号 SEN而断开。在编程时段Tp中为第1像素预设的栅极节点Ng和源极节点Ns 之间的电压Vgs在发光时段Te中被保持。在这种情况下,栅极节点Ng和源极节点Ns之间的电压Vgs高于第1像素的驱动晶体管DT的阈值电压Vth。因此,在发光时段Te期间,驱动电流流过第1像素的驱动晶体管。利用该驱动电流,栅极节点Ng的电位和源极节点Ns的电位升高,同时栅极节点Ng 和源极节点Ns之间的电压Vgs在发光时段Te中被保持。当源极节点Ns的电位升高到OLED的操作点电平(operating pointlevel)时,第1像素的OLED 发光。
如图5C所示,在非发光时段Tb中,第1像素的第1开关TFT ST1响应于扫描信号SCAN的BDI扫描脉冲Pa2而导通,以将黑色数据电压Bdata施加到栅极节点Ng。第1像素的第2开关TFT ST2响应于感测信号SEN而保持断开。这里,黑色数据电压Bdata是用于显示黑色图像的数据电压。
在发光时段Te期间,扫描信号SCAN和感测信号SEN被顺序地施加到像素行,并且数据电压被顺序地提供给像素行。
在非发光时段Tb开始的时间点,多个BDI扫描脉冲Pa2同时启动,因此多个像素行同时接收黑色数据电压Bdata。
在图像时钟的时序输出用于写入图像数据电压的图像扫描脉冲Pa1,并且在BDI时钟的时序输出用于写入黑色数据电压Bdata的BDI扫描脉冲Pa2。
图6是根据本发明示例性实施例的栅极驱动器的级的示意图。
参照图6,移位寄存器的第i级(i是自然数)包括根据Q节点的电压输出时钟的第1至第3上拉晶体管Tpu_CR、Tpu_SC和Tpu_SE。第i级STGi 是输出扫描信号SCAN和感测信号SEN以驱动第i像素行HLi的级。
Q节点通过接收起始信号或先前进位信号carry[i-3]充电,或者通过接收复位信号或后续进位信号carry[i+3]放电。由第i级接收的进位信号不限于i±3,而是可以根据设计而变化。
第1上拉晶体管Tpu_CR包括连接到Q节点的栅极,施加有进位时钟 CRCLK的漏极,以及连接到第1输出端n1的源极。当Q节点已充电时,第 1上拉晶体管Tpu_CR通过使用施加到漏极的进位时钟CRCLK将进位信号 carry[i]输出到第1输出端子n1。
第2上拉晶体管Tpu_SC包括连接到Q节点的栅极,施加有扫描时钟 SCCLK的漏极,以及连接到第2输出端n2的源极。当Q节点已充电时,第 2上拉晶体管Tpu_SC通过使用施加到漏极的扫描时钟SCCLK将扫描信号 SCAN[i]输出到第2输出端n2。
第3上拉晶体管Tpu_SE包括连接到Q节点的栅极,施加有感测时钟的漏极,以及连接到第3输出端n3的源极。当Q节点已充电时,第3上拉晶体管Tpu_SE通过使用施加到漏极的感测时钟SECLK将感测信号SEN[i]输出到第3输出端n3。
第1下拉晶体管Tpd_CR包括连接到QB节点的栅极,连接到低电位电压VSS的输入端的漏极,以及连接到第1输出端n1的源极。响应于QB节点电压,第1下拉晶体管Tpd_CR将第1输出端n1放电为低电位电压VSS。
第2下拉晶体管Tpd_SC包括连接到QB节点的栅极,连接到低电位电压 VSS的输入端的漏极,以及连接到第2输出端n2的源极。响应于QB节点电压,第2下拉晶体管Tpd_SC将第2输出端n2放电为低电位电压VSS。
第3下拉晶体管Tpd_SE包括连接到QB节点的栅极,连接到低电位电压 VSS的输入端的漏极,以及连接到第3输出端n3的源极。响应于QB节点电压,第3下拉晶体管Tpd_SE将第3输出端n3放电为低电位电压VSS。
反相器INV以相反的方式控制Q节点和QB节点的电压。
根据本发明示例性实施例的栅极驱动器在一个帧周期内的一个周期期间驱动zk个像素行。一个周期包括图像数据写入时段、黑色数据插入时段和预充电时段。将图像数据写入一个像素行的时段可以定义为1个水平时段1H,黑色数据插入时段BDI和预充电时段分别可以对应于1个水平时段1H。黑色数据插入时段BDI在一个周期内重复k次。预充电时段Pre在黑色数据插入时段BDI之后。预充电时段Pre是黑色数据插入时段BDI之后的时段,其间连接到下一像素行的像素的栅极节点已预充电。
换句话说,根据本发明示例性实施例,(z+2)个水平时段在一个周期中重复k次,其包括对应于z个水平时段(z≥2)的图像数据写入时段,对应于1 个水平时段的黑色数据插入时段,以及对应于1个水平时段的预充电时段。
第一示例性实施例
根据第一示例性实施例的栅极驱动器在一个周期期间驱动16个像素行。
也就是说,图像数据写入时段在1/2周期内持续8个水平时段,然后黑色数据写入时段持续1个水平时段,然后预充电时段持续1个水平时段。以这种方式,再次重复用于驱动8个像素行的10个水平时段。结果,根据第一示例性实施例的栅极驱动器在20个水平时段的一个周期期间驱动16个像素行。
图7和图8是示出根据第一示例性实施例的栅极驱动器中的级的Q节点电压变化的视图。图9是示出根据第一示例性实施例的进位时钟、扫描时钟和感测时钟的视图。图10和图11是示出如何连接级和进位时钟、扫描时钟和感测时钟的视图。在图7至9中所示的水平时段中,由数字表示的时段表示图像数据写入时段,BDI表示黑色数据插入时段,并且Pre表示预充电时段。在下文中,第i个水平时段是指图像数据写入时段,其间图像数据被写入第(i+16j)像素行(j是大于或等于0的整数;0<i+16j≤总像素行数)。用于导通或关断Q节点的信号对应于在相应时序输出进位信号的级。也就是说,用于导通第5级的Q节点的信号是由第1级输出的进位信号,用于关断第5级的Q节点的信号是由第9级输出的进位信号。
图9中所示的扫描时钟确定扫描信号的时序,图9中所示的感测时钟确定感测信号的时序。也就是说,当扫描时钟具有导通电压时,级输出扫描信号,并且当感测时钟具有导通电压时,级输出感测信号。
因此,根据第一示例性实施例的栅极驱动器在对应于8个水平时段的图像数据写入时段期间顺序地输出扫描信号和感测信号。然后,栅极驱动器在黑色数据写入时段期间同时向多个像素行提供扫描信号。此外,栅极驱动器在预充电时段期间输出扫描信号和感测信号。
如图9所示,进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK分别具有16个相位。进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK 分别具有20个水平时段的一个周期。一个周期是驱动16个像素行的时段。
在2个水平时段2H期间保持导通电压,然后在8个水平时段8H期间保持关断电压。可以为图像写入时钟和黑色数据写入时钟划分第1至第16进位时钟CRCLK1至CRCLK16的导通电压。图像写入时钟和黑色数据写入时钟彼此交替。也就是说,图像写入时钟被反转为关断电压,并且黑色数据写入时钟具有在8个水平时段之后的关断电压。
在2个水平时段期间保持导通电压的同时,在图像数据写入时段期间顺序输出第1至第16进位时钟CRCLK1至CRCLK16。第9至第16扫描时钟 SCCLK9至SCCLK16在第1黑色数据插入时段期间保持导通电压,并且第1 至第8扫描时钟SCCLK1至SCCLK8在第2黑色数据插入时段期间保持导通电压。
在2个水平时段期间保持导通电压的同时,在图像数据写入时段期间顺序输出第1至第16进位时钟CRCLK1至CRCLK16。
参照图10和图11,第1进位时钟CRCLK、第1扫描时钟SCCLK和第 1感测时钟SECLK连接到第1级STG。第2进位时钟CRCLK、第2扫描时钟SCCLK和第2感测时钟SECLK连接到第2级STG。同样地,第i(i是小于或等于16的自然数)进位时钟CRCLK、第i扫描时钟SCCLK和第i感测时钟SECLK连接到第i级STG。
在第一示例性实施例中,发光时段的占空比可以被设置为(16n+8)行/帧行数。帧行数是像素行的总数和与垂直消隐间隔对应的行的数量的总和。在本说明书中,占空比被定义为每个像素行之间的时间间隔,其为从图像数据写入进位时钟被输入到某一级的时间到黑色数据插入进位时钟被输入到级STG的时间。
将黑色数据实际插入像素中,不是在施加黑色数据插入进位时钟的时间点,而是在级STG的Q节点处于已充电状态的同时施加黑色数据插入扫描时钟的黑色数据插入时段BDI期间。在本发明中,顺序输出用于写入图像数据的扫描信号SCAN,并且在1个水平时段期间将用于插入黑色数据的扫描信号SCAN同时写入多个像素行HL。因此,对于图像显示时段而言,每个像素行HL具有略微不同的占空比。
在本说明书中,占空比是相对于将用于对Q节点进行预充电的进位时钟 CRCLK输入到级的时间点而不是相对于实际图像显示时段来定义的。
例如,当在显示面板10上显示图像的像素行由第1至第2160像素行HL1 至HL2160构成时,没有消隐间隔,并且n被设置为67,占空比为1080/2160。也就是说,当n被设置为67时,根据第一示例性实施例,具有2160个像素行的显示装置具有50%的占空比。当消隐间隔对应于320行并且n设置为67 时,占空比为1080/2040,即43.55%。
下面将描述当n=67时根据第一示例性实施例的1帧期间的栅极驱动器的操作。
当第1级STG的Q节点处于已预充电状态时,第1级STG响应于第1 水平时段1H期间的第1进位时钟CRCLK输出第1进位信号。然后,第1级 STG响应于第1扫描时钟SCCLK输出第1扫描信号SCAN,并响应于第1感测时钟SECLK输出第1感测信号SEN。结果,在第1水平时段1H期间将数据写入第1像素行HL上的像素。
同样地,第2像素行HL上的像素在第2水平时段2H期间被编程。然后,第1像素行HL上的像素基于在第1水平时段1H期间编程的数据发光。
在该行顺序方法中,在第1至第4水平时段1H至4H期间,数据被顺序写入布置在第1至第4像素行HL1至HL4上的像素。
接下来,在第1黑色数据插入时段BDI期间,导通电压施加在第9至第 16扫描时钟SCCLK9至SCCLK16上,以输出第9至第16扫描信号。供应有在第1黑色数据插入时段BDI期间输出的第9至第16扫描信号SCAN的像素行可以根据占空比而变化。
使用行顺序方法,第1至第1072像素行HL1至HL1072在第1至第1072 水平时段1H至1072H期间顺序地发光。在每8行出现的黑色数据插入时段 BDI中,对应于第1至第1072水平时段1H至1072H中的10个水平时段,在显示前一帧图像的第1073至第2160像素行HL1073至HL2160中,黑色数据被插入到包括8个像素行的特定像素行组中。
第1073至第1080水平时段1073H至1080H是图像数据被写入第1073 至第1080像素行HL1073至HL1080的时段,其对应于从第1水平时段1H到第8水平时段8H的操作时间跨度。
当n被设置为67时,用于将黑色数据插入第1像素行的进位时钟被输入到像素行间隔为(16*67+8=1080)的第1081像素行。
第1081至第1088水平时段1081H至1088H中的操作时间对应于第9水平时段9H至第0水平时段0H中的操作时间。在第1081水平时段1081H至第1084水平时段1084H期间顺序输出扫描信号之后,在随后的黑色数据插入时段BDI期间输出第1至第8扫描信号,对应于第1至第8扫描时钟SCCLK 的时序。通过在黑色数据插入时段BDI期间输出的第1至第8扫描信号向布置在第1至第8像素行HL1至HL8上的像素提供黑色数据。
第二示例性实施例
图12是示出根据第二示例性实施例的用于驱动级的进位时钟、扫描时钟和感测时钟的时序的视图。图13和图14是示出如何连接级和进位时钟、扫描时钟和感测时钟的视图。在图12中所示的水平时段中,由数字表示的时段表示图像数据写入时段,BDI表示黑色数据插入时段,并且Pre表示预充电时段。在下文中,第i个水平时段是指图像数据写入时段,其中图像数据被写入第(i+32j)像素行(j是大于或等于0的整数,0<i+32j≤总像素行数)。
如图12所示,进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK 分别具有16个相位。进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK 分别具有40个水平时段的一个周期。在第二示例性实施例中,栅极驱动器13 在一个周期期间驱动32个像素行。在一个周期中,黑色数据插入时段BDI出现四次,并且预充电时段也出现四次。
可以针对图像时钟和BDI时钟划分第1至第16进位时钟CRCLK1至 CRCLK16的导通电压。第1至第16进位时钟CRCLK1至CRCLK16在2个水平时段内保持导通电压,在8个水平时段内保持关断电压。
在一个周期中,第1至第8进位时钟CRCLK1至CRCLK8的第1和第2 导通电压对应于图像时钟,并且施加的第3和第4导通电压对应于BDI时钟。在一个周期中,第9至第16进位时钟CRCLK9至CRCLK16的第1和第2导通电压对应于BDI时钟,第3和第4电压对应于图像时钟。在本说明书中,时钟的应用是指应用具有导通电压电平的时钟。也就是说,第1进位时钟的第2导通电压是指在第8和第9水平时段8H和9H期间施加的导通电压。
第1至第16扫描时钟SCCLK1至SCCLK16包括与第1至第16进位时钟CRCLK1至CRCLK16的图像时钟同步的时钟。此外,第1至第8扫描时钟SCCLK1至SCCLK8在第3和第4黑色数据插入时段BDI期间保持导通电压,并且第9至第16扫描时钟SCCLK9至SCCLK16在第1和第2黑色数据插入时段BDI期间保持导通电压。
第1至第16感测时钟SECLK1至SECLK16与第1至第16进位时钟 SCCLK1至SCCLK16的图像时钟同步。
参照图13和14,第1至第8级STG1至STG8顺序连接至第1至第8进位时钟CRCLK1至CRCLK8、第1至第8扫描时钟SCCLK1至SCCLK8以及第1至第8感测时钟SECLK1至SECLK8。此外,第9至第24级STG9至 STG24顺序连接至第1至第16进位时钟CRCLK1至CRCLK16、第1至第16扫描时钟SCCLK1至SCCLK16以及第1至第16感测时钟SECLK1至 SECLK16。随后,第25至第32级STG25至STG32顺序连接至第10至第16 进位时钟CRCLK10至CRCLK16、第10至第16扫描时钟SCCLK10至 SCCLK16以及第10至第16感测时钟SECLK10至SECLK16。
下面将描述根据第二示例性实施例的在一个周期期间的栅极驱动器的操作。
根据第二示例性实施例的栅极驱动器在一个周期期间驱动32个像素行。在图12中,第-3水平时段-3H至第0水平时段0H对应于前帧驱动周期。图中未示出的预充电时段和预充电时段之后的第29至第32水平时段具有与-3rd 水平时段-3H至第0水平时段0H相同的操作时间。
根据第二示例性实施例的第1至第4级STG1至STG4在第1水平时段 1H至第4水平时段4H期间输出第1至第4扫描信号和第1至第4感测信号。结果,在第1至第4水平时段1H至4H期间,第1至第4像素行HL1至HL4 被顺序地提供数据。
栅极驱动器13在随后的黑色数据插入时段BDI期间输出第9至第16扫描信号。
然后,发生预充电时段,并且第5至第8级STG在第5水平时段5H到第8水平时段8H期间输出第5至第8扫描信号和第5至第8感测信号。结果,在第5至第8水平时段5H到8H期间,第5至第8素行HL5到HL8被顺序地提供数据。
接下来,第9至第14级STG9至STG14在第9水平时段9H至第12水平时段12H期间输出第1至第4扫描信号和第1至第4感测信号。结果,在第9至第12水平时段9H至12H期间,第9至第12像素行HL9至HL12被顺序地提供数据。
在第12水平时段12H之后的黑色数据插入时段BDI期间同时输出第9 至第16扫描信号。
然后,发生预充电时段,并且第13至第20级STG13至STG20在第13 水平时段13H至第20水平时段20H期间输出第13至第20扫描信号和第13 至第20感测信号。结果,第13至第20像素行HL13至HL20被顺序地提供数据。
栅极驱动器13在第20水平时段20H之后的黑色数据插入时段BDI期间输出第1至第9扫描信号。
然后,在预充电时段期间输出第21扫描信号和第21感测信号。
第21至第24级STG21至STG24在第21水平时段21H至第24水平时段24H期间输出第21至第24扫描信号和第21至第24感测信号。结果,向第21至第24像素行提供数据。
第25至第28级STG25至STG28在第25水平时段25H至第28水平时段28H期间输出第25至第28扫描信号和第25至第28感测信号。结果,向第25至第28像素行提供数据。
在第二示例性实施例中,发光时段的占空比可以被设置为(32n+16)行/ 帧行数。
例如,当在显示面板10上显示图像的像素行由第1至第2160像素行HL1 至HL2160构成并且n被设置为33时,占空比为1072/2160。也就是说,当n 被设置为33时,根据第二示例性实施例,具有2160个像素行的显示装置具有49.63%的占空比。也就是说,当n被设置为33时,在紧接在1072个水平行之后的黑色数据插入时段BDI期间,黑色数据被写入第1至第8像素行。
第三示例性实施例
图15是示出根据第三示例性实施例的进位时钟、扫描时钟和感测时钟的时序的视图。图16至图18是示出如何连接级和进位时钟、扫描时钟和感测时钟的视图。
如图15所示,进位时钟CRCLK具有16个相位,并且扫描时钟SCCLK 和感测时钟SECLK分别具有12个相位。进位时钟CRCLK、扫描时钟SCCLK 和感测时钟SECLK具有60个水平时段的一个周期。在第三示例性实施例中,栅极驱动器13在一个周期期间驱动48个像素行。在一个周期中,黑色数据插入时段BDI出现六次,并且预充电时段也出现六次。
可以针对图像时钟和BDI时钟划分第1至第16进位时钟CRCLK1至 CRCLK16的导通电压。第1至第16进位时钟CRCLK1至CRCLK16在2个水平时段内保持导通电压,在8个水平时段内保持关断电压。
在一个周期中,第1至第8进位时钟CRCLK1至CRCLK8的第1至第3 导通电压对应于图像时钟,并且第4至第6导通电压对应于BDI时钟。在一个周期中,第9至第16进位时钟CRCLK9至CRCLK16的第1至第3导通电压对应于BDI时钟,并且第4至第6导通电压对应于图像时钟。
在第1至第24水平时段1H至24H期间,第1至第6扫描时钟SCCLK1 至SCCLK6被顺序输出总共四次。在第25至第48水平时段25H至48H期间,第7至第12扫描时钟SCCLK7至SCCLK12被顺序输出总共四次。此外,第1至第6扫描时钟SCCLK1至SCCLK6在第4至第6黑色数据插入时段 BDI期间保持导通电压,并且第7至第12扫描时钟SCCLK7至SCCLK12在第1至第3黑色数据插入时段BDI期间保持导通电压。
第1至第12感测时钟SECLK1至SECLK12与第1至第12进位时钟 SCCLK1至SCCLK12的图像时钟同步。
参照图16和图17,第1至第8级STG1至STG8顺序连接至第1至第8 进位时钟CRCLK1至CRCLK8,第9至第16级STG9至STG16顺序连接至第1至第8进位时钟CRCLK1至CRCLK8。第17至第32级STG17至STG32 顺序连接至第1至第16进位时钟CRCLK1至CRCLK16。第33至第40级STG33至STG40顺序连接至第9至第16进位时钟CRCLK9至CRCLK16,第41至第48级STG41至STG48顺序连接至第9至第16进位时钟CRCLK9 至CRCLK16。
参照图16至图18,第1至第6级STG1至STG6顺序连接至第1至第6 扫描时钟SCCLK1至SCCLK6,并顺序连接至第1至第6感测时钟。此外,第7至第12级STG7至STG12顺序连接至第1至第6扫描时钟SCCLK1至 SCCLK6,并且顺序连接至第1至第6感测时钟。第13至第18级STG13至 STG18顺序连接至第1至第6扫描时钟SCCLK1至SCCLK6,并顺序连接至第1至第6感测时钟。第19至第30级STG19至STG30顺序连接至第1至第 12扫描时钟SCCLK1至SCCLK12,并顺序连接至第1至第12感测时钟。第 31至第36级STG31至STG36顺序连接至第7至第12扫描时钟SCCLK7至 SCCLK12,并且顺序连接至第7至第12感测时钟。第37至第42级STG37 至STG42顺序连接至第7至第12扫描时钟SCCLK7至SCCLK12,并且顺序连接至第7至第12感测时钟。第43至第48级STG43至STG48顺序连接至第7至第12扫描时钟SCCLK7至SCCLK12,并且顺序连接至第7至第12感测时钟。
类似于第一和第二示例性实施例,根据第三示例性实施例的栅极驱动器输出与扫描时钟和感测时钟的时序同步的扫描信号和感测信号。将省略对像素如何通过扫描信号和感测信号进行操作的详细描述,因为其与前述示例性实施例中描述的内容相同。
在第三示例性实施例中,发光时段的占空比可以被设置为(48n+24)行/ 帧行数。
例如,当在显示面板10上显示图像的像素行由第1至第2160像素行HL1 至HL2160构成并且n被设置为22时,占空比为1080/2160。也就是说,当n 被设置为22时,根据第三示例性实施例,具有2160个像素行的显示装置具有50%的占空比。也就是说,当n被设置为22时,在紧接在1080个水平行之后的黑色数据插入时段BDI期间,黑色数据被写入第1至第8像素行。
第四示例性实施例
图19是示出根据第四示例性实施例的进位时钟、扫描时钟和感测时钟的时序的视图。图20和图21是示出如何连接级和进位时钟、扫描时钟和感测时钟的视图。
如图19所示,进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK 分别具有12个相位。进位时钟CRCLK、扫描时钟SCCLK和感测时钟SECLK 具有60个水平时段的一个周期。在第四示例性实施例中,栅极驱动器13在一个周期期间驱动48个像素行。在一个周期中,黑色数据插入时段BDI出现六次,并且预充电时段也出现六次。
可以针对图像时钟和BDI时钟划分第1至第12进位时钟CRCLK1至 CRCLK12的导通电压。第1至第12进位时钟CRCLK1至CRCLK12在2个水平时段内保持导通电压,在8个水平时段内保持关断电压。
在一个周期中,第1至第6进位时钟CRCLK1至CRCLK6的第1至第4 导通电压对应于图像时钟,并且第5至第8导通电压对应于BDI时钟。在一个周期中,第7至第12进位时钟CRCLK7至CRCLK12的第1至第4导通电压对应于BDI时钟,并且第5至第8导通电压对应于图像时钟。
在第1至第24水平时段1H至24H期间,第1至第6扫描时钟SCCLK1 至SCCLK6被顺序输出总共四次。在第25至第48水平时段25H至48H期间,第7至第12扫描时钟SCCLK7至SCCLK12被顺序输出总共四次。此外,第1至第6扫描时钟SCCLK1至SCCLK6在第4至第6黑色数据插入时段 BDI期间保持导通电压,并且第7至第12扫描时钟SCCLK7至SCCLK12在第1至第3黑色数据插入时段BDI期间保持导通电压。
第1至第12感测时钟SECLK1至SECLK12与第1至第12进位时钟 SCCLK1至SCCLK12的图像时钟同步。
参照图20和图21,第1至第6级STG1至STG6顺序连接至第1至第6 进位时钟CRCLK1至CRCLK6,顺序连接至第1至第6扫描时钟SCCLK1至 SCCLK6,并且顺序连接至第1至第6感测时钟SECLK1至SECLK6。第7至第12级STG7至STG12顺序连接至第1至第6进位时钟CRCLK1至CRCLK6,顺序连接至第1至第6扫描时钟SCCLK1至SCCLK6,并且顺序连接至第1 至第6感测时钟SECLK1至SECLK6。此外,第13至第18级STG13至STG18 顺序连接至第1至第6进位时钟CRCLK1至CRCLK6,顺序连接至第1至第 6扫描时钟SCCLK1至SCCLK6,并且顺序连接至第1至第6感测时钟SECLK1 至SECLK6。
第19至第30级STG19至STG30顺序连接至第1至第12进位时钟 CRCLK1至CRCLK12,顺序连接至第1至第12扫描时钟SCCLK1至SCCLK12,并且顺序连接至第1至第12感测时钟SECLK1至SECLK12。
第31至第36级STG19至STG36顺序连接至第7至第12进位时钟 CRCLK7至CRCLK12,顺序连接至第7至第12扫描时钟SCCLK7至SCCLK12,并且顺序连接至第7至第12感测时钟SECLK7至SECLK12。
第37至第42级STG37至STG42顺序连接至第7至第12进位时钟 CRCLK7至CRCLK12,顺序连接至第7至第12扫描时钟SCCLK7至SCCLK12,并且顺序连接至第7至第12感测时钟SECLK7至SECLK12。
第43至第48级STG43至STG48顺序连接至第7至第12进位时钟 CRCLK7至CRCLK12,顺序连接至第7至第12扫描时钟SCCLK7至SCCLK12,并且顺序连接至第7至第12感测时钟SECLK7至SECLK12。
类似于前述示例性实施例,根据第四示例性实施例的栅极驱动器输出与扫描时钟和感测时钟的时序同步的扫描信号和感测信号。将省略对像素如何通过扫描信号和感测信号进行操作的详细描述,因为其与前述示例性实施例中描述的内容相同。
在第四示例性实施例中,发光时段的占空比可以被设置为(48n+24)行/ 帧行数。
例如,当在显示面板10上显示图像的像素行由第1至第2160像素行HL1 至HL2160构成并且n被设置为22时,占空比为1080/2160。也就是说,当n 被设置为22时,根据第四示例性实施例,具有2160个像素行的显示装置具有50%的占空比。也就是说,当n被设置为22时,在紧接在1080个水平行之后的黑色数据插入时段BDI期间,黑色数据被写入第1至第8像素行。
如上所述,根据本发明示例性实施例的有机发光显示器可以通过利用黑色数据显示时段来改善运动图像响应时间。特别地,根据本发明示例性实施例的有机发光显示器可以在不改变驱动频率的情况下显示黑色数据。也就是说,可以在不减少编程时段的长度的情况下通过插入黑色数据来改善运动图像响应时间。
此外,根据本发明示例性实施例的有机发光显示器可以根据n的值容易地改变占空比。当显示快速移动的图像时,占空比减小以改善MPRT,并且当显示静止图案时,占空比减小到接近100%以防止闪烁。可以通过图像处理调整每帧的占空比,从而为用户提供最佳图像质量。
如上所述,本发明的实施例允许在单独的块中驱动像素行,并且通过使用图像时钟信号将图像顺序地写入像素行的一个块并且使用BDI时钟信号将黑色数据同时写入像素行的后续块来实现BDI。
图22是示出根据前述第一至第四示例性实施例的级的Q节点电压变化的视图。在图22中,附图标记“Out”表示输出进位信号的级,附图标记“Q high”表示不输出进位信号但保持导通电压的级。附图标记“Q low”表示Q 节点具有关断电压的级。在图22中,横轴表示第1至第8水平时段以及在它们之间插入的黑色数据插入时段BDI和预充电时段Pre。在图22中,纵轴表示级。在图22中,虚线表示相应级的输出用作对后级的Q节点充电的进位信号,并且实线表示相应级的输出用作将前级的Q节点复位到关断电压的进位信号。第k级之前的级是第1级到第(k-1)级中的一级,并且第k级之后的级是第(k+1)级到最后的级中的一级。
参照图22,在根据本发明的前述第一至第四示例性实施例的显示装置中,在黑色数据插入时段BDI期间,黑色数据被同时写入8个像素行。为了将黑色数据同时写入8个像素行,在黑色数据插入时段BDI期间,第(8k+1)级 STG[8k+1]至(8k+8)级STG[8k+8]的Q节点保持导通电压。尽管第(8k+1) 级STG[8k+1]至(8k+8)级STG[8k+8]在黑色数据插入时段BDI中没有输出进位信号,但这些级的Q节点保持导通电压。这是因为,在黑色数据插入时段BDI中,即使第1至第3输出端n1至n3保持导通电压,也必须通过第2 输出端n2输出扫描信号SCAN。此外,在黑色数据插入时段BDI中保持导通电压的Q节点具有在预充电时段Pre中导通的级的关断电压。
随后,在预充电时段Pre期间,第(8k+5)级STG[8k+5]响应于施加到第1上拉晶体管Tpu_CR的进位时钟信号输出第(8k+5)进位信号CARRY[8k+5]。
为了使八个级的Q节点在黑色数据插入时段BDI中保持已充电状态,如图7和8所示,每个像素行的Q节点必须保持导通最少(8×1)个水平时段以上。因此,如图26所示,第(i-3)进位信号CARRY(i-3)用于对级的Q节点充电,而第(i+5)进位信号CARRY(i+5)用于将Q节点复位到关断电压。
此外,在本发明中,由于黑色数据插入时段BDI没有进位信号输出,施加到级的进位信号与施加到通用移位寄存器的进位信号不同。也就是说,在通用移位寄存器中,将进位信号应用到级和Q节点的自举之间的间隔是相同的。然而,在本发明中,如图22所示,由于黑色数据插入时段BDI中没有输出进位信号,将进位信号应用到级和Q节点的自举之间的间隔可以变化。例如,第(8k+1)级STG[8k+1]的Q节点由对应于第(i+5)级的第(8k+6)级STG [8k+6]在第5水平时段期间输出的进位信号复位。此外,第(8k+2)级STG [8k+2]的Q节点由对应于第(i+4)级的第(8k+6)级STG[8k+6]在第5水平时段输出的进位信号复位。
即使Q节点保持已充电状态的时间段相对于级的输出时序存在差异,移位寄存器也能平稳地工作。但是,移位寄存器的扫描方向的改变可能导致故障。
对此将进一步详细描述。
通用移位寄存器在单个方向上(即,从最上级到最下级)产生扫描脉冲。随着显示装置的应用范围变宽,安装在显示面板上的驱动电路部分不限于特定位置。为了在各种显示模型中应用显示面板,可以使用双向移位寄存器,双向移位寄存器是从最上侧或从最下侧输出扫描脉冲的单个移位寄存器。
在移位寄存器中,级的操作包括用于利用导通电压对Q节点充电的设置操作和用于将Q节点放电为关断电压的复位操作。
在移位寄存器中,正向和反向输出在设置操作和复位操作中是相反的。也就是说,正向输出的设置操作是反向输出的复位操作,反向输出的复位操作是正向输出的设置操作。
因此,用于控制设置操作的时钟信号和用于控制复位操作的时钟信号必须是对称的。
图23是示出图22中所示的进位信号的反向输出的视图。在基于图22所示的进位信号的双向移位寄存器中,如图23所示,Q节点处的电压裕度在某些部分可能不足。
这是因为,在正向扫描模式和反向扫描模式中,对Q节点进行预充电的晶体管和对Q节点放电的晶体管起相反的作用。也就是说,在正向扫描模式下对Q节点进行预充电的晶体管在反向扫描模式下对Q节点放电,在正向扫描模式下对Q节点放电的晶体管在反向扫描模式下对Q节点充电。
因此,如图22所示,如果在级中的Q节点的预充电和Q节点的自举之间的间隔不同于Q节点的放电和Q节点的自举之间的间隔,则如图23所示,八个级可能无法在预充电时段Pre中保持导通电压。
在下文中,将描述能够在使用第一至第四示例性实施例中说明的时钟信号进行双向扫描的移位寄存器的示例。
图24是表示双向移位寄存器的图,图25是示出图24的第n级的视图。
参照图24,移位寄存器包括第1至第n级STG1至STGn。第1至第n级 STG1至STGn通过Q节点控制器T1和T2控制Q节点并顺序输出进位信号。 Q节点控制器T1和T2包括第1和第二晶体管T1和T2。第一晶体管T1接收正向进位信号CARRY_F,第二晶体管T2接收反向进位信号CARRY_R。
在正向扫描模式中,第一晶体管T1响应于正向进位信号CARRY_F对Q 节点充电,并且响应于反向进位信号CARRY_R将Q节点复位到关断电压。
在反向扫描模式中,第二晶体管T2响应于反向进位信号CARRY_R对Q 节点充电,并且响应于正向进位信号CARRY_F将Q节点复位到关断电压。
参照图25,双向移位寄存器的第n级STG[n]包括第一晶体管T1、第二晶体管T2、Q节点保持部分T3、反相器部分、第1至第3上拉晶体管Tpu_CR、 Tpu_SC和Tpu_SE以及第1至第3下拉晶体管Tpd_CR、Tpd_SC和Tpd_SE。
在图25中,正向驱动电压VDD_F和反向驱动电压VDD_R随扫描模式而变化。下面的[表1]是示出不同扫描模式中的正向驱动电压和反向驱动电压的电压电平的表。
[表1]
正向扫描模式 | 反向扫描模式 | |
VDD_F | VGH | VGL |
VDD_R | VGL | VGH |
参照[表1],正向驱动电压VDD_F在正向扫描模式中保持导通电压电平的高电位电压并且在反向扫描模式中保持关断电压电平的低电位电压。反向驱动电压VDD_R在反向扫描模式下保持导通电压电平的高电位电压并且在正向扫描模式下保持关断电压电平的低电位电压。
第一晶体管T1包括接收正向进位信号CARRY_F的栅极,连接到正向驱动电压VDD_F的输入端的漏极,以及连接到Q节点的源极。
第二晶体管T2包括接收反向进位信号CARRY_R的栅极,连接到Q节点的漏极,以及连接到反向驱动电压VDD_R的输入端的源极。
当QB节点具有导通电压时,Q节点保持部分T3将关断电压施加到Q节点。为此,Q节点保持部分T3包括连接到QB节点的栅极,连接到Q节点的漏极,以及连接到低电位电压VGL的输入端的源极。
反相器部分包括第四晶体管T4、第4I晶体管T4I、第4q晶体管T4q、第 5晶体管T5、第5q晶体管T5q、第5F晶体管T5F和第5R晶体管T5R。
当Q'节点具有导通电压时,第四晶体管T4将导通电压施加到QB节点。为此,第四晶体管T4包括连接到Q'节点的栅极,连接到高电位电压VDD的输入端的漏极,以及连接到QB节点的源极。
第4I晶体管T4I包括连接到高电位电压VDD的输入端的栅极和漏极以及连接到Q'节点的源极。第4I晶体管T4I执行二极管功能以将高电位电压 VDD稳定地提供给Q'节点。
第4q晶体管T4q包括连接到Q节点的栅极,连接到Q'节点的漏极,以及连接到低电位电压VSS的输入端的源极。当以导通电压对Q节点充电时,第4b晶体管T4b保持Q'节点处的关断电压。
第5q晶体管T5q包括连接到Q节点的栅极,连接到QB节点的漏极,以及连接到低电位电压VSS的输入端的源极。当Q节点具有导通电压时,第5q 晶体管T5q保持QB节点处的低电位电压VSS。
第5晶体管T5包括连接到QA节点的栅极,连接到QB节点的漏极,以及连接到低电位电压VSS的输入端的源极。
第5F晶体管T5F包括接收正向进位信号CARRY_F的栅极,连接到正向驱动电压VDD_F的输入端的漏极,以及连接到QA节点的源极。
第5R晶体管T5R包括接收反向进位信号CARRY_R的栅极,连接到反向驱动电压VDD_R的输入端的漏极,以及连接到QA节点的源极。
第1上拉晶体管Tpu_CR包括连接到Q节点的栅极,接收进位时钟CRCLK 的漏极,以及连接到第1输出端n1的源极。当Q节点处于已充电状态时,第 1上拉晶体管Tpu_CR通过使用输入到漏极的进位时钟CRCLK将进位信号 CARRY[i]输出到第1输出端n1。
第2上拉晶体管Tpu_SC包括连接到Q节点的栅极,接收扫描时钟SCCLK 的漏极,以及连接到第2输出端n2的源极。当Q节点处于已充电状态时,第 2上拉晶体管Tpu_SC通过使用输入到漏极的扫描时钟SCCLK将扫描信号 SCAN[i]输出到第2输出端n2。
第3上拉晶体管Tpu_SE包括连接到Q节点的栅极,接收感测时钟SECLK 的漏极,以及连接到第3输出端n3的源极。当Q节点处于已充电状态时,第 3上拉晶体管Tpu_SE通过使用输入到漏极的感测时钟SECLK将感测信号 SEN[i]输出到第3输出端n3。
第1下拉晶体管Tpd_CR包括连接到QB节点的栅极,连接到低电位电压VSS的输入端的漏极,以及连接到第1输出端n1的源极。响应于QB节点电压,第1下拉晶体管Tpd_CR将第1输出端n1放电为低电位电压VSS。
第2下拉晶体管Tpd_SC包括连接到QB节点的栅极,连接到低电位电压 VSS的输入端的漏极,以及连接到第2输出端n2的源极。响应于QB节点电压,第2下拉晶体管Tpd_SC将第2输出端n2放电为低电位电压VSS。
第3下拉晶体管Tpd_SE包括连接到QB节点的栅极,连接到低电位电压 VSS的输入端的漏极,以及连接到第3输出端n3的源极。响应于QB节点电压,第3下拉晶体管Tpd_SE将第3输出端n3放电为低电位电压VSS。
下面将描述Q节点控制器的具体示例。
图26是示出根据第一示例性实施例的施加到Q节点控制器的进位信号的视图。图27是示出根据第一示例性实施例的正向扫描模式中的进位信号的时序的视图。图28是示出根据第一示例性实施例的反向扫描模式中的进位信号的时序的视图。
第(8k+1)级STG[8k+1]至(8k+8)级STG[8k+8]中的每一个的第一晶体管T1响应于正向进位信号CARRY_F而导通,并且其第二晶体管T2响应于反向进位信号CARRY_R而导通。在正向扫描模式中,第一晶体管T1对Q 节点充电,第二晶体管T2对Q节点进行复位。在反向扫描模式中,第二晶体管T2对Q节点充电,并且第一晶体管T1对Q节点进行复位。Q节点复位操作是指将关断电压施加到Q节点。
因此,下面将描述根据第一示例性实施例的正向扫描模式下的级的操作。
第(8k+1)级STG[8k+1]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+5)进位信号CARRY[n+5] 复位Q节点。
第(8k+2)级STG[8k+2]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+3)级STG[8k+3]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+5)进位信号CARRY[n+5] 复位Q节点。
第(8k+4)级STG[8k+4]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+5)级STG[8k+5]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+6)级STG[8k+6]的第一晶体管T1响应于第(n-5)进位信号CARRY [n-5]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+7)级STG[8k+7]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其响应于第(n+4)进位信号CARRY[n+4]复位Q节点。
第(8k+8)级STG[8k+8]的第一晶体管T1响应于第(n-5)进位信号CARRY [n-5]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
在反向扫描模式中,第二晶体管T2响应于反向进位信号对Q节点充电,并且第一晶体管T1响应于正向进位信号而复位Q节点。
下面将描述根据第一示例性实施例的反向扫描模式中的级的操作。
第(8k+8)级STG[8k+8]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-5)进位信号 CARRY[n-5]复位Q节点。
第(8k+7)级STG[8k+7]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+6)级STG[8k+6]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-5)进位信号 CARRY[n-5]复位Q节点。
第(8k+5)级STG[8k+5]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+4)级STG[8k+4]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+3)级STG[8k+3]的第二晶体管T2响应于第(n+5)进位信号 CARRY[n+5]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+2)级STG[8k+2]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+1)级STG[8k+1]的第二晶体管T2响应于第(n+5)进位信号 CARRY[n+5]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
在正向扫描模式下的第(n-3)进位信号CARRY[n-3]的输出时序与在反向扫描模式下的第(n+3)进位信号CARRY[n+3]的输出时序相同。也就是说,在正向扫描模式下的第(8k+1)级STG[8k+1]的Q节点充电时序与在反向扫描模式下的第(8k+8)级STG[8k+8]的Q节点充电时序相同。此外,在正向扫描模式下的第(n+5)进位信号CARRY[n+5]的Q节点充电时序与在反向扫描模式下的第(n-5)进位信号CARRY[n-5]的Q节点充电时序相同。也就是说,正向扫描模式下的第(8k+1)级STG[8k+1]的Q节点复位时序与反向扫描模式下的第(8k+8)级STG[8k+8]的Q节点复位时序相同。
同样地,正向扫描模式下的第(8k+2)级STG[8k+2]的Q节点充电时序与反向扫描模式下的第(8k+7)级STG[8k+7]的Q节点充电时序相同。正向扫描模式下的第(8k+2)级STG[8k+2]的Q节点复位时序与反向扫描模式下的第(8k+7)级STG[8k+7]的Q节点复位时序相同。
正向扫描模式下的第(8k+3)级STG[8k+3]的Q节点充电时序与反向扫描模式下的第(8k+6)级STG[8k+6]的Q节点充电时序相同。正向扫描模式下的第(8k+3)级STG[8k+3]的Q节点复位时序与反向扫描模式下的第(8k+6) 级STG[8k+6]的Q节点复位时序相同。
正向扫描模式下的第(8k+4)级STG[8k+4]的Q节点充电时序与反向扫描模式下的第(8k+5)级STG[8k+5]的Q节点充电时序相同。正向扫描模式下的第(8k+4)级STG[8k+4]的Q节点复位时序与反向扫描模式下的第(8k+5) 级STG[8k+5]的Q节点复位时序相同。
这样,根据第一示例性实施例的Q节点控制器将正向扫描模式和反向扫描模式下的进位信号的时序设置为在一组级内对称。结果,组内的级的Q节点在正向扫描模式和反向扫描模式下具有相同的充电时序和相同的复位时序。由此,组内的级的Q节点可以在正向和反向扫描模式中的黑色数据插入时段和预充电时段期间均保持已充电状态。组中对称的级的数量对应于在黑色数据插入时段期间写入黑色数据的像素行的数量。每八个级彼此对称设置是因为各个级根据在黑色数据插入时段BDI期间写入黑色数据的像素行的数量重复它们的操作。
图29是示出根据第二示例性实施例的施加到Q节点控制器的进位信号的视图。第(8k+1)级STG[8k+1]至第(8k+8)级STG[8k+8]中的每一个的第一晶体管T1响应于正向进位信号CARRY_F而导通,并且其第二晶体管T2 响应于反向进位信号CARRY_R而导通。在正向扫描模式中,第一晶体管T1 对Q节点充电,第二晶体管T2对Q节点进行复位。在反向扫描模式中,第二晶体管T2对Q节点充电,并且第一晶体管T1对Q节点进行复位。Q节点复位操作是指将关断电压施加到Q节点。
因此,下面将描述根据第二示例性实施例的正向扫描模式中的级的操作。
第(8k+1)级STG[8k+1]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+5)进位信号CARRY[n+5] 复位Q节点。
第(8k+2)级STG[8k+2]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+3)级STG[8k+3]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+4)级STG[8k+4]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+5)级STG[8k+5]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+6)级STG[8k+6]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+7)级STG[8k+7]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+8)级STG[8k+8]的第一晶体管T1响应于第(n-5)进位信号CARRY [n-5]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
在反向扫描模式中,第二晶体管T2响应于反向进位信号对Q节点充电,并且第一晶体管T1响应于正向进位信号复位Q节点。
下面将描述根据第二示例性实施例的反向扫描模式中的级的操作。
第(8k+8)级STG[8k+8]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-5)进位信号 CARRY[n-5]复位Q节点。
第(8k+7)级STG[8k+7]的第二晶体管T2响应于第(n+3)进位信号CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+6)级STG[8k+6]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+5)级STG[8k+5]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+4)级STG[8k+4]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+3)级STG[8k+3]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+2)级STG[8k+2]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+1)级STG[8k+1]的第二晶体管T2响应于第(n+5)进位信号 CARRY[n+5]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
图30是示出根据第三示例性实施例的施加到Q节点控制器的进位信号的视图。第(8k+1)级STG[8k+1]至第(8k+8)级STG[8k+8]中的每一个的第一晶体管T1响应于正向进位信号CARRY_F而导通,并且其第二晶体管T2 响应于反向进位信号CARRY_R而导通。在正向扫描模式中,第一晶体管T1 对Q节点充电,第二晶体管T2对Q节点进行复位。在反向扫描模式中,第二晶体管T2对Q节点充电,并且第一晶体管T1对Q节点进行复位。Q节点复位操作是指将关断电压施加到Q节点。
下面将描述根据第三示例性实施例的正向扫描模式中的级的操作。
第(8k+1)级STG[8k+1]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+5)进位信号CARRY[n+5] 复位Q节点。
第(8k+2)级STG[8k+2]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+3)级STG[8k+3]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+4)进位信号CARRY[n+4] 复位Q节点。
第(8k+4)级STG[8k+4]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+5)级STG[8k+5]的第一晶体管T1响应于第(n-3)进位信号CARRY [n-3]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+6)级STG[8k+6]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+7)级STG[8k+7]的第一晶体管T1响应于第(n-4)进位信号CARRY [n-4]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
第(8k+8)级STG[8k+8]的第一晶体管T1响应于第(n-5)进位信号CARRY [n-5]对Q节点充电,其第二晶体管T2响应于第(n+3)进位信号CARRY[n+3] 复位Q节点。
在反向扫描模式中,第二晶体管T2响应于反向进位信号对Q节点充电,并且第一晶体管T1响应于正向进位信号而复位Q节点。
下面将描述根据第三示例性实施例的反向扫描模式中的级的操作。
第(8k+8)级STG[8k+8]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-5)进位信号 CARRY[n-5]复位Q节点。
第(8k+7)级STG[8k+7]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+6)级STG[8k+6]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-4)进位信号 CARRY[n-4]复位Q节点。
第(8k+5)级STG[8k+5]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+4)级STG[8k+4]的第二晶体管T2响应于第(n+3)进位信号 CARRY[n+3]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+3)级STG[8k+3]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+2)级STG[8k+2]的第二晶体管T2响应于第(n+4)进位信号 CARRY[n+4]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
第(8k+1)级STG[8k+1]的第二晶体管T2响应于第(n+5)进位信号 CARRY[n+5]对Q节点充电,其第一晶体管T1响应于第(n-3)进位信号 CARRY[n-3]复位Q节点。
如上所述,在根据第二和第三示例性实施例的移位寄存器中,在正向扫描模式下的第(8k+1)级STG[8k+1]的Q节点充电时序与在反向扫描模式下的第(8k+8)级STG[8k+8]的Q节点预充电时序相同。此外,在向扫描模式下的第(8k+1)级STG[8k+1]的Q节点复位时序与在反向扫描模式下的第(8k+8) 级STG[8k+8]的Q节点复位时序相同。
同样地,正向扫描模式下的第(8k+a)级的Q节点充电时序与反向扫描模式下的第(8k+[9-a])级的Q节点充电时序相同(a是小于或等于8的自然数)。正向扫描模式中的第(8k+a)级的Q节点复位时序与反向扫描模式中的第(8k+[9-a])级的Q节点复位时序相同。
如上所述,根据本说明书的示例性实施例,通过在一个帧周期内插入黑色数据,可以在不增加驱动频率的情况下改善运动图像响应时间。
尽管已经参考本发明的多个说明性实施例来描述了实施例,但是应当理解,本领域技术人员可以设计出落入本公开的原理的范围内的许多其他修改和实施例。更具体地,在本公开内容、附图和所附权利要求的范围内,可以在主题组合布置的组成部件和/或布置中进行各种变化和修改。除了组成部件和 /或布置的变化和修改之外,替代使用对于本领域技术人员而言也是显然的。
Claims (16)
1.一种有源矩阵显示装置,包括:
显示面板,包括显示部,所述显示部布置有连接到数据线和栅极线的多个像素;
数据驱动器,向所述数据线提供数据电压;以及
栅极驱动器,向所述栅极线提供栅极脉冲,
其中,所述栅极驱动器在一帧内驱动所述显示部的与多个块对应的区域中的像素,
其中,所述数据电压被依次提供给属于第j个块的多条数据线,其中j是自然数,并且黑色图像被同时写入属于第q个块的多条数据线,其中q是不同于j的自然数,
其中,所述栅极驱动器包括分别连接到像素行的级,
其中,所述级的每一个包括:
第1上拉晶体管,所述第1上拉晶体管响应于Q节点电压输出对应于进位时钟的时序的进位信号;以及
第2上拉晶体管,所述第2上拉晶体管响应于所述Q节点电压输出对应于扫描时钟的时序的扫描信号,并且
其中,所述第1上拉晶体管包括连接到Q节点的栅极,接收进位时钟的漏极,以及连接到第1输出端的源极,
其中,所述第2上拉晶体管包括连接到所述Q节点的栅极,接收扫描时钟的漏极,以及连接到第2输出端的源极,
所述进位时钟包括:
图像时钟,用于对所述Q节点充电以产生在数据写入时段期间输出的所述扫描信号;以及
BDI时钟,用于对所述Q节点充电以产生在黑色数据写入时段期间输出的所述扫描信号。
2.根据权利要求1所述的有源矩阵显示装置,其中,所述栅极驱动器驱动z*k个像素行,其中z是大于1的自然数,并且k是满足“z*(k-1)<像素行的总数≤z*k”的自然数,
其中,在具有z*k个水平时段的数据写入时段期间,所述栅极驱动器依次输出扫描信号并且所述数据驱动器向所述z*k个像素行提供数据电压,并且,
其中,在k个黑色数据插入时段期间,所述栅极驱动器同时向z个像素行提供扫描信号并且所述数据驱动器同时将黑色数据写入所述z个像素行。
3.根据权利要求1所述的有源矩阵显示装置,其中,每个黑色数据插入时段持续1个水平时段。
4.根据权利要求2所述的有源矩阵显示装置,其中,在所述黑色数据插入时段之后的预充电时段期间,所述栅极驱动器将扫描信号和感测信号提供给下一个像素行,在所述数据写入时段期间的最后的数据电压被提供给所述下一个像素行。
5.根据权利要求1所述的有源矩阵显示装置,其中,所述进位时钟在黑色数据插入时段期间保持关断电压。
6.根据权利要求1所述的有源矩阵显示装置,其中,所述进位时钟和所述扫描时钟分别具有16个相位并且具有20个水平时段的一个周期,
其中,在从第1水平时段到第16水平时段的时间跨度期间依次输出所述进位时钟,并且
其中,所述进位时钟的所述图像时钟和所述BDI时钟之间的间隔对应于8个水平时段的图像数据写入时段、1个水平时段的黑色数据插入时段和1个水平时段的预充电时段。
7.根据权利要求6所述的有源矩阵显示装置,其中,在用于将图像数据写入第i像素行的所述进位时钟与用于将黑色数据写入第i像素行的所述进位时钟之间存在16*n+8个水平时段的时间差,其中i是自然数,n是自然数。
8.根据权利要求1所述的有源矩阵显示装置,其中,所述进位时钟包括16个进位时钟,所述扫描时钟包括16个扫描时钟,并且每个周期包括40个水平时段,
其中,在从第1水平时段到第16水平时段的时间跨度期间依次输出所述进位时钟,
其中,所述进位时钟的所述图像时钟与所述BDI时钟之间的间隔对应于8个水平时段的所述数据写入时段、1个水平时段的黑色数据插入时段和1个水平时段的预充电时段,并且
在用于将图像数据写入第i像素行的所述进位时钟与用于将黑色数据写入第i像素行的所述进位时钟之间存在32*n+8个水平时段的时间差,其中i是自然数,n是自然数。
9.根据权利要求1所述的有源矩阵显示装置,其中,所述进位时钟具有16个进位时钟和60个水平时段的一个周期,并且所述扫描时钟具有12个扫描时钟和60个水平时段的一个周期,并且
其中,从第1水平时段到第60水平时段,第1至第16进位时钟依次被输出60个水平时段,
其中,第1进位时钟至第8进位时钟的一个周期的前半部分对应于所述进位时钟的图像时钟,第9进位时钟至第16进位时钟的一个周期的前半部分对应于所述进位时钟的BDI时钟。
10.根据权利要求9所述的有源矩阵显示装置,其中,在用于将图像数据写入第i像素行的所述进位时钟与用于将黑色数据写入第i像素行的所述进位时钟之间存在48*n+24个水平时段的时间差,其中i是自然数,n是自然数。
11.根据权利要求1所述的有源矩阵显示装置,其中,所述进位时钟包括12个进位时钟,所述扫描时钟包括12个扫描时钟,并且每个周期包括60个水平时段,
其中,在从第1水平时段到第60水平时段的60个水平时段期间依次输出第1进位时钟至第12进位时钟,
其中,所述第1进位时钟至第6进位时钟的一个周期的前半部分对应于所述进位时钟的所述图像时钟,第7进位时钟至第12进位时钟的一个周期的前半部分对应于所述进位时钟的所述BDI时钟。
12.根据权利要求11所述的有源矩阵显示装置,其中,在用于将图像数据写入第i像素行的所述进位时钟信号与用于将黑色数据写入所述第i像素行的所述进位时钟信号之间存在48*n+24个水平时段的时间差,其中i是自然数,n是自然数。
13.根据权利要求1所述的有源矩阵显示装置,其中,所述级的每一个包括:
第一晶体管,在正向扫描模式下响应于正向进位信号对所述Q节点充电;以及
第二晶体管,在所述正向扫描模式下响应于反向进位信号对所述Q节点放电,
其中,所述正向进位信号和所述反向进位信号的输出时序被设置为长于所述显示部的每个所述块的扫描时间,
其中,所述第一晶体管T1包括被配置为接收正向进位信号的栅极,连接到正向驱动电压的输入端的漏极,以及连接到所述Q节点的源极,
其中,所述第二晶体管包括被配置为接收反向进位信号的栅极,连接到所述Q节点的漏极,以及连接到反向驱动电压的输入端的源极。
14.根据权利要求13所述的有源矩阵显示装置,其中,所述第二晶体管在反向扫描模式下响应于所述反向进位信号对所述Q节点充电,并且所述第一晶体管在所述反向扫描模式下响应于所述正向进位信号向所述Q节点施加关断电压。
15.根据权利要求13所述的有源矩阵显示装置,其中,所述块的每一个包括8*k个像素行,其中k是自然数,
其中,施加到第(8*k+a)级的所述第一晶体管的所述正向进位信号的时序与施加到第(8*k+[9-a])级的所述第二晶体管的所述反向进位信号的时序相同,其中a是小于或等于8的自然数。
16.根据权利要求15所述的有源矩阵显示装置,其中,施加到所述第(8*k+a)级的所述第二晶体管的所述反向进位信号的所述时序与施加到所述第(8*k+[9-a])级的所述第一晶体管的所述正向进位信号的所述时序相同,其中a是小于或等于8的自然数。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2017-0174431 | 2017-12-18 | ||
KR1020170174431A KR102596043B1 (ko) | 2017-05-22 | 2017-12-18 | 액티브 매트릭스 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109961740A CN109961740A (zh) | 2019-07-02 |
CN109961740B true CN109961740B (zh) | 2022-06-14 |
Family
ID=66675309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811549034.0A Active CN109961740B (zh) | 2017-12-18 | 2018-12-18 | 有源矩阵显示面板和具有该有源矩阵显示面板的显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10891903B2 (zh) |
CN (1) | CN109961740B (zh) |
DE (1) | DE102018132322A1 (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210024382A (ko) * | 2019-08-23 | 2021-03-05 | 삼성디스플레이 주식회사 | 스캔 신호 구동부와 그를 포함한 표시 장치 |
KR102676667B1 (ko) | 2019-10-08 | 2024-06-24 | 삼성디스플레이 주식회사 | 주사 구동부 및 이를 포함하는 표시 장치 |
JP7463074B2 (ja) | 2019-10-17 | 2024-04-08 | エルジー ディスプレイ カンパニー リミテッド | 表示制御装置、表示装置及び表示制御方法 |
KR102674431B1 (ko) * | 2019-12-24 | 2024-06-11 | 엘지디스플레이 주식회사 | 표시장치 |
KR20210086311A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 포함하는 발광 표시 장치 |
KR102649600B1 (ko) * | 2020-01-17 | 2024-03-22 | 삼성디스플레이 주식회사 | 클럭 생성기 및 이를 포함하는 표시 장치 |
KR102709389B1 (ko) | 2020-02-28 | 2024-09-26 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210116792A (ko) | 2020-03-16 | 2021-09-28 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20220085927A (ko) * | 2020-12-15 | 2022-06-23 | 삼성디스플레이 주식회사 | 주사구동부 및 이를 포함하는 표시장치 |
KR20220144449A (ko) * | 2021-04-19 | 2022-10-27 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR20220146730A (ko) | 2021-04-23 | 2022-11-02 | 삼성디스플레이 주식회사 | 표시 장치 및 그것의 구동 방법 |
KR20220150478A (ko) | 2021-05-03 | 2022-11-11 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20220154316A (ko) | 2021-05-12 | 2022-11-22 | 삼성디스플레이 주식회사 | 스캔 구동부 |
WO2023019574A1 (zh) * | 2021-08-20 | 2023-02-23 | 京东方科技集团股份有限公司 | 移位寄存器、扫描驱动电路及显示装置 |
US20230306914A1 (en) | 2022-03-25 | 2023-09-28 | Meta Platforms Technologies, Llc | Grouped demultiplexing for foveated-resolution display |
US20230317017A1 (en) * | 2022-04-01 | 2023-10-05 | Meta Platforms Technologies, Llc | Grouped display gate scanning in foveated resolution displays |
US12033569B1 (en) | 2023-06-02 | 2024-07-09 | Samsung Display Co., Ltd. | Display device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101038734A (zh) * | 2003-04-02 | 2007-09-19 | 夏普株式会社 | 图像显示设备和该图像显示设备的驱动装置及方法 |
CN101097691A (zh) * | 2006-06-30 | 2008-01-02 | 中华映管股份有限公司 | 液晶显示器驱动装置及其方法 |
KR20110067881A (ko) * | 2009-12-15 | 2011-06-22 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN105427783A (zh) * | 2014-09-17 | 2016-03-23 | 乐金显示有限公司 | 栅极驱动电路以及使用该栅极驱动电路的显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101416904B1 (ko) * | 2007-11-07 | 2014-07-09 | 엘지디스플레이 주식회사 | 유기전계발광 표시장치의 화소 구동 장치 |
KR101498094B1 (ko) * | 2008-09-29 | 2015-03-05 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR101073174B1 (ko) * | 2009-07-31 | 2011-10-12 | 삼성모바일디스플레이주식회사 | 화소 및 이를 구비한 유기전계발광 표시장치 |
KR101528148B1 (ko) * | 2012-07-19 | 2015-06-12 | 엘지디스플레이 주식회사 | 화소 전류 측정을 위한 유기 발광 다이오드 표시 장치 및 그의 화소 전류 측정 방법 |
KR101992889B1 (ko) * | 2012-08-08 | 2019-06-25 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
KR102083458B1 (ko) * | 2013-12-26 | 2020-03-02 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR102081132B1 (ko) * | 2013-12-30 | 2020-02-25 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
KR102234021B1 (ko) * | 2014-09-19 | 2021-03-31 | 엘지디스플레이 주식회사 | 유기 발광 표시 장치 |
US10535305B2 (en) * | 2017-08-02 | 2020-01-14 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | AMOLED display panel with function of temperature compensation and display device thereof |
-
2018
- 2018-12-06 US US16/211,946 patent/US10891903B2/en active Active
- 2018-12-14 DE DE102018132322.0A patent/DE102018132322A1/de active Pending
- 2018-12-18 CN CN201811549034.0A patent/CN109961740B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101038734A (zh) * | 2003-04-02 | 2007-09-19 | 夏普株式会社 | 图像显示设备和该图像显示设备的驱动装置及方法 |
CN101097691A (zh) * | 2006-06-30 | 2008-01-02 | 中华映管股份有限公司 | 液晶显示器驱动装置及其方法 |
KR20110067881A (ko) * | 2009-12-15 | 2011-06-22 | 엘지디스플레이 주식회사 | 액정표시장치 |
CN105427783A (zh) * | 2014-09-17 | 2016-03-23 | 乐金显示有限公司 | 栅极驱动电路以及使用该栅极驱动电路的显示装置 |
Also Published As
Publication number | Publication date |
---|---|
DE102018132322A1 (de) | 2019-06-19 |
US10891903B2 (en) | 2021-01-12 |
US20190189060A1 (en) | 2019-06-20 |
CN109961740A (zh) | 2019-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109961740B (zh) | 有源矩阵显示面板和具有该有源矩阵显示面板的显示装置 | |
KR102596043B1 (ko) | 액티브 매트릭스 표시장치 | |
US10777143B2 (en) | Gate driver and display device including the same | |
CN109859678B (zh) | 选通驱动电路以及包括其的发光显示设备 | |
CN110890060B (zh) | 具有黑色图像插入功能的显示装置 | |
US10497335B2 (en) | Display device | |
EP3151233B1 (en) | Organic light emitting diode display | |
US8994629B2 (en) | Gate shift register and display device comprising the same | |
KR102519822B1 (ko) | 유기발광다이오드 표시장치 | |
US10553147B2 (en) | Gate driver and display device having the same | |
CN107545862B (zh) | 显示装置 | |
KR102238640B1 (ko) | 유기발광다이오드 표시장치 | |
KR102686807B1 (ko) | 표시장치 | |
US11798482B2 (en) | Gate driver and organic light emitting display device including the same | |
US8054281B2 (en) | Level shifter and flat panel display using the same | |
KR20180042754A (ko) | 표시장치 | |
US11205389B2 (en) | Scan driver and display device having same | |
KR20190032959A (ko) | 시프트레지스터 및 이를 포함하는 유기발광 표시장치 | |
KR20190031026A (ko) | 시프트레지스터 및 이를 포함하는 표시장치 | |
KR102436560B1 (ko) | 게이트 구동회로 및 이를 이용한 유기발광 표시장치 | |
KR20210080960A (ko) | 게이트 구동 회로 및 이를 포함하는 발광 표시 장치 | |
KR102550292B1 (ko) | 표시패널 및 이를 포함한 유기발광 표시장치 | |
KR20190069179A (ko) | 게이트 구동회로 및 이를 포함하는 표시장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |