2nm世代プロセスでの受託生産を狙うRapidus(ラピダス、東京・千代田)が整備中のEDA(Electronic Design Automation)システム「Raads(Rapidus AI-Assisted Design Solutions)」について、同社の鶴崎宏亀氏(シリコン技術本部 設計・PDK技術部 ディレクター)が講演した。大手EDAベンダーのツールを中核にする点は台湾TSMC(台湾積体電路製造)などの競合と同じだが、ラピダス独自開発のAI(人工知能)ソフトウエアを追加して差異化を狙う。AIソフトウエアの活用によって、設計の最適化と設計期間短縮を可能にするという。2025年12月末にはユーザーがRaadsとスタンダードセルを使えるようになり、2nm世代のチップを設計できるようにする計画である。 鶴崎氏は、2024年8月1日に東京で行われたイベント「RISC-V Day To