WO2019199139A1 - 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치 - Google Patents
표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치 Download PDFInfo
- Publication number
- WO2019199139A1 WO2019199139A1 PCT/KR2019/004481 KR2019004481W WO2019199139A1 WO 2019199139 A1 WO2019199139 A1 WO 2019199139A1 KR 2019004481 W KR2019004481 W KR 2019004481W WO 2019199139 A1 WO2019199139 A1 WO 2019199139A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- area
- display
- pixels
- wires
- light emitting
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 25
- 238000004891 communication Methods 0.000 description 35
- 238000013461 design Methods 0.000 description 30
- 239000010409 thin film Substances 0.000 description 30
- 238000010586 diagram Methods 0.000 description 24
- 230000006870 function Effects 0.000 description 11
- 239000003990 capacitor Substances 0.000 description 9
- 238000012545 processing Methods 0.000 description 8
- 238000004590 computer program Methods 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000009467 reduction Effects 0.000 description 4
- 230000004044 response Effects 0.000 description 4
- 238000002834 transmittance Methods 0.000 description 4
- 238000013459 approach Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000013507 mapping Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000036632 reaction speed Effects 0.000 description 2
- 238000009877 rendering Methods 0.000 description 2
- 238000005070 sampling Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 101000885321 Homo sapiens Serine/threonine-protein kinase DCLK1 Proteins 0.000 description 1
- 102100039758 Serine/threonine-protein kinase DCLK1 Human genes 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000010267 cellular communication Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 239000000446 fuel Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000010076 replication Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000005236 sound signal Effects 0.000 description 1
- 230000000638 stimulation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/353—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/88—Dummy elements, i.e. elements having non-functional features
Definitions
- Various embodiments describe a display in which at least one hole area is formed in a display area in which an image is displayed, and an electronic device including the same.
- a display of an electronic device may include a display area (or a viewing area) in which an image is displayed and a non-display area (or non-visual area) in which an image is not displayed. (non-viewing area).
- An electronic device having a front display is implemented to minimize the non-display area or not include the non-display area. Therefore, in an electronic device having a front display, at least one sensor (eg, an infrared sensor, a proximity sensor, a camera sensor, etc.) formed in a non-display area (eg, an upper area of the electronic device) is formed (or disposed) in the display area.
- the display eg, display panel
- Electronic devices that include a full screen display may be designed to bypass the sensor hole (or perimeter of the sensor hole) or to route the wiring (or wiring circuit) associated with displaying an image through the display, or across the sensor hole.
- the wirings may be concentrated (or concentrated) around the sensor hole, which may increase the dead space (eg, black region).
- the dead space e.g, black region
- an image or color
- a seamless (or seamless) image may not be provided.
- the transparency may be lowered due to the crossings in the upper transparent window area of the area where the sensor is located. For example, transparency may be lowered by opaque wires in the transparent window area formed to improve the transmittance of the sensor.
- a display in which at least one hole (eg, a sensor hole) is formed in a display area in which an image is displayed, and an electronic device including the same are disclosed.
- a display that implements a hall area of a display area at a low resolution and an electronic device including the same are described.
- a display having an improved pixel structure including a driving circuit for compensating luminance in a low resolution region and an electronic device including the same are disclosed.
- An electronic device may include a display including a display area having a plurality of pixels and a plurality of wires, wherein the display includes: a hole area surrounded by the display area; A plurality of first wires extending from a first side of the display area among a plurality of wires and formed at a first interval, and connected to an opposite side of the first side, and a second of the plurality of wires Second wirings extending from the side to the opposite side of the second side and arranged at the first interval, and at a second interval extending from the first side of the display area among the plurality of wirings and wider than the first interval; The plurality of third wires may be formed to bypass the hole area and be connected to the opposite side of the first side.
- An electronic device may include a display including a display area having a plurality of pixels and a plurality of wires, wherein the display includes: a hole area surrounded by the display area; A plurality of first wires extending from a first side of the display area at a first interval and connected to the opposite side of the first side by bypassing the hole area; Second wirings extending from a second side of the display area and disposed at the first interval to an opposite side of the second side, and extending from a first side of the display area among the plurality of wirings; It may include a plurality of third wires formed at a wider second interval and connected to opposite sides of the two sides through at least a portion of the hole area.
- a display of an electronic device may include a display area having a plurality of pixels and a plurality of wires, a hole area surrounded by the display area, and a wire specified in a first partial area of the display area.
- the second partial area may include an area between an upper side of the hole area and an edge of the display in the display area, and the second resolution may be formed at a resolution lower than the first resolution.
- An electronic device may include a display including a display area having a plurality of pixels and a plurality of wires, and at least one sensor formed in the display area of the display. And the display includes at least one hole area through which the at least one sensor penetrates in the display area, wherein a first partial area of the display area forms a first pixel to have a first resolution, and the display A second partial area of the area forms a second pixel to have a second resolution, and the second partial area includes an area between the hole area and an edge of the display in the display area; The second resolution may be formed at a lower resolution than the first resolution.
- a display in which at least one hole (eg, a sensor hole) is formed in a display area in which an image is displayed, and an electronic device including the same,
- a low resolution By applying a low resolution to the hole area, the number of wires around the hole can be reduced, thereby reducing dead space (DS) and improving transparency. Through this, a seamless design of a display can be realized.
- the luminance when the low resolution is applied, the luminance may be prevented due to the reduction of the resolution of the corresponding region by improving the pixel structure.
- FIG. 1 is a block diagram of an electronic device in a network environment including a display including a plurality of wires bypassing a hole area surrounded by a display area, according to various embodiments.
- FIG. 2 is a block diagram of a display device including a plurality of wires bypassing a hole area surrounded by a display area, according to various embodiments.
- FIG. 3 is a diagram illustrating a display and a display driver according to various embodiments of the present disclosure.
- FIG. 4 is a diagram illustrating a driving circuit of a display according to various embodiments of the present disclosure.
- FIG. 5 is a diagram illustrating a front side of an electronic device having a display according to various embodiments of the present disclosure.
- 6A and 6B are diagrams showing an example of the wiring structure of the sensor hole in the display.
- FIGS. 7A and 7B are diagrams illustrating an example of a wiring structure of a sensor hole in a display according to various embodiments of the present disclosure.
- FIGS. 8A and 8B are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- FIG. 9 is a diagram illustrating an example of a pixel structure implemented in a low resolution area of a display area of a display according to various embodiments of the present disclosure.
- 10A, 10B, and 10C are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- FIG. 11 is a schematic diagram illustrating another example of a wiring structure of a sensor hall area in a display according to various embodiments of the present disclosure.
- 12A, 12B, and 12C are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- FIG. 1 is a block diagram of an electronic device 101 in a network environment 100 including a display including a plurality of wires bypassing a hole area surrounded by a display area, according to various embodiments.
- the electronic device 101 communicates with the electronic device 102 through a first network 198 (eg, a short range wireless communication network), or the second network 199.
- the electronic device 104 may communicate with the server 108 through a long range wireless communication network.
- the electronic device 101 may communicate with the electronic device 104 through the server 108.
- the electronic device 101 may include a processor 120, a memory 130, an input device 150, an audio output device 155, a display device 160, an audio module 170, and a sensor module.
- the components may be included.
- at least one of the components may be omitted or one or more other components may be added to the electronic device 101.
- some of these components may be implemented in one integrated circuit.
- the sensor module 176 eg, fingerprint sensor, iris sensor, or illuminance sensor
- the display device 160 eg, display
- the processor 120 executes software (eg, the program 140) to execute at least one other component (eg, hardware or software component) of the electronic device 101 connected to the processor 120. It can control and perform various data processing or operations. According to one embodiment, as at least part of the data processing or operation, the processor 120 may read a command or data received from another component (eg, the sensor module 176 or the communication module 190) in volatile memory. 132, process instructions or data stored in the volatile memory 132, and store the result data in the non-volatile memory 134. According to an embodiment of the present disclosure, the processor 120 may include a main processor 121 (eg, a central processing unit (CPU) or an application processor (AP)), and a coprocessor that may operate independently or together.
- main processor 121 eg, a central processing unit (CPU) or an application processor (AP)
- AP application processor
- the coprocessor 123 (eg, a graphic processing unit (GPU), an image signal processor (ISP), a sensor hub processor, or a communication processor (CP)). Can be. Additionally or alternatively, the coprocessor 123 may be configured to use lower power than the main processor 121 or to be specialized for its designated function. The coprocessor 123 may be implemented separately from or as part of the main processor 121.
- GPU graphic processing unit
- ISP image signal processor
- CP communication processor
- the coprocessor 123 may, for example, replace the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or the main processor 121 may be replaced by the main processor 121. Together with the main processor 121 while in an active (eg, running an application) state, at least one of the components of the electronic device 101 (eg, display device 160, sensor module 176). ), Or at least some of the functions or states associated with the communication module 190. According to one embodiment, the coprocessor 123 (eg, an image signal processor or communication processor) may be implemented as part of other functionally related components (eg, camera module 180 or communication module 190). have.
- an image signal processor or communication processor may be implemented as part of other functionally related components (eg, camera module 180 or communication module 190). have.
- the memory 130 may store various data used by at least one component (eg, the processor 120 or the sensor module 176) of the electronic device 101.
- the data may include, for example, software (eg, the program 140) and input data or output data for a command related thereto.
- the memory 130 may include a volatile memory 132 or a nonvolatile memory 134.
- the program 140 may be stored as software in the memory 130, and may include, for example, an operating system (OS) 142, middleware 144, or an application 146. have.
- OS operating system
- middleware middleware
- application application
- the input device 150 may receive a command or data to be used for a component (for example, the processor 120) of the electronic device 101 from the outside (for example, a user) of the electronic device 101.
- the input device 150 may include, for example, a microphone, a mouse, or a keyboard.
- the sound output device 155 may output a sound signal to the outside of the electronic device 101.
- the sound output device 155 may include, for example, a speaker or a receiver.
- the speaker may be used for general purposes such as multimedia playback or recording playback, and the receiver may be used to receive an incoming call.
- the receiver may be implemented separately from or as part of a speaker.
- the display device 160 may visually provide information to the outside (eg, a user) of the electronic device 101.
- the display device 160 may include, for example, a display, a hologram device, or a projector and a control circuit for controlling the device.
- the display device 160 may include a touch circuitry configured to sense a touch, or a sensor circuit configured to measure the strength of the force generated by the touch (eg, a pressure sensor). It may include.
- the audio module 170 may convert sound into an electric signal or, conversely, convert an electric signal into a sound. According to an embodiment of the present disclosure, the audio module 170 may acquire sound through the input device 150, or may output an external electronic device (for example, a sound output device 155 or directly or wirelessly connected to the electronic device 101). Sound may be output through the electronic device 102 (for example, a speaker or a headphone).
- an external electronic device for example, a sound output device 155 or directly or wirelessly connected to the electronic device 101. Sound may be output through the electronic device 102 (for example, a speaker or a headphone).
- the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101, or an external environmental state (eg, a user state), and generates an electrical signal or data value corresponding to the detected state. can do.
- the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, a barometer sensor, a magnetic sensor, and an acceleration sensor. ), Grip sensor, proximity sensor, color sensor (e.g. red, green, blue sensor), infrared (IR) sensor, biometric sensor, temperature Temperature sensors, humidity sensors, illuminance sensors, and the like.
- the interface 177 may support one or more specified protocols that may be used to directly or wirelessly connect with an external electronic device (eg, the electronic device 102) of the electronic device 101.
- the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, a secure digital (SD) card interface, or an audio interface.
- HDMI high definition multimedia interface
- USB universal serial bus
- SD secure digital
- connection terminal 178 may include a connector through which the electronic device 101 may be physically connected to an external electronic device (eg, the electronic device 102).
- the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
- the haptic module 179 may convert an electrical signal into a mechanical stimulus (eg, vibration or movement) or an electrical stimulus that can be perceived by the user through the sense of touch or movement.
- the haptic module 179 may include, for example, a motor, a piezoelectric element, an electrical stimulation device, or the like.
- the camera module 180 may capture still images and videos. According to an embodiment, the camera module 180 may include one or more lenses, image sensors, image signal processors, or flashes.
- the power management module 188 may manage power supplied to the electronic device 101.
- the power management module 188 may be implemented, for example, as at least part of a power management integrated circuit (PMIC).
- PMIC power management integrated circuit
- the battery 189 may supply power to at least one component of the electronic device 101.
- the battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
- the communication module 190 may establish a direct (eg wired) communication channel or wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). Establish and perform communication over established communication channels.
- the communication module 190 may operate independently of the processor 120 (eg, an application processor) and include one or more communication processors supporting direct (eg, wired) or wireless communication.
- the communication module 190 may include a wireless communication module 192 (eg, a cellular communication module, a near field communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, It may include a local area network (LAN) communication module, or a power line communication module.
- GNSS global navigation satellite system
- the corresponding communication module of these communication modules may be a first network 198 (e.g. a short range communication network such as Bluetooth, Wi-Fi direct or infrared data association (IrDA)) or a second network 199 (e.g. cellular network, the Internet). Or communicate with an external electronic device via a computer network (eg, a telecommunication network such as a LAN or a wide area network).
- a computer network e.g, a telecommunication network such as a LAN or a wide area network.
- These various types of communication modules may be integrated into one component (eg, a single chip) or may be implemented by a plurality of components (eg, a plurality of chips) separate from each other.
- the wireless communication module 192 communicates with the first network 198 or the second network 199 using subscriber information (eg, international mobile subscriber identity (IMSI)) stored in the subscriber identification module 196.
- subscriber information eg, international mobile subscriber identity (IMSI)
- IMSI international mobile subscriber identity
- the antenna module 197 may transmit or receive a signal or power to an external (eg, an external electronic device) or from the outside.
- the antenna module 197 may include one or more antennas, from which at least one suitable for a communication scheme used in a communication network, such as the first network 198 or the second network 199. Antenna may be selected by the communication module 190, for example. The signal or power may be transmitted or received between the communication module 190 and the external electronic device through the at least one selected antenna.
- peripheral devices eg, a bus, a general purpose input and output (GPIO), a serial peripheral interface (SPI), or a mobile industry processor interface (MIPI)
- GPIO general purpose input and output
- SPI serial peripheral interface
- MIPI mobile industry processor interface
- the command or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199.
- Each of the electronic devices 102 and 104 may be a device of the same or different type as the electronic device 101.
- all or part of operations executed in the electronic device 101 may be executed in one or more external devices among the external electronic devices 102, 104, or 108.
- the electronic device 101 when the electronic device 101 needs to perform a function or service automatically or in response to a request from a user or another device, the electronic device 101 instead of executing the function or service itself.
- the one or more external electronic devices 102 and 104 may be requested to perform at least a part of the function or the service.
- the one or more external electronic devices 102 and 104 that have received the request execute at least some of the requested function or service, or additional functions or services related to the request, and return the result of the execution to the electronic device 101. I can deliver it.
- the electronic device 101 may process the result as it is or additionally and provide it as at least part of a response to the request.
- cloud computing, distributed computing, or client-server computing technology may be used.
- FIG. 2 is a block diagram 200 of a display device 160 including a plurality of wires bypassing a hole area surrounded by a display area, according to various embodiments.
- the display device 160 may include a display 210 and a display driver IC (DDI) 230 for controlling the display 210.
- the DDI 230 may include an interface module 231, a memory 233 (eg, a buffer memory), an image processing module 235, or a mapping module 237.
- the DDI 230 may transmit, for example, image information including image data or an image control signal corresponding to a command for controlling the image data through the interface module 231 to other components of the electronic device 101. Can be received from.
- the image information may include the processor 120 (eg, the main processor 121 (eg, an application processor) or the coprocessor 123 (eg, a graphics processing device) that operates independently of the function of the main processor 121). Can be received from).
- the DDI 230 may communicate with the touch circuit 250 or the sensor module 176 through the interface module 231.
- the DDI 230 may store at least some of the received image information in the memory 233, for example, in units of frames.
- the image processing module 235 may, for example, pre-process or post-process (at least a portion of the image data based on at least the characteristics of the image data or the characteristics of the display 210). Eg resolution, brightness, or scaling).
- the mapping module 237 may generate a voltage value or a current value corresponding to the image data preprocessed or postprocessed through the image processing module 235.
- the generation of the voltage value or the current value is, for example, an attribute of the pixels of the display 210 (eg, an array of pixels (RGB stripe or pentile structure), or each of the subpixels). Size) can be performed based at least in part.
- At least some pixels of the display 210 may be driven based at least in part on the voltage value or the current value, for example, so that visual information (eg, text, image, or icon) corresponding to the image data is displayed. It can be displayed through.
- the display device 160 may further include a touch circuit 250.
- the touch circuit 250 may include a touch sensor 251 and a touch sensor IC 253 for controlling the touch sensor 251.
- the touch sensor IC 253 may control the touch sensor 251 to detect, for example, a touch input or a hovering input with respect to a specific position of the display 210.
- the touch sensor IC 253 may detect a touch input or a hovering input by measuring a change in a signal (eg, voltage, light amount, resistance, or charge amount) for a specific position of the display 210.
- the touch sensor IC 253 may provide the processor 120 with information (eg, position, area, pressure, or time) regarding the detected touch input or the hovering input.
- At least a portion of the touch circuit 250 may be the DDI 230, or part of the display 210, or may be disposed outside the display device 160. It may be included as part of a component (eg, the coprocessor 123).
- the display device 160 may further include at least one sensor (eg, a fingerprint sensor, an iris sensor, a pressure sensor, an illuminance sensor, etc.) of the sensor module 176, or a control circuit thereof.
- the at least one sensor or a control circuit thereof may be embedded in a portion of the display device 160 (for example, the display 210 or the DDI 230) or a portion of the touch circuit 250.
- the sensor module 176 embedded in the display device 160 includes a biometric sensor (for example, a fingerprint sensor)
- the biometric sensor may transmit biometric information associated with a touch input through a portion of the display 210. (Eg, fingerprint image) can be obtained.
- the pressure sensor may acquire pressure information associated with the touch input through part or the entire area of the display 210. Can be. According to an embodiment of the present disclosure, the touch sensor 251 or the sensor module 176 may be disposed between pixels of the pixel layer of the display 210 or above or below the pixel layer.
- the electronic device 101 may be a device of various types.
- the electronic device 101 may include, for example, a portable communication device (eg, a smartphone), a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance.
- a portable communication device eg, a smartphone
- portable multimedia device e.g., a portable multimedia device
- portable medical device e.g., a portable medical device
- a camera e.g., a camera
- a wearable device e.g., a smart watch, a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch, or a smart watch,
- any (eg first) component is referred to as “coupled” or “connected” with or without the term “functionally” or “communicatively” to another (eg second) component. If so, it means that any component can be connected directly to the other component (eg, by wire), wirelessly, or via a third component.
- module may include a unit implemented in hardware, software, or firmware, for example, logic, logic block, component. ), Or circuit, etc., may be used interchangeably.
- the module may be an integral part or a minimum unit or part of the component, which performs one or more functions.
- the module may be implemented in the form of an application-specific integrated circuit (ASIC).
- ASIC application-specific integrated circuit
- Various embodiments of the present disclosure may include one or more stored in a storage medium (eg, internal memory 136 or external memory 138) that can be read by a machine (eg, electronic device 101). It may be implemented as software (eg, program 140) that includes instructions.
- a processor eg, the processor 120 of the device (eg, the electronic device 101) may call and execute at least one command among one or more instructions stored from the storage medium. This enables the device to be operated to perform at least one function in accordance with the at least one command invoked.
- the one or more instructions may include compiler generated code or code that may be executed by an interpreter.
- the device-readable storage medium may be provided in the form of a non-transitory storage medium.
- 'non-transitory' means only that the storage medium is a tangible device and does not contain a signal (e.g. electromagnetic wave), and the term is used when the data is stored semi-permanently on the storage medium. It does not distinguish cases where it is temporarily stored.
- a signal e.g. electromagnetic wave
- a method according to various embodiments of the present disclosure may be included in a computer program product.
- the computer program product may be traded between the seller and the buyer as a product.
- the computer program product may be distributed in the form of a device-readable storage medium (eg CD-ROM, compact disc read only memory) or through an application store (eg Play Store TM ) or two user devices (eg Can be distributed (e.g., downloaded or uploaded) directly and online between smartphones.
- a device-readable storage medium such as a server of a manufacturer, a server of an application store, or a relay server, or may be temporarily created.
- each component eg, a module or a program of the above-described components may include a singular or plural objects.
- one or more components or operations of the above-described corresponding components may be omitted, or one or more other components or operations may be added.
- a plurality of components eg, a module or a program
- the integrated component may perform one or more functions of the component of each of the plurality of components the same as or similar to that performed by the corresponding component of the plurality of components before the integration. .
- operations performed by a module, program, or other component may be executed sequentially, in parallel, repeatedly, or heuristically, or one or more of the operations may be executed in a different order. May be omitted, or one or more other actions may be added.
- a display device for example, the display device 200 of FIG. 2 may include, for example, a liquid crystal display (LCD) and a field emission display (FED). ), A plasma display panel (PDP), or an organic light emitting diode (OLED) display.
- LCD liquid crystal display
- FED field emission display
- PDP plasma display panel
- OLED organic light emitting diode
- an OLED display displays an image (or video) using an organic light emitting diode that generates light by recombination of electrons and holes. It has the advantage of having speed and driving with low power consumption.
- Such an organic light emitting diode display includes a display panel including a plurality of pixels arranged in a matrix, and an image data (for example, RGB) signal transmitted to each of the plurality of pixels (or pixels). It may be configured as a driving circuit (driving circuit) for indicating.
- the driving circuit may include a data driver for transmitting an image data signal through a data line (DL) connected to each pixel, and activate each pixel to display an image according to the data signal. It may include a gate driver (or scan driver) for transmitting a scan signal through a scan line (SL) connected to.
- the organic light emitting diode display has been described as an example.
- the present invention is not limited thereto, and a driving circuit and a display improvement structure according to various embodiments may be used in various display devices.
- FIG. 3 is a diagram illustrating a display and a display driver according to various embodiments of the present disclosure.
- the display 310 (eg, the display 210 of FIG. 2) includes a display area (or viewing area) 311 and a non-display area. (Or non-viewing area) 312.
- the display 310 is composed of a plurality of pixels, and the pixels may include a plurality of sub pixels P.
- the display 310 may include a plurality of gate lines GL (eg, GL1 to GLn) and a plurality of data lines (DL) to cross each other (eg, DL1 to DLm).
- the subpixel P may be formed in an area where the gate line GL and the data line DL intersect.
- Each subpixel P may include an organic light emitting diode OLED and at least one driving circuit for driving the organic light emitting diode.
- a display driver for driving the display 310 may include a gate driver 320 (or a scan driver), a data driver 330, a timing controller 340, And the interface block 350.
- the display area 311 may include a hall area (or a sensor hall area) in which at least one sensor (eg, a camera sensor, a proximity sensor, an infrared sensor, etc.) is disposed.
- the hole area surrounded by the display area 311 may have a shape corresponding to the shape (eg, shape and size) of each sensor, and may be formed to penetrate the sensor.
- a hole region according to various embodiments is illustrated in the following drawings.
- the driving circuit provided in each sub-pixel P includes at least one switch (eg, a thin film transistor (TFT)) (hereinafter referred to as a 'thin film transistor') and at least one capacitor (eg, a thin film transistor).
- TFT thin film transistor
- Storage capacitor CST a light emitting device
- a light emitting device eg, an organic light emitting diode
- the at least one thin film transistor TFT may charge the capacitor with a data voltage supplied from the data line DL in response to a scan signal supplied from the gate line GL.
- the at least one thin film transistor TFT may control the amount of current supplied to the organic light emitting diode according to the data voltage charged in the capacitor.
- the gate driver 320 applies a scan signal (or scan pulse) to the plurality of gate lines GL1 to GLn according to at least one gate control signal GCS provided from the timing controller 340.
- Can supply The gate driver 320 may include a gate shift register for outputting a scan signal.
- the scan signal is sequentially supplied to each pixel, and may consist of a single signal or a plurality of signals.
- each gate line GL may be composed of a plurality of lines for supplying a plurality of scan signals to each pixel.
- the gate driver 320 may be connected to a column line which is a cathode end of the display 310 to sequentially select the corresponding column line.
- the data driver 330 may convert image data RGB provided from the timing controller 340 into a data voltage according to at least one data control signal DCS provided from the timing controller 340.
- the data driver 330 may generate a data voltage using a plurality of gamma compensation voltages.
- the data driver 330 may sequentially supply the generated data voltages to a plurality of pixels in a line unit (or row unit).
- the data driver 330 may include a data shift register for outputting a sampling signal and a latch circuit for latching image data RGB in line units in response to a sampling signal. And a digital analog converter (DAC) for converting the latched image data into an analog gray voltage (eg, pixel voltage).
- DAC digital analog converter
- the timing controller 340 may arrange the image data RGB provided from the interface block 350 according to the size and resolution of the display 310.
- the timing controller 340 may supply the aligned image data RGB to the data driver 330.
- the timing controller 340 may transmit a plurality of control signals (eg, GCS and DCS) using at least one sync signal SYNC provided from the interface block 350.
- the plurality of control signals (eg, GCS and DCS) may include at least one gate control signal GCS and at least one data control signal DCS.
- the gate control signal GCS may be a signal for controlling driving timing of the gate driver 320.
- the data control signal DCS may be a signal for controlling the driving timing of the data driver 330.
- the sync signals SYNC may include a dot clock DCLK, a data enable signal DE, a horizontal sync signal Hsync, a vertical sync signal Vsync, and the like.
- the interface block 350 may receive image data RGB from a processor (eg, the processor 120 of FIG. 1) and transmit the received image data RGB to the timing controller 340. have.
- the interface block 350 may generate at least one sync signal SYNC and transmit it to the timing controller 340.
- the interface block 350 may control the power supply 360 (eg, the power management module 188 of FIG. 1) to supply at least one driving voltage (eg, ELVDD, ELVSS, etc.) to the display 310. .
- the power supply 360 may generate at least one driving voltage (eg, ELVDD, ELVSS) required to drive the display 310, and supply the generated driving voltage to the display 310.
- the power supply unit 360 may be configured as a single or a plurality of power supply units, and the driving voltage may be applied to at least one driving voltage with respect to a region in which at least one sensor is disposed (for example, at least a portion of the display region 311). Can be supplied independently.
- the at least one driving voltage may include, for example, an ELVDD, an ELVSS, a gate on voltage, a gate off voltage, an initialization voltage, or the like.
- the gate on voltage may be a voltage for turning on at least one thin film transistor TFT provided in the display 310.
- the gate off voltage may be a voltage for turning off at least one thin film transistor TFT provided in the display 310.
- the initialization voltage may be a voltage for initializing at least one node included in the driving circuit for driving at least one subpixel P of the plurality of subpixels P.
- FIG. 4 is a diagram illustrating a driving circuit of a display according to various embodiments of the present disclosure.
- each pixel (or sub pixel P) of the display 310 may be configured, for example, as illustrated in FIG. 4. 4 illustrates an example of one pixel among all pixels formed in the display 310.
- a driving circuit for driving at least one subpixel P among a plurality of subpixels may include, for example, M (eg, 7). And thin film transistors TR1 to TR7, one capacitor CST, and a light emitting device (or an organic material) that emits light by itself (eg, an organic light emitting diode (OLED)).
- the subpixel may further include a reaction speed improving capacitor C1, a source connection capacitor C2, a diode parallel capacitor CEL, and the like.
- the organic light emitting diode OLED may output light based on the driving current ID.
- the organic light emitting diode OLED may include a first terminal and a second terminal.
- the second terminal of the organic light emitting diode OLED may receive a specific power supply voltage (eg, ELVSS).
- ELVSS specific power supply voltage
- the first terminal of the organic light emitting diode OLED may be an anode terminal
- the second terminal may be a cathode terminal.
- the first terminal of the organic light emitting diode may be a cathode terminal
- the second terminal may be an anode terminal.
- the driving circuit shown in FIG. 4 is to improve the process variation of the thin film transistors TR1 to TR7 and the reaction speed of the pixel, and may be variously changed or modified. Since the driving circuit shown in FIG. 4 has been disclosed in Korean Patent Laid-Open Publication No. 10-2016-0024191, a detailed description of the driving method is omitted.
- the pixel structure of the present invention is not limited to the example of FIG. 4 and may be variously modified or changed.
- FIG. 5 is a diagram illustrating a front side of an electronic device having a display according to various embodiments of the present disclosure.
- the electronic device 101 may include a display 510 (eg, the display 210 of FIG. 2 and the display 310 of FIG. 3) provided at a front surface thereof. full screen display).
- the display 510 may be extended to a bezel formed at an outer side (or an edge) of the electronic device 101, or an adjacent portion thereof.
- the display 510 may include a display area 511 (eg, the display area 311 of FIG. 3) and a non-display area 512 (eg, the non-display area 312 of FIG. 3). It may include.
- the display area 511 of the display 510 includes a plurality of pixels and a plurality of wires (eg, a data line DL and a gate line GL), and the pixels may include a plurality of subs.
- the pixels P may be included.
- the display 510 includes a display panel including a plurality of pixels arranged in a matrix form, and a driving circuit for displaying an image by transmitting an image data (eg, RGB) signal to each of the plurality of pixels.
- an image data eg, RGB
- the driving circuit may include a data driver for transmitting an image data signal through a data line DL connected to each pixel, and a gate line GL connected to each pixel to activate each pixel to display an image according to the data signal.
- a data driver for transmitting an image data signal through a data line DL connected to each pixel, and a gate line GL connected to each pixel to activate each pixel to display an image according to the data signal.
- the display 510 may include at least one sensor hole 530 (or a hole area) for at least one sensor 520 (or through which at least one sensor 520 passes) in at least some area. 530) may be formed, and at least one sensor 520 may be provided through the sensor hole 530.
- the sensor hole 530 may be formed to be surrounded by the display area 511 of the display 510 (eg, the display area 311 of FIG. 3), and the shape of each sensor 520. It may be formed to pass through the sensor in a shape corresponding to (eg, shape, size).
- the at least some area may include at least some area above the display area 511 (eg, the display area 311 of FIG. 3) of the display 510.
- the sensor hole 530 may be formed in a lower layer (eg, a display panel) of a glass layer of the display 510.
- the display 510 in which the sensor hole 530 is formed in the display area 511 may include a data line DL (or wiring) associated with displaying an image, and the sensor hole 530 (or sensor).
- a data line DL or wiring
- the sensor hole 530 or sensor.
- a 'first design approach' a design that traverses (or crosses) above the sensor hole 530 (e.g., to improve the transmittance of the sensor) Is implemented based on a design)
- a second design method Designed to bypass the periphery of the hole 530
- a design that traverses (or crosses) above the sensor hole 530 e.g., to improve the transmittance of the sensor
- FIGS. 6A and 6B This example is shown in FIGS. 6A and 6B.
- 6A and 6B are diagrams showing an example of a wiring structure of a sensor hole in a display of an electronic device.
- FIG. 6A may show an example of a first design scheme.
- a hole area surrounded by a sensor hole 625 eg, display area 611 of display 610) for sensor 620.
- the data lines DL (or wires) that bypass the periphery of the sensor hole 530 may be formed in a dense (or concentrated) manner, and may bypass the sensor hole 625.
- a dead space eg, a black region around the sensor hole 625 indicated by element 635 of FIG. 6A
- an image or color
- FIG. 6B may show an example of the second design scheme.
- the display 610 may convert the window on the upper portion of the sensor hole 625 (or the hole area) of the display area 611 into a transparent window. Can be formed.
- wires intersecting at an upper transparent window area eg, a transparent window area above the sensor hole 625 (or hole area)
- an area where the sensor 620 is located eg, a data line DL.
- the gate line GL may decrease transparency of the transparent window. For example, transparency may be lowered by opaque wires in the transparent window area formed to improve transmittance by the sensor 620.
- elements 640 and 670 are regions of the display area 611 of the display 610, such as an upper area of the sensor 620 (or a hole area (eg, the sensor hole 625).
- a partial embodiment of region A of FIG. 6A and region B of FIG. 6B may be illustrated, for example, elements 640 and 670 may include a sensor 620 (or sensor hole 625) and a display ( A partial embodiment of a pixel (or subpixel) formed in an area between an upper edge (or an upper bezel adjacent to the position of the sensor 610) of 610 may be shown.
- the 6B may be formed of a plurality of subpixels, for example, one or more red subpixels, one or more green subpixels, or one or more subpixels.
- the sub-pixels may be repeatedly formed into a group using at least one of the blue sub-pixels (eg, RGB, RG, or BG). It may be configured in various ways according to sub pixel rendering (SPR).
- SPR sub pixel rendering
- the above-described problem may be solved according to the wiring design of the first design method and the wiring design of the second design method.
- the electronic device 101 may include at least one formed in the display area 611 (eg, the display area 511 of FIG. 5) of the display 610 (eg, the display 510 of FIG. 5).
- the sensor 620 eg, the sensor 520 of FIG. 5
- the sensor 620 may include both the first design and the second design. .
- a range designated to a hole area may be used.
- the following resolution e.g., a lower resolution relatively lower than the resolution of other areas of the display area 611
- the pixel enhancement structure for compensating for the lowering of the luminance due to the lowering of the resolution is described.
- FIGS. 7A and 7B are diagrams illustrating an example of a wiring structure of a sensor hole in a display according to various embodiments of the present disclosure.
- the display 710 may include a plurality of pixels and a plurality of wires (eg, a data line DL and a gate line).
- a display area 715 eg, the display area 311 of FIG. 3 and the display area 511 of FIG. 5
- the display 710 may include at least one sensor hole 725 for at least one sensor 720 in at least a portion of the display area 715.
- the at least one sensor hole 725 may be surrounded by the display area 715.
- FIG. 7A illustrates a low resolution of at least a portion of the display area 715 when wirings are formed (or arranged) in a first design manner with respect to the area of the sensor hole 725 (or the hole area).
- the number of wirings around the sensor hole 725 may be reduced, thereby reducing the dead space DS around the sensor hole 725.
- at least some of the areas to which the low resolution is applied are located between the sensor hole 725 (or sensor 720) and the edge of the display 710 (or bezel adjacent to the location of the sensor 720).
- the plurality of wires constituting the display area 715 may include, for example, a plurality of first wires (eg, data lines DL) and a plurality of second wires (eg, gates). Lines GL).
- the plurality of wires may be referred to as third wires in which the remaining wires from which at least some of the first wires are removed in the area A are removed.
- the display area 715 is an area in which the first side (or vertical side) of the display area 715 (eg, the data driver of the display 710 is located) among the plurality of wires.
- Extending from the lower edge area of the display 710 to be formed (arranged) at a first spacing L1 (or distance or density), and to an opposite side of the first side (eg, an upper edge area of the display area 715). ) May include a plurality of first wires that are at least part of the data line DL.
- the display area 715 may include at least one second side (or horizontal side) of the display area 715 of the plurality of wires (eg, an area in which the gate driver of the display 710 is located (eg, : Gate line GL extending from the left edge region when facing the front of the electronic device 101 and disposed at a first interval to the opposite side of the second side (for example, the right edge region of the display region 715).
- the gate driver may include a left edge region and a left edge region when the front side of the electronic device 101 illustrated in FIG. 5 is viewed. It may be provided on both sides of the right edge region.
- the display area 715 may extend from a first side of the display area 715 among the plurality of wires, and thus may be disposed at a first interval in an upper area (eg, area A) of the area of the sensor hole 725.
- the plurality of third wires may be formed to have a wider second spacing L2, and may be a plurality of third wires which are other portions of the data line DL, which bypasses the sensor hole 725 and is connected to the opposite side of the first side.
- the intervals of the wirings in the region bypassing the sensor hole 725 region may be, for example, a third interval narrower than the first interval.
- the plurality of third wires may be included in the first wires, for example, up to a portion bypassing the sensor hole 725 area under the sensor hole 725 area. At least some of the first wires are removed (eg, cut off), and another portion of the first wires that is not removed bypasses the area of the sensor hole 725 and has a second distance to the upper side of the area of the sensor hole 725. For example, it may extend to an area opposite to the first side (eg, an upper edge area of the display area 715).
- FIG. 7B illustrates a transparent window area above the sensor hole 725 when wirings are formed (or arranged) in a second design manner with respect to the area of the sensor hole 725 (or the hole area).
- a wiring for the low resolution in the 750 an example of reducing the number of wirings appearing on the transparent window area 750, thereby improving the transparency of the transparent window area 750 can be shown.
- the transparent window area 750 may represent an upper area of the sensor 720.
- the plurality of wires constituting the display area 715 may include, for example, a plurality of first wires (eg, data lines DL) and a plurality of second wires (eg, gates). Lines GL).
- the plurality of wires may be referred to as third wires in which the remaining wires from which at least some of the first wires are removed in the region B are removed.
- the plurality of wires may be referred to as fourth wires in which the remaining wires from which at least some of the second wires are removed in the transparent window area 750 are removed.
- the display area 715 is an area where a data driver of the display area 715 is located (eg, a first side) of the display area 715 (for example, the display driver 710). Extending from the lower edge region of the 710 to the first interval L1 (or distance or density), and bypassing the sensor hole 725 region to the opposite side of the first side (e.g., the display region ( And a plurality of first wires that are at least a portion of the data line DL connected to the upper edge region of the uppermost edge 715.
- the display area 715 may include at least one second side (or horizontal side) of the display area 715 (eg, an area in which the gate driver of the display 710 is located, for example, an electronic device).
- a plurality of at least a portion of the gate lines extending from the left edge region at the point of view of the front side 101 and arranged at first intervals to the opposite side of the second side (for example, the right edge region of the display region 715). Second wires may be included.
- the display area 715 may extend from a first side of the display area 715 among the plurality of wires, and thus may be formed in the first area in the upper area of the sensor hole 725 area (eg, the area B).
- a plurality of other portions of the data line DL formed at a wider second interval L2 and connected to an opposite side of the first side through at least a portion of the sensor hole 725 region (eg, the transparent window region 750). May include third wires.
- the plurality of third wires may be disposed at one side (eg, the first side) through at least a portion of the sensor hole 725 (eg, the transparent window area 750).
- the other side of the data line connected to the opposite side of the side).
- the data line formed (arranged) in the transparent window area 750 and the data line DL formed (arranged) in the area B may be wires formed at the same second interval.
- the plurality of third wires may be included in the first wires, for example, from the lower side of the sensor hole 725 region (eg, the transparent window region 750) to the sensor hole 725 region.
- first wires are removed (eg, cut off) at a portion crossing the area of the sensor hole 725, and another portion of the first wires not removed is separated from the area of the sensor hole 725 by a second distance. And may extend across the sensor hole 725 to an upper side (eg, an opposite side of the first side) of the sensor hole 725 (eg, an upper edge region of the display area 715).
- the display area 715 may extend from a second side of the display area 715 among the plurality of wires, and may be disposed in the transparent window area 750 corresponding to the upper portion of the sensor hole 725 area.
- a plurality of other portions of the gate line GL formed at a wider second gap L2 and connected to at least a portion of the sensor hole 725 region (eg, the transparent window region 750) to the opposite side of the second side; May include fourth wirings.
- the plurality of fourth wires may be, for example, from the left side of the sensor hole 725 region (eg, the transparent window region 750) to the sensor hole 725 region and the sensor hole 725 region.
- the second wires May be included in the second wires from the right side of the display area 715 to the right edge area of the display area 715, and at least a portion of the second wires may be removed (eg, cut off) at a portion that crosses the sensor hole 725 area.
- the other part of the two wires, which is not removed, is located on the right side of the area of the sensor hole 725 (eg on the opposite side of the second side) across the area of the sensor hole 725 with a second distance from the area of the sensor hole 725. (Eg, a right edge area of the display area 715).
- the upper region of the sensor hole 725 region (eg, the transparent window region 750) in FIG. 7B may cross the third wirings and the fourth wirings, and may be electrically connected to the wirings.
- the connected sub pixels may not be included, for example, wiring lines dl may be formed (or arranged) and sub pixels may be removed in the transparent window area 750.
- elements 740 and 760 are one region above the sensor hole 725 region (eg, region A of FIG. 7A, region B of FIG. 7B) (eg, sensor 720 ) (Or a region between the sensor hole 725) and the edge of the display 710 (or a region between the bezels adjacent to the position of the sensor 720) may be a partial embodiment of the pixel (or sub-pixel).
- one upper region may be formed of a plurality of subpixels. For example, it may be repeatedly formed of a group of red subpixels, green subpixels, and blue subpixels.
- an upper one region eg, region A of FIG. 7A and region B of FIG. 7B in FIGS. 7A and 7B. At least some of the subpixels of) may be removed.
- the sub-pixels to be removed correspond to wires (eg, data lines DL) that are removed (or cut off) in an upper region (eg, region A of FIG.
- FIGS. 7A and 7B the second columns 741 and 761, the fourth columns 742 and 762, the sixth columns 743 and 763, and the fifth column may be disposed in view of the drawings.
- An example may be shown with eight columns 744 and 764 removed.
- At least some wires may be removed (or cut) for low resolution application of one upper region (for example, region A of FIG. 7A and region B of FIG. 7B).
- Corresponding sub pixels may be removed.
- the data lines DL not removed in FIGS. 7A and 7B may correspond to the plurality of third wires
- the subpixels in the region A of FIG. 7A and the region B of FIG. 7B may correspond to the third lines.
- It may be formed (or arranged) to include a driving circuit for driving a corresponding sub pixel based on the plurality of third wires.
- the display area 715 may be different from the display area 715.
- Pixels may be formed (or arranged) to have a low resolution compared to an area.
- at least some of the wiring and at least some of the pixels to be removed may be removed in a range that does not matter for image display, based on the subpixel rendering. For example, it may be designed in consideration of color division based on a red subpixel, a blue subpixel, and a green subpixel. According to an embodiment, fewer repeating groups of subpixels may be formed than repeating groups of basic subpixels.
- a low resolution may be applied to at least a portion of the display area to increase a seamless image or transparency.
- a resolution for example, a low resolution
- the luminance may be slightly lowered due to the reduction of pixels.
- various embodiments may include a driving circuit for compensating for a decrease in luminance in a partial region to which a resolution (for example, low resolution) of a specified range or less is applied.
- FIGS. 8A and 8B are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- FIGS. 8A and 8B illustrate a case in which wirings are formed (or arranged) (eg, illustrated in FIG. 7A) in the first design manner, or in which the wirings are formed (or arranged) (eg, in the second design manner).
- the luminance decrease of a resolution region below a specified range for example, region A of FIG. 8A and region B of FIG. 8B
- 'low resolution region' An example of the pixel structure for doing this can be shown.
- an additional driving circuit in units of each pixel eg, pixel 810, pixel 830 of a low resolution region (eg, region A and region B).
- the driving circuit 820 and the driving circuit 840 (hereinafter referred to as a compensation driving circuit (or a dummy driving circuit)).
- the pixels 810 and 830 include a driving circuit (hereinafter, referred to as a 'basic driving circuit') for driving the pixel.
- compensation driving circuits 820 and 840 for luminance compensation may be further provided.
- the plurality of pixels formed in the display area may include a plurality of pixels of a different structure from the first pixels of the general area and the first pixels of the low resolution areas (eg, the area A and the area B). May include second pixels of.
- the plurality of pixels may include, for example, a plurality of first pixels and a plurality of second wires and a plurality of third wires electrically connected to the plurality of first wires and the plurality of second wires.
- the structure may include a plurality of second pixels electrically connected to the wirings.
- the compensation driving circuits 820 and 840 are electrically connected to the basic driving circuits and included in the pixels 810 and 830 to be formed pixel by pixel, or are independent of the pixels 810 and 830. Can be formed (or arranged).
- An example of a driving circuit of the second pixels eg, a basic driving circuit and a compensation driving circuit according to various embodiments is shown in FIG. 9.
- FIG. 9 is a diagram illustrating an example of a pixel structure implemented in a low resolution area of a display area of a display according to various embodiments of the present disclosure.
- FIG. 9 illustrates a partially enlarged embodiment of a plurality of pixels (eg, second pixels) formed (or disposed) in a low resolution area.
- the pixel 910 of the low resolution region (hereinafter, referred to as a “second pixel”) according to various embodiments of the present disclosure may include, for example, a basic driving circuit 930 for driving the second pixel 910 and luminance compensation.
- the compensation driving circuit 920 may be formed.
- the compensation driving circuit 920 is illustrated independently of the basic driving circuit 930, but is not limited thereto.
- the compensation driving circuit 920 may be connected to the basic driving circuit 930 in the second pixel 910. May be electrically coupled to operate as a driving circuit for the second pixel 910.
- the basic driving circuit 930 illustrated in FIG. 9 is connected to the compensation driving circuit 920 of a portion of the driving circuit (eg, m switches (eg, thin film transistors)) described in the description with reference to FIGS. 3 and 4.
- m switches eg, thin film transistors
- One thin film transistor and a light emitting element One thin film transistor and a light emitting element.
- the compensation driving circuit 920 may include, for example, at least one thin film transistor and at least one light emitting device (or organic material) (eg, an organic light emitting diode (OLED)). .
- the compensation driving circuit 920 may be formed of, for example, m switches (eg, thin film transistors) and n light emitting devices in the driving circuit described in the description with reference to FIG. 4. In one embodiment, m and n may represent the same or different numbers.
- the compensation driving circuit 920 may be formed of a number of switches (for example, seven thin film transistors) corresponding to the basic driving circuit 930 and light emitting devices corresponding to the light emitting devices of the basic driving circuit 930. have.
- the compensation driving circuit 920 may include one switch (for example, a thin film transistor) connected to the light emitting device in the basic driving circuit 930 and one light emitting device corresponding to the light emitting device of the basic driving circuit 930. According to various embodiments, the compensation driving circuit 920 replaces the removed data line DL, and transmits a signal of the data driver from the data line DL to which the basic driving circuit 930 is connected. It can be formed to receive.
- one switch for example, a thin film transistor
- the light emitting device of the compensation driving circuit 920 may be a light emitting device corresponding to the light emitting device of the basic driving circuit 930.
- the light emitting device of the compensation driving circuit 920 may also be implemented as a red light emitting device.
- the compensation driving circuit 920 may further include a thin film transistor and a light emitting device of the basic driving circuit 930.
- the compensation driving circuit 920 is illustrated and described in an independent configuration for convenience of description. However, the compensation driving circuit 920 may be included in the second pixel 910 and divided in pixel units.
- the compensation driving circuit 920 additionally connects at least one thin film transistor to the basic driving circuit 930 associated with the second pixel 910, and as many as the number corresponding to the added at least one thin film transistor. It may include at least one light emitting device. According to one embodiment, the light emitting device of the compensation driving circuit 920 is formed to have a number corresponding to the number of the thin film transistor to be added, or to increase the area of the light emitting device in proportion to the number of the thin film transistor. Can be formed. An example of a design structure of a second pixel including a compensation driving circuit 920 according to various embodiments is illustrated in FIGS. 10A, 10B, and 10C.
- 10A, 10B, and 10C are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- a pixel for luminance compensation in a low resolution region may include at least some components of a basic driving circuit (for example, a thin film transistor and a light emitting device as illustrated in the driving circuit 930 of FIG. 9). It may include a compensation driving circuit (or a dummy driving circuit) formed in a structure (or a replica method).
- 10A, 10B and 10C schematically show components of the light emitting element of the basic driving circuit of the pixel and the light emitting element of the compensation driving circuit for convenience of description.
- the pixels 1010 and 1020 of the low resolution region may include at least some data lines DL that are not cut in the low resolution region among the third lines (eg, the entire data lines DL).
- the second wirings eg, at least some of the gate lines GL passing through the low resolution region among the entire gate lines GL
- the pixels 1010 and 1020 may include the first light emitting devices 1030 and 1040 and the compensation driving circuits 1015 and 1025 of the basic driving circuit (eg, the basic driving circuit 930 of FIG. 9).
- 9 may include second light emitting devices 1035 and 1045 of the compensation driving circuit 920.
- the pixels 1010 and 1020 may have a primary (or one) first light emitting device 1030 and 1040 and a second light emission corresponding to the replication of the first light emitting device 1030 and 1040 for each pixel.
- the second pixel may have a structure including a plurality of light emitting elements.
- the driving circuit for driving the second pixels 1010 and 1020 may include a basic driving circuit as described in the description with reference to FIG. 4, and at least a portion of the basic driving circuit as a dummy structure (or a duplicate structure). ) May include compensation driving circuits 1015 and 1025.
- the compensation driving circuits 1015 and 1025 may be formed to have a size (eg, a pixel size) corresponding to, for example, the second pixels 1010 and 1020, or the second pixel 1010. , 1020 may have a size smaller than the size (eg, pixel size).
- the compensation driving circuits 1015 and 1025 are implemented with m switches and one light emitting element corresponding to the basic driving circuit, for example, all the components of the second pixels 1010 and 1020 are duplicated.
- the compensation driving circuits 1015 and 1025 may have the same pixel size as the second pixels 1010 and 1020.
- the compensation driving circuits 1015 and 1025 duplicate some components of the basic driving circuit (for example, one switch and one light emitting device, such as the basic driving circuit 930 of FIG. 9)
- the driving circuits 1015 and 1025 may be formed to have pixel sizes different from (eg, smaller than) the second pixels 1010 and 1020.
- the second light emitting devices 1035 and 1045 may be formed in a dummy (or duplicate) form corresponding to the first light emitting devices 1030 and 1040.
- the first light emitting device 1030 of the pixel 1010 for example, a red subpixel
- the second light emitting device 1035 of the compensation driving circuit 1015 of the pixel 1010 may be red. It may be formed of a light emitting device.
- the first light emitting device 11040 of the pixel 1020 eg, the green subpixel
- the second light emitting device 1045 of the compensation driving circuit 1025 of the pixel 1020 may be green. It may be formed of a light emitting device.
- the compensation driving circuits 1035 and 1045 may be adjacent to each pixel 1010 and 1020 and adjacent to each pixel 1010 and 1020, as illustrated in FIG. 10A. 1020) may be formed (or disposed) in an area included in the 1020. According to an embodiment, the compensation driving circuits 1035 and 1045 may be shifted to a pixel area in which some of the first wires (eg, data lines DL) are removed in the low resolution area, as illustrated in FIG. 10B. (Or jumped) to form (or place).
- the first wires eg, data lines DL
- the plurality of first pixels may include, for example, a plurality of first wires (eg, a data line).
- One light emitting diode eg, 1030 and 1040
- the plurality of second lines eg, gate lines GL
- the plurality of second pixels 1010 and 1020 formed in the low resolution area of the display area may include, for example, a plurality of second wires (eg, gate lines GL) and a plurality of second pixels.
- the plurality of light emitting devices eg, the first light emitting devices 1030 and 1040 of the basic driving circuit and the compensation driving circuit 1015 and the third wiring line (eg, at least a portion of the data line DL) are electrically connected to each other.
- the second light emitting devices 1035 and 1045 of the 1025 may be included.
- the pixels 1040 and 1050 of the low resolution region may include the third lines (eg, at least some data lines DL not cut in the low resolution region among the entire data lines DL).
- 2 wirings eg, at least a portion of the gate lines GL passing through the low resolution region of the entire gate lines GL
- the designated area may represent, for example, the area of the light emitting element formed (or disposed) in the basic driving circuit.
- the light emitting device of the basic driving circuit of the pixels 1040 and 1050 is formed to have a larger area than the designated area, and in general, the light emitting device in the compensation driving circuit 1045 and 1055. Except for the above, it may be configured to include only thin film transistors for the light emitting devices 1060 and 1070 having a large area.
- the light emitting device 1060 may be formed to have a relatively larger area than the light emitting device illustrated in FIG. 9.
- the light emitting element 1060 is connected to a first switch (eg, a thin film transistor) of a basic driving circuit and a second switch (eg, a thin film transistor replicated based on the first switch) of a compensation driving circuit. It may be formed to have an area larger than the designated area. According to various embodiments of the present disclosure, an area larger than the designated area of the light emitting device 1060 is not limited to a specific area, and the area may be variously implemented according to the implementation of the switches.
- the compensation driving circuits 1045 and 1055 may be formed (or disposed) in each pixel 1040 and 1050, between the pixels 1040 and 1050, as illustrated in FIG. 10C. Can be.
- the plurality of first pixels may include, for example, a plurality of first wires (eg, a data line DL).
- a plurality of second wires eg, the gate lines GL
- a first light emitting device eg, the light emitting device illustrated in FIG. 9
- the plurality of second pixels 1040 and 1050 formed in the low resolution area of the display area may include, for example, a plurality of second wires (eg, gate lines GL) and a plurality of second pixels.
- the second light emitting devices 1060 and 1070 may have a larger area than a designated area at a point where the three wires (eg, at least a portion of the data line DL) are electrically connected to each other.
- a plurality of first driving circuits (eg, a basic driving circuit) for driving a plurality of first pixels, and a plurality of first regions of a low resolution region may be used.
- a plurality of second driving circuits (eg, compensation driving circuit) for driving two pixels may be included.
- the plurality of first driving circuits may include a predetermined number (eg, one or more) of first switches (eg, thin film transistors) capable of driving the plurality of first light emitting devices included in the plurality of first pixels. ) May be included.
- the plurality of second driving circuits may include a plurality of second light emitting devices (eg, a light emitting device of a basic driving circuit and at least one light emitting device of a compensation driving circuit) included in the plurality of second pixels. More than the specified number of drives (e.g. one or more) of the second switches (e.g. thin film transistors connected to the light emitting elements of the cathode stage in the basic drive circuit, thin film transistors connected to the light emitting elements of the cathode end of the compensation driving circuit ) May be included.
- the specified number of drives (e.g. one or more) of the second switches e.g. thin film transistors connected to the light emitting elements of the cathode stage in the basic drive circuit, thin film transistors connected to the light emitting elements of the cathode end of the compensation driving circuit ) May be included.
- FIG. 11 is a schematic diagram illustrating another example of a wiring structure of a sensor hall area in a display according to various embodiments of the present disclosure.
- FIG. 11 removes some pixels in the transparent window area 1110 instead of removing all pixels in the transparent window area 1110 formed on the sensor as compared to the example illustrated in FIG. 7B.
- FIG. 11 may show an example of a design scheme of removing some of all pixels in the transparent window area 1110 to improve transmittance of the sensor upper panel.
- some of the entire pixels 1120 in the transparent window area 1110 are removed, and the remaining pixels in the transparent window area 1110 are removed. May contain some other pixels.
- one pixel may include M thin films transistors (eg, TR1 to TR7) and one capacitor CST.
- the aperture ratio of the transparent window area 1110 may be, for example, about 30% or less.
- the pixel 1120 when the pixel 1120 is viewed in a top view (for example, when the screen is viewed at a right angle from the top), and the width of one pixel is 100%, it is transmitted.
- the proportion of area area (eg openings) may be 30% or less.
- At least some pixels may be removed from the transparent window area 1110, and a compensation driving circuit may be formed (or disposed) in at least some of the areas 1130 from which the pixels have been removed to compensate for luminance degradation.
- the compensation driving circuit may be implemented with, for example, one thin film transistor and one light emitting device, a high aperture ratio of approximately two times or more than an aperture ratio of one pixel may be achieved.
- Examples of a design structure of a pixel including a compensation driving circuit in the transparent window area 1110 according to various embodiments are illustrated in FIGS. 12A, 12B, and 12C.
- 12A, 12B, and 12C are diagrams illustrating examples of pixel structures of a display according to various embodiments.
- 12A, 12B, and 12C may illustrate embodiments of dividing pixels formed in the transparent window area 1210 of the display area of the display.
- at least some components of the basic driving circuit of some pixels in the transparent window area 1210 are formed in a dummy shape.
- Drive circuit ).
- 12A, 12B and 12C schematically show components of the light emitting element of the basic driving circuit of the pixel and the light emitting element of the compensation driving circuit for convenience of understanding.
- the pixels including or independently configuring the compensation driving circuit in the transparent window area 1210 are the same as described above with reference to FIGS. 10A, 10B, and 10C. It may be formed (or arranged) in a corresponding form (or structure), detailed description thereof will be omitted.
- a pixel of the transparent window area 1210 may be formed by at least a portion of the third wirings (eg, the entire data lines DL) that are not cut in the low resolution area.
- a plurality of light emission points at points where the data line DL and the second lines (eg, at least a portion of the gate line GL passing through the transparent window region 1210 among the entire gate lines GL) are electrically connected.
- Elements eg, a first light emitting device of the basic driving circuit and a second light emitting device of the compensation driving circuit.
- the second light emitting device may be formed in a dummy shape corresponding to the first light emitting device.
- the second light emitting device of the compensation driving circuit may be formed as a red light emitting device.
- the first light emitting device of the pixel eg, the green subpixel
- the second light emitting device of the compensation driving circuit may be formed as a green light emitting device.
- At least a portion of the pixels of the transparent window area 1210 may not be cut in the transparent window area 1210 among the third wires (eg, the entire data lines DL).
- the third wires eg, the entire data lines DL
- the second wirings eg, at least a portion of the gate lines GL passing through the transparent window region 1210 among the entire gate lines GL.
- It may include a light emitting device having a larger area.
- the designated area (or size or width) may represent, for example, the area of the light emitting element formed (or disposed) in the basic driving circuit.
- the light emitting device of the basic driving circuit of the pixel is formed to have a larger area than the designated area, and in general, the light emitting device having the large area except for the light emitting device is included in the compensation driving circuit. It can be configured to include only a thin film transistor for.
- the electronic device 101 includes a display including a display area having a plurality of pixels and a plurality of wires, and the display includes: A hole area surrounded by a display area, a plurality of first wires extending from a first side of the display area among the plurality of wires and formed at a first interval, and connected to an opposite side of the first side; Second wires extending from a second side of the display area among the wires and arranged at the first interval to an opposite side of the second side, and extending from a first side of the display area of the plurality of wires; A plurality of third wires may be formed at a second interval wider than a first interval, and may be connected to the opposite side of the first side by bypassing the hole area.
- the plurality of pixels may include a plurality of first pixels electrically connected to the plurality of first lines and the plurality of second lines, and the plurality of first lines and the plurality of pixels. It may include a plurality of second pixels electrically connected to the third lines.
- the plurality of first pixels includes one light emitting device at a point at which the plurality of first lines and the plurality of second lines are electrically connected, and the plurality of second pixels
- the light emitting devices may include a plurality of light emitting devices at points where the plurality of first wires and the plurality of third wires are electrically connected.
- the plurality of first pixels may include a first light emitting device having an area designated at a point at which the plurality of first wires and the plurality of second wires are electrically connected.
- the two pixels may include a second light emitting device having an area larger than the designated area at a point at which the plurality of first lines and the plurality of third lines are electrically connected.
- a plurality of first driving circuits for driving the plurality of first pixels and a plurality of second driving circuits for driving the plurality of second pixels are included.
- the circuit includes a predetermined number of first switches capable of driving a plurality of first light emitting elements included in the plurality of first pixels, and the plurality of second driving circuits are included in the plurality of second pixels. It may include a plurality of second switches than the specified number capable of driving a plurality of second light emitting devices.
- the second light emitting device included in the plurality of second pixels may be formed corresponding to the number of the second switches.
- the intervals of the third wires bypassing the hole area may be formed at a third interval narrower than the first interval.
- an area of the third wires formed at the second interval in the area between the hole area and the edge of the display is a resolution area (eg, a low resolution area) below a specified range. can do.
- the electronic device 101 includes a display including a display area having a plurality of pixels and a plurality of wires, and the display includes: A plurality of first holes extending from a first side of the display area among the plurality of wirings and formed at a first interval, the hole area surrounded by a display area, and connected to the opposite side of the first side by bypassing the hole area; Wirings, second wirings extending from the second side of the display area of the plurality of wirings and arranged at the first interval to an opposite side of the second side, and the display area of the plurality of wirings; A plurality of third wires extending from the first side and formed at a second interval wider than the first interval, and connected to at least part of the hole region to the opposite side of the two sides; Can.
- the plurality of pixels may include a plurality of first pixels electrically connected to the plurality of first lines and the plurality of second lines, and the plurality of first lines and the plurality of pixels. It may include a plurality of second pixels electrically connected to the third lines.
- the plurality of first pixels includes one light emitting device at a point at which the plurality of first lines and the plurality of second lines are electrically connected, and the plurality of second pixels
- the light emitting devices may include a plurality of light emitting devices at points where the plurality of first wires and the plurality of third wires are electrically connected.
- the plurality of first pixels may include a first light emitting device having an area designated at a point at which the plurality of first wires and the plurality of second wires are electrically connected.
- the two pixels may include a second light emitting device having an area larger than the designated area at a point at which the plurality of first lines and the plurality of third lines are electrically connected.
- a plurality of first driving circuits for driving the plurality of first pixels and a plurality of second driving circuits for driving the plurality of second pixels are included.
- the circuit includes a predetermined number of first switches capable of driving a first light emitting element included in the plurality of first pixels, and the plurality of second driving circuits includes a plurality of second switches included in the plurality of second pixels. It may include a greater number of second switches than the specified number capable of driving the second light emitting device.
- the second light emitting device included in the plurality of second pixels may be formed corresponding to the number of the second switches.
- the intervals of the third wires bypassing the hole area may be formed at a third interval narrower than the first interval.
- an area of the third wires formed at the second interval in the area between the hole area and the edge of the display may be a resolution area of a specified range or less.
- the display 210, 310, 510 of the electronic device 101 may include a display area having a plurality of pixels and a plurality of wires and a hole surrounded by the display area.
- a second pixel formed to have a second resolution wherein the second partial area includes an area between an upper side of the hole area and an edge of the display in the display area, and the second resolution. May be formed at a resolution lower than the first resolution.
- the electronic device 101 may include a display including a display area having a plurality of pixels and a plurality of wires, and a display area of the display area. And at least one sensor formed in the display area, wherein the display includes at least one hole area through which the at least one sensor penetrates, and the first partial area of the display area has a first resolution.
- a first pixel is formed, and a second pixel is formed so that a second partial area of the display area has a second resolution, and the second partial area is an edge of the hole area and the display in the display area.
- the second resolution may be formed at a lower resolution than the first resolution.
- an area between the hole area and an edge of the display may include an area facing an area where a data driver for supplying a data voltage to the plurality of pixels is formed.
- At least some of the wires of the first partial area of the display area may be removed from the second partial area where the second pixel is formed, and the first partial of the wires of the first partial area may be removed.
- the wirings may be formed at a second interval wider than the interval.
- the second pixels include a basic driving circuit for driving a pixel, and a compensation driving circuit for luminance compensation based on the low resolution of the second partial region, wherein the compensation driving circuit is configured to perform the basic driving. It may be formed in a dummy structure of at least some components of the circuit.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Inorganic Chemistry (AREA)
- Geometry (AREA)
- Chemical & Material Sciences (AREA)
- Life Sciences & Earth Sciences (AREA)
- Sustainable Development (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
본 발명의 다양한 실시 예들은 영상이 표시되는 표시 영역(display area)에 적어도 하나의 홀(hole)이 형성되는 디스플레이와 이를 포함하는 전자 장치에 관하여 개시한다. 다양한 실시 예들에 따르면, 전자 장치는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들, 상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들, 및 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제3 배선들을 포함할 수 있다. 다양한 실시 예들이 가능하다.
Description
다양한 실시 예들은 영상이 표시되는 표시 영역(display area)에 적어도 하나의 홀 영역(hole area)이 형성되는 디스플레이와 이를 포함하는 전자 장치에 관하여 개시한다.
최근 디지털 기술의 발달과 함께 이동통신 단말기, 스마트폰(smart phone), 태블릿(tablet) PC(personal computer), 노트북(notebook), PDA(personal digital assistant), 웨어러블 장치(wearable device), 또는 디지털 카메라(digital camera) 등과 같은 다양한 유형의 전자 장치가 널리 사용되고 있다.
최근에는, 공간적 제약을 가지는 전자 장치에서 최대 화면 확보를 위한 디스플레이 장치가 구현 및 개발되고 있다. 예를 들면, 전자 장치의 외곽에 형성되는 베젤(bezel) 영역 또는 그 인접까지 디스플레이를 확장하는 전면 디스플레이(full screen display)에 대한 연구 개발이 진행되고 있다.
일 실시 예에 따르면, 전자 장치의 디스플레이는 영상이 표시되는 표시 영역(display area)(또는 시각 영역(viewing area))과 영상이 표시되지 않는 비표시 영역(non-display area)(또는 비시각 영역(non-viewing area))으로 구분될 수 있다. 전면 디스플레이를 구비하는 전자 장치는 비표시 영역을 최소로 하거나, 또는 비표시 영역을 포함하지 않도록 구현되고 있다. 따라서 전면 디스플레이를 구비하는 전자 장치는 비표시 영역(예: 전자 장치의 상단 영역)에 형성되던 적어도 하나의 센서(예: 적외선 센서, 근접 센서, 카메라 센서 등) 등이 표시 영역에 형성(또는 배치)될 수 있다. 디스플레이(예: 디스플레이 패널)는 적어도 하나의 센서를 위한 센서 홀(sensor hole)이 형성될 수 있다.
전면 디스플레이(full screen display)를 포함하는 전자 장치는, 디스플레이를 통해 영상을 표시하는 것과 관련된 배선(또는 배선 회로)을, 센서 홀(또는 센서 홀 주변)을 우회하도록 설계하거나, 센서 홀 상부에서 가로지르는(또는 교차하는) 설계에 기반하여 구현하고 있다. 전자의 설계의 경우, 센서 홀 주변에 배선들이 밀집(또는 집중)될 수 있고, 이로 인해 데드 스페이스(DS, dead space)(예: 블랙 영역)가 커질 수 있다. 이로 인해, 디스플레이에서 센서 영역 또는 그 주변에서 영상(또는 컬러)이 단절되어 나타날 수 있고, 끊어짐 없는 매끄러운(또는 심리스(seamless)한) 영상이 제공되지 않을 수 있다. 후자의 설계의 경우, 센서가 위치된 영역의 상부 투명 윈도우 영역에서 교차하는 배선들로 인하여 투명도가 낮아질 수 있다. 예를 들면, 센서의 투과율을 향상을 위해 형성된 투명 윈도우 영역에서 불투명 배선들에 의해 투명도가 낮아질 수 있다.
다양한 실시 예들에서는, 영상이 표시되는 표시 영역(display area)에 적어도 하나의 홀(hole)(예: 센서 홀)이 형성되는 디스플레이와 이를 포함하는 전자 장치에 관하여 개시한다.
다양한 실시 예들에서는, 표시 영역의 홀 영역을 저해상도로 구현하는 디스플레이 및 이를 포함하는 전자 장치에 관하여 개시한다.
다양한 실시 예들에서는, 저해상도 영역에 휘도를 보상하기 위한 구동 회로를 포함하는 개선된 픽셀 구조를 가지는 디스플레이 및 이를 포함하는 전자 장치에 관하여 개시한다.
본 발명의 다양한 실시 예들에 따른 전자 장치는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들, 상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들, 및 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제3 배선들을 포함할 수 있다.
본 발명의 다양한 실시 예들에 따른 전자 장치는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들, 상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들, 및 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역의 적어도 일부를 통해 상기 2 측의 반대 측까지 연결된 복수의 제3 배선들을 포함할 수 있다.
본 발명의 다양한 실시 예들에 따른 전자 장치의 디스플레이는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 표시 영역의 제1 일부 영역에서 지정된 배선과 전기적으로 연결하고, 제1 해상도를 가지도록 형성된 제1 픽셀, 상기 표시 영역의 제2 일부 영역에서 상기 제1 픽셀이 전기적으로 연결된 배선과 연결하고, 제2 해상도를 가지도록 형성된 제2 픽셀을 포함하고, 상기 제2 일부 영역은 상기 표시 영역에서 상기 홀 영역의 상측과 상기 디스플레이의 에지(edge) 사이의 영역을 포함하고, 상기 제2 해상도는 상기 제1 해상도 보다 낮은 해상도로 형성할 수 있다.
본 발명의 다양한 실시 예들에 따른 전자 장치는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이, 및 상기 디스플레이의 상기 표시 영역에 형성되는 적어도 하나의 센서를 포함하고, 상기 디스플레이는, 상기 표시 영역 내에 상기 적어도 하나의 센서가 관통하는 적어도 하나의 홀 영역을 포함하고, 상기 표시 영역 중 제1 일부 영역은 제1 해상도를 가지도록 제1 픽셀을 형성하고, 상기 표시 영역 중 제2 일부 영역은 제2 해상도를 가지도록 제2 픽셀을 형성하고, 상기 제2 일부 영역은 상기 표시 영역에서 상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역을 포함하고, 상기 제2 해상도는 상기 제1 해상도 보다 낮은 저해상도로 형성할 수 있다.
다양한 실시 예들에 따른 전자 장치에 따르면, 영상이 표시되는 표시 영역(display area)에 적어도 하나의 홀(hole)(예: 센서 홀)이 형성되는 디스플레이와 이를 포함하는 전자 장치에 있어서, 표시 영역의 홀 영역에 저해상도를 적용하여 홀 주변의 배선 수를 줄여, 데드 스페이스(DS, dead space)를 축소하고 투명도를 향상할 수 있다. 이를 통해 디스플레이의 심리스 디자인(seamless design)을 구현할 수 있다. 다양한 실시 예들에 따르면, 저해상도 적용 시 픽셀 구조의 개선을 통해 해당 영역의 해상도 저하에 따른 휘도 저하를 방지할 수 있다.
도 1은 다양한 실시 예들에 따른, 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이를 포함하는, 네트워크 환경 내의 전자 장치의 블록도이다.
도 2는 다양한 실시 예들에 따른, 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는, 표시 장치의 블록도이다.
도 3은 다양한 실시 예에 따른 디스플레이 및 디스플레이 드라이버를 개략적으로 도시하는 도면이다.
도 4는 다양한 실시 예들에 따른 디스플레이의 구동 회로를 도시하는 도면이다.
도 5는 다양한 실시 예들에 따른 디스플레이를 구비하는 전자 장치의 정면 예시를 도시하는 도면이다.
도 6a 및 도 6b는 디스플레이에서 센서 홀에 관한 배선 구조의 예를 도시하는 도면들이다.
도 7a 및 도 7b는 다양한 실시 예들에 따른 디스플레이에서 센서 홀에 관한 배선 구조의 예를 도시하는 도면들이다.
도 8a 및 도 8b는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
도 9는 다양한 실시 예들에 따른 디스플레이의 표시 영역 중 저해상도 영역에 구현되는 픽셀 구조의 예를 도시하는 도면이다.
도 10a, 도 10b 및 도 10c는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
도 11은 다양한 실시 예들에 따른 디스플레이에서 센서 홀 영역의 배선 구조의 다른 예를 설명하기 위해 개략 도시하는 도면이다.
도 12a, 도 12b 및 도 12c는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
도 1은 다양한 실시 예들에 따른, 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이를 포함하는, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다.
도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 장치(150), 음향 출력 장치(155), 표시 장치(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시 예에서는, 전자 장치(101)에는, 이 구성 요소들 중 적어도 하나(예: 표시 장치(160) 또는 카메라 모듈(180))가 생략되거나, 하나 이상의 다른 구성 요소가 추가될 수 있다. 어떤 실시 예에서는, 이 구성 요소들 중 일부들은 하나의 통합된 회로로 구현될 수 있다. 예를 들면, 센서 모듈(176)(예: 지문 센서, 홍채 센서, 또는 조도 센서)은 표시 장치(160)(예: 디스플레이)에 임베디드(embedded)된 채 구현될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성 요소(예: 하드웨어 또는 소프트웨어 구성 요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일 실시 예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성 요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(volatile memory)(132)에 로드(load)하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(non-volatile memory)(134)에 저장할 수 있다. 일 실시 예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치(CPU, central processing unit) 또는 어플리케이션 프로세서(AP, application processor)), 및 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치(GPU, graphic processing unit), 이미지 시그널 프로세서(ISP, image signal processor), 센서 허브 프로세서(sensor hub processor), 또는 커뮤니케이션 프로세서(CP, communication processor))를 포함할 수 있다. 추가적으로 또는 대체적으로, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 또는 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(inactive)(예: 슬립(sleep)) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(active)(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성 요소들 중 적어도 하나의 구성 요소(예: 표시 장치(160), 센서 모듈(176), 또는 통신 모듈(190))과 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시 예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성 요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성 요소(예: 프로세서(120) 또는 센서모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(OS, operating system)(142), 미들 웨어(middleware)(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 장치(150)는, 전자 장치(101)의 구성 요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 장치(150)는, 예를 들면, 마이크, 마우스, 또는 키보드 등을 포함할 수 있다.
음향 출력 장치(155)는 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 장치(155)는, 예를 들면, 스피커(speaker) 또는 리시버(receiver)를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있고, 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일 실시 예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
표시 장치(160)는 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 표시 장치(160)는, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시 예에 따르면, 표시 장치(160)는 터치를 감지하도록 설정된 터치 회로(touch circuitry), 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 센서 회로(예: 압력 센서(pressure sensor))를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일 실시 예에 따르면, 오디오 모듈(170)은, 입력 장치(150)를 통해 소리를 획득하거나, 음향 출력 장치(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102))(예: 스피커 또는 헤드폰))를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일 실시 예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서(gesture sensor), 자이로 센서(gyro sensor), 기압 센서(barometer sensor), 마그네틱 센서(magnetic sensor), 가속도 센서(acceleration sensor), 그립 센서(grip sensor), 근접 센서(proximity sensor), 컬러 센서(color sensor)(예: RGB(red, green, blue) 센서), IR(infrared) 센서, 생체 센서(biometric sensor), 온도 센서(temperature sensor), 습도 센서(humidity sensor), 또는 조도 센서(illuminance sensor) 등을 포함할 수 있다.
인터페이스(177)는 전자 장치(101)의 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜(protocol)들을 지원할 수 있다. 일 실시 예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD(secure digital) 카드 인터페이스, 또는 오디오 인터페이스 등을 포함할 수 있다.
연결 단자(connection terminal)(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일 실시 예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터) 등을 포함할 수 있다.
햅틱 모듈(haptic module)(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일 실시 예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터(motor), 압전 소자(piezoelectric element), 또는 전기 자극 장치(electrical stimulation device) 등을 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시 예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일 실시 예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성 요소에 전력을 공급할 수 있다. 일 실시 예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지(fuel cell)를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일 실시 예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제1 네트워크(198)(예: 블루투스, Wi-Fi direct 또는 IrDA(infrared data association) 같은 근거리 통신 네트워크) 또는 제2 네트워크(199)(예: 셀룰러 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN(wide area network))와 같은 원거리 통신 네트워크)를 통하여 외부 전자 장치와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성 요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성 요소들(예: 복수 칩들)로 구현될 수 있다.
무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI, international mobile subscriber identity))를 이용하여 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 및 인증할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일 실시 예에 따르면, 안테나 모듈(197)은 하나 이상의 안테나들을 포함할 수 있고, 이로부터, 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부 전자 장치 간에 송신되거나, 수신될 수 있다.
상기 구성 요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))를 통해 서로 연결되고, 신호(예: 명령 또는 데이터)를 상호 간에 교환할 수 있다.
일 실시 예에 따르면, 명령 또는 데이터는 제2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104) 간에 송신 또는 수신될 수 있다. 전자 장치(102, 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다.
일 실시 예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부 전자 장치들(102, 104 또는 108) 중 하나 이상의 외부 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부 전자 장치들(102, 104)에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부 전자 장치들(102, 104)은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅(cloud computing), 분산 컴퓨팅(distributed computing), 또는 클라이언트-서버 컴퓨팅(client-server computing) 기술이 이용될 수 있다.
도 2는 다양한 실시 예들에 따른, 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는, 표시 장치(160)의 블록도(200)이다.
도 2를 참조하면, 표시 장치(160)는 디스플레이(210), 및 이를 제어하기 위한 디스플레이 드라이버 IC(DDI, display driver IC)(230)를 포함할 수 있다. DDI(230)는 인터페이스 모듈(231), 메모리(233)(예: 버퍼 메모리), 이미지 처리 모듈(235), 또는 맵핑 모듈(237)을 포함할 수 있다.
DDI(230)는, 예를 들면, 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(231)을 통해 전자 장치(101)의 다른 구성 요소로부터 수신할 수 있다. 예를 들면, 영상 정보는 프로세서(120)(예: 메인 프로세서(121)(예: 어플리케이션 프로세서) 또는 메인 프로세서(121)의 기능과 독립적으로 운영되는 보조 프로세서(123)(예: 그래픽 처리 장치))로부터 수신될 수 있다. DDI(230)는 터치 회로(250) 또는 센서 모듈(176) 등과 상기 인터페이스 모듈(231)을 통하여 커뮤니케이션 할 수 있다. 또한, DDI(230)는 상기 수신된 영상 정보 중 적어도 일부를 메모리(233)에, 예를 들면, 프레임 단위로 저장할 수 있다.
이미지 처리 모듈(235)은, 예를 들면, 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(210)의 특성에 적어도 기반하여 전처리(pre-processing) 또는 후처리(post-processing)(예: 해상도, 밝기, 또는 크기 조정 등)를 수행할 수 있다.
맵핑 모듈(237)은 이미지 처리 모듈(235)을 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일 실시 예에 따르면, 전압 값 또는 전류 값의 생성은, 예를 들면, 디스플레이(210)의 픽셀(pixel)들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기)에 적어도 일부 기반하여 수행될 수 있다. 디스플레이(210)의 적어도 일부 픽셀들은, 예를 들면, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(210)를 통해 표시될 수 있다.
일 실시 예에 따르면, 표시 장치(160)는 터치 회로(250)를 더 포함할 수 있다. 터치 회로(250)는 터치 센서(251) 및 이를 제어하기 위한 터치 센서 IC(253)를 포함할 수 있다. 터치 센서 IC(253)는, 예를 들면, 디스플레이(210)의 특정 위치에 대한 터치 입력 또는 호버링(hovering) 입력을 감지하기 위해 터치 센서(251)를 제어할 수 있다. 예를 들면, 터치 센서 IC(253)는 디스플레이(210)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량 등)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(253)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간 등)를 프로세서(120)에 제공할 수 있다. 일 실시 예에 따르면, 터치 회로(250)의 적어도 일부(예: 터치 센서 IC(253))는 DDI(230), 또는 디스플레이(210)의 일부로, 또는 표시 장치(160)의 외부에 배치된 다른 구성 요소(예: 보조 프로세서(123))의 일부로 포함될 수 있다.
일 실시 예에 따르면, 표시 장치(160)는 센서 모듈(176)의 적어도 하나의 센서(예: 지문 센서, 홍채 센서, 압력 센서 또는 조도 센서 등), 또는 이에 대한 제어 회로를 더 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 표시 장치(160)의 일부(예: 디스플레이(210) 또는 DDI(230)) 또는 터치 회로(250)의 일부에 임베디드될 수 있다. 예를 들면, 표시 장치(160)에 임베디드된 센서 모듈(176)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(210)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다. 다른 예를 들면, 표시 장치(160)에 임베디드된 센서 모듈(176)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(210)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다. 일 실시 예에 따르면, 터치 센서(251) 또는 센서 모듈(176)은 디스플레이(210)의 픽셀 레이어(pixel layer)의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
본 문서에 개시된 다양한 실시 예들에 따른 전자 장치(101)는 다양한 형태의 장치가 될 수 있다. 전자 장치(101)는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치(wearable device), 또는 가전 장치를 포함할 수 있다. 본 문서의 실시 예에 따른 전자 장치(101)는 전술한 기기들에 한정되지 않는다.
본 문서의 다양한 실시 예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정한 실시 예들로 한정하려는 것이 아니며, 해당 실시 예의 다양한 변경(modifications), 균등물(equivalents), 또는 대체물(alternatives)을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성 요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다.
본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", “A 또는 B 중 적어도 하나”, "A, B 또는 C", "A, B 및 C 중 적어도 하나" 및 “A, B, 또는 C 중 적어도 하나”와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들의 모든 가능한 조합을 포함할 수 있다. "제1", "제2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성 요소를 다른 해당 구성 요소와 구분하기 위해 사용될 수 있으며, 해당 구성 요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제1) 구성 요소가 다른(예: 제2) 구성 요소에 "기능적으로” 또는 “통신적으로"라는 용어와 함께 또는 이런 용어 없이, “커플드” 또는 “커넥티드”라고 언급된 경우, 그것은 상기 어떤 구성 요소가 상기 다른 구성 요소에 직접적으로(예: 유선으로), 무선으로, 또는 제3 구성 요소를 통하여 연결될 수 있다는 것을 의미한다.
본 문서에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어(firmware)로 구현된 유닛(unit)을 포함할 수 있으며, 예를 들면, 로직(logic), 논리 블록(logic block), 부품(component), 또는 회로(circuit) 등의 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 일 실시 예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 문서의 다양한 실시 예들은 기기(machine)(예: 전자 장치(101))에 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들(instructions)을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러(compiler) 생성된 코드 또는 인터프리터(interpreter)에 의해 실행될 수 있는 코드(code)를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일 실시 예에 따르면, 본 문서에 개시된 다양한 실시 예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: CD-ROM, compact disc read only memory)의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두 개의 사용자 장치들(예: 스마트폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시 예들에 따르면, 상기 기술한 구성 요소들의 각각의 구성 요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있다. 다양한 실시 예들에 따르면, 전술한 해당 구성 요소들 중 하나 이상의 구성 요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성 요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성 요소들(예: 모듈 또는 프로그램)은 하나의 구성 요소로 통합될 수 있다. 이런 경우, 통합된 구성 요소는 상기 복수의 구성 요소들 각각의 구성 요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성 요소들 중 해당 구성 요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시 예들에 따르면, 모듈, 프로그램 또는 다른 구성 요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱(heuristic)하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
이하에서 설명하는 다양한 실시 예들에 따른 표시 장치(예: 도 2의 표시 장치(200))는, 예를 들면, 액정 표시 장치(LCD, liquid crystal display), 전계 방출 표시 장치(FED, field emission display), 플라즈마 표시 패널(PDP, plasma display panel), 또는 유기 발광 다이오드(OLED, organic light emitting diode) 디스플레이 등을 포함할 수 있다. 이러한 평판 표시 장치 중 OLED 디스플레이는 전자(electron)와 정공(hole)의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상(image)(또는 화상(video))을 표시하는 것으로, 이는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다.
이러한 유기 발광 다이오드 디스플레이는 매트릭스 형태로 배열되는 복수의 픽셀을 포함하는 디스플레이 패널(display panel)과, 복수의 픽셀(pixel)(또는 화소)들 각각에 영상 데이터(예: RGB) 신호를 전달하여 영상을 표시하는 구동 회로(driving circuit) 등으로 구성될 수 있다. 예를 들면, 구동 회로는 영상 데이터 신호를 각 픽셀에 연결된 데이터 라인(DL, data line)을 통해 전달하는 데이터 드라이버(data driver)와 데이터 신호에 따른 영상을 표시하도록 각 픽셀을 활성화시키기 위하여 각 픽셀에 연결된 스캔 라인(SL, scan line)을 통해 스캔 신호(scan signal)를 전달하는 게이트 드라이버(gate driver)(또는 스캔 드라이버(scan driver))를 포함할 수 있다. 이하에서, 다양한 실시 예들에서는, 유기 발광 다이오드 디스플레이를 예시로 설명하고 있으나, 이에 한정하지 않고 다양한 표시 장치에서도 다양한 실시 예들에 의한 구동 회로 및 디스플레이 개선 구조가 사용될 수 있다.
도 3은 다양한 실시 예들에 따른 디스플레이 및 디스플레이 드라이버를 개략적으로 도시하는 도면이다.
도 3을 참조하면, 디스플레이(310)(예: 도 2의 디스플레이(210))는 표시 영역(display area)(또는 시각 영역(viewing area)) (311)과 비표시 영역(non-display area)(또는 비시각 영역(non-viewing area))(312)을 포함할 수 있다. 일 실시 예에 따르면, 디스플레이(310)는 다수의 픽셀들로 구성되며, 픽셀들은 복수의 서브 픽셀(sub pixel)(P)들을 포함할 수 있다. 디스플레이(310)는 서로 교차하는 다수의 게이트 라인(GL, gate line)들(예: GL1~GLn)과 다수의 데이터 라인(DL, data line)들(예: DL1~DLm)을 포함할 수 있다. 게이트 라인(GL)과 데이터 라인(DL)이 교차되는 영역에는 서브 픽셀(P)이 형성될 수 있다. 각 서브 픽셀(P)들은 유기 발광 다이오드(OLED)와, 유기 발광 다이오드를 구동하기 위한 적어도 하나의 구동 회로를 포함할 수 있다.
디스플레이(310)를 구동하는 디스플레이 드라이버(예: 도 2의 디스플레이 드라이버 IC(230))는 게이트 드라이버(320)(또는 스캔 드라이버), 데이터 드라이버(330), 타이밍 컨트롤러(timing control)(340), 및 인터페이스 블록(350) 등을 포함할 수 있다. 다양한 실시 예들에 따라, 표시 영역(311)은 적어도 하나의 센서(예: 카메라 센서, 근접 센서, 적외선 센서 등)가 배치된 홀 영역(또는 센서 홀 영역)을 포함할 수 있다. 일 실시 예에 따라, 표시 영역(311)에 의해 둘러싸인 홀 영역은 각 센서의 형상(예: 모양, 크기)에 대응하는 형상으로, 해당 센서가 관통하도록 형성될 수 있다. 다양한 실시 예들에 따른 홀 영역과 관련하여 후술하는 도면들에서 도시된다.
각 서브 픽셀(P)에 구비된 구동 회로는 적어도 하나의 스위치(예: 박막 트랜지스터(TFT, thin film transistor))(이하, ‘박막 트랜지스터’라 한다), 적어도 하나의 커패시터(capacitor)(예: 스토리지 커패시터(CST)), 및 발광 소자(예: 유기 발광 다이오드) 등을 포함할 수 있다.
적어도 하나의 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터 공급되는 스캔 신호에 응답하여 데이터 라인(DL)으로부터 공급되는 데이터 전압을 커패시터에 충전할 수 있다. 적어도 하나의 박막 트랜지스터(TFT)는 커패시터에 충전된 데이터 전압에 따라 유기 발광 다이오드로 공급되는 전류량을 제어할 수 있다.
게이트 드라이버(320)는 타이밍 컨트롤러(340)로부터 제공된 적어도 하나의 게이트 제어 신호(GCS, gate control signal)에 따라 다수의 게이트 라인(GL1~GLn)에 스캔 신호(또는 스캔 펄스(scan pulse))를 공급할 수 있다. 게이트 드라이버(320)는 스캔 신호를 출력하는 게이트 쉬프트 레지스터(gate shift register)를 포함할 수 있다. 스캔 신호는 각 픽셀에 순차적으로 공급되는 것으로, 단일 또는 복수의 신호들로 구성될 수 있다. 스캔 신호가 복수의 신호들로 구성될 경우, 각 게이트 라인(GL)은 복수의 스캔 신호들을 각 픽셀에 공급하기 위한 복수의 라인들로 구성될 수 있다. 예를 들면, 게이트 드라이버(320)는 디스플레이(310)의 캐소드(cathode) 단인 열(column) 라인에 연결되어 해당 열 라인을 순차적으로 선택하는 동작을 수행할 수 있다.
데이터 드라이버(330)는 타이밍 컨트롤러(340)로부터 제공된 적어도 하나의 데이터 제어 신호(DCS, data control signal)에 따라 타이밍 컨트롤러(340)로부터 제공되는 영상 데이터(RGB)를 데이터 전압으로 변환할 수 있다. 데이터 드라이버(330)는 다수의 감마 보상 전압들을 이용하여 데이터 전압을 생성할 수 있다. 데이터 드라이버(330)는 생성된 데이터 전압을 복수의 픽셀들에 라인(line) 단위(또는 행(row) 단위)로 순차적으로 공급할 수 있다. 데이터 드라이버(330)는 샘플링 신호를 출력하는 데이터 쉬프트 레지스터(data shift register)와, 샘플링 신호(sampling signal)에 응답하여 영상 데이터(RGB)를 라인 단위로 래치(latch)하는 래치 회로(latch circuit)와, 래치된 영상 데이터를 아날로그 계조 전압(gray voltage)(예: 픽셀 전압)으로 변환하는 디지털 아날로그 컨버터(DAC, digital analog converter) 등을 포함할 수 있다.
타이밍 컨트롤러(340)는 인터페이스 블록(350)으로부터 제공되는 영상 데이터(RGB)를 디스플레이(310)의 크기 및 해상도에 맞게 정렬할 수 있다. 타이밍 컨트롤러(340)는 정렬된 영상 데이터(RGB)를 데이터 드라이버(330)에 공급할 수 있다. 타이밍 컨트롤러(340)는 인터페이스 블록(350)으로부터 제공된 적어도 하나의 동기 신호(SYNC)들을 이용하여 다수의 제어 신호(예: GCS, DCS)를 전송할 수 있다. 다수의 제어 신호(예: GCS, DCS)는 적어도 하나의 게이트 제어 신호(GCS)와, 적어도 하나의 데이터 제어 신호(DCS)를 포함할 수 있다. 게이트 제어 신호(GCS)는 게이트 드라이버(320)의 구동 타이밍을 제어하는 신호일 수 있다. 데이터 제어 신호(DCS)는 데이터 드라이버(330)의 구동 타이밍을 제어하기 위한 신호일 수 있다. 동기 신호(SYNC)들은 도트 클럭(DCLK, dot clock), 데이터 인에이블 신호(DE, data enable signal), 수평 동기 신호(Hsync), 또는 수직 동기 신호(Vsync) 등을 포함할 수 있다.
일 실시 예에 따르면, 인터페이스 블록(350)은 프로세서(예: 도 1의 프로세서(120))로부터 영상 데이터(RGB)를 수신하고, 수신된 영상 데이터(RGB)를 타이밍 컨트롤러(340)로 전송할 수 있다. 인터페이스 블록(350)은 적어도 하나의 동기 신호(SYNC)를 생성하여 타이밍 컨트롤러(340)로 전송할 수 있다. 인터페이스 블록(350)은 전원 공급부(360)(예: 도 1의 전력 관리 모듈(188))가 디스플레이(310)에 적어도 하나의 구동 전압(예: ELVDD, ELVSS 등)을 공급하도록 제어할 수 있다.
일 실시 예에 따르면, 전원 공급부(360)는 디스플레이(310)의 구동에 필요한 적어도 하나의 구동 전압(예: ELVDD, ELVSS)을 생성하고, 생성된 구동 전압을 디스플레이(310)에 공급할 수 있다. 일 실시 예에 따르면, 전원 공급부(360)는 단일 또는 복수개로 구성되어, 적어도 하나의 구동 전압을 적어도 하나의 센서가 배치된 영역(예: 표시 영역(311)의 적어도 일부 영역)에 대하여 구동 전압을 독립적으로 공급하도록 할 수 있다. 적어도 하나의 구동 전압은, 예를 들어, ELVDD, ELVSS, 게이트 온 전압, 게이트 오프 전압, 또는 초기화 전압 등을 포함할 수 있다. 일 실시 예에 따라, 게이트 온 전압은 디스플레이(310)에 구비된 적어도 하나의 박막 트랜지스터(TFT)를 턴-온(turn-on)시키기 위한 전압일 수 있다. 게이트 오프 전압은 디스플레이(310)에 구비된 적어도 하나의 박막 트랜지스터(TFT)를 턴-오프(turn-off)시키기 위한 전압일 수 있다. 초기화 전압은 복수의 서브 픽셀(P)들 중 적어도 하나의 서브 픽셀(P)을 구동하기 위한 구동 회로에 구비된 적어도 하나의 노드(node)를 초기화시키기 위한 전압일 수 있다.
도 4는 다양한 실시 예들에 따른 디스플레이의 구동 회로를 도시하는 도면이다.
다양한 실시 예들에 따르면, 디스플레이(310)의 각 픽셀(또는 서브 픽셀(P))은, 예를 들면, 도 4에 예시된 바와 같이 구성될 수 있다. 도 4에서는 디스플레이(310)에 형성된 전체 픽셀들 중에서 하나의 픽셀에 관한 예를 나타낼 수 있다.
도 4를 참조하면, 복수의 서브 픽셀(예: 도 3의 서브 픽셀(P))들 중 적어도 하나의 서브 픽셀(P)을 구동하기 위한 구동 회로는, 예를 들면, M개(예: 7개)의 박막 트랜지스터(TR1~TR7), 1개의 커패시터(CST), 및 스스로 발광하는 발광 소자(또는 유기 물질)(예: 유기 발광 다이오드(OLED)) 등을 포함할 수 있다. 일 실시 예에 따라, 서브 픽셀은 반응 속도 향상 커패시터(C1), 소스(source) 연결 커패시터(C2), 및 다이오드 병렬 커패시터(CEL) 등을 더 포함할 수 있다. 일 실시 예에 따라, 유기 발광 다이오드(OLED)는 구동 전류(ID)에 기초하여 광을 출력할 수 있다. 유기 발광 다이오드(OLED)는 제1 단자 및 제2 단자를 포함할 수 있다. 일 실시 예에 따라, 유기 발광 다이오드(OLED)의 제2 단자는 특정 전원 전압(예: ELVSS)을 공급받을 수 있다. 일 실시 예에서, 유기 발광 다이오드(OLED)의 제1 단자는 애노드 단자이고, 제2 단자는 캐소드 단자일 수 있다. 다른 실시 예에서, 유기 발광 다이오드의 제1 단자는 캐소드 단자이고, 제2 단자는 애노드 단자일 수 있다.
도 4에 도시된 구동 회로는 박막 트랜지스터(TR1~TR7)의 공정 편차와 화소의 반응 속도를 향상시키기 위한 것으로, 다양하게 변경 또는 변형이 가능할 수 있다. 도 4에 도시된 구동 회로는 대한민국 공개특허 제10-2016-0024191호에서 공개된 바 있으므로, 구체적인 구동 방법에 대한 설명은 생략한다. 본 발명의 픽셀 구조는 도 4의 예시에 국한되지 않으며 다양하게 변형 또는 변경될 수 있다.
도 5는 다양한 실시 예들에 따른 디스플레이를 구비하는 전자 장치의 정면 예시를 도시하는 도면이다.
도 5에 도시한 바와 같이, 다양한 실시 예들에 따른 전자 장치(101)는 정면에 구비되는 디스플레이(510)(예: 도 2의 디스플레이(210), 도 3의 디스플레이(310))가 전면 디스플레이(full screen display)로 구현될 수 있다. 예를 들면, 전자 장치(101)는 전자 장치(101)의 외곽(또는 에지(edge))에 형성되는 베젤(bezel) 또는 그 인접까지 디스플레이(510)가 확장될 수 있다.
일 실시 예에 따르면, 디스플레이(510))는 표시 영역(511)(예: 도 3의 표시 영역(311))과 비표시 영역(512)(예: 도 3의 비표시 영역(312))을 포함할 수 있다. 다양한 실시 예들에 따르면, 디스플레이(510)의 표시 영역(511)은 복수의 픽셀들 및 복수의 배선들(예: 데이터 라인(DL)과 게이트 라인(GL))을 포함하며, 픽셀들은 복수의 서브 픽셀(P)들을 포함할 수 있다. 예를 들면, 디스플레이(510)는 매트릭스 형태로 배열되는 복수의 픽셀들을 포함하는 디스플레이 패널과, 복수의 픽셀들 각각에 영상 데이터(예: RGB) 신호를 전달하여 영상을 표시하는 구동 회로 등으로 구성될 수 있다. 구동 회로는, 예를 들면, 영상 데이터 신호를 각 픽셀에 연결된 데이터 라인(DL)을 통해 전달하는 데이터 드라이버와 데이터 신호에 따른 영상을 표시하도록 각 픽셀을 활성화시키기 위하여 각 픽셀에 연결된 게이트 라인(GL)을 통해 스캔 신호를 전달하는 게이트 드라이버(또는 스캔 드라이버)를 포함할 수 있다.
다양한 실시 예들에 따라, 디스플레이(510)는 적어도 일부 영역에 적어도 하나의 센서(520)를 위한(또는 적어도 하나의 센서(520)가 관통하는) 적어도 하나의 센서 홀(530)(또는 홀 영역(530))이 형성될 수 있고, 센서 홀(530)을 통해 적어도 하나의 센서(520)를 구비할 수 있다. 일 실시 예에 따라, 센서 홀(530)은 디스플레이(510)의 표시 영역(511)(예: 도 3의 표시 영역(311))에 의해 둘러싸이도록 형성될 수 있고, 각 센서(520)의 형상(예: 모양, 크기)에 대응하는 형상으로, 해당 센서가 관통하도록 형성될 수 있다. 일 실시 예에서, 적어도 일부 영역은, 예를 들면, 디스플레이(510)의 표시 영역(511)(예: 도 3의 표시 영역(311))의 상측의 적어도 일부 영역을 포함할 수 있다. 일 실시 예에 따라, 센서 홀(530)은 디스플레이(510)의 글라스(glass) 레이어(layer)의 하단 레이어(예: 디스플레이 패널)에 형성될 수 있다.
일 실시 예에 따르면, 표시 영역(511)에 센서 홀(530)이 형성된 디스플레이(510)는, 영상을 표시하는 것과 관련된 데이터 라인(DL)(또는 배선)을, 센서 홀(530)(또는 센서 홀(530) 주변)을 우회하도록 설계(이하, ‘제1 설계 방식’이라 한다)하거나, 센서 홀(530) 상부에서 가로지르는(또는 교차하는) 설계(예: 센서의 투과율 향상을 위해 센서 상부의 윈도우가 투명 윈도우로 형성된 경우에서 설계)(이하, ‘제2 설계 방식’이라 한다)에 기반하여 구현하고 있다. 이러한 예시가 도 6a 및 도 6b에 도시된다.
도 6a 및 도 6b는 전자 장치의 디스플레이에서 센서 홀에 관한 배선 구조의 예를 도시하는 도면들이다.
도 6a를 참조하면, 도 6a는 제1 설계 방식의 예를 나타낼 수 있다. 일 실시 예에 따라, 제1 설계 방식의 경우, 도 6a에 예시된 바와 같이, 센서(620)를 위한 센서 홀(625)(예: 디스플레이(610)의 표시 영역(611)에 의해 둘러싸인 홀 영역(625))(예: 도 5의 센서 홀(530)) 주변으로 우회하는 데이터 라인(DL)들(또는 배선들)이 밀집(또는 집중)되어 형성될 수 있고, 센서 홀(625)을 우회하는 데이터 라인(DL)들(630)의 밀집(또는 집중)에 비례하여 데드 스페이스(DS, dead space)(예: 도 6a의 엘리먼트 635로 지시된 센서 홀(625) 주변의 블랙 영역)가 커질 수 있다. 이로 인해, 디스플레이(610)에서 센서(620) 영역(또는 홀 영역) 및 그 주변에서 영상(또는 컬러)이 단절되어 나타날 수 있고, 끊어짐 없는 매끄러운(또는 심리스(seamless)한) 영상이 제공되지 않을 수 있다.
도 6b를 참조하면, 도 6b는 제2 설계 방식의 예를 나타낼 수 있다. 일 실시 예에 따라, 제2 설계 방식의 경우, 도 6b에 예시된 바와 같이, 디스플레이(610)는 표시 영역(611) 중 센서 홀(625)(또는 홀 영역)의 상부의 윈도우를 투명 윈도우로 형성할 수 있다. 일 실시 예에 따르면, 센서(620)가 위치된 영역의 상부 투명 윈도우 영역(예: 센서 홀(625)(또는 홀 영역) 상부의 투명 윈도우 영역)에서 교차하는 배선들(예: 데이터 라인(DL)과 게이트 라인(GL))로 인하여 투명 윈도우의 투명도가 낮아질 수 있다. 예를 들면, 센서(620)에 의한 투과율을 향상하기 위해 형성된 투명 윈도우 영역에서 불투명 배선들에 의해 투명도가 낮아질 수 있다.
도 6a 및 도 6b의 예시에서, 엘리먼트 640과 엘리먼트 670은 디스플레이(610)의 표시 영역(611) 중 센서(620)(또는 홀 영역(예: 센서 홀(625))의 상측 일 영역(예: 도 6a의 영역(A), 도 6b의 영역(B))의 부분 실시 예를 나타낼 수 있다. 예를 들면, 엘리먼트 640과 엘리먼트 670은 센서(620)(또는 센서 홀(625))와 디스플레이(610)의 상측 에지(edge)(또는 센서(610)의 위치에 인접된 상측 베젤) 사이의 영역에 형성된 픽셀(또는 서브 픽셀)의 부분 실시 예를 나타낼 수 있다. 예시된 바와 같이, 상측 일 영역(예: 도 6a의 영역(A), 도 6b의 영역(B))은 복수의 서브 픽셀들로 형성될 수 있다. 예를 들면, 하나 이상의 적색 서브 픽셀, 하나 이상의 녹색 서브 픽셀, 또는 하나 이상의 청색 서브 픽셀 중 적어도 하나를 이용한 그룹으로 반복 형성(예: RGB, RG 또는 BG)될 수 있다. 서브 픽셀들의 설계는 서브 픽셀 렌더링(SPR, sub pixel rendering)에 따라 다양하게 구성될 수 있다.
다양한 실시 예들에 따르면, 제1 설계 방식의 배선 설계와 제2 설계 방식의 배선 설계에 따른 전술된 문제점을 해결하고자 하는 것일 수 있다. 다양한 실시 예들에서, 전자 장치(101)는 디스플레이(610)(예: 도 5의 디스플레이(510))의 표시 영역(611)(예: 도 5의 표시 영역(511))에 형성되는 적어도 하나의 센서(620)(예: 도 5의 센서(520))와 관련하여, 센서의 종류에 따라, 센서 별로 제1 설계 방식의 배선 설계와 제2 설계 방식의 배선 설계를 모두 포함하여 구현될 수 있다. 이하에서, 도 6a의 예시와 같은 제1 설계 방식의 배선 설계와 도 6b의 예시와 같은 제2 설계 방식의 배선 설계 시에, 홀 영역(예: 도 5의 센서 홀(530))에 지정된 범위 이하의 해상도(예: 표시 영역(611)의 다른 영역의 해상도 보다 상대적으로 낮은 저해상도)를 적용하여(또는 해상도를 소정 낮출 수 있도록) 홀 영역의 배선 수를 줄이고, 지정된 범위 이하의 해상도가 적용된 영역(예: 저해상도 영역)에서 해상도 저하에 따른 휘도 저하를 보상하기 위한 픽셀 개선 구조가 설명된다.
도 7a 및 도 7b는 다양한 실시 예들에 따른 디스플레이에서 센서 홀에 관한 배선 구조의 예를 도시하는 도면들이다.
다양한 실시 예들에 따르면, 디스플레이(710)(예: 도 2의 디스플레이(210), 도 3의 디스플레이(310))는 복수의 픽셀들 및 복수의 배선들(예: 데이터 라인(DL), 게이트 라인(GL))을 포함하는 표시 영역(715)(예: 도 3의 표시 영역(311), 도 5의 표시 영역(511))을 포함할 수 있다. 다양한 실시 예들에 따라, 디스플레이(710)는 표시 영역(715)의 적어도 일부 영역에 적어도 하나의 센서(720)를 위한 적어도 하나의 센서 홀(725)을 포함할 수 있다. 일 실시 예에 따라, 적어도 하나의 센서 홀(725)은 표시 영역(715)에 의해 둘러싸인 형태일 수 있다.
도 7a를 참조하면, 도 7a는 센서 홀(725) 영역(또는 홀 영역)과 관련하여 제1 설계 방식으로 배선들이 형성(또는 배치)되는 경우에, 표시 영역(715)의 적어도 일부 영역에 저해상도를 위한 배선을 설계하여, 센서 홀(725) 주변의 배선 수를 줄이고, 이를 통해 센서 홀(725) 주변의 데드 스페이스(DS)를 감소하는 예를 나타낼 수 있다. 일 실시 예에 따라, 저해상도가 적용되는 적어도 일부 영역은 센서 홀(725)(또는 센서(720))와 디스플레이(710)의 에지(또는 센서(720)의 위치에 인접된 베젤) 사이의 영역(예: 영역(A))을 포함할 수 있다.
일 실시 예에 따르면, 표시 영역(715)을 구성하는 복수의 배선들은, 예를 들면, 복수의 제1 배선들(예: 데이터 라인(DL)들)과 복수의 제2 배선들(예: 게이트 라인(GL)들)을 포함할 수 있다. 일 실시 예에 따라, 복수의 배선들은, 영역(A)에서 제1 배선들 중 적어도 일부가 제거된 나머지 배선들을 제3 배선들로 지칭될 수 있다.
일 예로, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 제1 측(또는 세로(vertical) 측)(예: 디스플레이(710)의 데이터 드라이버가 위치된 영역으로, 예를 들면, 디스플레이(710)의 하측 에지 영역)으로부터 연장되어 제1 간격(L1)(또는 거리 또는 밀도)으로 형성(배치)되고, 제1 측의 반대 측(예: 표시 영역(715)의 상단 에지 영역)까지 연결된 데이터 라인(DL)의 적어도 일부인 복수의 제1 배선들을 포함할 수 있다. 일 예로, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 적어도 하나의 제2 측(또는 가로(horizontal) 측)(예: 디스플레이(710)의 게이트 드라이버가 위치된 영역(예: 전자 장치(101)의 정면을 바라보는 시점에서 좌측 에지 영역)으로부터 연장되어 제2 측의 반대 측(예: 표시 영역(715)의 우측 에지 영역)까지 제1 간격으로 배치된 게이트 라인(GL)의 적어도 일부인 복수의 제2 배선들을 포함할 수 있다. 다양한 실시 예들에 따르면, 게이트 드라이버는, 예를 들면, 도 5에 예시된 전자 장치(101)의 정면을 바라보는 시점에서 좌측 에지 영역과 우측 에지 영역 양쪽에 구비할 수도 있다.
다양한 실시 예들에 따라, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 제1 측으로부터 연장되어 센서 홀(725) 영역의 상측 영역(예: 영역(A))에서 제1 간격보다 넓은 제2 간격(L2)으로 형성되고, 센서 홀(725) 영역을 우회하여 제1 측의 반대 측까지 연결된 데이터 라인(DL)의 다른 일부인 복수의 제3 배선들을 포함할 수 있다. 일 실시 예에 다라, 센서 홀(725) 영역을 우회하는 영역에서의 배선들의 간격은, 예를 들면, 제1 간격보다 좁은 제3 간격일 수 있다. 다양한 실시 예들에 따르면, 복수의 제3 배선들은, 예를 들면, 센서 홀(725) 영역의 하측에서 센서 홀(725) 영역을 우회하는 부분까지 제1 배선들에 포함될 수 있고, 우회하는 부분에서 제1 배선들 중 적어도 일부가 제거(예: 절단)되고, 제1 배선들 중 제거되지 않은 다른 일부가 센서 홀(725) 영역을 우회하여 제2 간격을 가지고 센서 홀(725) 영역의 상측(예: 제1 측의 반대 측) 영역(예: 표시 영역(715)의 상측 에지 영역)까지 연장될 수 있다.
도 7b를 참조하면, 도 7b는 센서 홀(725) 영역(또는 홀 영역)과 관련하여 제2 설계 방식으로 배선들이 형성(또는 배치)되는 경우에, 센서 홀(725) 상부의 투명 윈도우 영역(750)에 저해상도를 위한 배선을 설계하여, 투명 윈도우 영역(750) 상에 나타나는 배선 수를 줄이고, 이를 통해 투명 윈도우 영역(750)의 투명도를 향상하는 예를 나타낼 수 있다. 일 실시 예에 따라, 투명 윈도우 영역(750)은 센서(720)의 상부 영역을 나타낼 수 있다.
일 실시 예에 따르면, 표시 영역(715)을 구성하는 복수의 배선들은, 예를 들면, 복수의 제1 배선들(예: 데이터 라인(DL)들)과 복수의 제2 배선들(예: 게이트 라인(GL)들)을 포함할 수 있다. 일 실시 예에 따라, 복수의 배선들은, 영역(B)에서 제1 배선들 중 적어도 일부가 제거된 나머지 배선들을 제3 배선들로 지칭될 수 있다. 일 실시 예에 따라, 복수의 배선들은, 투명 윈도우 영역(750)에서 제2 배선들 중 적어도 일부가 제거된 나머지 배선들을 제4 배선들로 지칭될 수 있다.
일 예로, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 제1 측(또는 세로 측)(예: 디스플레이(710)의 데이터 드라이버가 위치된 영역으로, 예를 들면, 디스플레이(710)의 하측 에지 영역)으로부터 연장되어 제1 간격(L1)(또는 거리 또는 밀도)으로 형성(배치)되고, 센서 홀(725) 영역을 우회하여 제1 측의 반대 측(예: 표시 영역(715)의 상단 에지 영역)까지 연결된 데이터 라인(DL)의 적어도 일부인 복수의 제1 배선들을 포함할 수 있다. 일 예로, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 적어도 하나의 제2 측(또는 가로 측)(예: 디스플레이(710)의 게이트 드라이버가 위치된 영역(예: 전자 장치(101)의 정면을 바라보는 시점에서 좌측 에지 영역)으로부터 연장되어 제2 측의 반대 측(예: 표시 영역(715)의 우측 에지 영역)까지 제1 간격으로 배치된 게이트 라인의 적어도 일부인 복수의 제2 배선들을 포함할 수 있다.
다양한 실시 예들에 따라, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 제1 측으로부터 연장되어 센서 홀(725) 영역의 상측 영역(예: 영역(B))에서 제1 간격보다 넓은 제2 간격(L2)으로 형성되고, 센서 홀(725) 영역(예: 투명 윈도우 영역(750))의 적어도 일부를 통해 제1 측의 반대 측까지 연결된 데이터 라인(DL)의 다른 일부인 복수의 제3 배선들을 포함할 수 있다.
다양한 실시 예들에 따라, 복수의 제3 배선들은 센서 홀(725) 영역(예: 투명 윈도우 영역(750))의 적어도 일부를 통해 일 측(예: 제1 측)에서 타 측(예: 제1 측의 반대 측)으로 연결된 데이터 라인의 다른 일부를 포함할 수 있다. 예를 들면, 투명 윈도우 영역(750)에 형성(배치)되는 데이터 라인과 영역(B)에 형성(배치)되는 데이터 라인(DL)은 동일한 제2 간격으로 형성된 배선들일 수 있다. 다양한 실시 예들에 따르면, 복수의 제3 배선들은, 예를 들면, 센서 홀(725) 영역(예: 투명 윈도우 영역(750))의 하측에서 센서 홀(725) 영역까지 제1 배선들에 포함될 수 있고, 센서 홀(725) 영역을 가로지르는 부분에서 제1 배선들 중 적어도 일부가 제거(예: 절단)되고, 제1 배선들 중 제거되지 않은 다른 일부가 센서 홀(725) 영역부터 제2 간격을 가지고 센서 홀(725) 영역을 가로질러 센서 홀(725) 영역의 상측(예: 제1 측의 반대 측) 영역(예: 표시 영역(715)의 상측 에지 영역)까지 연장될 수 있다.
다양한 실시 예들에 따라, 표시 영역(715)은 복수의 배선들 중 표시 영역(715)의 제2 측으로부터 연장되어 센서 홀(725) 영역의 상부에 대응하는 투명 윈도우 영역(750)에서 제1 간격보다 넓은 제2 간격(L2)으로 형성되고, 센서 홀(725) 영역(예: 투명 윈도우 영역(750))의 적어도 일부를 통해 제2 측의 반대 측까지 연결된 게이트 라인(GL)의 다른 일부인 복수의 제4 배선들을 포함할 수 있다. 다양한 실시 예들에 따르면, 복수의 제4 배선들은, 예를 들면, 센서 홀(725) 영역(예: 투명 윈도우 영역(750))의 좌측에서 센서 홀(725) 영역까지 및 센서 홀(725) 영역의 우측에서 표시 영역(715)의 우측 에지 영역까지 제2 배선들에 포함될 수 있고, 센서 홀(725) 영역을 가로지르는 부분에서 제2 배선들 중 적어도 일부가 제거(예: 절단)되고, 제2 배선들 중 제거되지 않은 다른 일부가 센서 홀(725) 영역부터 제2 간격을 가지고 센서 홀(725) 영역을 가로질러 센서 홀(725) 영역의 우측(예: 제2 측의 반대 측) 영역(예: 표시 영역(715)의 우측 에지 영역)까지 연장될 수 있다.
다양한 실시 예들에 따라, 도 7b에서 센서 홀(725) 영역의 상부 영역(예: 투명 윈도우 영역(750)은 제3 배선들과 제4 배선들이 교차하여 나타날 수 있고, 해당 배선들과 각각 전기적으로 연결되는 서브 픽셀들은 포함하지 않을 수 있다. 예를 들면, 투명 윈도우 영역(750)에서는 배선들dl 형성(또는 배치)되고 서브 픽셀들은 제거될 수 있다.
도 7a 및 도 7b의 예시에서, 엘리먼트 740과 엘리먼트 760은 센서 홀(725) 영역의 상측 일 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))(예: 센서(720)(또는 센서 홀(725))과 디스플레이(710)의 에지(또는 센서(720)의 위치에 인접된 베젤) 사이의 영역)에 형성된 픽셀(또는 서브 픽셀)의 부분 실시 예를 나타낼 수 있다.
예시된 바와 같이, 상측 일 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))은 복수의 서브 픽셀들로 형성될 수 있다. 예를 들면, 적색 서브 픽셀, 녹색 서브 픽셀, 및 청색 서브 픽셀들의 그룹으로 반복 형성될 수 있다. 다양한 실시 예들에 따르면, 도 6a 및 도 6b의 서브 픽셀들의 배치와 비교할 때, 예를 들면, 도 7a 및 도 7b에서 상측 일 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))의 서브 픽셀들 중 적어도 일부가 제거될 수 있다. 일 예로, 제거되는 서브 픽셀들은, 상측 일 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))에서 제거(또는 절단)되는 배선(예: 데이터 라인(DL)들과 대응되도록 제거될 수 있다. 일 예로, 도 7a와 도 7b에서는, 도면 관점에서 제2 열(column)(741, 761), 제4 열(742, 762), 제6 열(743, 763), 제8 열(744, 764)이 제거된 예를 나타낼 수 있다.
다양한 실시 예들에 따르면, 상측 일 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))의 저해상도 적용을 위해 적어도 일부 배선을 제거(또는 절단)할 수 있으며, 제거되는 배선에 대응하는 서브 픽셀들을 제거할 수 있다. 예를 들면, 도 7a 및 도 7b에서 제거되지 않은 데이터 라인(DL)들은 복수의 제3 배선들에 대응할 수 있고, 도 7a의 영역(A), 도 7b의 영역(B)에서의 서브 픽셀들은 복수의 제3 배선들에 기반하여 해당 서브 픽셀을 구동하기 위한 구동 회로를 포함하도록 형성(또는 배치)할 수 있다.
다양한 실시 예들에서는, 센서 홀(720) 영역과 디스플레이(710)의 에지 사이의 영역(예: 도 7a의 영역(A), 도 7b의 영역(B))에 대해, 표시 영역(715)의 다른 영역에 비해 저해상도를 가지도록 픽셀들을 형성(또는 배치)할 수 있다. 다양한 실시 예들에서, 제거되는 적어도 일부 배선 및 적어도 일부 픽셀은 서브 픽셀 렌더링에 기반하여, 영상 표시에 문제가 되지 않는 범위에서 제거될 수 있다. 예를 들면, 적색 서브 픽셀, 청색 서브 픽셀, 및 녹색 서브 픽셀에 기반한 색 분할을 고려하여 설계될 수 있다. 일 실시 예에 따르면, 서브 픽셀의 반복 그룹이 기본 서브 픽셀의 반복 그룹 보다 더 적게 형성될 수 있다.
다양한 실시 예들에서는, 도 7a 또는 도 7b에 예시한 바와 같이, 표시 영역의 적어도 일부 영역에 저해상도를 적용하여, 심리스한 영상 또는 투명도를 높일 수 있다. 이러한 경우, 표시 영역 중 지정된 범위 이하의 해상도(예: 저해상도)가 적용된 영역의 경우 픽셀들의 감소로 인하여 휘도가 다소 낮아질 수 있다. 이에, 다양한 실시 예들에서는 지정된 범위 이하의 해상도(예: 저해상도)가 적용된 일부 영역에 휘도 저하를 보상하기 위한 구동 회로를 포함할 수 있다. 이하에서, 다양한 실시 예들에 따른 휘도 저하 보상을 위한 픽셀 설계에 대하여 설명한다.
도 8a 및 도 8b는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
다양한 실시 예들에 따라, 도 8a 및 도 8b는 제1 설계 방식으로 배선들이 형성(또는 배치)(예: 도 7a의 예시)되는 경우, 또는 제2 설계 방식으로 배선들이 형성(또는 배치)(예: 도 7b의 예시)되는 경우에서, 지정된 범위 이하의 해상도 영역(예: 도 8a의 영역(A), 도 8b의 영역(B))(이하, ‘저해상도 영역’이라 한다)의 휘도 저하를 보상하기 위한 픽셀 구조의 예를 나타낼 수 있다.
도 8a 및 도 8b를 참조하면, 다양한 실시 예들에서는, 저해상도 영역(예: 영역(A), 영역(B))의 각 픽셀(예: 픽셀(810), 픽셀(830)) 단위로 추가적인 구동 회로(예: 구동 회로(820), 구동 회로(840))(이하, ‘보상 구동 회로(또는 더미(dummy) 구동 회로)’라 한다)를 더 포함할 수 있다. 예를 들면, 픽셀(810, 830)의 경우 전술한 도 4에 예시한 바와 같이, 픽셀을 구동하기 위한 구동 회로(이하, ‘기본 구동 회로’라 한다)를 포함하며, 다양한 실시 예들에서는, 기본 구동 회로 외에 휘도 보상을 위한 보상 구동 회로(820, 840)를 더 구비할 수 있다.
다양한 실시 예들에 따르면, 표시 영역에 형성되는 복수의 픽셀들은 일반 영역의 복수의 제1 픽셀들과 저해상도 영역(예: 영역(A), 영역(B))의 제1 픽셀들과 다른 구조의 복수의 제2 픽셀들을 포함할 수 있다. 일 실시 예에 따르면, 복수의 픽셀들은, 예를 들면, 복수의 제1 배선들 및 복수의 제2 배선들과 전기적으로 연결된 복수의 제1 픽셀들과 복수의 제2 배선들 및 복수의 제3 배선들과 전기적으로 연결된 복수의 제2 픽셀들을 포함하는 구조일 수 있다. 다양한 실시 예들에서, 보상 구동 회로(820, 840)는 기본 구동 회로와 전기적으로 연결되고, 픽셀(810, 830) 내에 포함하여 픽셀 단위로 형성하거나, 또는 픽셀(810, 830)과는 독립적인 구조로 형성(또는 배치)할 수 있다. 다양한 실시 예들에 따른, 제2 픽셀들의 구동 회로(예: 기본 구동 회로와 보상 구동 회로)에 대한 예시가 도 9에 도시된다.
도 9는 다양한 실시 예들에 따른 디스플레이의 표시 영역 중 저해상도 영역에 구현되는 픽셀 구조의 예를 도시하는 도면이다.
도 9에 도시된 바와 같이, 도 9는 저해상도 영역에 형성(또는 배치)되는 복수의 픽셀들(예: 제2 픽셀들)의 부분 확대 실시 예를 나타낼 수 있다. 다양한 실시 예들에 따른 저해상도 영역의 픽셀(910)(이하, ‘제2 픽셀’이라 한다)은, 예를 들면, 제2 픽셀(910)을 구동하기 위한 기본 구동 회로(930)와 휘도 보상을 위한 보상 구동 회로(920)로 형성할 수 있다. 다양한 실시 예들에서는, 보상 구동 회로(920)를 기본 구동 회로(930)와 독립적으로 나타내었으나, 이에 한정하지 않으며, 보상 구동 회로(920)는 제2 픽셀(910) 내에 기본 구동 회로(930)와 전기적으로 결합되어, 제2 픽셀(910)을 위한 구동 회로로서 동작할 수 있다. 도 9에 예시된 기본 구동 회로(930)는 전술된 도 3 및 도 4를 참조한 설명 부분에서 설명된 구동 회로의 일부(예: m개의 스위치(예: 박막 트랜지스터) 중 보상 구동 회로(920)에 관련된 1개의 박막 트랜지스터와 발광 소자)를 나타낼 수 있다.
도 9를 참조하면, 보상 구동 회로(920)는, 예를 들면, 적어도 하나의 박막 트랜지스터와 적어도 하나의 발광 소자(또는 유기 물질)(예: 유기 발광 다이오드(OLED) 등)를 포함할 수 있다. 일 실시 예에 따라, 보상 구동 회로(920)는, 예를 들면, 도 4를 참조한 설명 부분에서 설명된 구동 회로에서 m개의 스위치(예: 박막 트랜지스터)와 n개의 발광 소자로 형성할 수 있다. 일 실시 예에서, m과 n은 동일하거나 다른 수를 나타낼 수 있다. 일 예로, 보상 구동 회로(920)는, 기본 구동 회로(930)에 대응하는 개수의 스위치(예: 7개의 박막 트랜지스터)와 기본 구동 회로(930)의 발광 소자에 대응하는 발광 소자로 형성할 수 있다. 다른 예로, 보상 구동 회로((920)는, 기본 구동 회로(930)에서 발광 소자에 연결되는 하나의 스위치(예: 박막 트랜지스터)와 기본 구동 회로(930)의 발광 소자에 대응하는 하나의 발광 소자로 형성할 수 있다. 다양한 실시 예들에 따르면, 보상 구동 회로(920)는 제거된 데이터 라인(DL)을 대체하여, 기본 구동 회로(930)가 연결된 데이터 라인(DL)으로부터 데이터 드라이버의 신호를 전달받도록 형성될 수 있다.
일 실시 예에 따라, 보상 구동 회로(920)의 발광 소자는, 기본 구동 회로(930)의 발광 소자에 대응하는 발광 소자일 수 있다. 예를 들면, 기본 구동 회로(930)의 발광 소자가 적색 서브 픽셀에 따른 적색 발광 소자인 경우, 보상 구동 회로(920)의 발광 소자도 적색 발광 소자로 구현될 수 있다. 예를 들면, 보상 구동 회로(920)는 기본 구동 회로(930)의 박막 트랜지스터와 발광 소자를 추가적으로 구현하는 형태일 수 있다. 도 9에서는 설명의 편의를 위하여 보상 구동 회로(920)를 독립적인 구성으로 도시 및 설명하였으나, 보상 구동 회로(920)는 제2 픽셀(910)에 포함되어 픽셀 단위로 구분될 수 있다.
일 실시 예에 따르면, 보상 구동 회로(920)는 제2 픽셀(910)에 관련된 기본 구동 회로(930)에 적어도 하나의 박막 트랜지스터를 추가적으로 연결하고, 추가되는 적어도 하나의 박막 트랜지스터에 대응하는 개수만큼 적어도 하나의 발광 소자를 포함할 수 있다. 일 실시 예에 따르면, 보상 구동 회로(920)의 발광 소자는 추가되는 박막 트랜지스터의 개수에 대응하는 개수를 가지도록 형성하거나, 또는 박막 트랜지스터의 개수에 대응하여 발광 소자의 면적이 비례적으로 커지도록 형성할 수 있다. 다양한 실시 예들에 따른 보상 구동 회로(920)를 포함하는 제2 픽셀의 설계 구조의 예시가 도 10a, 도 10b 및 도 10c에 예시된다.
도 10a, 도 10b 및 도 10c는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
다양한 실시 예들에서, 도 10a, 도 10b 및 도 10c는 디스플레이의 표시 영역 중 저해상도 영역에 형성되는 픽셀(예: 제2 픽셀)의 부분 실시 예를 나타낼 수 있다. 예를 들면, 저해상도 영역에서 휘도 보상을 위한 픽셀은, 기본 구동 회로의 적어도 일부 구성 요소들(예: 도 9의 구동 회로(930)에 예시된 바와 같은 박막 트랜지스터와 발광 소자)을 더미(dummy) 구조(또는 복제 방식)로 형성된 보상 구동 회로(또는 더미 구동 회로)를 포함할 수 있다. 도 10a, 도 10b 및 도 10c에서는 설명의 편의 상, 픽셀의 기본 구동 회로의 발광 소자와 보상 구동 회로의 발광 소자의 구성 요소를 개략 도시한다.
도 10a 및 도 10b에 도시한 바와 같이, 저해상도 영역의 픽셀(1010, 1020)은 제3 배선들(예: 전체 데이터 라인(DL)들 중에서 저해상도 영역에서 절단되지 않은 적어도 일부의 데이터 라인(DL))과 제2 배선들(예: 전체 게이트 라인(GL)들 중에서 저해상도 영역을 통과하는 적어도 일부의 게이트 라인(GL))이 전기적으로 연결되는 지점에 복수의 발광 소자들(1030, 1035, 1040, 1045)을 포함할 수 있다. 예를 들면, 픽셀(1010, 1020)은 기본 구동 회로(예: 도 9의 기본 구동 회로(930))의 제1 발광 소자(1030, 1040)와 보상 구동 회로(1015, 1025)(예: 도 9의 보상 구동 회로(920))의 제2 발광 소자(1035, 1045)를 포함할 수 있다. 일 실시 예에 따라, 픽셀(1010, 1020)은 각 픽셀마다 기본(또는 하나의) 제1 발광 소자(1030, 1040)와, 제1 발광 소자(1030, 1040)의 복제에 대응하는 제2 발광 소자(1035, 1045)를 각각 포함하여 제2 픽셀이 복수의 발광 소자들을 포함하는 구조로 형성할 수 있다.
일 실시 예에 따라, 제2 픽셀(1010, 1020)을 구동하기 위한 구동 회로는, 도 4를 참조한 설명 부분에서 설명한 바와 같은 기본 구동 회로와, 기본 구동 회로의 적어도 일부를 더미 구조(또는 복제 구조)로 형성한 보상 구동 회로(1015, 1025)를 포함할 수 있다. 일 실시 예에 따라, 보상 구동 회로(1015, 1025)는, 예를 들면, 제2 픽셀(1010, 1020)에 대응하는 크기(예: 화소 크기)를 가지도록 형성되거나, 또는 제2 픽셀(1010, 1020)에 대응하는 크기(예: 화소 크기)보다 작은 크기를 가지도록 형성될 수 있다. 일 예로, 보상 구동 회로(1015, 1025)가 기본 구동 회로에 대응하는 m개의 스위치와 1개의 발광 소자로 구현되는 경우, 예를 들면, 제2 픽셀(1010, 1020)의 구성 요소들을 모두 복제하는 방식인 경우, 보상 구동 회로(1015, 1025)는, 제2 픽셀(1010, 1020)과 동일한 화소 크기로 형성될 수 있다. 다른 예로, 보상 구동 회로(1015, 1025)가 기본 구동 회로의 일부 구성 요소(예: 도 9의 기본 구동 회로(930)와 같이 1개의 스위치와 1개의 발광 소자)를 복제하는 방식인 경우, 보상 구동 회로(1015, 1025)는, 제2 픽셀(1010, 1020)과 다른(예: 보다 작은) 화소 크기를 가지도록 형성될 수 있다.
다양한 실시 예들에 따라, 제2 발광 소자(1035, 1045)는 제1 발광 소자(1030, 1040)에 대응하는 더미(또는 복제) 형태로 형성될 수 있다. 일 예로, 픽셀(1010)(예: 적색 서브 픽셀)의 제1 발광 소자(1030)가 적색 발광 소자인 경우, 픽셀(1010)의 보상 구동 회로(1015)의 제2 발광 소자(1035)는 적색 발광 소자로 형성될 수 있다. 일 예로, 픽셀(1020)(예: 녹색 서브 픽셀)의 제1 발광 소자(11040)가 녹색 발광 소자인 경우, 픽셀(1020)의 보상 구동 회로(1025)의 제2 발광 소자(1045)는 녹색 발광 소자로 형성될 수 있다.
일 실시 예에 따르면, 보상 구동 회로(1035, 1045)는, 도 10a에 예시된 바와 같이, 픽셀들(1010, 1020) 사이에서, 각 픽셀(1010, 1020)과 인접(또는 각 픽셀(1010, 1020) 내에 포함)하는 영역에 형성(또는 배치)될 수 있다. 일 실시 예에 따르면, 보상 구동 회로(1035, 1045)는, 도 10b에 예시된 바와 같이, 저해상도 영역에서 제1 배선들(예: 데이터 라인(DL)들) 중 일부가 제거된 픽셀 영역에 쉬프트(또는 점핑)되어 형성(또는 배치)될 수 있다.
일 실시 예에 따르면, 도 10a 및 도 10b에 예시된 바와 같이, 표시 영역에 형성되는 복수의 픽셀들 중, 복수의 제1 픽셀들은, 예를 들면, 복수의 제1 배선들(예: 데이터 라인(DL)들)과 복수의 제2 배선들(예: 게이트 라인(GL)들)이 전기적으로 연결되는 지점에 각각 하나의 발광 소자(예: 1030, 1040)를 포함할 수 있다. 일 실시 예에 따르면, 표시 영역 중 저해상도 영역에 형성되는 복수의 제2 픽셀(1010, 1020)들은, 예를 들면, 복수의 제2 배선들(예: 게이트 라인(GL)들)과 복수의 제3 배선들(예: 데이터 라인(DL)의 적어도 일부)이 전기적으로 연결되는 지점에 복수의 발광 소자들(예: 기본 구동 회로의 제1 발광 소자(1030, 1040), 보상 구동 회로(1015, 1025)의 제2 발광 소자(1035, 1045)을 포함할 수 있다.
도 10c에 도시한 바와 같이, 저해상도 영역의 픽셀(1040, 1050)은 제3 배선들(예: 전체 데이터 라인(DL)들 중에서 저해상도 영역에서 절단되지 않은 적어도 일부의 데이터 라인(DL))과 제2 배선들(예: 전체 게이트 라인(GL)들 중에서 저해상도 영역을 통과하는 적어도 일부의 게이트 라인(GL))이 전기적으로 연결되는 지점에 지정된 면적보다 넓은 면적의 발광 소자(1060, 1070)를 포함할 수 있다. 일 실시 예에서, 지정된 면적(또는 크기 또는 넓이)은, 예를 들면, 기본 구동 회로에 형성된(또는 배치된) 발광 소자의 면적을 나타낼 수 있다.
일 실시 예에 따라, 도 10c의 예시의 경우, 픽셀(1040, 1050)의 기본 구동 회로의 발광 소자를 지정된 면적보다 넓은 면적으로 형성하고, 대체적으로, 보상 구동 회로(1045, 1055)에서 발광 소자를 제외하고, 넓은 면적의 발광 소자(1060, 1070)를 위한 박막 트랜지스터만을 포함하도록 구성할 수 있다. 예를 들면, 도 10c에서 부분 확대 예시와 같이, 발광 소자(1060)가 도 9에 예시된 발광 소자보다 상대적으로 넓은 면적을 가지도록 형성할 수 있다. 일 실시 예에 따르면, 발광 소자(1060)는 기본 구동 회로의 제1 스위치(예: 박막 트랜지스터)와 보상 구동 회로의 제2 스위치(예: 제1 스위치에 기반하여 복제된 박막 트랜지스터)와 연결되고, 지정된 면적보다 넓은 면적을 가지도록 형성될 수 있다. 다양한 실시 예들에 따라, 발광 소자(1060)의 지정됨 면적보다 넓은 면적은, 특정 면적에 한정되지 않으며, 스위치들의 구현에 따라 그 면적이 다양하게 구현될 수 있다.
일 실시 예에 따르면, 보상 구동 회로(1045, 1055)는, 도 10c에 예시된 바와 같이, 픽셀들(1040, 1050) 사이에서, 각 픽셀(1040, 1050) 내에 포함하여 형성(또는 배치)될 수 있다.
일 실시 예에 따르면, 도 10c에 예시된 바와 같이, 표시 영역에 형성되는 복수의 픽셀들 중, 복수의 제1 픽셀들은, 예를 들면, 복수의 제1 배선들(예: 데이터 라인(DL)들)과 복수의 제2 배선들(예: 게이트 라인(GL)들)이 전기적으로 연결되는 지점에 지정된 면적을 갖는 제1 발광 소자(예: 도 9에 예시된 발광 소자)를 포함할 수 있다. 일 실시 예에 따르면, 표시 영역 중 저해상도 영역에 형성되는 복수의 제2 픽셀(1040, 1050)들은, 예를 들면, 복수의 제2 배선들(예: 게이트 라인(GL)들)과 복수의 제3 배선들(예: 데이터 라인(DL)의 적어도 일부)이 전기적으로 연결되는 지점에 지정된 면적 보다 넓은 면적을 갖는 제2 발광 소자(1060, 1070)를 포함할 수 있다.
다양한 실시 예들에 따르면, 도 10a, 도 10b 및 도 10c에 예시된 바와 같이, 복수의 제1 픽셀들을 구동하기 위한 복수의 제1 구동 회로(예: 기본 구동 회로)와, 저해상도 영역의 복수의 제2 픽셀들을 구동하기 위한 복수의 제2 구동 회로(예: 보상 구동 회로)를 포함할 수 있다. 일 실시 예에 따라, 복수의 제1 구동 회로는 복수의 제1 픽셀들에 포함된 복수의 제1 발광 소자들을 구동할 수 있는 지정된 개수(예: 하나 이상)의 제1 스위치(예: 박막 트랜지스터)들을 포함할 수 있다. 일 실시 예에 따라, 복수의 제2 구동 회로는 복수의 제2 픽셀들에 포함된 복수의 제2 발광 소자들(예: 기본 구동 회로의 발광 소자, 보상 구동 회로의 적어도 하나의 발광 소자)을 구동할 수 있는 지정된 개수 보다 많은 개수(예: 하나 이상)의 제2 스위치들(예: 기본 구동 회로에서 캐소드 단의 발광 소자에 연결된 박막 트랜지스터, 보상 구동 회로의 캐소드 단의 발광 소자에 연결된 박막 트랜지스터)을 포함할 수 있다.
도 11은 다양한 실시 예들에 따른 디스플레이에서 센서 홀 영역의 배선 구조의 다른 예를 설명하기 위해 개략 도시하는 도면이다.
다양한 실시 예들에서, 도 11은 전술한 도 7b에서 예시한 바와 비교하여, 센서 상부에 형성된 투명 윈도우 영역(1110) 내의 전체 픽셀들을 제거 대신, 투명 윈도우 영역(1110) 내의 일부 픽셀들을 제거하는 경우에 있어서, 픽셀 구조의 예를 나타낼 수 있다. 예를 들면, 도 11은 센서 상부 패널의 투과율을 향상하기 위해 투명 윈도우 영역(1110) 내의 전체 픽셀들 중 일부 픽셀을 제거하는 설계 방식에 대한 예를 나타낼 수 있다.
도 11에 도시한 바와 같이, 투명 윈도우 영역(1110) 내의 전체 픽셀들(1120)들 중 일부 픽셀(예: 엘리먼트 1130에 대응하여 공백의 픽셀 영역)을 제거하고, 투명 윈도우 영역(1110) 내에 나머지 다른 일부 픽셀을 포함할 수 있다.
일 실시 예에 따르면, 하나의 픽셀은, 도 4에 예시한 바와 같이, M개(예: 7개)의 박막 트랜지스터(예: TR1~TR7)와 1개의 커패시터(CST)를 포함할 수 있고, 이러한 경우, 투명 윈도우 영역(1110)의 개구율(aperture ration)이, 예를 들면, 대략적으로 30% 이하의 수준일 수 있다. 예를 들면, 도 11에 예시한 바와 같이 픽셀(1120)을 평면 시점(top view)(예: 화면을 위에서 직각으로 보는 시점)으로 바라보고, 한 픽셀의 넓이를 100%라고 할 때, 투과되는 영역 넓이(예: 개구부)의 비율이 30% 이하일 수 있다. 따라서, 다양한 실시 예들에서는 투명 윈도우 영역(1110)에서 적어도 일부 픽셀을 제거하고, 픽셀이 제거된 영역(1130) 중 적어도 일부에 휘도 저하를 보상하기 위한 보상 구동 회로를 형성(또는 배치)할 수 있다. 일 실시 예에 따라, 보상 구동 회로는, 예를 들면, 하나의 박막 트랜지스터와 하나의 발광 소자로 구현될 수 있으므로, 하나의 픽셀의 개구율 보다, 대략적으로 2배 이상의 고개구율의 달성이 가능할 수 있다. 다양한 실시 예들에 따른 투명 윈도우 영역(1110)에서 보상 구동 회로를 포함하는 픽셀의 설계 구조의 예시가 도 12a, 도 12b 및 도 12c에 예시된다.
도 12a, 도 12b 및 도 12c는 다양한 실시 예들에 따른 디스플레이의 픽셀 구조의 예를 도시하는 도면들이다.
다양한 실시 예들에서, 도 12a, 도 12b 및 도 12c는 디스플레이의 표시 영역 중 투명 윈도우 영역(1210)에 형성되는 픽셀의 분분 실시 예를 나타낼 수 있다. 예를 들면, 투명 윈도우 영역(1210)에서 픽셀의 감소로 인한 휘도 보상을 위하여, 투명 윈도우 영역(1210) 내의 일부 픽셀의 기본 구동 회로의 적어도 일부 구성 요소들을 더미 형태로 형성된 보상 구동 회로(또는 더미 구동 회로)를 포함할 수 있다. 도 12a, 도 12b 및 도 12c에서는 이해의 편의를 위해, 픽셀의 기본 구동 회로의 발광 소자와 보상 구동 회로의 발광 소자의 구성 요소를 개략 도시한다.
도 12a, 도 12b 및 도 12c에 도시한 바와 같이, 투명 윈도우 영역(1210)에서 보상 구동 회로를 포함하거나 독립적으로 구성하는 픽셀은 전술한 도 10a, 도 10b 및 도 10c를 참조한 설명 부분에서 설명한 바에 대응하는 형태(또는 구조)로 형성(또는 배치)할 수 있으며, 상세한 설명은 생략한다.
일 실시 예에 따르면, 도 12a 및 도 12b에 도시한 바와 같이, 투명 윈도우 영역(1210)의 픽셀은 제3 배선들(예: 전체 데이터 라인(DL)들 중에서 저해상도 영역에서 절단되지 않은 적어도 일부의 데이터 라인(DL))과 제2 배선들(예: 전체 게이트 라인(GL)들 중에서 투명 윈도우 영역(1210)을 통과하는 적어도 일부의 게이트 라인(GL))이 전기적으로 연결되는 지점에 복수의 발광 소자들(예: 기본 구동 회로의 제1 발광 소자와 보상 구동 회로의 제2 발광 소자)을 포함할 수 있다. 일 실시 예에 따라, 제2 발광 소자는 제1 발광 소자에 대응하는 더미 형태로 형성될 수 있다. 일 예로, 픽셀(예: 적색 서브 픽셀)의 제1 발광 소자가 적색 발광 소자인 경우, 보상 구동 회로의 제2 발광 소자는 적색 발광 소자로 형성될 수 있다. 다른 예로, 픽셀(예: 녹색 서브 픽셀)의 제1 발광 소자가 녹색 발광 소자인 경우, 보상 구동 회로의 제2 발광 소자는 녹색 발광 소자로 형성될 수 있다.
일 실시 예에 따르면, 도 12c에 도시한 바와 같이, 투명 윈도우 영역(1210)의 픽셀은 제3 배선들(예: 전체 데이터 라인(DL)들 중에서 투명 윈도우 영역(1210)에서 절단되지 않은 적어도 일부의 데이터 라인(DL))과 제2 배선들(예: 전체 게이트 라인(GL)들 중에서 투명 윈도우 영역(1210)을 통과하는 적어도 일부의 게이트 라인(GL))이 전기적으로 연결되는 지점에 지정된 면적보다 넓은 면적의 발광 소자를 포함할 수 있다. 일 실시 예에서, 지정된 면적(또는 크기 또는 넓이)은, 예를 들면, 기본 구동 회로에 형성된(또는 배치된) 발광 소자의 면적을 나타낼 수 있다. 일 실시 예에 따라, 도 12c의 예시의 경우, 픽셀의 기본 구동 회로의 발광 소자를 지정된 면적보다 넓은 면적으로 형성하고, 대체적으로, 보상 구동 회로에서 발광 소자를 제외하고, 넓은 면적의 발광 소자를 위한 박막 트랜지스터만을 포함하도록 구성할 수 있다.
이상에서 살펴본 바와 같이, 본 발명의 다양한 실시 예들에 따른 전자 장치(101)는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들, 상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들, 및 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제3 배선들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 픽셀들은, 상기 복수의 제1 배선들 및 상기 복수의 제2 배선들과 전기적으로 연결된 복수의 제1 픽셀들, 및 상기 복수의 제1 배선들 및 상기 복수의 제3 배선들과 전기적으로 연결된 복수의 제2 픽셀들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 하나의 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 복수의 발광 소자들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 지정된 면적을 갖는 제1 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 상기 지정된 면적 보다 넓은 면적을 갖는 제2 발광 소자를 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들을 구동하기 위한 복수의 제1 구동 회로, 및 상기 복수의 제2 픽셀들을 구동하기 위한 복수의 제2 구동 회로를 포함하고, 상기 복수의 제1 구동 회로는 상기 복수의 제1 픽셀들에 포함된 복수의 제1 발광 소자를 구동할 수 있는 지정된 개수의 제1 스위치를 포함하고, 상기 복수의 제2 구동 회로는 상기 복수의 제2 픽셀들에 포함된 복수의 제2 발광 소자들을 구동할 수 있는 상기 지정된 개수 보다 많은 개수의 제2 스위치를 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제2 픽셀들에 포함된 상기 제2 발광 소자는 상기 제2 스위치의 개수에 대응하여 형성할 수 있다.
다양한 실시 예들에 따라, 상기 홀 영역을 우회하는 상기 제3 배선들의 간격은 상기 제1 간격보다 좁은 제3 간격으로 형성할 수 있다.
다양한 실시 예들에 따라, 상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역에서 상기 제2 간격으로 형성된 상기 제3 배선들의 영역은 지정된 범위 이하의 해상도 영역(예: 저해상도 영역)인 것을 특징으로 할 수 있다.
이상에서 살펴본 바와 같이, 본 발명의 다양한 실시 예들에 따른 전자 장치(101)는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들, 상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들, 및 상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역의 적어도 일부를 통해 상기 2 측의 반대 측까지 연결된 복수의 제3 배선들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 픽셀들은, 상기 복수의 제1 배선들 및 상기 복수의 제2 배선들과 전기적으로 연결된 복수의 제1 픽셀들, 및 상기 복수의 제1 배선들 및 상기 복수의 제3 배선들과 전기적으로 연결된 복수의 제2 픽셀들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 하나의 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 복수의 발광 소자들을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 지정된 면적을 갖는 제1 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 상기 지정된 면적 보다 넓은 면적을 갖는 제2 발광 소자를 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제1 픽셀들을 구동하기 위한 복수의 제1 구동 회로, 및 상기 복수의 제2 픽셀들을 구동하기 위한 복수의 제2 구동 회로를 포함하고, 상기 복수의 제1 구동 회로는 상기 복수의 제1 픽셀들에 포함된 제1 발광 소자를 구동할 수 있는 지정된 개수의 제1 스위치를 포함하고, 상기 복수의 제2 구동 회로는 상기 복수의 제2 픽셀들에 포함된 복수의 제2 발광 소자들을 구동할 수 있는 상기 지정된 개수 보다 많은 개수의 제2 스위치를 포함할 수 있다.
다양한 실시 예들에 따라, 상기 복수의 제2 픽셀들에 포함된 상기 제2 발광 소자는 상기 제2 스위치의 개수에 대응하여 형성할 수 있다.
다양한 실시 예들에 따라, 상기 홀 영역을 우회하는 상기 제3 배선들의 간격은 상기 제1 간격보다 좁은 제3 간격으로 형성할 수 있다.
다양한 실시 예들에 따라, 상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역에서 상기 제2 간격으로 형성된 상기 제3 배선들의 영역은 지정된 범위 이하의 해상도 영역인 것을 특징으로 할 수 있다.
이상에서 살펴본 바와 같이, 본 발명의 다양한 실시 예들에 따른 전자 장치(101)의 디스플레이(210, 310, 510)는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역, 상기 표시 영역에 의해 둘러싸인 홀 영역, 상기 표시 영역의 제1 일부 영역에서 지정된 배선과 전기적으로 연결하고, 제1 해상도를 가지도록 형성된 제1 픽셀, 상기 표시 영역의 제2 일부 영역에서 상기 제1 픽셀이 전기적으로 연결된 배선과 연결하고, 제2 해상도를 가지도록 형성된 제2 픽셀을 포함하고, 상기 제2 일부 영역은 상기 표시 영역에서 상기 홀 영역의 상측과 상기 디스플레이의 에지(edge) 사이의 영역을 포함하고, 상기 제2 해상도는 상기 제1 해상도 보다 낮은 해상도로 형성할 수 있다.
이상에서 살펴본 바와 같이, 본 발명의 다양한 실시 예들에 따른 전자 장치(101)는, 복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이, 및 상기 디스플레이의 상기 표시 영역에 형성되는 적어도 하나의 센서를 포함하고, 상기 디스플레이는, 상기 표시 영역 내에 상기 적어도 하나의 센서가 관통하는 적어도 하나의 홀 영역을 포함하고, 상기 표시 영역 중 제1 일부 영역은 제1 해상도를 가지도록 제1 픽셀을 형성하고, 상기 표시 영역 중 제2 일부 영역은 제2 해상도를 가지도록 제2 픽셀을 형성하고, 상기 제2 일부 영역은 상기 표시 영역에서 상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역을 포함하고, 상기 제2 해상도는 상기 제1 해상도 보다 낮은 해상도로 형성할 수 있다.
다양한 실시 예들에 따라, 상기 홀 영역과 상기 디스플레이의 에지 사이의 영역은, 상기 복수의 픽셀들에 데이터 전압을 공급하기 위한 데이터 드라이버가 형성된 영역에 대향하는 영역을 포함할 수 있다.
다양한 실시 예들에 따라, 상기 제2 픽셀이 형성되는 상기 제2 일부 영역은 상기 표시 영역의 상기 제1 일부 영역의 배선들 중 적어도 일부의 배선이 제거되고, 상기 제1 일부 영역의 배선들의 제1 간격보다 넓은 제2 간격으로 배선들을 형성할 수 있다.
다양한 실시 예들에 따라, 상기 제2 픽셀들은 픽셀을 구동하기 위한 기본 구동 회로와, 상기 제2 일부 영역의 저해상도에 기반한 휘도 보상을 위한 보상 구동 회로를 포함하고, 상기 보상 구동 회로는, 상기 기본 구동 회로의 적어도 일부 구성 요소의 더미(dummy) 구조로 형성할 수 있다.
본 명세서와 도면에 개시된 본 발명의 다양한 실시 예들은 본 발명의 기술 내용을 쉽게 설명하고 본 발명의 이해를 돕기 위해 특정 예를 제시한 것일 뿐이며, 본 발명의 범위를 한정하고자 하는 것은 아니다. 따라서 본 발명의 범위는 여기에 개시된 실시 예들 이외에도 본 발명의 기술적 사상을 바탕으로 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
Claims (15)
- 전자 장치에 있어서,복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는,상기 표시 영역에 의해 둘러싸인 홀 영역;상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들;상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들; 및상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제3 배선들을 포함하는 전자 장치.
- 제1항에 있어서, 상기 복수의 픽셀들은,상기 복수의 제1 배선들 및 상기 복수의 제2 배선들과 전기적으로 연결된 복수의 제1 픽셀들, 및상기 복수의 제1 배선들 및 상기 복수의 제3 배선들과 전기적으로 연결된 복수의 제2 픽셀들을 포함하는 전자 장치.
- 제2항에 있어서,상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 하나의 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 복수의 발광 소자들을 포함하는 전자 장치.
- 제2항에 있어서,상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 지정된 면적을 갖는 제1 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 상기 지정된 면적 보다 넓은 면적을 갖는 제2 발광 소자를 포함하는 전자 장치.
- 제2항에 있어서,상기 복수의 제1 픽셀들을 구동하기 위한 복수의 제1 구동 회로, 및 상기 복수의 제2 픽셀들을 구동하기 위한 복수의 제2 구동 회로를 포함하고,상기 복수의 제1 구동 회로는 상기 복수의 제1 픽셀들에 포함된 복수의 제1 발광 소자를 구동할 수 있는 지정된 개수의 제1 스위치를 포함하고, 상기 복수의 제2 구동 회로는 상기 복수의 제2 픽셀들에 포함된 복수의 제2 발광 소자들을 구동할 수 있는 상기 지정된 개수 보다 많은 개수의 제2 스위치를 포함하는 전자 장치.
- 제5항에 있어서,상기 복수의 제2 픽셀들에 포함된 상기 제2 발광 소자들은 상기 제2 스위치의 개수에 대응하여 형성하는 전자 장치.
- 제1항에 있어서,상기 홀 영역을 우회하는 상기 제3 배선들의 간격은 상기 제1 간격보다 좁은 제3 간격으로 형성되고,상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역에서 상기 제2 간격으로 형성된 상기 제3 배선들의 영역은 지정된 범위 이하의 해상도 영역인 것을 특징으로 하는 전자 장치.
- 전자 장치에 있어서,복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이를 포함하고, 상기 디스플레이는,상기 표시 영역에 의해 둘러싸인 홀 영역;상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격으로 형성되고, 상기 홀 영역을 우회하여 상기 제1 측의 반대 측까지 연결된 복수의 제1 배선들;상기 복수의 배선들 중 상기 표시 영역의 제2 측으로부터 연장되어 상기 제2 측의 반대 측까지 상기 제1 간격으로 배치된 제2 배선들; 및상기 복수의 배선들 중 상기 표시 영역의 제1 측으로부터 연장되어 제1 간격보다 넓은 제2 간격으로 형성되고, 상기 홀 영역의 적어도 일부를 통해 상기 2 측의 반대 측까지 연결된 복수의 제3 배선들을 포함하는 전자 장치.
- 제8항에 있어서, 상기 복수의 픽셀들은,상기 복수의 제1 배선들 및 상기 복수의 제2 배선들과 전기적으로 연결된 복수의 제1 픽셀들,상기 복수의 제1 픽셀들을 구동하기 위한 복수의 제1 구동 회로,상기 복수의 제1 배선들 및 상기 복수의 제3 배선들과 전기적으로 연결된 복수의 제2 픽셀들, 및상기 복수의 제2 픽셀들을 구동하기 위한 복수의 제2 구동 회로를 포함하고,상기 복수의 제1 구동 회로는 상기 복수의 제1 픽셀들에 포함된 제1 발광 소자를 구동할 수 있는 지정된 개수의 제1 스위치를 포함하고, 상기 복수의 제2 구동 회로는 상기 복수의 제2 픽셀들에 포함된 복수의 제2 발광 소자들을 구동할 수 있는 상기 지정된 개수 보다 많은 개수의 제2 스위치를 포함하는 전자 장치.
- 제9항에 있어서,상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 하나의 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 복수의 발광 소자들을 포함하는 전자 장치.
- 제9항에 있어서,상기 복수의 제1 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제2 배선들이 전기적으로 연결되는 지점에 지정된 면적을 갖는 제1 발광 소자를 포함하고, 상기 복수의 제2 픽셀들은 상기 복수의 제1 배선들과 상기 복수의 제3 배선들이 전기적으로 연결되는 지점에 상기 지정된 면적 보다 넓은 면적을 갖는 제2 발광 소자를 포함하는 전자 장치.
- 전자 장치에 있어서,복수의 픽셀들 및 복수의 배선들을 갖는 표시 영역(display area)을 포함하는 디스플레이; 및상기 디스플레이의 상기 표시 영역에 형성되는 적어도 하나의 센서를 포함하고,상기 디스플레이는,상기 표시 영역 내에 상기 적어도 하나의 센서가 관통하는 적어도 하나의 홀 영역을 포함하고,상기 표시 영역 중 제1 일부 영역은 제1 해상도를 가지도록 제1 픽셀을 형성하고,상기 표시 영역 중 제2 일부 영역은 제2 해상도를 가지도록 제2 픽셀을 형성하고,상기 제2 일부 영역은 상기 표시 영역에서 상기 홀 영역과 상기 디스플레이의 에지(edge) 사이의 영역을 포함하고, 상기 제2 해상도는 상기 제1 해상도 보다 낮은 해상도로 형성된 전자 장치.
- 제12항에 있어서,상기 홀 영역과 상기 디스플레이의 에지 사이의 영역은, 상기 복수의 픽셀들에 데이터 전압을 공급하기 위한 데이터 드라이버가 형성된 영역에 대향하는 영역을 포함하는 전자 장치.
- 제13항에 있어서,상기 제2 픽셀이 형성되는 상기 제2 일부 영역은 상기 표시 영역의 상기 제1 일부 영역의 배선들 중 적어도 일부의 배선이 제거되고, 상기 제1 일부 영역의 배선들의 제1 간격보다 넓은 제2 간격으로 배선들이 형성된 전자 장치.
- 제13항에 있어서,상기 제2 픽셀들은 픽셀을 구동하기 위한 기본 구동 회로와, 상기 제2 일부 영역의 저해상도에 기반한 휘도 보상을 위한 보상 구동 회로를 포함하고,상기 보상 구동 회로는, 상기 기본 구동 회로의 적어도 일부 구성 요소의 더미(dummy) 구조로 형성된 전자 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/041,174 US11335764B2 (en) | 2018-04-13 | 2019-04-15 | Display including plurality of wirings bypassing hole area encompassed by display area, and electronic device including same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020180043563A KR102664717B1 (ko) | 2018-04-13 | 2018-04-13 | 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치 |
KR10-2018-0043563 | 2018-04-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019199139A1 true WO2019199139A1 (ko) | 2019-10-17 |
Family
ID=68164283
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/KR2019/004481 WO2019199139A1 (ko) | 2018-04-13 | 2019-04-15 | 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11335764B2 (ko) |
KR (1) | KR102664717B1 (ko) |
WO (1) | WO2019199139A1 (ko) |
Cited By (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110782807A (zh) * | 2019-10-30 | 2020-02-11 | 昆山国显光电有限公司 | 显示面板及显示装置 |
CN110890026A (zh) * | 2019-12-05 | 2020-03-17 | 昆山国显光电有限公司 | 显示面板及显示装置 |
CN110969935A (zh) * | 2019-12-20 | 2020-04-07 | 京东方科技集团股份有限公司 | 一种阵列基板和显示装置 |
CN111446282A (zh) * | 2020-04-28 | 2020-07-24 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN111968572A (zh) * | 2020-08-20 | 2020-11-20 | 昆山国显光电有限公司 | 显示模组mura补偿数据确定方法、装置 |
EP3817063A1 (en) * | 2019-10-30 | 2021-05-05 | Samsung Display Co., Ltd. | Display panel and display device including the same |
WO2021114128A1 (zh) * | 2019-12-11 | 2021-06-17 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示装置 |
US11043636B2 (en) | 2017-05-17 | 2021-06-22 | Oti Lumionics Inc. | Method for selectively depositing a conductive coating over a patterning coating and device including a conductive coating |
WO2021147883A1 (zh) * | 2020-01-22 | 2021-07-29 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
US11088327B2 (en) | 2015-10-26 | 2021-08-10 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
WO2021167991A1 (en) * | 2020-02-18 | 2021-08-26 | Google Llc | Reducing hole bezel region in displays |
CN113470572A (zh) * | 2020-03-30 | 2021-10-01 | 苹果公司 | 减小围绕显示有效区域中的孔的边界宽度 |
EP3920228A1 (en) * | 2020-06-01 | 2021-12-08 | Samsung Display Co., Ltd. | Display device |
EP3944225A1 (en) * | 2020-07-21 | 2022-01-26 | Samsung Display Co., Ltd. | Display device |
WO2022057330A1 (zh) * | 2020-09-17 | 2022-03-24 | 云谷(固安)科技有限公司 | 显示面板及显示装置 |
US11581487B2 (en) | 2017-04-26 | 2023-02-14 | Oti Lumionics Inc. | Patterned conductive coating for surface of an opto-electronic device |
US11700747B2 (en) | 2019-06-26 | 2023-07-11 | Oti Lumionics Inc. | Optoelectronic device including light transmissive regions, with light diffraction characteristics |
US11730012B2 (en) | 2019-03-07 | 2023-08-15 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US11744101B2 (en) | 2019-08-09 | 2023-08-29 | Oti Lumionics Inc. | Opto-electronic device including an auxiliary electrode and a partition |
US11751415B2 (en) | 2018-02-02 | 2023-09-05 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US11832473B2 (en) | 2019-06-26 | 2023-11-28 | Oti Lumionics Inc. | Optoelectronic device including light transmissive regions, with light diffraction characteristics |
US12058905B2 (en) | 2020-08-03 | 2024-08-06 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate and display device |
US12069938B2 (en) | 2019-05-08 | 2024-08-20 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US12101954B2 (en) | 2016-12-02 | 2024-09-24 | Oti Lumionics Inc. | Device including a conductive coating disposed over emissive regions and method therefore |
US12101987B2 (en) | 2019-04-18 | 2024-09-24 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US12113279B2 (en) | 2020-09-22 | 2024-10-08 | Oti Lumionics Inc. | Device incorporating an IR signal transmissive region |
US12150374B2 (en) | 2023-03-06 | 2024-11-19 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102566717B1 (ko) * | 2016-12-12 | 2023-08-14 | 삼성전자 주식회사 | 생체 센서를 구비한 전자 장치 |
CN110021640A (zh) * | 2018-01-08 | 2019-07-16 | 三星显示有限公司 | 电致发光装置 |
CN111047967B (zh) * | 2018-10-11 | 2022-02-08 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
CN111863868B (zh) * | 2019-04-25 | 2023-01-13 | 宁波舜宇光电信息有限公司 | 屏下摄像组件及相应的有机发光二极管显示屏和终端设备 |
CN112397006A (zh) * | 2019-08-16 | 2021-02-23 | 硅工厂股份有限公司 | 控制器和包括该控制器的显示装置 |
KR20210052656A (ko) * | 2019-10-29 | 2021-05-11 | 삼성디스플레이 주식회사 | 표시 패널 및 표시 장치 |
KR20210079792A (ko) * | 2019-12-20 | 2021-06-30 | 엘지디스플레이 주식회사 | 카메라 투과부를 포함하는 표시 장치 |
KR20210101084A (ko) * | 2020-02-07 | 2021-08-18 | 삼성전자주식회사 | 더미 화소가 구비된 표시 패널을 포함하는 전자 장치 |
KR20210116832A (ko) | 2020-03-17 | 2021-09-28 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210121333A (ko) | 2020-03-26 | 2021-10-08 | 삼성디스플레이 주식회사 | 표시 장치 |
KR20210122364A (ko) * | 2020-03-30 | 2021-10-12 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR20210132497A (ko) * | 2020-04-27 | 2021-11-04 | 삼성전자주식회사 | 센서를 포함하는 전자 장치 |
KR20210138211A (ko) | 2020-05-11 | 2021-11-19 | 삼성디스플레이 주식회사 | 표시 패널 및 이를 구비하는 표시 장치 |
KR20210149958A (ko) | 2020-06-02 | 2021-12-10 | 삼성디스플레이 주식회사 | 표시 장치 |
CN111785761B (zh) * | 2020-07-20 | 2022-07-19 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
KR20220019882A (ko) | 2020-08-10 | 2022-02-18 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
CN111983843B (zh) * | 2020-08-31 | 2022-03-08 | 武汉华星光电技术有限公司 | 显示面板和电子设备 |
KR20220042843A (ko) | 2020-09-28 | 2022-04-05 | 엘지디스플레이 주식회사 | 표시패널과 이를 이용한 표시장치 |
CN116798340A (zh) * | 2021-04-27 | 2023-09-22 | 上海天马微电子有限公司 | 一种显示面板及显示装置 |
CN115812347A (zh) * | 2021-06-23 | 2023-03-17 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
KR20230068546A (ko) * | 2021-11-11 | 2023-05-18 | 엘지디스플레이 주식회사 | 표시 장치 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080045637A (ko) * | 2006-11-20 | 2008-05-23 | 세이코 엡슨 가부시키가이샤 | 액티브 매트릭스 회로 기판 및 표시 장치 |
US20090051636A1 (en) * | 2007-08-20 | 2009-02-26 | Masataka Natori | Display device |
KR20160147116A (ko) * | 2015-06-11 | 2016-12-22 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 구비한 시계 |
KR20170064598A (ko) * | 2015-12-01 | 2017-06-12 | 엘지디스플레이 주식회사 | 표시장치 |
KR20170066767A (ko) * | 2015-12-04 | 2017-06-15 | 삼성디스플레이 주식회사 | 표시 장치 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4281840B2 (ja) * | 2007-03-15 | 2009-06-17 | セイコーエプソン株式会社 | アクティブマトリクス回路基板及び表示装置 |
KR102326069B1 (ko) * | 2015-07-29 | 2021-11-12 | 엘지디스플레이 주식회사 | 유기발광 다이오드 표시장치 |
KR102465379B1 (ko) * | 2015-12-02 | 2022-11-10 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR102526110B1 (ko) * | 2016-04-12 | 2023-04-27 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
KR102572965B1 (ko) | 2016-04-27 | 2023-09-01 | 엘지디스플레이 주식회사 | 표시장치 |
KR102446877B1 (ko) | 2017-05-18 | 2022-09-23 | 삼성전자주식회사 | 디스플레이를 포함하는 전자 장치 |
-
2018
- 2018-04-13 KR KR1020180043563A patent/KR102664717B1/ko active IP Right Grant
-
2019
- 2019-04-15 WO PCT/KR2019/004481 patent/WO2019199139A1/ko active Application Filing
- 2019-04-15 US US17/041,174 patent/US11335764B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20080045637A (ko) * | 2006-11-20 | 2008-05-23 | 세이코 엡슨 가부시키가이샤 | 액티브 매트릭스 회로 기판 및 표시 장치 |
US20090051636A1 (en) * | 2007-08-20 | 2009-02-26 | Masataka Natori | Display device |
KR20160147116A (ko) * | 2015-06-11 | 2016-12-22 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 구비한 시계 |
KR20170064598A (ko) * | 2015-12-01 | 2017-06-12 | 엘지디스플레이 주식회사 | 표시장치 |
KR20170066767A (ko) * | 2015-12-04 | 2017-06-15 | 삼성디스플레이 주식회사 | 표시 장치 |
Cited By (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11785831B2 (en) | 2015-10-26 | 2023-10-10 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11158803B2 (en) | 2015-10-26 | 2021-10-26 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11706969B2 (en) | 2015-10-26 | 2023-07-18 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11158802B2 (en) | 2015-10-26 | 2021-10-26 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11088327B2 (en) | 2015-10-26 | 2021-08-10 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11335855B2 (en) | 2015-10-26 | 2022-05-17 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US12101954B2 (en) | 2016-12-02 | 2024-09-24 | Oti Lumionics Inc. | Device including a conductive coating disposed over emissive regions and method therefore |
US11581487B2 (en) | 2017-04-26 | 2023-02-14 | Oti Lumionics Inc. | Patterned conductive coating for surface of an opto-electronic device |
US12069939B2 (en) | 2017-04-26 | 2024-08-20 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
US11730048B2 (en) | 2017-05-17 | 2023-08-15 | OTI Lumionic Inc. | Method for selectively depositing a conductive coating over a patterning coating and device including a conductive coating |
US11043636B2 (en) | 2017-05-17 | 2021-06-22 | Oti Lumionics Inc. | Method for selectively depositing a conductive coating over a patterning coating and device including a conductive coating |
US11751415B2 (en) | 2018-02-02 | 2023-09-05 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US11730012B2 (en) | 2019-03-07 | 2023-08-15 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US12101987B2 (en) | 2019-04-18 | 2024-09-24 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US12069938B2 (en) | 2019-05-08 | 2024-08-20 | Oti Lumionics Inc. | Materials for forming a nucleation-inhibiting coating and devices incorporating same |
US12004383B2 (en) | 2019-06-26 | 2024-06-04 | Oti Lumionics Inc. | Optoelectronic device including light transmissive regions, with light diffraction characteristics |
US11700747B2 (en) | 2019-06-26 | 2023-07-11 | Oti Lumionics Inc. | Optoelectronic device including light transmissive regions, with light diffraction characteristics |
US11832473B2 (en) | 2019-06-26 | 2023-11-28 | Oti Lumionics Inc. | Optoelectronic device including light transmissive regions, with light diffraction characteristics |
US11744101B2 (en) | 2019-08-09 | 2023-08-29 | Oti Lumionics Inc. | Opto-electronic device including an auxiliary electrode and a partition |
CN110782807B (zh) * | 2019-10-30 | 2020-08-28 | 昆山国显光电有限公司 | 显示面板及显示装置 |
EP3817063A1 (en) * | 2019-10-30 | 2021-05-05 | Samsung Display Co., Ltd. | Display panel and display device including the same |
CN110782807A (zh) * | 2019-10-30 | 2020-02-11 | 昆山国显光电有限公司 | 显示面板及显示装置 |
US12089441B2 (en) | 2019-10-30 | 2024-09-10 | Kunshan Go-Visionox Opto-Electronics Co., Ltd | Display panel and display device |
US11489036B2 (en) | 2019-10-30 | 2022-11-01 | Samsung Display Co., Ltd. | Display panel including component area having first area, and second area surrounding first area and display device including the same |
CN110890026A (zh) * | 2019-12-05 | 2020-03-17 | 昆山国显光电有限公司 | 显示面板及显示装置 |
WO2021114128A1 (zh) * | 2019-12-11 | 2021-06-17 | 京东方科技集团股份有限公司 | 显示基板及其制作方法、显示装置 |
CN110969935B (zh) * | 2019-12-20 | 2022-02-22 | 京东方科技集团股份有限公司 | 一种阵列基板和显示装置 |
US11569330B2 (en) | 2019-12-20 | 2023-01-31 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Array substrate and display device |
CN110969935A (zh) * | 2019-12-20 | 2020-04-07 | 京东方科技集团股份有限公司 | 一种阵列基板和显示装置 |
WO2021147883A1 (zh) * | 2020-01-22 | 2021-07-29 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
US11984452B2 (en) | 2020-01-22 | 2024-05-14 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display panel and display device |
US20220187878A1 (en) * | 2020-02-18 | 2022-06-16 | Google Llc | Reducing hole bezel region in displays |
US11994920B2 (en) | 2020-02-18 | 2024-05-28 | Google Llc | Reducing hole bezel region in displays |
WO2021167991A1 (en) * | 2020-02-18 | 2021-08-26 | Google Llc | Reducing hole bezel region in displays |
US11687126B2 (en) | 2020-02-18 | 2023-06-27 | Google Llc | Reducing hole bezel region in displays |
CN113470572A (zh) * | 2020-03-30 | 2021-10-01 | 苹果公司 | 减小围绕显示有效区域中的孔的边界宽度 |
WO2021202050A1 (en) * | 2020-03-30 | 2021-10-07 | Apple Inc. | Reducing border width around a hole in display active area |
US11778874B2 (en) | 2020-03-30 | 2023-10-03 | Apple Inc. | Reducing border width around a hole in display active area |
CN111446282A (zh) * | 2020-04-28 | 2020-07-24 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN111446282B (zh) * | 2020-04-28 | 2022-04-22 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
WO2021218437A1 (zh) * | 2020-04-28 | 2021-11-04 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
US11849605B2 (en) | 2020-06-01 | 2023-12-19 | Samsung Display Co., Ltd. | Display device having pixel-defining layers |
EP3920228A1 (en) * | 2020-06-01 | 2021-12-08 | Samsung Display Co., Ltd. | Display device |
US11488506B2 (en) | 2020-07-21 | 2022-11-01 | Samsung Display Co., Ltd. | Display device |
EP3944225A1 (en) * | 2020-07-21 | 2022-01-26 | Samsung Display Co., Ltd. | Display device |
US12058905B2 (en) | 2020-08-03 | 2024-08-06 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Display substrate and display device |
CN111968572B (zh) * | 2020-08-20 | 2021-09-10 | 昆山国显光电有限公司 | 显示模组mura补偿数据确定方法、装置 |
CN111968572A (zh) * | 2020-08-20 | 2020-11-20 | 昆山国显光电有限公司 | 显示模组mura补偿数据确定方法、装置 |
WO2022057330A1 (zh) * | 2020-09-17 | 2022-03-24 | 云谷(固安)科技有限公司 | 显示面板及显示装置 |
US12113279B2 (en) | 2020-09-22 | 2024-10-08 | Oti Lumionics Inc. | Device incorporating an IR signal transmissive region |
US12150374B2 (en) | 2023-03-06 | 2024-11-19 | Oti Lumionics Inc. | Method for patterning a coating on a surface and device including a patterned coating |
Also Published As
Publication number | Publication date |
---|---|
KR102664717B1 (ko) | 2024-05-10 |
KR20190119960A (ko) | 2019-10-23 |
US20210013298A1 (en) | 2021-01-14 |
US11335764B2 (en) | 2022-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2019199139A1 (ko) | 표시 영역에 의해 둘러싸인 홀 영역을 우회하는 복수의 배선들을 포함하는 디스플레이 및 이를 포함하는 전자 장치 | |
WO2021158078A1 (ko) | 디스플레이 제어 방법 및 이를 지원하는 전자 장치 | |
WO2020080740A1 (ko) | 개구부가 형성된 터치 레이어를 포함하는 전자 장치 | |
WO2019226027A1 (en) | Display device including scan driver for driving display panel in which empty area enclosed by display area is formed | |
WO2019182336A1 (ko) | 전자 장치 및 전자 장치의 디스플레이 구동 방법 | |
WO2019172677A1 (en) | Electronic device for compensating color of display | |
WO2019050235A1 (en) | ELECTRONIC DEVICE COMPRISING AN INACTIVE ZONE | |
WO2019088667A1 (ko) | 디스플레이를 이용하여 지문을 인식하기 위한 전자 장치 | |
WO2019098696A1 (en) | Display device and method for controlling independently by a group of pixels | |
WO2019160347A1 (ko) | 터치 입력 처리 방법 및 이를 지원하는 전자 장치 | |
WO2019194606A1 (en) | Electronic device including bendable display | |
WO2019164322A1 (ko) | 보호 회로를 포함하는 디스플레이 구동 회로 | |
WO2019125001A1 (ko) | 이미지의 특성에 기반하여 픽셀의 소스 구동을 제어하기 위한 전자 장치 및 전자 장치를 이용한 영상 출력 방법 | |
WO2020218856A1 (ko) | 디스플레이 및 그것을 포함하는 전자 장치 | |
WO2019035607A1 (en) | ELECTRONIC DEVICE AND METHOD FOR CONTROLLING TOUCH DETECTION SIGNALS, AND INFORMATION CARRIER | |
WO2019132603A1 (ko) | 홀 영역을 포함하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치 | |
WO2019132445A1 (ko) | 디스플레이의 열화를 보상하기 위한 전자 장치 및 그의 동작 방법 | |
WO2019143207A1 (ko) | 누설 전류를 감소시키기 위한 디스플레이 및 전자 장치 | |
WO2019039734A1 (ko) | 센서 및 센서의 신호를 이용하여 구동하기 위한 하나 이상의 도전층들을 포함하는 전자 장치 | |
WO2019164318A1 (en) | Electronic device for calculating deterioration of pixel | |
WO2020091491A1 (ko) | 이미지의 컨텐츠의 변경에 기반하여 이미지의 표시 위치 또는 면적을 제어하는 전자 장치 | |
WO2021066517A1 (ko) | 센서의 발광으로 인한 누설 전류에 따른 화소의 구동 변화를 보상하는 방법 및 그 방법을 적용한 전자 장치 | |
WO2020060229A1 (ko) | 수평 동기화 신호에 기반하여 업 스케일링을 수행하는 시간 구간을 확장하기 위한 전자 장치 및 방법 | |
WO2022255789A1 (ko) | 터치스크린을 포함하는 전자 장치와 이의 동작 방법 | |
WO2021261919A1 (ko) | 디스플레이의 리프레쉬 레이트를 동적으로 조정하는 전자 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 19785658 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 19785658 Country of ref document: EP Kind code of ref document: A1 |