[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

WO2011148444A1 - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
WO2011148444A1
WO2011148444A1 PCT/JP2010/007013 JP2010007013W WO2011148444A1 WO 2011148444 A1 WO2011148444 A1 WO 2011148444A1 JP 2010007013 W JP2010007013 W JP 2010007013W WO 2011148444 A1 WO2011148444 A1 WO 2011148444A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
semiconductor device
semiconductor substrate
recess
film
Prior art date
Application number
PCT/JP2010/007013
Other languages
English (en)
French (fr)
Inventor
青井信雄
Original Assignee
パナソニック株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by パナソニック株式会社 filed Critical パナソニック株式会社
Publication of WO2011148444A1 publication Critical patent/WO2011148444A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3677Wire-like or pin-like cooling fins or heat sinks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02372Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05009Bonding area integrally formed with a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05541Structure
    • H01L2224/05548Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05567Disposition the external layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13005Structure
    • H01L2224/13009Bump connector integrally formed with a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13024Disposition the bump connector being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13025Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices

Definitions

  • the present invention relates to a semiconductor device and a manufacturing method thereof, and more particularly to a chip-chip stacking, a chip-wafer stacking or a wafer-wafer stacking semiconductor device and a manufacturing method thereof.
  • the thermal conductivity of a TEOS (tetraethylorthosilicate) film is as low as about 1.2 W / (m ⁇ K), which is a factor that hinders heat dissipation of the semiconductor substrate.
  • an object of the present invention is to provide a semiconductor device having a heat dissipation structure with high heat dissipation efficiency and a method for manufacturing the same, which can obtain a sufficient heat dissipation effect even when a three-dimensional integration technique is applied.
  • the inventor of the present application leads to the outside of the three-dimensional semiconductor chip in the three-dimensional semiconductor chip configuration disclosed in Patent Document 1, that is, the surface of each LSI chip to which other chips are bonded.
  • Patent Document 1 the surface of each LSI chip to which other chips are bonded.
  • the inventor of the present application prevents the electrical short circuit between the through electrode and the semiconductor substrate, and provides a heat dissipation recess connected to the through electrode on the back surface of the substrate, or the back surface of the substrate.
  • an insulating high heat dissipation material film specifically, a diamond-like carbon film
  • the inventors have come up with an invention that realizes a semiconductor device having a heat dissipation structure with high heat dissipation efficiency.
  • a first semiconductor device includes a semiconductor substrate and a through electrode penetrating the semiconductor substrate, and at least an end surface of the through electrode is exposed on a surface opposite to an element formation surface of the semiconductor substrate.
  • a first recess and a second recess that does not expose the through electrode, and an inner surface of the first recess excluding the end surface of the through electrode and the second substrate are formed on the opposite surface of the semiconductor substrate.
  • a first insulating film is formed so as to cover the inner surface of the second recess, and the first insulating film is connected to the end surface of the through electrode and extends to the outside of the first recess on the first insulating film.
  • a conductive film is formed.
  • the heat-dissipating recess (the first recess) exposing the end face of the through electrode (that is, connecting to the through electrode) on the opposite surface (substrate back surface) of the element formation surface of the semiconductor substrate. ) Is provided. For this reason, heat generated on the element formation surface of the semiconductor substrate and transmitted to the back surface of the substrate via the through electrode can be radiated from the first recess, so that the through electrode is not exposed (that is, connected to the through electrode). No) The heat radiation efficiency can be sufficiently improved even when the three-dimensional integration technique is applied, compared with the conventional structure in which only the heat radiation recess is provided on the back surface of the substrate.
  • the first insulating film is formed on the back surface of the substrate so as to cover the inner surface of the first recess except for the end surface of the through electrode, formation of a conductive film (that is, an extraction wiring) connected to the end surface of the through electrode is formed. It is possible to reliably prevent an electrical short circuit between the through electrode and the semiconductor substrate due to the above.
  • the second recess may be a groove reaching the outside of the semiconductor substrate.
  • the conductive film may have a heat radiating portion for further improving the heat radiation efficiency, separately from the portion serving as the lead wiring of the through electrode.
  • an electrode is formed on the conductive film in a portion located outside the first recess, and the electrode is formed on the first insulating film and the conductive film.
  • the second insulating film may be formed so that at least the upper surface of the electrode is exposed.
  • the thermal conductivity of the first insulating film may be higher than the thermal conductivity of the silicon oxide film. If it does in this way, heat dissipation efficiency can be improved further.
  • the thermal conductivity of the first insulating film may be 1.5 W / (m ⁇ K) or more. If it does in this way, heat dissipation efficiency can be improved further.
  • the first insulating film may be composed of a diamond-like carbon film.
  • the thermal conductivity of the diamond-like carbon film is as high as about 30 W / (m ⁇ K), so that the heat dissipation efficiency can be further improved.
  • the first method for manufacturing a semiconductor device includes a step (a) of preparing a semiconductor substrate embedded so that the through electrode is not exposed on the opposite surface of the element formation surface, and the opposite surface of the semiconductor substrate. Forming a first recess that exposes at least an end surface of the through electrode and a second recess that does not expose the through electrode; and the first recess on the opposite surface of the semiconductor substrate.
  • the first semiconductor device according to the present invention can be obtained according to the first semiconductor device manufacturing method according to the present invention, the same effects as those of the first semiconductor device according to the present invention can be obtained. be able to.
  • the heat radiation recess (first recess) exposing the end face of the through electrode (that is, connecting to the through electrode) does not expose the through electrode (that is, Since it can be formed at the same time as the heat radiation recess (second recess) (not connected to the through electrode), the same effects as those of the first semiconductor device according to the present invention described above can be obtained without complicating the process. Can do.
  • the second recess may be a groove reaching the outside of the semiconductor substrate.
  • the conductive film may have a heat radiating portion for further improving the heat radiation efficiency, separately from the portion serving as the lead wiring of the through electrode.
  • the semiconductor substrate is polished from the opposite surface side between the step (a) and the step (b), and is applied to the opposite surface after the polishing.
  • the method may further include a step of thinning the semiconductor substrate so that the through electrode is not exposed.
  • the first method of manufacturing a semiconductor device after the step (d), after forming an electrode on the conductive film in a portion located outside the first recess, the first A step of forming a second insulating film on the insulating film and the conductive film so that at least an upper surface of the electrode is exposed may be further provided.
  • the thermal conductivity of the first insulating film may be higher than the thermal conductivity of the silicon oxide film. If it does in this way, heat dissipation efficiency can be improved further.
  • the thermal conductivity of the first insulating film may be 1.5 W / (mK) or more. If it does in this way, heat dissipation efficiency can be improved further.
  • the first insulating film may be composed of a diamond-like carbon film.
  • the thermal conductivity of the diamond-like carbon film is as high as about 30 W / (m ⁇ K), so that the heat dissipation efficiency can be further improved.
  • the first surface is provided on the opposite surface of the semiconductor substrate. Two recesses may not be formed.
  • a second semiconductor device includes a semiconductor substrate and a through electrode penetrating the semiconductor substrate, and at least an end surface of the through electrode is exposed on a surface opposite to an element formation surface of the semiconductor substrate. Thus, a diamond-like carbon film is formed.
  • a diamond-like material having a maximum thermal conductivity of about 30 W / (m ⁇ K) on the surface opposite to the element formation surface (substrate back surface) of the semiconductor substrate from which the through electrode is exposed.
  • a carbon film is formed.
  • the heat generated on the element formation surface of the semiconductor substrate and transmitted to the back surface of the substrate via the through electrode can be dissipated very efficiently. Therefore, even when the three-dimensional integration technology is applied, the heat dissipates. Efficiency can be improved sufficiently.
  • the diamond-like carbon film has an insulating property, it is possible to reliably prevent an electrical short circuit between the through electrode and the semiconductor substrate due to the diamond-like carbon film.
  • the through electrode may protrude from the opposite surface of the semiconductor substrate.
  • the diamond-like carbon film is in contact with the side wall of the protruding portion of the through electrode, the heat dissipation efficiency can be further improved.
  • an electrode may be formed on the end face of the through electrode.
  • a recess that exposes at least the end face of the through electrode may be formed on the opposite surface of the semiconductor substrate.
  • the heat dissipation efficiency can be further improved.
  • the diamond-like carbon film covers the inner surface of the recess except the end surface of the through electrode, the heat dissipation efficiency can be further improved.
  • the diamond-like carbon film may be formed apart from the through electrode.
  • the second method for manufacturing a semiconductor device includes a step (a) of preparing a semiconductor substrate formed so that the through electrode is exposed on the opposite surface of the element formation surface, and an element formation surface of the semiconductor substrate. (B) forming a diamond-like carbon film on the opposite surface of the through electrode so that at least the end face of the through electrode is exposed.
  • the second semiconductor device according to the present invention can be obtained according to the second semiconductor device manufacturing method according to the present invention, the same effects as those of the second semiconductor device according to the present invention can be obtained. be able to.
  • the step (a) is performed by polishing and etching the opposite surface of the semiconductor substrate so that the through electrode is disposed on the opposite surface of the semiconductor substrate.
  • the process of protruding from may be included.
  • the diamond-like carbon film is formed so as to be in contact with the side wall of the protruding portion of the through electrode, the heat dissipation efficiency can be further improved.
  • the second method of manufacturing a semiconductor device according to the present invention may further include a step of forming an electrode on the end face of the through electrode after the step (b).
  • the step of the semiconductor substrate is performed.
  • the opposite surface may include a step of forming a recess exposing at least the end surface of the through electrode.
  • the heat dissipation efficiency can be further improved.
  • the step (b) includes the step of forming the diamond-like carbon film so as to cover the inner surface of the concave portion excluding the end face, the heat dissipation efficiency can be further improved.
  • the step (b) may include a step of forming the diamond-like carbon film apart from the through electrode.
  • the present invention while preventing an electrical short circuit between the through electrode and the semiconductor substrate, by providing a heat radiation recess connected to the through electrode on the back surface of the substrate, or on the back surface of the substrate or in the vicinity thereof.
  • a semiconductor device having a heat dissipation structure with high heat dissipation efficiency can be obtained.
  • FIGS. 1A to 1C are cross-sectional views showing respective steps of the semiconductor device manufacturing method according to the first embodiment.
  • 2A to 2C are cross-sectional views showing respective steps of the semiconductor device manufacturing method according to the first embodiment.
  • FIG. 3A is a view of the state where the semiconductor device according to the first embodiment is formed in each chip region of the semiconductor substrate (wafer) from the back side of the substrate, and FIG. It is the figure which looked at a mode that the 1st crevice and the 2nd crevice were formed in one chip field from the substrate back side, and Drawing 3 (c) is a penetration electrode arranged in a chip field, the 1st FIG. 3D is a perspective view of a recess and a second recess, and FIGS.
  • 3D and 3E respectively show a first recess (including a through electrode) and a second before an electrode and a second insulating film are formed. It is an expanded sectional view of a crevice.
  • 4A to 4C are cross-sectional views showing respective steps of a method for manufacturing a semiconductor device according to a modification of the first embodiment.
  • FIGS. 5A to 5C are cross-sectional views showing respective steps of the method for manufacturing the semiconductor device according to the modification of the first embodiment.
  • FIG. 6 is a plan view of the heat dissipation portion of the semiconductor device according to the modification of the first embodiment as viewed from the back side of the substrate.
  • FIG. 7A is a view of a state in which the semiconductor device according to the modification of the first embodiment is formed in each chip region of the semiconductor substrate (wafer) as viewed from the back side of the substrate.
  • FIG. 7C shows the through electrode and the first recess disposed in the chip region.
  • FIG. 7D is an enlarged cross-sectional view of the first recess (including the through electrode) before forming the electrode and the second insulating film.
  • 8A to 8C are cross-sectional views showing respective steps of the method for manufacturing the semiconductor device according to the second embodiment.
  • FIGS. 9A and 9B are cross-sectional views illustrating respective steps of the method for manufacturing the semiconductor device according to the second embodiment.
  • FIGS. 10A and 10B are cross-sectional views of a semiconductor device according to a modification of the second embodiment.
  • FIGS. 1A to 1C and FIGS. 2A to 2C are cross-sectional views showing respective steps of the semiconductor device manufacturing method according to the first embodiment.
  • a semiconductor substrate 1 is prepared in which a through electrode 2 is buried so as not to be exposed on the surface opposite to the element formation surface (back surface 1b).
  • Various functional elements such as the transistor 11 are formed on the element formation surface (front surface 1 a) side of the semiconductor substrate 1.
  • a wiring layer 12 having a multilayer wiring that is electrically connected to the through electrode 2 and the transistor 11 is formed.
  • the through electrode 2 has, for example, a 5 ⁇ m square shape in plan view from the back surface 1 b side of the semiconductor substrate 1.
  • the through electrode 2 is formed so as to reach the inside of the wiring layer 12, and the side wall of the through electrode 2 is covered with an insulating film 13 with a barrier film (not shown) interposed therebetween.
  • the semiconductor substrate 1 is polished from the back surface 1b side using, for example, CMP (chemical mechanical polishing), and the through electrode 2 is not exposed to the back surface 1b after the polishing.
  • CMP chemical mechanical polishing
  • a rectangular shape of, for example, 20 ⁇ m ⁇ is formed in a region including the portion directly above the through electrode 2 and other regions other than the region.
  • a resist pattern (not shown) having the openings
  • dry etching is performed on the semiconductor substrate 1 using the resist pattern as a mask, and then the resist pattern is removed.
  • the first recess 3 that exposes at least the end face (bottom surface) of the through electrode 2 is formed on the back surface 1b of the semiconductor substrate 1, and the second recess 8 that does not expose the through electrode is formed.
  • the first recess 3 has a bottom portion larger than the bottom surface of the through electrode 2.
  • the depth of each of the first recess 3 and the second recess 8 is, for example, about 10 ⁇ m.
  • a CVD (chemical vapor deposition) method is performed on the back surface 1b of the semiconductor substrate 1 so as to cover the inner surfaces of the first concave portion 3 and the second concave portion 8, respectively.
  • the first insulating film 4 made of a silicon oxide film having a thickness of about 500 nm is formed. Thereafter, only the portion of the first insulating film 4 formed on the bottom surface of the through electrode 2 is removed using, for example, a dry etching method.
  • a TiN film (not shown) having a thickness of, for example, about 100 nm is formed as a barrier film on the first insulating film 4 by, for example, sputtering, and then, for example, 20 nm in thickness is formed on the TiN film by, for example, sputtering.
  • a Cu seed film (not shown) is formed.
  • a conductive film 5 made of a Cu film having a thickness of about 1 ⁇ m is formed.
  • the conductive film 5 is connected to the bottom surface of the through electrode 2 and extends to the outside of the first recess 3. Then, after removing the resist pattern, the TiN film and the Cu seed film in a region where the conductive film 5 is not formed are removed by dry etching, for example, using the conductive film 5 as a mask.
  • an electrode 6 made of, for example, a solder bump is formed on a portion of the conductive film 5 located outside the first recess 3.
  • a CVD method is used to form a first silicon oxide film having a thickness of, for example, about 500 nm over the entire surface of the back surface 1b of the semiconductor substrate 1 including the inner surfaces of the first recess 3 and the second recess 8.
  • the second insulating film 7 is patterned so as to completely cover the conductive film 5 and expose at least the upper surface of the electrode 6.
  • the semiconductor device of this embodiment is completed.
  • FIG. 3A is a view (bird's eye view) of a state in which the semiconductor device of the present embodiment is formed in each chip region 50 of the semiconductor substrate (wafer) 1 from the back surface 1b side
  • FIG. 3C is a view (bird's eye view) of a state in which the first concave portion 3 and the second concave portion 8 are formed in one chip region 50 from the back surface 1b side
  • FIG. It is a perspective view (semi-transparent figure) of the penetration electrode 2, the 1st crevice 3, and the 2nd crevice 8 arranged.
  • FIGS. 3D and 3E are enlarged sectional views of the first recess 3 (including the through electrode 2) and the second recess 8 before forming the electrode 6 and the second insulating film 7, respectively. It is.
  • FIG. 3D shows a barrier film (TiN film) 14 not shown in FIGS. 2B and 2C.
  • the back surface 1b of the semiconductor substrate 1 is provided with a heat radiation recess (first recess 3) that exposes the end surface of the through electrode 2 (that is, is connected to the through electrode 2).
  • first recess 3 a heat radiation recess
  • the heat generated on the element formation surface (front surface 1a) of the semiconductor substrate 1 and transmitted to the back surface 1b via the through electrode 2 can be radiated from the first recess 3, so that the through electrode is exposed.
  • the heat radiation efficiency can be sufficiently improved even when the three-dimensional integration technique is applied.
  • the first insulating film 4 is formed on the back surface 1 b of the semiconductor substrate 1 so as to cover the inner surface of the first recess 3 except for the end surface of the through electrode 2, the conductive material connected to the end surface of the through electrode 2. It is possible to reliably prevent an electrical short circuit between the through electrode 2 and the semiconductor substrate 1 due to the formation of the film 5 (that is, the lead wiring).
  • the conductive film 5 has a heat dissipating part for further improving the heat dissipating efficiency on the back surface 1b of the semiconductor substrate 1 outside the first recessed part 3 separately from the part serving as the lead wiring of the through electrode 2. You may do it.
  • the second recess 8 is formed also in the back surface 1b of the semiconductor substrate 1 in the region where the through electrode 2 is not formed, the substantial back surface 1b of the semiconductor substrate 1 is formed. Since the surface area can be greatly increased, the heat radiation efficiency can be further enhanced.
  • the heat radiation recess (first recess 3) that exposes the end face of the through electrode 2 (that is, is connected to the through electrode 2) does not expose the through electrode 2 (that is, the through electrode 2). Since the heat dissipation recess (second recess 8) can be formed at the same time, the above-described effects can be obtained without complicating the process.
  • a silicon oxide film formed by a CVD method is used as the first insulating film 4 formed on the back surface 1b of the semiconductor substrate 1.
  • an insulating material having a higher thermal conductivity than the silicon oxide film specifically, a thermal conductivity of 1.5 W / (m ⁇ K) or more
  • a low stress amorphous silicon nitride film thermal conductivity is about 4 W / (m ⁇ K) at maximum
  • a diamond-like carbon (DLC) film thermal conductivity is about 30 W / (m ⁇ K) at maximum
  • the DLC film is an amorphous carbon film in which both the sp 3 bond of diamond and the sp 2 bond of graphite have a skeleton structure of carbon atoms.
  • a method for forming the DLC film there are a plasma CVD method, a thermal CVD method, a photo CVD method, a sputtering method, and the like, which can be formed at a low temperature of about 200 ° C. (that is, a temperature range suitable for a semiconductor process).
  • the size and shape of the first recess 3 that is connected to the through electrode 2 and the second recess 8 that is not connected to the through electrode 2 are not particularly limited.
  • both the size and shape of the first recess 3 and the second recess 8 may be the same, or at least one of the size and shape of the first recess 3 and the second recess 8 is different. It may be.
  • the second recess 8 may be a groove reaching the outside of the semiconductor substrate 1.
  • the semiconductor device and the manufacturing method thereof include chip-chip stacking (stacking of chip-state semiconductor devices obtained by wafer dicing), chip-wafer stacking (chip-state semiconductor device and pre-dicing semiconductor device).
  • the semiconductor device can be applied to any of the semiconductor devices in which the wafer state semiconductor device is stacked) or the wafer-wafer stack (lamination of the semiconductor devices in the wafer state) and the manufacturing method thereof.
  • FIGS. 5 (a) to 5 (c) are cross-sectional views showing respective steps of a method for manufacturing a semiconductor device according to this modification.
  • a semiconductor substrate 1 is prepared in which a through electrode 2 is buried so as not to be exposed on the surface opposite to the element formation surface (back surface 1b).
  • Various functional elements such as the transistor 11 are formed on the element formation surface (front surface 1 a) side of the semiconductor substrate 1.
  • a wiring layer 12 having a multilayer wiring that is electrically connected to the through electrode 2 and the transistor 11 is formed.
  • the through electrode 2 has, for example, a 5 ⁇ m square shape in plan view from the back surface 1 b side of the semiconductor substrate 1.
  • the through electrode 2 is formed so as to reach the inside of the wiring layer 12, and the side wall of the through electrode 2 is covered with an insulating film 13 with a barrier film (not shown) interposed therebetween.
  • the semiconductor substrate 1 is polished from the back surface 1b side using, for example, CMP, and the thickness of the semiconductor substrate 1 is set so that the through electrode 2 is not exposed to the back surface 1b after the polishing. Thin out.
  • the first recess 3 is formed on the back surface 1 b of the semiconductor substrate 1 to expose at least the end surface (bottom surface) of the through electrode 2.
  • the first recess 3 has a bottom portion larger than the bottom surface of the through electrode 2.
  • the depth of the first recess 3 is, for example, about 10 ⁇ m.
  • a silicon oxide film having a thickness of, for example, about 500 nm is formed on the back surface 1b of the semiconductor substrate 1 by using, for example, a CVD method so as to cover the inner surface of the first recess 3.
  • a first insulating film 4 made of is formed. Thereafter, only the portion of the first insulating film 4 formed on the bottom surface of the through electrode 2 is removed using, for example, a dry etching method.
  • a TiN film (not shown) having a thickness of, for example, about 100 nm is formed as a barrier film on the first insulating film 4 by, for example, sputtering, and then, for example, 20 nm in thickness is formed on the TiN film by, for example, sputtering.
  • a Cu seed film (not shown) is formed.
  • a conductive film 5 made of a Cu film having a thickness of about 1 ⁇ m is formed.
  • the conductive film 5 is connected to the bottom surface of the through electrode 2 and extends to the outside of the first recess 3.
  • the conductive film 5 is provided on the semiconductor substrate 1 outside the first recess 3 separately from the lead-out wiring portion for electrically connecting the electrode 6 (see FIG. 5C) described later and the through electrode 2.
  • On the back surface 1b there is a heat dissipating part 5a for improving the heat dissipating efficiency.
  • FIG. 6 is a plan view of the heat radiating portion 5 a as viewed from the back surface 1 b side of the semiconductor substrate 1. As shown in FIG. 6, the heat radiating portion 5 a has a wider shape than the other portions of the conductive film 5.
  • the TiN film and the Cu seed film in a region where the conductive film 5 is not formed are removed by dry etching, for example, using the conductive film 5 as a mask.
  • an electrode 6 made of, for example, a solder bump is formed on a portion of the conductive film 5 located outside the first recess 3.
  • the second insulating film 7 made of, for example, a silicon oxide film having a thickness of about 500 nm is formed over the entire surface of the back surface 1b of the semiconductor substrate 1 including the inner surface of the first recess 3 by using, for example, the CVD method.
  • the second insulating film 7 is patterned so as to completely cover the conductive film 5 and expose at least the upper surface of the electrode 6.
  • FIG. 7A is a view (bird's eye view) of a state in which the semiconductor device of the present modification is formed in each chip region 50 of the semiconductor substrate (wafer) 1 as viewed from the back surface 1b side.
  • FIG. 7C is a view (bird's eye view) of a state in which the first concave portion 3 is formed in one chip region 50 from the back surface 1b side, and
  • FIG. 7C is a through electrode 2 arranged in the chip region 50.
  • FIG. 3 is a perspective view (semi-transparent view) of the first recess 3.
  • FIG. 7D is an enlarged cross-sectional view of the first recess 3 (including the through electrode 2) before the electrode 6 and the second insulating film 7 are formed.
  • FIG. 7D shows a barrier film (TiN film) 14 that is not shown in FIGS. 5B and 5C.
  • a heat radiation recess (first recess 3) is provided on the back surface 1b of the semiconductor substrate 1 to expose the end face of the through electrode 2 (that is, to be connected to the through electrode 2).
  • first recess 3 the heat generated on the element formation surface (front surface 1a) of the semiconductor substrate 1 and transmitted to the back surface 1b via the through electrode 2 can be radiated from the first recess 3, so that the through electrode is exposed.
  • the heat radiation efficiency can be sufficiently improved even when the three-dimensional integration technique is applied.
  • the first insulating film 4 is formed on the back surface 1 b of the semiconductor substrate 1 so as to cover the inner surface of the first recess 3 except for the end surface of the through electrode 2, the conductive material connected to the end surface of the through electrode 2. It is possible to reliably prevent an electrical short circuit between the through electrode 2 and the semiconductor substrate 1 due to the formation of the film 5 (that is, the lead wiring).
  • the conductive film (Cu film in this embodiment) 5 connected to the through electrode 2 in which heat from the heat source (element formation surface (surface 1a) of the semiconductor substrate 1) is accumulated is the first. Since the surface area of the conductive film 5 having a high thermal conductivity is increased, the heat radiation efficiency can be further increased.
  • the heat radiating portion 5 a apart from the portion where the conductive film 5 becomes the lead wiring of the through electrode 2, the heat radiating portion 5 a (see FIG. 6) is formed on the back surface 1 b of the semiconductor substrate 1 outside the first recess 3. Therefore, the heat dissipation efficiency can be further improved.
  • a silicon oxide film formed by a CVD method is used as the first insulating film 4 formed on the back surface 1b of the semiconductor substrate 1.
  • an insulating material having a higher thermal conductivity than the silicon oxide film specifically, a thermal conductivity of 1.5 W / (m ⁇ K) or more
  • a low stress amorphous silicon nitride film thermal conductivity is about 4 W / (m ⁇ K) at maximum
  • a diamond-like carbon (DLC) film thermal conductivity is about 30 W / (m ⁇ K) at maximum
  • the DLC film is an amorphous carbon film in which both the sp 3 bond of diamond and the sp 2 bond of graphite have a skeleton structure of carbon atoms.
  • a method for forming the DLC film there are a plasma CVD method, a thermal CVD method, a photo CVD method, a sputtering method, and the like, which can be formed at a low temperature of about 200 ° C. (that is, a temperature range suitable for a semiconductor process).
  • the semiconductor device and the manufacturing method thereof according to this modification include chip-chip stacking (stacking of chip-state semiconductor devices obtained by wafer dicing), chip-wafer stacking (chip-state semiconductor device and pre-dicing semiconductor device).
  • the semiconductor device can be applied to any of the semiconductor devices in which the wafer state semiconductor device is stacked) or the wafer-wafer stack (lamination of the semiconductor devices in the wafer state) and the manufacturing method thereof.
  • FIGS. 8A to 8C and FIGS. 9A and 9B are cross-sectional views showing respective steps of the semiconductor device manufacturing method according to the second embodiment.
  • a semiconductor substrate 1 is prepared in which the through electrode 2 is buried so as not to be exposed on the opposite surface (back surface 1b) of the element formation surface.
  • Various functional elements such as the transistor 11 are formed on the element formation surface (front surface 1 a) side of the semiconductor substrate 1.
  • a wiring layer 12 having a multilayer wiring that is electrically connected to the through electrode 2 and the transistor 11 is formed on the surface 1 a of the semiconductor substrate 1.
  • the through electrode 2 has, for example, a 5 ⁇ m square shape in plan view from the back surface 1 b side of the semiconductor substrate 1.
  • the through electrode 2 is formed so as to reach the inside of the wiring layer 12, and the side wall of the through electrode 2 is covered with an insulating film 13 with a barrier film (not shown) interposed therebetween.
  • the thickness of the semiconductor substrate 1 is such that the semiconductor substrate 1 is polished from the back surface 1b side using, for example, CMP, and the through electrode 2 is exposed on the back surface 1b after the polishing. Thin out. Thereafter, by etching the back surface 1b of the semiconductor substrate 1, the end portion (bottom portion) of the through electrode 2 is raised from the back surface 1b after the etching, for example, by about 400 nm. At this time, the insulating film 13 covering the side wall of the protruding portion of the through electrode 2 may be removed.
  • a diamond-like carbon film having a thickness of, for example, about 200 nm is formed as an insulating film having high thermal conductivity on the back surface 1b of the semiconductor substrate 1 where the bottom of the through electrode 2 is exposed. 9 is formed.
  • a resist 10 having a thickness of, for example, about 500 nm is formed on the diamond-like carbon film 9.
  • the diamond-like carbon film 9 on the bottom surface of the through electrode 2 is selectively removed as shown in FIG. 9B.
  • the bottom surface of the through electrode 2 is exposed, and the diamond-like carbon is formed on the side wall of the through electrode 2 protruding from the back surface 1 b of the semiconductor substrate 1 and on the back surface 1 b of the semiconductor substrate 1 including the periphery of the through electrode 2.
  • the film 9 can remain.
  • an electrode 6 made of, for example, a solder bump is formed on the exposed bottom surface of the through electrode 2.
  • the semiconductor device of this embodiment is completed.
  • the diamond-like carbon film 9 having a maximum thermal conductivity of about 30 W / (m ⁇ K) is formed on the back surface 1b of the semiconductor substrate 1 where the through electrode 2 is exposed. For this reason, the heat generated on the element formation surface (front surface 1a) of the semiconductor substrate 1 and transmitted to the back surface 1b via the through electrode 2 can be dissipated very efficiently. Even when applied, the heat dissipation efficiency can be sufficiently improved. Further, since the diamond-like carbon film 9 has an insulating property, it is possible to reliably prevent an electrical short circuit between the through electrode 2 and the semiconductor substrate 1 due to the diamond-like carbon film 9.
  • the bottom of the through electrode 2 protrudes from the back surface 1b of the semiconductor substrate 1, and the diamond-like carbon film 9 is in contact with the side wall of the protruding portion. Can be improved.
  • the electrode 6 may not be formed if the height of the protruding portion of the through electrode 2 from the back surface 1b of the semiconductor substrate 1 is sufficient. Further, the bottom portion of the through electrode 2 may not protrude from the back surface 1 b of the semiconductor substrate 1.
  • the diamond-like carbon film 9 and the through electrode 2 may be separated from each other.
  • a first recess 3 that exposes at least an end surface (bottom surface) of the through electrode 2 may be provided on the back surface 1 b of the semiconductor substrate 1. In this way, since the substantial surface area of the back surface 1b of the semiconductor substrate 1 can be increased, the heat dissipation efficiency can be further improved.
  • the semiconductor device and the manufacturing method thereof include chip-chip stacking (stacking of chip-state semiconductor devices obtained by wafer dicing), chip-wafer stacking (chip-state semiconductor device and pre-dicing semiconductor device).
  • the semiconductor device can be applied to any of the semiconductor devices in which the wafer state semiconductor device is stacked) or the wafer-wafer stack (lamination of the semiconductor devices in the wafer state) and the manufacturing method thereof.
  • the semiconductor device and the manufacturing method thereof according to the present invention are provided by providing a heat radiation recess connected to the through electrode on the back surface of the substrate while preventing an electrical short circuit between the through electrode and the semiconductor substrate.
  • a heat radiation recess connected to the through electrode on the back surface of the substrate while preventing an electrical short circuit between the through electrode and the semiconductor substrate.
  • an insulating high heat dissipation material film that reaches the through electrode or the vicinity thereof on the back surface of the substrate, a heat dissipation structure with high heat dissipation efficiency is realized.
  • chip-chip stacking, chip-wafer stacking or This is useful in a wafer-wafer stacked semiconductor device, a manufacturing method thereof, and the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

 半導体基板(1)の素子形成面(1a)の反対面(1b)には、貫通電極(2)の少なくとも端面を露出させる第1の凹部(3)と、貫通電極(2)を露出させない第2の凹部(8)とが形成されている。半導体基板(1)の反対面(1b)上には、第1の凹部(3)における貫通電極(2)の端面を除く内面及び第2の凹部(8)の内面を覆うように第1の絶縁膜(4)が形成されている。第1の絶縁膜(4)上には、貫通電極(2)の端面と接続し且つ第1の凹部(3)の外側まで延びる導電膜(5)が形成されている。

Description

半導体装置及びその製造方法
 本発明は、半導体装置及びその製造方法に関し、特に、チップ-チップ積層、チップ-ウェーハ積層又はウェーハ-ウェーハ積層された半導体装置及びその製造方法に関する。
 近年、半導体集積回路装置の高集積化、高機能化及び高速化に伴って、貫通ビア(貫通電極)を用いた半導体基板のチップ-チップ積層、チップ-ウェーハ積層又はウェーハ-ウェーハ積層による3次元集積化技術が提案されている。
 このような3次元集積化技術が注目される中において、例えば、ロジックLSIチップと他のチップとを積層した場合、半導体基板における他の基板が貼り合わされる面上に形成された絶縁膜の熱伝導性が低く放熱効率が悪いことに起因して、ロジックLSIチップに集積されたトランジスタの動作によって発生した熱がロジックLSIチップの発熱箇所近傍に蓄積されて温度上昇が引き起こされ、動作不良や信頼性不良等が発生するという問題があった。具体的には、通常、絶縁膜として多用されているTEOS(tetraethylorthosilicate )膜の熱伝導率は1.2W/(m・K)程度と低いため、半導体基板の放熱を妨げる要因となっている。
 この問題を解決する対策として、薄膜状のLSIチップを3次元的に貼り合わせて集積してなる3次元半導体チップにおいて、各LSIチップにおける他のチップが貼り合わされる面に3次元半導体チップの外側に通じるように溝を設け、当該溝に放熱用材料を埋め込む方法が提案されている(例えば特許文献1参照)。
特開2002-334968号公報
 しかしながら、前述の従来技術においては、十分な放熱効果が得られず、動作不良や信頼性不良等の発生を抑制できない場合がある。
 前記に鑑み、本発明は、3次元集積化技術を適用した場合にも十分な放熱効果が得られる、放熱効率の高い放熱構造を持つ半導体装置及びその製造方法を提供することを目的とする。
 前記の目的を達成するために、本願発明者は、特許文献1に開示された3次元半導体チップ構成、つまり、各LSIチップにおける他のチップが貼り合わされる面に3次元半導体チップの外側に通じるように形成された放熱用溝に放熱用材料が埋め込まれている構成について、種々の検討を行った結果、次のような知見を得た。
 すなわち、LSIチップの発熱部(基板の素子形成面上に形成された素子群等)で発生した熱のうちのかなりの部分は、基板を貫通する貫通電極の導体部分を伝わって基板裏面(素子形成面の反対面(他のチップが貼り合わされる面))に到達する一方、特許文献1に開示された3次元半導体チップにおいては基板裏面に放熱用溝が貫通電極から離間して形成されているため、放熱効果が低下していることが判明した。
 そこで、本願発明者は、以上の知見に基づいて、貫通電極と半導体基板との電気的な短絡を防止しつつ、基板裏面に貫通電極と連結する放熱用凹部を設けることにより、又は、基板裏面上に貫通電極若しくはその近傍に達する絶縁性高放熱材料膜(具体的にはダイヤモンドライクカーボン膜)を設けることにより、放熱効率の高い放熱構造を持つ半導体装置を実現するという発明に想到した。
 本発明に係る第1の半導体装置は、半導体基板と、前記半導体基板を貫通する貫通電極とを備え、前記半導体基板の素子形成面の反対面には、前記貫通電極の少なくとも端面を露出させる第1の凹部と、前記貫通電極を露出させない第2の凹部とが形成されており、前記半導体基板の前記反対面上には、前記第1の凹部における前記貫通電極の前記端面を除く内面及び前記第2の凹部の内面を覆うように第1の絶縁膜が形成されており、前記第1の絶縁膜上には、前記貫通電極の前記端面と接続し且つ前記第1の凹部の外側まで延びる導電膜が形成されている。
 本発明に係る第1の半導体装置によると、半導体基板の素子形成面の反対面(基板裏面)に、貫通電極の端面を露出させる(つまり貫通電極と連結する)放熱用凹部(第1の凹部)が設けられている。このため、半導体基板の素子形成面で発生し且つ貫通電極を経由して基板裏面まで伝わってきた熱を第1の凹部から放熱することができるので、貫通電極を露出させない(つまり貫通電極と連結しない)放熱用凹部しか基板裏面に設けられていない従来構造と比較して、3次元集積化技術を適用した場合にも放熱効率を十分に向上させることができる。また、第1の凹部における貫通電極の端面を除く内面を覆うように基板裏面上に第1の絶縁膜が形成されているため、貫通電極の端面と接続する導電膜(つまり引き出し配線)の形成に起因する貫通電極と半導体基板との電気的な短絡を確実に防止することができる。
 尚、前記第2の凹部は、前記半導体基板の外側に達する溝であってもよい。また、前記導電膜は、前記貫通電極の引き出し配線となる部分とは別に、放熱効率をさらに向上させるための放熱部を有していてもよい。
 本発明に係る第1の半導体装置において、前記第1の凹部の外側に位置する部分の前記導電膜上に電極が形成されており、前記第1の絶縁膜上及び前記導電膜上に、前記電極の少なくとも上面が露出するように第2の絶縁膜が形成されていてもよい。
 本発明に係る第1の半導体装置において、前記第1の絶縁膜の熱伝導率は、シリコン酸化膜の熱導電率よりも高くてもよい。このようにすると、放熱効率をより一層向上させることができる。
 本発明に係る第1の半導体装置において、前記第1の絶縁膜の熱伝導率は、1.5W/(m・K)以上であってもよい。このようにすると、放熱効率をより一層向上させることができる。
 本発明に係る第1の半導体装置において、前記第1の絶縁膜はダイヤモンドライクカーボン膜から構成されていてもよい。このようにすると、ダイヤモンドライクカーボン膜の熱伝導率は、最大30W/(m・K)程度にもなるので、放熱効率をより一層向上させることができる。
 尚、第1の凹部のみによって十分な放熱効率が得られる場合には、本発明に係る第1の半導体装置において、前記半導体基板の前記反対面に前記第2の凹部が形成されていなくてもよい。
 本発明に係る第1の半導体装置の製造方法は、貫通電極が素子形成面の反対面に露出しないように埋設されている半導体基板を準備する工程(a)と、前記半導体基板の前記反対面に、前記貫通電極の少なくとも端面を露出させる第1の凹部と、前記貫通電極を露出させない第2の凹部とを形成する工程(b)と、前記半導体基板の前記反対面上に、前記第1の凹部における前記貫通電極の前記端面を除く内面及び前記第2の凹部の内面を覆うように第1の絶縁膜を形成する工程(c)と、前記第1の絶縁膜上に、前記貫通電極の前記端面と接続し且つ前記第1の凹部の外側まで延びる導電膜を形成する工程(d)とを備えている。
 本発明に係る第1の半導体装置の製造方法によると、前述の本発明に係る第1の半導体装置を得ることができるので、前述の本発明に係る第1の半導体装置と同様の効果を得ることができる。
 また、本発明に係る第1の半導体装置の製造方法によると、貫通電極の端面を露出させる(つまり貫通電極と連結する)放熱用凹部(第1の凹部)を、貫通電極を露出させない(つまり貫通電極と連結しない)放熱用凹部(第2の凹部)と同時に形成することができるので、工程を複雑化することなく、前述の本発明に係る第1の半導体装置と同様の効果を得ることができる。
 尚、前記第2の凹部は、前記半導体基板の外側に達する溝であってもよい。また、前記導電膜は、前記貫通電極の引き出し配線となる部分とは別に、放熱効率をさらに向上させるための放熱部を有していてもよい。
 本発明に係る第1の半導体装置の製造方法において、前記工程(a)と前記工程(b)との間に、前記半導体基板を前記反対面側から研磨し、当該研磨後の前記反対面に前記貫通電極が露出しないように前記半導体基板を薄くする工程をさらに備えていてもよい。
 本発明に係る第1の半導体装置の製造方法において、前記工程(d)よりも後に、前記第1の凹部の外側に位置する部分の前記導電膜上に電極を形成した後、前記第1の絶縁膜上及び前記導電膜上に、前記電極の少なくとも上面が露出するように第2の絶縁膜を形成する工程をさらに備えていてもよい。
 本発明に係る第1の半導体装置の製造方法において、前記第1の絶縁膜の熱伝導率は、シリコン酸化膜の熱導電率よりも高くてもよい。このようにすると、放熱効率をより一層向上させることができる。
 本発明に係る第1の半導体装置の製造方法において、前記第1の絶縁膜の熱伝導率は、1.5W/(mK)以上であってもよい。このようにすると、放熱効率をより一層向上させることができる。
 本発明に係る第1の半導体装置の製造方法において、前記第1の絶縁膜はダイヤモンドライクカーボン膜から構成されていてもよい。このようにすると、ダイヤモンドライクカーボン膜の熱伝導率は、最大30W/(m・K)程度にもなるので、放熱効率をより一層向上させることができる。
 尚、第1の凹部のみによって十分な放熱効率が得られる場合には、本発明に係る第1の半導体装置の製造方法において、前記工程(b)で、前記半導体基板の前記反対面に前記第2の凹部を形成しなくてもよい。
 本発明に係る第2の半導体装置は、半導体基板と、前記半導体基板を貫通する貫通電極とを備え、前記半導体基板の素子形成面の反対面上には、前記貫通電極の少なくとも端面が露出するようにダイヤモンドライクカーボン膜が形成されている。
 本発明に係る第2の半導体装置によると、貫通電極が露出する半導体基板の素子形成面の反対面(基板裏面)上に、熱伝導率が最大30W/(m・K)程度になるダイヤモンドライクカーボン膜が形成されている。このため、半導体基板の素子形成面で発生し且つ貫通電極を経由して基板裏面まで伝わってきた熱を極めて効率的に放熱することができるので、3次元集積化技術を適用した場合にも放熱効率を十分に向上させることができる。また、ダイヤモンドライクカーボン膜は絶縁性を有しているので、ダイヤモンドライクカーボン膜に起因する貫通電極と半導体基板との電気的な短絡を確実に防止できる。
 本発明に係る第2の半導体装置において、前記貫通電極は、前記半導体基板の前記反対面から突き出ていてもよい。この場合、ダイヤモンドライクカーボン膜は、貫通電極の突き出し部分の側壁に接していると、放熱効率をより一層向上させることができる。
 本発明に係る第2の半導体装置において、前記貫通電極の前記端面上に電極が形成されていてもよい。
 本発明に係る第2の半導体装置において、前記半導体基板の前記反対面には、前記貫通電極の少なくとも前記端面を露出させる凹部が形成されていてもよい。このようにすると、基板裏面の実質的な表面積を増大させることができるので、放熱効率をより一層向上させることができる。この場合、前記ダイヤモンドライクカーボン膜が、前記凹部における前記貫通電極の前記端面を除く内面を覆っていると、放熱効率をさらに向上させることができる。
 本発明に係る第2の半導体装置において、前記ダイヤモンドライクカーボン膜は、前記貫通電極から離間して形成されていてもよい。
 本発明に係る第2の半導体装置の製造方法は、貫通電極が素子形成面の反対面に露出するように形成されている半導体基板を準備する工程(a)と、前記半導体基板の素子形成面の反対面上に、前記貫通電極の少なくとも端面が露出するようにダイヤモンドライクカーボン膜を形成する工程(b)とを備えている。
 本発明に係る第2の半導体装置の製造方法によると、前述の本発明に係る第2の半導体装置を得ることができるので、前述の本発明に係る第2の半導体装置と同様の効果を得ることができる。
 本発明に係る第2の半導体装置の製造方法において、前記工程(a)は、前記半導体基板の前記反対面に対して研磨及びエッチングを行うことにより、前記貫通電極を前記半導体基板の前記反対面から突き出させる工程を含んでいてもよい。この場合、ダイヤモンドライクカーボン膜を、貫通電極の突き出し部分の側壁に接するように形成すると、放熱効率をより一層向上させることができる。
 本発明に係る第2の半導体装置の製造方法において、前記工程(b)よりも後に、前記貫通電極の前記端面上に電極を形成する工程をさらに備えていてもよい。
 本発明に係る第2の半導体装置の製造方法において、前記工程(a)は、前記貫通電極が前記反対面に露出しないように埋設されている前記半導体基板を準備した後、前記半導体基板の前記反対面に、前記貫通電極の少なくとも前記端面を露出させる凹部を形成する工程を含んでいてもよい。このようにすると、基板裏面の実質的な表面積を増大させることができるので、放熱効率をより一層向上させることができる。この場合、前記工程(b)が、前記ダイヤモンドライクカーボン膜を、前記凹部における前記貫通電極の前記端面を除く内面を覆うように形成する工程を含むと、放熱効率をさらに向上させることができる。
 本発明に係る第2の半導体装置の製造方法において、前記工程(b)は、前記ダイヤモンドライクカーボン膜を、前記貫通電極から離間して形成する工程を含んでいてもよい。
 本発明によれば、貫通電極と半導体基板との電気的な短絡を防止しつつ、基板裏面に貫通電極と連結する放熱用凹部を設けることにより、又は、基板裏面上に貫通電極若しくはその近傍に達する絶縁性高放熱材料膜を設けることにより、放熱効率の高い放熱構造を持つ半導体装置を得ることができる。
図1(a)~(c)は、第1の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。 図2(a)~(c)は、第1の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。 図3(a)は、半導体基板(ウェーハ)の各チップ領域に第1の実施形態に係る半導体装置が形成されている様子を基板裏面側から見た図であり、図3(b)は、1つのチップ領域に第1の凹部及び第2の凹部が形成されている様子を基板裏面側から見た図であり、図3(c)は、チップ領域に配置された貫通電極、第1の凹部及び第2の凹部の斜視図であり、図3(d)及び(e)はそれぞれ、電極及び第2の絶縁膜を形成する前の第1の凹部(貫通電極を含む)及び第2の凹部の拡大断面図である。 図4(a)~(c)は、第1の実施形態の変形例に係る半導体装置の製造方法の各工程を示す断面図である。 図5(a)~(c)は、第1の実施形態の変形例に係る半導体装置の製造方法の各工程を示す断面図である。 図6は、第1の実施形態の変形例に係る半導体装置の放熱部を基板裏面側から見た平面図である。 図7(a)は、半導体基板(ウェーハ)の各チップ領域に第1の実施形態の変形例に係る半導体装置が形成されている様子を基板裏面側から見た図であり、図7(b)は、1つのチップ領域に第1の凹部が形成されている様子を基板裏面側から見た図であり、図7(c)は、チップ領域に配置された貫通電極及び第1の凹部の斜視図であり、図7(d)は、電極及び第2の絶縁膜を形成する前の第1の凹部(貫通電極を含む)の拡大断面図である。 図8(a)~(c)は、第2の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。 図9(a)及び(b)は、第2の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。 図10(a)及び(b)はそれぞれ、第2の実施形態の変形例に係る半導体装置の断面図である。
 (第1の実施形態)
 以下、本発明の第1の実施形態に係る半導体装置及びその製造方法について、図面を参照しながら説明する。
 図1(a)~(c)及び図2(a)~(c)は、第1の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。
 まず、図1(a)に示すように、貫通電極2が素子形成面の反対面(裏面1b)に露出しないように埋設されている半導体基板1を準備する。半導体基板1の素子形成面(表面1a)側には、トランジスタ11等の各種の機能素子が形成されている。また、半導体基板1の表面1a上には、貫通電極2及びトランジスタ11等と電気的に接続する多層配線を有する配線層12が形成されている。貫通電極2は、半導体基板1の裏面1b側からの平面視において、例えば5μm□の方形状を有している。また、貫通電極2は、配線層12の内部に達するように形成されていると共に、貫通電極2の側壁は、バリア膜(図示省略)を挟んで絶縁膜13によって覆われている。
 次に、図1(b)に示すように、例えばCMP(chemical mechanical polishing )を用いて半導体基板1を裏面1b側から研磨し、当該研磨後の裏面1bに貫通電極2が露出しないように半導体基板1の厚さを薄くする。
 次に、図1(c)に示すように、半導体基板1の裏面1b側からの平面視において貫通電極2の直上を包含する領域及び当該領域以外の他の領域にそれぞれ例えば20μm□の矩形状の開口部を有するレジストパターン(図示省略)を形成した後、当該レジストパターンをマスクとして、半導体基板1に対してドライエッチングを行い、その後、当該レジストパターンを除去する。これにより、半導体基板1の裏面1bに、貫通電極2の少なくとも端面(底面)を露出させる第1の凹部3を形成すると共に、貫通電極を露出させない第2の凹部8を形成する。ここで、第1の凹部3は、貫通電極2の底面よりも大きい底部を有している。また、第1の凹部3及び第2の凹部8のそれぞれの深さは、例えば10μm程度である。
 次に、図2(a)に示すように、半導体基板1の裏面1b上に、第1の凹部3及び第2の凹部8のそれぞれの内面を覆うように、例えばCVD(chemical vapor deposition )法を用いて、例えば厚さ500nm程度のシリコン酸化膜からなる第1の絶縁膜4を形成する。その後、第1の絶縁膜4における貫通電極2の底面上に形成されている部分のみを例えばドライエッチング法を用いて除去する。
 次に、例えばスパッタ法により、第1の絶縁膜4上にバリア膜として例えば厚さ100nm程度のTiN膜(図示省略)を形成した後、例えばスパッタ法により、当該TiN膜上に例えば厚さ20nm程度のCuシード膜(図示省略)を形成する。その後、第1の凹部3上を含む所定の領域に開口を持つレジストパターン(図示省略)をマスクとして、図2(b)に示すように、例えば電解メッキ法により、前記Cuシード膜上に例えば厚さ1μm程度のCu膜からなる導電膜5を形成する。ここで、導電膜5は、貫通電極2の底面と接続すると共に、第1の凹部3の外側まで延びている。その後、前記レジストパターンを除去した後、導電膜5をマスクとして、例えばドライエッチングにより、導電膜5が形成されていない領域の前記TiN膜及び前記Cuシード膜を除去する。
 次に、図2(c)に示すように、第1の凹部3の外側に位置する部分の導電膜5上に、例えば半田バンプからなる電極6を形成する。その後、例えばCVD法を用いて、第1の凹部3及び第2の凹部8の内面上を含む半導体基板1の裏面1b上の全面に亘って、例えば厚さ500nm程度のシリコン酸化膜からなる第2の絶縁膜7を形成した後、導電膜5を完全に覆い且つ電極6の少なくとも上面を露出させるように第2の絶縁膜7をパターニングする。
 以上のようにして、本実施形態の半導体装置が完成する。
 図3(a)は、半導体基板(ウェーハ)1の各チップ領域50に本実施形態の半導体装置が形成されている様子を裏面1b側から見た図(鳥瞰図)であり、図3(b)は、1つのチップ領域50に第1の凹部3及び第2の凹部8が形成されている様子を裏面1b側から見た図(鳥瞰図)であり、図3(c)は、チップ領域50に配置された貫通電極2、第1の凹部3及び第2の凹部8の斜視図(半透視図)である。また、図3(d)及び(e)はそれぞれ、電極6及び第2の絶縁膜7を形成する前の第1の凹部3(貫通電極2を含む)及び第2の凹部8の拡大断面図である。尚、図3(d)においては、図2(b)及び(c)で図示を省略したバリア膜(TiN膜)14を示している。
 第1の実施形態によると、半導体基板1の裏面1bに、貫通電極2の端面を露出させる(つまり貫通電極2と連結する)放熱用凹部(第1の凹部3)が設けられている。このため、半導体基板1の素子形成面(表面1a)で発生し且つ貫通電極2を経由して裏面1bまで伝わってきた熱を第1の凹部3から放熱することができるので、貫通電極を露出させない(つまり貫通電極と連結しない)放熱用凹部しか基板裏面に設けられていない従来構造と比較して、3次元集積化技術を適用した場合にも放熱効率を十分に向上させることができる。また、第1の凹部3における貫通電極2の端面を除く内面を覆うように半導体基板1の裏面1b上に第1の絶縁膜4が形成されているため、貫通電極2の端面と接続する導電膜5(つまり引き出し配線)の形成に起因する貫通電極2と半導体基板1との電気的な短絡を確実に防止することができる。
 また、第1の実施形態によると、発熱源(半導体基板1の素子形成面(表面1a))からの熱が蓄積されている貫通電極2に接続する導電膜(本実施形態ではCu膜)5が第1の凹部3内にも形成されているため、熱伝導率の高い導電膜5の表面積が増大するので、放熱効率をさらに高めることが可能となる。ここで、導電膜5は、貫通電極2の引き出し配線となる部分とは別に、第1の凹部3の外側の半導体基板1の裏面1b上に、放熱効率をさらに向上させるための放熱部を有していてもよい。
 また、第1の実施形態によると、貫通電極2が形成されていない領域の半導体基板1の裏面1bにも第2の凹部8を形成しているため、半導体基板1の裏面1bの実質的な表面積を大幅に増大させることができるので、放熱効率をより一層高めることが可能となる。
 さらに、第1の実施形態によると、貫通電極2の端面を露出させる(つまり貫通電極2と連結する)放熱用凹部(第1の凹部3)を、貫通電極2を露出させない(つまり貫通電極2と連結しない)放熱用凹部(第2の凹部8)と同時に形成することができるので、工程を複雑化することなく、前述の効果を得ることができる。
 尚、第1の実施形態では、半導体基板1の裏面1b上に形成する第1の絶縁膜4として、CVD法により形成されたシリコン酸化膜を用いた。しかし、これに代えて、第1の絶縁膜4として、熱伝導率がシリコン酸化膜よりも高い(具体的には、熱伝導率が1.5W/(m・K)以上の)絶縁材料を用いることにより、放熱性をさらに向上させることが可能となる。例えば、低ストレスアモルファスシリコン窒化膜(熱導電率は最大4W/(m・K)程度)、及びダイヤモンドライクカーボン(DLC)膜(熱導電率は最大30W/(m・K)程度)等は、極めて有用な絶縁材料である。ここで、DLC膜は、ダイヤモンドのsp結合とグラファイトのsp結合の両者を炭素原子の骨格構造としたアモルファス炭素膜であり、絶縁性を有していながら、シリコン酸化膜の20倍以上の熱伝導率を有する。DLC膜の形成方法としては、プラズマCVD法、熱CVD法、光CVD法、スパッタ法などがあり、200℃程度の低温(つまり半導体プロセスに適合した温度範囲)で成膜可能である。
 また、本実施形態において、貫通電極2と連結する第1の凹部3、及び貫通電極2と連結しない第2の凹部8のそれぞれのサイズ及び形状は特に限定されない。例えば、第1の凹部3及び第2の凹部8のサイズ及び形状の両方が同一であってもよいし、或いは、第1の凹部3及び第2の凹部8のサイズ及び形状の少なくとも一方が異なっていてもよい。また、第2の凹部8は、半導体基板1の外側に達する溝であってもよい。
 また、本実施形態に係る半導体装置及びその製造方法は、チップ-チップ積層(ウェハダイシングにより得られたチップ状態の半導体装置同士の積層)、チップ-ウェーハ積層(チップ状態の半導体装置と、ダイシング前のウェーハ状態の半導体装置との積層)、又はウェーハ-ウェーハ積層(ウェーハ状態の半導体装置同士の積層)された半導体装置及びその製造方法のいずれにも適用可能である。
 (第1の実施形態の変形例)
 以下、本発明の第1の実施形態の変形例に係る半導体装置及びその製造方法について、図面を参照しながら説明する。本変形例が前述の第1の実施形態と異なっている点は、半導体基板1の裏面1bに、貫通電極2を露出させない(つまり貫通電極2と連結していない)第2の凹部8が形成されていないことである。すなわち、貫通電極2を露出させる(つまり貫通電極2と連結している)第1の凹部3のみによって十分な放熱効率が得られる場合には、第2の凹部8を設けなくてもよい。
 図4(a)~(c)及び図5(a)~(c)は、本変形例に係る半導体装置の製造方法の各工程を示す断面図である。
 まず、図4(a)に示すように、貫通電極2が素子形成面の反対面(裏面1b)に露出しないように埋設されている半導体基板1を準備する。半導体基板1の素子形成面(表面1a)側には、トランジスタ11等の各種の機能素子が形成されている。また、半導体基板1の表面1a上には、貫通電極2及びトランジスタ11等と電気的に接続する多層配線を有する配線層12が形成されている。貫通電極2は、半導体基板1の裏面1b側からの平面視において、例えば5μm□の方形状を有している。また、貫通電極2は、配線層12の内部に達するように形成されていると共に、貫通電極2の側壁は、バリア膜(図示省略)を挟んで絶縁膜13によって覆われている。
 次に、図4(b)に示すように、例えばCMPを用いて半導体基板1を裏面1b側から研磨し、当該研磨後の裏面1bに貫通電極2が露出しないように半導体基板1の厚さを薄くする。
 次に、図4(c)に示すように、半導体基板1の裏面1b側からの平面視において貫通電極2の直上を包含する領域に例えば20μm□の矩形状の開口部を有するレジストパターン(図示省略)を形成した後、当該レジストパターンをマスクとして、半導体基板1に対してドライエッチングを行い、その後、当該レジストパターンを除去する。これにより、半導体基板1の裏面1bに、貫通電極2の少なくとも端面(底面)を露出させる第1の凹部3を形成する。ここで、第1の凹部3は、貫通電極2の底面よりも大きい底部を有している。また、第1の凹部3の深さは、例えば10μm程度である。
 次に、図5(a)に示すように、半導体基板1の裏面1b上に、第1の凹部3の内面を覆うように、例えばCVD法を用いて、例えば厚さ500nm程度のシリコン酸化膜からなる第1の絶縁膜4を形成する。その後、第1の絶縁膜4における貫通電極2の底面上に形成されている部分のみを例えばドライエッチング法を用いて除去する。
 次に、例えばスパッタ法により、第1の絶縁膜4上にバリア膜として例えば厚さ100nm程度のTiN膜(図示省略)を形成した後、例えばスパッタ法により、当該TiN膜上に例えば厚さ20nm程度のCuシード膜(図示省略)を形成する。その後、第1の凹部3上を含む所定の領域に開口を持つレジストパターン(図示省略)をマスクとして、図5(b)に示すように、例えば電解メッキ法により、前記Cuシード膜上に例えば厚さ1μm程度のCu膜からなる導電膜5を形成する。ここで、導電膜5は、貫通電極2の底面と接続すると共に、第1の凹部3の外側まで延びている。また、導電膜5は、後述する電極6(図5(c)参照)と貫通電極2とを電気的に接続するための引き出し配線部分とは別に、第1の凹部3の外側の半導体基板1の裏面1b上に、放熱効率を向上させるための放熱部5aを有している。図6は、放熱部5aを半導体基板1の裏面1b側から見た平面図である。図6に示すように、放熱部5aは、導電膜5の他の部分と比較して幅広形状を持つ。
 その後、前記レジストパターンを除去した後、導電膜5をマスクとして、例えばドライエッチングにより、導電膜5が形成されていない領域の前記TiN膜及び前記Cuシード膜を除去する。
 次に、図5(c)に示すように、第1の凹部3の外側に位置する部分の導電膜5上に、例えば半田バンプからなる電極6を形成する。その後、例えばCVD法を用いて、第1の凹部3の内面上を含む半導体基板1の裏面1b上の全面に亘って、例えば厚さ500nm程度のシリコン酸化膜からなる第2の絶縁膜7を形成した後、導電膜5を完全に覆い且つ電極6の少なくとも上面を露出させるように第2の絶縁膜7をパターニングする。
 以上のようにして、本変形例の半導体装置が完成する。
 図7(a)は、半導体基板(ウェーハ)1の各チップ領域50に本変形例の半導体装置が形成されている様子を裏面1b側から見た図(鳥瞰図)であり、図7(b)は、1つのチップ領域50に第1の凹部3が形成されている様子を裏面1b側から見た図(鳥瞰図)であり、図7(c)は、チップ領域50に配置された貫通電極2及び第1の凹部3の斜視図(半透視図)である。また、図7(d)は、電極6及び第2の絶縁膜7を形成する前の第1の凹部3(貫通電極2を含む)の拡大断面図である。尚、図7(d)においては、図5(b)及び(c)で図示を省略したバリア膜(TiN膜)14を示している。
 本変形例によると、半導体基板1の裏面1bに、貫通電極2の端面を露出させる(つまり貫通電極2と連結する)放熱用凹部(第1の凹部3)が設けられている。このため、半導体基板1の素子形成面(表面1a)で発生し且つ貫通電極2を経由して裏面1bまで伝わってきた熱を第1の凹部3から放熱することができるので、貫通電極を露出させない(つまり貫通電極と連結しない)放熱用凹部しか基板裏面に設けられていない従来構造と比較して、3次元集積化技術を適用した場合にも放熱効率を十分に向上させることができる。また、第1の凹部3における貫通電極2の端面を除く内面を覆うように半導体基板1の裏面1b上に第1の絶縁膜4が形成されているため、貫通電極2の端面と接続する導電膜5(つまり引き出し配線)の形成に起因する貫通電極2と半導体基板1との電気的な短絡を確実に防止することができる。
 また、本変形例によると、発熱源(半導体基板1の素子形成面(表面1a))からの熱が蓄積されている貫通電極2に接続する導電膜(本実施形態ではCu膜)5が第1の凹部3内にも形成されているため、熱伝導率の高い導電膜5の表面積が増大するので、放熱効率をさらに高めることが可能となる。ここで、本変形例では、導電膜5が、貫通電極2の引き出し配線となる部分とは別に、第1の凹部3の外側の半導体基板1の裏面1b上に放熱部5a(図6参照)を有しているため、放熱効率をより一層向上させることができる。
 尚、本変形例では、半導体基板1の裏面1b上に形成する第1の絶縁膜4として、CVD法により形成されたシリコン酸化膜を用いた。しかし、これに代えて、第1の絶縁膜4として、熱伝導率がシリコン酸化膜よりも高い(具体的には、熱伝導率が1.5W/(m・K)以上の)絶縁材料を用いることにより、放熱性をさらに向上させることが可能となる。例えば、低ストレスアモルファスシリコン窒化膜(熱導電率は最大4W/(m・K)程度)、及びダイヤモンドライクカーボン(DLC)膜(熱導電率は最大30W/(m・K)程度)等は、極めて有用な絶縁材料である。ここで、DLC膜は、ダイヤモンドのsp結合とグラファイトのsp結合の両者を炭素原子の骨格構造としたアモルファス炭素膜であり、絶縁性を有していながら、シリコン酸化膜の20倍以上の熱伝導率を有する。DLC膜の形成方法としては、プラズマCVD法、熱CVD法、光CVD法、スパッタ法などがあり、200℃程度の低温(つまり半導体プロセスに適合した温度範囲)で成膜可能である。
 また、本変形例に係る半導体装置及びその製造方法は、チップ-チップ積層(ウェハダイシングにより得られたチップ状態の半導体装置同士の積層)、チップ-ウェーハ積層(チップ状態の半導体装置と、ダイシング前のウェーハ状態の半導体装置との積層)、又はウェーハ-ウェーハ積層(ウェーハ状態の半導体装置同士の積層)された半導体装置及びその製造方法のいずれにも適用可能である。
 (第2の実施形態)
 以下、本発明の第2の実施形態に係る半導体装置及びその製造方法について、図面を参照しながら説明する。
 図8(a)~(c)及び図9(a)、(b)は、第2の実施形態に係る半導体装置の製造方法の各工程を示す断面図である。
 まず、図8(a)に示すように、貫通電極2が素子形成面の反対面(裏面1b)に露出しないように埋設されている半導体基板1を準備する。半導体基板1の素子形成面(表面1a)側には、トランジスタ11等の各種の機能素子が形成されている。また、半導体基板1の表面1a上には、貫通電極2及びトランジスタ11等と電気的に接続する多層配線を有する配線層12が形成されている。貫通電極2は、半導体基板1の裏面1b側からの平面視において、例えば5μm□の方形状を有している。また、貫通電極2は、配線層12の内部に達するように形成されていると共に、貫通電極2の側壁は、バリア膜(図示省略)を挟んで絶縁膜13によって覆われている。
 次に、図8(b)に示すように、例えばCMPを用いて半導体基板1を裏面1b側から研磨し、当該研磨後の裏面1bに貫通電極2が露出するように半導体基板1の厚さを薄くする。その後、半導体基板1の裏面1bに対して、エッチングを行うことにより、貫通電極2の端部(底部)を、エッチング後の裏面1bから高さにして例えば400nm程度突き出させる。このとき、貫通電極2の突き出し部分の側壁を覆う絶縁膜13を除去してもよい。
 次に、図8(c)に示すように、貫通電極2の底部が露出した半導体基板1の裏面1b上に、高い熱伝導性を持つ絶縁膜として、例えば厚さ200nm程度のダイヤモンドライクカーボン膜9を形成する。
 次に、図9(a)に示すように、ダイヤモンドライクカーボン膜9上に例えば厚さ500nm程度のレジスト10を形成する。
 次に、レジスト10を用いてエッチバックを行うことにより、図9(b)に示すように、貫通電極2の底面上のダイヤモンドライクカーボン膜9を選択的に除去する。これによって、貫通電極2の底面が露出すると共に、半導体基板1の裏面1bから突き出た部分の貫通電極2の側壁上、及び貫通電極2の周辺を含む半導体基板1の裏面1b上にダイヤモンドライクカーボン膜9を残存させることができる。その後、露出した貫通電極2の底面上に、例えば半田バンプからなる電極6を形成する。
 以上のようにして、本実施形態の半導体装置が完成する。
 第2の実施形態によると、貫通電極2が露出する半導体基板1の裏面1b上に、熱伝導率が最大30W/(m・K)程度になるダイヤモンドライクカーボン膜9が形成されている。このため、半導体基板1の素子形成面(表面1a)で発生し且つ貫通電極2を経由して裏面1bまで伝わってきた熱を極めて効率的に放熱することができるので、3次元集積化技術を適用した場合にも放熱効率を十分に向上させることができる。また、ダイヤモンドライクカーボン膜9は絶縁性を有しているので、ダイヤモンドライクカーボン膜9に起因する貫通電極2と半導体基板1との電気的な短絡を確実に防止することができる。
 また、第2の実施形態によると、貫通電極2の底部が半導体基板1の裏面1bから突き出ていると共に、当該突き出し部分の側壁にダイヤモンドライクカーボン膜9が接しているため、放熱効率をより一層向上させることができる。
 尚、第2の実施形態において、半導体基板1の裏面1bからの貫通電極2の突き出し部分の高さが十分であれば、電極6を形成しなくてもよい。また、貫通電極2の底部を半導体基板1の裏面1bから突き出させなくてもよい。また、例えば図10(a)に示すように、ダイヤモンドライクカーボン膜9と貫通電極2とが離間していてもよい。また、例えば図10(b)に示すように、半導体基板1の裏面1bに、貫通電極2の少なくとも端面(底面)を露出させる第1の凹部3を設けてもよい。このようにすると、半導体基板1の裏面1bの実質的な表面積を増大させることができるので、放熱効率をより一層向上させることができる。また、この場合、図10(b)に示すように、ダイヤモンドライクカーボン膜9が、第1の凹部3における貫通電極2の底面を除く内面を覆っていると、特に、第1の凹部3における貫通電極2の突き出し部分の側壁にダイヤモンドライクカーボン膜9が接していると、放熱効率をさらに向上させることができる。
 また、本実施形態に係る半導体装置及びその製造方法は、チップ-チップ積層(ウェハダイシングにより得られたチップ状態の半導体装置同士の積層)、チップ-ウェーハ積層(チップ状態の半導体装置と、ダイシング前のウェーハ状態の半導体装置との積層)、又はウェーハ-ウェーハ積層(ウェーハ状態の半導体装置同士の積層)された半導体装置及びその製造方法のいずれにも適用可能である。
 以上に説明したように、本発明に係る半導体装置及びその製造方法は、貫通電極と半導体基板との電気的な短絡を防止しつつ、基板裏面に貫通電極と連結する放熱用凹部を設けることにより、又は、基板裏面上に貫通電極若しくはその近傍に達する絶縁性高放熱材料膜を設けることにより、放熱効率の高い放熱構造を実現するものであり、特に、チップ-チップ積層、チップ-ウェーハ積層又はウェーハ-ウェーハ積層された半導体装置及びその製造方法等において有用である。
   1  半導体基板
   1a  半導体基板の表面
   1b  半導体基板の裏面
   2  貫通電極
   3  第1の凹部
   4  第1の絶縁膜
   5  導電膜
   5a  放熱部
   6  電極
   7  第2の絶縁膜
   8  第2の凹部
   9  ダイヤモンドライクカーボン膜
  10  レジスト
  11  トランジスタ
  12  配線層
  13  絶縁膜
  14  バリア膜
  50  チップ領域

Claims (25)

  1.  半導体基板と、
     前記半導体基板を貫通する貫通電極とを備え、
     前記半導体基板の素子形成面の反対面には、前記貫通電極の少なくとも端面を露出させる第1の凹部と、前記貫通電極を露出させない第2の凹部とが形成されており、
     前記半導体基板の前記反対面上には、前記第1の凹部における前記貫通電極の前記端面を除く内面及び前記第2の凹部の内面を覆うように第1の絶縁膜が形成されており、
     前記第1の絶縁膜上には、前記貫通電極の前記端面と接続し且つ前記第1の凹部の外側まで延びる導電膜が形成されていることを特徴とする半導体装置。
  2.  請求項1に記載の半導体装置において、
     前記第1の凹部の外側に位置する部分の前記導電膜上に電極が形成されており、
     前記第1の絶縁膜上及び前記導電膜上に、前記電極の少なくとも上面が露出するように第2の絶縁膜が形成されていることを特徴とする半導体装置。
  3.  請求項1又は2に記載の半導体装置において、
     前記第1の絶縁膜の熱伝導率は、シリコン酸化膜の熱導電率よりも高いことを特徴とする半導体装置。
  4.  請求項1~3のいずれか1項に記載の半導体装置において、
     前記第1の絶縁膜の熱伝導率は、1.5W/(m・K)以上であることを特徴とする半導体装置
  5.  請求項1~4のいずれか1項に記載の半導体装置において、
     前記第1の絶縁膜はダイヤモンドライクカーボン膜からなることを特徴とする半導体装置。
  6.  請求項1~5のいずれか1項に記載の半導体装置において、
     前記半導体基板の前記反対面に前記第2の凹部が形成されていないことを特徴とする半導体装置。
  7.  貫通電極が素子形成面の反対面に露出しないように埋設されている半導体基板を準備する工程(a)と、
     前記半導体基板の前記反対面に、前記貫通電極の少なくとも端面を露出させる第1の凹部と、前記貫通電極を露出させない第2の凹部とを形成する工程(b)と、
     前記半導体基板の前記反対面上に、前記第1の凹部における前記貫通電極の前記端面を除く内面及び前記第2の凹部の内面を覆うように第1の絶縁膜を形成する工程(c)と、
     前記第1の絶縁膜上に、前記貫通電極の前記端面と接続し且つ前記第1の凹部の外側まで延びる導電膜を形成する工程(d)とを備えていることを特徴とする半導体装置の製造方法。
  8.  請求項7に記載の半導体装置の製造方法において、
     前記工程(a)と前記工程(b)との間に、前記半導体基板を前記反対面側から研磨し、当該研磨後の前記反対面に前記貫通電極が露出しないように前記半導体基板を薄くする工程をさらに備えていることを特徴とする半導体装置の製造方法。
  9.  請求項7又は8に記載の半導体装置の製造方法において、
     前記工程(d)よりも後に、前記第1の凹部の外側に位置する部分の前記導電膜上に電極を形成した後、前記第1の絶縁膜上及び前記導電膜上に、前記電極の少なくとも上面が露出するように第2の絶縁膜を形成する工程をさらに備えていることを特徴とする半導体装置の製造方法。
  10.  請求項7~9のいずれか1項に記載の半導体装置の製造方法において、
     前記第1の絶縁膜の熱伝導率は、シリコン酸化膜の熱導電率よりも高いことを特徴とする半導体装置の製造方法。
  11.  請求項7~10のいずれか1項に記載の半導体装置の製造方法において、
     前記第1の絶縁膜の熱伝導率は、1.5W/(mK)以上であることを特徴とする半導体装置の製造方法。
  12.  請求項7~11のいずれか1項に記載の半導体装置の製造方法において、
     前記第1の絶縁膜はダイヤモンドライクカーボン膜からなることを特徴とする半導体装置の製造方法。
  13.  請求項7~12のいずれか1項に記載の半導体装置の製造方法において、
     前記工程(b)で、前記半導体基板の前記反対面に前記第2の凹部を形成しないことを特徴とする半導体装置の製造方法。
  14.  半導体基板と、
     前記半導体基板を貫通する貫通電極とを備え、
     前記半導体基板の素子形成面の反対面上には、前記貫通電極の少なくとも端面が露出するようにダイヤモンドライクカーボン膜が形成されていることを特徴とする半導体装置。
  15.  請求項14に記載の半導体装置において、
     前記貫通電極は、前記半導体基板の前記反対面から突き出ていることを特徴とする半導体装置。
  16.  請求項14又は15に記載の半導体装置において、
     前記貫通電極の前記端面上に電極が形成されていることを特徴とする半導体装置。
  17.  請求項14~16のいずれか1項に記載の半導体装置において、
     前記半導体基板の前記反対面には、前記貫通電極の少なくとも前記端面を露出させる凹部が形成されていることを特徴とする半導体装置。
  18.  請求項17に記載の半導体装置において、
     前記ダイヤモンドライクカーボン膜は、前記凹部における前記貫通電極の前記端面を除く内面を覆っていることを特徴とする半導体装置。
  19.  請求項14~18のいずれか1項に記載の半導体装置において、
     前記ダイヤモンドライクカーボン膜は、前記貫通電極から離間して形成されていることを特徴とする半導体装置。
  20.  貫通電極が素子形成面の反対面に露出するように形成されている半導体基板を準備する工程(a)と、
     前記半導体基板の素子形成面の反対面上に、前記貫通電極の少なくとも端面が露出するようにダイヤモンドライクカーボン膜を形成する工程(b)とを備えていることを特徴とする半導体装置の製造方法。
  21.  請求項20に記載の半導体装置の製造方法において、
     前記工程(a)は、前記半導体基板の前記反対面に対して研磨及びエッチングを行うことにより、前記貫通電極を前記半導体基板の前記反対面から突き出させる工程を含むことを特徴とする半導体装置の製造方法。
  22.  請求項20又は21に記載の半導体装置の製造方法において、
     前記工程(b)よりも後に、前記貫通電極の前記端面上に電極を形成する工程をさらに備えていることを特徴とする半導体装置の製造方法。
  23.  請求項20~22のいずれか1項に記載の半導体装置の製造方法において、
     前記工程(a)は、前記貫通電極が前記反対面に露出しないように埋設されている前記半導体基板を準備した後、前記半導体基板の前記反対面に、前記貫通電極の少なくとも前記端面を露出させる凹部を形成する工程を含むことを特徴とする半導体装置の製造方法。
  24.  請求項23に記載の半導体装置の製造方法において、
     前記工程(b)は、前記ダイヤモンドライクカーボン膜を、前記凹部における前記貫通電極の前記端面を除く内面を覆うように形成する工程を含むことを特徴とする半導体装置の製造方法。
  25.  請求項20~24のいずれか1項に記載の半導体装置の製造方法において、
     前記工程(b)は、前記ダイヤモンドライクカーボン膜を、前記貫通電極から離間して形成する工程を含むことを特徴とする半導体装置の製造方法。
PCT/JP2010/007013 2010-05-27 2010-12-01 半導体装置及びその製造方法 WO2011148444A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-121313 2010-05-27
JP2010121313A JP2011249563A (ja) 2010-05-27 2010-05-27 半導体装置及びその製造方法

Publications (1)

Publication Number Publication Date
WO2011148444A1 true WO2011148444A1 (ja) 2011-12-01

Family

ID=45003454

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2010/007013 WO2011148444A1 (ja) 2010-05-27 2010-12-01 半導体装置及びその製造方法

Country Status (2)

Country Link
JP (1) JP2011249563A (ja)
WO (1) WO2011148444A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210407891A1 (en) * 2019-11-04 2021-12-30 Samsung Electronics Co., Ltd. Semiconductor package
EP4089725A4 (en) * 2020-07-20 2023-08-30 Changxin Memory Technologies, Inc. SEMICONDUCTOR DEVICE, METHOD OF MANUFACTURE THEREOF AND THREE-DIMENSIONAL INTEGRATED CIRCUIT

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2023145445A1 (ja) 2022-01-27 2023-08-03

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003007706A (ja) * 2001-06-27 2003-01-10 Hitachi Ltd 半導体装置の製造方法
JP2008085020A (ja) * 2006-09-27 2008-04-10 Nec Electronics Corp 半導体装置
JP2009164301A (ja) * 2007-12-28 2009-07-23 Fujitsu Ltd 窒化物半導体装置及びその製造方法
JP2009206496A (ja) * 2008-01-30 2009-09-10 Panasonic Corp 半導体チップ及び半導体装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003007706A (ja) * 2001-06-27 2003-01-10 Hitachi Ltd 半導体装置の製造方法
JP2008085020A (ja) * 2006-09-27 2008-04-10 Nec Electronics Corp 半導体装置
JP2009164301A (ja) * 2007-12-28 2009-07-23 Fujitsu Ltd 窒化物半導体装置及びその製造方法
JP2009206496A (ja) * 2008-01-30 2009-09-10 Panasonic Corp 半導体チップ及び半導体装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210407891A1 (en) * 2019-11-04 2021-12-30 Samsung Electronics Co., Ltd. Semiconductor package
US11688667B2 (en) * 2019-11-04 2023-06-27 Samsung Electronics Co., Ltd. Semiconductor package including a pad pattern
EP4089725A4 (en) * 2020-07-20 2023-08-30 Changxin Memory Technologies, Inc. SEMICONDUCTOR DEVICE, METHOD OF MANUFACTURE THEREOF AND THREE-DIMENSIONAL INTEGRATED CIRCUIT

Also Published As

Publication number Publication date
JP2011249563A (ja) 2011-12-08

Similar Documents

Publication Publication Date Title
JP6330151B2 (ja) 半導体装置及びその製造方法
US8421238B2 (en) Stacked semiconductor device with through via
JP5497756B2 (ja) 半導体素子の製造方法および半導体素子
JP5591780B2 (ja) 自己整合ウェハまたはチップ構造の製造方法
JP4916444B2 (ja) 半導体装置の製造方法
JP5576334B2 (ja) 半導体装置並びに配線基板及びその製造方法
JP2012142533A (ja) 集積回路装置およびその調製方法
TWI602273B (zh) 半導體裝置
JP6035520B2 (ja) 半導体装置およびその製造方法
TW201222773A (en) Integrated circuit device and method of forming the same
JP2010045371A (ja) 導電性保護膜を有する貫通電極構造体及びその形成方法
TWI447850B (zh) 直通基材穿孔結構及其製造方法
JP2011171567A (ja) 基板構造物の製造方法及び半導体装置の製造方法
JP2007103413A (ja) 半導体装置及びその製造方法
JP4828537B2 (ja) 半導体装置
JP6737009B2 (ja) 半導体装置およびその製造方法
JP5271562B2 (ja) 半導体装置および半導体装置の製造方法
JP2013247139A (ja) 半導体装置及びその製造方法
WO2011148444A1 (ja) 半導体装置及びその製造方法
JP2008135553A (ja) 基板積層方法及び基板が積層された半導体装置
TWI754891B (zh) 半導體裝置
JP2019004007A (ja) 半導体装置及びその製造方法
WO2017038108A1 (ja) 半導体装置、及び半導体装置の製造方法
JP6201322B2 (ja) 電子デバイス及びその製造方法、並びに基板構造及びその製造方法
JP2009194249A (ja) 半導体装置および半導体装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10852115

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10852115

Country of ref document: EP

Kind code of ref document: A1