[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

WO2010087051A1 - 表示装置および表示装置の駆動方法 - Google Patents

表示装置および表示装置の駆動方法 Download PDF

Info

Publication number
WO2010087051A1
WO2010087051A1 PCT/JP2009/065341 JP2009065341W WO2010087051A1 WO 2010087051 A1 WO2010087051 A1 WO 2010087051A1 JP 2009065341 W JP2009065341 W JP 2009065341W WO 2010087051 A1 WO2010087051 A1 WO 2010087051A1
Authority
WO
WIPO (PCT)
Prior art keywords
overshoot
display device
gradation data
data
correction amount
Prior art date
Application number
PCT/JP2009/065341
Other languages
English (en)
French (fr)
Inventor
健太郎 入江
雅江 川端
弘人 鈴木
文一 下敷領
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to BRPI0924202A priority Critical patent/BRPI0924202A2/pt
Priority to CN200980148774.6A priority patent/CN102239516A/zh
Priority to RU2011125515/07A priority patent/RU2487425C2/ru
Priority to US12/998,833 priority patent/US20110234625A1/en
Priority to JP2010548367A priority patent/JPWO2010087051A1/ja
Priority to EP09839240A priority patent/EP2385515A1/en
Publication of WO2010087051A1 publication Critical patent/WO2010087051A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0219Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Definitions

  • the present invention relates to a technique for improving the in-plane distribution of display quality in a display panel.
  • Non-Patent Document 1 It is generally well known that a feed-through phenomenon occurs in an active matrix type liquid crystal display device using a TFT as a picture element selection element (see, for example, Non-Patent Document 1). Hereinafter, the pull-in phenomenon will be briefly described.
  • FIG. 5 shows an equivalent circuit of one picture element.
  • One picture element PIX is provided corresponding to the intersection of the gate bus line GL and the source bus line SL.
  • the pixel PIX usually includes a parasitic capacitor such as a capacitor Cgd formed between the pixel electrode 102 and the gate bus line GL. Yes.
  • the gate of the TFT 101 is connected to the gate bus line GL
  • the source of the TFT 101 is connected to the source bus line SL
  • the drain of the TFT 101 is connected to the pixel electrode 102.
  • the liquid crystal capacitor Clc is formed by disposing a liquid crystal layer between the pixel electrode 102 and the counter electrode to which the voltage Vcom is applied, and the auxiliary capacitor Cs is connected to the pixel electrode 102 or an electrode connected to the pixel electrode 102.
  • An insulating film is disposed between the auxiliary capacitor bus line to which the voltage Vcs is applied.
  • the voltage Vcs is equal to the voltage Vcom, for example, but may be other values.
  • a selection signal Vg composed of binary levels of a gate high potential Vgh and a gate low potential Vgl is output from the gate driver to the gate bus line GL.
  • a positive data signal Vsp and a negative data signal Vsn are output from the source driver to the source bus line SL while being switched by AC driving.
  • the potential of the pixel electrode 102 is lowered by the voltage ⁇ Vd due to a pull-in phenomenon via the capacitance Cgd which is a parasitic capacitance between the gate bus line GL and the potential of the pixel electrode 102 than the potential of the data signal Vsp Is also low Vdp.
  • This voltage ⁇ Vd is called a feed through voltage.
  • Cpix Clc + Cs + Cgd.
  • the pixel electrode 102 to which the potential Vdp has been written before is turned to the potential Vsn of the data signal Vsn. Will be written.
  • the liquid crystal capacitor Clc and the auxiliary capacitor Cs are charged.
  • the potential of the pixel electrode 102 decreases by the voltage ⁇ Vd due to the pulling phenomenon through the capacitor Cgd, and the potential of the pixel electrode 102 is lower than the potential of the data signal Vsn. Vdn.
  • the gate pulse output from the gate driver to the gate bus line GL is transmitted to each pixel element with a propagation delay.
  • the gate of the PIX TFT 101 is reached.
  • the gate pulse has a waveform with a larger delay at points farther from the output of the gate driver. For example, as shown in FIG. 7, if the waveform of the gate pulse VG (j) of the gate bus line GL in the j-th row generated by the gate driver is an ideal square wave, the picture in the j-th row and the first column is shown.
  • the delay of the gate pulse Vg (1, j) reaching the element PIX is small, and the delay of the gate pulse Vg (N, j) reaching the pixel PIX in the j-th row and the N-th column is large.
  • Formula (1) that can be derived by an electrostatic solution using only the charge conservation law Unlike FIG. 7, as the change amount SyN per unit time of the fall of the gate pulse shown in FIG. 7 becomes smaller, the transition time until the TFT 101 shifts to the OFF state becomes longer, and the gate pulse after the OFF state becomes the gate pulse. ⁇ Vd becomes smaller as the waveform until the voltage drops to the gate low potential becomes gentle and the feedthrough of the capacitor Cgd becomes smaller.
  • the voltage ⁇ Vd has such a distribution that the pixel PIX having a larger distance from the gate driver output on the display panel is smaller. It will be.
  • the potential fluctuation of the pixel electrode 102 is sharply caused to cause a potential drop of ⁇ Vd (1), and a gate with a large delay is generated. It is shown that in the pixel PIX to which the pulse Vg (N, j) is applied, the potential fluctuation of the pixel electrode 102 occurs slowly and the potential decreases by ⁇ Vd (N). ⁇ Vd (1)> ⁇ Vd (N).
  • the correction amount of the gradation data has a distribution in the panel surface.
  • the pixel electrode potential Vdp having the positive polarity and the pixel electrode potential Vdn having the negative polarity are indicated by solid lines due to the distribution of the voltage ⁇ Vd. Then, a curved distribution that is convex upward in the column at the center C of the panel is formed.
  • the liquid crystal applied voltage based on the positive polarity gradation data becomes the largest at the panel central portion C and gradually decreases from the panel central portion C through the panel intermediate portion B to the both end portions A of the panel.
  • the liquid crystal applied voltage based on the tone data is the smallest at the panel center C, and gradually increases from the panel center C through the panel middle B to the panel ends A.
  • the gradation data of each picture element is compensated in advance for the distribution of the voltage ⁇ Vd before being supplied to the display driver, that is, close to both ends A of the panel.
  • the distribution is corrected so that the data signal potentials Vdp and Vdn become higher.
  • the pixel electrode potential Vdp ⁇ Vdn after the pull-in phenomenon occurs becomes uniform within the panel surface as shown by the solid line.
  • the gradation data supplied to PIX is corrected so as to increase by a small number of gradations, and corrected so that the number of gradations increases as it goes from the panel center C toward both ends A of the panel.
  • the gradation data supplied to the picture element PIX in the panel center C is corrected so as to decrease by a small number of gradations, and the number of gradations is increased so as to decrease from the panel center C toward both ends A of the panel.
  • the gradation data is corrected so as to compensate for the in-plane distribution of the voltage ⁇ Vd
  • writing to the picture element PIX is performed by the data signal corresponding to the corrected gradation data, and thus the pixel electrode 102 is used.
  • the effective values of the positive polarity data signal and the negative polarity data signal can be made equal in the plane uniformly without changing the common electrode potential Vcom. it can.
  • the correction corresponding to the voltage ⁇ Vd described above is applied to the gradation data within the display controller.
  • the correction unit that performs this correction stores, for example, the correction amount shown in FIG. 9 in the ROM as a lookup table.
  • the gradation data is input to the gradation data by referring to the lookup table.
  • Correction is performed with a correction amount corresponding to the position of the column to which the supplied picture element belongs.
  • overshoot processing processing for generating gradation data in which the amount of overshoot is added to the gradation data for which the voltage ⁇ Vd has been compensated. If this is attempted, there is a problem that the overshoot amount is not an appropriate amount.
  • overshoot driving is performed with respect to the gradation data before being converted into the data signal of the own frame, the gradation data of the predetermined frame before the own frame, and the own frame.
  • This is a driving method for performing data conversion processing so as to have an overshoot amount based at least on the above gradation data.
  • the amount of overshoot at this time is determined for each gradation data based on various design concepts such as considering the display data of the previous frame, and therefore generally varies depending on the gradation data.
  • the overshoot setting unit performs an overshoot process with reference to a lookup table as shown in FIG.
  • the lookup table stores information on the overshoot amount.
  • each gradation data used for the display of the (N + 1) th frame is increased by the overshoot amount of the overshoot period.
  • Data is stored, and the overshoot setting unit reads gradation data corresponding to each gradation data used for display of the (N + 1) th frame and sets the overshoot amount.
  • This overshoot drive increases the charging speed of the liquid crystal capacitor charged in a time constant, shortening the time until the pixel electrode potential reaches the final supply potential of the data signal and improving the response speed of the liquid crystal Thus, a display with high moving image performance becomes possible.
  • overshoot driving can reduce the recharge time when the polarity of the data signal is inverted such as from positive polarity to negative polarity in AC driving, display devices that normally perform AC driving are generally used.
  • the effect of shortening the charging time by overshoot driving can be enjoyed.
  • the compensation of the voltage ⁇ Vd does not change the liquid crystal application voltage itself, that is, the effective value of the liquid crystal application voltage does not change, so that the potential of the data signal corresponding to the gradation data including the correction for compensating the voltage ⁇ Vd.
  • the amount of overshoot cannot be determined on the same basis as that for the potential of the data signal corresponding to the gradation data not including the correction. That is, since the liquid crystal applied voltage is the difference between the pixel electrode potential and the common electrode potential Vcom, the overshoot amount that determines the charging speed of the liquid crystal capacitance is originally set with respect to the liquid crystal applied voltage rather than the pixel electrode potential. Because it should be done.
  • an overshoot amount is added to the gradation data that has been corrected for the voltage ⁇ Vd, an overshoot amount corresponding to the potential of the data signal corresponding to the corrected gradation data is given.
  • the pixel element deviates from an appropriate overshoot amount with respect to the actual write potential after the pull-in phenomenon occurs in the picture element.
  • gradation data “112” in which the effective value of the liquid crystal applied voltage over one frame is 2.85V.
  • overshoot processing (described as OS processing in the figure) is performed to generate gradation data “176” of an overshoot period in which the overshoot amount “64” is added.
  • OS processing the overshoot processing
  • the potential of the data signal corresponding to the gradation data is used instead of the actual pixel electrode potential.
  • the apparent effective value of the liquid crystal applied voltage over the frame period the apparent effective value is 3.79 V, and it can be seen that the addition of the overshoot amount has the effect of raising the apparent effective value by 0.94 V.
  • the voltage ⁇ Vd is compensated for, for example, both ends A of the panel shown in FIG. 9 to set“ 128 ”for the positive tone data and“ 96 ”for the negative tone data. Apply the following correction. As a result of compensation of the voltage ⁇ Vd, the effective value remains at 2.85V.
  • gradation data “188” is generated for gradation data “128”, and gradation data “96” is generated. Will generate gradation data “158”.
  • the gradation data “188” increases the apparent effective value by 1.13 V to 3.98 V, and the gradation data “158” increases the apparent effective value by 0.69 V to 3.54 V.
  • the overshoot process is performed on the grayscale data after the correction of the voltage Vd, the effect of the overshoot is different from that in the case where the overshoot process is performed without correcting the voltage Vd.
  • the gradation data and the negative polarity gradation data do not have the same overshoot effect.
  • the conventional display device has a problem that there is no method for achieving both the compensation of the pull-in voltage and the appropriate overshoot process.
  • the present invention has been made in view of the above-described conventional problems, and an object of the present invention is to provide a column position of a display panel as a supply destination, such as compensation of a pull-in voltage, for each gradation data before being converted into a data signal. It is to realize a display device capable of performing appropriate overshoot processing while performing gradation correction corresponding to the above, and a driving method of the display device.
  • the display device of the present invention is an active matrix type display device, and the grayscale data before being converted into the data signal of the own frame is compared with the previous frame of the own frame.
  • Overshoot processing is performed to perform data conversion processing so as to have an overshoot amount based at least on the gradation data of a predetermined frame and the gradation data of the own frame, and the overshoot processing is performed on the gradation data of the own frame.
  • the gradation correction is performed on the gradation data after overshoot obtained by performing the shoot process with a correction amount corresponding to the position of each column supplying the data signal on the display panel.
  • both overshoot processing and gradation correction of gradation data such that the correction amount has an in-plane distribution corresponding to the column position on the display panel that supplies the data signal are performed.
  • the overshoot process is performed on the original gradation data of the own frame, and the gradation correction is performed after the overshoot process is performed by performing the overshoot process on the gradation data of the own frame.
  • the overshoot amount can be set according to the same standard as the conventional one, and the correction amount of the gradation correction corresponds to the column position and can be set regardless of the overshoot amount.
  • the apparent effective value of the voltage applied to the element can be easily made equal to the case where the overshoot process is performed without performing the gradation correction.
  • the display device of the present invention is characterized in that the correction amount corresponds to the magnitude of the pull-in voltage corresponding to the position of each column.
  • the display device of the present invention is characterized in that the polarity of the data signal supplied to each picture element is inverted every frame in order to solve the above-mentioned problem.
  • the polarity of the data signal is inverted.
  • the response speed of the liquid crystal is appropriately increased. There is an effect that can be.
  • the display device of the present invention is characterized in that the gradation data before being converted into the data signal is gradation data before being supplied to the display driver.
  • the display device of the present invention is characterized in that a gate pulse is supplied to each gate bus line from both ends of each gate bus line.
  • the gate pulse is supplied from both ends of the gate bus line, the delay distribution of the gate pulse is reduced, and the in-plane distribution of the correction amount of the gradation correction for compensating the in-plane distribution of the pull-in voltage is reduced. Become. Therefore, it is possible to compensate for the pull-in phenomenon while ensuring a wide reproduction range for the gradation data after overshoot processing.
  • the display device of the present invention is characterized in that a gate pulse is supplied to each gate bus line from a predetermined end with respect to all the gate bus lines.
  • the in-plane distribution of the pull-in voltage is large in each gate bus line, but the overshoot process can be appropriately performed without being affected by the in-plane distribution.
  • the effect that does not change from when the overshoot process is performed without performing the gradation correction is great.
  • the display device of the present invention is characterized in that the overshoot amount is set with reference to a first lookup table storing information related to the overshoot amount.
  • the display device of the present invention is characterized in that the correction amount is set with reference to a second look-up table storing information related to the correction amount.
  • the second look-up table stores information on the correction amount corresponding to the position of a part of the column, For the gradation data after overshoot processing corresponding to the column position, information on the correction amount stored in the second look-up table is read to set the correction amount for the gradation correction. For the gradation data after overshoot processing corresponding to the position of the column, the correction amount is obtained and set by an interpolation calculation using information on the correction amount stored in the second look-up table. It is characterized by doing.
  • the display device driving method of the present invention is a display device driving method for driving an active matrix display device, in which the gradation data before being converted into the data signal of its own frame
  • an overshoot process for performing data conversion processing so as to have an overshoot amount based at least on the gradation data of the predetermined frame before the own frame and the gradation data of the own frame
  • both overshoot processing and gradation correction of gradation data such that the correction amount has an in-plane distribution corresponding to the column position on the display panel that supplies the data signal are performed.
  • the overshoot process is performed on the original gradation data of the own frame, and the gradation correction is performed on the gradation data obtained by performing the overshoot process on the gradation data of the own frame.
  • the overshoot amount can be set according to the same standard as the conventional one, and the correction amount of the gradation correction corresponds to the column position and can be set regardless of the overshoot amount.
  • the apparent effective value of the voltage applied to the element can be easily made equal to the case where the overshoot process is performed without performing the gradation correction.
  • the driving method of the display device according to the present invention is characterized in that, in order to solve the above-described problems, the correction amount corresponds to the magnitude of the pull-in voltage corresponding to the position of each column.
  • the driving method of the display device of the present invention is characterized in that the polarity of the data signal supplied to each picture element is inverted every frame in order to solve the above-mentioned problem.
  • the polarity of the data signal is inverted.
  • the response speed of the liquid crystal is appropriately increased. There is an effect that can be.
  • the display device driving method of the present invention is characterized in that the gradation data before being converted into the data signal is gradation data before being supplied to the display driver. .
  • the driving method of the display device of the present invention is characterized in that a gate pulse is supplied to each gate bus line from both ends of each gate bus line in order to solve the above problem.
  • the gate pulse is supplied from both ends of the gate bus line, the delay distribution of the gate pulse is reduced, and the in-plane distribution of the correction amount of the gradation correction for compensating the in-plane distribution of the pull-in voltage is reduced. Become. Therefore, it is possible to compensate for the pull-in phenomenon while ensuring a wide reproduction range for the gradation data after overshoot processing.
  • the display device driving method of the present invention is characterized in that a gate pulse is supplied to each gate bus line from a predetermined end with respect to all the gate bus lines.
  • the in-plane distribution of the pull-in voltage is large in each gate bus line, but the overshoot process can be appropriately performed without being affected by the in-plane distribution.
  • the effect that does not change from when the overshoot process is performed without performing the gradation correction is great.
  • the display device driving method of the present invention is characterized in that the overshoot amount is read and set from a first look-up table storing information on the overshoot amount.
  • the display device driving method of the present invention is characterized in that the correction amount is set with reference to a second look-up table storing information on the correction amount.
  • the second lookup table stores information on the correction amount corresponding to a part of the column positions.
  • information on the correction amount stored in the second look-up table is read and the correction amount is set.
  • the correction amount is obtained and set by an interpolation operation using information on the correction amount stored in the second lookup table. It is characterized by that.
  • the display device is an active matrix type display device, and for the gradation data before being converted into the data signal of the own frame, the predetermined frame before the own frame is used.
  • the overshoot processing is performed to perform data conversion processing so as to have an overshoot amount based at least on the gradation data of the frame and the gradation data of the frame, and the overshoot processing is performed on the gradation data of the frame.
  • the gradation correction is performed with respect to the gradation data after overshoot processing obtained by a correction amount corresponding to the position of each column supplying the data signal on the display panel.
  • the display device driving method of the present invention is a display device driving method for driving an active matrix type display device, and is for grayscale data before being converted into a data signal of its own frame.
  • the gradation correction is performed with a correction amount corresponding to the position of each column that supplies the data signal on the display panel. I do.
  • FIG. 5 is a diagram illustrating an embodiment of the present invention and a method for performing both overshoot processing and lead-in voltage correction.
  • 1, showing an embodiment of the present invention is a circuit block diagram illustrating a configuration of a display device that executes the method of FIG. 1. It is a top view which shows the structural example of the pixel with which the display apparatus of FIG. 2 is provided.
  • FIG. 3 is a block diagram illustrating a configuration of a timing controller of a display controller included in the display device of FIG. 2. It is a circuit diagram which shows a prior art and shows the structure of a pixel by an equivalent circuit.
  • FIG. 6 is a potential waveform diagram illustrating a picture element pull-in phenomenon in FIG. 5.
  • FIG. 5 is a potential waveform diagram illustrating a picture element pull-in phenomenon in FIG. 5.
  • FIG. 7 is a potential waveform diagram for explaining that the pull-in phenomenon of FIG. 6 has a distribution in the panel plane.
  • FIG. 8 is a diagram illustrating a method for compensating the in-plane distribution of the pull-in phenomenon in FIG. 7, where (a) is a plan view illustrating an assumed panel configuration example, and (b) is a graph illustrating the in-plane distribution of the pull-in voltage and the pixel electrode potential. (C) is a graph showing the correction amount distribution of the gradation data for compensating the pull-in voltage. It is a figure which shows the structure of the look-up table used for compensating the entrainment phenomenon of FIG. It is a figure which shows a prior art and shows the structure of the look-up table used in performing an overshoot process.
  • FIG. 6B is a diagram showing a change in the effective value of the liquid crystal applied voltage when both the compensation of the pull-in voltage and the overshoot process are performed.
  • FIGS. 1 to 4 Embodiments of the present invention will be described with reference to FIGS. 1 to 4 as follows.
  • FIG. 2 shows a configuration of a liquid crystal display device (display device) 1 according to the present embodiment.
  • the liquid crystal display device 1 includes a display panel 2, an SOF substrate 3, a plurality of source drivers (display drivers) SD1,..., SD2, and a plurality of gate drivers GD1,.
  • This is an active matrix type display device including flexible wirings 4 a and 4 b and a display controller 5.
  • the display panel 2 and other members may be mounted on one panel in any combination, the source drivers SD1,..., SD2,..., The gate drivers GD1,.
  • a part or all of the above may be mounted on an external substrate such as the same flexible printed circuit board and connected to a panel including the display panel 2, and any arrangement is possible.
  • FIG. 3 shows a configuration example of each picture element P included in the display panel 2.
  • the picture element P has a picture element configuration of a multi-picture element driving system that improves the viewing angle dependency of the ⁇ characteristic in the display device, but the picture element P is not limited to this and may have an arbitrary configuration.
  • multi-picture element driving one picture element is constituted by two or more sub-picture elements having different luminances, thereby improving the viewing angle dependency of the viewing angle characteristic, that is, the ⁇ characteristic.
  • the sub picture element sp1 includes a TFT 16a, a sub picture element electrode 18a, and an auxiliary capacitor 22a
  • the sub picture element sp2 includes a TFT 16b, a sub picture element electrode 18b, and an auxiliary capacity 22b.
  • the gate electrodes of the TFTs 16a and 16b are connected to a common gate bus line GL, and the source electrodes are connected to a common source bus line SL.
  • the auxiliary capacitor 22a is formed between the sub-pixel electrode 18a and the auxiliary capacitor bus line CsL1
  • the auxiliary capacitor 22b is formed between the sub-pixel electrode 18b and the auxiliary capacitor bus line CsL2.
  • the storage capacitor bus line CsL1 is provided so as to extend in parallel with the gate bus line GL with the region of the sub-picture element sp1 interposed between the storage bus line CsL1 and the gate bus line GL.
  • the storage capacitor bus line CsL2 is provided so as to extend in parallel with the gate bus line GL with the region of the sub-picture element sp2 interposed between the storage capacitor bus line CsL2 and the gate bus line GL.
  • the auxiliary capacity bus line CsL1 of each picture element P is an auxiliary capacity bus for the auxiliary picture element sp2 of the picture element P adjacent to the picture element P to form the auxiliary capacity 22b across the auxiliary capacity bus line CsL1.
  • the auxiliary capacitance bus line CsL2 of each picture element P also serves as the line CsL2, and the auxiliary picture element sp1 of the picture element P adjacent to the picture element P across the auxiliary capacity bus line CsL2 forms the auxiliary capacity 22a. It also serves as the auxiliary capacity bus line CsL1.
  • the same data is stored in the sub picture element sp1 and the sub picture element sp2. It is assumed that a signal, that is, the same gradation data is supplied. This gradation data corresponds to the luminance of the picture element P as a whole, which combines the contributions of the sub picture element sp1 and the sub picture element sp2.
  • the source drivers SD1... SD2... And the gate drivers GD1... GD2 ... are connected to the display panel 2 in the form of SOF (System On Film).
  • the source drivers SD1... SD2... Are connected to only one side of the display panel 2, and the source drivers SD1... Supply data signals to the source bus lines SL on the left half of the display panel 2 and SD2 supplies data signals to the source bus lines SL in the right half of the display panel 2.
  • the gate drivers GD1 are connected to one side orthogonal to the side to which the source drivers SD1 to SD2 are connected to the left side of the drawing, and the gate drivers GD2 are connected to one side orthogonal to the right side of the drawing.
  • the source drivers SD1,..., SD2... Are connected to the SOF substrate 3, and the corresponding gradation data is supplied from the SOF substrate 3 to each source driver.
  • the SOF substrate 3 is connected to the display controller 5 via flexible wirings 4a and 4b.
  • the flexible wiring 4a includes connection wirings to the source drivers SD1... And the gate drivers GD1...
  • the flexible wiring 4b includes connection wirings to the source drivers SD2.
  • the display controller 5 includes timing contact rollers 51 and 52, and timing signals used by the source drivers SD1,..., SD2,..., And gate drivers GD1,. Further, the auxiliary capacitance voltage used by the auxiliary capacitance bus lines CsL1 and CsL2 is supplied. Timing signals and auxiliary capacitance voltages used by the gate drivers GD1... GD2... Are supplied into the display panel 2 via the SOF substrate 3 and the SOFs of the source drivers SD1. Note that the timing controller 51 and the timing controller 52 may be combined into one, and the supply of gradation data to the left and right of the panel may be performed by any circuit block provided in the display controller 5.
  • FIG. 4 shows the configuration of the timing controllers 51 and 52. Since the timing controller 51 and the timing controller 52 have the same configuration, the timing controller 51 will be described as a representative here.
  • the timing controller 51 processes signals and data for the source driver SD1... And the gate driver GD1... And the auxiliary capacitance voltage on the left half side of the display panel 2, and the timing controller 52 is the right half of the display panel 2. Signals and data for the source drivers SD2... And gate drivers GD2.
  • the timing controller 51 includes an LVDS receiver 51a, a gamma correction unit 51b, an overshoot processing unit 51c, a pull-in voltage correction unit 51d, a data transmission driver 51e, a memory 51f, a memory 51g, and a timing control circuit 51h.
  • the LVDS receiver 51a receives RGB display data output from the LVDS driver.
  • the gamma correction unit 51b performs gamma correction on the RGB display data received from the LVDS receiver 51a.
  • the overshoot processing unit 51c adds the overshoot amount to the gradation data with reference to the first lookup table stored in the memory 51f for the RGB gradation data input from the gamma correction unit 51b. Overshoot processing is performed.
  • the first lookup table stores information on the overshoot amount
  • the overshoot processing unit 51c reads the information on the overshoot amount stored in the first lookup table and sets the overshoot amount. Negative values are possible as the overshoot amount to be added.
  • the information on the overshoot amount may be the overshoot amount itself added to the input gradation data, or the gradation obtained as a result of adding the overshoot amount corresponding to the input gradation data It may be data.
  • the ⁇ Vd correction unit 51d refers to the second look-up table stored in the memory 51g for the overshoot-processed gradation data that is the RGB gradation data input from the overshoot processing unit 51c. Tone correction is performed according to the position of the column that supplies the data signal corresponding to the tone data.
  • the second look-up table stores information about the correction amount of gradation correction corresponding to the position of each column, and the ⁇ Vd correction unit 51d uses the overshoot processed gradation data corresponding to the position of each column.
  • the correction amount for gradation correction is set by reading the information related to the correction amount stored in the second lookup table.
  • the information regarding the correction amount may be the correction amount itself to be added to or subtracted from the input gradation data after overshoot processing, or the correction amount corresponding to the input gradation data after overshoot processing. It may be gradation data as a result of addition / subtraction.
  • the data transmission driver 51e is suitable for transmission of RGB gradation data output from the ⁇ Vd correction unit 51d to the display panel 2 such as RSDS (Reduced Swing Differential Signaling), PPDS (Point To Point Differential Signaling), MiniLVDS, etc. Convert to serial data and output.
  • RSDS Reduced Swing Differential Signaling
  • PPDS Point To Point Differential Signaling
  • MiniLVDS MiniLVDS
  • Timing control circuit 51h generates and outputs timing signals such as a clock signal and a start pulse signal used by the source driver and the gate driver.
  • the gradation data “112” is output from the gamma correction unit 51b and input to the overshoot processing unit 51c.
  • the gradation data “112” is assumed to be data in which the apparent effective value of the liquid crystal applied voltage is, for example, 2.85V.
  • the overshoot processing unit 51c refers to a lookup table similar to that shown in FIG. 10 stored in the memory 51f as the first lookup table, and overshoots the input gradation data “112”.
  • the overshoot processed gradation data “176” to which the amount “64” is added is generated.
  • the apparent effective value becomes 3.79 V, and the apparent effective value is 0.94 V due to the overshoot drive. Pushed up.
  • the overshoot-processed gradation data “176” that has been subjected to overshoot processing by the overshoot processing unit 51c and input to the ⁇ Vd correction unit 51d is an example of a column at a certain position (both panel end portions A in FIG. 9).
  • the gradation data “194” is corrected by adding the correction amount “18”, and when negative, the gradation data “17” is subtracted from the gradation data “194”. 159 ".
  • the gradation data “194” and gradation data “159” are data in which the apparent effective value is 3.79 V, the same as before correction, in consideration of the occurrence of the pull-in phenomenon, and the effect of the overshoot drive remains as it is. Hold.
  • the display controller 5 applies at least the gray level data before being supplied to the source drivers SD1,.
  • An overshoot process for performing data conversion processing so as to have an overshoot amount based on the gradation data of the previous predetermined frame and the gradation data of the own frame is performed, and the gradation data of the own frame is obtained.
  • the gradation correction is performed on the gradation data after overshooting obtained by the overshooting process with a correction amount corresponding to the position of each column that supplies the data signal on the display panel 2.
  • the overshoot amount may be based on a predetermined frame before the own frame, for example, the gradation data of the immediately preceding frame and the gradation data of the own frame, or the level of the predetermined frame before the own frame. It may be based on tone data, tone data of the own frame, and tone data of a predetermined frame after the own frame.
  • the overshoot process is performed on the original gradation data, and the compensation of the voltage ⁇ Vd is over This is performed on the gradation data after the shoot process.
  • the overshoot amount can be set based on the same standard as in the prior art, and the correction amount of gradation correction for compensating the voltage ⁇ Vd can be set regardless of the overshoot amount.
  • the apparent effective value of the voltage applied to the liquid crystal can be set to an appropriate value as in the case where the overshoot process is performed without compensating the voltage ⁇ Vd. As a result, appropriate overshoot drive can be performed while compensating for the pull-in voltage.
  • the gradation correction is performed on the in-plane distribution of the voltage ⁇ Vd.
  • the present invention is not limited to this, and can be generally applied to a process of performing gradation correction with a correction amount corresponding to the position of each column.
  • the correction amount of the gradation correction corresponds to the position of each column and is independent of the set overshoot amount. Therefore, the gradation correction may be either one that keeps the effective value of the liquid crystal applied voltage constant before or after the correction, or other than the one that keeps it.
  • the correction amount since the correction amount is a function of the column position, it can be easily understood that there may be a position that does not change the gradation data. Accordingly, the correction amount can include “0”. Also, the sign of the correction amount can be arbitrarily determined according to the position.
  • the liquid crystal display device 1 performs AC driving in which the polarity of the data signal supplied to each pixel is inverted every frame, the polarity of the data signal is inverted when the pixel data is rewritten.
  • the response speed of the liquid crystal can be increased appropriately.
  • the liquid crystal display device when the liquid crystal display device supplies a gate pulse to each gate bus line GL from a predetermined end with respect to all the gate bus lines GL, the liquid crystal display device draws in each gate bus line GL. Large in-plane voltage distribution.
  • the overshoot process can be appropriately performed without being affected by the in-plane distribution, the effect of the overshoot process can be obtained from the case where the overshoot process is performed without performing the gradation correction. The effect that does not change is great.
  • the liquid crystal display device 1 reads and sets the overshoot amount from the first look-up table storing information on the overshoot amount, the overshoot process can be easily performed.
  • the liquid crystal display device 1 provides information about the correction amount of the gradation correction corresponding to the positions of some columns as indicated by A, B, and C in FIGS.
  • the gradation correction information is stored using information on the correction amount stored in the second lookup table.
  • interpolation calculation such as linear interpolation using the information regarding the correction amount stored in the second lookup table
  • the correction amount for gradation correction may be obtained and set. According to this, since the data amount of the correction amount stored in the second look-up table can be reduced, the means for performing gradation correction can be reduced in size.
  • a configuration has been described in which overshoot processing is performed on gradation data before being supplied to the display driver, and gradation correction is further performed before being supplied to the display driver.
  • the driver may have the gradation correction function, or the overshoot process and the gradation correction function, and performs an overshoot process on the gradation data before being converted into a data signal, Further gradation correction may be performed.
  • the present invention can be suitably used for various display devices including a liquid crystal display device.
  • Liquid crystal display device (display device) 2 Display Panel 5 Display Controller 51c Overshoot Processing Unit 51d ⁇ Vd Correction Unit GL Gate Bus Line SL Source Bus Line P Pixel Vcom Common Electrode Potential

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

 自フレームのデータ信号に変換される前の階調データに対して、少なくとも、上記自フレームよりも前の所定のフレームの上記階調データと、上記自フレームの上記階調データとに基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理(OS処理)を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネルにおいてデータ信号を供給する各コラムの位置に対応した補正量で階調補正(ΔVd補正)を行う。

Description

表示装置および表示装置の駆動方法
 本発明は、表示パネルにおける表示品位の面内分布を改善する技術に関する。
 絵素の選択素子にTFTを用いたアクティブマトリクス型の液晶表示装置において、引き込み現象(feed through)が起こることは一般によく知られている(例えば非特許文献1参照)。以下に、引き込み現象について簡単に説明する。
 図5は1つの絵素の等価回路を示す。ゲートバスラインGLとソースバスラインSLとの交差点に1つの絵素PIXが対応して設けられている。絵素PIXは、TFT101、液晶容量Clc、および、補助容量Csを備えている他に、通常、絵素電極102とゲートバスラインGLとの間に形成された容量Cgdなどの寄生容量も含んでいる。TFT101のゲートはゲートバスラインGLに、TFT101のソースはソースバスラインSLに、TFT101のドレインは絵素電極102に、それぞれ接続されている。液晶容量Clcは、絵素電極102と電圧Vcomが印加された対向電極との間に液晶層が配置されてなり、補助容量Csは、絵素電極102もしくは絵素電極102に接続された電極と、電圧Vcsが印加された補助容量バスラインとの間に絶縁膜が配置されてなる。電圧Vcsは例えば電圧Vcomに等しいが、他の値の電圧でもよい。
 図6に示すように、ゲートバスラインGLには、ゲートハイ電位Vghとゲートロー電位Vglとの2値レベルで構成される選択信号Vgがゲートドライバから出力される。選択信号VgのゲートパルスはVgp-p=Vgh-Vglで表されるピーク・トゥ・ピーク電圧を有している。また、ソースバスラインSLには、正極性のデータ信号Vspと負極性のデータ信号Vsnとが交流駆動によって切り替えられながらソースドライバから出力される。
 図6では、ある絵素PIXに着目した場合に、データ信号Vsとして、あるフレーム期間TF1で正極性のデータ信号Vspを絵素電極102に書き込み、次のフレーム期間TF2で負極性のデータ信号Vsnを絵素電極102に書き込む様子を示している。
 フレーム期間TF1では、その前に電位Vdnが書き込まれていた絵素電極102が、TFT101のゲートに選択信号Vgのゲートパルスが印加されてTFT101がON状態になると、データ信号Vspの電位Vspに向って書き込まれていく。これにより液晶容量Clcおよび補助容量Csが充電される。そして、ゲートパルスが立ち下がるとTFT101がOFF状態になり絵素電極102への書き込みが終了するが、このとき、ゲートパルスがゲートハイ電位Vghからゲートロー電位Vglへと急峻に変化するため、絵素電極102とゲートバスラインGLとの間の寄生容量である容量Cgdを介した引き込み現象のために絵素電極102の電位が電圧ΔVdだけ低下し、絵素電極102の電位はデータ信号Vspの電位よりも低いVdpとなる。この電圧ΔVdを引き込み電圧(feed through voltage)と呼ぶ。液晶容量Ccl、補助容量Cs、および、容量Cgdなどの寄生容量を合わせた絵素全体の容量をCpixとしたとき、
  ΔVd=(Cgd/Cpix)・Vgp-p
     =(Cgd/Cpix)・(Vgh-Vgl) ・・・(1)
と表される。図5において寄生容量として容量Cgdのみを考慮した場合にはCpix=Clc+Cs+Cgdである。
 フレーム期間TF2では、その前に電位Vdpが書き込まれていた絵素電極102が、TFT101のゲートに選択信号Vgのゲートパルスが印加されてTFT101がON状態になると、データ信号Vsnの電位Vsnに向って書き込まれていく。これにより液晶容量Clcおよび補助容量Csが充電される。そして、ここでも、ゲートパルスが立ち下がると、容量Cgdを介した引き込み現象のために絵素電極102の電位が電圧ΔVdだけ低下し、絵素電極102の電位はデータ信号Vsnの電位よりも低いVdnとなる。
 液晶表示パネルではこの引き込み現象が発生するために、正極性のデータ信号Vspの電圧範囲と負極性のデータ信号Vsnの電圧範囲との間の中央に電圧Vcomが設定されていると、電圧Vcomは、絵素電極102が書き込まれた後に保持する電圧の正極性範囲と負極性範囲との間の中央値からΔVdだけ高いほうにずれた値となる。従って、各絵素PIXにおける液晶印加電圧は、正極性と負極性とで互いに実効値が異なってしまうこととなって、表示品位の低下および液晶の劣化を起こす。
 そこで、ソースドライバに供給する階調データを予めΔVdの変動分だけ補正することによって、引き込み現象の影響を補償する手法を取ることが考えられる。すなわち、絵素PIXに供給されたデータ信号の電圧は絵素電極102への書き込みが終了した後はΔVdだけ低下することから、ソースドライバは実質的に目標値よりもΔVdだけ低い電圧のデータ信号を絵素PIXに供給していることとなるので、表示コントローラに供給される階調データを、電圧ΔVdだけ上昇させるようにシフトさせたデータ信号に対応する階調データに補正してソースドライバに供給するようにする。
 しかし、表示パネル上において、ゲートバスラインGLは抵抗分および容量分を分布定数的に有しているため、ゲートドライバからゲートバスラインGLに出力されたゲートパルスは伝搬遅延を伴いながら各絵素PIXのTFT101のゲートに到達する。これにより、ゲートパルスはゲートドライバの出力から遠い地点ほど大きな遅延を受けた波形となる。例えば図7に示すように、ゲートドライバによって生成された第j行のゲートバスラインGLのゲートパルスVG(j)の波形が理想的な方形波であるとすると、第j行第1列の絵素PIXに到達するゲートパルスVg(1,j)の遅延は小さく、第j行第N列の絵素PIXに到達するゲートパルスVg(N,j)の遅延は大きい。
 TFT101の閾値電圧VTはゲートパルスの立ち下がりの途中の電位として存在するので、遅延によりゲートパルスの立ち下がりが緩慢になると、電荷保存則のみを用いる静電的解法で導出可能な式(1)とは異なって、図7に示すゲートパルスの立ち下がりの単位時間当たりの変化量SyNが小さくなるほど、TFT101がOFF状態に移行するまでの遷移時間が長くなるとともに、OFF状態になってからゲートパルスがゲートロー電位に低下するまでの波形が緩やかになって容量Cgdのフィードスルーが小さくなることにより、ΔVdは小さくなる。
 すなわち、変化量SyNは、ゲートドライバの出力からゲートまでの距離が大きいほど小さいので、電圧ΔVdは、表示パネル上でゲートドライバの出力からの距離が大きい絵素PIXほど小さくなるような分布を有することとなる。図7では、遅延の小さいゲートパルスVg(1,j)が印加された絵素PIXでは絵素電極102の電位変動は急峻に起ってΔVd(1)の電位低下が生じ、遅延の大きいゲートパルスVg(N,j)が印加された絵素PIXでは絵素電極102の電位変動は緩慢に起ってΔVd(N)の電位低下が生じることが示されている。ΔVd(1)>ΔVd(N)である。
 この結果、ソースドライバに供給する全ての階調データを一様に補正したのでは、パネル面内で引き込み現象を均一に相殺することができず、表示品位に分布が生じてしまう。
 この問題に基づき、階調データを補正して引き込み現象を補償するには、階調データの補正量にパネル面内で分布を持たせることが行われる。
 例えば図8の(a)に示す表示パネルでは、各ゲートバスラインにパネルの両側からゲートパルスを供給するので、表示パネル上の位置をコラムの位置を用いて表現すると、パネル両端部Aのコラムに近い絵素PIXほど電圧ΔVdが大きく、パネル中央部Cのコラムに近い絵素PIXほど電圧ΔVdが小さい。従って、図8の(b)に示すように、ある階調データに対応する正極性のデータ信号Vspまたは負極性のデータ信号Vsnを破線で示すようにパネル面内(すなわちパネル左右方向)で均一に設定した場合には、電圧ΔVdの分布により、引き込み現象発生後の絵素電極電位Vdは、正極性の絵素電極電位Vdpおよび負極性の絵素電極電位Vdnの両方とも実線で示すように、パネル中央部Cのコラムで上に凸となる曲線状の分布をなす。この場合に、正極性の階調データによる液晶印加電圧はパネル中央部Cで最も大きくなるとともにパネル中央部Cからパネル中間部Bを経てパネル両端部Aに近付くにつれて次第に小さくなり、負極性の階調データによる液晶印加電圧はパネル中央部Cで最も小さくなるとともにパネル中央部Cからパネル中間部Bを経てパネル両端部Aに近付くにつれて次第に大きくなる。そこで、図8の(c)に破線で示すように、各絵素の階調データを、表示ドライバに供給する前に予め電圧ΔVdの分布を補償するように、すなわち、パネル両端部Aに近いほどデータ信号電位Vdp・Vdnが高くなるような分布を持つように補正する。これにより、引き込み現象発生後の絵素電極電位Vdp・Vdnは実線で示すようにパネル面内で均一になる。
 上記階調データの補正においては、ノーマリ表示に近いほうの階調を低階調側としたとき、図9に示すように、正極性の入力階調データについては、パネル中央部Cの絵素PIXに供給する階調データを小さな階調数だけ増加させるように補正し、パネル中央部Cからパネル両端部Aに向うほど大きな階調数増加させるように補正するとともに、負極性の入力階調データについては、パネル中央部Cの絵素PIXに供給する階調データを小さな階調数だけ減少させるように補正し、パネル中央部Cからパネル両端部Aに向うほど大きな階調数減少させるように補正する。
 このように、電圧ΔVdの面内分布を補償するように階調データの補正を行えば、補正後の階調データに対応したデータ信号によって絵素PIXへの書き込みを行うので、絵素電極102の電位が書き込み後に電圧ΔVdだけ低下しても、コモン電極電位Vcomを変化させることなく、正極性のデータ信号と負極性のデータ信号との互いの実効値を面内で均一に等しくすることができる。
日本国公開特許公報「特開平7-134572号公報(1995年5月23日公開)」 日本国公開特許公報「特開2002-251170号公報(2002年9月6日公開)」 日本国公開特許公報「特開2002-123209号公報(2002年4月26日公開)」
堀 浩雄,鈴木 幸治 責任編集「シリーズ先端ディスプレイ技術2 カラー液晶ディスプレイ」,共立出版株式会社,2001年6月25日初版,pp247-248
 上述した電圧ΔVdに相当する補正を階調データに施すのは表示コントローラの内部で行われる。この補正を行う補正部は、例えば図9に示す補正量をルックアップテーブルとしてROMに記憶しており、入力される階調データに対して、このルックアップテーブルを参照しながら、階調データを供給する絵素が属するコラムの位置に対応した補正量で補正を施す。しかしながら、この表示装置においてさらにオーバーシュート駆動を行おうとするときに、電圧ΔVdの補償を行った階調データに対して、オーバーシュート量を加算した階調データを生成する処理(以下、オーバーシュート処理と称する)を行おうとすると、オーバーシュート量が適切な量にならないという問題が生じる。
 オーバーシュート駆動は、液晶の応答速度を改善するために、自フレームのデータ信号に変換される前の階調データに対して、自フレームよりも前の所定のフレームの上記階調データと自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理する駆動方法である。
 このときのオーバーシュート量は、前フレームの表示データを考慮するなど、様々な設計思想に基づいて各階調データごとに決められるので、一般に階調データが異なれば異なる。表示コントローラでは、オーバーシュート設定部が、例えば図10に示すようなルックアップテーブルを参照しながらオーバーシュート処理を行う。当該ルックアップテーブルにはオーバーシュート量に関する情報が格納されている。この図10の例では、Nフレーム目の表示に用いた階調データを考慮して、N+1フレーム目の表示に用いる各階調データに対して、オーバーシュート期間のオーバーシュート量だけ増加させた階調データが格納されており、オーバーシュート設定部がN+1フレーム目の表示に用いる各階調データに対応する階調データを読み込んでオーバーシュート量を設定するようになっている。
 このオーバーシュート駆動により、時定数的に充電される液晶容量の充電速度が大きくなるので、絵素電極電位がデータ信号の最終供給電位に到達するまでの時間が短縮され、液晶の応答速度が向上して、動画性能の高い表示が可能になる。また、オーバーシュート駆動は、交流駆動において正極性から負極性へといったデータ信号の極性反転時の再充電時間を短縮することができるので、交流駆動を行うのが通常である表示装置は、一般的にオーバーシュート駆動による充電時間短縮の効果を享受できる。
 しかし、電圧ΔVdの補償は液晶印加電圧そのものは変えない、すなわち、液晶印加電圧の実効値は変えないので、電圧ΔVdの補償を行うための補正分を含む階調データに対応するデータ信号の電位に対して、当該補正分を含まない階調データに対応するデータ信号の電位に対するのと同じ基準でオーバーシュート量を決めることはできない。すなわち、液晶印加電圧は絵素電極電位とコモン電極電位Vcomとの差であるので、液晶容量の充電速度を決めるオーバーシュート量は、本来、絵素電極電位よりもむしろ液晶印加電圧に対して設定されるべきであるからである。
 従って、電圧ΔVdに対する補正が施された階調データに対してオーバーシュート量を加算しようとすると、補正後の階調データに対応するデータ信号の電位に応じたオーバーシュート量が与えられてしまい、絵素において引き込み現象が発生した後の実際の書き込み電位に対する適切なオーバーシュート量からずれてしまう。
 このことを図11を用いて説明する。
 電圧ΔVdの補償を行わずにオーバーシュート処理を行う場合に、例えば図11の(a)に示すように、1フレームに亘る液晶印加電圧の実効値を2.85Vとする階調データ「112」に対して、オーバーシュート処理(図ではOS処理と記載)を行って、オーバーシュート量「64」を加算したオーバーシュート期間の階調データ「176」を生成することを考える。このとき、データ信号の書き込み動作が行われている期間における絵素電極電位として、実際の絵素電極電位の代わりに、階調データに対応するデータ信号の電位そのものを採用して求めた、1フレーム期間に亘る液晶印加電圧の見かけの実効値を考えると、見かけの実効値は3.79Vとなり、オーバーシュート量の加算が見かけの実効値を0.94V押し上げる効果を有することが分かる。
 一方、電圧ΔVdの補償とオーバーシュート処理との両方を行う場合に、例えば図11の(b)に示すように、1フレームに亘る液晶印加電圧の実効値を2.85Vとする階調データ「112」に対して、図9に示すパネル両端部Aを例として、電圧ΔVdの補償を行って、正極性の階調データについては「128」とし、負極性の階調データについては「96」とする補正を施す。この電圧ΔVdの補償の結果、上記実効値は2.85Vのままである。そして、電圧ΔVdの補償が施された階調データに対してオーバーシュート処理を行うと、例えば、階調データ「128」については階調データ「188」を生成し、階調データ「96」については階調データ「158」を生成することとなる。階調データ「188」は見かけの実効値を1.13V押し上げて3.98Vとし、階調データ「158」は見かけの実効値を0.69V押し上げて3.54Vとする。
 従って、階調データに対して電圧Vdの補正の後にオーバーシュート処理を行うと、電圧Vdの補正を行わずにオーバーシュート処理を行う場合と比較してオーバーシュートの効果が異なるとともに、正極性の階調データと負極性の階調データとで互いにオーバーシュートの効果が揃わなくなる。
 以上のように、従来の表示装置では、引き込み電圧の補償と適切なオーバーシュート処理とを両立させる手法がないという問題があった。
 本発明は、上記従来の問題点に鑑みなされたものであり、その目的は、データ信号に変換される前の各階調データに対して、引き込み電圧の補償といった、供給先の表示パネルのコラム位置に対応した階調補正を行いながら、適切なオーバーシュート処理を行うことのできる表示装置、および表示装置の駆動方法を実現することにある。
 本発明の表示装置は、上記課題を解決するために、アクティブマトリクス型の表示装置であって、自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行うことを特徴としている。
 上記の発明によれば、オーバーシュート処理と、補正量がデータ信号を供給する表示パネル上のコラム位置に対応した面内分布を有するような階調データの階調補正との両方を行っても、オーバーシュート処理は自フレームの元の階調データに対してなされるとともに、上記階調補正は自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対してなされる。従って、オーバーシュート量は従来と同様の基準で設定することができ、また、上記階調補正の補正量はコラム位置に対応していてオーバーシュート量とは無関係に設定することができるので、表示素子への印加電圧の見かけの実効値を上記階調補正を行わずにオーバーシュート処理を行った場合と容易に等しくすることができる。
 この結果、データ信号に変換される前の各階調データに対して、引き込み電圧の補償といった、供給先の表示パネルのコラム位置に応じた階調補正を行いながら、適切なオーバーシュート処理を行うことのできる表示装置を実現することができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、上記補正量は、上記各コラムの位置に対応した引き込み電圧の大きさに対応していることを特徴としている。
 上記の発明によれば、上記階調補正が、引き込み電圧の面内分布を補償する処理である場合に、適切なオーバーシュート処理を行うことができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、各絵素に供給するデータ信号の極性は、1フレームごとに反転することを特徴としている。
 上記の発明によれば、絵素のデータを書き換えるときにデータ信号の極性が反転するが、階調データに対して適切なオーバーシュート処理がなされているので、液晶の応答速度を適切に高めることができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、上記データ信号に変換される前の階調データは、表示ドライバに供給される前の階調データであることを特徴としている。
 上記の発明によれば、表示ドライバが階調補正を行う機能を備えていなくても、表示コントローラなどの前段側の回路で階調補正を行うことができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、各ゲートバスラインに、上記各ゲートバスラインの両端からゲートパルスを供給することを特徴としている。
 上記の発明によれば、ゲートバスラインの両端からゲートパルスを供給するので、ゲートパルスの遅延分布が小さくなり、引き込み電圧の面内分布を補償する階調補正の補正量の面内分布が小さくなる。従って、オーバーシュート処理後階調データに対して広い再現域を確保しながら引き込み現象の補償を行うことができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、各ゲートバスラインに、全ての上記ゲートバスラインに対する所定の片端からゲートパルスを供給することを特徴としている。
 上記の発明によれば、各ゲートバスラインにおいて引き込み電圧の面内分布が大きいが、オーバーシュート処理をこの面内分布に影響されることなく適切に行うことができるので、オーバーシュート処理の効果を、上記階調補正を行わずにオーバーシュート処理を行った場合から変えない効果が大きい。
 本発明の表示装置は、上記課題を解決するために、上記オーバーシュート量を、上記オーバーシュート量に関する情報を格納した第1のルックアップテーブルを参照して設定することを特徴としている。
 上記の発明によれば、オーバーシュート処理を容易に行うことができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、上記補正量を、上記補正量に関する情報を格納した第2のルックアップテーブルを参照して設定することを特徴としている。
 上記の発明によれば、階調補正を容易に行うことができるという効果を奏する。
 本発明の表示装置は、上記課題を解決するために、上記第2のルックアップテーブルは、一部の上記コラムの位置に対応した上記補正量に関する情報を格納しており、上記一部の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を読み込んで上記階調補正の補正量を設定し、他の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を用いた補間演算により上記補正量を求めて設定することを特徴としている。
 上記の発明によれば、第2のルックアップテーブルに格納する補正量に関する情報のデータ量を小さくすることができるので、階調補正を行う手段を小型化することができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、アクティブマトリクス型の表示装置を駆動する表示装置の駆動方法であって、自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行うことを特徴としている。
 上記の発明によれば、オーバーシュート処理と、補正量がデータ信号を供給する表示パネル上のコラム位置に対応した面内分布を有するような階調データの階調補正との両方を行っても、オーバーシュート処理は自フレームの元の階調データに対してなされるとともに、上記階調補正は自フレームの上記階調データに上記オーバーシュート処理が行われて得られた階調データに対してなされる。従って、オーバーシュート量は従来と同様の基準で設定することができ、また、上記階調補正の補正量はコラム位置に対応していてオーバーシュート量とは無関係に設定することができるので、表示素子への印加電圧の見かけの実効値を上記階調補正を行わずにオーバーシュート処理を行った場合と容易に等しくすることができる。
 この結果、データ信号に変換される前の各階調データに対して、引き込み電圧の補償といった、供給先の表示パネルのコラム位置に応じた階調補正を行いながら、適切なオーバーシュート処理を行うことのできる表示装置の駆動方法を実現することができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、上記補正量は、上記各コラムの位置に対応した引き込み電圧の大きさに対応していることを特徴としている。
 上記の発明によれば、上記階調補正が、引き込み電圧の面内分布を補償する処理である場合に、適切なオーバーシュート処理を行うことができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、各絵素に供給するデータ信号の極性は、1フレームごとに反転することを特徴としている。
 上記の発明によれば、絵素のデータを書き換えるときにデータ信号の極性が反転するが、階調データに対して適切なオーバーシュート処理がなされているので、液晶の応答速度を適切に高めることができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、上記データ信号に変換される前の階調データは、表示ドライバに供給される前の階調データであることを特徴としている。
 上記の発明によれば、表示ドライバが階調補正を行う機能を備えていなくても、表示コントローラなどの前段側の回路で階調補正を行うことができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、各ゲートバスラインに、上記各ゲートバスラインの両端からゲートパルスを供給することを特徴としている。
 上記の発明によれば、ゲートバスラインの両端からゲートパルスを供給するので、ゲートパルスの遅延分布が小さくなり、引き込み電圧の面内分布を補償する階調補正の補正量の面内分布が小さくなる。従って、オーバーシュート処理後階調データに対して広い再現域を確保しながら引き込み現象の補償を行うことができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、各ゲートバスラインに、全ての上記ゲートバスラインに対する所定の片端からゲートパルスを供給することを特徴としている。
 上記の発明によれば、各ゲートバスラインにおいて引き込み電圧の面内分布が大きいが、オーバーシュート処理をこの面内分布に影響されることなく適切に行うことができるので、オーバーシュート処理の効果を、上記階調補正を行わずにオーバーシュート処理を行った場合から変えない効果が大きい。
 本発明の表示装置の駆動方法は、上記課題を解決するために、上記オーバーシュート量を、上記オーバーシュート量に関する情報を格納した第1のルックアップテーブルから読み込んで設定することを特徴としている。
 上記の発明によれば、オーバーシュート処理を容易に行うことができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、上記補正量を、上記補正量に関する情報を格納した第2のルックアップテーブルを参照して設定することを特徴としている。
 上記の発明によれば、階調補正を容易に行うことができるという効果を奏する。
 本発明の表示装置の駆動方法は、上記課題を解決するために、上記第2のルックアップテーブルは、一部の上記コラムの位置に対応した上記補正量に関する情報を格納しており、上記一部の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を読み込んで上記補正量を設定し、他の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を用いた補間演算により上記補正量を求めて設定することを特徴としている。
 上記の発明によれば、第2のルックアップテーブルに格納する補正量に関する情報のデータ量を小さくすることができるので、階調補正を行う手段を小型化することができるという効果を奏する。
 本発明の表示装置は、以上のように、アクティブマトリクス型の表示装置であって、自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行う。
 本発明の表示装置の駆動方法は、以上のように、アクティブマトリクス型の表示装置を駆動する表示装置の駆動方法であって、自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行う。
 この結果、データ信号に変換される前の各階調データに対して、引き込み電圧の補償といった、供給先の表示パネルのコラム位置に応じた階調補正を行いながら、適切なオーバーシュート処理を行うことのできる表示装置および表示装置の駆動方法を実現することができるという効果を奏する。
本発明の実施形態を示すものであり、オーバーシュート処理と引き込み電圧補正との両方を行う方法を説明する図である。 本発明の実施形態を示すものであり、図1の方法を実行する表示装置の構成を示す回路ブロック図である。 図2の表示装置が備える絵素の構成例を示す平面図である。 図2の表示装置が備える表示コントローラのタイミングコントローラの構成を示すブロック図である。 従来技術を示すものであり、絵素の構成を等価回路で示す回路図である。 図5の絵素の引き込み現象を説明する電位波形図である。 図6の引き込み現象がパネル面内で分布を有することを説明する電位波形図である。 図7の引き込み現象の面内分布を補償する方法を示す図であって、(a)は想定するパネル構成例を示す平面図、(b)は引き込み電圧および絵素電極電位の面内分布を示すグラフ、(c)は引き込み電圧を補償する階調データの補正量分布を示すグラフである。 図8の引き込み現象を補償するのに用いるルックアップテーブルの構成を示す図である。 従来技術を示すものであり、オーバーシュート処理を行うのに用いるルックアップテーブルの構成を示す図である。 従来技術を示すものであり、オーバーシュート処理を説明する図であって、(a)は引き込み電圧の補償を行わずにオーバーシュート処理を行う場合の液晶印加電圧の実効値の変化を示す図であり、(b)は引き込み電圧の補償とオーバーシュート処理との両方を行う場合の液晶印加電圧の実効値の変化を示す図である。
 本発明の実施形態について、図1~図4を用いて説明すれば以下の通りである。
 図2に、本実施形態に係る液晶表示装置(表示装置)1の構成を示す。同図に示されるように、液晶表示装置1は、表示パネル2と、SOF基板3と、複数のソースドライバ(表示ドライバ)SD1…・SD2…と、複数のゲートドライバGD1…・GD2…と、フレキシブル配線4a・4bと、表示コントローラ5とを備えたアクティブマトリクス型の表示装置である。なお、表示パネル2とその他の部材とが任意の組み合わせで1つのパネル上に実装されていてもよいし、ソースドライバSD1…・SD2…と、ゲートドライバGD1…・GD2…と、表示コントローラ5との一部または全部が同じフレキシブルプリント基板などの外部基板に搭載されて、表示パネル2を備えたパネルに接続された構成でもよく、任意の配置が可能である。
 図3に、表示パネル2が備える各絵素Pの一構成例を示す。ここでは、絵素Pは、表示装置におけるγ特性の視角依存性を改善するマルチ絵素駆動方式の絵素構成をなしているが、これに限らず任意の構成で構わない。マルチ絵素駆動においては、輝度の異なる2つ以上の副絵素によって1つの絵素を構成することにより、視野角特性すなわちγ特性の視角依存性を改善する。
 1つの絵素Pは2つの副絵素sp1、sp2に分割されている。副絵素sp1は、TFT16a、副絵素電極18a、および、補助容量22aを備えており、副絵素sp2は、TFT16b、副絵素電極18b、および、補助容量22bを備えている。
 TFT16aおよびTFT16bのそれぞれのゲ-ト電極は互いに共通のゲートバスラインGLに接続され、ソース電極は互いに共通のソースバスラインSLに接続されている。補助容量22aは副絵素電極18aと補助容量バスラインCsL1との間で形成されており、補助容量22bは副絵素電極18bと補助容量バスラインCsL2との間で形成されている。補助容量バスラインCsL1は、上記ゲートバスラインGLとの間に副絵素sp1の領域を挟んでゲートバスラインGLと平行に延びるように設けられている。補助容量バスラインCsL2は、上記ゲートバスラインGLとの間に副絵素sp2の領域を挟んでゲートバスラインGLと平行に延びるように設けられている。
 また、各絵素Pの補助容量バスラインCsL1は、当該補助容量バスラインCsL1を挟んで当該絵素Pに隣接する絵素Pの副絵素sp2が補助容量22bを形成するための補助容量バスラインCsL2を兼ねており、各絵素Pの補助容量バスラインCsL2は、当該補助容量バスラインCsL2を挟んで当該絵素Pに隣接する絵素Pの副絵素sp1が補助容量22aを形成するための補助容量バスラインCsL1を兼ねている。
 副絵素sp1・sp2はともに同じソースバスラインSLに接続されているとともにTFT16a・16bがともに同じゲートバスラインGLに接続されているので、副絵素sp1と副絵素sp2とには同じデータ信号、すなわち同じ階調データが供給されると見なす。この階調データは、副絵素sp1と副絵素sp2との寄与を合わせた絵素P全体としての輝度に対応している。
 図2において、ソースドライバSD1…・SD2…とゲートドライバGD1…・GD2…とはSOF(System On Film)の形態で表示パネル2に接続されている。ここではソースドライバSD1…・SD2…は表示パネル2の一辺にのみ接続されており、ソースドライバSD1…は表示パネル2の紙面左半分のソースバスラインSL…にデータ信号を供給するとともに、ソースドライバSD2…は表示パネル2の紙面右半分のソースバスラインSL…にデータ信号を供給する。ソースドライバSD1…・SD2…が接続されている辺と紙面左側で直交するほうの一辺にゲートドライバGD1…が、紙面右側で直交するほうの一辺にゲートドライバGD2…がそれぞれ接続されているが、特にこれらの配置の仕方に制限はない。また、ソースドライバSD1…・SD2…はSOF基板3に接続されており、SOF基板3から各ソースドライバに、対応する階調データが供給されるようになっている。
 SOF基板3はフレキシブル配線4a・4bを介して表示コントローラ5に接続されている。フレキシブル配線4aはソースドライバSD1…およびゲートドライバGD1…への接続配線を備えており、フレキシブル配線4bはソースドライバSD2…およびゲートドライバGD2…への接続配線を備えている。表示コントローラ5は、タイミングコトンローラ51・52を備えており、ソースドライバSD1…・SD2…およびゲートドライバGD1…・GD2…が使用するタイミング信号、ソースドライバSD1…・SD2…が使用する階調データ、さらには、補助容量バスラインCsL1・CsL2が使用する補助容量電圧を供給する。ゲートドライバGD1…・GD2…が使用するタイミング信号、および、補助容量電圧は、SOF基板3およびソースドライバSD1…・SD2…のSOF上を介して表示パネル2内に供給される。なお、タイミングコントローラ51とタイミングコントローラ52とは1つにまとめられていてもよく、パネル左右に対する階調データの供給仕分けを、表示コントローラ5が備えるどのような回路ブロックで行ってもよい。
 図4に、タイミングコントローラ51・52の構成を示す。タイミングコントローラ51とタイミングコントローラ52とは同じ構成であるので、ここでは代表してタイミングコントローラ51について説明する。なお、タイミングコントローラ51は表示パネル2の紙面左半分側のソースドライバSD1…用およびゲートドライバGD1…用の信号やデータ、補助容量電圧などを処理し、タイミングコントローラ52は表示パネル2の紙面右半分側のソースドライバSD2…用およびゲートドライバGD2…用の信号やデータ、補助容量電圧を処理する。
 タイミングコントローラ51は、LVDSレシーバ51a、ガンマ補正部51b、オーバーシュート処理部51c、引き込み電圧補正部51d、データ送信ドライバ51e、メモリ51f、メモリ51g、および、タイミング制御回路51hを備えている。
 LVDSレシーバ51aは、LVDSドライバから出力されたRGBの表示データを受信する。ガンマ補正部51bは、LVDSレシーバ51aから受け取ったRGBの表示データのガンマ補正を行う。
 オーバーシュート処理部51cは、ガンマ補正部51bから入力されるRGBの階調データに対し、メモリ51fに格納されている第1のルックアップテーブルを参照して、階調データにオーバーシュート量を加算するオーバーシュート処理を行う。第1のルックアップテーブルはオーバーシュート量に関する情報を格納しており、オーバーシュート処理部51cは第1のルックアップテーブルに格納されたオーバーシュート量に関する情報を読み込んでオーバーシュート量を設定する。加算するオーバーシュート量として負の値も可能である。オーバーシュート量に関する情報は、入力される階調データに対して加算するオーバーシュート量そのものであってもよいし、入力される階調データに対応してオーバーシュート量が加算された結果の階調データであってもよい。
 ΔVd補正部51dは、オーバーシュート処理部51cから入力されるRGBの階調データであるオーバーシュート処理後階調データに対し、メモリ51gに格納されている第2のルックアップテーブルを参照して、階調データに対応したデータ信号を供給するコラムの位置に応じた階調補正を行う。第2のルックアップテーブルは、各コラムの位置に対応した階調補正の補正量に関する情報を格納しており、ΔVd補正部51dは、各コラムの位置に対応したオーバーシュート処理後階調データに対して、第2のルックアップテーブルに格納された補正量に関する情報を読み込んで階調補正の補正量を設定する。補正量に関する情報は、入力されるオーバーシュート処理後階調データに対して加算・減算する補正量そのものであってもよいし、入力されるオーバーシュート処理後階調データに対応して補正量が加算・減算された結果の階調データであってもよい。
 データ送信ドライバ51eは、ΔVd補正部51dから出力されたRGBの階調データを、RSDS(Reduced Swing Differential Signaling)、PPDS(Point To Point Differential Signaling)、MiniLVDSなどの表示パネル2までの伝送に適したシリアルデータに変換して出力する。
 タイミング制御回路51hは、ソースドライバおよびゲートドライバが使用する、クロック信号およびスタートパルス信号などのタイミング信号を生成して出力する。
 ここで、上記オーバーシュート処理部51cおよびΔVd補正部51dにおける処理の詳細について、以下に説明する。
 図1に示すように、ガンマ補正部51bから階調データ「112」が出力されて、オーバーシュート処理部51cに入力されたとする。この階調データ「112」は、液晶印加電圧の見かけの実効値を例えば2.85Vとするデータであるとする。
 オーバーシュート処理部51cは、ここでは、第1のルックアップテーブルとしてメモリ51fに格納された、図10に示したのと同様のルックアップテーブルを参照し、入力階調データ「112」にオーバーシュート量「64」が加算されたオーバーシュート処理後階調データ「176」を生成する。この階調データ「176」と元の階調データ「112」とによって絵素Pに書き込みを行うと、見かけの実効値は3.79Vとなり、オーバーシュート駆動によって見かけの実効値は0.94Vだけ押し上げられる。
 そして、オーバーシュート処理部51cによってオーバーシュート処理が施されてΔVd補正部51dに入力されたオーバーシュート処理後階調データ「176」は、ある位置のコラム(図9のパネル両端部A)を例に取ると、正極性である場合に、補正量「18」が加算された階調データ「194」に補正され、負極性である場合に、補正量「17」が減算された階調データ「159」に補正される。階調データ「194」および階調データ「159」は、引き込み現象の発生を考慮すると、いずれも見かけの実効値を補正前と同じ3.79Vとするデータであり、オーバーシュート駆動による効果をそのまま保持する。
 このように、本実施形態の液晶表示装置1によれば、表示コントローラ5は、自フレームのソースドライバSD1…・SD2…に供給する前の階調データに対して、少なくとも、上記自フレームよりも前の所定のフレームの上記階調データと、上記自フレームの上記階調データとに基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル2上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行う。オーバーシュート量は、自フレームよりも前の所定のフレーム、例えば直前のフレームの階調データと自フレームの階調データとに基づいていてもよいし、自フレームよりも前の所定のフレームの階調データと、自フレームの階調データと、自フレームよりも後の所定のフレームの階調データとに基づいていてもよい。
 これによれば、オーバーシュート処理とパネル面内分布を考慮した電圧ΔVdの補償との両方を行っても、オーバーシュート処理は元の階調データに対してなされるとともに、電圧ΔVdの補償はオーバーシュート処理後階調データに対してなされる。従って、オーバーシュート量は従来と同様の基準で設定することができ、また、電圧ΔVdを補償するための階調補正の補正量はオーバーシュート量とは無関係に設定することができるので、表示素子である液晶への印加電圧の見かけの実効値を電圧ΔVdの補償を行わずにオーバーシュート処理を行った場合と同様に適切な値とすることができる。この結果、引き込み電圧の補償を行いながら、適切なオーバーシュート駆動を行うことができる。
 なお、上記例では、階調補正を電圧ΔVdの面内分布に対して行ったが、これに限ることなく、各コラムの位置に対応した補正量で階調補正を行う処理について一般に適用可能であることは、この階調補正の補正量が各コラムの位置に対応していて、設定されたオーバーシュート量とは無関係であることから容易に理解できる。従って、階調補正としては、補正の前後で液晶印加電圧の実効値を一定に保つものでも、保つもの以外でも、いずれでも構わない。また、補正量はコラムの位置の関数であるから、階調データに変化を与えない位置があってもよいのは容易に分かる。従って、補正量には「0」も含まれ得る。また、補正量の正負の符号も、位置に応じて任意に決めることが可能である。
 また、液晶表示装置1が、各絵素に供給するデータ信号の極性が1フレームごとに反転する交流駆動を行うものである場合には、絵素のデータを書き換えるときにデータ信号の極性が反転するが、階調データに対して適切なオーバーシュート処理がなされているので、液晶の応答速度を適切に高めることができる。
 また、図2に示したように、液晶表示装置1が、各ゲートバスラインGLに、各ゲートバスラインGLの両端からゲートパルスを供給するものである場合には、ゲートパルスの遅延分布が小さくなり、電圧ΔVdの面内分布を補償する階調補正の補正量の面内分布が小さくなる。従って、オーバーシュート処理後階調データに対して広い再現域を確保しながら引き込み現象の補償を行うことができる。
 また、図示しなかったが、液晶表示装置が、各ゲートバスラインGLに、全てのゲートバスラインGLに対する所定の片端からゲートパルスを供給するものである場合には、各ゲートバスラインGLにおいて引き込み電圧の面内分布が大きい。しかし、本発明ではオーバーシュート処理をこの面内分布に影響されることなく適切に行うことができるので、オーバーシュート処理の効果を、上記階調補正を行わずにオーバーシュート処理を行った場合から変えない効果が大きい。
 また、液晶表示装置1は、オーバーシュート量を、オーバーシュート量に関する情報を格納した第1のルックアップテーブルから読み込んで設定するので、オーバーシュート処理を容易に行うことができる。
 また、液晶表示装置1は、図8の(a)~(c)のA、B、Cで示されるような一部のコラムの位置に対応した階調補正の補正量に関する情報を第2のルックアップテーブルに格納し、上記一部のコラムの位置に対応したオーバーシュート処理後階調データに対しては、第2のルックアップテーブルに格納された補正量に関する情報を用いて階調補正の補正量を設定するとともに、他のコラムの位置に対応したオーバーシュート処理後階調データに対しては、第2のルックアップテーブルに格納された補正量に関する情報を用いた線形補間などの補間演算により、階調補正の補正量を求めて設定するものであってもよい。これによれば、第2のルックアップテーブルに格納する補正量のデータ量を小さくすることができるので、階調補正を行う手段を小型化することができる。
 なお、上記例では、表示ドライバに供給される前の階調データに対してオーバーシュート処理を行い、そして表示ドライバに供給される前にさらに階調補正を行う構成について説明したが、データ信号線ドライバの中に前記階調補正の機能、または、前記オーバーシュート処理および前記階調補正の機能を備えてもよく、データ信号に変換される前の階調データに対してオーバーシュート処理を行い、そしてさらに階調補正を行えばよい。
 本発明は上述した実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的手段を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 本発明は、液晶表示装置を初めとする各種表示装置に好適に使用することができる。
 1      液晶表示装置(表示装置)
 2      表示パネル
 5      表示コントローラ
 51c    オーバーシュート処理部
 51d    ΔVd補正部
 GL     ゲートバスライン
 SL     ソースバスライン
 P      絵素
 Vcom   コモン電極電位

Claims (18)

  1.  アクティブマトリクス型の表示装置であって、
     自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行うことを特徴とする表示装置。
  2.  上記補正量は、上記各コラムの位置に対応した引き込み電圧の大きさに対応していることを特徴とする請求項1に記載の表示装置。
  3.  各絵素に供給するデータ信号の極性は、1フレームごとに反転することを特徴とする請求項1または2に記載の表示装置。
  4.  上記データ信号に変換される前の階調データは、表示ドライバに供給される前の階調データであることを特徴とする請求項1から3までのいずれか1項に記載の表示装置。
  5.  各ゲートバスラインに、上記各ゲートバスラインの両端からゲートパルスを供給することを特徴とする請求項1から4までのいずれか1項に記載の表示装置。
  6.  各ゲートバスラインに、全ての上記ゲートバスラインに対する所定の片端からゲートパルスを供給することを特徴とする請求項1から4までのいずれか1項に記載の表示装置。
  7.  上記オーバーシュート量を、上記オーバーシュート量に関する情報を格納した第1のルックアップテーブルを参照して設定することを特徴とする請求項1から6までのいずれか1項に記載の表示装置。
  8.  上記補正量を、上記補正量に関する情報を格納した第2のルックアップテーブルを参照して設定することを特徴とする請求項1から7までのいずれか1項に記載の表示装置。
  9.  上記第2のルックアップテーブルは、一部の上記コラムの位置に対応した上記補正量に関する情報を格納しており、
     上記一部の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を読み込んで上記補正量を設定し、
     他の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を用いた補間演算により上記補正量を求めて設定することを特徴とする請求項8に記載の表示装置。
  10.  アクティブマトリクス型の表示装置を駆動する表示装置の駆動方法であって、
     自フレームのデータ信号に変換される前の階調データに対して、上記自フレームよりも前の所定のフレームの上記階調データと上記自フレームの上記階調データとに少なくとも基づいたオーバーシュート量を有するようにデータ変換処理するオーバーシュート処理を行い、上記自フレームの上記階調データに上記オーバーシュート処理が行われて得られたオーバーシュート処理後階調データに対して、表示パネル上のデータ信号を供給する各コラムの位置に対応した補正量で階調補正を行うことを特徴とする表示装置の駆動方法。
  11.  上記補正量は、上記各コラムの位置に対応した引き込み電圧の大きさに対応していることを特徴とする請求項10に記載の表示装置の駆動方法。
  12.  各絵素に供給するデータ信号の極性は、1フレームごとに反転することを特徴とする請求項10または11に記載の表示装置の駆動方法。
  13.  上記データ信号に変換される前の階調データは、表示ドライバに供給される前の階調データであることを特徴とする請求項10から12までのいずれか1項に記載の表示装置の駆動方法。
  14.  各ゲートバスラインに、上記各ゲートバスラインの両端からゲートパルスを供給することを特徴とする請求項10から13までのいずれか1項に記載の表示装置の駆動方法。
  15.  各ゲートバスラインに、全ての上記ゲートバスラインに対する所定の片端からゲートパルスを供給することを特徴とする請求項10から13までのいずれか1項に記載の表示装置の駆動方法。
  16.  上記オーバーシュート量を、上記オーバーシュート量に関する情報を格納した第1のルックアップテーブルを参照して設定することを特徴とする請求項10から15までのいずれか1項に記載の表示装置の駆動方法。
  17.  上記補正量を、上記補正量に関する情報を格納した第2のルックアップテーブルを参照して設定することを特徴とする請求項10から16までのいずれか1項に記載の表示装置の駆動方法。
  18.  上記第2のルックアップテーブルは、一部の上記コラムの位置に対応した上記補正量に関する情報を格納しており、
     上記一部の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を読み込んで上記補正量を設定し、
     他の上記コラムの位置に対応した上記オーバーシュート処理後階調データに対しては、上記第2のルックアップテーブルに格納された上記補正量に関する情報を用いた補間演算により上記補正量を求めて設定することを特徴とする請求項17に記載の表示装置の駆動方法。
PCT/JP2009/065341 2009-01-30 2009-09-02 表示装置および表示装置の駆動方法 WO2010087051A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
BRPI0924202A BRPI0924202A2 (pt) 2009-01-30 2009-09-02 dispositivo de vídeo e método para controlar o mesmo
CN200980148774.6A CN102239516A (zh) 2009-01-30 2009-09-02 显示装置和显示装置的驱动方法
RU2011125515/07A RU2487425C2 (ru) 2009-01-30 2009-09-02 Устройство отображения и способ управления устройством отображения
US12/998,833 US20110234625A1 (en) 2009-01-30 2009-09-02 Display device and method for driving same
JP2010548367A JPWO2010087051A1 (ja) 2009-01-30 2009-09-02 表示装置および表示装置の駆動方法
EP09839240A EP2385515A1 (en) 2009-01-30 2009-09-02 Display device and display device driving method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2009020790 2009-01-30
JP2009-020790 2009-01-30

Publications (1)

Publication Number Publication Date
WO2010087051A1 true WO2010087051A1 (ja) 2010-08-05

Family

ID=42395319

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/065341 WO2010087051A1 (ja) 2009-01-30 2009-09-02 表示装置および表示装置の駆動方法

Country Status (7)

Country Link
US (1) US20110234625A1 (ja)
EP (1) EP2385515A1 (ja)
JP (1) JPWO2010087051A1 (ja)
CN (1) CN102239516A (ja)
BR (1) BRPI0924202A2 (ja)
RU (1) RU2487425C2 (ja)
WO (1) WO2010087051A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120229523A1 (en) * 2011-03-10 2012-09-13 Panasonic Liquid Crystal Display Co., Ltd. Liquid crystal display device
WO2013011744A1 (ja) * 2011-07-15 2013-01-24 シャープ株式会社 液晶表示装置およびその駆動方法

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101607293B1 (ko) * 2010-01-08 2016-03-30 삼성디스플레이 주식회사 데이터 처리 방법 및 이를 수행하기 위한 표시 장치
JP2014130336A (ja) * 2012-11-30 2014-07-10 Semiconductor Energy Lab Co Ltd 表示装置
KR20140126202A (ko) * 2013-04-22 2014-10-30 삼성디스플레이 주식회사 표시 패널 구동부, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
CN106157870B (zh) * 2014-11-18 2019-04-02 深圳市华星光电技术有限公司 显示参数的调整方法、装置及液晶显示系统
US10553174B2 (en) * 2015-08-27 2020-02-04 Sharp Kabushiki Kaisha Display device and power supply control method therefor
CN106898323B (zh) * 2017-04-07 2019-06-07 深圳市华星光电技术有限公司 一种液晶面板及其灰阶电压补偿方法、及其驱动电路
JP2020008711A (ja) * 2018-07-06 2020-01-16 堺ディスプレイプロダクト株式会社 表示装置
CN109658885B (zh) 2018-12-13 2020-05-26 惠科股份有限公司 一种显示装置及其驱动方法
CN110189726A (zh) * 2019-07-02 2019-08-30 南京中电熊猫平板显示科技有限公司 一种液晶显示面板以及改善液晶显示面板动态画面拖尾的方法
KR20210012089A (ko) * 2019-07-23 2021-02-03 삼성디스플레이 주식회사 표시 장치의 오버드라이빙 데이터 획득 방법, 표시 장치의 구동 방법, 및 표시 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07134572A (ja) 1993-11-11 1995-05-23 Nec Corp アクティブマトリクス型液晶表示装置の駆動回路
JP2002123209A (ja) 2000-10-17 2002-04-26 Matsushita Electric Ind Co Ltd 表示装置および映像信号補正装置
JP2002251170A (ja) 2001-02-23 2002-09-06 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004294540A (ja) * 2003-03-25 2004-10-21 Sanyo Electric Co Ltd 投写型映像表示装置、投写型映像表示装置における光偏向装置および直視型映像表示装置
JP2006030834A (ja) * 2004-07-21 2006-02-02 International Display Technology Kk オーバードライブ制御法による駆動方法及びその方法を用いた液晶ディスプレイ
WO2008065773A1 (fr) * 2006-11-29 2008-06-05 Sharp Kabushiki Kaisha Appareil d'affichage à cristaux liquides, dispositif de commande d'appareil d'affichage à cristaux liquides, pilote de source d'appareil d'affichage à cristaux liquides et contrôleur d'appareil d'affichage à cristaux liquides

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2089941C1 (ru) * 1992-08-04 1997-09-10 Олег Валентинович Голосной Панель жидкокристаллического дисплея и способ управления ею
RU2122242C1 (ru) * 1993-02-02 1998-11-20 Олег Валентинович Голосной Панель жидкокристаллического дисплея (пжкд) и способ ее управления
US5854627A (en) * 1994-11-11 1998-12-29 Hitachi, Ltd. TFT liquid crystal display device having a grayscale voltage generation circuit comprising the lowest power consumption resistive strings
EP1237138A1 (en) * 1999-09-17 2002-09-04 Matsushita Electric Industrial Co., Ltd. Image display device
US7129918B2 (en) * 2000-03-10 2006-10-31 Semiconductor Energy Laboratory Co., Ltd. Electronic device and method of driving electronic device
US20020030647A1 (en) * 2000-06-06 2002-03-14 Michael Hack Uniform active matrix oled displays
KR100477986B1 (ko) * 2002-04-12 2005-03-23 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 이의 구동방법
JP2008107369A (ja) * 2005-02-01 2008-05-08 Sharp Corp 液晶表示装置および液晶表示駆動回路
TWI301603B (en) * 2005-09-02 2008-10-01 Au Optronics Corp Driving system and method for liquid crystal display
FR2894369B1 (fr) * 2005-12-07 2008-07-18 Thales Sa Procede d'adressage ameliore pour un afficheur matriciel a cristaux liquides
US7768490B2 (en) * 2006-07-28 2010-08-03 Chunghwa Picture Tubes, Ltd. Common voltage compensation device, liquid crystal display, and driving method thereof
JP4369953B2 (ja) * 2006-12-06 2009-11-25 株式会社 日立ディスプレイズ 画像補正方法及び画像表示装置
JP2008292705A (ja) * 2007-05-23 2008-12-04 Sharp Corp 表示パネルおよび表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07134572A (ja) 1993-11-11 1995-05-23 Nec Corp アクティブマトリクス型液晶表示装置の駆動回路
JP2002123209A (ja) 2000-10-17 2002-04-26 Matsushita Electric Ind Co Ltd 表示装置および映像信号補正装置
JP2002251170A (ja) 2001-02-23 2002-09-06 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2004294540A (ja) * 2003-03-25 2004-10-21 Sanyo Electric Co Ltd 投写型映像表示装置、投写型映像表示装置における光偏向装置および直視型映像表示装置
JP2006030834A (ja) * 2004-07-21 2006-02-02 International Display Technology Kk オーバードライブ制御法による駆動方法及びその方法を用いた液晶ディスプレイ
WO2008065773A1 (fr) * 2006-11-29 2008-06-05 Sharp Kabushiki Kaisha Appareil d'affichage à cristaux liquides, dispositif de commande d'appareil d'affichage à cristaux liquides, pilote de source d'appareil d'affichage à cristaux liquides et contrôleur d'appareil d'affichage à cristaux liquides

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
"Series Advanced Display Technologies 2 - Color Liquid Crystal Display", 25 June 2001, KYORITSU SHUPPAN COL, LTD., pages: 247 - 248

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120229523A1 (en) * 2011-03-10 2012-09-13 Panasonic Liquid Crystal Display Co., Ltd. Liquid crystal display device
US9251749B2 (en) * 2011-03-10 2016-02-02 Panasonic Liquid Crystal Display Co., Ltd. Liquid crystal display device with grey-scale voltage correction
WO2013011744A1 (ja) * 2011-07-15 2013-01-24 シャープ株式会社 液晶表示装置およびその駆動方法
US9286845B2 (en) 2011-07-15 2016-03-15 Sharp Kabushiki Kaisha Liquid crystal display device and method of driving the same

Also Published As

Publication number Publication date
BRPI0924202A2 (pt) 2016-01-19
RU2487425C2 (ru) 2013-07-10
US20110234625A1 (en) 2011-09-29
RU2011125515A (ru) 2012-12-27
JPWO2010087051A1 (ja) 2012-07-26
EP2385515A1 (en) 2011-11-09
CN102239516A (zh) 2011-11-09

Similar Documents

Publication Publication Date Title
WO2010087051A1 (ja) 表示装置および表示装置の駆動方法
US8698850B2 (en) Display device and method for driving same
US7808472B2 (en) Liquid crystal display and driving method thereof
US8232946B2 (en) Liquid crystal display and driving method thereof
KR100748840B1 (ko) 액정표시장치와 그 구동방법
US9910329B2 (en) Liquid crystal display device for cancelling out ripples generated the common electrode
WO2010106713A1 (ja) 液晶表示装置およびその駆動方法
KR101657023B1 (ko) 표시 장치 및 그 구동 방법
US20130293526A1 (en) Display device and method of operating the same
KR102099281B1 (ko) 액정 표시 장치 및 그 구동 방법
JPH0981089A (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JP2008003546A (ja) 液晶パネル、液晶表示装置及びその駆動方法
KR20020059220A (ko) 액정표시장치 및 그 구동제어방법
JP2015018064A (ja) 表示装置
KR20130084811A (ko) 표시 패널 및 이의 구동 방법
KR101874106B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP4639702B2 (ja) 液晶表示装置及び液晶表示装置の駆動方法
WO2009133906A1 (ja) 映像信号線駆動回路および液晶表示装置
KR100496543B1 (ko) 액정 표시 장치 및 그 구동 방법
WO2016171069A1 (ja) 表示制御装置、液晶表示装置、表示制御プログラム及び記録媒体
KR20120089081A (ko) 액정 표시 장치, 영상 신호 보정 장치 및 영상 신호 보정 방법
WO2013015209A1 (ja) 液晶表示装置
JP2008233283A (ja) 液晶表示装置およびその駆動方法
WO2009128281A1 (ja) 液晶表示装置の駆動回路
JP5418388B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200980148774.6

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09839240

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2010548367

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 3751/CHENP/2011

Country of ref document: IN

Ref document number: 2009839240

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 12998833

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 2011125515

Country of ref document: RU

NENP Non-entry into the national phase

Ref country code: DE

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: PI0924202

Country of ref document: BR

ENP Entry into the national phase

Ref document number: PI0924202

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20110727