TW201630190A - 鰭式場效電晶體元件的形成方法 - Google Patents
鰭式場效電晶體元件的形成方法 Download PDFInfo
- Publication number
- TW201630190A TW201630190A TW105113411A TW105113411A TW201630190A TW 201630190 A TW201630190 A TW 201630190A TW 105113411 A TW105113411 A TW 105113411A TW 105113411 A TW105113411 A TW 105113411A TW 201630190 A TW201630190 A TW 201630190A
- Authority
- TW
- Taiwan
- Prior art keywords
- fin
- semiconductor material
- forming
- trench isolation
- shallow trench
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 37
- 239000000463 material Substances 0.000 claims abstract description 160
- 239000004065 semiconductor Substances 0.000 claims abstract description 160
- 238000002955 isolation Methods 0.000 claims abstract description 48
- 239000000758 substrate Substances 0.000 claims abstract description 28
- 238000005530 etching Methods 0.000 claims abstract description 19
- 230000005669 field effect Effects 0.000 claims description 37
- 125000006850 spacer group Chemical group 0.000 claims description 5
- 239000000126 substance Substances 0.000 claims description 3
- 238000007517 polishing process Methods 0.000 claims description 2
- 229910052732 germanium Inorganic materials 0.000 description 7
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 7
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 6
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 6
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 4
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 4
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 4
- 229910044991 metal oxide Inorganic materials 0.000 description 4
- 150000004706 metal oxides Chemical class 0.000 description 4
- 229910000673 Indium arsenide Inorganic materials 0.000 description 3
- 229910001362 Ta alloys Inorganic materials 0.000 description 3
- KRKNYBCHXYNGOX-UHFFFAOYSA-N citric acid Chemical compound OC(=O)CC(O)(C(O)=O)CC(O)=O KRKNYBCHXYNGOX-UHFFFAOYSA-N 0.000 description 3
- IXCSERBJSXMMFS-UHFFFAOYSA-N hcl hcl Chemical compound Cl.Cl IXCSERBJSXMMFS-UHFFFAOYSA-N 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- 229910005542 GaSb Inorganic materials 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- OAKJQQAXSVQMHS-UHFFFAOYSA-N Hydrazine Chemical compound NN OAKJQQAXSVQMHS-UHFFFAOYSA-N 0.000 description 2
- NBIIXXVUZAFLBC-UHFFFAOYSA-N Phosphoric acid Chemical compound OP(O)(O)=O NBIIXXVUZAFLBC-UHFFFAOYSA-N 0.000 description 2
- VTGARNNDLOTBET-UHFFFAOYSA-N gallium antimonide Chemical compound [Sb]#[Ga] VTGARNNDLOTBET-UHFFFAOYSA-N 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- VHUUQVKOLVNVRT-UHFFFAOYSA-N Ammonium hydroxide Chemical compound [NH4+].[OH-] VHUUQVKOLVNVRT-UHFFFAOYSA-N 0.000 description 1
- 229910000929 Ru alloy Inorganic materials 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- 229910000147 aluminium phosphate Inorganic materials 0.000 description 1
- 239000000908 ammonium hydroxide Substances 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H01L29/41791—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76232—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials of trenches having a shape other than rectangular or V-shape, e.g. rounded corners, oblique or rounded trench walls
-
- H01L21/823821—
-
- H01L27/0886—
-
- H01L27/0924—
-
- H01L29/0649—
-
- H01L29/36—
-
- H01L29/4236—
-
- H01L29/66795—
-
- H01L29/6681—
-
- H01L29/785—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:於一基底上形成一第一半導體材料;於上述基底上及上述第一半導體材料之一較低部分上形成一淺溝槽絕緣區;沿著上述第一半導體材料之一較上部分之側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述第一半導體材料之上述較上部分以形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
Description
本發明是有關於半導體元件及其製法,且特別是有關於鰭式場效電晶體元件及其製法。
半導體元件用於大量的電子元件之中,例如電腦、手機、及其他。半導體元件包括積體電路,其形成於半導體晶圓之上,其藉著於半導體晶圓上沉積許多形式之材料薄膜,並將材料薄膜圖案化以形成積體電路。積體電路包括場效電晶體(field-effect transistors,FETs),例如金氧半(MOS)電晶體。
半導體工業的目標之一為持續縮小個別場效電晶體之尺寸與增進其速度。為了達成這些目標,將於先進的電晶體技術節點中使用鰭式場效電晶體(FinFETs)或多重閘極電晶體(multiple gate transistors)。例如,鰭式場效電晶體不僅增進表面的密度,還增進對通道區之閘極控制。
致力於增加互補式金氧半導體(CMOS)及金氧半場效電晶體(MOSFET)元件之效能及減少其能量損耗,半導體工業已採用高載子移動率之半導體作為電晶體通道以取代矽。半導體工業還已促進基底絕緣(substrate isolation)技術之發展,其例如透過絕緣層上覆矽(SOI)及異質結構元件
(heterostructure devices),其可增進關閉狀態(off-state)的性質。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:於一基底上形成一第一半導體材料;於上述基底上及上述第一半導體材料之一較低部分上形成一淺溝槽絕緣區;沿著上述第一半導體材料之一較上部分之側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述第一半導體材料之上述較上部分以形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:提供一基底,具有被一淺溝槽隔離區圍繞的一突出部;移除上述突出部,形成被上述淺溝槽隔離區圍繞的一凹陷;在上述凹陷形成一第一半導體材料;移除部分的上述淺溝槽隔離區,暴露出上述第一半導體材料的一較上部分的側壁;沿著上述側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述第一半導體材料之上述較上部分而以上述第二半導體材料形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:提供一第一半導體材料,其被一淺溝槽隔離區圍繞;在上述第一半導體材料上形成一硬遮罩;移除部分的上述淺溝槽隔離區,暴露出上述第一半導體材料的一較上部分的側壁;沿著上述側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述硬遮罩與上述第一半導體材料之上述較上部
分而以上述第二半導體材料形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
10‧‧‧鰭結構
12‧‧‧鰭式場效電晶體元件
14‧‧‧淺溝槽絕緣區
16‧‧‧基底
18、20‧‧‧頂表面
22‧‧‧凹陷
24‧‧‧半導體材料
26‧‧‧頂表面
28‧‧‧硬遮罩
30‧‧‧側壁
32‧‧‧較上部分
34‧‧‧半導體材料
36、38‧‧‧鰭
40‧‧‧凹陷
42‧‧‧寬度
44‧‧‧底表面
46‧‧‧高度
48‧‧‧寬度
52‧‧‧硬遮罩層
54‧‧‧閘極層
56‧‧‧間隙壁
58‧‧‧源極/汲極接觸
60‧‧‧方法
62、64、66、68‧‧‧步驟
第1a-1h圖顯示根據一實施例之鰭式場效電晶體元件的鰭結構之製程剖面圖。
第2圖顯示根據一實施例使用第1圖之製程所形成之鰭結構的剖面圖。
第3a-3i圖顯示根據一實施例形成第2圖之鰭結構的製程剖面圖。
第4a-4f圖顯示根據一實施例形成第2圖之鰭結構的製程剖面圖。
第5a-5g圖顯示根據實施例使用第1a-1h、3a-3i、或4a-4f圖所述之製程其中之一形成鰭式場效電晶體元件的製程立體圖。
第6圖顯示根據一實施例形成第2圖之鰭結構的方法流程圖。
以下將詳細說明本發明實施例之製作與使用方式。然應注意的是,本揭露書提供許多可供應用的發明概念,其可以多種特定型式實施。文中所舉例討論之特定實施例僅為製造與使用本發明之特定方式,非用以限制本發明之範圍。此外,本揭露書可能於許多實施例重複使用標號及/或文字。此重複僅為了簡化與清楚化,不代表所討論之不同實施例之間必
然有關聯。再者,當述及一第一材料層位於一第二材料層上或之上時,包括第一材料層與第二材料層直接接觸或間隔有一或更多其他材料層之情形。為了簡單與清楚化,許多結構可能會繪成不同的尺寸。
此揭露書將以較佳實施例鰭式場效電晶體(FinFET)金氧半導體(MOS)為例作說明。然而,本發明亦可應用至其他積體電路、電子結構、及其相似物。
第1a-1h圖顯示根據一實施例之鰭式場效電晶體元件12(其顯示於第5g圖中)的鰭結構(fin structure)10(其顯示於第2圖中)之製程剖面圖。以下將更完整地解釋,鰭結構10藉著加倍鰭密度(fin density)及增進基底絕緣(substrate isolation)而使得鰭式場效電晶體元件12具有強化的電晶體效能及改進的能量損耗。採用鰭結構10之鰭式場效電晶體元件12確實提供了優秀的效能、短通道效應(short channel effect)、及所需的關閉狀態漏電流控制(off-state leakage control)。此外,在此所揭露之使用鰭結構10而形成之鰭式場效電晶體元件12增加了閘極控制面積,且在不需增加元件之佔據面積的情形下減少閘極在鰭式場效電晶體元件12中之寬度。
現請參照第1a圖,形成圍繞基底16之淺溝槽絕緣(STI)區14。在一實施例中,淺溝槽絕緣區14形成自二氧化矽或其他適合的介電材料。在一實施例中,基底16為矽或其他適合的半導體材料。如所顯示,基底16一般朝上突出於部分的淺溝槽絕緣區14之間。此外,基底16之頂表面18及淺溝槽絕緣區14之頂表面20一般為共平面。
現請參照第1b圖,藉著蝕刻移除基底16之較上部分以形成凹陷22。接著,在第1c圖中,於凹陷22中形成第一半導體材料24(亦稱為材料A)。在一實施例中,第一半導體材料24係磊晶成長於凹陷22之中。在一實施例中,在凹陷22中填充第一半導體材料24之後,進行化學機械研磨(CMP)製程以將第一半導體材料24之頂表面26及相鄰之淺溝槽絕緣區14之頂表面20光滑化。
在一實施例中,第一半導體材料24為鍺(Ge)、磷化銦(InP)、砷化鎵銦(InGaAs)、砷化銦(InAs)、銻化鎵(GaSb)、或矽鍺(SiGe)。在一實施例中,第一半導體材料24為第四族、第三-五族、或第二-六族之半導體材料。在一實施例中,第一半導體材料24為矽鍺之合金,其分子式為Si1-xGex(其中,1>x>0)。
請參照第1d圖,於第一半導體材料24上形成硬遮罩28。在一實施例中,硬遮罩28形成自氮化矽或其他適合的遮罩材料。一旦沉積了硬遮罩,可進行微影製程以將硬遮罩如第1d圖所示般圖案化。接著,淺溝槽絕緣區14之較上部分藉由硬遮罩而被選擇性蝕刻,如第1e圖所示。如第1e圖所示,第一半導體材料24之較上部分32的相對側壁30現已露出。
現請參照第1f圖,於第一半導體材料24之側壁30上形成第二半導體材料34(亦稱為材料B)。在一實施例中,第二半導體材料34係沿著第一半導體材料24之側壁30磊晶成長。如所示,第二半導體材料34坐落且突出於淺溝槽絕緣區14之上。由於未移除硬遮罩28,因此第二半導體材料34不會成長
或形成於第一半導體材料24之頂表面26之上。
在第二半導體材料34設置於第一半導體材料24之側壁30上之後,可移除硬遮罩28,如第1g圖所示。在一實施例中,硬遮罩28是在不侵害相鄰之第二半導體材料34及淺溝槽絕緣區14的情形下移除。接著,進行選擇性蝕刻以移除第一半導體材料24之較上部分32(第1e圖),如第1h圖所示。如第1h圖所示,在蝕刻移除第一半導體材料24之後,第二半導體材料24形成整體鰭結構10之第一鰭36及第二鰭38。
第一鰭36及第二鰭38一般係設置於淺溝槽絕緣區14上且與之直接接觸,並具有凹陷40夾置於其間。此外,在一實施例中,第一鰭36與第二鰭38間隔有第一半導體材料24之寬度42。仍參照第1h圖,第一半導體材料24之頂表面26及/或淺溝槽絕緣區14之頂表面20一般係與第一鰭36及第二鰭38的底表面44共平面。在一實施例中,第一半導體材料24之頂表面26可設置於淺溝槽絕緣區14之頂表面20的垂直下方。如所示,第一鰭36及第二鰭38垂直突出於第一半導體材料24之頂表面。在一實施例中,第一半導體材料24係經摻雜以抑制或避免透過第一半導體材料24而傳導。
在一實施例中,當第一半導體材料24為鍺(Ge)時,第二半導體材料34為矽。在這樣的實施例中,可使用鹽酸(HCl)溶液以非常高的選擇比蝕刻移除鍺。在一實施例中,當第一半導體材料24為磷化銦(InP)時,第二半導體材料34為砷化銦鎵(InGaAs)。在這樣的實施例中,可使用鹽酸(HCl)溶液以非常高的選擇比蝕刻移除磷化銦。
在一實施例中,當第一半導體材料24為砷化銦鎵時,第二半導體材料34為磷化銦。在這樣的實施例中,可使用磷酸及過氧化氫(H3PO4+H2O2)溶液以非常高的選擇比蝕刻移除砷化銦鎵。在一實施例中,當第一半導體材料24為砷化銦時,第二半導體材料34為銻化鎵(GaSb)。在這樣的實施例中,可使用檸檬酸及過氧化氫(C6H8O7+H2O2)溶液以非常高的選擇比蝕刻移除砷化銦。
在一實施例中,當第一半導體材料24為銻化鎵時,第二半導體材料34為砷化銦。在這樣的實施例中,可使用氫氧化銨(NH4OH)溶液以非常高的選擇比蝕刻移除銻化鎵。在其他實施例中,可能採用其他的組合及其他的蝕刻化合物。在一些實施例中,選擇比可接近或到達百分之百。
在一實施例中,第二半導體材料34為第四族、第三-五族、或第二-六族之半導體材料。在一實施例中,當第一半導體材料24為矽鍺之合金且其分子式為Si1-xGex(其中,1>x>0)時,第二半導體材料34為矽鍺之合金,且其分子式為Si1-yGey(其中,1>y>0),其中x>y。在這樣的實施例中,可使用鹽酸(HCl)溶液以非常高的選擇比蝕刻移除具有Si1-xGex之分子式的矽鍺合金。
現請參照第2圖,在一實施例中,在鰭結構10上之第一鰭36及第二鰭38的高度46可介於約5奈米與約40奈米之間。在一實施例中,第一鰭36及第二鰭38之寬度48可介於約2奈米與約10奈米之間。在一實施例中,第一鰭36及第二鰭38之間的距離50(其通常等於第一半導體材料24之較上部分42的寬
度,如第1h圖所示)可介於約5奈米與約20奈米之間。在其他實施例中亦可能採取其他的尺寸。
第3a-3i圖顯示根據其他實施例形成第2圖之鰭結構的製程剖面圖。在進行如先前所述之第3a-3c圖的步驟之後,將第一半導體材料24凹陷化,且形成硬遮罩層52,如第3d圖所示。接著,如第3e圖所示,進行化學機械研磨製程以產生硬遮罩28,其埋於淺溝槽絕緣區14之中。接著,可如前所述進行第3f-3i圖之步驟。
第4a-4f圖顯示根據其他實施例形成鰭式場效電晶體元件之鰭結構的製程剖面圖。如第4a圖所示,於基底16上毯覆式成長或沉積第一半導體材料24。接著,蝕刻移除第一半導體材料24之一部分並以淺溝槽絕緣區14取代之,如第4b圖所示。在第4b圖中,亦蝕刻第一半導體材料24以提供於其上形成硬遮罩28所需之空間。接著,可如前所述進行第4c-4f圖之步驟。
第5a-5g圖顯示根據實施例使用第1a-1h、3a-3i、或4a-4f圖所述之製程其中之一形成鰭結構10以形成之鰭式場效電晶體元件的製程立體圖。如第5a圖所示,已於第一材料24(其由淺溝槽絕緣區14所圍繞)上形成硬遮罩28。之後,在第5b圖中,移除淺溝槽絕緣區14之較上部分以露出第一半導體材料24之側壁30。顯然,硬遮罩28仍存在。接著,如第5c圖所示,於側壁30及淺溝槽絕緣區14上磊晶成長第二半導體材料34。
一旦形成了第二半導體材料34,硬遮罩28及第一半導體材料24之較上部分(即,第一半導體材料24之設置於淺溝槽絕緣區14上的部分)可接著移除而留下鰭結構10。如上所
述,第一半導體材料24相對於第二半導體材料34被選擇性移除。如第5d圖所示,移除第一半導體材料24之較上部分會留下第一鰭36及第二鰭38,其彼此間隔有一距離,相等於第一半導體材料24之寬度。第一鰭36及第二鰭38係形成自第二半導體材料34。
如第5e圖所示,於一部分的淺溝槽絕緣區14、第一鰭36、第一半導體材料24之頂表面26、第二鰭38、及淺溝槽絕緣區14之另一部分上形成閘極層54。如第5f-5g圖所示,形成間隙壁(spacer)56及源極/汲極接觸(source/drain contact)58。為了簡化圖式,僅其中一間隙壁56及其中一源極/汲極接觸58顯示於第5g圖中。然而,本領域人士當可明瞭附加的間隙壁56及附加的源極/汲極接觸58可於鰭式場效電晶體元件12中形成及採用。在一實施例中,源極/汲極接觸58係透過磊晶成長製程而形成。
現請參照第6圖,提供了一種形成鰭式場效電晶體元件的方法60。在步驟62中,於基底上形成第一半導體材料24。在步驟64中,於基底16及第一半導體材料24之較下部分上形成淺溝槽絕緣區14。在步驟66中,沿著第一半導體材料24之較上部分32的側壁30磊晶成長第二半導體材料34。在步驟68中,選擇性蝕刻移除第一半導體材料24之較上部分以形成第一鰭36及第二鰭38,其彼此間隔有一距離,等同於第一半導體材料24之寬度。
本發明一實施例提供一種鰭式場效電晶體元件之鰭結構,包括:一基底;一第一半導體材料,設置於上述基底
之上;一淺溝槽絕緣區,設置於上述基底之上,且形成於第一半導體材料之相對側上;以及一第二半導體材料,形成出設置於上述淺溝槽絕緣區上之一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
本發明一實施例提供一鰭式場效電晶體元件,包括:一基底;一第一半導體材料,設置於上述基底之上;一淺溝槽絕緣區,設置於上述基底之上,且形成於第一半導體材料之相對側上;一第二半導體材料,形成出設置於上述淺溝槽絕緣區上之一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度;以及一閘極層,形成於上述第一鰭及上述第二鰭之上,上述第一半導體材料之一頂表面設置於上述第一鰭與上述第二鰭之間。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:於一基底上形成一第一半導體材料;於上述基底上及上述第一半導體材料之一較低部分上形成一淺溝槽絕緣區;沿著上述第一半導體材料之一較上部分之側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述第一半導體材料之上述較上部分以形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:提供一基底,具有被一淺溝槽隔離區圍繞的一突出部;移除上述突出部,形成被上述淺溝槽隔離區圍繞的一凹陷;在上述凹陷形成一第一半導體材料;移除部分的上述淺溝槽隔離區,暴露出上述第一半導體材料的一較上部分的側
壁;沿著上述側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述第一半導體材料之上述較上部分而以上述第二半導體材料形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
本發明一實施例提供一種鰭式場效電晶體元件的形成方法,包括:提供一第一半導體材料,其被一淺溝槽隔離區圍繞;在上述第一半導體材料上形成一硬遮罩;移除部分的上述淺溝槽隔離區,暴露出上述第一半導體材料的一較上部分的側壁;沿著上述側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除上述硬遮罩與上述第一半導體材料之上述較上部分而以上述第二半導體材料形成一第一鰭及一第二鰭,上述第一鰭與上述第二鰭彼此間隔有上述第一半導體材料之一寬度。
雖然本發明已以數個較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作任意之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
60‧‧‧方法
62、64、66、68‧‧‧步驟
Claims (10)
- 一種鰭式場效電晶體元件的形成方法,包括:於一基底上形成一第一半導體材料;於該基底上及該第一半導體材料之一較低部分上形成一淺溝槽絕緣區;沿著該第一半導體材料之一較上部分之側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除該第一半導體材料之該較上部分以形成一第一鰭及一第二鰭,該第一鰭與該第二鰭彼此間隔有該第一半導體材料之一寬度。
- 如申請專利範圍第1項所述之鰭式場效電晶體元件的形成方法,更包括在磊晶成長該第二半導體材料之前,於該第一半導體材料之一頂表面上形成一硬遮罩。
- 如申請專利範圍第1項所述之鰭式場效電晶體元件的形成方法,更包括在該第一鰭上、該第一鰭與該第二鰭之間的該第一半導體材料的一頂表面上及該第二鰭上形成一閘極層。
- 一種鰭式場效電晶體元件的形成方法,包括:提供一基底,具有被一淺溝槽隔離區圍繞的一突出部;移除該突出部,形成被該淺溝槽隔離區圍繞的一凹陷;在該凹陷形成一第一半導體材料;移除部分的該淺溝槽隔離區,暴露出該第一半導體材料的一較上部分的側壁;沿著該側壁磊晶成長一第二半導體材料;以及 選擇性蝕刻移除該第一半導體材料之該較上部分而以該第二半導體材料形成一第一鰭及一第二鰭,該第一鰭與該第二鰭彼此間隔有該第一半導體材料之一寬度。
- 如申請專利範圍第4項所述之鰭式場效電晶體元件的形成方法,更包括:在該第一鰭的第一部分上與該第二鰭的第一部分上、且在該第一鰭與該第二鰭之間的該第一半導體材料的第一部分上,形成一閘極層。
- 如申請專利範圍第4項所述之鰭式場效電晶體元件的形成方法,更包含:在移除部分的該淺溝槽隔離區之前,在該第一半導體材料之一頂表面上及該淺溝槽隔離區之一頂表面上形成一硬遮罩層;將該硬遮罩層圖形化,在該第一半導體材料之該頂表面上留下該硬遮罩層,成為一硬遮罩。
- 如申請專利範圍第4項所述之鰭式場效電晶體元件的形成方法,更包含:在移除部分的該淺溝槽隔離區之前,將第一半導體材料凹陷化,使該第一半導體材料之一頂表面低於該淺溝槽隔離區之一頂表面;形成一硬遮罩層,其覆蓋該第一半導體材料之該頂表面上及該淺溝槽隔離區之該頂表面;以及進行化學機械研磨製程,移除原覆蓋該淺溝槽隔離區之該硬遮罩層,在該第一半導體材料之該頂表面上留下該 硬遮罩層,成為一硬遮罩。
- 一種鰭式場效電晶體元件的形成方法,包括:提供一第一半導體材料,其被一淺溝槽隔離區圍繞;在該第一半導體材料上形成一硬遮罩;移除部分的該淺溝槽隔離區,暴露出該第一半導體材料的一較上部分的側壁;沿著該側壁磊晶成長一第二半導體材料;以及選擇性蝕刻移除該硬遮罩與該第一半導體材料之該較上部分而以該第二半導體材料形成一第一鰭及一第二鰭,該第一鰭與該第二鰭彼此間隔有該第一半導體材料之一寬度。
- 如申請專利範圍第8項所述之鰭式場效電晶體元件的形成方法,更包括:在該第一鰭的第一部分上與該第二鰭的第一部分上、且在該第一鰭與該第二鰭之間的該第一半導體材料的第一部分上,形成一閘極層。
- 如申請專利範圍第9項所述之鰭式場效電晶體元件的形成方法,更包括:形成一間隙壁,其從該閘極層的一側壁延伸至該第一鰭的第一部分以外的第二部分上與該第二鰭的第一部分以外的第二部分上,且插入該第一鰭的第二部分與該第二鰭的第二部分之間;以及形成一源極/汲極接觸,其在該第一鰭的第一部分及第二部分以外的剩餘部分上、該第二鰭的第一部分及第二 部分以外的剩餘部分上,且插入該第一鰭的剩餘部分與該第二鰭的剩餘部分之間。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/431,727 US8987835B2 (en) | 2012-03-27 | 2012-03-27 | FinFET with a buried semiconductor material between two fins |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201630190A true TW201630190A (zh) | 2016-08-16 |
TWI594435B TWI594435B (zh) | 2017-08-01 |
Family
ID=49154845
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW105113411A TWI594435B (zh) | 2012-03-27 | 2012-12-07 | 鰭式場效電晶體元件的形成方法 |
TW101146010A TWI540727B (zh) | 2012-03-27 | 2012-12-07 | 鰭式場效電晶體元件之鰭結構、鰭式場效電晶體元件 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW101146010A TWI540727B (zh) | 2012-03-27 | 2012-12-07 | 鰭式場效電晶體元件之鰭結構、鰭式場效電晶體元件 |
Country Status (5)
Country | Link |
---|---|
US (4) | US8987835B2 (zh) |
KR (2) | KR20130109920A (zh) |
CN (1) | CN103367440B (zh) |
DE (1) | DE102013100857B4 (zh) |
TW (2) | TWI594435B (zh) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9142400B1 (en) | 2012-07-17 | 2015-09-22 | Stc.Unm | Method of making a heteroepitaxial layer on a seed area |
US9293587B2 (en) | 2013-07-23 | 2016-03-22 | Globalfoundries Inc. | Forming embedded source and drain regions to prevent bottom leakage in a dielectrically isolated fin field effect transistor (FinFET) device |
US9761449B2 (en) * | 2013-12-30 | 2017-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gap filling materials and methods |
US9224841B2 (en) | 2014-01-23 | 2015-12-29 | Globalfoundries Inc. | Semiconductor fins on a trench isolation region in a bulk semiconductor substrate and a method of forming the semiconductor fins |
US9508713B2 (en) * | 2014-03-05 | 2016-11-29 | International Business Machines Corporation | Densely spaced fins for semiconductor fin field effect transistors |
FR3023058B1 (fr) * | 2014-06-30 | 2017-09-29 | Commissariat Energie Atomique | Procede de realisation d'un dispositif microelectronique |
CN105355576B (zh) * | 2014-08-19 | 2018-06-01 | 中国科学院微电子研究所 | 一种沟道替换工艺的监测方法 |
CN105448844B (zh) * | 2014-08-26 | 2018-09-07 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
CN105448696B (zh) * | 2014-08-26 | 2018-09-07 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
US9847329B2 (en) * | 2014-09-04 | 2017-12-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure of fin feature and method of making same |
US9601377B2 (en) * | 2014-10-17 | 2017-03-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET formation process and structure |
US9553172B2 (en) * | 2015-02-11 | 2017-01-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and structure for FinFET devices |
US9583626B2 (en) * | 2015-04-29 | 2017-02-28 | International Business Machines Corporation | Silicon germanium alloy fins with reduced defects |
WO2016209253A1 (en) * | 2015-06-26 | 2016-12-29 | Intel Corporation | Transistor fin formation via cladding on sacrifical core |
KR102352157B1 (ko) | 2015-09-01 | 2022-01-17 | 삼성전자주식회사 | 집적회로 소자 |
US9595599B1 (en) * | 2015-10-06 | 2017-03-14 | International Business Machines Corporation | Dielectric isolated SiGe fin on bulk substrate |
KR102323943B1 (ko) | 2015-10-21 | 2021-11-08 | 삼성전자주식회사 | 반도체 장치 제조 방법 |
US9455314B1 (en) | 2016-02-05 | 2016-09-27 | International Business Machines Corporation | Y-FET with self-aligned punch-through-stop (PTS) doping |
US9953883B2 (en) | 2016-04-11 | 2018-04-24 | Samsung Electronics Co., Ltd. | Semiconductor device including a field effect transistor and method for manufacturing the same |
US9704859B1 (en) * | 2016-05-06 | 2017-07-11 | International Business Machines Corporation | Forming semiconductor fins with self-aligned patterning |
WO2018004700A1 (en) | 2016-07-01 | 2018-01-04 | Intel Corporation | Transistors with metal source and drain contacts including a heusler alloy |
EP3300117B1 (en) | 2016-09-22 | 2024-07-17 | IMEC vzw | Method for manufacturing a high aspect ratio channel semiconductor device |
US10062577B1 (en) | 2017-07-11 | 2018-08-28 | United Microelectronics Corp. | Method of fabricating III-V fin structures and semiconductor device with III-V fin structures |
KR102466356B1 (ko) | 2017-08-30 | 2022-11-15 | 삼성전자주식회사 | 반도체 소자 및 그 제조방법 |
US11557658B2 (en) * | 2017-12-27 | 2023-01-17 | Intel Corporation | Transistors with high density channel semiconductor over dielectric material |
US11049774B2 (en) | 2019-07-18 | 2021-06-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid source drain regions formed based on same Fin and methods forming same |
Family Cites Families (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6664582B2 (en) * | 2002-04-12 | 2003-12-16 | International Business Machines Corporation | Fin memory cell and method of fabrication |
US7078299B2 (en) * | 2003-09-03 | 2006-07-18 | Advanced Micro Devices, Inc. | Formation of finFET using a sidewall epitaxial layer |
US6970373B2 (en) | 2003-10-02 | 2005-11-29 | Intel Corporation | Method and apparatus for improving stability of a 6T CMOS SRAM cell |
KR100578130B1 (ko) * | 2003-10-14 | 2006-05-10 | 삼성전자주식회사 | 핀 전계효과 트랜지스터를 위한 다중 실리콘 핀 및 그형성 방법 |
JPWO2005122272A1 (ja) * | 2004-06-08 | 2008-04-10 | 日本電気株式会社 | 歪みシリコンチャネル層を有するmis型電界効果トランジスタ |
JP4945072B2 (ja) * | 2004-11-09 | 2012-06-06 | 株式会社東芝 | 半導体装置及びその製造方法 |
US7960791B2 (en) * | 2005-06-24 | 2011-06-14 | International Business Machines Corporation | Dense pitch bulk FinFET process by selective EPI and etch |
US7638381B2 (en) * | 2005-10-07 | 2009-12-29 | International Business Machines Corporation | Methods for fabricating a semiconductor structure using a mandrel and semiconductor structures formed thereby |
US7462538B2 (en) * | 2005-11-15 | 2008-12-09 | Infineon Technologies Ag | Methods of manufacturing multiple gate CMOS transistors having different gate dielectric materials |
US7264743B2 (en) * | 2006-01-23 | 2007-09-04 | Lam Research Corporation | Fin structure formation |
JP4490927B2 (ja) | 2006-01-24 | 2010-06-30 | 株式会社東芝 | 半導体装置 |
JP5211471B2 (ja) * | 2006-11-29 | 2013-06-12 | 富士通株式会社 | 化合物半導体装置及びその製造方法 |
US8017463B2 (en) * | 2006-12-29 | 2011-09-13 | Intel Corporation | Expitaxial fabrication of fins for FinFET devices |
US7923337B2 (en) | 2007-06-20 | 2011-04-12 | International Business Machines Corporation | Fin field effect transistor devices with self-aligned source and drain regions |
US7879659B2 (en) * | 2007-07-17 | 2011-02-01 | Micron Technology, Inc. | Methods of fabricating semiconductor devices including dual fin structures |
US20090020792A1 (en) * | 2007-07-18 | 2009-01-22 | Rafael Rios | Isolated tri-gate transistor fabricated on bulk substrate |
JP2009032955A (ja) * | 2007-07-27 | 2009-02-12 | Toshiba Corp | 半導体装置、およびその製造方法 |
FR2932788A1 (fr) * | 2008-06-23 | 2009-12-25 | Commissariat Energie Atomique | Procede de fabrication d'un composant electromecanique mems / nems. |
KR101002131B1 (ko) * | 2008-07-29 | 2010-12-16 | 주식회사 동부하이텍 | 이미지센서 및 그 제조방법 |
US9008212B2 (en) * | 2008-08-07 | 2015-04-14 | Trex Enterprises Corp. | High data rate millimeter wave radio |
US8116121B2 (en) * | 2009-03-06 | 2012-02-14 | Kabushiki Kaisha Toshiba | Semiconductor device and manufacturing methods with using non-planar type of transistors |
CN101853882B (zh) * | 2009-04-01 | 2016-03-23 | 台湾积体电路制造股份有限公司 | 具有改进的开关电流比的高迁移率多面栅晶体管 |
CN102104058B (zh) * | 2009-12-16 | 2012-12-12 | 中国科学院微电子研究所 | 半导体材料鳍片 |
US8362572B2 (en) | 2010-02-09 | 2013-01-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Lower parasitic capacitance FinFET |
US8395195B2 (en) * | 2010-02-09 | 2013-03-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bottom-notched SiGe FinFET formation using condensation |
US8361907B2 (en) * | 2010-05-10 | 2013-01-29 | International Business Machines Corporation | Directionally etched nanowire field effect transistors |
JP2012235059A (ja) * | 2011-05-09 | 2012-11-29 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
US9761666B2 (en) * | 2011-06-16 | 2017-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained channel field effect transistor |
JP5713837B2 (ja) * | 2011-08-10 | 2015-05-07 | 株式会社東芝 | 半導体装置の製造方法 |
US8604518B2 (en) * | 2011-11-30 | 2013-12-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Split-channel transistor and methods for forming the same |
US8698199B2 (en) * | 2012-01-11 | 2014-04-15 | United Microelectronics Corp. | FinFET structure |
US9583398B2 (en) * | 2012-06-29 | 2017-02-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit having FinFETS with different fin profiles |
US8768271B1 (en) * | 2012-12-19 | 2014-07-01 | Intel Corporation | Group III-N transistors on nanoscale template structures |
US8716156B1 (en) * | 2013-02-01 | 2014-05-06 | Globalfoundries Inc. | Methods of forming fins for a FinFET semiconductor device using a mandrel oxidation process |
US9076842B2 (en) * | 2013-08-27 | 2015-07-07 | Globalfoundries Inc. | Fin pitch scaling and active layer isolation |
US9373706B2 (en) * | 2014-01-24 | 2016-06-21 | Samsung Electronics Co., Ltd. | Methods of forming semiconductor devices, including forming a semiconductor material on a fin, and related semiconductor devices |
US9142418B1 (en) * | 2014-05-19 | 2015-09-22 | Globalfoundries Inc. | Double/multiple fin structure for FinFET devices |
-
2012
- 2012-03-27 US US13/431,727 patent/US8987835B2/en active Active
- 2012-09-25 CN CN201210362410.1A patent/CN103367440B/zh active Active
- 2012-12-07 TW TW105113411A patent/TWI594435B/zh active
- 2012-12-07 TW TW101146010A patent/TWI540727B/zh active
- 2012-12-20 KR KR1020120149490A patent/KR20130109920A/ko active Application Filing
-
2013
- 2013-01-29 DE DE102013100857.7A patent/DE102013100857B4/de active Active
-
2015
- 2015-01-23 US US14/604,401 patent/US9502541B2/en active Active
- 2015-07-17 KR KR1020150101520A patent/KR101633225B1/ko active IP Right Grant
-
2016
- 2016-11-21 US US15/357,839 patent/US10164031B2/en active Active
-
2018
- 2018-12-18 US US16/223,204 patent/US10510853B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
TWI594435B (zh) | 2017-08-01 |
KR20150091027A (ko) | 2015-08-07 |
KR20130109920A (ko) | 2013-10-08 |
US20190131413A1 (en) | 2019-05-02 |
TW201340321A (zh) | 2013-10-01 |
DE102013100857A1 (de) | 2013-10-02 |
US20150132920A1 (en) | 2015-05-14 |
TWI540727B (zh) | 2016-07-01 |
CN103367440A (zh) | 2013-10-23 |
CN103367440B (zh) | 2016-06-08 |
US10510853B2 (en) | 2019-12-17 |
DE102013100857B4 (de) | 2020-10-01 |
US20170069728A1 (en) | 2017-03-09 |
KR101633225B1 (ko) | 2016-06-23 |
US9502541B2 (en) | 2016-11-22 |
US8987835B2 (en) | 2015-03-24 |
US10164031B2 (en) | 2018-12-25 |
US20130256759A1 (en) | 2013-10-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI594435B (zh) | 鰭式場效電晶體元件的形成方法 | |
US8889497B2 (en) | Semiconductor devices and methods of manufacture thereof | |
KR101637679B1 (ko) | Fⅰnfet을 형성하기 위한 메커니즘들을 포함하는 반도체 디바이스및 그 형성 방법 | |
US8716156B1 (en) | Methods of forming fins for a FinFET semiconductor device using a mandrel oxidation process | |
US8377779B1 (en) | Methods of manufacturing semiconductor devices and transistors | |
US20180006063A1 (en) | Semiconductor device and finfet transistor | |
TWI598947B (zh) | 製造半導體裝置的方法及半導體場效電晶體裝置 | |
TW201431087A (zh) | 鰭型場效電晶體與半導體裝置之製造方法 | |
US11037837B2 (en) | Epitaxial source/drain and methods of forming same | |
US11776961B2 (en) | Semiconductor device and manufacturing method thereof for selectively etching dummy fins | |
US12009262B2 (en) | Semiconductor device having planar transistor and FinFET | |
CN107591436B (zh) | 鳍式场效应管及其形成方法 | |
CN108807179B (zh) | 半导体结构及其形成方法 | |
US9875944B2 (en) | Method to improve HCI performance for FinFET | |
US9966468B2 (en) | Semiconductor device having reverse U-shaped epitaxial layer and method for fabricating the same | |
CN108962823B (zh) | 半导体制造方法及半导体装置 |