Изобретение относитс к св зи н может использоватьс в аппаратуре передачи н приема избирательного вызова. Известно адаптивное вызывное устройство, содержащее последовательно соединенные переключатель , преобразователь сигнала, блок синхронизации и дешифратор, последовательно соединенные блок сравнени и интегратор, выход которого подключен ко входу блока индика1ши и к первому входу элемента ИЛИ. а также управл ющий регистр, дел1ггель частоты и бистабильный элемент, выход которого подключен к первому входу элемента И, при этом выходы преобразовател сигнала и дешифратора подключены ко входам блока сравнени , выход управл ющего регистра подключе к другому входу дешифратора и ко входу переключател , первый выход блока синхронизации подключен к первому входу делител частоты, первый выход которого подключен к второму входу элемента И, выход элемента И подключен ко второму входу элемента ИЛИ, а выход элемента сброса к другому входу интегратора QОднако известное устройство имеет сравнительно невысокое быстродействие. Цель изобретени - повышение быстродействи . Указанна цель достигаетс тем, что в известном устройствевторой выход блока синхронизации подключен к первому входу бистабильного элемента, выход элемента ИЛИ ко второму входу делител частоты, второй выход которого подключен ко входу управл ющего регистра, третий выход делител частоты через элемент сброса подключен ко второму входу бистабильного элемента, а другой выход интегратора - к третьему входу делител частоты. На чертеже приведена структурна электрическа схема предлагаемого устройства. Адаптивное вызывное устройство содержит переключатель I, преобразователь 2 сигнала, блок 3 синхронизации, блок 4 сравнени , интегратор 5, блок 6 индикации, дешифратор 7, элемент ИЛИ 8, делитель Ч часюгы. управ.шющий регистр 10, элемент 11 copiva, Гиктзйи.чьный элемент 12 и элемент И . 3 Устройство работает cnez:iyromHM образом. Информационные последовательности всех каналов многоканальной системы св зи, вызывные сигналы в которой представлены в виде кодовых последовательностей двух тональ ных частот, с помощью переключател 1 поочередно подключаетс ко входу преобразовател 2, формирующего в соответствии с поступающей информацией определенные импульсные последовательности.Сформированные импульсные последовательности поступают на один из двух входов блока 4 к на вход блок 3,который вырабатывает тактовые импульсы дл дешифратора 7 и исходные импульсы дл делител 9, Управление работой переключа1тел 1 и смен кодовых последовательностей, за1шсашо 1х в дешифраторе 7 (каждому каналу соответствует сво кодова последовательность), обеспечиваетс с помощью управл ющего регистра 10, тактовые импульсЬ д которого формируютс с.помощью делител 9. В устройстве примен етс С1шхронный спосо обработки сигналов. При этом используетс метод фазировани по рабочим импульсам, заключающийс в том, что блок 3 выдел ет из всего nOtOKa информаЕЩИ моменты смены пол рности рабочих импульсов и формирует в указанные моменты времен импульсы синхронизации . Эти импульсы обеспечивают подстройку фазы тактовь1х импульсов дешифратора 7. Кроме того, импульсы синхронизации поступают на вход бистабильногб элемента 12 и перевод т его в другое состо ние. Так как формирование импульсов синхронизащи происходит только в моменты смены пол рности рабочих импульсов, то при наличии в анализируемом канале помех (шумовых или посторонних ) и отсутствии вызывных сигналов импульсы синхронизации с выхода блока 3 не поступают, и бистабильный элемент 12 находи с в одном и том же устойчивом состо нии (исключение составл ют только помехн, струк тура которых конгруэнтна структуре вызывны сигналов,-однако веро тность по влени таких помех по сравнению с шумовыми достаточно мала).This invention relates to a communication that can be used in transmission equipment and selective call reception. An adaptive ringing device is known that contains a switch connected in series, a signal converter, a synchronization unit and a decoder, a comparison unit connected in series and an integrator whose output is connected to the input of the indicator unit and to the first input of the OR element. as well as a control register, a frequency divider and a bistable element, the output of which is connected to the first input of the element I, the outputs of the signal converter and the decoder are connected to the inputs of the comparison unit, the output of the control register is connected to another input of the decoder and to the input of the switch, the first output the synchronization unit is connected to the first input of the frequency divider, the first output of which is connected to the second input of the AND element, the output of the AND element is connected to the second input of the OR element, and the output of the reset element to another input integrator QOdnako known apparatus has a relatively low speed. The purpose of the invention is to increase speed. This goal is achieved by the fact that in a known device the second output of the synchronization unit is connected to the first input of the bistable element, the output of the OR element to the second input of the frequency divider, the second output of which is connected to the input of the control register, the third output of the frequency divider is connected via the reset element to the second input of the bistable element, and the other output of the integrator - to the third input of the frequency divider. The drawing shows a structural electrical circuit of the proposed device. The adaptive ringing device contains a switch I, a signal converter 2, a synchronization unit 3, a comparison unit 4, an integrator 5, an indication unit 6, a decoder 7, an OR element 8, a divider. control register 10, copiva element 11, giktyy.chys element 12 and the element And. 3 The device works in a cnez: iyromHM manner. Information sequences of all channels of a multichannel communication system, in which the ringing signals are represented as code sequences of two tone frequencies, are alternately connected to the input of converter 2, which forms certain pulse sequences according to the incoming information. The generated pulse sequences are sent to one from two inputs of block 4 to input block 3, which produces clock pulses for the decoder 7 and source pulses for the divider 9, the control of the operation of the switch 1 and the shifts of the code sequences, 1 x 1 in the decoder 7 (each channel has its own code sequence), is provided by the control register 10, the clock pulses of which are formed using the divider 9. The device uses a C1 clock signal processing method. In this case, the method of phasing according to working pulses is used, which means that unit 3 extracts the moments of polarity change of working pulses from the entire nOtOKA information and generates synchronization pulses at the specified times. These pulses provide an adjustment of the clock phase of the pulses of the decoder 7. In addition, the synchronization pulses arrive at the input of the bistable element 12 and translate it into another state. Since synchronization pulses are generated only at the moments of polarity change of working pulses, if there are noises (noise or extraneous) in the analyzed channel and no ringing signals, the synchronization pulses from the output of block 3 do not arrive, and the bistable element 12 is found in the same volume the same steady state (the only exception is interference, the structure of which is congruent to the structure of ringing signals, however, the probability of the occurrence of such interference as compared to noise is rather small).
Напр жение бистабильного элемента 12, состо ние которого в данном случае определ етс отсутствием импульсов синхронизации, прикладываетс к первому входу элемента И 13, на второй вход которого поступают импульсы с первого выхода делител 9. Поступление их .производитс через промежутки времени t(n+l)t( где п - максимальное количество следующих подр д импульсов одной пол рности в вызывных командах устройства; t - длительность одного импульса.The voltage of the bistable element 12, the state of which in this case is determined by the absence of synchronization pulses, is applied to the first input of the element AND 13, to the second input of which pulses are received from the first output of the divider 9. They arrive at intervals of t (n + l ) t (where n is the maximum number of the next additional pulses of the same polarity in the device calling commands; t is the duration of one pulse.