SU590860A1 - Device for synchronization of pseudonoise signals - Google Patents
Device for synchronization of pseudonoise signalsInfo
- Publication number
- SU590860A1 SU590860A1 SU762366009A SU2366009A SU590860A1 SU 590860 A1 SU590860 A1 SU 590860A1 SU 762366009 A SU762366009 A SU 762366009A SU 2366009 A SU2366009 A SU 2366009A SU 590860 A1 SU590860 A1 SU 590860A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- switch
- unit
- counter
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к радиотехнике и может использоватьс в приемных устройствах систем радиосв зи.The invention relates to radio engineering and can be used in receiving devices of radio communication systems.
Известно устройство стихронизации псевдошумовых сигналов, содержащее последовательно соединенные реплающий блок и блок запрета, второй вход которого соединен с генератором временных интервалов, последовательно соединенные блок задержки, блок выделени тактовой частоты, регистр сдвига, сумматор, переключатель, выход которого соединен с решающим блоком и вторым входом регистра сдвига, причем выход блока запрета соединен с соответствующими входами переключател непосредственно и через счетчик загрузки, второй вход которого соединен с блоком выделени тактовой частоты, а другой выход блока задержки подключен к другому входу переключател 1.A pseudo-noise signaling device is known, comprising a serially connected replicating unit and an inhibiting unit, the second input of which is connected to a time interval generator, the series-connected delaying unit, a clock selection unit, a shift register, an adder, a switch, the output of which is connected to the decision unit and the second input shift register, and the output of the prohibition block is connected to the corresponding inputs of the switch directly and through the load counter, the second input of which is connected n from the clock extracting unit, and the other output of the delay unit is connected to the other input of switch 1.
Однако известное устройство характеризуетс недостаточной точностью синхроннзании и большой потребл емой мощностью.However, the known device is characterized by insufficient synchronization accuracy and high power consumption.
Цель изобретени -повыщение точности синхронизации и уменьщение потребл емой мощности.The purpose of the invention is to improve the timing accuracy and reduce power consumption.
Дл этого в устройство синхронизации Псевдошумовых сигналю-в, содержащее последовательно соединенные рещающий блок н блок запрета, второй вход которого соединен с генератором временных интервалов, последова2To do this, a pseudo-noise signal-in synchronization device, containing a serially connected decisive unit and a prohibition unit, the second input of which is connected to a time interval generator, sequentially
тельно соединенные блок задержки, блок выделени тактовой частоты, регистр сдвига, сумматор, переключатель, выход которого соединен с рещающим блоком и вторым входом регистра сдвига, причем выход блока запрета соединен с соответствующими входами переключател непосредственно и через счетчик загрузки, второй вход которого соединен с блоком выделени тактовой частоты, а другойthe delay block, the clock selection block, the shift register, the adder, the switch, the output of which is connected to the decisive block and the second input of the shift register, the output of the prohibition block connected to the corresponding inputs of the switch directly and through the load counter, the second input of which is connected to the block clock selection and the other
выход блока задержки подключен к другому входу переключател , введ.ены последовательно соединенные элемент совпадени , элемент НЕ, элемент И и исполнительный счетчик, второй вход которого соединен с выходомthe output of the delay unit is connected to another input of the switch, the matching element, the element NOT, the element AND and the execution counter are inputted in series, the second input of which is connected to the output
блока выделени тактовой частоты, а выход- с дополнительным входом переключател , причем выход сумматора соединен с входом элемента совпадени , выход которого соединен с третьим входом исполнительного счетчика , а дополнительный выход переключател подключен к второму входу элемента И, при этом другой выход блока задержки соединен с вторым входом элемента совпадени . На чертеже изображена структурна электрическа схема предлагаемого устройства.the clock selection unit and the output with the additional input of the switch, the output of the adder is connected to the input of the coincidence element, the output of which is connected to the third input of the execution counter, and the additional output of the switch is connected to the second input of the AND element, while the other output of the delay block is connected to the second input of the match item. The drawing shows a structural electrical circuit of the proposed device.
Устройство синхронизации псевдошумовых сигналов содержит последовательно соединенные решающий блок 1 и блок 2 запрета, второй вход которого соединен с генераторомA device for synchronizing pseudo-noise signals contains a serially connected decision unit 1 and a prohibition unit 2, the second input of which is connected to a generator
3 временных интервалов, последовательно3 time intervals, sequentially
соединенные блок 4 задержки,, блок 5 выделени тактовой частоты, регистр 6 сдвига, сумматор 7, переключатель 8, выход которого соединен с решающим блоком 1 и вторым входом регистра 6 сдвига, причем выход блока 2 запрета соединен с соответствующими входами переключател 8 непосредственно и через счетчик 9 загрузки, второй вход которого соединен с блоком 5 выделени тактовой частоты, а другой выход блока 4 задержки подключен к другому входу переключател 8, последовательно соединенные элемент 10 совпадени , элемент НЕ И, элемент И 12 и исполнительный счетчик 13, второй вход которого соединен с выходом блока 5 выделени тактовой частоты, а выход - с дополнительным входом переключател 8, причем выход сумматора 7 соединен с входом элемента 10 совпадени , выход которого соединен с третьим входом исполнительного счетчика 13, а дополнительный выход переключател 8 подключен к второму входу элемента И 12, при этом другой выход блока 4 задержки соединен с вторым входом элемента 10 совпадени .connected delay block 4 ,, clock allocation block 5, shift register 6, adder 7, switch 8, the output of which is connected to the decision block 1 and the second input of shift register 6, and the output of block 2 of the ban is connected to the corresponding inputs of switch 8 directly and through a load counter 9, the second input of which is connected to a block 5 of the clock frequency, and another output of the delay block 4 is connected to another input of the switch 8, the matching element 10, the AND AND element, And 12 element and the executive the counter 13, the second input of which is connected to the output of the clock-selection unit 5, and the output to the additional input of the switch 8, the output of the adder 7 connected to the input of the coincidence element 10, the output of which is connected to the third input of the executive counter 13, and the additional output of the switch 8 connected to the second input of the element 12, while the other output of the delay unit 4 is connected to the second input of the matching element 10.
Устройство работает следующим образом.The device works as follows.
В начальный момент времени на выходе решающего блока 1 будет низкий уровень напр жени , поэтому первый импульс генератора 3 временных интервалов проходит через блок 2 запрета и устанавливает триггер 14 и управл ющий триггер 15 в нулевое состо ние и производит сброс счетчика 9 загрузки и исполнительного счетчика 13. Так как триггер 15 находитс в состо нии «О, входной сигнал через блок 4 задержки, вентиль 16 и элемент ИЛИ 17 поступает на вход регистра 6 сдвига . Тактовыми импульсами с блока 5 выделени тактовой частоты прин тые символы псевдошумового сигнала продвигаютс в регистр 6 сдвига. Емкость счетчика 9 загрузки выбрана равной числу разр дов регистра 6 сдвига, поэтому когда первый записанный символ в регистре 6 сдвига достигает последнего разр да, на выходе счетчика 9 загрузки по вл етс сигнал переполнени . Этот сигнал перебрасывает триггер 14 в состо ние «1. Сигнал «1 с триггера 14 поступает на вход элемента И 12 и исполнительный счетчик 13 будет открыт дл счета тактовых импульсов, если совпадают символы псевдошумового сигнала на выходе сумматора 7 и на выходе блока 4 задержки. Если же символы не совпадают , то с помощью элемента НЕ 11 и элемента И 12 будет сформирован импульс сброса исполнительного счетчика 13 в нулевое состо ние . Этот импульс формируетс следующим образом.At the initial moment of time at the output of decisive unit 1 there will be a low voltage level, therefore the first impulse of the generator 3 time intervals passes through the prohibition unit 2 and sets the trigger 14 and the control trigger 15 to the zero state and resets the load counter 9 and the execution counter 13 . Since the trigger 15 is in the "O" state, the input signal is through the delay unit 4, the valve 16 and the OR element 17 is fed to the input of the shift register 6. The clock pulses from the clock extracting unit 5 receive the pseudo-noise signal symbols advancing into the shift register 6. The capacity of the load counter 9 is equal to the number of bits of the shift register 6, so when the first written character in the shift register 6 reaches the last bit, an overflow signal appears at the output of the load counter 9. This signal transfers trigger 14 to the state "1. The signal "1 from the trigger 14 is fed to the input element And 12 and the Executive counter 13 will be open for counting clock pulses, if the symbols of the pseudo-noise signal at the output of the adder 7 and the output of the block 4 delay. If the characters do not match, then with the help of the element NOT 11 and the element And 12 a pulse of resetting the actuating counter 13 to the zero state will be formed. This impulse is generated as follows.
На выходе элемента 10 совпадени образуетс сигнал «О, если символы Псевдощзмового сигнала на обоих входах элемента 10 совпадени - имеют одинаковый уровень. При несовпадении импульсов на выходе элемента 10 совпадени формируетс сигнал «1, а па выходе элемента НЕ 11 будет сигнал «О, который через элемент И 12 производпт сброс исполнительного счетчика 13, число разр дов которого определ етс исход из требовани выполнени К реккурентных уравнений и равпо logs (+1)- Если дл прин тых символов сигнала выполн етс К реккурентных уравнений, то исполнительный счетчик 13 подсчитает К импульсов тактовой частоты и на его выходе по вл етс сигнал «1, которыйAt the output of the coincidence element 10, the signal "O" is generated, if the Pseudo-Ps signal symbols on both inputs of the coincidence element 10 are of the same level. If the pulses at the output of element 10 coincide, a signal "1 is formed, and on the output of element 11, there will be a signal" O, which, through element 12, resets the actuating counter 13, the number of bits of which is determined based on the requirement of the recurrent equations logs (+1) - If K of the recurrent equations is satisfied for the received signal symbols, then executive counter 13 counts K of clock pulses and the output of the signal is "1, which
поступает на вход элемента И 18 переключател 8 и формирует на его выходе сигнал «1, который перебрасывает управл ющий триггер 15 в состо ние «1. После этого закрываетс вентиль 16 и О1;крываетс вентильarrives at the input of the element 18 of the switch 8 and generates at its output a signal "1, which transfers the control trigger 15 to the state" 1. Valve 16 and O1 then close; valve closes
19. Далее на вход регистра 6 сдвига поступают символы с выхода сумматора 7, т. е. замыкаетс петл обратиой св зи регистра 6 сдвига и начинает формироватьс опорный сигнал, который сравниваетс с иринимаемьш19. Next, the shift register 6 receives the characters from the output of the adder 7, i.e. the reversing loop of the shift register 6 closes and a reference signal begins to be generated, which is compared with
сигналом в решающем блоке 1. Если фазы формируемого и принимаемого псевдошумового сигнала совпадают, на выходе решающего блока 1 по витс сигнал, который запретит прохождение импульсов генератора 3 временпых интервалов и устройство будет находитьс в режиме автономной работы. Если же фазы сигналов не совпадают, па выходе решающего блока 1 сигнала пет и второй импульс с генератора 3 временных интервалов черезsignal in the decision block 1. If the phases of the pseudo-noise signal being formed and received coincide, the output of the decision block 1 shows a signal that prevents the generator from passing 3 time intervals and the device will be in autonomous mode. If the phases of the signals do not coincide, pa of the output of the decision block 1 of the signal pet and the second pulse from the generator of 3 time intervals through
блок 2 запрета переключает устройство в режим записи принимаемых сигналов в регистр 6 сдвига, и вышеописанный процесс повтор етс . Предлагаемое устройство по сравнению сThe prohibition unit 2 switches the device to the recording mode of the received signals in the shift register 6, and the process described above is repeated. The proposed device compared to
известным имеет более точную сппхронизацию и меньшую потребл емую мощность.known has more accurate synchronization and lower power consumption.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762366009A SU590860A1 (en) | 1976-06-01 | 1976-06-01 | Device for synchronization of pseudonoise signals |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762366009A SU590860A1 (en) | 1976-06-01 | 1976-06-01 | Device for synchronization of pseudonoise signals |
Publications (1)
Publication Number | Publication Date |
---|---|
SU590860A1 true SU590860A1 (en) | 1978-01-30 |
Family
ID=20663368
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762366009A SU590860A1 (en) | 1976-06-01 | 1976-06-01 | Device for synchronization of pseudonoise signals |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU590860A1 (en) |
-
1976
- 1976-06-01 SU SU762366009A patent/SU590860A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1053189A (en) | ||
SU590860A1 (en) | Device for synchronization of pseudonoise signals | |
SU907817A1 (en) | Device for evaluating signal | |
SU374594A1 (en) | ALL-UNION 1 "LSHTNO.Sh (kgt-YA / | |
SU544161A1 (en) | Phasing device with cyclic code information transmission equipment | |
SU871322A1 (en) | Device for pulse synchronization | |
SU1140234A2 (en) | Pulse sequence generator | |
SU554628A1 (en) | M-sequence sync device | |
SU463234A1 (en) | Device for dividing cycle time into fractional number of intervals | |
SU1254396A1 (en) | Digital discriminator of phase-shift keyed signal | |
SU1352662A1 (en) | Device for retrieval by delay of combination pseudorandom sequences | |
SU483798A1 (en) | Pseudo-Noise Synchronization Device | |
SU970714A1 (en) | Digital discpiminaior of pseudorandom pulse train | |
SU801289A1 (en) | Cycle-wise synchronization device | |
SU634287A1 (en) | Multichannel digital correlator | |
SU696442A1 (en) | Local extremum determining device | |
SU571917A1 (en) | Method of discriminating errors from pseudo-random test signal in form of m-succession and device for performing same | |
SU684758A1 (en) | Arrangement for synchronizing by cycles | |
SU1356251A1 (en) | Device for separating cycle synchronization signal | |
SU437061A1 (en) | Markov Chain Generator | |
SU1695389A1 (en) | Device for shifting pulses | |
SU1085005A2 (en) | Cyclic synchronization device | |
SU1177920A1 (en) | Device for measuring error factor in digital transmission system | |
SU636809A1 (en) | Multichannel system for transmitting information with time-division multiplexing | |
SU578670A1 (en) | Cyclic synchronization receiver |