SU402852A1 - Устройство регулируемой задержки импульсов - Google Patents
Устройство регулируемой задержки импульсовInfo
- Publication number
- SU402852A1 SU402852A1 SU1702760A SU1702760A SU402852A1 SU 402852 A1 SU402852 A1 SU 402852A1 SU 1702760 A SU1702760 A SU 1702760A SU 1702760 A SU1702760 A SU 1702760A SU 402852 A1 SU402852 A1 SU 402852A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- pulse
- counters
- trigger
- clock
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к области электроизмерительной техники и может найти применение , в частности, в цифровых автокореллометрических измерител х низкой частоты.
Известно устройство регулируемой задержки импульсов, содержащее формирователь импульсов , источник тактовых импульсов, коммутатор , счетчики импульсов с цеп ми переноса кода, а также блок управлени и суммирующий триггер.
Недостатком известного устройства вл етс сравнительно низка точность и ограниченный диапазон значений устанавливаемого временного сдвига импульсов.
С целью повышени точности формировани временного сдвига импульсов в предлагаемое устройство дополнительно введены счетчик импульсов и электронный ключ, входы которого соединены соответственно с выходом источника тактовых импульсов, одним из выходов суммирующего триггера и одним из выходов дополнительного счетчика, второй выход которого соединен с соответствующим входом суммирующего триггера, вход дополнительного счетчика соединен с выходом формировател импульсов .
На чертеже приведена функциональна блок-схема предлагаемого устройства.
Дифференцирующий формирователь 1 импульсов и источник 2 тактовых колебаний подключены ко входам коммутатора 3. Выходы коммутатора св заны со входами счетчиков 4i и 42. Входы суммирующего триггера 5 соединены с выходами счетчиков 4i и 4з. Все счетчики содержат цепи переноса кода. Блок унравлени 6 подключен, нанример, к счетчику 4i. Счетчики 42 и 4з св заны между собой цеп ми переноса кода, причем вход счетчика 4з соединен с выходом электронного ключа 7. Три входа этого ключа св заны соответственно с источником 2 тактовых колебаний, суммирующим триггером 5 и дополнительным счетчиком 8, вход которого соединен также с выходом дифференцирующего формировател импульсов 1, а выход - со входом суммирующего триггера 5. (В р де применений оказываетс полезной и св зь ключа 7 с коммутатором 3). Предлагаемое устройство работает следующим образом.
В исходном состо иии коммутатор 3 не пропускает тактовые колебани от источника 2 на счетчик 4, 49 и 4з. Из блока управлени 6 в счетчик 4i переиоситс число т. Счетчики 42, 4з, 8 и триггер 5 установлены в нулевое положенне , ключ 7 закрыт.
Иосле прихода первого сигнального нмпульса в дифференцирующем формирователе 1 вырабатываютс сфазированные игольчатые импульсы с передним и задним фронтамн снгнала соответственно. Первый игольчатый импульс , поступающий ла коммутатор 3, замыкает цепь, св зьтв-ающую йсточпик 2 тактовых колебапл н со счетчи-ками 4i и 49. В результате емкость счетчиков и.ачи11ает заполп тьс; тактовыми колебани ми. Одиовремеино первый игольчатый импульс (соответствующий, дл определенности, иоложительноыу перепаду сигнала) поступает на счегчик 8 и записывает в нем «I. Второй игольчатый импульс, поступающий па коммутатор 3, прекращает постунление тактовых колебаний на счетчик 42 и посредством встроенных в счетчики пепей обеспечивает перезапись имеющегос в счетчике 42 кода в счеичик 4з. Третий и последуюидие нечетные игольчатые импульсы с формировател 1 иоступают на дополнительный счетчик 8, в котором записываетс количество сигнальных и.мпульсов в пачке.
Опусти необходимое врем сдвига, т. е. па момент переполнени счетчика 4, п нем вырабатываетс импульс, перебрасывающий триггер 5 в положение «I. Прн этом формируетс иерепад напр жени , соответствующий началу пачки сдвииутого во времени сигнала. Одиовремеино этот переиад поступает па ключ 7. При условии, что врем сдвига / больше длительиости Тп одиого нмпульса пачки, импульс с выхода суммирующего триггера 5 открывает ключ 7, и тактовые колебани от источиика 2 начинают постуиать иа счетчик 42, осуществл процесс считывани записанного ранее временного шггервала. Дл рабо1ы с очень малым временным сдвигом () можио ввести дополнительиую св зь коммутатора 3 с ключом 7 (на чертеже показана пунктиром ).
При этом перепад напр жени от триггера 5 обеспечивает срабатывание ключа 7 лишь при поступлешш с коммутатора 3 разрешаюпгего потенциала, по вл ющегос после прихода второго игольчатого импульса. После каждого считывапи в счетчик 4з со счетчика 42 по цеп м переноса кода записываетс число, соответствующее длительиости импульса, и
цикл считысапн повтор етс . (Врем переноса кода легко может быть компенсировапо извест ными методами).
Количес1во импульсов считывани опреде .т етс дополнительным счетчиком 8, на который иостунают имиульсы, возникающие при переключении триггера 5 из положени «О в положение «I. Эти импульсы сиисывают ранее записанное в нем число, соответствующее количеству имеульсов заполнени в пачке. По завершении списываии со счетчика 8 иа ключ 7 поступает импульс, запрещающий тактовым колебаии м от источиика 2 проходить иа счетчик 4з. Этот же импульс сбрасывает в нулевое состо ние счетчики 42 и 4з (соответствующа св зь па чертеже показана пунктиром).
Таким образом, предлагаемое устройство обесиечивает сдвиг импульсиого сигнала со скважностью, равной двум.
Дл скважности, произвольно варьируемой в процессе работы (но посто пной в пределах пачки), удваиваетс число счетчиков.
Предмет изобретени
Устройство регулируемой задержки импульсов , содержащее формирователь импульсов и источник тактовых импульсов, подключенные ко входам коммутатора, выходы которого подключепы ко входам счетчиков импульсов с цеп ми переноса кода, а также блок управлени , подключепный, например, к одному счетчику , и сум1мирующий триггер, подключенпый к выходам счетчиков, отличающеес тем, что, с целью повышени точности формироваии временного сдвига импульсов, оно снабжено дополнительным счетчиком импульсов и электронным ключом, входы которого соединены соответственно с выходом источника тактовых импульсов, одним из выходов суммирующего триггера и одним из выходов донолнительного счетчика, второй выход которого соединен с соответствующим входом суммирующего триггера, вход дополнительного счетчика соединен с выходом формировател импульсов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1702760A SU402852A1 (ru) | 1971-10-05 | 1971-10-05 | Устройство регулируемой задержки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1702760A SU402852A1 (ru) | 1971-10-05 | 1971-10-05 | Устройство регулируемой задержки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU402852A1 true SU402852A1 (ru) | 1973-10-19 |
Family
ID=20489537
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1702760A SU402852A1 (ru) | 1971-10-05 | 1971-10-05 | Устройство регулируемой задержки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU402852A1 (ru) |
-
1971
- 1971-10-05 SU SU1702760A patent/SU402852A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU402852A1 (ru) | Устройство регулируемой задержки импульсов | |
US3801917A (en) | Time interval memory device | |
GB1509960A (en) | Device for synchronising clock pulses of a receiver with those of a transmitter in transmitting-receiving equipment | |
SU443452A1 (ru) | Умножитель частоты | |
SU758473A1 (ru) | Умножитель частоты | |
SU504298A1 (ru) | Формирователь импульсов | |
SU422097A1 (ru) | Устройство для измерения временных интервалов | |
SU428578A1 (ru) | Многочастотный селектор | |
SU1238194A1 (ru) | Умножитель частоты | |
SU836756A1 (ru) | Устройство дл умножени частотыСлЕдОВАНи иМпульСОВ | |
SU417896A1 (ru) | ||
SU409145A1 (ru) | Индикатор отклонения частоты | |
SU510786A1 (ru) | Устройство дл умножени двух последовательностей импульсов | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU433498A1 (ru) | Множитк]1ьное устройство ' | |
SU433444A1 (ru) | Цифровой измеритель врегшнш интервалов | |
SU469953A1 (ru) | Интегрирующее устройство дискретного действи | |
SU767972A1 (ru) | Счетчик по модулю три | |
SU489227A1 (ru) | Счетное устройство с переменным коэффициентом делени | |
SU469099A1 (ru) | Цифровой фазометр | |
SU873416A1 (ru) | Делитель частоты следовани импульсов с программным управлением | |
SU523516A1 (ru) | Генератор частотно-импульсного модулированного сигнала | |
SU658772A1 (ru) | Устройство дл формировани фазоманипулированного сигнала | |
SU506868A1 (ru) | Устройство дл определени экстремальных значений случайных сигналов | |
SU497736A1 (ru) | Устройство реверса в корректоре межсимвольных искажений |