SU379051A1 - Преобразователь напряжения в код с сал1оконтролем - Google Patents
Преобразователь напряжения в код с сал1оконтролемInfo
- Publication number
- SU379051A1 SU379051A1 SU1491872A SU1491872A SU379051A1 SU 379051 A1 SU379051 A1 SU 379051A1 SU 1491872 A SU1491872 A SU 1491872A SU 1491872 A SU1491872 A SU 1491872A SU 379051 A1 SU379051 A1 SU 379051A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- code
- input
- output
- outputs
- zero
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к области аналогоцифровых преобразователей управл ющих вычислительиых машин.
Известные преобразователи напр жеии в код с самоконтролем не указывают номер разр да , в котором произошел сбой, кроме того, дл организации контрол используютс дополнительные аналоговые блоки, которые имеют низкую стабильностьЦель изобретени - повышение эффективпости работы устройства.
Это достигаетс тем, что в преобразователь напр жени в код с самоконтролем введен контрольный разр д с контрольным триггером, выходы которого соединены со входами узла сигнализации ошибок, узел сброса, входы которого подключе)1Ы к выходам распределител , а выходы - к входам установки в нуль триггеров регистра кода, сдвиговый регистр, один вход которого соединен в выходом инвертора, другой вход - с выходом блока тактовых импульсов , шифратор и узел блокировки, причем выходы регистра кода и контрольного триггера через клапаны подключены к счетным входам триггеров сдвигового регистра , выходы которого соединены с выходами шифратора; выходы последнего соединены с выходами раснределител , подключенного к узлу сигнализации ошибок непосредственно и входу контрольного триггера через элемент «И, другой вход которого соединен с выходом
инвертора; выход узла сигнализации ошибок подключен к управл ющим входам клапанов и через элемент задержки - к управл юш,ему входу шифратора, входу блока тактовых имиульсов и входу узла блокировки, другой вход которого соединен с выходом нуль-органа, а выход - с управл ющим входом регистра кода.
На чертеже приведена блок-схема устройства .
Преобразователь напр жени в код с самоконтролем содержит:
/ - блок тактовых импульсов;
2- распределитель;
3- «-разр дный регистр кода;
4- преобразователь код - напр жение;
5- нуль-орган;
6- инвертор;
7- контрольный разр д с триггером; 8- элемент
9 - узел сигнализации ошибок, состо щий
из: 10 и /7 - элементов
12- элемента «Р1ЛИ ;
13- узел блокировки;
14и 15 - элементы задержки; J6 - клапаны;
17- (л+1) -разр дный сдвиговой регистр;
18- шифратор;
19- узел сброса.
Преобразователь напр жени в код осущесг в-л ет преобразование входного напр жени Ux в двоичный п-разр дный код по методу поразр дного уравновешивани . Компенсирующее напр жение t//сформируетс преобразователем код-напр жение 4. Характеристика нульоргана 5смеи;ена в сторону y,,.(7.vHa величииу
q
-, где 9 - вес младшего разр да (квант).
Нуль-орган 5 имеет два вы.ходны.х состо ни , «единичное состо ние соответствует
UA- УЛ--Г 7) . а «нулевое - f//,-/ х - , -
Преобразование выполн етс за п тактов, начина со старшего л-го разр да. Цикл преобразовани начинаетс с установки регнстра кода 5 в ис.ходное состо ние. Дл этого перед запуском блока тактовых импульсов / в вычитающий счетчик распределител 2 записываетс число (n-f 1). В каждом J-OM такте выходной импульс распределител 2 устанавливает г единичное состо ние/-ый (/ /1+1-i) триггер регистра кода 5, через узел сброса 19 сбрасывает в нуль /-1 младших разр дов, а также триггер 7 и в зависимости от состо ни нульоргана 5 устанавливает значение предыдущего {/+1) -го разр да.
Контроль правильности преобразовани выполн етс в (п+1)-ом также с помощью одного контрольного разр да. Единичное состо ние нуль-органа 5 после окончани преобразовани свидетельствует об ошибке типа «перебор кода.
Контрольный разр д используетс дл обнаружени ошибок типа «недобор кода. В п-ом такте преобразовани импульс, по вл ющийс на выходе распределител 2, в случае нулевого состо ни нуль-органа 5 через открытый элемент «И 8 устанавливает в единичное состо ние триггер 7.
При отсутствии ошибок типа «перебор кода нуль-органа 5 переходит в единичное состо ние. Триггер 7 в (rt-(-l)-OM также находитс в состо нии , противоположном состо нию нуль-органа 5 в п-ом такте. Услови обнаружени ошибок типа «перебор кода и «недобор кода реализуютс соответственно элементами «И 10 и 11, вход щими в узел сигнализации 9.
Сигнал ошибки формируетс импульсом, вознихающим иа нулевой шине распределител 2
в (л+1)-ом такте. Определение места сбо осуществл етс путем сравнени кода В, полученного в регистре . кода 3, с двоичной последовательностью па выходе нуль-органа 5. Такое сравнение позвол ет указать место, ошибки, возникающей из-за сбо в любом .цифровом блоке преобразовател , а также отличить сбои аналоговых блоков (преобразовател код-нанр жение 4 и нуль-органа ,5). ют Других сбоев. Сбой в любом из блоков приводит в коиечном итоге к неправильной, /установке СОСТОЯ11ИЯ триггеров регистра кода 3.
Предмет изобретен и
Преобразователь напр жени в код с са.гоконтролем , содержащий блок тактовых импульсов , распределитель, регистр кода, преобразователь код-напр жение, нуль-орган, выход которого соединен с инвертором, элемент «И, элемент задержки, клапаны и узел сигнализации ошибок, два входа которого подключены к
выходам нуль-органа и инвертора, отличающийс тем, что, с целью повыщени эффективности работы устройства, в него введены контрольный разр д с контрольным триггером , выходы которого соединены с входами
узла сигнализации ощибок, узел сброса, входы которого подключены к выходам распределител , а выходы-д входам установки в нуль триггеров регистра кода, сдвиговый регистр , один вход которого соединен с выхо
дом инвертора, другой вход -с выходом блока тактовых импульсов, шифратор и узел блокировки , причем выходы регистра кода и контрольного триггера через клапаны подключены к счетным входам триггеров
сдвигового регистра, выходы которого соединены с входами щифратора; выходы последнего соединены с входами распределител , подключенного к узлу сигнализации ошибок непосредственно и входу контрольного триггера
через элемент «И, другой вход которого соединен с выходом инвертора; выход узла сигнализации ошибок подключен к управл юриш входам клапанов и через элемент задержки - к управл ющему входу щифратора , входу блока тактовых импульсов и входу узла блокировки, другой вход которого соединен с выходом нуль-органа, а выход - с управл ющим входом регистра кода,
5 I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1491872A SU379051A1 (ru) | 1970-11-20 | 1970-11-20 | Преобразователь напряжения в код с сал1оконтролем |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1491872A SU379051A1 (ru) | 1970-11-20 | 1970-11-20 | Преобразователь напряжения в код с сал1оконтролем |
Publications (1)
Publication Number | Publication Date |
---|---|
SU379051A1 true SU379051A1 (ru) | 1973-04-18 |
Family
ID=20459811
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1491872A SU379051A1 (ru) | 1970-11-20 | 1970-11-20 | Преобразователь напряжения в код с сал1оконтролем |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU379051A1 (ru) |
-
1970
- 1970-11-20 SU SU1491872A patent/SU379051A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU379051A1 (ru) | Преобразователь напряжения в код с сал1оконтролем | |
SU666645A1 (ru) | Двоичный счетчик с контролем ошибок | |
SU388288A1 (ru) | Всесоюзная | |
SU401006A1 (ru) | Двоичный счетчик импульсов | |
SU368598A1 (ru) | Преобразователь двоично-десятичного кода «12222» в унитарный код | |
SU1513626A1 (ru) | Устройство для преобразования последовательного кода в параллельный 2 | |
SU817718A1 (ru) | Устройство дл контрол р-кодовфибОНАччи | |
SU1732464A1 (ru) | Счетчик импульсов в коде Фибоначчи | |
SU516102A1 (ru) | Устройство дл контрол блока посто нной пам ти | |
SU1474853A1 (ru) | Устройство преобразовани параллельного кода в последовательный | |
SU997038A1 (ru) | Устройство дл контрол параллельного двоичного кода на четность | |
SU370629A1 (ru) | УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД» | |
SU809582A1 (ru) | Счетчик джонсона | |
SU1311021A1 (ru) | Аналого-цифровой преобразователь с самоконтролем | |
SU1247773A1 (ru) | Устройство дл измерени частоты | |
SU1325480A1 (ru) | Устройство дл обнаружени ошибок в параллельном п-разр дном коде | |
SU511719A2 (ru) | Датчик испытательных комбинаций параллельного кода | |
SU902074A1 (ru) | Кольцевой сдвигающий регистр | |
SU491130A1 (ru) | Устройство дл контрол последовательно-соединенных счетчиков | |
SU563713A1 (ru) | Аналого-цифровой преобразователь | |
SU473180A1 (ru) | Устройство дл проверки схем сравнени | |
SU717756A1 (ru) | Устройство дл определени экстремального числа | |
SU813434A1 (ru) | Устройство дл контрол регистраСдВигА | |
SU375795A1 (ru) | Самокорректирующийся триггер со счетным входом на потенциальных элементах «и—не» | |
SU871166A1 (ru) | Устройство дл контрол параллельного двоичного кода на четность |