[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1474853A1 - Устройство преобразовани параллельного кода в последовательный - Google Patents

Устройство преобразовани параллельного кода в последовательный Download PDF

Info

Publication number
SU1474853A1
SU1474853A1 SU874245500A SU4245500A SU1474853A1 SU 1474853 A1 SU1474853 A1 SU 1474853A1 SU 874245500 A SU874245500 A SU 874245500A SU 4245500 A SU4245500 A SU 4245500A SU 1474853 A1 SU1474853 A1 SU 1474853A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inverse
counter
trigger
Prior art date
Application number
SU874245500A
Other languages
English (en)
Inventor
Сергей Анатольевич Абаджиди
Вадим Владиславович Гераськов
Евгений Николаевич Огороднийчук
Виктор Владимирович Харько
Original Assignee
Войсковая часть 67947
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая часть 67947 filed Critical Войсковая часть 67947
Priority to SU874245500A priority Critical patent/SU1474853A1/ru
Application granted granted Critical
Publication of SU1474853A1 publication Critical patent/SU1474853A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Изобретение относитс  к цифровой вычислительной технике. Цель изобретени -повышение надежности устройства. С этой целью в устройство, содержащее регистр 11 сдвига и генератор 14 импульсов, введены элементы И 3-6, элемент И 7 с одним инверсным входом, элемент НЕ 15, элемент ИЛИ 10, два триггера 8,9, счетчик 12 и дешифратор 13. Устройство преобразует П-разр дный параллельный код в последовательный и добавл ет контрольный разр д. Первые П тактовых импульсов с выхода генератора импульсов разрешают последовательное прохождение разр дов входного кода на информационный выход устройства. Одновременно в одном из триггеров формируетс  контрольный разр д, выдача которого производитс  (П+1)-м тактовым импульсом. Управление работой устройства осуществл етс  дешифратором и счетчиком. 1 ил.

Description

ЈЬ sj
00 СЛ
со
Изобретение относитс  к цифровой вычислительной технике и может быть использовано в системах передачи данных по информационным каналам дл  преобразовател  параллельного кода в последовательный.
Цель изобретени  - повышение надежности функционировани  устройства. На чертеже представлена структурна  схема устройства.
Устройство имеет информационные входы 1, управл ющий вход 2, элемен- ты И 3-6, элмент И 7 с одним инверсным входом, триггеры 8 и 9, элемент ИЛИ 10, регистр 11 сдвига, счетник 12, дешифратор 13, генератор 14 импульсов , элемент НЕ 15, информационный 16 и управл ющий 17 выходы устройства .
Устройство npeofгчэовани  парал- лельно кода в последовательный работает следующим образом.
Перед началом работы триггеры 8 и 9 и счетчик 12 наход тс  в нулевом состо нии. На входы 1 устройства поступает N-разр дный параллельный код. На управл ющий вход 2 поступает сигнал запуска устройства. Этот сигнал , проход  через элемент И 5, на
втором входе которого присутствует
сигнал логической 1 с инверсного выхода триггера 9, поступает на вход EWR разрешени  записи регистра 11 сдвигай вход запуска генератора 14 импульсов. Импульсы с выхода ге- нератора 14 импульсов поступают на управл ющий выход 17 устройства. Первым импульсом триггер 9 устанавливаетс  в состо ние логической 1 В результате этого на инверсном Е- входе разрешени  сдвига устанав- ливаетс  логический О, а на входе элемента И 6 - логическа  1, раз- iреша  прохождение через него тактовых импульсов с выхода генератора 1 импульсов.
Через элемент И 7, на инверсном входе которого присутствует логический О с выхода N дешифратора 13, тактовый импульс разрешает прохождение разр дов преобразуемого кода с выхода регистра 11 сдвига через элемент И 3 и, далее, через элемент ИЛИ 10 на информационный выход 16 устройства. При этом в случае передачи единичного разр да триггер 8 мен ет свое состо ние на противоположное .
0
5 0 5
0 5
Инверсным значением тактового импульса с выхода элемента НЕ 15 добавл етс  единица в счетчик 12 и сдвигаетс  код, наход щийс  в регистре 11 сдвига. Счетчик 12 осуществл ет суммирование N + 1 импульсов. Единичные сигналы на выходах N и N + 1 дешифратора 13 определ ютс  соответствующими значени ми на выходах счетчика 12. Число выходов счетчика 12 и входов дешифратора 13 определ етс  по формуле
п 1 + Bo«g-2 N.

Claims (1)

  1. Единичный сигнал с выхода N дешифратора 13 запрещает прохождение тактовых импульсов через элемент И 7 с одним инверсным входом и одновременно поступает на вход элемента И 4. (N ,+ 1)-м тактовым импульсом с выхода генератора 14 импульсов через элемент И 4 разрешаетс  прохождение контрольного разр да с вы-1 хода триггера 8 на информационный выход 16 устройства. Причем дл  контрол  по нечетному или четному числу единичных разр дов передаваемого кода используютс  соответственно инверсный или пр мой выход триггера 8. Единичным сигналом с выхода N + 1 дешифратора 13 блокируетс  выдача тактовых импульсов генератором 14, устанавливаютс  в исходное состо ние триггеры 8 и 9 и счетчик 12. Устройство снова готово к работе . Формула изобретени 
    Устройство преобразовани  параллельного кода 6 последовательный, содержащее регистр сдвига, информационные входы которого  вл ютс  информационным входами устройства, дешифратор , генератор импульсов, отличающеес  тем, что, с целью повышени  надежности функционировани  устройства, в него введены счетчик, первый и второй триггеры, элемент НЕ, элемент ИЛИ, с первого по четвертый элементы И, элемент И с одним инверсным входом, причем выход регистра сдвига соединен с первым входом первого элемента И, второй вход которого подключен к выходу элемента И с одним инверсным входом, а выход - к первому входу элемента ИЛИ и первому входу первого триггера, инверсный выход которого подключен к его второму входу и первому входу второго элемента И,
    выход.которого.соединен с вторым входом элемента ИЛИ, выход которого  вл етс  информационным выходом устройства , управл ющий вход которого соединен с первым входом третьего элемента И, выход которого соединен с первым и вторым управл ющими входами регистра сдвига и входом запуска генератора импульсов, выход которого соединен с первыми входами второго триггера и четвертого элемента И, с вторым входом второго элемента И и  вл етс  управл ющим выходом устройства, инверсный и пр мой выхо- 1ды второго триггера соединены с вто- ;рыми входами соответственно третьего
    4853 4
    и четвертого элементов И, выход последнего из которых подключен к пр мому входу элемента И с одним инверсным входом и через элемент НЕ - к третьему управл ющему входу.регистра сдвига и счетному входу счетчика, выходы которого соединены с соответствующими входами дешифратора, пер- - вый выход которого соединен с треть - им входом второго элемента И и инверсным входом элемента И с одним инверсным входом, а второй выход соединен с входами уставновки счетчика, первого и второго триггеров и входом -блокировки генератора импуль сов.
    10
    15
SU874245500A 1987-05-18 1987-05-18 Устройство преобразовани параллельного кода в последовательный SU1474853A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874245500A SU1474853A1 (ru) 1987-05-18 1987-05-18 Устройство преобразовани параллельного кода в последовательный

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874245500A SU1474853A1 (ru) 1987-05-18 1987-05-18 Устройство преобразовани параллельного кода в последовательный

Publications (1)

Publication Number Publication Date
SU1474853A1 true SU1474853A1 (ru) 1989-04-23

Family

ID=21304444

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874245500A SU1474853A1 (ru) 1987-05-18 1987-05-18 Устройство преобразовани параллельного кода в последовательный

Country Status (1)

Country Link
SU (1) SU1474853A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1119002, кл. Н 03 М 9/00, 1984. Авторское свидетельство СССР № 1275781, кл. н 03 М 9/00, 1985. *

Similar Documents

Publication Publication Date Title
SU1474853A1 (ru) Устройство преобразовани параллельного кода в последовательный
SU1496004A1 (ru) Устройство дл преобразовани дополнительного двоичного кода в знакоразр дный
SU368598A1 (ru) Преобразователь двоично-десятичного кода «12222» в унитарный код
SU1727200A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU679984A1 (ru) Устройство дл контрол регистра сдвига
SU1310834A1 (ru) Устройство дл вывода информации из электронно-вычислительной машины (ЭВМ) в линию св зи
SU1302320A1 (ru) Регистр сдвига
SU1159165A1 (ru) Преобразователь параллельного кода в последовательный
SU1513626A1 (ru) Устройство для преобразования последовательного кода в параллельный 2
SU1427370A1 (ru) Сигнатурный анализатор
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU395988A1 (ru) Десятичный счетчик
SU1309316A1 (ru) Преобразователь параллельного @ -разр дного кода в последовательный
SU1649676A1 (ru) Преобразователь кодов
SU1640828A1 (ru) Преобразователь параллельного кода в последовательный
SU1176454A1 (ru) Кодирующее устройство
SU1022149A2 (ru) Устройство дл сравнени чисел
SU406226A1 (ru) Сдвигающий регистр
SU1345350A1 (ru) Устройство дл изменени пор дка следовани двоичного кода
SU1589399A1 (ru) Преобразователь кодов
SU851394A1 (ru) Преобразователь двоичного кода вдВОичНО-дЕС ТичНый
SU871166A1 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU881731A1 (ru) Шифратор двоично-дес тичного кода
SU1587551A1 (ru) Фотоэлектрическое считывающее устройство