SU1520668A1 - Устройство дл преобразовани последовательного кода в параллельный - Google Patents
Устройство дл преобразовани последовательного кода в параллельный Download PDFInfo
- Publication number
- SU1520668A1 SU1520668A1 SU884431564A SU4431564A SU1520668A1 SU 1520668 A1 SU1520668 A1 SU 1520668A1 SU 884431564 A SU884431564 A SU 884431564A SU 4431564 A SU4431564 A SU 4431564A SU 1520668 A1 SU1520668 A1 SU 1520668A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- shift register
- code
- information
- shift
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Abstract
Изобретение относитс к вычислительной технике, а именно к преобразовател м информации, и может найти применение в системах передачи информации последовательным кодом с последующим преобразованием его в параллельный. Изобретение позвол ет устранить несанкционированные срывы приема информации, за счет чего обеспечиваетс повышение помехоустойчивости устройства. Устройство дл преобразовани последовательного кода в параллельный содержит регистры 1 и 2 сдвига, генератор 3 тактовых импульсов и элементы ИЛИ-НЕ 4 и 5. 1 ил.
Description
СП
IsS
Изобретение относитс к вычисли- тельной технике и может найти применение в системах передачи инфор- нации последовательным кодом с пос- ледующим преобразованием его в параллельный код.
Целью изобретени вл етс повы- шение помехоустойчивости устройства.
На чертеже представлена структур- на схема устройства.
Устройство дл преобразовани последовательного кода в параллельный содержит первый 1 и второй 2 peгиcfpы сдвига, генератор 3 такто- вых импульсов, первый, 4 и второй 5 элементы ИЛИ- НЕ и имеет первый 6 и второй 7 выходы,вход 8 запуска и информационный вход 9.
Устройство работает. следзпоЩим образом.
По входу 8 поступает сигнал, который записьшает 1 в первьюй разр д регистра 1 сдвига, а в ос таль - ные разр ды - О, записьшает инфор- нацию S регистр 2 сдвига, а выходах 6 и 7 устанавливает состо ние 10 и запускает генератор 3 тактовых импульсов, выходныецмпульсы с V которого через элемент ИЛИ-НЕ 5 пос тупают на тактовый вход регистра 1 сдвига. По мере поступлени ; кодовых импульсов произвольной последовате ь ности по входу 9 регистр 1 осуществл ет прием поступающей информации. В случае приема ожидаемых п разр дов последовательного кода без сбо в (п+1)-м .(предпоследнем) и в (п+2) (последнем), разр дах регистра 1 оказываетс записанньм код 10, а на информационных входах регистра 2 устанавлшаютс сигналы С приходом следующего сигнала по входу 8 уровни С1;1гналов, наход щиес на входах регистра 2, переписьюаютс на выходы, и на выходах 6 и 7 по вл етс код 00, свидетельствующий о правильном приеме информации.
Если 33 процессе сдвига I предва рительно записанной в первый разр д регистра 1- сдвига, в последнем происходит сбой типа лишний сдвиг, то 1 перемещаетс с (rt+l)-ro разр да регистра 1 сдвига в (п+2)-й разр д. При этом сигнал 1,. по вившийс в (п+2)-м разр де, через элемент Ш1И-НЕ 5 запрещает дальнейшее прохождение тактовых импульсов на регистр I одвига. Состо ние 1 в
0
о „
5
5
0
(п+2)-м разр де при этом свидетельст вует о сбое лишний сдвиг, а блокировка тактовых импульсов позвол ет сохранить эту информацию, при этом не имеет значени на сколько тактов, произошел лишний сдвиг. На входах регистра 2 сдвига устанавливаютс сигналы 01, которые с приходом сигнала по входу 8 записьшаютс в регистр 2 сдвига и поступают на выходы 6 и 7. Код 01 сигнализирует о сбое лишний сдвиг. При очередной установке регистра 1 сдвига к приему информации блокировка генератора 3 автоматически снимаетс при обнуле- НИИ (п+2)-го разр да регистра 1 сдвига . При сбое типа недостающий сдвиг на один или более тактов опорной частоты 1, предварительно записанна в первый разр д регистра 1 сдвига , на выходах (п+О-го и (п+2)-го разр дов не по вл етс , и на входах регистра 2 сдвига устанавливаетс код 10, который по сигналу с входа 8 записываетс в регистр 2 сдвига, и на выходах 6 и 7 устанавливаетс код 10, сигнализирующий о сбое недостающий сдвиг.
Claims (1)
- Формула изобретениУстройство дл преобразовани последовательного кода в параллельный j содержащее первый регистр сдвига, информационный вход которого вл етс информационным входом устройства, второй регистр сдвига, первый и второй выходы которого вл ютс одноименными выходами устройства, и гене-- ратор тактовых импульсов, вход-- которого объединен с входом установки первого.регистра сдвига, с входом записи второго регистра сдвига и вл етс входом записи устройст1за, о т л и- ч а ю щ ее с тем, что, с целью повышени помехоустойчивости устройства, в него введены элементы ШШ-НЕ выход первого элемента ИЛИ-НЕ соединен с первым информационным.входом второго регистра сдвига, выход генератора тактовых импульсов соединен с первым входом второго злемент.а ШШ-НЕ, выход которого соединен с тактовым входом первого регистра сдвигаj выход предпоследнего разр да которого соединен с первым входом первого элемен та ИПИ-НЕ, выход последнего разр да первого регистра сдвига соединен с515206686вторыми входами первого и второго ционным входом второго регистра элементов ИЛИ-НЕ и с вторым информа- сдвига.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884431564A SU1520668A1 (ru) | 1988-04-04 | 1988-04-04 | Устройство дл преобразовани последовательного кода в параллельный |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884431564A SU1520668A1 (ru) | 1988-04-04 | 1988-04-04 | Устройство дл преобразовани последовательного кода в параллельный |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1520668A1 true SU1520668A1 (ru) | 1989-11-07 |
Family
ID=21377600
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884431564A SU1520668A1 (ru) | 1988-04-04 | 1988-04-04 | Устройство дл преобразовани последовательного кода в параллельный |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1520668A1 (ru) |
-
1988
- 1988-04-04 SU SU884431564A patent/SU1520668A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1305875, кл. Н 03 М 9/00, 1985. Авторское свидетельство СССР №1297234, кл. Н 03 М 9/00, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1520668A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1417193A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1660175A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1081639A2 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1513626A1 (ru) | Устройство для преобразования последовательного кода в параллельный 2 | |
SU1355976A1 (ru) | Устройство дл передачи и приема цифровой информации | |
SU1187253A1 (ru) | Устройство для временной привязки импульсов | |
SU613515A2 (ru) | Устройство дл декодировани циклических кодов | |
SU1181155A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1727200A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1363479A1 (ru) | Устройство дл формировани международного телеграфного кода N2 | |
SU1259494A1 (ru) | Преобразователь кодов | |
SU1174919A1 (ru) | Устройство дл сравнени чисел | |
SU1264206A1 (ru) | Устройство коммутации дл систем многоканального контрол и управлени | |
SU1767701A1 (ru) | Устройство дл кодировани | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
SU1297234A1 (ru) | Устройство дл преобразовани последовательного кода в параллельный | |
SU1124310A1 (ru) | Устройство дл свертки по модулю | |
SU1660193A1 (ru) | Устройство блочной синхронизации | |
SU1156057A1 (ru) | Преобразователь @ -значного двоичного кода в @ -значный | |
SU1607008A1 (ru) | Устройство дл записи цифровой информации | |
SU1580581A1 (ru) | Система передачи двоичной информации | |
SU1658391A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1656685A2 (ru) | Преобразователь последовательного кода в параллельный | |
RU2042276C1 (ru) | Устройство для приема сообщений |