[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1001171A1 - Device for monitoring digital recording-reproducing channel - Google Patents

Device for monitoring digital recording-reproducing channel Download PDF

Info

Publication number
SU1001171A1
SU1001171A1 SU813333271A SU3333271A SU1001171A1 SU 1001171 A1 SU1001171 A1 SU 1001171A1 SU 813333271 A SU813333271 A SU 813333271A SU 3333271 A SU3333271 A SU 3333271A SU 1001171 A1 SU1001171 A1 SU 1001171A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
key
clock
bus
Prior art date
Application number
SU813333271A
Other languages
Russian (ru)
Inventor
Виктор Серафимович Соловьев
Игорь Васильевич Чуманов
Виктор Александрович Пикулин
Михаил Александрович Фаламеев
Original Assignee
Предприятие П/Я А-7162
Предприятие П/Я В-8071
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162, Предприятие П/Я В-8071 filed Critical Предприятие П/Я А-7162
Priority to SU813333271A priority Critical patent/SU1001171A1/en
Application granted granted Critical
Publication of SU1001171A1 publication Critical patent/SU1001171A1/en

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Изобретение относитс  к накоплению информации, а именно к устройствам дл контрол  каналов цифровой магнитной записи-воспроизведени . Известно устройство дл  контрол  канала цифровой магнитной записи-воспроизведени ., содержащее входную шину воспроизведени  псевдослучайной последовательности импульсов соединенную с преобразователем результата воспроизведени  l3 . Известное устройство имеет относительно простую конструкций, однако не позвол ет обеспечить достаточную простоту процесса контрол  канала цифровой магнитной записи-воспроизведени . Известно также устройство дл  кон трол  канала цифровой магнитной запи си-воспроизведени , содержащее входную шину воспроизведени  псевдослучайной последовательности импульсов подключенную к первому входу блока пам ти, входную шину синхроимпульсов воспроизведени , соединенную со счет ным входом счетчика импульсов, блок контрол  синхроимпульсов, выход КОТО рого подсоединен к выходной шине ошибок синхросигнала, логический выделитель ошибок, триггер-, генератор импульсов, регистр сдвига, ключи, входную шину сигнала управлени  и выходную шину сигнала ошибок . Это устройство позвол ет обеспечить относительную простоту процесса контрол  канала цифровой магнитной записи-воспроизведени . Недостаток данного устройства состоит в значительной погрешности контрол  канала цифровой магнитной записи-воспроизведени . Цель изобретени  - уменьшение погрешности контрол  канала цифровой Магнит-ной записи-воспроизведени . Указанна  цель достигаетс  за счет того, что в устройство дл  контрол  канала цифровбй магнитной записи-воспроизведени  введены первый элемент ИЛИ, первый вход которого подсоединен к выходу блока контрол  синхроимпульсов , а второй вход - к входной шине сигнала управлени , соединенной с первым входом триггера, подсоединенного вторым входом к выходу первого ключа и подключенного выходом к первому входу блока контрол  синхроимпульсов , соединенного вторым входом с выходом генератора импульсов , второй элемент ИЛИ, подключенный первым входом к выходу второго ключа, а выходом - к установочному входу счетчика импульсов, первый дополнительный триггер, подсоединенный первЕлм входом к выходу счетчика импульсов, соединенному с первым вхо дом первого ключа, и подключенный вы ходом к второму входу первого ключа и к первому входу второго ключа, соединенного вторым входом с выхо (Дом логического выделител  ошибок, подсоединенным к первому входу треть го ключа, второй дополнительный триг гер , подключенный выходом к второму входу третьего ключа, блок задержки выход которого подсоединен к второму входу блока пам ти, а вход - к выходу третьего ключа, соединенному с выходной шиной сигнала ошибок, инвер тор, подсоединенный входом к выходу блока пам ти, соединенному с первым входом регистра сдвига, и подключенный выходом к третьему входу блока пам ти. При этом выход первого элементЗ . ИЛИ соединен с вторым входом первого дополнительного триггера, с первым входом второго дополнительног триггера и с вторым входом второго. элемента ИЛИ, подсоединенного третьи входом к выходу второго дополнитель.- ного триггера, соединенного вторым входом с выходом первого ключа, а выход блока пам ти подключен к входу логического выделител  ошибок, други входы которого подсоединены к выходам регистра сдвига, подключенного . вторым входом к входной .шине синхроимпульсов воспроизведени , соединенной с третьим входом блока контрол  синхроимпульсов и с четвертым входом блока пам ти. На чертеже показано устройствО дл  контрол  канала цифровой магнитной эаписи-врспроизведени , вариант выполнени . Устройство содержит входную шину 1 воспроизведени  йсевдослучайной последовательности импульсов, подключенную к первому входу одноразр д ного блока 2 пам ти, входную шину .3 синхроимпульсов, воспроизведени , соединенную со счетным входом счетчика 4 импульсов, блок. 5 контрол  синхроимпульсов, выход которого , подсоедине.н к выход,ной шине 6 сшибо синхросигнала, и первый элемент ИЛИ Первый вход первого элемента ИЛИ 7 подсоединен к выходу блока 5 контрол  синхроимпульсов, а второй вход к входной шине 8 сигнала управлени  соединенной с первым входом триггер 9. При этом, триггер 9 подсоединен в рым входом к выходу первого ключа 1 и подключен выходом к первому входу блока 5 контрол  синхроимпульсов, с диненного вторым входом с выходом генератора 11 импульсов. Устройство содержит также второй элемент ИЛИ 12, подключенный первым входом к выходу второго ключа 13, а выходом - к установочному входу счетчика 4 импульсов, и первый и второй дополнительные триггеры 14 и 15, Первый вход первого дополнительного триггера 14 подсоединен к выходу счетчика 4 импульсов, соединенному с первым входом первого ключа 10, Выход первого дополнительного триггера подключен к второму входу первого ключа 10 и к первому входу второго ключа 13, соединенного вторым входом с выходом логического выделител  16 ошибок, подсоединенным к первому входу третьего ключа 17, Выход второго дополнительного триггера 15 подключен к второму входу третьего ключа 17, Кроме того, устройство содержит блок 18 задержки, выход которого 5подсоеди 1ен к второму входу блока 2 пам ти, а вход - к выходу, третьего ключа 17, соединенному с выходной шиной 19 сигнала ошибок, и инвертор 20, подключенный входом к выходу блока 2 пам ти, соединенному.с первым входом регист ра 21 сдвига. При этом выход инвертора 20 подключен к третьему входу блока 2 пам ти. Выход первого.элемента ИЛИ 7 соединен с вторьви входом первого дополнительного триггера 14, с первым входом второго дополнительного триггера 15 и с вторым входом второго элемента ИЛИ 12, Третий вход второго элемента ИЛИ 12 подсоединен к выходу второго дополнительного триггера 15, соединенного вторь М входом с выходом первого ключа 10, Выход блока 2 пам ти подключен к входу логического выделител  16  нибок, другие входы которого подключены к выходам регистра 21 сдвига. Второй вход регистра 21 сдвига подсоединен к входной шине 3 синхроимпульсов воспроизведени , соединенной с третьим входом блока 5 контрол  синхроимпульсов и с четвертым входом блока 2 пам ти, В процессе контрол  каждый символ псевдослучайной последовательности импульсов вводитс  с помощью соответствуквдего синхроимпульса в блок 2 пам ти, из которого последовательность импульсов вводитс  в регистр 21 сдвига. Сигналы с выходов блока 2 пам ти и регистра 21 сдвига поступают на логический выделитель 16 с иибок, который в случае по влени  ошибочных комбинаций вырабатывает импульсы ошибок. Однако эти импульсы проход т через третий ключ 17 только после по влени  безошибочных комбинаций, т, е, после окончани  переходных режимов, например режимов пуска или реверса, И&пользовамие изобретени  позвол ет в значительной степени уменьшить погрешность контрол  канала,The invention relates to the accumulation of information, namely, devices for monitoring digital magnetic recording-reproduction channels. A device for monitoring a digital magnetic recording-reproduction channel is known. It comprises a pseudo-random pulse train playback bus connected to a playback result transducer l3. The known device has relatively simple structures, however, it does not allow to ensure sufficient simplicity of the process of monitoring the channel of a digital magnetic recording-reproduction. It is also known a device for monitoring a digital magnetic recording playback channel containing a pseudo-random pulse train playback bus connected to a first input of a memory unit, a clock clock of a playback clock connected to a count input of a pulse counter, a clock pulse control unit, an output WHICH is connected to the output error bus clock, logical error selector, trigger-, pulse generator, shift register, keys, input bus control signal and output hydrochloric bus error signal. This device allows the relative simplicity of the process of monitoring a digital magnetic recording-reproduction channel. The disadvantage of this device is the significant error in monitoring the digital magnetic recording-reproduction channel. The purpose of the invention is to reduce the error control of the digital magnetic recording-playback channel. This goal is achieved due to the fact that the first OR element, the first input of which is connected to the output of the clock control unit, and the second input are connected to the input bus of the control signal connected to the first trigger input connected to the device for monitoring the digital magnetic recording-playback channel. the second input to the output of the first key and the output connected to the first input of the control unit of clock pulses connected by the second input to the output of the pulse generator, the second OR element connected first in the output to the output of the second key, and the output to the setup input of the pulse counter, the first additional trigger connected to the first input to the output of the pulse counter connected to the first input of the first key and connected to the second input of the first key connected to the second input from the output (the House of the logical error selector connected to the first input is the third key, the second additional trigger connected to the output to the second input of the third key, the delay block whose output is The inverter connected to the output of the memory block connected to the first input of the shift register and connected to the third input of the memory block is input to the second input of the memory unit and the input to the output of the third key connected to the output bus of the error signal. . In this case, the output of the first element. OR is connected with the second input of the first additional trigger, with the first input of the second additional trigger and with the second input of the second. an OR element connected by a third input to the output of a second additional trigger connected by a second input to the output of the first key, and the output of the memory unit is connected to the input of the logical error selector, the other inputs of which are connected to the outputs of the shift register connected. a second input to the input clock sync pulse reproduction connected to the third input of the clock control unit and to the fourth input of the memory unit. The drawing shows a device for monitoring a channel of a digital magnetic recording-reproduction, an embodiment. The device contains an input bus 1 for reproducing a random random pulse train connected to the first input of a single-bit memory block 2, an input bus for .3 sync pulses, playback connected to the counting input of the pulse counter 4, a block. 5 control of sync pulses, the output of which is connected to the output, bus 6, clock signal, and the first element OR The first input of the first element OR 7 is connected to the output of the clock control unit 5, and the second input to the input bus 8 of the control signal connected to the first input trigger 9. In this case, the trigger 9 is connected in the eye with an input to the output of the first key 1 and is connected with an output to the first input of the clock control unit 5, which is connected to the second input with the output of the generator 11 pulses. The device also contains the second element OR 12, connected by the first input to the output of the second key 13, and the output to the installation input of the counter 4 pulses, and the first and second additional triggers 14 and 15. The first input of the first additional trigger 14 is connected to the output of the counter 4 pulses, connected to the first input of the first key 10, the Output of the first additional trigger is connected to the second input of the first key 10 and to the first input of the second key 13 connected by a second input to the output of the logical selector 16 errors connected to the first input of the third key 17, the output of the second additional trigger 15 is connected to the second input of the third key 17, in addition, the device contains a delay unit 18, the output of which 5 is connected to the second input of the memory 2, and the input to the output of the third key 17, connected to the error signal output bus 19, and an inverter 20 connected by an input to the output of memory block 2 connected to the first input of the shift register 21. The output of the inverter 20 is connected to the third input of the memory unit 2. The output of the first element OR 7 is connected to the second input of the first additional trigger 14, to the first input of the second additional trigger 15 and to the second input of the second element OR 12, The third input of the second element OR 12 is connected to the output of the second additional trigger 15 connected to the second M input the output of the first key 10, the output of the memory block 2 is connected to the input of the logical selector 16, the other inputs of which are connected to the outputs of the shift register 21. The second input of the shift register 21 is connected to the input bus 3 of the playback clock connected to the third input of the clock control unit 5 and with the fourth input of the memory block 2. During the monitoring process, each symbol of a pseudo-random sequence of pulses is entered using a corresponding clock pulse in the memory block 2 of which a pulse train is entered into shift register 21. The signals from the outputs of memory block 2 and shift register 21 are fed to a logic selector 16 s and iboc, which in the case of the occurrence of erroneous combinations produces error pulses. However, these pulses pass through the third key 17 only after the occurrence of error-free combinations, t, e, after the completion of transient modes, such as start-up or reverse modes, And the inventive invention significantly reduces the error in channel monitoring,

цифровой магнитной записи-воспроизведени .digital magnetic recording-reproduction.

Claims (2)

1.Патент Великобритании № 1408818 кл. G 4 С, 08.10.75.1.Patent UK No. 1408818 cl. G 4 C, 10/08/75. 2.Патент США 3864736,2. US patent 3864736, кл. 360-53, 04.02.75 (прототип).cl. 360-53, 04.02.75 (prototype).
SU813333271A 1981-08-26 1981-08-26 Device for monitoring digital recording-reproducing channel SU1001171A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813333271A SU1001171A1 (en) 1981-08-26 1981-08-26 Device for monitoring digital recording-reproducing channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813333271A SU1001171A1 (en) 1981-08-26 1981-08-26 Device for monitoring digital recording-reproducing channel

Publications (1)

Publication Number Publication Date
SU1001171A1 true SU1001171A1 (en) 1983-02-28

Family

ID=20975072

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813333271A SU1001171A1 (en) 1981-08-26 1981-08-26 Device for monitoring digital recording-reproducing channel

Country Status (1)

Country Link
SU (1) SU1001171A1 (en)

Similar Documents

Publication Publication Date Title
KR920008049B1 (en) Synchronous circuit
US4747116A (en) Sync signal detecting device
SU1131483A3 (en) Device for multitrack reproduction of digital data from magnetic medium
SU1001171A1 (en) Device for monitoring digital recording-reproducing channel
EP0588630B1 (en) Device for converting data from series to parallel
JPS5933611A (en) Generating and detecting circuit of synchronizing signal
SU1510006A1 (en) Device for checking digital magnetic recording/playback channel
SU1205192A1 (en) Device for checking magnetic recording-reproducing channel
JP2717577B2 (en) Sector mark detection device
SU1569878A1 (en) Device for digit magnetic recording
JP2588530B2 (en) Synchronization information record detection device
SU1112404A1 (en) Device for checking multichannel magnetic recording device
RU1777176C (en) Device for recording-reproduction of multichannel digital information on magnetic carrier
SU1167645A1 (en) Device for reproducing digital information
SU1580438A1 (en) Device for checkinng errors of multichannel magnetic recording equipment
SU896681A1 (en) Device for recording-reproducing digital information
JPS5943860B2 (en) Frame synchronization signal detection circuit
SU1108493A1 (en) Informatioh processing device
SU970459A1 (en) Device for checking data recording to accumulator having moving medium
SU1016829A1 (en) Device for checking digital data recording and reproduction validity
SU1377907A1 (en) Device for monitoring digital magnetic recording unit
SU1478253A1 (en) Diagnostic controller of digital magnetic recording equipment
SU1539837A2 (en) Device for checking errors of magnetic recording/playback of digital information
SU1481847A1 (en) Digital recording-playback magnetic recorder
SU1247942A2 (en) Device for checking magnetic tape recorder