[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

SU1043820A1 - Pulse shaper - Google Patents

Pulse shaper Download PDF

Info

Publication number
SU1043820A1
SU1043820A1 SU823446989A SU3446989A SU1043820A1 SU 1043820 A1 SU1043820 A1 SU 1043820A1 SU 823446989 A SU823446989 A SU 823446989A SU 3446989 A SU3446989 A SU 3446989A SU 1043820 A1 SU1043820 A1 SU 1043820A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
trigger
circuit
bus
Prior art date
Application number
SU823446989A
Other languages
Russian (ru)
Inventor
Сергей Викторович Смирнов
Мария Петровна Смирнова
Original Assignee
Предприятие П/Я В-2232
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2232 filed Critical Предприятие П/Я В-2232
Priority to SU823446989A priority Critical patent/SU1043820A1/en
Application granted granted Critical
Publication of SU1043820A1 publication Critical patent/SU1043820A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий два триггера, два элемен та И-НЕ, инвертор и врем задающую НС-цепь , резистор которой зашунтирован .диодом, единичный вход первого триггера соединен с первым входом первого элемента И-НЕ, второй вход. / которого соединен с единичным выходом первого триггера, нулевой вход которого соединен с нулевым выходом второго триггера и соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с,выходом первого элемента И-НЕ, с единичным входом второго триггера и с первой выходной шиной, выходврем задающей КС-цепи соединен с входом инвертора, единичный выход второго триггера соединен с второй выходной шиной, отличающийс  тем, что, .с целью расширени  функцио нальных возможностей, в него введена дополнительна  врем задаюсца  КС-цепь, резистор которой зашунтирован диодом, вход которой соединен с выходом инвертора, а выход -.с нулевым входом второго триггера,.вход врем задающей НС-цепи соединен с § выходом первого элемента И-НЕ, тре (Л . тий вход второго, элемента И-НЕ соединен с входной шиной, а выход - с единичным входом, первого триггера.PULSE FORMER, containing two triggers, two NANDES, an inverter and a time setting the HC circuit, the resistor of which is shunted by a diode, a single input of the first trigger, and the second input. / which is connected to the single output of the first trigger, the zero input of which is connected to the zero output of the second trigger and connected to the first input of the second AND-NOT element, the second input of which is connected to the output of the first AND-NOT element, to the single input of the second trigger and to the first the output bus, the output of the master circuit, the CS circuit is connected to the input of the inverter, the single output of the second trigger is connected to the second output bus, characterized in that, in order to expand its functional capabilities, additional time is entered into it The CS circuit, whose resistor is shunted by a diode, whose input is connected to the inverter output, and the output is from the second trigger, the input of the master circuit is connected to the output of the first NAND element, thr (Lt. input the second, element AND-NOT is connected to the input bus, and the output is connected to a single input, the first trigger.

Description

Изобретение относитс  к импульс ной технике .и может быть испольэовано в устройствах автоматики и вычислительной техники. . Известен фop lиpoвaтeль импульсов содержащий два. триггера, элемент И-НЕ, инвертор и врем задающую ВСтцапь ij.,; Недостатками данного формировате л   вл ютс  критичность..к длитольностй входного сигнала управл ющего воздействи , обусловленна  вли нием длительности входногосигнала на длительность выходного импульса, а также узкие функциональные возможно ти, заключающиес  в невозможности получени  по фронту входного импуль са второго выходного импульса с задаваемой длительностью. . Наиболее близким техническим решением .к изобретению  вл етс  формирователь импульсов, содержащий . два триггера, два элемента И-НЕ, инвертор .и врем 3адакадую КС-цепь, 1резистор которой зашунтирован диодо единичный вход первого триггера сое динен с первым входом первого- элемента И-НЕ, второй вход которого соединен с единичным выходом первого триггера, нулевой вход которого соединен с нулевым выходом второго триггера .и соединен с первым входом второго элемента И-НВ, второй входкоторого соединен с выходо м первого элемента И-НЕ, с единичным входом второго триггера и .с первой выходной шиной, выход врем задающейЕС-ц писоединен со вхогдом инвертора, единичный выход второго, триггера соединен со второй выходной шиной 2 Известный формирователь по фронт входного. импульса обес.печивает формирование только одного выходного импульса задаваемой длительности, во много раз превышающей длительнос переключени  логических элементов схе.мы, причем длительность выходного импульса определ етс  временем зар да конденсатора врем задающей . НС-цепи. Недостатком известного формировател   вл ютс  узкие функциональные возможности, заключагадиес  в том, что он не обеспечивает формиро вание по фронту входного импульса задаваемой длительности. Целью изобретени   вл етс  расширение функциональных возможностей формировател . . Поставленна  цель достигаетс  тем, что в. формирователь импульсов, содержащий два триггера, -два элемен та И-НЕ, инвертор и врем задаквдую КС-цепь, резистор которой зашунтиро ван диодом, единичный вход первого триггера соединен с первым входом первого элемента И-НЕ, второй вход icoToporo соединен . с единичным выходом первого триггера, нулевой вход 1 которого соединен с нулевым выходом второго триггера и соединен с первым входом второго элемента И-НЕ, второй вход которого соединен с выходом первого элемента И-НЕ, с единичным входом второго триггера и с первой выходной шиной, выход врем задающей КС-цепи соединен с входом инверто- ч ра, единичный, выход второго триггера соединен, с второй выходной шиной, введена дополнительна , врем задающа КС-цепь , резистор которой зашунтированДИОДОМ , вход которой соединен с выходом инвертора, а выход - с нулевым входом второго триггера , вход врем задающей КС-цепи . соединен с выходом iiepBoro элемента И-НЕ, третий вход второго элемента И-НЕ соединен со входной.шиной, э выход - с единичным входом первого триггера. . - На фиг. 1 приведена электрическа  схема формировател  импульсов; н-а фиг. 2 - временные диаграммы, по сн ющие пршнцип работы формировател . Формирователь импульсов ердержит тригге.ры 1 и 2,элементы 3 и 4 И-11Е, инвертор 5., врем задающую КС-цепь 6, дополнительную врем задающую КС-цепь 7, входную шину 8, первую выходную шину 9, вторую выходную шину 10. Триггер 1 -выполнен на элементах 11 и 12 И-НЕ. Триггер 2 выполнен на элементах 13 и 14 И-НЕ. Врем 3адаклда  КС-цепь б образована резистором 15, конденсатором 1б, |диодо.м 17. .Последовательно с диодом |17 может быть включен дополнительный резистор. Дополнительна  врем задающа  КС-цепь 7 образована резистором 18, конденсатором 19 и диодом 20. Последовательно с диодом 20 может быть включен дополнительный резистор. Единичный вход.триггера 1 соединен с первым входом элемента 4. Втог рой вход элемента; 4 соединен с едигг ничным .ыхЬДом триггера 1. Нулевой вход триггера 1 соединен с нулевым . выходом триггера 2 и соединен с первым входомэлемеата 3. Второй вход элемента соединен с выходом элемента |4 и со.единен. с единичным входомтриггера 2.На входе инвертора 5 включена врем задан ца  RC-цепь 6. Третий вход элемёнта 3 соединен со. .входной шиной 8. Выход элемента 3 подключен к единичному вхрду триггера 1. Вход врем задающей RC-цепи б подключен -к выходу элемента 4. Выход инвертора 5 через дополнительную врем задающую ЕС-цепь. 7 соединен с нулевым входом триггера 2. Выходна  шина 9 подключена к выходу элемента 4.Выходна  шина 10 подключена к : единичному выходу триггера 2, Формир ователь импульсов работает следующим образом. -. , . В исходном состо нии на шинах 8 и 9 присутствует высокий потенциал, а на шине 10 присутствует низкий потенциал, при котором на единичном выходе триггера 1 и на нулевом ,вц-ходе триггера 2 присутствует кий потенциал. Конденсатор 16 эар  жен до высог ого потенциала , а конде сатор 19 зар жен до низкого потенциала . При поступлении На шину 8низкого потенциала, на выходе эле .мента 3 устанавливаетс  высокий nqтенциал . Триггер 1 не измен ет сйое го состо ни  и, управл емый сигнат лом с выхода элемента .3, переключаетс  элемент 4 и на его выходе уста навливаетс  низкий потенциал, noCfтупающий на шину 9. Низкий потенциа с выхода элемента 4 запрещает переключение элемента 3 в исходное сос .то ние при окончании управл ющего сигнала на шине 8. Диод 17 смещаетс  в пр мом направлений и начинаетс  разр д конденсатора 16ч Одноврег менно переключаетс  элемент 13 триггера 2 и на его выходе устанавл ваетс  высокий потенциал, поступающий нашину Ю. при уменьшении напр жени  на-входе инвертора 5 до ве-, личины п.орога его. переключени  иН . вертор переключаетс  и на его выходе устанавливаетс  низкий потенциал Диод 20 смещаетс  в обратном направлении и начинаетс  процесс зар д конденсатора 19, При увеличении напр жени  на входе элемента 14 до величины порога его переключени  , элемент 14 переключаетс  и. на выходе, триггера 2 устанавливает с  низкий потенциал который дополнительно к низкому потенциалу с выхода элемента 4 запрещает по вление на выходе элемента 13 низкого потенциала . Низкий потенциал с нулевого выходатриггера 2 дополнительно к низкому потенциалу с выхода элеме та 4 запрещает по вление, низкого потенциала на выходе.элемента 3. Одновременно низкий потенциал с нуле вого выхода триггера 2 переключает триггер. 1 и на его единичном выходе, устанавливаетс  низкий потенциал. Низкий потенциал с единичного выхо да триггера 1 устанавливает на выхо де элемента 4 высокий потенциал,, поступающий на шину 9. При этом диод 17 смещаетс  в обратном Hanpai лении и начинаетс  зар д кондейса-;тора 16. При увеличении напр жени  на входе инвертора 5 до величины порога его переключени  инвертор 5 переключаетс  и на его выходе устанавливаетс  низкий потенциал. Диод 20 смещаетс  в пр мом направлении и начинаетс  разр д конденсатора 19. При уме-ньшени1 напр жени  на -входе элемента 14 до величины порога его переключени  элемент 14 переключаетс  и на его выходе устанавливаетс  высокий потенциал, который переключает элемент 13. Высокий-потенциал, .., по вившийс  на. нулевом выходе триггера 2, разрешает переключение элемента 3 и триггера 1 в исходное состо ние при окончании управл ющего импульса на шине 8. При по влении высокого потенциала на выходе элемента 14 срабатывают триггерные св зи между элементами 13- и 14 и на единичном выходе триггера 2 устанавливаетс  высокий потенциал, поступающий на шину 10. Тем самым формирователь импульсов приходит в исходноесосто ние . . Таким образом, по фронту управл ющего импульса, на двух выходах формировател  (шинах 9и 10) формируютс  импульсы заданной длительности при входных импульсах произвольной -длительности. Причем длительность первого выходного импульса определ етс  суммарной длительностью разр да конденсатора врем задаюшей RC-це- пи б и зар да конденсатора врем задающей fiC-цепи 7, а длительностьвторого выходного импульса определ етс  длительностью зар да-разр да конденсатора врем задающей КС-цепи и зар да-разр да конденсатора врем задающей RС-цепи 7. Формирователь импульсов обладает малым временем восстановлени , так как схема восстанавливаетс  еще.до око.нчани  выходного импульса. . Последовательно с диодами 17 и . 20 можно.включить резисторы, изме-д . .н   их величины и величины резисторов 15 и 18, можно управл ть длительностью выходного импульса и стабильностью его длительности. Дл  большей независимости цепей разр да и зар да конденса-торов 16 и 19 последовательно с резисторами 15 и 18 можно включить вторые диоды, Таким образом, за счет формировани  второго выходного импульса задаваемой длительности предлагаемый формирователь обладает расширенными дополнительными возможност ми.The invention relates to a pulse technique. And can be used in automation devices and computing devices. . A known pulse generator containing two. the trigger, the NAND element, the inverter and the time specifying the ij.,; The disadvantages of this former are criticality .. to the duration of the input control signal, due to the influence of the duration of the input signal on the duration of the output pulse, as well as narrow functional possibilities, which make it impossible to obtain a second output pulse with a specified duration on the front of the input pulse. . The closest technical solution to the invention is a pulse shaper containing. two flip-flops, two IS-NOT elements, an inverter and a 3-time QC circuit, whose 1 resistor is bridged by a diode single input of the first trigger, connected to the first input of the first IS element, the second input of which is connected to the single output of the first trigger, zero input which is connected to the zero output of the second flip-flop. and connected to the first input of the second I-HB element, the second input of which is connected to the output of the first AND-NES element, to the single input of the second flip-flop and the first output bus. at home inverter, the unit output of the second, the trigger is connected to the second output bus 2 Known driver on the front of the input. impulse ensures the formation of only one output impulse of specified duration, many times longer than the switching time of the logic elements of the circuit. The output impulse duration is determined by the charge time of the capacitor, which sets the time. HC circuit. A disadvantage of the known former is the narrow functionality, concluded that it does not provide for the formation of a given duration along the front of the input pulse. The aim of the invention is to enhance the functionality of the former. . The goal is achieved by c. a pulse driver containing two triggers, two IS-NOT elements, an inverter and a time of the KS circuit, the resistor of which is shunted by a diode, a single input of the first trigger, and the second input of icoToporo connected. with a single output of the first trigger, the zero input 1 of which is connected to the zero output of the second trigger and connected to the first input of the second AND-NOT element, the second input of which is connected to the output of the first AND-NOT element, to the single input of the second trigger, and to the first output bus, the output time of the master KS circuit is connected to the input of the inverter, the unit one, the output of the second trigger is connected, to the second output bus, an additional time is introduced that specifies the CS circuit, the resistor of which is shunted by the diode, and the output d - with zero input of the second trigger, input time of the master KS circuit. connected to the iiepBoro output of the NAND element, the third input of the second NAND element is connected to the input bus, and the output to the single input of the first trigger. . - In FIG. 1 shows the electrical circuit of the pulse former; But FIG. 2 - timing diagrams explaining the operation of the former. The pulse shaper will hold the trigger 1 and 2, elements 3 and 4 I-11E, inverter 5., time specifies the KS circuit 6, additional time sets the KS circuit 7, input bus 8, first output bus 9, second output bus 10 The trigger 1 is executed on the elements 11 and 12 AND-NOT. The trigger 2 is made on the elements 13 and 14 AND-NOT. The time of the 3adacld KC-circuit b is formed by a resistor 15, a capacitor 1b, | diode.m. 17. An additional resistor can be connected in series with the diode | 17. An additional time, the driver for the KC circuit 7 is formed by a resistor 18, a capacitor 19 and a diode 20. An additional resistor may be connected in series with the diode 20. The unit inlet trigger 1 is connected to the first input of the element 4. Into the top is the input of the element; 4 is connected to the trigger trigger trigger 1. The zero input of the trigger 1 is connected to the zero one. the trigger output 2 and is connected to the first input element 3. The second input element is connected to the output element | 4 and connect. with the trigger single input 2. At the input of the inverter 5, the time is set for the RC circuit 6. The third input of the element 3 is connected with. The input bus 8. The output of the element 3 is connected to the unit triggered trigger 1. The input time of the master RC circuit b is connected to the output of the element 4. The output of inverter 5 after the additional time the master EC circuit. 7 is connected to the zero input of trigger 2. Output bus 9 is connected to the output of element 4. Output bus 10 is connected to: single output of trigger 2, the pulse former operates as follows. -. , In the initial state, a high potential is present on tires 8 and 9, and a low potential is present on tire 10, at which the cue potential is present at the unit output of trigger 1 and at zero zero during trigger 2. The capacitor is 16 volts to a high potential, and the capacitor 19 is charged to a low potential. Upon admission of a low potential to the bus, a high nc is established at the output of the element 3. Trigger 1 does not change its state and, controlled by the signature from the output of element .3, element 4 switches and at its output a low potential is set, noCfT on bus 9. Low potential from element 4 prevents the switching of element 3 to the initial At the end of the control signal on bus 8. Diode 17 shifts in the forward direction and capacitor discharge starts 16 h. Element 13 of flip-flop 2 switches at the same time and a high potential is set at its output.and input to the inverter 5 of Great, masks p.oroga it. switch n the inverter switches and at its output a low potential is established. The diode 20 is shifted in the opposite direction and the process of charging the capacitor 19 begins. When the voltage at the input of element 14 increases to its switching threshold, element 14 switches and. at the output, trigger 2 sets a low potential which, in addition to the low potential from the output of element 4, prohibits the appearance at the output of element 13 of a low potential. A low potential from the zero output of the trigger 2 in addition to the low potential from the output of the element 4 prohibits the occurrence of a low potential at the output of the element 3. At the same time, the low potential from the zero output of the trigger 2 switches the trigger. 1 and at its single output, a low potential is established. A low potential from a single output and a trigger 1 sets a high potential at the output of element 4, which enters the bus 9. At the same time, the diode 17 is shifted in the opposite direction and the charge starts on the connector 16. When the voltage increases at the input of the inverter 5 before the switching threshold thereof, the inverter 5 switches and a low potential is set at its output. The diode 20 is biased in the forward direction and the discharge of the capacitor 19 begins. When the voltage is reduced at the input of element 14 to the value of its switching threshold, element 14 switches and a high potential is set at its output, which switches element 13. High potential .. that appeared on. zero output of trigger 2, enables switching of element 3 and trigger 1 to the initial state when the control pulse terminates on bus 8. When a high potential appears at the output of element 14, trigger connections between elements 13 and 14 and on a single output of trigger 2 occur a high potential is applied to the bus 10. Thus, the pulse shaper comes to its initial state. . Thus, on the front of the control pulse, at two outputs of the driver (tires 9 and 10), pulses of a given duration are formed at the input pulses of arbitrary duration. Moreover, the duration of the first output pulse is determined by the total duration of the capacitor discharge, the time of the setting RC circuit and the capacitor charge, the time of the fiC master circuit 7, and the duration of the second output pulse is determined by the duration of the charge and discharge of the capacitor, the time of the master CS circuit and charge-discharge capacitor time setting of the RC circuit 7. The pulse shaper has a short recovery time, since the circuit is restored even before the output pulse has been output. . Consistently with diodes 17 and. 20 possible. Include resistors, measure-d. By their magnitudes and magnitudes of resistors 15 and 18, it is possible to control the duration of the output pulse and the stability of its duration. For greater independence of the discharge and charge circuits of capacitors 16 and 19 in series with the resistors 15 and 18, the second diodes can be switched on. Thus, due to the formation of the second output pulse of a specified duration, the proposed driver has advanced additional capabilities.

..

Claims (1)

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий два триггера, два элемента И-НЕ, инвертор и времязадающую RC-цепь, резистор которой зашунтирован.диодом, единичный вход первого триггера соединен с первым входом первого элемента И-НЕ, второй вход, которого соединен с единичным выходом первого триггера, нулевой вход которого соединен с нулевым выходом второго триггера и соединен. с первым входом второго элемента И-НЕ, второй вход которого соединен •с,выходом первого элемента И-НЕ, с единичным входом второго триггера и с первой выходной шиной, выход'времязадающей RC-цепи соединен с' входом инвертора, единичный выход второго триггера соединен с второй выходной шиной, отличающийся тем, что, с целью расширения функцио нальных возможностей, в него введена дополнительная времязадаюшая RC-цепь, резистор которой зашунтиро‘ван диодом, вход которой соединен с выходом инвертора, а выход - с нулевым входом второго триггера, вход времязадающей RC-цепи соединен с выходом первого элемента И-НЕ, третий вход второго, элемента И-НЕ соединен с входной шиной, а выход - с единичным входом, первого триггера.A PULSE SHAPER containing two triggers, two NAND elements, an inverter and a timing RC circuit whose resistor is shunted by a diode, a single input of the first trigger is connected to the first input of the first NAND element, a second input which is connected to a single output of the first trigger whose zero input is connected to the zero output of the second trigger and connected. with the first input of the second AND-NOT element, the second input of which is connected with • the output of the first AND-NOT element, with a single input of the second trigger and with the first output bus, the output of the RC timing circuit is connected to the inverter input, the unit output of the second trigger connected to the second output bus, characterized in that, in order to expand the functionality, an additional time-consuming RC circuit is introduced into it, the resistor of which is shunted by a diode, the input of which is connected to the inverter output, and the output - with the zero input of the second trigger, entrance the timing RC circuit is connected to the output of the first AND-NOT element, the third input of the second, AND-NOT element is connected to the input bus, and the output is to the single input of the first trigger. >>
SU823446989A 1982-05-28 1982-05-28 Pulse shaper SU1043820A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823446989A SU1043820A1 (en) 1982-05-28 1982-05-28 Pulse shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823446989A SU1043820A1 (en) 1982-05-28 1982-05-28 Pulse shaper

Publications (1)

Publication Number Publication Date
SU1043820A1 true SU1043820A1 (en) 1983-09-23

Family

ID=21014714

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823446989A SU1043820A1 (en) 1982-05-28 1982-05-28 Pulse shaper

Country Status (1)

Country Link
SU (1) SU1043820A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР №764108, кл. Н 03 К 5/01, 1977. / 2. Авторское свидетельство СССР по за вке № 2817693/18-21, кл. Н 03 К 5/01. 11.09.79..;/ *

Similar Documents

Publication Publication Date Title
SU1043820A1 (en) Pulse shaper
SU1338047A1 (en) Device for setting logic element in initial condition
SU1525878A1 (en) Pulse shaper
SU762150A1 (en) Pulse shaper
US3461321A (en) Composite monostable multivibrator system
SU1221713A1 (en) Polyphase multivibrator
SU1223228A1 (en) Device for detecting and subtracting the first pulse from pulse sequence
SU1163467A1 (en) Pulse shaper
SU1443133A1 (en) Externally triggered square pulse shaper
SU764108A1 (en) Pulse former
SU1190491A1 (en) Single pulse generator
SU968892A2 (en) Pulse shaper
SU809504A1 (en) One-shot multivibrator
SU1636986A1 (en) Monostable multivibrator
SU1448396A1 (en) Set pulse shaper
SU930595A1 (en) One-shot multivibrator
SU999145A1 (en) Pulse shaper
SU1091351A1 (en) Pulse frequency divider having adjustable pulse duration
SU1341715A1 (en) Commutator
SU1432735A2 (en) One-shot multivibrator
SU1450092A1 (en) Phased pulse shaper
SU917323A1 (en) Pulse delay device
SU947940A1 (en) Device for shaping pulse train with controllable pulse duration and intervals between them
SU936413A1 (en) Pulse length discriminator
SU839021A1 (en) Square-wave pulse shaper