[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR970008162A - 저소비전력의 내부전원회로 - Google Patents

저소비전력의 내부전원회로 Download PDF

Info

Publication number
KR970008162A
KR970008162A KR1019960027417A KR19960027417A KR970008162A KR 970008162 A KR970008162 A KR 970008162A KR 1019960027417 A KR1019960027417 A KR 1019960027417A KR 19960027417 A KR19960027417 A KR 19960027417A KR 970008162 A KR970008162 A KR 970008162A
Authority
KR
South Korea
Prior art keywords
field effect
effect transistor
insulated gate
gate field
voltage
Prior art date
Application number
KR1019960027417A
Other languages
English (en)
Other versions
KR100218760B1 (ko
Inventor
요이치 도비타
Original Assignee
기타오카 다카시
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 기타오카 다카시, 미쓰비시덴키 가부시키가이샤 filed Critical 기타오카 다카시
Publication of KR970008162A publication Critical patent/KR970008162A/ko
Application granted granted Critical
Publication of KR100218760B1 publication Critical patent/KR100218760B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Dram (AREA)
  • Control Of Electrical Variables (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

반도체장치에 있어서 소정의 레벨의 전압을 발생하는 회로에 관한 것으로써, 저소비전력으로 소정의 전압의 내부전압을 발생할 수 있고 저소비 전력으로 내부전압 강압회로를 제공하기 위해, 제1기준전압을 그의 게이트에 수신하는 제1도전형의 제1절연게이트형 필드효과 트랜지스터, 제1절연게이트형 필드효과 트랜지스터와 제1내부노드 사이에 접속되고 각각이 다이오드 접속되는 적어도 하나의 제2절연게이트형 필드효과 트랜지스터, 전원 노드와 내부전압 출력노드 사이에 접속되어, 그의 게이트에 인가된 전압에 따라 전원 노드와 내부전압 출력노드 사이에 전류경로를 형성하는 출력 절연게이트형 필드효과 트랜지스터(Q2) 및 제1내부노드 상의 전압에서 제2기준전압을 발생하고 , 출력절연게이트형 필드효과 트랜지스터에 제2기준전압을 인가하며, 제1, 제2 및 출력절연게이트형 필드효과 트랜지스터의 임계값 전압의 내부전압 출력노드에서 출력된 전압값에 대한 영향을 소거하는 수단을 포함하는 내부기준전압 발생수단을 마련한다.
이것에 의해, MOS 트랜지스터는 다이오드 모드 또는 소오스추종모드에서 동작하고 저소비전류로 동작모드를 실현할 수있으므로, 저소비전류의 내부전압회로를 실현할 수 있다.

Description

저소비전력의 내부전원회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 따른 내부전원회로의 구조를 도시한 도.

Claims (19)

  1. 제1기준전압을 그의 게이트에 수신하는 제1도전형의 제1절연게이트형 필드효과 트랜지스터(Q1;T1), 상기 제1절연게이트형 필드효과 트랜지스터와 제1내부노드 사이에 접속되고 각각이 다이오드 접속되는 적어도 하나의 제2절연게이트형 필드효과 트랜지스터(Q5,Q6;Q4-Q6;T4), 전원노드와 내부전압 출력노드 사이에 접속되어, 그의 게이트에 인가된 전압에 따라 상기 전원노드와 상기 내부전압 출력노드 사이에 전류경로를 형성하는 출력 절연게이트형 필드효과 트랜지스터(Q2) 및 상기 제1내부노드 상의 전압에서 제2기준전압을 발생하고, 상기 출력 절연게이트형 필드효과 트랜지스터에 상기 제2기준전압을 인가하며, 상기 제1,제2 및 출력절연게이트형 필드효과 트랜지스터의 임계값 전압의 상기 내부전압 출력노드에서 출력된 전압값에 대한 영향을 소거하는 수단(Q7,Q8;Q31,Q32,Q35;T7~T9,T7~T11)을 포함하는 내부기준전압 발생수단(Q7,Q8;Q31,Q32,Q35;T7~T9,T7~T11)을 포함하는 내부전원회로.
  2. 제1기준전압을 수신하는 게이트를 갖는 제1p채널 절연게이트형 필드효과 트랜지스터(Q1), 접지전위를 수신하기 위해 결합된 하나의 도통단자 및 다른 도통단자를 구비한 제1p채널 절연게이트형 필드효과 트랜지스터(Q1); 전원노드와 내부전압 출력노드 사이에 접속되어 상기 전원노드에서 내부전압을 발생하는 상기 내부전압 출력노드에 전류를 공급하는 n채널출력 절연게이트형 필드효과 트랜지스터(Q2) 및 상기 출력절연게이트형 필드효과 트랜지스터의 게이트에 사용하기 위한 제1p채널 트랜지스터의 다른 도통단자 상의 전압에서 제2기준전압을 발생하며, 상기 제1p채널 절연게이트형 필드효과 트랜지스터의 상기 다른 도통단자와 제1내부노드 사이에 접속되고 각각이 다이오드 모드로 동작하는 적아도하나의 제2n채널 절연게이트형 필드효과 트랜지스터 및 상기 제1, 제2 및 출력절연게이트형 필드효과 트랜지스터의 상기 내부전압의 전압값에 대한 영향을 소거하는 수단(Q7,Q8;Q51,Q32,Q31)을 포함하는 내부기준전압 발생수단(16;10)을 포함하는 내부전원회로.
  3. 제2항에 있어서, 상기 소거수단(Q7,Q8;Q31,Q32,Q35)는 소오스 추종모드에서 수신전압을 전송하는 상기 제1내부노드 상의 전압을 그의 게이트에 수신하는 n채널 소오스 추종자 절연게이트형 필드효과 트랜지스터(Q7, Q31)및 상기 소오스 추종게이트형 필드효과 트랜지스터에 결합되고 상기 소오스 추종모드에서 전송된 전압에서 상기 제2기준전압을 발생하는 다이오드 접속된 p채널 절연게이트형 필드효과 트랜지스터(Q8)을 포함하는 내부전원회로.
  4. 제2항에 있어서, 상기 제2n채널 트랜지스터 절연게이트형 필드효과 트랜지스터(Q4~Q6)는 고저항소자(R1)을 통해 상기 전원노드(1)에 인가된 전압 보다 높은 고전압이 인가되는 승압노드(5)에 결합되고, 상기 내부기준전압 발생수단(10;16)은 상기 승압노드로부터 전류를 수신하기 위해 결합된 내부전원회로.
  5. 제2항에 있어서, 상기 내부전압 출력노드와 상기 접지전위를 공급하는 접지노드 사이에 결합된 p채널 제2출력절연게이트형 필드효과 트랜지스터(Q11) 및 제1p채널 및 제2n채널 트랜지스터와 상기 제2출력절연게이트형 필드효과 트랜지스터의 임계값전압의 상기 내부전압에 대한 영향을 소거하고, 상기 제1기준전압에서 제3기준전압을 발생하며, 상기 제2출력절연게이트형 필드효과 트랜지스터의 게이트에 발생된 제3기준전압을 인가하는 제2내부기준전압 발생수단(12,14;20)을 더 포함하는 내부전원회로.
  6. 제2항에 있어서, 상기 제1기준전압 보다 높은 레벨로 되는 상기 제1출력절연게이트형 필드효과 트랜지스터의 게이트전위에 따라, 상기 제1출력절연게이트형 필드효과 트랜지스터(Q2)의 게이트 전위 및 상기 제1내부노드 상의 전위를 수신하는 방전수단(18,Q12)을 더 포함하는 내부전원회로.
  7. 제2항에 있어서, 상기 제1출력절연게이트형 필드효과 트랜지스터의 게이트 와 접지노드 사이에 결합된 p채널 방전절연게이트형 필드효과 트랜지스터(Q12) 및 상기 제1내부노드 상의 전위를 상기 방전절연게이트형 필드효과 트랜지스터의 임계값 전압의 절대값보다 낮은 상기 제2기준전압으로 강압하고, 상기 강압된 전위를 상기 방전 절연게이트형 필드효과 트랜지스터의 게이트로 전송하는 전송수단(18,Q5,Q6)을 포함하는 내부전원회로.
  8. 제2항에 있어서, 상기 내부전압 출력노드와 접지노드 사이에 결합된 p채널 제2출력절연게이트형 필드효과 트랜지스터(Q11) 및 상기 n채널 출력절연게이트형 필드효과 트랜지스터와 상기 제2출력절연게이트형 필드효과 트랜지스터의 임계값전압의 상기 내부전압출력노드(4)에서 내부전압의 전압값에 대한 영향을 소거하고, 상기 제1p채널 절연게이트형 필드효과 트랜지스터에서 출력된 전압에서 제3기준전압을 발생하며, 상기 발생된 제3기준전압을 상기 제2출력절연게이트형 필드효과 트랜지스터의 게이트에 인가하는 수단(Q5~Q10;Q6,Q25~Q27;Q41~Q43,Q46)을 더 포함하는 내부전원회로.
  9. 제1기준전압을 그의 게이트에 수신하고, 소오스 추종모드에서 동작하며, 상기 제1기준전압 보다 높은 제2기준전압을 발생하는 p채널 제1절연게이트형 필드효과 트랜지스터(Q1), 상기 제1절연게이트형 필드효과 트랜지스터의 소오스에서 제2기준전압을 그의 게이트에서 수신하고, 소오스 추종모드에서 동작하며, 내부전압 출력노드에 전원노드로부터의 전류를 공급하는 n채널 출력절연게이트형 필드효과 트랜지스터(Q2)를 포함하고, 상기 제1절연게이트형 필드효과 트랜지스터(Q1)은 상기 전원노드에 인가된 전압 보다 높은 전압(VCCH)를 그의 소오스에 수신하기 위해 저항소자(R1;Q3)에 결합된 내부전원회로
  10. 제9항에 있어서, 상기 내부전압 출력노드(4)와 접지노드 사이에 결합되고, 소오스 추종자 모드에서 동작하는 p채널 제2출력절연게이트형 필드효과 트랜지스터(Q11) 및 제2기준전압을 수신하기 위해 결합되고 상기 제2기준전압 보다 낮은 제3기준전압을 상기 제2기준출력 절연게이트형 필드효과 트랜지스터의 게이트에 발생하는 내부기준전압 발생수단(20)을 더 포함하는 내부전원회로.
  11. 제9항에 있어서, 상기 저항소자(Q3)는 p채널 절연게이트형 필드효과 트랜지스터를 포함하는 내부전원회로.
  12. 제2항에 있어서, 상기 내부기준전압 발생수단(16;10) 은 상기 제1내부노드 상의 전압을 그의 게이트에 수신하고 소오스 추종자모드에서 동작하는 n채널 제1소오스 추종자 절연게이트형 필드효과 트랜지스터(Q31),다이오드 노드에서 동작하고 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터에 의해 전송된 전압을 강압하는 p채널 절연게이트형 필드효과 트랜지스터(Q32) 및 다이오드 모드에서 동작하는 상기 p채널 절연게이트형 필드효과 트랜지스터에서 출력전압을 그의 게이트에 수신하고, 상기 제2기준전압을 발생하기 위해 소오스추종자모드에서 동작하는 n채널 제2소오스추종자 절연게이트형 필드효과 트랜지스터(Q35)를 더 포함하는 내부전원회로.
  13. 제12항에 있어서, 상기 내부전압 출력노드와 접지노드 사이에 결합된 p채널 제2절연게이트형 필드효과 트랜지스터(15) 및 상기 제1절연게이트형 필드효과 트랜지스터에서 발생한 출력전압을 수신하기 위해 결합되고, 상기 제2출력 절연게이트형 필드효과 트랜지스터의 게이트에 사용되는 상기 제1절연게이트형 필드효과 트랜지스터에서 수신된 출력전압 보다 낮은 제3기준전압을 발생하고, 상기 제1절연게이트형 필드효과 트랜지스터와 상기 제2출력절연게이트형 필드효과 트랜지스터의 임계값전압의 상기 내부전압의 값에 대한 영향을 소거하는 제2내부기준전압 발생수단(Q4,Q5,20)을 더 포함하는 내부전원회로.
  14. 소오스 추종모드에서 전송된 제1기준전압을 그의 게이트에서 수신하여 상기 제1기준전압을 강압하는 n채널 제1절연게이트형 필드효과 트랜지스터, 전원노드(1)과 내부전압 출력노드(4)사이에 결합되고 소오스 추종 모드에서 동작하는 n채널 제1출력절연게이트형 필드효과 트랜지스터(Q2) 및 상기 제1절연게이트형 필드효과 트랜지스터에서 전송된 전압에서 상기 제1기준전압 보다 높은 제2기준전압을 발생하고, 상기 내부기준전압 발생회로(10)을 상기 제1출력절연게이트형 필드효과 트랜지스터의 게이트에 사용되고, 상기 제1절연게이트형 필드효과 트랜지스터 및 상기 제1출력절연게이트형 필드효과 트랜지스터의 임계값전압의 상기 내부전압 출력노드 상의 내부전압 값에 대한 영향을 소거하는 수단(T4~T11)을 포함하는 제1내부기준전압 발생수단을 포함하는 내부전원회로.
  15. 제14항에 있어서, 상기 내부기준전압 발생수단(10)은 다이오드모드에서 동작하고 상기 제1절연게이트형효과 트랜지스터(T1)에서 출력전압을 수신하고 강압하는 p채널 제1강압절연게이트형 필드효과 트랜지스터(T4), 상기 제1강압절연게이트형 필드효과 트랜지스터의 출력전압을 그의 게이트에 수신하고 수신된 전압을 증가시키기 위해 소오스추종모드로 전송하는 p채널 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T4) 및 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T7)과 상기 제1출력절연게이트형 필드효과 트랜지스터 사이에 직렬로 접속되고, 각각이 다이오드모드로 동작하며, 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터에 의해 전송된 전압을 더 증가시키고, 상기 제2기준전압을 출력하는 n채널 절연게이트형 필드효과 트랜지스터(T8,T9)를 포함하는 내부전원회로.
  16. 제14항에 있어서, 상기 내부기준전압 발생수단(10)은 상기 제1절연게이트형 필드효과 트랜지스터와 제1내부노드 사이에 직렬로 접속되고, 각각이 다이오드 모드로 동작하는 여러개의 p채널 절연게이트형 필드효과 트랜지스터(T4,T5)로 이루어지고, 상기 제1절연게이트형 필드효과 트랜지스터에서 제1내부노드로 출력하는 출력전압을 강압하는제1전위강압수단(T4,T5); 소오스 추종모드에서 전송되는 상기 제1내부노드 상의 전압을 그의 게이트에 수신하고, 수신된 전압을 증가시키는 p채널 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T7) 및 상기 제1출력절연게이트형 필드효과 트랜지스터(Q2)의 게이트와 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T7)의 소오스 사이에서 직렬로 접속되어 각각이 다이오드 모드로 동작하는 적어도 하나의 p채널 절연게이트형 필드효과 트랜지스터(T10) 및 여러개의 n채널 절연게이트형 필드효과 트랜지스터(T8,T9)를 구비하고, 상기 전위승압수단의 p채널 절연게이트형 필드효과 트랜지스터(T10)의 수는 상기 전위강압수단(T4,T5)에 포함된 다이오드모드에서 동작하는 여러개의 p채널 절연게이트형 필드효과 트랜지스터(T4,T5)보다 하나씩 더 작은 전위승압수단(T8~T10)을 포함하는 내부전원회로.
  17. 제14항 있어서, 상기 내부기준전압 발생수단(T4,T5,12)는 상기 제1절연게이트형 필드효과 트랜지스터(T1)과 제1내부노드(N3) 사이에 직렬로 접속되고 각각이 상기 제1절연게이트형 필드효과 트랜지스터로부터의 출력전압을 상기 제1내부노드로 강압하는 다이오드모드에서 동작하는 여러개의 p채널 절연게이트형 필드효과 트랜지스터(T4,T5); 소오스 추종모드에서 전송용의 상기 제1내부노드 상의 전압을 그의 게이트에 수신하고 수신된 전압을 증가시키는 p채널 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T7); 제2내부노드(N8)과 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터(T7) 사이에 서로 직렬로 접속되고, 각각이 다이오드모드로 동작하며, 상기 제1소오스 추종 절연게이트형 필드효과 트랜지스터의 출력전압을 승압하는 여러개의 다이오드 접속된 n채널 절연게이트형 필드효과 트랜지스터(T8,T11); 상기 제2내부노드와 제3내부노드(N21) 사이에 서로 직렬로 접속되어 각각이 다이오드모드로 동작하는 n채널 절연게이트형 필드효과 트랜지스터(T9)와 p채널 절연게이트형 필드효과 트랜지스터(T10) 및 소오스 추종모드에서 전송용의 상기 제3내부노드의 전위를 그의 게이트에 수신하고 상기 제2기준전압을 발생하는 n채널 절연게이트형 필드효과 트랜지스터(Q35)를 포함하는 내부전원회로.
  18. 제14항에 있어서, 상기 내부전압 출력노드와 다른 전원 전위를 공급하는 접지노드 사이에 결합된 p채널 제2출력절연게이트형 필드효과 트랜지스터(Q11) 및 상기 제2출력절연게이트형 필드효과 트랜지스터의 게이트에 사용되는 상기 제1절연게이트형 필드효과 트랜지스터(T1)에서 수신된 출력전압에서 상기 제2기준전압 보다 낮은 제3기준전압을 발생하고, 상기 제1절연게이트형 필드효과 트랜지스터와 상기 제2절연게이트형 필드 트랜지스터의 임계값전압의 상기 내부전압 출력노드(4)에서 발생하는 전압값에 대한 영향을 소거하는 수단(T4~T6,T41~T44,T46)을 구비한 제2내부기준전압 발생수단(T4~T6,T41~T44,T46,20)을 더 포함하는 내부전원회로.
  19. 제14항에 있어서, 상기 제1절연게이트형 필드효과 트랜지스터(T1)은 상기 전원노드(1)의 전압 보다 높은 전압을 수신하도록 결합되고, 상기 제1내부전압 발생수단(T4,T6,T10;T4,T6,12)는 상기 전원노드 보다 높은 전압을 공급하는 노드로부터 흐르는 전류를 수신하도록 결합되는 내부전원회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960027417A 1995-07-11 1996-07-08 저소비전력의 내부전원회로 KR100218760B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-174775 1995-07-11
JP17477595A JP3556328B2 (ja) 1995-07-11 1995-07-11 内部電源回路

Publications (2)

Publication Number Publication Date
KR970008162A true KR970008162A (ko) 1997-02-24
KR100218760B1 KR100218760B1 (ko) 1999-09-01

Family

ID=15984457

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960027417A KR100218760B1 (ko) 1995-07-11 1996-07-08 저소비전력의 내부전원회로

Country Status (5)

Country Link
US (1) US5892390A (ko)
JP (1) JP3556328B2 (ko)
KR (1) KR100218760B1 (ko)
CN (1) CN1126010C (ko)
TW (1) TW401655B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200123471A (ko) * 2018-03-20 2020-10-29 닛폰세이테츠 가부시키가이샤 방향성 전자 강판의 제조 방법 및 방향성 전자 강판

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3199987B2 (ja) 1995-08-31 2001-08-20 株式会社東芝 半導体集積回路装置およびその動作検証方法
JP3351503B2 (ja) * 1996-10-09 2002-11-25 シャープ株式会社 固体撮像装置
KR100512160B1 (ko) * 1997-11-27 2006-03-14 삼성전자주식회사 내부전원전압발생회로
JP3323119B2 (ja) * 1997-11-28 2002-09-09 株式会社東芝 半導体集積回路装置
US6169430B1 (en) * 1998-04-14 2001-01-02 Eastman Kodak Company CMOS imager column buffer gain compensation circuit
US6242972B1 (en) * 1999-10-27 2001-06-05 Silicon Storage Technology, Inc. Clamp circuit using PMOS-transistors with a weak temperature dependency
US6552603B2 (en) * 2000-06-23 2003-04-22 Ricoh Company Ltd. Voltage reference generation circuit and power source incorporating such circuit
JP2003168290A (ja) 2001-11-29 2003-06-13 Fujitsu Ltd 電源回路及び半導体装置
JP2004096702A (ja) * 2002-02-20 2004-03-25 Mitsubishi Electric Corp 駆動回路
KR100586545B1 (ko) * 2004-02-04 2006-06-07 주식회사 하이닉스반도체 반도체 메모리 장치의 오실레이터용 전원공급회로 및 이를이용한 전압펌핑장치
US7340229B2 (en) * 2004-08-20 2008-03-04 Matsushita Electric Industrial Co., Ltd. High frequency amplification circuit and mobile communication terminal using the same
JP4584677B2 (ja) * 2004-11-04 2010-11-24 ローム株式会社 電力供給回路、半導体装置
EP1750271B1 (en) * 2005-07-28 2011-05-11 STMicroelectronics Srl Multistage regulator for charge-pump boosted voltage applications
DE102006019785B4 (de) * 2006-04-28 2009-01-08 Mühlbauer Ag Vorrichtung und Verfahren zum aufeinanderfolgenden Transport einer Mehrzahl von GSM-Chipkarten
KR100802073B1 (ko) * 2006-05-31 2008-02-12 주식회사 하이닉스반도체 반도체메모리소자의 내부전압 공급장치
WO2008001255A1 (en) * 2006-06-26 2008-01-03 Nxp B.V. A constant voltage generating device
JP5040421B2 (ja) * 2007-05-07 2012-10-03 富士通セミコンダクター株式会社 定電圧回路、定電圧供給システム、および定電圧供給方法
JP2009141393A (ja) * 2007-12-03 2009-06-25 Nec Electronics Corp 電圧電流変換回路、及び電圧制御発振回路
JP2009164415A (ja) * 2008-01-08 2009-07-23 Mitsumi Electric Co Ltd 半導体装置
KR100894106B1 (ko) * 2008-03-17 2009-04-20 주식회사 하이닉스반도체 전원전압 레벨다운 회로
JP2009253559A (ja) * 2008-04-03 2009-10-29 Sharp Corp 固体撮像装置および電子情報機器
DE102009045052B4 (de) * 2008-09-30 2013-04-04 Infineon Technologies Ag Bereitstellen einer Versorgungsspannung für eine Ansteuerschaltung eines Halbleiterschaltelements
JP5646360B2 (ja) * 2011-02-04 2014-12-24 株式会社東芝 半導体装置
CN103235632B (zh) * 2013-04-15 2015-01-21 无锡普雅半导体有限公司 一种低压跟随的开环电压调整电路
US9817426B2 (en) * 2014-11-05 2017-11-14 Nxp B.V. Low quiescent current voltage regulator with high load-current capability
JP6811265B2 (ja) * 2019-02-07 2021-01-13 ウィンボンド エレクトロニクス コーポレーション 基準電圧発生回路、パワーオン検出回路および半導体装置
KR102697884B1 (ko) * 2019-10-04 2024-08-22 에스케이하이닉스 주식회사 전압 생성 회로 및 이를 포함하는 입력 버퍼

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3806742A (en) * 1972-11-01 1974-04-23 Motorola Inc Mos voltage reference circuit
JPS61221812A (ja) * 1985-03-27 1986-10-02 Mitsubishi Electric Corp 電圧発生回路
JP2509596B2 (ja) * 1987-01-14 1996-06-19 株式会社東芝 中間電位生成回路
JPH01140212A (ja) * 1987-11-26 1989-06-01 New Japan Radio Co Ltd 低電圧mos基準電圧回路
JPH03180915A (ja) * 1989-12-08 1991-08-06 Ricoh Co Ltd 基準電圧発生回路
US5117177A (en) * 1991-01-23 1992-05-26 Ramtron Corporation Reference generator for an integrated circuit
JPH05303438A (ja) * 1992-04-27 1993-11-16 Fujitsu Ltd 定電圧発生回路
US5362988A (en) * 1992-05-01 1994-11-08 Texas Instruments Incorporated Local mid-rail generator circuit
JPH06223568A (ja) * 1993-01-29 1994-08-12 Mitsubishi Electric Corp 中間電位発生装置
JPH0757463A (ja) * 1993-08-18 1995-03-03 Texas Instr Japan Ltd 電圧発生回路及び1/2vdd発生回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200123471A (ko) * 2018-03-20 2020-10-29 닛폰세이테츠 가부시키가이샤 방향성 전자 강판의 제조 방법 및 방향성 전자 강판

Also Published As

Publication number Publication date
US5892390A (en) 1999-04-06
JPH0926829A (ja) 1997-01-28
TW401655B (en) 2000-08-11
JP3556328B2 (ja) 2004-08-18
CN1126010C (zh) 2003-10-29
KR100218760B1 (ko) 1999-09-01
CN1156271A (zh) 1997-08-06

Similar Documents

Publication Publication Date Title
KR970008162A (ko) 저소비전력의 내부전원회로
US8604862B2 (en) Four-quadrant bootstrapped switch circuit
KR950007292A (ko) 저소비 전류로 동작하는 파워-온 신호 발생 회로
US7764123B2 (en) Rail to rail buffer amplifier
JPH02215154A (ja) 電圧制御回路
KR950026119A (ko) 출력 회로
KR930009245A (ko) 리셋기능을 가지는 고속 임계치(문턱값) 교차 검출기
KR102537312B1 (ko) 기준 전압 회로 및 반도체 장치
KR960032880A (ko) 차동증폭기
US6861889B2 (en) Amplitude converting circuit
US6677810B2 (en) Reference voltage circuit
KR950022107A (ko) 출력 트랜지스터에 연결된 게이트 전류 제어 트랜지스터의 게이트 전압제어 회로를 갖는 출력 버퍼 회로
KR960039569A (ko) 승압 회로
KR940024629A (ko) 통신회로시스템
KR960003087A (ko) 수정발진회로
KR950024349A (ko) 외부 파워 서플라이의 전위에 의거하여 내부 파워 서플라이의 전위를 발생시키는 내부 파워 서플라이 회로
KR940008267A (ko) 시모스(cmos)버퍼회로
KR940012851A (ko) 차동 전류원 회로
KR940023028A (ko) 금속 산화물 반도체(mos) 트랜지스터를 이용한 전압/전류 변환 회로
KR960030395A (ko) 저전압출력회로 및 반도체장치
KR950016002A (ko) 3치 입력 버퍼 회로
KR960036289A (ko) 정밀 전류 제한 회로
KR970003924A (ko) 반도체 장치
EP0651311A2 (en) Self-exciting constant current circuit
US6466083B1 (en) Current reference circuit with voltage offset circuitry

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20070608

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee