KR950035053A - 감쇄 피드백형 차동 증폭기 - Google Patents
감쇄 피드백형 차동 증폭기 Download PDFInfo
- Publication number
- KR950035053A KR950035053A KR1019950012925A KR19950012925A KR950035053A KR 950035053 A KR950035053 A KR 950035053A KR 1019950012925 A KR1019950012925 A KR 1019950012925A KR 19950012925 A KR19950012925 A KR 19950012925A KR 950035053 A KR950035053 A KR 950035053A
- Authority
- KR
- South Korea
- Prior art keywords
- resistor
- output
- power supply
- emitter follower
- diode
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/34—Negative-feedback-circuit arrangements with or without positive feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/4508—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
- H03F3/45085—Long tailed pairs
- H03F3/45089—Non-folded cascode stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45302—Indexing scheme relating to differential amplifiers the common gate stage of a cascode dif amp being controlled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45374—Indexing scheme relating to differential amplifiers the AAC comprising one or more discrete resistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45702—Indexing scheme relating to differential amplifiers the LC comprising two resistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45722—Indexing scheme relating to differential amplifiers the LC comprising one or more source followers, as post buffer or driver stages, in cascade in the LC
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/50—Indexing scheme relating to amplifiers in which input being applied to, or output being derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower
- H03F2203/5003—Indexing scheme relating to amplifiers in which input being applied to, or output being derived from, an impedance common to input and output circuits of the amplifying element, e.g. cathode follower the sources of two source followers are differentially coupled
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
차동증폭기는 입력신호(Vin,Vin)를 받는 입력단(1″)과 출력신호(Vout,Vout)를 발생하는 출력단(2″)과, 출력신호를 감쇄시키고 감쇄신호를 다시 입력단으로 이송시키는 감쇄회로(3)를 구비한다. 입력단은, 공통적으로 전류원(I1)에 연결되고 각각 두개의 부하 증폭기(Q3,R1,Q4,R2)에 연결된 두개의 트랜지스터(Q1,Q2)에 의해 형성된 전류스위치를 포함한다. 부하 증폭기는 감쇄신호에 의해 실질적으로 두 트랜지스터의 증폭률을 감소시키도록 제어된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 차동증폭기의 일 실시예를 도시하는 회로도.
Claims (12)
- 제1 및 제2전원 공급 단자(VCC,VEE)와 상기 제1 및 제2전원 공급 단자 사이에 연결되어, 제1 및 제2입력신호를 받고, 상기 제1 및 제2입력신호에 응답하여 제1 및 제2중간신호를 출력하는 입력단(1″)과, 상기 제1전원공급 단자와 상기 입력단에 연결되어, 제1 및 제2중간신호를 받고, 상기 제1 및 제2중간신호에 응답하여 제1 및 제2출력신호를 출력하는 출력단(2″)과, 상기 출력단과 상기 제2전원 공급 단자사이에서 상기 입력단에 연결되어, 상기 제1 및 제2출력신호에 대한 응답으로 제1 및 제2감쇄 신호를 발생하도록 상기 제1 및 제2출력신호를 감쇄시키고, 상기 제1 및 제2 감쇄신호를 상기 입력단으로 전달하는 감쇄회로(3)를 구비하고, 상기 입력단은 상기 제2전원 공급 단자에 연결된 제1전류원(I1)과, 각각 상기 제1 및 제2입력신호를 받는 게이트와, 상기 제1전류원에 연결된 에미터를 가지는 제1 및 제2트랜지스터(Q1,Q2)와, 상기 제1트랜지스터의 콜렉터에 연결된 에미터와 상기 제2감쇄신호를 받는 게이트를 가지는 제3트랜지스터(Q3)와, 상기 제2트랜지스터의 콜렉터에 연결된 에미터와 상기 제2감쇄 신호를 받는 게이트를 가지는 제4트랜지스터(Q4)와, 상기 제1전원 공급 단자와 상기 제3트랜지스터의 콜렉터사이에 연결된 제1저항(R1)과, 상기 제1전원 공급 단자와 상기 제4트랜지스터의 콜렉터사이에 연결된 제2저항(R2)을 포함하고, 상기 출력단은 상기 제1중간신호를 받아서 상기 제1출력신호를 발생하는 제1에미터 팔로워(Q5)와, 상기 제2중간신호를 받아서 상기 제2출력신호를 발생하는 제2에미터 팔로워(Q6)를 포함하는 것을 특징으로 하는 차동증폭기.
- 제1항에 있어서, 상기 감쇄회로는 상기 제1에미터 팔로워의 출력부에 연결된 제3저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제4저항(R4)과, 상기 제2전원 공급 단자에 연결된 제2전류원(I2)과, 상기 제3저항과 상기 제2전류원사이에 연결된 제1다이오드(D1)와, 상기 제4저항과 상기 제2전류원사이에 연결된 제2다이오드(D2)와, 상기 제3저항과 상기 제1다이오드 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제2다이오드 사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제1항에 있어서, 상기 감쇄회로는 상기 제1에미터 팔로워의 출력부에 연결된 제3저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제4저항(R4)과, 상기 제2전원 공급 단자에 연결된 제2전류원(I2)과, 상기 제3저항과 상기 제2전류원사이에 연결된 제5저항(R5)과, 상기 제4저항과 상기 제2전류원사이에 연결된 제6저항(R6)과, 상기 제3저항과 상기 제5저항 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제6저항 사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제1항에 있어서, 상기 감쇄회로는 상기 제1에미터 팔로워의 출력부에 연결된 제3저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제4저항(R4)과, 상기 제2전원 공급 단자에 연결된 다이오드 수단(D3~Dm)과, 상기 제3저항과 상기 다이오드 수단사이에 연결된 제1다이오드(D1)와, 상기 제4저항과 상기 다이오드 수단사이에 연결된 제2다이오드(D2)와, 상기 제3저항과 상기 제1다이오드사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제2다이오드사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제1항에 있어서, 상기 감쇄회로는 상기 제1에미터 팔로워의 출력부에 연결된 제3저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제4저항(R4)과, 상기 제2전원 공급 단자에 연결된 다이오드 수단(D3~Dm)과, 상기 제3저항과 상기 다이오드 수단사이에 연결된 제5저항(R5)과, 상기 제4저항과 상기 다이오드 수단사이에 연결된 제6저항(R6)과, 상기 제3저항과 상기 제5저항 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제6저항 사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제1항에 있어서, 상기 감쇄회로는 상기 제1에미터 팔로워의 출력부와 상기 제2전원 공급 단자 사이에 연결된 제2전류원(I2)과, 상기 제2에미터 팔로워의 출력부와 상기 제2전원 공급 단자 사이에 연결된 제3전류원(I3)와, 상기 제1에미터 팔로워의 출력부와 상기 제2에미터 팔로워의 출력부사이에 연결된 제3저항과, 제4저항 및 제5저항(R7,R8,R9)과, 상기 제3저항과 상기 제4저항사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제5저항사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제1 및 제2전원 공급 단자(VCC,VEE)와 상기 제2전원 공급 단자에 연결된 제1전류원(I1)과, 상기 제1전류원에 공통으로 연결되어 각각 제1 및 제2입력신호에 의해 제어되는 제1 및 제2트랜지스터(Q1,Q2)를 가지는 전류 스위치와, 상기 제1전원 공급 단자와 상기 제1트랜지스터사이에 연결되고, 1보다 큰 증폭률을 가지는 제1부하증폭기(Q3,R1)와, 상기 제1전원 공급 단자와 상기 제2트랜지스터사이에 연결되고, 1보다 큰 증폭률을 가지는 제2부하 증폭기(Q4,R2)와, 상기 제1전원 공급 단자와 상기 제1부하 증폭기에 연결되고, 거의 1의 증폭률을 가지며 제1출력신호를 발생하는 제1에미터 팔로워(Q5)와, 상기 제1전원 공급 단자와 상기 제2부하 증폭기에 연결되고, 거의 1의 증폭률을 가지며 제1출력신호를 발생하는 제2에미터 팔로워(Q6)와, 상기 제1 및 제2에미터 팔로워와 상기 제2전원 공급 단자에 연결되어, 제1 및 제2감쇄신호를 발생하도록 상기 제1 및 제2출력신호를 감쇄시키고, 상기 제1 및 제2감쇄신호가 각각 상기 제1 및 제2부하증폭기로 전달하는 피드백 회로(3)를 구비하고, 실질적으로 상기 제1 및 제2트랜지스터의 증폭률을 1미만으로 감소시키는 차동증폭기.
- 제7항에 있어서, 상기 피드백 회로는 상기 제1에미터 팔로워의 출력부에 연결된 제1저항(R1)과, 상기 제2에미터 팔로워의 출력부에 연결된 제2저항(R2)과, 상기 제2전원 공급 단자에 연결된 제2전류원(I2)과, 상기 제1저항과 상기 제2전류원사이에 연결된 제1다이오드(D1)와, 상기 제2저항과 상기 제2전류원사이에 연결된 제2다이오드(D2)와, 상기 제1저항과 상기 제1다이오드 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제2저항과 상기 제2다이오드 사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제7항에 있어서, 상기 피드백 회로는 상기 제1에미터 팔로워의 출력부에 연결된 제3저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제4저항(R4)과, 상기 제2전원 공급 단자에 연결된 다이오드 수단(D3~Dm)과, 상기 제3저항과 상기 다이오드 수단사이에 연결된 제1다이오드(D1)와, 상기 제4저항과 상기 다이오드 수단사이에 연결된 제2다이오드(D2)와, 상기 제3저항과 상기 제1다이오드사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제4저항과 상기 제2다이오드사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제7항에 있어서, 상기 피드백 회로는 상기 제1에미터 팔로워의 출력부에 연결된 제1저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제2저항(R4)과, 상기 제2전원 공급 단자에 연결된 제2전류원(I2)과, 상기 제1저항과 상기 제2전류원 사이에 연결된 제3저항(R5)과, 상기 제2저항과 상기 제2전류원 사이에 연결된 제4저항(R6)과, 상기 제1저항과 상기 제3저항 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제2저항과 상기 제4저항 사이에서 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제7항에 있어서, 상기 피드백 회로는 상기 제1에미터 팔로워의 출력부에 여결된 제1저항(R3)과, 상기 제2에미터 팔로워의 출력부에 연결된 제2저항(R4)과, 상기 제2전원 공급 단자에 연결된 다이오드 수단(D3~Dm)과, 상기 제1저항과 상기 다이오드 수단사이에 연결된 제3저항(R5)과, 상기 제2저항과 상기 다이오드 수단사이에 연결된 제4저항(R6)과, 상기 제1저항과 상기 제3저항 사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제2저항과 상기 제4저항 사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.
- 제7항에 있어서, 상기 피드백 회로는 상기 제1에미터 팔로워의 출력부와 상기 제2전원 공급 단자 사이에 연결된 제2전류원(I2)과, 상기 제2에미터 팔로워의 출력부와 상기 제2전원 공급 단자 사이에 연결된 제3전류원(I3)와, 상기 제1에미터 팔로워의 출력부와 상기 제2에미터 팔로워의 출력부사이에 연결된 제3저항, 제4저항 및 제5저항(R7,R8,R9)과, 상기 제1저항과 상기 제2저항사이에서 상기 제1감쇄신호를 발생하는 제1노드와, 상기 제2저항과 상기 제3저항사이에서 상기 제2감쇄신호를 발생하는 제2노드를 구비하는 것을 특징으로 하는 차동증폭기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP94-109855 | 1994-05-24 | ||
JP6109855A JP2588368B2 (ja) | 1994-05-24 | 1994-05-24 | 差動増幅回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950035053A true KR950035053A (ko) | 1995-12-30 |
KR0152701B1 KR0152701B1 (ko) | 1998-12-15 |
Family
ID=14520905
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950012925A KR0152701B1 (ko) | 1994-05-24 | 1995-05-23 | 감쇠 귀환형 차동증폭기 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5568092A (ko) |
JP (1) | JP2588368B2 (ko) |
KR (1) | KR0152701B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100427878B1 (ko) * | 2000-09-29 | 2004-04-30 | 가부시끼가이샤 도시바 | 증폭회로 |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6140872A (en) * | 1999-10-28 | 2000-10-31 | Burr-Brown Corporation | Offset-compensated amplifier input stage and method |
EP1211804B1 (en) * | 2000-12-04 | 2007-03-28 | Infineon Technologies AG | Driver for an external FET with high accuracy and gate voltage protection |
US6980874B2 (en) * | 2003-07-01 | 2005-12-27 | General Electric Company | System and method for detecting an anomalous condition in a multi-step process |
WO2005074126A1 (en) * | 2004-01-29 | 2005-08-11 | Koninklijke Philips Electronics N.V. | Switching cascode driver configuration |
KR100744028B1 (ko) * | 2005-09-29 | 2007-07-30 | 주식회사 하이닉스반도체 | 차동증폭장치 |
JP5025171B2 (ja) * | 2005-09-29 | 2012-09-12 | エスケーハイニックス株式会社 | 差動増幅装置 |
KR100819119B1 (ko) * | 2006-01-09 | 2008-04-04 | 삼성전자주식회사 | 초광대역 응용을 위한 필터의 cmos 증폭기 및 그 방법 |
WO2010026681A1 (ja) * | 2008-09-02 | 2010-03-11 | 日本電気株式会社 | 差動増幅器及びその構成方法 |
JP5139963B2 (ja) * | 2008-12-15 | 2013-02-06 | ルネサスエレクトロニクス株式会社 | 差動増幅器 |
RU2452077C1 (ru) * | 2011-06-10 | 2012-05-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Операционный усилитель с парафазным выходом |
RU2461957C1 (ru) * | 2011-08-25 | 2012-09-20 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Дифференциальный каскад с повышенным усилением по напряжению |
RU2468500C1 (ru) * | 2011-10-12 | 2012-11-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Каскодный дифференциальный усилитель |
RU2463703C1 (ru) * | 2011-11-10 | 2012-10-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") | Каскодный дифференциальный усилитель |
US9509256B2 (en) * | 2014-07-29 | 2016-11-29 | Qualcomm Incorporated | Linearized gate capacitance in power amplifiers |
FR3029717A1 (ko) * | 2014-12-09 | 2016-06-10 | St Microelectronics Crolles 2 Sas |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3399357A (en) * | 1965-08-26 | 1968-08-27 | Sperry Rand Corp | Wideband transistor amplifier with output stage in the feedback loop |
JPH01114205A (ja) * | 1987-10-28 | 1989-05-02 | Fujitsu Ltd | 増幅器 |
JPH02223209A (ja) * | 1988-11-21 | 1990-09-05 | Nippon Telegr & Teleph Corp <Ntt> | 帰還形負荷を用いた増幅回路 |
-
1994
- 1994-05-24 JP JP6109855A patent/JP2588368B2/ja not_active Expired - Fee Related
-
1995
- 1995-05-23 KR KR1019950012925A patent/KR0152701B1/ko not_active IP Right Cessation
- 1995-05-24 US US08/449,528 patent/US5568092A/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100427878B1 (ko) * | 2000-09-29 | 2004-04-30 | 가부시끼가이샤 도시바 | 증폭회로 |
Also Published As
Publication number | Publication date |
---|---|
US5568092A (en) | 1996-10-22 |
KR0152701B1 (ko) | 1998-12-15 |
JPH07321572A (ja) | 1995-12-08 |
JP2588368B2 (ja) | 1997-03-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950035053A (ko) | 감쇄 피드백형 차동 증폭기 | |
US4284957A (en) | CMOS Operational amplifier with reduced power dissipation | |
NO931299L (no) | Dynamisk forspent forsterker med lav hvilestroem | |
US4335355A (en) | CMOS Operational amplifier with reduced power dissipation | |
US5475343A (en) | Class AB complementary output stage | |
KR950004709A (ko) | 모스(mos) 차동 전압-전류 변환 회로 | |
KR870009543A (ko) | 차동 증폭 회로 | |
KR960705400A (ko) | 데시벨 선형 출력 전압을 갖는 증폭단(Amplifer stage with a DB-linear output voltage) | |
US3970784A (en) | Transmission system | |
KR970068131A (ko) | 저잡음 증폭기 | |
KR900019342A (ko) | 광대역 ab급 crt캐소드 구동기 | |
KR950002524A (ko) | 스피커 폰용 전압제어 감쇠기 | |
KR850002710A (ko) | 에미터플로위형 싱글 엔디드 푸쉬풀회로 | |
KR940020692A (ko) | 집적 회로 증폭 장치(integrated circuit amplifier arrangements) | |
JPH0783247B2 (ja) | インタフエース受信回路及びレベル変換回路 | |
US4587494A (en) | Quasi-complementary class B IC output stage | |
KR930007294B1 (ko) | 달링턴 트랜지스터 장치 | |
KR920013891A (ko) | 모노리틱 집적 파워 증폭기의 단일 이득 최종 스테이지 | |
GB1249222A (en) | Gain controlled amplifier | |
GB995879A (en) | A signal amplifier | |
KR910021007A (ko) | 증폭기 | |
EP0354513A3 (en) | Gain controlled amplifier circuit | |
KR910017731A (ko) | 증폭기 회로 | |
KR860009553A (ko) | 저전압 디지탈투 아날로그 변환기 | |
SE9101459L (sv) | Limiterande foerstaerkare |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030619 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |