[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR20190117968A - Display apparatus and method for manufacturing thereof - Google Patents

Display apparatus and method for manufacturing thereof Download PDF

Info

Publication number
KR20190117968A
KR20190117968A KR1020180040968A KR20180040968A KR20190117968A KR 20190117968 A KR20190117968 A KR 20190117968A KR 1020180040968 A KR1020180040968 A KR 1020180040968A KR 20180040968 A KR20180040968 A KR 20180040968A KR 20190117968 A KR20190117968 A KR 20190117968A
Authority
KR
South Korea
Prior art keywords
light emitting
layer
light
substrate
semiconductor layer
Prior art date
Application number
KR1020180040968A
Other languages
Korean (ko)
Other versions
KR102073572B1 (en
Inventor
민재식
이재엽
조병구
Original Assignee
(주)라이타이저
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)라이타이저 filed Critical (주)라이타이저
Priority to KR1020180040968A priority Critical patent/KR102073572B1/en
Publication of KR20190117968A publication Critical patent/KR20190117968A/en
Application granted granted Critical
Publication of KR102073572B1 publication Critical patent/KR102073572B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/50Wavelength conversion elements
    • H01L33/501Wavelength conversion elements characterised by the materials, e.g. binder
    • H01L33/502Wavelength conversion materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Led Device Packages (AREA)
  • Led Devices (AREA)

Abstract

The present invention relates to a display device and a method for manufacturing the same and, more specifically, to a large-area display device using a light emitting diode (LED) having a micro-unit size and a method for manufacturing the same. A display device according to an embodiment of the present invention comprises: a substrate for a display panel; and a plurality of light emitting parts arranged in an array form on the substrate, wherein each of the light emitting parts includes a metal layer which is arranged on the substrate, a light emitting cell which is arranged on the metal layer and emits light having different wavelengths, and a driving part which is arranged on the substrate and electrically drives the light emitting cell. The light emitting cell includes a first conductive semiconductor layer which is arranged on the metal layer as a common layer, a plurality of active layers which are spaced apart from each other on one plane of the first conductive semiconductor layer and emit light having a specific wavelength, a second conductive semiconductor layer which is arranged on each of the active layers, and a wavelength conversion layer which is arranged on the second conductive semiconductor layer.

Description

디스플레이 장치 및 그의 제조 방법{Display apparatus and method for manufacturing thereof}Display apparatus and manufacturing method thereof

본 발명은 디스플레이 장치 및 그의 제조 방법에 관한 것으로서, 보다 상세하게는 마이크로 단위의 크기를 갖는 발광 다이오드(LED)를 이용한 대면적의 디스플레이 장치와 이의 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display device and a method for manufacturing the same, and more particularly, to a display device having a large area and a method for manufacturing the same using a light emitting diode (LED) having a micro unit size.

발광 다이오드(Light Emitting Diode: LED)는 전류가 인가되면 광을 방출하는 발광 소자 중 하나이다. 발광 다이오드는 저 전압으로 고효율의 광을 방출할 수 있어 에너지 절감 효과가 뛰어나다. 최근, 발광 다이오드의 휘도 문제가 크게 개선되어, 액정표시장치의 백라이트 유닛(Backlight Unit), 전광판, 표시기, 가전 제품 등과 같은 각종 기기에 적용되고 있다.A light emitting diode (LED) is one of light emitting devices that emit light when a current is applied. Light emitting diodes can emit high-efficiency light at low voltage, resulting in excellent energy savings. Recently, the luminance problem of the light emitting diode has been greatly improved, and has been applied to various devices such as a backlight unit, a display board, a display, and a home appliance of a liquid crystal display.

최근 발광 다이오드를 활용한 디스플레이 장치가 활발히 개발되고 있다. 대부분의 디스플레이 장치 기술은 하나의 픽셀을 구현하기 위하여 3개의 발광 다이오드(적색, 녹색, 청색) 칩이 사용하고 있다. 이러한 경우, 각 칩마다 구동전류가 차이가 나기 때문에 동일한 구동회로를 구성하는데 어려움이 있다. 또한, 종류가 다른 발광 다이오드 칩은 서로 다른 종류의 발광부를 갖고 있으므로, 칩마다 수명이 서로 다른 단점이 있다.Recently, display devices using light emitting diodes have been actively developed. Most display device technologies use three light emitting diode (red, green, blue) chips to implement one pixel. In this case, there is a difficulty in configuring the same driving circuit because the driving current is different for each chip. In addition, different types of light emitting diode chips have different types of light emitting parts, and thus, each chip has a different lifetime.

마이크로 발광 다이오드(μ-LED)의 크기는 5 ~ 200μm 수준으로 매우 작고, 40 인치(inch)의 디스플레이 장치를 구현하기 위해서는 대략 2,500만개 이상의 픽셀이 요구된다. 따라서, 하나의 40 인치 디스플레이 장치를 만드는데 단순한 픽앤플레이스(Pick & Place) 방법으로는 시간적으로 최소 한달 이상이 소요되는 문제가 있다.Micro light emitting diodes (μ-LEDs) are very small, ranging in size from 5 to 200 μm, and more than 25 million pixels are required to implement a 40-inch display device. Therefore, there is a problem in that it takes at least one month in time for a simple pick and place method to make a single 40-inch display device.

본 발명은 종래 기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 해결하고자 하는 과제는, 발광 다이오드 디스플레이 장치 및 이의 제조방법을 제공하는 것이다.The present invention has been made to solve the problems of the prior art, the problem to be solved by the present invention is to provide a light emitting diode display device and a method of manufacturing the same.

또한, 본 발명의 해결하고자 하는 과제는, 픽앤플레이스(Pick & Place), 전사 및 솔더링(Soldering) 등의 공정이 불필요한 발광 다이오드 디스플레이 장치의 제조 방법을 제공한다.In addition, an object of the present invention is to provide a method of manufacturing a light emitting diode display device that does not require a process such as pick & place, transfer and soldering.

또한, 본 발명의 해결하고자 하는 과제는, 복수의 반도체 구동회로가 포함된 픽셀들을 포함하는 픽셀 어레이 단위로, 픽셀들이 디스플레이 패널로 전사되므로 발광 다이오드 칩 단위의 픽앤플레이스 공정에 비해 속도가 매우 빠른 발광 다이오드 제조방법을 제공한다. In addition, the problem to be solved of the present invention, the pixel array unit including a plurality of semiconductor driving circuit, the pixels are transferred to the display panel, so the light emission is much faster than the pick-and-place process of the LED chip unit Provided is a diode manufacturing method.

또한, 본 발명의 해결하고자 하는 과제는, 복수의 발광 다이오드를 포함하는 픽셀이 한 종류의 발광 다이오드를 사용하여 제조되므로, 동일한 조건으로 상기 복수의 발광 다이오드를 구동하는 것이 가능하므로, 신뢰성이 향상된 발광 다이오드 디스플레이 장치 및 이의 제조 방법을 제공한다.In addition, the problem to be solved of the present invention, since the pixel including a plurality of light emitting diodes are manufactured using one kind of light emitting diode, it is possible to drive the plurality of light emitting diodes under the same conditions, so that the light emission is improved reliability Provided are a diode display device and a method of manufacturing the same.

본 발명의 해결하고자 하는 과제는 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.The problem to be solved of the present invention is not limited to the above-mentioned problems, and other tasks not mentioned above may be clearly understood by those skilled in the art from the following description. will be.

본 발명의 실시 형태에 따른 디스플레이 장치는 기판; 및 상기 기판 상에 어레이 형태로 배열된 다수의 발광부;를 포함하고, 상기 다수의 발광부 각각은, 상기 기판상에 배치되는 금속층; 상기 금속층 상에 배치되고 서로 다른 파장의 광을 방출하는 발광셀; 및 상기 금속층 상에 배치되고 상기 발광셀을 전기적으로 구동시키는 구동부;를 포함하고, 상기 발광셀은, 상기 금속층 상에 공통층으로 배치된 제1 도전형 반도체층; 상기 제1 도전형 반도체층 상의 일 평면 상에 서로 이격되고, 특정 파장의 광을 방출하는 다수의 활성층; 상기 다수의 활성층 각각 상에 배치된 제2 도전형 반도체층; 및 상기 제2 도전형 반도체층 상에 배치된 파장 변환층;을 포함한다. A display device according to an embodiment of the present invention includes a substrate; And a plurality of light emitting parts arranged in an array form on the substrate, wherein each of the plurality of light emitting parts comprises: a metal layer disposed on the substrate; A light emitting cell disposed on the metal layer and emitting light of different wavelengths; And a driving unit disposed on the metal layer and electrically driving the light emitting cell, wherein the light emitting cell comprises: a first conductive semiconductor layer disposed as a common layer on the metal layer; A plurality of active layers spaced apart from each other on one plane on the first conductive semiconductor layer and emitting light of a specific wavelength; A second conductivity type semiconductor layer disposed on each of the plurality of active layers; And a wavelength conversion layer disposed on the second conductivity type semiconductor layer.

본 발명의 실시 형태에 따른 디스플레이 장치의 제조 방법은, 성장 기판 상에 형성된 발광구조물을 다수의 발광부에 대응하는 다수의 분리된 발광구조물로 분리하고 상기 분리된 발광구조물 각각을 다수의 발광영역으로 분리하는 분리 단계; 상기 성장 기판 상으로서, 상기 분리된 상기 발광구조물 일 측에 상기 발광영역 각각에 대한 구동부를 형성하는 구동부 형성 단계; 상기 발광구조물 및 상기 구동부로부터 상기 성장 기판을 박리하는 박리 단계; 상기 발광구조물 및 상기 구동부 하부에 금속층을 형성하는 금속층 형성 단계; 상기 다수의 발광영역의 전부 또는 일부 상에 파장 변환층을 형성하는 파장 변환층 형성 단계; 상기 발광구조물을, 상기 다수의 발광부 중 적어도 2개 이상의 발광부를 포함하는 픽셀 어레이 단위로 다이싱하는 다이싱 단계; 및 상기 픽셀 어레이 단위로 상기 다수의 발광부를 디스플레이 패널용 기판에 접착시키는 기판 접착 단계를 포함한다. In the method of manufacturing a display device according to an embodiment of the present invention, a light emitting structure formed on a growth substrate is divided into a plurality of separated light emitting structures corresponding to a plurality of light emitting units, and each of the separated light emitting structures is divided into a plurality of light emitting regions. Separating step of separating; A driving unit forming step of forming driving units for each of the light emitting regions on one side of the separated light emitting structure as the growth substrate; A peeling step of peeling the growth substrate from the light emitting structure and the driving part; A metal layer forming step of forming a metal layer under the light emitting structure and the driving unit; Forming a wavelength conversion layer on all or part of the plurality of light emitting regions; Dicing the light emitting structure in a pixel array unit including at least two light emitting units of the plurality of light emitting units; And a substrate bonding step of bonding the plurality of light emitting units to the display panel substrate in the pixel array unit.

본 발명의 또 다른 실시 형태에 따른 디스플레이 장치의 제조 방법은, 금속층 상에 어레이 형태로 배열된 다수의 발광부를 적어도 2개 이상의 발광부를 포함하는 픽셀 어레이 단위로 다이싱하는 단계; 및 상기 다이싱된 상기 픽셀 어레이를 디스플레이용 기판 상에 접착하는 단계;를 포함하며, 상기 다수의 발광부 각각은, 금속층 상에 배치되고 서로 다른 파장의 광을 방출하는 발광셀; 및 상기 금속층 상에 배치되고 상기 발광셀을 전기적으로 구동시키는 구동부;를 포함하고, 상기 발광셀은, 상기 금속층 상에 공통층으로 배치된 제1 도전형 반도체층; 상기 제1 도전형 반도체층 상의 일 평면 상에 서로 이격되고, 특정 파장의 광을 방출하는 다수의 활성층; 상기 다수의 활성층 각각 상에 배치된 제2 도전형 반도체층; 및 상기 제2 도전형 반도체층 상에 배치된 파장 변환층;을 포함한다. According to still another aspect of the present invention, there is provided a method of manufacturing a display apparatus, the method including: dicing a plurality of light emitting units arranged in an array form on a metal layer in a pixel array unit including at least two light emitting units; And attaching the diced pixel array onto a display substrate, wherein each of the plurality of light emitting parts comprises: a light emitting cell disposed on a metal layer and emitting light having a different wavelength; And a driving unit disposed on the metal layer and electrically driving the light emitting cell, wherein the light emitting cell comprises: a first conductive semiconductor layer disposed as a common layer on the metal layer; A plurality of active layers spaced apart from each other on one plane on the first conductive semiconductor layer and emitting light of a specific wavelength; A second conductivity type semiconductor layer disposed on each of the plurality of active layers; And a wavelength conversion layer disposed on the second conductivity type semiconductor layer.

본 발명의 실시 형태에 따른 디스플레이 장치를 사용하면, 하나의 픽셀을마이크로 단위의 크기를 갖는 하나 또는 다수의 발광셀로 구현할 수 있다.Using the display device according to the embodiment of the present invention, one pixel may be implemented as one or a plurality of light emitting cells having a size of micro units.

또한, 본 발명의 실시 형태에 따른 디스플레이 장치를 사용하면, 대면적의 디스플레이 장치를 용이하게 얻을 수 있는 이점이 있다.In addition, the use of the display device according to the embodiment of the present invention has an advantage that a large-area display device can be easily obtained.

또한, 본 발명의 실시 형태에 따른 디스플레이 장치를 사용하면, 하나의 픽셀 내의 서로 다른 파장의 광을 방출하는 발광셀을 동일한 조건으로 구동할 수 있는 이점이 있다. 따라서, 구동회로 및 구동조건이 간단하고, 신뢰성도 동일한 이점이 있다.In addition, the use of the display device according to the embodiment of the present invention has an advantage in that light emitting cells emitting light of different wavelengths in one pixel can be driven under the same conditions. Therefore, the driving circuit and the driving conditions are simple and the reliability is the same.

본 발명의 실시 형태에 따른 디스플레이 장치의 제조 방법을 사용하면, 복수의 픽셀들이 포함된 픽셀 어레이 단위로 픽셀들이 디스플레이 기판에 형성되므로, 별도의 칩단위 픽앤플레이스(Pick & Place) 공정 등이 불필요하다. 따라서, 발광구조물 크기 및 개수에 무관하게 디스플레이 장치를 구현할 수 있는 이점이 있다When using the manufacturing method of the display device according to the embodiment of the present invention, since the pixels are formed on the display substrate in units of a pixel array including a plurality of pixels, a separate chip pick and place process is not required. . Therefore, there is an advantage that the display device can be implemented regardless of the size and number of light emitting structures.

또한, 본 발명의 실시 형태에 따른 디스플레이 장치의 제조 방법을 사용하면, 픽셀 어레이 단위로 복수의 발광부가 디스플레이의 기판 상에 접착되므로, 외부에서 완성된 발광 다이오드를 기판에 납땜하는 솔더링(Soldering) 등의 공정이 불필요한 이점이 있다.In addition, when the manufacturing method of the display device according to the embodiment of the present invention is used, since a plurality of light emitting parts are adhered to the substrate of the display in pixel array units, soldering for soldering the finished light emitting diodes to the substrate, etc. The process has no advantage.

도 1은 본 발명의 일 실시 형태에 따른 디스플레이 장치의 평면도이다.
도 2는 도 1에 도시된 디스플레이 장치의 하나의 발광부(300)를 확대한 확대도이다.
도 3은 도 2에 도시된 디스플레이 장치를 A-A'로 자른 단면도이다.
도 4는 도 2에 도시된 디스플레이 장치를 B-B'로 자른 단면도이다.
도 5는 도 1에 도시된 디스플레이 장치의 일부의 사시도이다.
도 6a 내지 도6i는 도 1 내지 도 5에 도시된 본 발명의 일 실시 형태에 따른 디스플레이 장치의 제조 방법을 설명하기 위한 공정도들이다.
1 is a plan view of a display device according to an embodiment of the present invention.
FIG. 2 is an enlarged view illustrating one light emitting unit 300 of the display device illustrated in FIG. 1.
3 is a cross-sectional view taken along the line AA ′ of the display device illustrated in FIG. 2.
FIG. 4 is a cross-sectional view taken along line BB ′ of the display device illustrated in FIG. 2.
FIG. 5 is a perspective view of a part of the display apparatus shown in FIG. 1. FIG.
6A to 6I are process diagrams for describing a method of manufacturing a display apparatus according to an exemplary embodiment of the present invention illustrated in FIGS. 1 to 5.

실시 형태의 설명에 있어서, 각 구성 요소의 "상(위) 또는 하(아래)"에 형성되는 것으로 기재되는 경우에 있어, 상(위) 또는 하(아래)는 두 개의 구성 요소들이 서로 직접 접촉되거나 하나 이상의 또 다른 구성 요소가 두 개의 구성 요소들 사이에 배치되어 형성되는 것을 모두 포함한다. 또한, "상(위) 또는 하(아래)"으로 표현되는 경우 하나의 구성 요소를 기준으로 위쪽 방향뿐만 아니라 아래쪽 방향의 의미도 포함할 수 있다.In the description of the embodiments, when described as being formed on the "top" or "bottom" of each component, the top (bottom) or the bottom (bottom) is the two components are in direct contact with each other. Or one or more other components disposed between and formed between the two components. In addition, when expressed as "up (up) or down (down)" may include the meaning of the down direction as well as the up direction based on one component.

도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기는 실제크기를 전적으로 반영하는 것은 아니다.In the drawings, the thickness or size of each layer is exaggerated, omitted, or schematically illustrated for convenience and clarity of description. In addition, the size of each component does not necessarily reflect the actual size.

도 1은 본 발명의 일 실시 형태에 따른 디스플레이 장치의 평면도이고, 도 2는 도 1에 도시된 디스플레이 장치의 하나의 발광부(300)를 확대한 확대도이고, 도 3은 도 2에 도시된 디스플레이 장치를 A-A'로 자른 단면도이고, 도 4는 도 2에 도시된 디스플레이 장치를 B-B'로 자른 단면도이고, 도 5는 도 1에 도시된 디스플레이 장치의 일부의 사시도이다.1 is a plan view of a display device according to an embodiment of the present invention, FIG. 2 is an enlarged view of one light emitting unit 300 of the display device shown in FIG. 1, and FIG. 3 is shown in FIG. 2. 4 is a cross-sectional view of the display device taken along line AA ′, and FIG. 4 is a cross-sectional view of the display device shown in FIG. 2 taken along line B-B ′, and FIG. 5 is a perspective view of a portion of the display device shown in FIG. 1.

도 1을 참조하면, 본 발명의 일 실시 형태에 따른 디스플레이 장치는, 기판(100) 및 상기 기판(100) 상에 배치된 다수의 발광부(300)를 포함할 수 있다. 다수의 발광부(300)는 픽셀 어레이(400) 단위로 기판(100) 상에 접착될 수 있다.Referring to FIG. 1, a display apparatus according to an exemplary embodiment of the present disclosure may include a substrate 100 and a plurality of light emitting units 300 disposed on the substrate 100. The plurality of light emitters 300 may be adhered to the substrate 100 in a pixel array 400 unit.

기판(100)은 광을 전부 또는 일부 투과할 수 있는 재질일 수 있다. 예를 들어, 기판(100)은 유리 기판일 수 있으며, 플라스틱 재질의 기판일 수도 있다.The substrate 100 may be a material capable of transmitting all or part of light. For example, the substrate 100 may be a glass substrate, or may be a plastic substrate.

기판(100)은 플렉서블 필름(Flexible Film), 금속 PCB(Metal Printed Circuit Board: 인쇄 배선 회로기판), 세라믹 PCB(ceramic PCB) 중 하나일 수 있다.The substrate 100 may be one of a flexible film, a metal printed circuit board (PCB), and a ceramic PCB.

기판(100)은 상면(110)과 하면을 포함한다. 기판(100)의 상면(110) 상에 다수의 발광부(300)가 배치될 수 있다. 기판(100)의 상면(110)과 하면은 대면적일 수 있다. 예를 들어, 상면(110)의 대각선 길이가 수십 인치일 수 있다.The substrate 100 includes an upper surface 110 and a lower surface. A plurality of light emitting parts 300 may be disposed on the top surface 110 of the substrate 100. The upper surface 110 and the lower surface of the substrate 100 may have a large area. For example, the diagonal length of the top surface 110 may be several tens of inches.

기판(100)은 평면 기판 또는 곡면 기판일 수 있다. 기판(100)이 평면 기판인 경우, 기판(100)의 상면(110)은 평면일 수 있다. 한편 기판(100)이 곡면 기판인 경우, 기판(100)의 상면(110)은 전부 또는 일부가 만곡된 곡면을 포함할 수 있다.The substrate 100 may be a planar substrate or a curved substrate. When the substrate 100 is a flat substrate, the upper surface 110 of the substrate 100 may be a flat surface. Meanwhile, when the substrate 100 is a curved substrate, the upper surface 110 of the substrate 100 may include a curved surface in which all or part of the substrate 100 is curved.

기판(100)은 딱딱한(rigid) 재질일 수도 있고, 플렉서블(flexible) 재질일 수도 있다. The substrate 100 may be a rigid material or may be a flexible material.

기판(100)은 본 발명의 일 실시 형태에 따른 디스플레이 장치의 디스플레이 패널용 기판일 수 있다. The substrate 100 may be a substrate for a display panel of the display device according to an embodiment of the present invention.

다수의 발광부(300)는 기판(100) 상에 배치된다. 구체적으로, 다수의 발광부(300)는 기판(100)의 상면(110)에 배치될 수 있다.The plurality of light emitting parts 300 are disposed on the substrate 100. In detail, the plurality of light emitting parts 300 may be disposed on the upper surface 110 of the substrate 100.

다수의 발광부(300)는 기판(100)의 상면(110)에 어레이(array) 형태로 배열될 수 있다. 다수의 발광부(300)는 기판(100)의 상면(110)에 소정의 행과 열로 배열될 수 있다. The plurality of light emitters 300 may be arranged in an array form on the top surface 110 of the substrate 100. The plurality of light emitting parts 300 may be arranged in predetermined rows and columns on the upper surface 110 of the substrate 100.

도 1에서, 복수의 발광부(300)를 포함하는 제 1픽셀 어레이(400-1)와 복수의 발광부(300)를 포함하는 제 2픽셀 어레이(400-2)가 예시된다. 도 1에서 각각의 픽셀 어레이(400)는 가로방향(행)에서 서로 이격되어 배치되는 복수의 발광부(300)를 포함하는 것으로 도시되나, 실시형태에 따라 픽셀 어레이(400)는 세로방향(열)에서 서로 이격되어 배치되는 복수의 발광부(300)를 포함하거나 가로방향(행) 및 세로방향(열)으로 서로 이격되어 배치되는 복수의 발광부(300)를 포함할 수 있다. 또는, 실시예에 따라 각 픽셀 어레이는 다른 형태로 배열된 복수의 발광부(300)를 포함할 수 있다. In FIG. 1, a first pixel array 400-1 including a plurality of light emitters 300 and a second pixel array 400-2 including a plurality of light emitters 300 are illustrated. In FIG. 1, each pixel array 400 is illustrated as including a plurality of light emitting units 300 spaced apart from each other in a horizontal direction (row), but according to an embodiment, the pixel array 400 may be arranged in a vertical direction (column). ) May include a plurality of light emitting parts 300 spaced apart from each other, or may include a plurality of light emitting parts 300 spaced apart from each other in a horizontal direction (row) and a vertical direction (column). Alternatively, according to an embodiment, each pixel array may include a plurality of light emitting parts 300 arranged in different shapes.

도 1에서, 하나의 픽셀 어레이(400-1, 400-2)에 포함되는 복수의 발광부(300)는 공통된 금속층(200)을 포함하여 구성될 수 있다. 제 1픽셀 어레이(400-1)의 금속층(200)과 제 2픽셀 어레이(400-2)의 금속층(200)은 서로 분리되어 형성될 수 있다.In FIG. 1, the plurality of light emitters 300 included in one pixel array 400-1 and 400-2 may include a common metal layer 200. The metal layer 200 of the first pixel array 400-1 and the metal layer 200 of the second pixel array 400-2 may be separated from each other.

다수의 발광부(300) 각각은 하나의 픽셀(1 pixel)을 구성할 수 있다. 즉, 다수의 발광부(300)는 다수의 픽셀로 명명될 수도 있다. 하나의 픽셀 즉, 하나의 발광부(300)의 구체적은 구조를 도 2 내지 도 4를 참조하여 설명한다.Each of the plurality of light emitters 300 may constitute one pixel. That is, the plurality of light emitters 300 may be referred to as a plurality of pixels. A detailed structure of one pixel, that is, one light emitting unit 300 will be described with reference to FIGS. 2 to 4.

도 2 내지 도 4를 참조하면, 하나의 발광부(300)는 발광셀(310)과 구동부(350a, 350b, 350c)를 포함할 수 있다. 발광부(300)는 발광셀(310)의 하부에 위치한 금속층(200)과 발광셀(310)의 상부에 위치한 금속 패드(210)를 더 포함할 수 있다. 2 to 4, one light emitting unit 300 may include a light emitting cell 310 and a driving unit 350a, 350b, 350c. The light emitting unit 300 may further include a metal layer 200 positioned below the light emitting cell 310 and a metal pad 210 positioned above the light emitting cell 310.

금속층(200)은 기판(100) 상에 배치된다. 발광셀(310)은 금속층(200) 상에 배치되고, 서로 다른 파장의 광을 방출한다. 여기서, 발광셀(310)은 3 이상의 서로 다른 파장의 광들을 방출할 수 있다.The metal layer 200 is disposed on the substrate 100. The light emitting cells 310 are disposed on the metal layer 200 and emit light of different wavelengths. Here, the light emitting cell 310 may emit light of three or more different wavelengths.

발광셀(310)은 서로 다른 파장의 광을 방출하는 다수의 발광영역(310a, 310b, 310c)을 갖는다. The light emitting cell 310 has a plurality of light emitting regions 310a, 310b, 310c that emit light of different wavelengths.

다수의 발광영역(310a, 310b, 310c)은 제1 발광영역(310a), 제2 발광영역(310b) 및 제3 발광영역(310c)을 포함할 수 있다. 여기서, 다수의 발광영역(310a, 310b, 310c)의 개수가 도면에 도시된 바와 같이 3개로 한정되는 것은 아니다. 경우에 따라서는 다수의 발광영역은 2개 또는 4개일 수 있고, 5개 이상일 수도 있다.The plurality of light emitting regions 310a, 310b, and 310c may include a first light emitting region 310a, a second light emitting region 310b, and a third light emitting region 310c. Here, the number of light emitting regions 310a, 310b, 310c is not limited to three as shown in the drawing. In some cases, the plurality of light emitting regions may be two or four, or five or more.

다수의 발광영역(310a, 310b, 310c)은 금속층(200) 상에 1열로 배열될 수 있다. 그러나 이에 한정하는 것은 아니며, 다수의 발광영역(310a, 310b, 310c)은 소정의 행렬(예를 들어, 2*2행렬)로 기판(100) 상에서 배열될 수도 있다.The plurality of light emitting regions 310a, 310b, and 310c may be arranged in one column on the metal layer 200. However, the present invention is not limited thereto, and the plurality of light emitting regions 310a, 310b, and 310c may be arranged on the substrate 100 in a predetermined matrix (eg, 2 * 2 matrix).

각 발광영역(310a, 310b, 310c)의 크기는 마이크로 발광 다이오드의 크기와 대응될 수 있다. 예를 들어, 각 발광영역(310a, 310b, 310c)의 크기는 5 ~ 200㎛일 수 있다.The size of each light emitting area 310a, 310b, 310c may correspond to the size of the micro light emitting diode. For example, the size of each emission region 310a, 310b, 310c may be 5 to 200 μm.

발광셀(310)은 다양한 색상의 광을 방출할 수 있다. 구체적으로, 발광셀(310)에 포함된 제1 발광영역(310a)에서는 적색 파장의 광이 방출되고, 제2 발광영역(310b)에서는 녹색 파장의 광이 방출되며, 제3 발광영역(310c)은 청색 파장의 광이 방출될 수 있다. The light emitting cell 310 may emit light of various colors. Specifically, light of a red wavelength is emitted from the first light emitting area 310a included in the light emitting cell 310, light of a green wavelength is emitted from the second light emitting area 310b, and third light emitting area 310c. Light of the blue wavelength may be emitted.

발광부(300)는 다수의 구동부(350a, 350b, 350c)를 포함한다. 다수의 구동부(350a, 350b, 350c)는 다수의 발광영역(310a, 310b, 310c)의 발광을 제어할 수 있다. 다수의 구동부(350a, 350b, 350c)는 다수의 발광영역(310a, 310b, 310c)과 일대일로 대응될 수 있다. 즉, 하나의 구동부(350a)가 하나의 발광영역(310a)의 구동을 제어할 수 있다. 구체적으로, 다수의 구동부(350a, 350b, 350c)는 제1 발광영역(310a)의 구동을 제어하기 위한 제1 구동부(350a), 제2 발광영역(310b)의 구동을 제어하기 위한 제2 구동부(350b) 및 제3 발광영역(310c)의 구동을 제어하기 위한 제3 구동부(350c)를 포함할 수 있다. 여기서, 다수의 구동부의 개수는 2개 또는 4개일 수도 있고, 5개 이상일 수 있다.The light emitting unit 300 includes a plurality of driving units 350a, 350b, and 350c. The plurality of driving units 350a, 350b, and 350c may control the light emission of the plurality of light emitting regions 310a, 310b, and 310c. The plurality of driving units 350a, 350b, and 350c may correspond one-to-one with the plurality of light emitting regions 310a, 310b, and 310c. That is, one driving unit 350a may control the driving of one light emitting region 310a. In detail, the plurality of driving units 350a, 350b, and 350c may include the first driving unit 350a for controlling the driving of the first light emitting area 310a and the second driving unit for controlling the driving of the second light emitting area 310b. And a third driver 350c for controlling the driving of the 350b and the third light emitting region 310c. Here, the number of the plurality of driving units may be two or four, may be five or more.

다수의 구동부(350a, 350b, 350c) 각각은 TFT(Thin film Transistor: 박막트랜지스터)을 포함하는 반도체 구동회로일 수 있다. 상기 TFT는 금속층(200) 및 금속 패드(210)를 통해 인접한 발광셀(310)과 전기적으로 연결되고, 외부 제어 신호에 따라 상기 인접한 발광셀(310)의 구동을 제어할 수 있다.Each of the plurality of driving units 350a, 350b, and 350c may be a semiconductor driving circuit including a thin film transistor (TFT). The TFT may be electrically connected to the adjacent light emitting cells 310 through the metal layer 200 and the metal pad 210, and may control driving of the adjacent light emitting cells 310 according to an external control signal.

제1 구동부(350a) 내지 제3 구동부(350c)는 금속층(200) 상에 배치되고, 발광셀(310)와 인접하여 배치될 수 있다. 좀 더 구체적으로, 제1 구동부(350a)는 금속층(200) 상에 배치되고, 발광셀(310)의 제1 발광영역(310a)의 일측에 인접하여 배치될 수 있다. 제2 구동부(350b)는 금속층(200) 상에 배치되고, 발광셀(310)의 제2 발광영역(310b)의 일측에 인접하여 배치될 수 있다. 제3 구동부(350c)는 금속층(200) 상에 배치되고, 발광셀(310)의 제3 발광영역(310c)의 일측에 인접하여 배치될 수 있다. The first driver 350a to the third driver 350c may be disposed on the metal layer 200 and may be disposed adjacent to the light emitting cell 310. More specifically, the first driver 350a may be disposed on the metal layer 200 and may be disposed adjacent to one side of the first light emitting region 310a of the light emitting cell 310. The second driver 350b may be disposed on the metal layer 200 and may be disposed adjacent to one side of the second light emitting region 310b of the light emitting cell 310. The third driver 350c may be disposed on the metal layer 200, and may be disposed adjacent to one side of the third light emitting region 310c of the light emitting cell 310.

제1 구동부(350a) 내지 제3 구동부(350c)는 제1 내지 제3 발광영역(310a, 310b, 310c)를 구동하도록 제1 내지 제3 발광영역(310a, 310b, 310c)과 전기적으로 연결될 수 있다. 좀 더 구체적으로, 제1 구동부(350a)는 금속층(200)과 전극 패드(210a)를 통해 제1 발광영역(310a)과 전기적으로 연결될 수 있다. 제2 구동부(350b)는 금속층(200)과 전극 패드(210b)를 통해 제2 발광영역(310b)과 전기적으로 연결될 수 있다. 제3 구동부(350c)는 금속층(200)과 전극 패드(210c)를 통해 제3 발광영역(310c)과 전기적으로 연결될 수 있다. The first driving unit 350a to the third driving unit 350c may be electrically connected to the first to third light emitting regions 310a, 310b and 310c to drive the first to third light emitting regions 310a, 310b and 310c. have. More specifically, the first driver 350a may be electrically connected to the first emission region 310a through the metal layer 200 and the electrode pad 210a. The second driver 350b may be electrically connected to the second light emitting region 310b through the metal layer 200 and the electrode pad 210b. The third driver 350c may be electrically connected to the third light emitting region 310c through the metal layer 200 and the electrode pad 210c.

발광셀(310)의 구체적인 적층구조를 설명한다. 도 3 내지 도 4에 도시된 바와 같이, 발광셀(310)은 금속층(300) 상에 공통층으로 배치된 제1 도전형 반도체층(301), 제1 도전형 반도체층(301) 상의 일 평면 상에 서로 이격되고 특정 파장의 광을 방출하는 다수의 활성층(302a, 302b, 302c), 각각의 활성층(302a, 302b, 302c) 상에 배치된 제2 도전형 반도체층(303a, 303b, 303c), 및 각각의 제2 도전형 반도체층(303a, 303b, 303c) 상에 배치된 다수의 파장 변환층(304a, 304b, 304c)을 포함할 수 있다. 여기서, 다수의 활성층(302a, 302b, 302b)의 개수는 다수의 발광영역(310a, 310b, 310c)의 개수와 대응될 수 있다. 또한, 다수의 제2 도전형 반도체층(303a, 303b, 303c)의 개수도 다수의 발광영역(310a, 310b, 310c)의 개수와 대응될 수 있다. A detailed stacked structure of the light emitting cells 310 will be described. As shown in FIGS. 3 to 4, the light emitting cell 310 has a plane on the first conductive semiconductor layer 301 and the first conductive semiconductor layer 301 which are disposed as a common layer on the metal layer 300. A plurality of active layers 302a, 302b, and 302c spaced apart from one another and emitting light of a specific wavelength on the second conductive semiconductor layers 303a, 303b, and 303c disposed on the respective active layers 302a, 302b, and 302c. And a plurality of wavelength conversion layers 304a, 304b, and 304c disposed on each of the second conductivity type semiconductor layers 303a, 303b, and 303c. Here, the number of active layers 302a, 302b, and 302b may correspond to the number of light emitting regions 310a, 310b, and 310c. In addition, the number of the second conductive semiconductor layers 303a, 303b, and 303c may also correspond to the number of the light emitting regions 310a, 310b, and 310c.

제1 도전형 반도체층(301)은 금속층(200) 상에 배치될 수 있다. 금속층(200)은 기판(100)의 상면(110) 상에 배치될 수 있다. 여기서, 금속층(200)과 기판(100)의 상면(110) 사이에 소정의 접착층(미도시)이 배치될 수 있다. 여기서, 접착층은 전도성 에폭시, 전도성 실리콘, 전도성 접착제, 전도성 필름 및 금속 페이스트 중 어느 하나일 수 있다.The first conductivity type semiconductor layer 301 may be disposed on the metal layer 200. The metal layer 200 may be disposed on the top surface 110 of the substrate 100. Here, a predetermined adhesive layer (not shown) may be disposed between the metal layer 200 and the upper surface 110 of the substrate 100. Here, the adhesive layer may be any one of a conductive epoxy, a conductive silicone, a conductive adhesive, a conductive film, and a metal paste.

발광셀(310)에 있어서, 제1 도전형 반도체층(301)은 하나로 구성될 수 있다. 하지만 이에 한정하는 것은 아니며, 경우에 따라 발광셀(310)에서 제1 도전형 반도체층(301)은 둘 이상일 수 있고, 활성층 및/또는 제2 도전형 반도체층의 개수보다는 작은 개수로 구성될 수도 있다.In the light emitting cell 310, the first conductivity type semiconductor layer 301 may be configured as one. However, the present invention is not limited thereto, and in some cases, the first conductive semiconductor layer 301 may be two or more in the light emitting cell 310, and may be configured to be smaller than the number of the active layers and / or the second conductive semiconductor layers. have.

제1 도전형 반도체층(301)은 n형의 AlxInyGa1-x-yN(0=x,y,x+y≤=1)으로 형성되는데, n형 불순물로 도핑된 질화물 반도체로 이루어질 수 있다. 예를 들어, GaN, AlGaN, InGaN와 같은 질화물 반도체에 Si, Ge, Se, Te 또는 C 등과 같은 불순물이 도핑된다. 제1 도전형 반도체층(301)은 단층 또는 다층으로 배치될 수 있다.The first conductive semiconductor layer 301 is formed of n-type Al x In y Ga 1-xy N (0 = x, y, x + y ≦ = 1), and is formed of a nitride semiconductor doped with n-type impurities. Can be. For example, impurities such as Si, Ge, Se, Te, or C are doped into nitride semiconductors such as GaN, AlGaN, InGaN. The first conductivity type semiconductor layer 301 may be disposed in a single layer or multiple layers.

별도의 도면으로 도시되지 않았지만, 제1 도전형 반도체층(301)은 전류확산층 또는 오믹층(ohmic layer)을 더 포함할 수 있다. 전류확산층은 전극을 통해 주입된 전류를 확산시키는 역할을 할 수 있고, 오믹층은 전극과의 오믹컨택을 용이하게 하는 역할을 할 수 있다.Although not illustrated in a separate drawing, the first conductivity-type semiconductor layer 301 may further include a current spreading layer or an ohmic layer. The current spreading layer may serve to diffuse current injected through the electrode, and the ohmic layer may serve to facilitate ohmic contact with the electrode.

제1 도전형 반도체층(301) 상에 다수의 활성층(302a, 302b, 302c)이 배치될 수 있다. 다수의 활성층(302a, 302b, 302c)은 제1 도전형 반도체층(301)의 상면에 서로 소정 간격 떨어져 배치될 수 있다. 여기서, 다수의 활성층(302a, 302b, 302c)의 개수는 다수의 발광영역(310a, 310b, 310c)의 개수와 대응될 수 있다. 즉, 제1 발광영역(310a) 아래에 제1 활성층(302a)이 배치되고, 제2 발광영역(310b) 아래에 제2 활성층(302b)이 배치되고, 제3 발광영역(310c) 아래에 제3 활성층이 배치될 수 있다.A plurality of active layers 302a, 302b, and 302c may be disposed on the first conductive semiconductor layer 301. The plurality of active layers 302a, 302b, and 302c may be disposed on the upper surface of the first conductivity type semiconductor layer 301 at predetermined intervals from each other. Here, the number of the active layers 302a, 302b, and 302c may correspond to the number of the light emitting regions 310a, 310b, and 310c. That is, the first active layer 302a is disposed under the first emission area 310a, the second active layer 302b is disposed under the second emission area 310b, and the first active layer 302b is disposed under the third emission area 310c. 3 active layers can be arranged.

다수의 활성층(302a, 302b, 302c)은 서로 떨어져 배치되지만, 동일한 물질과 구조를 가질 수 있다. 따라서, 다수의 활성층(302a, 302b, 302c)에서 방출되는 광들의 특정 파장은 동일할 수 있다. 예를 들어, 다수의 활성층(302a, 302b, 302c)에서는 청색 파장의 광이 방출될 수 있다. 그러나 이에 한정하는 것은 아니며, 다수의 활성층(302a, 302b, 302c)에서는 녹색 파장의 광, 적색 파장의 광, 백색 파장의 광 및 자외선 파장의 광 중 어느 하나가 방출될 수도 있다. The plurality of active layers 302a, 302b, and 302c are disposed apart from each other, but may have the same material and structure. Thus, the specific wavelengths of light emitted from the plurality of active layers 302a, 302b, 302c may be the same. For example, light of a blue wavelength may be emitted from the plurality of active layers 302a, 302b, and 302c. However, the present invention is not limited thereto, and the plurality of active layers 302a, 302b, and 302c may emit one of green wavelength light, red wavelength light, white wavelength light, and ultraviolet wavelength light.

각 활성층(302a, 302b, 302c)은 제1 도전형 반도체층(301)을 통해서 주입되는 전자(또는 정공)와 제2 도전형 반도체층(303a, 303b, 303c)을 통해서 주입되는 정공(또는 전자)이 서로 만나서, 활성층(302a, 302b, 302c)의 형성 물질에 따른 밴드 갭(Band Gap) 차이에 의해서 빛을 방출한다.Each active layer 302a, 302b, or 302c has electrons (or holes) injected through the first conductive semiconductor layer 301 and holes (or electrons) injected through the second conductive semiconductor layers 303a, 303b, and 303c. ) Meet each other and emit light due to a band gap difference depending on a material of the active layers 302a, 302b, and 302c.

각 활성층(302a, 302b, 302c)은 단일 우물, 단일 양자우물, 다중 우물, 다중 양자우물 구조(MQW: Multi Quantum Well), 양자 선(Quantum-Wire) 구조, 또는 양자 점(Quantum Dot) 구조 중 적어도 하나로 형성될 수 있다.Each active layer 302a, 302b, or 302c has a single well, a single quantum well, a multiple well, a multi quantum well structure (MQW), a quantum-wire structure, or a quantum dot structure. It may be formed of at least one.

각 활성층(302a, 302b, 302c)은 화합물 반도체로 구현될 수 있다. 활성층(302)은 예로서 II족-VI족 및 III족-V족 화합물 반도체 중에서 적어도 하나로 구현될 수 있다.Each active layer 302a, 302b, 302c may be implemented with a compound semiconductor. The active layer 302 may be implemented by at least one of a group II-VI and a group III-V compound semiconductor, for example.

각 활성층(302a, 302b, 302c)은 교대로 배치된 복수의 우물층과 복수의 장벽층을 포함하며, 우물층/장벽층의 쌍(pair)은 2~30주기로 형성될 수 있다. 우물층/장벽층의 주기는 예를 들어, AlInGaP/AlInGaP, InGaN/GaN, GaN/AlGaN, AlGaN/AlGaN, InGaN/AlGaN, InGaN/InGaN, AlGaAs/GaAs, InGaAs/GaAs, InGaP/GaP, AlInGaP/InGaP, 또는 InP/GaAs의 쌍 중 적어도 하나를 포함한다. 우물층은 InxAlyGa1-x-yP (0<x=1, 0≤=y≤=1, 0≤=x+y<1)의 조성식을 갖는 반도체 재료로 배치될 수 있다. 장벽층은 InxAlyGa1-x-yP (0=x≤=1, 0≤=y≤=1, 0≤=x+y<1)의 조성식을 갖는 반도체 재료로 형성될 수 있다. Each of the active layers 302a, 302b, and 302c includes a plurality of well layers and a plurality of barrier layers alternately arranged, and a pair of well layers / barrier layers may be formed in 2 to 30 cycles. The period of the well layer / barrier layer is, for example, AlInGaP / AlInGaP, InGaN / GaN, GaN / AlGaN, AlGaN / AlGaN, InGaN / AlGaN, InGaN / InGaN, AlGaAs / GaAs, InGaAs / GaAs, InGaP / GaP, AlInGaP / At least one of InGaP, or a pair of InP / GaAs. The well layer may be disposed of a semiconductor material having a composition formula of InxAlyGa1-x-yP (0 <x = 1, 0 ≦ = y ≦ = 1, 0 ≦ = x + y <1). The barrier layer may be formed of a semiconductor material having a composition formula of InxAlyGa1-x-yP (0 = x ≦ = 1, 0 ≦ = y ≦ = 1, 0 ≦ = x + y <1).

다수의 활성층(302a, 302b, 302c) 각각 상에 제2 도전형 반도체층(303a, 303b, 303c)이 배치될 수 있다. 발광셀(310) 내에서 제2 도전형 반도체층(303a, 303b, 303c)도 다수로 구성된다. 하나의 활성층(302a, 302b, 302c) 상에 하나의 제2 도전형 반도체층(303a, 303b, 303c)이 배치될 수 있다. 다수의 제2 도전형 반도체층(303a, 303b, 303c)는 활성층(302a, 302b, 302c)의 상면에 배치되고, 다수의 활성층(302a, 302b, 302c)과 마찬가지로 서로 소정 간격 떨어져 배치될 수 있다. 각 발광영역(310a, 310b, 310c)에는 하나의 제2 도전형 반도체층과 하나의 활성층이 배치된다. Second conductive semiconductor layers 303a, 303b, and 303c may be disposed on each of the plurality of active layers 302a, 302b, and 302c. The second conductive semiconductor layers 303a, 303b, and 303c are also formed in the light emitting cell 310. One second conductive semiconductor layer 303a, 303b, or 303c may be disposed on one active layer 302a, 302b, or 302c. The plurality of second conductivity type semiconductor layers 303a, 303b, and 303c may be disposed on the top surfaces of the active layers 302a, 302b, and 302c, and may be disposed to be spaced apart from each other by a predetermined distance, like the plurality of active layers 302a, 302b, and 302c. . In each of the emission regions 310a, 310b, and 310c, one second conductive semiconductor layer and one active layer are disposed.

각 제2 도전형 반도체층(303a, 303b, 303c)은 p형 AlxInyGa1-x-yN(0=x,y,x+y≤=1)으로 형성되는데, p형 불순물로 도핑된 반도체 물질로 이루어질 수 있다. 예를 들어, GaN, AlGaN, InGaN과 같은 질화물 반도체에 마그네슘(Mg), 아연(Zn) 또는 베릴륨(Be) 등과 같은 불순물이 도핑된다.Each second conductive semiconductor layer 303a, 303b, or 303c is formed of p-type Al x In y Ga 1-xy N (0 = x, y, x + y ≦ = 1), which is doped with p-type impurity. It may be made of a semiconductor material. For example, an impurity such as magnesium (Mg), zinc (Zn), beryllium (Be), or the like is doped into a nitride semiconductor such as GaN, AlGaN, or InGaN.

각 제2 도전형 반도체층(303a, 303b, 303c)은 단층 또는 다층으로 배치될 수 있다. 제2 도전형 반도체층(303a, 303b, 303c)은 서로 다른 적어도 두 층이 교대로 배치된 초격자 구조로 형성될 수 있다.Each second conductive semiconductor layer 303a, 303b, or 303c may be arranged in a single layer or multiple layers. The second conductive semiconductor layers 303a, 303b, and 303c may be formed in a superlattice structure in which at least two different layers are alternately arranged.

별도의 도면으로 도시되지 않았지만, 제2 도전형 반도체층(303a, 303b, 303c)은 전류확산층 또는 오믹층을 더 포함할 수 있다. 전류확산층은 전극을 통해 주입된 전류를 확산시키는 역할을 할 수 있고, 오믹층은 전극과의 오믹컨택을 용이하게 하는 역할을 할 수 있다.Although not illustrated in a separate drawing, the second conductivity-type semiconductor layers 303a, 303b, and 303c may further include a current spreading layer or an ohmic layer. The current spreading layer may serve to diffuse current injected through the electrode, and the ohmic layer may serve to facilitate ohmic contact with the electrode.

다수의 제2 도전형 반도체층(303a, 303b, 303c) 각각 상에 파장 변환층(304a, 304b, 304c)이 배치될 수 있다. 따라서, 파장 변환층(304a, 304b, 304c)도 다수를 이룬다. 다수의 파장 변환층(304a, 304b, 304c)의 개수는 다수의 발광영역(310a, 310b, 310c)의 개수와 대응되거나 다수의 발광영역(310a, 310b, 310c)의 개수보다 작을 수 있다.The wavelength conversion layers 304a, 304b, and 304c may be disposed on each of the plurality of second conductivity type semiconductor layers 303a, 303b, and 303c. Therefore, the wavelength conversion layers 304a, 304b, and 304c also form a large number. The number of wavelength conversion layers 304a, 304b and 304c may correspond to the number of light emitting regions 310a, 310b and 310c or may be smaller than the number of light emitting regions 310a, 310b and 310c.

다수의 파장 변환층(304a, 304b, 304c) 각각의 상면은 각 발광영역(310a, 310b, 310c)과 대응될 수 있다. Top surfaces of each of the plurality of wavelength conversion layers 304a, 304b, and 304c may correspond to the light emitting regions 310a, 310b, and 310c, respectively.

한편, 다수의 발광영역(310a, 310b, 310c) 중 하나의 발광영역에는 파장 변환층이 없을 수도 있다. 예를 들어, 다수의 활성층(302a, 302b, 302c)에서 방출되는 광의 파장이 청색 파장인 경우, 제1 파장변환층(304a)은 제1 활성층(302a)에서 방출되는 청색 파장의 광에 의해 적색 파장의 광을 방출하기 위해 적색 형광체를 가질 수 있고, 제2 파장변환층(304b)는 제2 활성층(302b)에서 방출되는 청색 파장의 광에 의해 녹색 파장의 광을 방출하기 위해 녹색 형광체를 가질 수 있다. 하지만, 제3 활성층(302c) 상에는 파장 변환층이 배치되지 않을 수 있다. 따라서, 제3 발광영역(310c)에서는 제3 활성층(302c)에서 방출되는 광이 그대로 방출될 수 있다.Meanwhile, the wavelength conversion layer may not be present in one of the plurality of light emitting regions 310a, 310b, and 310c. For example, when the wavelength of light emitted from the plurality of active layers 302a, 302b, and 302c is a blue wavelength, the first wavelength conversion layer 304a is red by the blue wavelength of light emitted from the first active layer 302a. It may have a red phosphor to emit light of the wavelength, the second wavelength conversion layer 304b has a green phosphor to emit light of the green wavelength by the light of the blue wavelength emitted from the second active layer 302b. Can be. However, the wavelength conversion layer may not be disposed on the third active layer 302c. Therefore, the light emitted from the third active layer 302c may be emitted as it is in the third emission region 310c.

한편, 경우에 따라서는 파장 변환층이 모든 발광영역(310a, 310b, 310c)에 형성될 수 있다. 예를 들어, 제1 파장 변환층(304a)는 적색 파장의 광을 방출하기 위해 적색 형광체를 가질 수 있고, 제2 파장 변환층(304b)는 녹색 파장의 광을 방출하기 위해 녹색 형광체를 가질 수 있다. 제3 파장 변환층(304c)은 청색 파장의 광을 방출하기 위해 청색 형광체를 가질 수 있다. In some cases, the wavelength conversion layer may be formed in all of the emission regions 310a, 310b, and 310c. For example, the first wavelength conversion layer 304a may have a red phosphor to emit light of a red wavelength, and the second wavelength conversion layer 304b may have a green phosphor to emit light of a green wavelength. have. The third wavelength conversion layer 304c may have a blue phosphor to emit light having a blue wavelength.

또한, 경우에 따라서는, 제1 파장 변환층(304a)은 제1 적색 파장의 광을 방출하기 위해 제1 적색 형광체를 가질 수 있고, 제2 파장 변환층(304b)는 제2 적색 파장의 광을 방출하기 위해 제2 적색 형광체를 가질 수 있고, 제3 파장변환층(304c)는 녹색 파장의 광을 방출하기 위해 녹색 형광체를 가질 수 있고, 추가의 파장변환층(미도시)은 청색 파장의 광을 방출하기 위해 청색 형광체를 가질 수 있다.Also, in some cases, the first wavelength conversion layer 304a may have a first red phosphor to emit light of a first red wavelength, and the second wavelength conversion layer 304b may have light of a second red wavelength. The third wavelength conversion layer 304c may have a green phosphor to emit light of a green wavelength, and the additional wavelength conversion layer (not shown) may have a blue wavelength to emit light. It may have a blue phosphor to emit light.

다수의 파장변환층(304a, 304b, 304c)은 퀀텀닷(Quantum Dot) 형광체 또는 야그(YAG) 형광체를 포함할 수 있다. The plurality of wavelength conversion layers 304a, 304b, and 304c may include a quantum dot phosphor or a yag phosphor.

퀀텀닷 형광체는 적색 파장의 광을 방출하는 적색 퀀텀닷 형광체, 녹색 파장의 광을 방출하는 녹색 퀀텀닷 형광체, 청색 파장의 광을 방출하는 청색 퀀텀닷 형광체를 포함할 수 있다. 각 파장 변환층(304a, 304b, 304c)에 포함되는 퀀텀닷 형광체는 해당 발광영역(310a, 310b, 310c)에서 방출되는 광의 파장에 따라 결정될 수 있다. 야그(YAG) 형광체도 마찬가지이다.The quantum dot phosphor may include a red quantum dot phosphor that emits light of a red wavelength, a green quantum dot phosphor that emits light of a green wavelength, and a blue quantum dot phosphor that emits light of a blue wavelength. The quantum dot phosphors included in the wavelength conversion layers 304a, 304b, and 304c may be determined according to wavelengths of light emitted from the emission regions 310a, 310b, and 310c. The same is true for yag phosphors.

도 2 내지 도 4에 도시된 바와 같이, 하나의 발광셀(300) 내의 다수의 발광영역(310a, 310b, 310c)은 금속층(200)과 제1 도전형 반도체층(301)을 공통층으로 하고, 활성층(302a, 302b, 302c), 제2 도전형 반도체층(303a, 303b, 303c) 및 파장 변환층(304a, 304b, 304c)는 다수로 분리된다. 2 to 4, the plurality of light emitting regions 310a, 310b, and 310c in one light emitting cell 300 have the metal layer 200 and the first conductive semiconductor layer 301 as common layers. The active layers 302a, 302b, and 302c, the second conductive semiconductor layers 303a, 303b, and 303c, and the wavelength conversion layers 304a, 304b, and 304c are separated into a plurality.

제1 구동부(350a) 내지 제3 구동부(350c)는 제1 내지 제3 발광영역(310a, 310b, 310c)를 구동하도록 제1 내지 제3 발광영역(310a, 310b, 310c)과 전기적으로 연결될 수 있다. 좀 더 구체적으로, 제1 구동부(350a)는 금속층(200)을 통해 제1 도전형 반도체층(301a)와 전기적으로 연결되고 전극 패드(210a)를 통해 제2 도전형 반도체층(303a)와 전기적으로 연결될 수 있다. 제2 구동부(350b)는 금속층(200)을 통해 제1 도전형 반도체층(301b)와 전기적으로 연결되고 전극 패드(210b)를 통해 제2 도전형 반도체층(303b)와 전기적으로 연결될 수 있다. 제3 구동부(350c)는 금속층(200)을 통해 제1 도전형 반도체층(301c)와 전기적으로 연결되고 전극 패드(210c)를 통해 제2 도전형 반도체층(303c)와 전기적으로 연결될 수 있다. The first driving unit 350a to the third driving unit 350c may be electrically connected to the first to third light emitting regions 310a, 310b and 310c to drive the first to third light emitting regions 310a, 310b and 310c. have. More specifically, the first driver 350a is electrically connected to the first conductive semiconductor layer 301a through the metal layer 200 and electrically connected to the second conductive semiconductor layer 303a through the electrode pad 210a. Can be connected. The second driver 350b may be electrically connected to the first conductive semiconductor layer 301b through the metal layer 200, and may be electrically connected to the second conductive semiconductor layer 303b through the electrode pad 210b. The third driver 350c may be electrically connected to the first conductive semiconductor layer 301c through the metal layer 200, and may be electrically connected to the second conductive semiconductor layer 303c through the electrode pad 210c.

금속층(200) 및 금속 패드(210a, 201b, 210c) 각각은 구리(Cu), 은(Ag), 금(Au) 중 어느 하나의 금속 물질로 이루어지고, 그 두께가 10㎛ ~ 100㎛의 범위로 형성될 수 있다. Each of the metal layer 200 and the metal pads 210a, 201b, and 210c is made of a metal material of any one of copper (Cu), silver (Ag), and gold (Au), and has a thickness ranging from 10 μm to 100 μm. It can be formed as.

도 5는 도 1에 도시된 디스플레이 장치의 일부의 사시도이다. 구체적으로, 도 5는 도 1에 도시된 디스플레이 장치에서 기판(100) 상에 배치된 제1 픽셀 어레이(400-1)에 1열로 포함되는 복수의 발광부(300-1, 300-2, 300-3)의 사시도이다. 도 5에서 제1 픽셀 어레이(400-1)에 3개의 발광부(300-1, 300-2, 300-3)이 포함되는 것으로 도시되나, 이에 한정되는 것이 아니며 더 많은 수의 발광부가 제1 픽셀 어레이(400-1)에 포함될 수 있다. FIG. 5 is a perspective view of a part of the display apparatus shown in FIG. 1. FIG. In detail, FIG. 5 illustrates a plurality of light emitting parts 300-1, 300-2, and 300 that are included in one column in the first pixel array 400-1 disposed on the substrate 100 in the display device of FIG. 1. -3) is a perspective view. In FIG. 5, three light emitting units 300-1, 300-2, and 300-3 are included in the first pixel array 400-1, but the present invention is not limited thereto. It may be included in the pixel array 400-1.

이때, 금속층(200)은 하나의 픽셀 어레이(400-1)에 포함된 발광부(300-1, 300-2, 300-3)에 대해서 공통층으로 형성될 수 있다. 픽셀 어레이 단위로 복수의 발광부가 기판(100)에 접착될 때 발광부가 직접 기판(100)에 접착되는 대신 금속층(200)이 기판(100)에 접착되므로, 솔더링등의 공정이 추가로 요구되지 않을 수 있다. In this case, the metal layer 200 may be formed as a common layer for the light emitting parts 300-1, 300-2, and 300-3 included in one pixel array 400-1. When the plurality of light emitting units are bonded to the substrate 100 in a pixel array unit, the metal layer 200 is bonded to the substrate 100 instead of directly attaching the light emitting units to the substrate 100, so that a process such as soldering is not required. Can be.

도 6a 내지 도6i는 도 1 내지 도 5에 도시된 본 발명의 일 실시 형태에 따른 디스플레이 장치의 제조 방법을 설명하기 위한 공정도들이다. 6A to 6I are process diagrams for describing a method of manufacturing a display apparatus according to an exemplary embodiment of the present invention illustrated in FIGS. 1 to 5.

도 6a를 참조하면, 에피 성장을 위한 성장 기판(10) 상에 발광구조물(320)을 형성한다. 여기서, 발광구조물(320)는 제1 도전형 반도체층(301), 활성층(302) 및 제2 도전형 반도체층(303)을 포함할 수 있다. 여기서, 발광구조물(320)은 에피(EPI) 또는 에피텍셜층(Epitaxial layer)으로 명명될 수도 있다.Referring to FIG. 6A, the light emitting structure 320 is formed on the growth substrate 10 for epitaxial growth. Here, the light emitting structure 320 may include a first conductive semiconductor layer 301, an active layer 302, and a second conductive semiconductor layer 303. Herein, the light emitting structure 320 may be referred to as an epitaxial layer or an epitaxial layer.

구체적으로, 성장 기판(10)의 상면에 순차적으로 제1 도전형 반도체층(301), 활성층(302) 및 제2 도전형 반도체층(303)을 형성한다. 구체적으로, 성장 기판(10)의 상면에 제1 도전형 반도체층(301), 활성층(302) 및 제2 도전형 반도체층(303)을 순차적으로 성장시킨다.Specifically, the first conductive semiconductor layer 301, the active layer 302, and the second conductive semiconductor layer 303 are sequentially formed on the upper surface of the growth substrate 10. Specifically, the first conductive semiconductor layer 301, the active layer 302, and the second conductive semiconductor layer 303 are sequentially grown on the top surface of the growth substrate 10.

여기서, 성장 기판(10)은 사파이어 기판(sapphire substrate)일 수 있다. 또한, 성장 기판(10)은 PSS(patterned sapphire substrate) 또는 nano-PSS일 수 있다. PSS 또는 nano-PSS에 제1 도전형 반도체층(301)을 성장시키면 일반적인 사파이어 기판의 평탄한 평면에서 제1 도전형 반도체층(301)을 성장하는 것에 비해, 결정결함(성장중 결함의 휨에 의한 감소) 및 내부 전반사를 감소시켜 광효율을 증가시킬 수 있다.The growth substrate 10 may be a sapphire substrate. In addition, the growth substrate 10 may be a patterned sapphire substrate (PSS) or nano-PSS. Growing the first conductivity-type semiconductor layer 301 on the PSS or nano-PSS, compared to the growth of the first conductivity-type semiconductor layer 301 in the flat plane of the general sapphire substrate (crystal defects (due to the deflection of the defect during growth) Reduction and total internal reflection can increase the light efficiency.

여기서, 성장 기판(10)의 상면에 제1 도전형 반도체층(301)을 형성시키기 전에, 성장 기판(10)의 상면에 버퍼층(buffer layer)을 형성시킬 수 있다. 버퍼층을 형성한 후, 버퍼층 상에 제1 도전형 반도체층(301)을 형성시키면, 성장 기판(10)과 제1 도전형 반도체층(301) 사이의 격자불일치를 완화할 수 있다.Here, a buffer layer may be formed on the upper surface of the growth substrate 10 before the first conductive semiconductor layer 301 is formed on the upper surface of the growth substrate 10. After forming the buffer layer, forming the first conductive semiconductor layer 301 on the buffer layer can mitigate lattice mismatch between the growth substrate 10 and the first conductive semiconductor layer 301.

성장 기판(10) 상에 발광구조물(320)을 형성한 후, 도 6b에 도시된 바와 같이, 발광구조물(320)을 식각하여 다수의 발광부(300-1, 300-2, 300-3)에 대응하는 다수의 분리된 발광구조물(320-1, 320-2, 320-3)로 분리한다. 제1 도전형 반도체층(301), 활성층(302) 및 제2 도전형 반도체층(303)이 모두 식각되어 다수의 분리된 발광구조물(320-1, 320-2, 320-2)이 정의될 수 있다. 이에 따라 다수의 발광부(300-1, 300-2, 300-3)가 정의될 수 있다. After forming the light emitting structure 320 on the growth substrate 10, as shown in Figure 6b, by etching the light emitting structure 320, a plurality of light emitting parts (300-1, 300-2, 300-3) A plurality of separated light emitting structures 320-1, 320-2, and 320-3 corresponding to the same are separated. The first conductive semiconductor layer 301, the active layer 302, and the second conductive semiconductor layer 303 are all etched to define a plurality of separate light emitting structures 320-1, 320-2, and 320-2. Can be. Accordingly, a plurality of light emitting parts 300-1, 300-2, and 300-3 may be defined.

도 6b를 참조하면, 발광구조물(320)에서, 제1 도전형 반도체층(3010, 활성층(302) 및 제2 도전형 반도체층(303)을 도 1에 도시된 다수의 발광부(300)의 개수에 맞게 분리하여 다수의 제1 도전형 반도체층(301), 활성층(302) 및 제2 도전형 반도체층(303)을 형성할 수 있다. Referring to FIG. 6B, in the light emitting structure 320, the first conductive semiconductor layer 3010, the active layer 302, and the second conductive semiconductor layer 303 may be formed of the plurality of light emitting units 300 shown in FIG. 1. The plurality of first conductivity type semiconductor layers 301, the active layers 302, and the second conductivity type semiconductor layers 303 may be formed by separating them according to the number.

이와 더불어, 각각의 분리된 발광구조물(320-1, 320-2, 320-3)이 다수의 발광영역(310a, 310b, 310c)으로 분리될 수 있다. 발광부를 정의하는 것과 달리, 발광영역(310a, 310b, 310c)를 정의하기 위해서 제1 도전형 반도체층(301)은 식각되지 않고 활성층(302) 및 제2 도전형 반도체층(303)만 식각될 수 있다(도 4 참조). 하나의 분리된 발광구조물(320-1, 320-2, 320-3)은 제1 도전형 반도체층(301)을 공통으로 포함하며 각각의 활성층(302a, 302b, 302c) 및 제2 도전형 반도체층(303a, 303b, 303c)를 포함하는 다수의 발광영역(310a, 310b, 310c)으로 구분될 수 있다. In addition, each of the separated light emitting structures 320-1, 320-2, and 320-3 may be divided into a plurality of light emitting regions 310a, 310b, and 310c. Unlike defining the light emitting part, only the active layer 302 and the second conductive semiconductor layer 303 may be etched without defining the light emitting regions 310a, 310b, and 310c. (See FIG. 4). One separate light emitting structure 320-1, 320-2, and 320-3 includes the first conductive semiconductor layer 301 in common, and each of the active layers 302a, 302b, and 302c and the second conductive semiconductor. It may be divided into a plurality of light emitting regions 310a, 310b, and 310c including the layers 303a, 303b, and 303c.

발광구조물(320)을 다수의 발광부(300-1, 300-2, 300-3) 및 다수의 발광영역(310a, 310b, 310c)로 분리하는 방법으로는 대표적으로 반도체 건식 식각(Full Dry Etch)이 있다. As a method of separating the light emitting structure 320 into a plurality of light emitting parts 300-1, 300-2, and 300-3 and a plurality of light emitting regions 310a, 310b, and 310c, semiconductor dry etching is typically performed. There is.

여기서, 하나의 분리된 발광구조물(320-1, 320-2, 320-3)에 포함되는 다수의 발광영역(310a, 310b, 310c)를 정의하는 경우, 활성층(302) 및 제2 도전형 반도체층(303)은 식각되지만 제1 도전형 반도체층(301)은 식각되지 않아야 한다. 분리된 발광구조물(320)을 분리하는 과정, 즉 제2 도전형 반도체층(303)과 활성층(302)이 각각 다수의 제2 도전형 반도체층(303a, 303b, 303c)와 다수의 활성층(302a, 302b, 302c)으로 분리되는 과정에서 제1 도전형 반도체층(301)의 상부에 소정의 흠집, 예를 들어 소정의 트렌치가 형성될 수도 있다. Here, in the case of defining a plurality of light emitting regions 310a, 310b, 310c included in one separated light emitting structure 320-1, 320-2, 320-3, the active layer 302 and the second conductive semiconductor The layer 303 is etched but the first conductivity type semiconductor layer 301 should not be etched. A process of separating the separated light emitting structures 320, that is, the second conductive semiconductor layer 303 and the active layer 302, respectively, the plurality of second conductive semiconductor layers 303a, 303b, and 303c and the plurality of active layers 302a. In the process of separating into 302b and 302c, a predetermined scratch, for example, a trench may be formed on the first conductive semiconductor layer 301.

각각의 분리된 발광구조물(320-1, 320-2, 320-3)은 다수의 발광영역(310a, 310b, 310c)를 포함한다. Each of the separated light emitting structures 320-1, 320-2, and 320-3 includes a plurality of light emitting regions 310a, 310b, and 310c.

발광구조물(320)를 분리하여 다수의 분리된 발광구조물(320-1, 320-2, 320-3) 및 다수의 발광영역(310a, 310b, 310c)를 형성한 후, 도 6c에 도시된 바와 같이, 성장 기판(10) 상에 다수의 구동부(350-1, 350-2, 350-3)을 형성한다. 이때, 각각의 분리된 발광구조물(320-1, 320-2, 320-3)에 대응하는 각각의 구동부(350-1, 350-2, 350-3)는 다수의 구동부(350a, 350b, 350c)를 포함한다. 발광영역(310a, 310b, 310c) 각각에 대응하는 구동부(350a, 350b, 350c)가 형성될 수 있다. After separating the light emitting structure 320 to form a plurality of separate light emitting structures (320-1, 320-2, 320-3) and a plurality of light emitting regions (310a, 310b, 310c), as shown in Figure 6c Likewise, a plurality of driving units 350-1, 350-2, and 350-3 are formed on the growth substrate 10. In this case, each of the driving units 350-1, 350-2, and 350-3 corresponding to each of the separated light emitting structures 320-1, 320-2, and 320-3 may include a plurality of driving units 350a, 350b, and 350c. ). The driving units 350a, 350b, and 350c corresponding to each of the emission regions 310a, 310b, and 310c may be formed.

도 6c에 도시된 바와 같이, 분리된 발광구조물(320-1, 320-2, 320-3)과 구동부(350-1, 350-2, 350-3)를 전기적으로 연결하는 금속 패드(210-1, 210-2, 210-3)가, 제2 도전형 반도체층(303)과 구동부(350-1, 350-2, 350-3) 상에 형성될 수 있다. As shown in FIG. 6C, the metal pads 210-electrically connecting the separated light emitting structures 320-1, 320-2, and 320-3 to the driving units 350-1, 350-2, and 350-3. 1, 210-2, and 210-3 may be formed on the second conductivity type semiconductor layer 303 and the driving units 350-1, 350-2, and 350-3.

발광구조물(320) 및 구동부(350)를 형성한 후, 도 6d에 도시된 바와 같이, 성장 기판(10)을 발광구조물 및 구동부(350)로부터 박리한다. 레이저 리프트 오프(Laser Lift Off, LLO) 방법을 이용하거나 화학적인 리프트 오프(Chemical Lift-Off, CLO) 방법을 이용하여 성장 기판(10)을 발광구조물(300) 및 구동부(350)로부터 박리할 수 있다. 여기서, 성장 기판(10)의 박리 방법이 LLO 또는 CLO로 한정되는 것은 아니며, 기타 다른 여러 방법을 이용하여 성장 기판(10)을 박리할 수 있다. 실시예에 따라 성장 기판(10)을 박리하기 위해서, 지그(미도시)와 같은 장비가 이용될 수 있다. After the light emitting structure 320 and the driving unit 350 are formed, the growth substrate 10 is peeled from the light emitting structure and the driving unit 350 as shown in FIG. 6D. The growth substrate 10 may be separated from the light emitting structure 300 and the driving unit 350 by using a laser lift off (LLO) method or a chemical lift-off (CLO) method. have. Here, the method of peeling off the growth substrate 10 is not limited to LLO or CLO, and the growth substrate 10 may be peeled off using other various methods. In some embodiments, equipment such as a jig (not shown) may be used to peel off the growth substrate 10.

성장 기판(10)을 발광구조물(320) 및 구동부(350)로부터 박리한 후, 도 6e에도시된 바와 같이, 발광구조물(320) 및 구동부(350) 하부에 금속층(200)을 형성한다. 금속층(200)은 발광구조물(320) 및 구동부(350) 하부에 증착 방식으로 형성될 수 있다. 실시예에 따라 임의의 적합한 방식으로 금속층(200)이 형성될 수 있다. 금속층(200)은 10~100μm의 두께로 형성될 수 있다. After peeling the growth substrate 10 from the light emitting structure 320 and the driving unit 350, as shown in FIG. 6E, the metal layer 200 is formed under the light emitting structure 320 and the driving unit 350. The metal layer 200 may be formed under the light emitting structure 320 and the driver 350 by a deposition method. According to an embodiment, the metal layer 200 may be formed in any suitable manner. The metal layer 200 may be formed to a thickness of 10 ~ 100μm.

발광구조물(320) 및 구동부(350) 하부에 금속층(200)을 형성한 후, 도 6f에 도시된 바와 같이, 다수의 발광영역(310a, 310b, 310c) 전체 또는 일부 상에 파장 변환층(304a, 304b, 304c)을 형성한다. 구체적으로, 다수의 발광영역(310a, 310b, 310c) 중 제1 발광영역(310a) 상에 제1 파장변환층(304a)을 형성하고, 제2 발광영역(310b) 상에 제2 파장 변환층(304b)를 형성하고, 제3 발광영역(310c) 상에 제3 파장 변환층(304c)를 형성한다. 이러한 파장 변환층(304) 형성은 다수의 발광부(300-1, 300-2, 300-3)에 대해서 수행될 수 있다. After the metal layer 200 is formed below the light emitting structure 320 and the driving unit 350, as shown in FIG. 6F, the wavelength conversion layer 304a is disposed on all or part of the plurality of light emitting regions 310a, 310b, and 310c. , 304b, 304c). Specifically, the first wavelength conversion layer 304a is formed on the first emission area 310a among the plurality of emission areas 310a, 310b, and 310c, and the second wavelength conversion layer is formed on the second emission area 310b. 304b is formed, and a third wavelength conversion layer 304c is formed on the third light emitting region 310c. The formation of the wavelength conversion layer 304 may be performed for the plurality of light emitting parts 300-1, 300-2, and 300-3.

다수의 파장 변환층(304a, 304b, 304c)은 소정의 퀀텀닷을 가질 수 있다. 다수의 파장변환층(304a, 304b, 304c)은 퀀텀닷과 실리콘을 배합한 형광체액을 프린팅(printing) 또는 디스펜싱(dispensing) 방법으로 발광영역(310a, 310b, 310c) 상에 형성할 수 있다. 또한, 다수의 파장 변환층(304a, 304b, 304c)은 소정의 YAG 형광체를 가질 수 있다.The plurality of wavelength conversion layers 304a, 304b, and 304c may have a predetermined quantum dot. The plurality of wavelength conversion layers 304a, 304b, and 304c may be formed on the light emitting regions 310a, 310b, and 310c by printing or dispensing a phosphor solution containing quantum dots and silicon. . In addition, the plurality of wavelength conversion layers 304a, 304b, and 304c may have a predetermined YAG phosphor.

여기서, 파장 변환층(304a, 304b, 304c)은 다수의 발광영역(310a, 310b, 310c) 중 임의의 발광영역 상에는 형성되지 않을 수 있다(미도시). 예를 들어, 해당 발광영역에서 방출되어야 하는 광의 파장이 해당 발광영역 내의 활성층에서 방출되는 광의 파장인 경우에는, 해당 발광영역 상에는 파장 변환층(304a, 304b, 304c)이 형성되지 않을 수 있다. Here, the wavelength conversion layers 304a, 304b, and 304c may not be formed on any one of the plurality of light emitting regions 310a, 310b, and 310c (not shown). For example, when the wavelength of light to be emitted in the light emitting region is the wavelength of light emitted from the active layer in the light emitting region, the wavelength conversion layers 304a, 304b and 304c may not be formed on the light emitting region.

도 6a 내지 도 6e에서는 편의상 제1 픽셀 어레이(400-1)에 대한 단면도를 참조하여 공정이 설명되었으나, 본 실시예의 공정과정에 따르면 복수의 행 및 복수의 열로 배열된 대면적 픽셀 어레이를 제조할 수 있다. 도 6f는 도 6a 내지 도 6e의 공정단계를 거친 후 파장 변환층(304)을 형성한 후 발광구조물의 사시도이다. In FIGS. 6A to 6E, a process has been described with reference to a cross-sectional view of the first pixel array 400-1 for convenience. However, according to the process of the present embodiment, a large area pixel array arranged in a plurality of rows and a plurality of columns may be manufactured. Can be. 6F is a perspective view of the light emitting structure after forming the wavelength conversion layer 304 after the process steps of FIGS. 6A to 6E.

파장 변환층(304)을 형성한 후, 도 6g에 도시된 바와 같이, 상기 발광구조물(320), 파장 변환층(304), 구동부(350) 및 금속층(200)을 보호층(500)으로 덮는 캡슐화 공정을 수행한다. 이러한 캡슐화 공정을 수행하여 도 1 및 도 5에 도시된 본 발명의 실시 형태에 따른 디스플레이 장치를 제조할 수 있다. After forming the wavelength conversion layer 304, as shown in FIG. 6G, the light emitting structure 320, the wavelength conversion layer 304, the driver 350, and the metal layer 200 are covered with the protective layer 500. Encapsulation process is performed. The encapsulation process may be performed to manufacture a display device according to an exemplary embodiment of the present invention illustrated in FIGS. 1 and 5.

보호층(500)은 발광구조물(320), 파장 변환층(304), 구동부(350) 및 금속층(200)을 봉지하여 외부 이물질이나 충격으로부터 이들을 보호할 수 있다. 여기서, 보호층(500)은 유기물 또는 무기물로 형성될 수 있다. 보호층(500)은 실리콘 혹은 에폭시일 수 있다. 또호칭은 실리콘질화물(SiNx) 또는 실리콘산화물(SiOx)일 수 있다. The protective layer 500 may encapsulate the light emitting structure 320, the wavelength conversion layer 304, the driving unit 350, and the metal layer 200 to protect them from external foreign matter or impact. Here, the protective layer 500 may be formed of an organic material or an inorganic material. The protective layer 500 may be silicon or epoxy. The designation may be silicon nitride (SiNx) or silicon oxide (SiOx).

보호층(500)은 서로 소정 간격 이격된 다수의 활성층(302a, 302b, 302c) 사이사이 및 서로 소정 간격 이격된 다수의 제2 도전형 반도체층(303a, 303b, 302c) 사이사이에 배치될 수 있다. 또한, 보호층(500)은 다수의 구동부(350a, 350b, 350c) 사이에 배치될 수 있다. 또한, 보호층(500)은 금속층(200)을 덮고 각각의 발광부(300) 사이 사이에 배치될 수 있다. The passivation layer 500 may be disposed between the plurality of active layers 302a, 302b, and 302c spaced apart from each other and between the plurality of second conductive semiconductor layers 303a, 303b, and 302c spaced apart from each other. have. In addition, the protective layer 500 may be disposed between the plurality of driving units 350a, 350b, and 350c. In addition, the protective layer 500 may cover the metal layer 200 and be disposed between the light emitting units 300.

보호층(500)을 형성한 후, 도 6h에 도시된 바와 같이, 발광구조물은 다수의 발광부(300)를 포함하는 복수의 픽셀 어레이로 구성된다. 발광구조물을 소정 단위로 다이싱(dicing)하여 다수의 발광부를 포함하는 픽셀 바(pixel bar)를 복수 개 형성할 수 있다. 이러한 픽셀 바 각각은 픽셀 어레이로 지칭될 수 있다. 도 6h에서는 제1 픽셀 어레이(400-1)는 제1 열에 배열된 복수의 발광부(300)를 포함하고, 제2 픽셀 어레이(400-2)는 제2 열에 배열된 복수의 발광부(300)를 포함하도록, 발광구조물이 다이싱된 것이 예시된다. 도 6h에서 다이싱 방향은 가로 방향으로서 점선 및 화살표로 표시되어 있다. 하지만 이에 한정되는 것은 아니며, 다이싱 방향은 세로 방향일 수도 있으며, 실시예에 따라 임의의 방향으로 수행될 수 있다. 또한, 다이싱된 단위 픽셀 어레이는 임의의 면적 및/또는 발광부 개수를 포함할 수 있다. After forming the protective layer 500, as shown in FIG. 6H, the light emitting structure includes a plurality of pixel arrays including a plurality of light emitting parts 300. The light emitting structure may be diced by a predetermined unit to form a plurality of pixel bars including a plurality of light emitting parts. Each of these pixel bars may be referred to as a pixel array. In FIG. 6H, the first pixel array 400-1 includes a plurality of light emitters 300 arranged in a first column, and the second pixel array 400-2 includes a plurality of light emitters 300 arranged in a second column. It is illustrated that the light emitting structure is diced to include). In FIG. 6H, the dicing direction is indicated by the dotted line and the arrow as the horizontal direction. However, the present invention is not limited thereto, and the dicing direction may be a vertical direction, and may be performed in any direction according to the embodiment. In addition, the diced unit pixel array may include any area and / or number of light emitters.

도 6h에서 발광구조물은 제1 열에 형성된 제1 픽셀 어레이(400-1)와 제2 열에 형성된 제2 픽셀 어레이(400-2)를 포함하는 것이 예시되나, 실시예에 따라 각각의 픽셀 어레이는 소정의 행X열로 배열된 발광부를 복수 개 포함할 수 있다. 또는 실시예에 따른 다른 형태로 배열된 발광부를 복수 개 포함할 수 있다. In FIG. 6H, the light emitting structure includes a first pixel array 400-1 formed in a first column and a second pixel array 400-2 formed in a second column. However, according to an exemplary embodiment, each pixel array may be predetermined. A plurality of light emitting units arranged in rows X columns of may be included. Alternatively, the light emitting unit may include a plurality of light emitting units arranged in different forms according to the embodiment.

각각의 픽셀 어레이(400-1, 400-2)는 복수의 발광부(300)와 구동부(350)를 포함하며, 각각의 픽셀 어레이(400-1, 400-2)에 포함된 복수의 발광부(300)는 공통의 금속층(200)을 갖는다. 이를 위해 발광구조물(320)을 다이싱할 때 하부의 금속층까지 함께 절단될 수 있다. 이때, 각각의 발광부(300)는 수직칩 형태를 갖고 있으므로 디스플레이 패널에서 픽셀로 사용하기에 적합할 수 있다. Each pixel array 400-1 and 400-2 includes a plurality of light emitters 300 and a driver 350, and a plurality of light emitters included in each pixel array 400-1 and 400-2. 300 has a common metal layer 200. To this end, when dicing the light emitting structure 320 may be cut together to the lower metal layer. In this case, each light emitting unit 300 may have a vertical chip shape, and thus may be suitable for use as a pixel in a display panel.

다이싱 공정 이후, 분리된 각각의 픽셀 어레이(400-1, 400-2)는 픽셀 어레이 단위로 디스플레이 패널용 기판(100)에 접착된다. 구체적으로, 픽셀 어레이(400-1, 400-2)를 기판(100)상에 위치시키고, 예컨대 접착층(미도시)를 이용하여 픽셀 어레이(400-1, 400-2)를 기판(100)의 상면(110)에 접착시킬 수 있다. 여기서, 접착층은 금속층(200)과 기판(100)의 상면(110) 사이에 배치될 수 있고, 실리콘, 에폭시, 전도성 에폭시, 전도성 실리콘, 전도성 접착제, 전도성 필름 및 금속 페이스트 중 어느 하나일 수 있다.After the dicing process, each of the separated pixel arrays 400-1 and 400-2 is adhered to the display panel substrate 100 in a pixel array unit. Specifically, the pixel arrays 400-1 and 400-2 are positioned on the substrate 100, and the pixel arrays 400-1 and 400-2 are mounted on the substrate 100 using, for example, an adhesive layer (not shown). It may be attached to the upper surface (110). Here, the adhesive layer may be disposed between the metal layer 200 and the upper surface 110 of the substrate 100, and may be any one of silicon, epoxy, conductive epoxy, conductive silicon, conductive adhesive, conductive film, and metal paste.

이러한 접착 공정은 픽셀 어레이 단위로 수행될 수 있다. 따라서, 제1 픽셀 어레이(400-1)를 기판(100)에 접착시킨 후 제2 픽셀 어레이(400-2)를 기판(100)에 접착시킬 수 있다. 또는, 적어도 두개 이상의 픽셀 어레이(400-1, 400-2)가 동시에 기판(200)에 접착될 수도 있다. This bonding process may be performed in pixel array units. Therefore, the first pixel array 400-1 may be adhered to the substrate 100, and then the second pixel array 400-2 may be adhered to the substrate 100. Alternatively, at least two pixel arrays 400-1 and 400-2 may be attached to the substrate 200 at the same time.

앞서 살펴본 도 6a 내지 도 6i에 도시된 본 발명의 일 실시 형태에 따른 디스플레이 장치의 제조 방법은, 디스플레이 패널용 기판(100) 상에 복수의 발광부가 다수의 발광부(300)를 포함하는 픽셀 어레이 단위로 형성되므로, 각각의 발광 칩마다 픽앤플레이스(Pick & Place), 전사 및 솔더링(Soldering) 등의 공정이 불필요하다. 따라서, 수천 수만개의 픽셀을 갖는 디스플레이 장치의 제조 시간이 획기적으로 단축되는 이점이 있다. 또한, 제1 도전형 반도체층(301)을 공통층으로 이용하고, 다수의 활성층(302a, 302b, 302c)과 다수의 제2 도전형 반도체층(303a, 303b, 303c)의 재질과 구조가 서로 동일하기 때문에, 동일한 조건과 환경에서 구동이 가능하고, 신뢰성 있는 디스플레이 장치를 신속하게 제조할 수 있는 이점이 있다.In the method of manufacturing the display device according to the exemplary embodiment of the present invention illustrated in FIGS. 6A to 6I, the pixel array includes a plurality of light emitting parts 300 on the display panel substrate 100. Since each light emitting chip is formed in units, processes such as pick and place, transfer, and soldering are unnecessary for each light emitting chip. Therefore, there is an advantage that the manufacturing time of a display device having tens of thousands of pixels is greatly shortened. In addition, the first conductive semiconductor layer 301 is used as a common layer, and the materials and structures of the plurality of active layers 302a, 302b, and 302c and the plurality of second conductive semiconductor layers 303a, 303b, and 303c are different from each other. Since it is the same, it is possible to operate in the same conditions and environments, and there is an advantage that a reliable display device can be manufactured quickly.

이상에서 실시 형태들에 설명된 특징, 구조, 효과 등은 본 발명의 적어도 하나의 실시 형태에 포함되며, 반드시 하나의 실시 형태에만 한정되는 것은 아니다. 나아가, 각 실시 형태에서 예시된 특징, 구조, 효과 등은 실시 형태들이 속하는 분야의 통상의 지식을 가지는 자에 의해 다른 실시 형태들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.The features, structures, effects, and the like described in the above embodiments are included in at least one embodiment of the present invention, and are not necessarily limited to only one embodiment. Furthermore, the features, structures, effects, and the like illustrated in the embodiments may be combined or modified with respect to the other embodiments by those skilled in the art to which the embodiments belong. Therefore, it should be interpreted that the contents related to such a combination and modification are included in the scope of the present invention.

또한, 이상에서 실시 형태를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시 형태의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시 형태에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.In addition, the above description has been made with reference to the embodiment, which is merely an example, and is not intended to limit the present invention. Those skilled in the art to which the present invention pertains should be provided within the scope not departing from the essential characteristics of the present embodiment. It will be appreciated that various modifications and applications are not possible. For example, each component specifically shown in embodiment can be modified and implemented. And differences relating to such modifications and applications will have to be construed as being included in the scope of the invention defined in the appended claims.

10: 성장 기판
200: 금속층
100: 기판
300: 발광부
310: 발광셀
500: 보호층
10: growth substrate
200: metal layer
100: substrate
300: light emitting unit
310: light emitting cell
500: protective layer

Claims (19)

기판; 및 상기 기판 상에 어레이 형태로 배열된 다수의 발광부;를 포함하고,
상기 다수의 발광부 각각은, 상기 기판상에 배치되는 금속층; 상기 금속층 상에 배치되고 서로 다른 파장의 광을 방출하는 발광셀; 및 상기 금속층 상에 배치되고 상기 발광셀을 전기적으로 구동시키는 구동부;를 포함하고,
상기 발광셀은,
상기 금속층 상에 공통층으로 배치된 제1 도전형 반도체층;
상기 제1 도전형 반도체층 상의 일 평면 상에 서로 이격되고, 특정 파장의 광을 방출하는 다수의 활성층;
상기 다수의 활성층 각각 상에 배치된 제2 도전형 반도체층; 및
상기 제2 도전형 반도체층 상에 배치된 파장 변환층;을 포함하는,
디스플레이 장치.
Board; And a plurality of light emitting parts arranged in an array form on the substrate.
Each of the plurality of light emitting parts may include a metal layer disposed on the substrate; A light emitting cell disposed on the metal layer and emitting light of different wavelengths; And a driving part disposed on the metal layer to electrically drive the light emitting cell.
The light emitting cell,
A first conductivity type semiconductor layer disposed on the metal layer as a common layer;
A plurality of active layers spaced apart from each other on one plane on the first conductive semiconductor layer and emitting light of a specific wavelength;
A second conductivity type semiconductor layer disposed on each of the plurality of active layers; And
It includes; a wavelength conversion layer disposed on the second conductivity type semiconductor layer,
Display device.
제 1 항에 있어서,
상기 다수의 발광부 중 적어도 2개 이상의 발광부는 상기 금속층을 공통층으로 포함하도록 구성된, 디스플레이 장치.
The method of claim 1,
And at least two or more light emitting units of the plurality of light emitting units are configured to include the metal layer as a common layer.
제 1 항에 있어서,
상기 기판은 유리 기판, 플렉서블 필름, 금속 PCB 및 세라믹 PCB 중 어느 하나인, 디스플레이 장치.
The method of claim 1,
And the substrate is any one of a glass substrate, a flexible film, a metal PCB, and a ceramic PCB.
제 1 항에 있어서,
상기 다수의 활성층은, 청색 파장의 광 또는 자외선 파장의 광을 방출하는, 디스플레이 장치.
The method of claim 1,
And the plurality of active layers emit light of blue wavelength or light of ultraviolet wavelength.
제 1 항에 있어서,
상기 금속층의 두께는 10~100㎛인, 디스플레이 장치.
The method of claim 1,
The thickness of the metal layer is a display device, 10 ~ 100㎛.
제 1 항에 있어서,
상기 발광셀은, 적색 파장의 광을 방출하는 제1 발광영역, 녹색 파장의 광을 방출하는 제2 발광영역 및 청색 파장의 광을 방출하는 제3 발광영역을 포함하는, 디스플레이 장치.
The method of claim 1,
The light emitting cell includes a first light emitting region emitting red light, a second light emitting region emitting green light, and a third light emitting region emitting blue light.
제 6 항에 있어서,
상기 제1 발광영역, 제2 발광영역 및 제3 발광영역의 크기는 5 ~ 200㎛인, 디스플레이 장치.
The method of claim 6,
The size of the first light emitting area, the second light emitting area and the third light emitting area is 5 ~ 200㎛, display device.
제 1 항에 있어서,
상기 발광셀은, 제1 적색 파장의 광을 방출하는 제1 발광영역, 제2 적색 파장의 광을 방출하는 제2 발광영역, 녹색 파장의 광을 방출하는 제3 발광영역 및 청색 파장의 광을 방출하는 제4 발광영역을 포함하는, 디스플레이 장치.
The method of claim 1,
The light emitting cell includes a first light emitting region emitting light of a first red wavelength, a second light emitting region emitting light of a second red wavelength, a third light emitting region emitting light of a green wavelength, and light of a blue wavelength. And a fourth light emitting area for emitting.
제 1 항에 있어서,
상기 파장 변환층은 상기 다수의 발광영역 중 하나 이상의 발광영역 내의 상기 제2 도전형 반도체층 상에 배치되지 않는, 디스플레이 장치.
The method of claim 1,
And the wavelength conversion layer is not disposed on the second conductivity type semiconductor layer in at least one of the plurality of light emitting regions.
제 1 항에 있어서,
상기 파장 변환층은 퀀텀닷 형광체 또는 YAG 형광체를 포함하는, 디스플레이 장치.
The method of claim 1,
And the wavelength conversion layer comprises a quantum dot phosphor or a YAG phosphor.
성장 기판 상에 형성된 발광구조물을 다수의 발광부에 대응하는 다수의 분리된 발광구조물로 분리하고 상기 분리된 발광구조물 각각을 다수의 발광영역으로 분리하는 분리 단계;
상기 성장 기판 상으로서, 상기 분리된 상기 발광구조물 일 측에 상기 발광영역 각각에 대한 구동부를 형성하는 구동부 형성 단계;
상기 발광구조물 및 상기 구동부로부터 상기 성장 기판을 박리하는 박리 단계;
상기 발광구조물 및 상기 구동부 하부에 금속층을 형성하는 금속층 형성 단계;
상기 다수의 발광영역의 전부 또는 일부 상에 파장 변환층을 형성하는 파장 변환층 형성 단계;
상기 발광구조물을, 상기 다수의 발광부 중 적어도 2개 이상의 발광부를 포함하는 픽셀 어레이 단위로 다이싱하는 다이싱 단계; 및
상기 픽셀 어레이 단위로 상기 다수의 발광부를 디스플레이 패널용 기판에 접착시키는 기판 접착 단계;
를 포함하는, 디스플레이 장치의 제조 방법.
Separating the light emitting structures formed on the growth substrate into a plurality of separate light emitting structures corresponding to the plurality of light emitting units, and separating each of the separated light emitting structures into a plurality of light emitting regions;
A driving unit forming step of forming driving units for each of the light emitting regions on one side of the separated light emitting structure as the growth substrate;
A peeling step of peeling the growth substrate from the light emitting structure and the driving part;
A metal layer forming step of forming a metal layer under the light emitting structure and the driving unit;
Forming a wavelength conversion layer on all or part of the plurality of light emitting regions;
Dicing the light emitting structure in a pixel array unit including at least two light emitting units of the plurality of light emitting units; And
A substrate bonding step of adhering the plurality of light emitting units to the display panel substrate in the pixel array unit;
A manufacturing method of a display device, including.
제 11 항에 있어서,
상기 픽셀 어레이에 포함된 상기 적어도 2개 이상의 발광부는 상기 금속층을 공통층으로 포함하도록 상기 금속층 형성단계 및 상기 다이싱 단계가 수행되는, 디스플레이 장치의 제조 방법.
The method of claim 11,
And the metal layer forming step and the dicing step are performed such that the at least two light emitting parts included in the pixel array include the metal layer as a common layer.
제 11 항에 있어서,
상기 박리 단계는, 레이저 리프트 오프 또는 화학적인 리프트 오프 방법을 이용하여 상기 성장 기판을 박리하는, 디스플레이 장치의 제조 방법.
The method of claim 11,
The peeling step, the method of manufacturing a display device to peel off the growth substrate using a laser lift off or chemical lift off method.
제 11 항에 있어서,
상기 발광구조물은, 제1 도전형 반도체층, 상기 제1 도전형 반도체층 상에 배치된 활성층 및 상기 활성층 상에 배치된 제2 도전형 반도체층을 포함하고,
상기 분리 단계는, 상기 다수의 발광영역의 개수와 배열에 대응되도록 상기 제2 도전형 반도체층과 상기 활성층을 식각하여 수행되는, 디스플레이 장치의 제조 방법.
The method of claim 11,
The light emitting structure includes a first conductive semiconductor layer, an active layer disposed on the first conductive semiconductor layer, and a second conductive semiconductor layer disposed on the active layer,
The separating step is performed by etching the second conductive semiconductor layer and the active layer to correspond to the number and arrangement of the plurality of light emitting regions.
제 11 항에 있어서,
상기 파장 변환층 형성 단계는, 퀀텀닷 형광체와 YAG 형광체 중 어느 하나와 실리콘을 배합한 형광체액을 프린팅(printing) 또는 디스펜싱(dispensing)하여 상기 발광영역의 전부 또는 일부상에 상기 파장 변환층을 형성하는, 디스플레이 장치의 제조 방법.
The method of claim 11,
In the forming of the wavelength conversion layer, the wavelength conversion layer may be formed on all or a part of the emission area by printing or dispensing a phosphor solution containing silicon and any one of a quantum dot phosphor and a YAG phosphor. The manufacturing method of a display apparatus to form.
제 11 항에 있어서,
상기 발광구조물, 상기 파장 변환층 및 상기 구동부를 보호부로 캡슐화하는 캡슐화 단계;를 더 포함하는, 디스플레이 장치의 제조 방법.
The method of claim 11,
The encapsulation step of encapsulating the light emitting structure, the wavelength conversion layer and the driving unit with a protective part.
제 11 항에 있어서,
상기 발광영역 내의 상기 제2 도전형 반도체층과 상기 발광영역의 해당 구동부를 전기적으로 연결하는 전극 패턴을 형성하는 단계;를 더 포함하는, 디스플레이 장치의 제조 방법.
The method of claim 11,
And forming an electrode pattern electrically connecting the second conductive semiconductor layer in the light emitting area to a corresponding driving part of the light emitting area.
금속층 상에 어레이 형태로 배열된 다수의 발광부를 적어도 2개 이상의 발광부를 포함하는 픽셀 어레이 단위로 다이싱하는 단계; 및
상기 다이싱된 상기 픽셀 어레이를 디스플레이용 기판 상에 접착하는 단계;를 포함하며,
상기 다수의 발광부 각각은, 금속층 상에 배치되고 서로 다른 파장의 광을 방출하는 발광셀; 및 상기 금속층 상에 배치되고 상기 발광셀을 전기적으로 구동시키는 구동부;를 포함하고,
상기 발광셀은,
상기 금속층 상에 공통층으로 배치된 제1 도전형 반도체층;
상기 제1 도전형 반도체층 상의 일 평면 상에 서로 이격되고, 특정 파장의 광을 방출하는 다수의 활성층;
상기 다수의 활성층 각각 상에 배치된 제2 도전형 반도체층; 및
상기 제2 도전형 반도체층 상에 배치된 파장 변환층;을 포함하는,
디스플레이 장치의 제조 방법.
Dicing a plurality of light emitting units arranged in an array form on the metal layer in a pixel array unit including at least two light emitting units; And
Adhering the diced pixel array onto a display substrate;
Each of the plurality of light emitting parts may include: a light emitting cell disposed on a metal layer and emitting light having a different wavelength; And a driving unit disposed on the metal layer to electrically drive the light emitting cell.
The light emitting cell,
A first conductivity type semiconductor layer disposed on the metal layer as a common layer;
A plurality of active layers spaced apart from each other on one plane on the first conductive semiconductor layer and emitting light having a specific wavelength;
A second conductivity type semiconductor layer disposed on each of the plurality of active layers; And
It includes; a wavelength conversion layer disposed on the second conductivity type semiconductor layer,
Method of manufacturing a display device.
제 18 항에 있어서,
상기 픽셀 어레이에 포함된 상기 적어도 2개 이상의 발광부는 상기 금속층을 공통층으로 포함하도록 상기 다이싱 단계가 수행되는, 디스플레이 장치의 제조 방법.
The method of claim 18,
And the dicing step is performed such that the at least two light emitting parts included in the pixel array include the metal layer as a common layer.
KR1020180040968A 2018-04-09 2018-04-09 Display apparatus and method for manufacturing thereof KR102073572B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180040968A KR102073572B1 (en) 2018-04-09 2018-04-09 Display apparatus and method for manufacturing thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180040968A KR102073572B1 (en) 2018-04-09 2018-04-09 Display apparatus and method for manufacturing thereof

Publications (2)

Publication Number Publication Date
KR20190117968A true KR20190117968A (en) 2019-10-17
KR102073572B1 KR102073572B1 (en) 2020-02-06

Family

ID=68424074

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180040968A KR102073572B1 (en) 2018-04-09 2018-04-09 Display apparatus and method for manufacturing thereof

Country Status (1)

Country Link
KR (1) KR102073572B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021132881A1 (en) * 2019-12-26 2021-07-01 엘지디스플레이 주식회사 Led display device and manufacturing method therefor
CN114333618A (en) * 2021-12-21 2022-04-12 深圳市蝉翼科技有限公司 Ultrathin flexible transparent LED display screen, manufacturing process thereof and display

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127278A (en) * 1999-10-25 2001-05-11 Rohm Co Ltd Composite semiconductor device
JP2002141492A (en) * 2000-10-31 2002-05-17 Canon Inc Light-emitting diode display panel and manufacturing method thereof
JP2006261359A (en) * 2005-03-17 2006-09-28 Oki Data Corp Optical semiconductor device, led head, and image forming apparatus employing it
KR100845549B1 (en) * 2007-01-22 2008-07-10 삼성전기주식회사 White light emitting device and method of producing the same
KR20130137985A (en) * 2012-06-08 2013-12-18 엘지전자 주식회사 Display device using semiconductor light emitting device
KR20160087265A (en) * 2015-01-13 2016-07-21 엘지전자 주식회사 Display device using semiconductor light emitting device
KR20160092396A (en) * 2015-01-27 2016-08-04 엘지전자 주식회사 Display device using semiconductor light emitting device
US20170179192A1 (en) * 2015-12-21 2017-06-22 Hong Kong Beida Jade Bird Display Limited Semiconductor Devices with Integrated Thin-Film Transistor Circuitry
KR20170108623A (en) * 2016-03-18 2017-09-27 엘지이노텍 주식회사 Light emitting device and display device having thereof
KR20170129983A (en) * 2016-05-17 2017-11-28 삼성전자주식회사 Led lighting device package, display apparatus using the same and method of manufacuring process the same
KR20180001206A (en) * 2016-06-27 2018-01-04 엘지디스플레이 주식회사 Light emitting diode chip and display device using the same and method for manufacturing thereof

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127278A (en) * 1999-10-25 2001-05-11 Rohm Co Ltd Composite semiconductor device
JP2002141492A (en) * 2000-10-31 2002-05-17 Canon Inc Light-emitting diode display panel and manufacturing method thereof
JP2006261359A (en) * 2005-03-17 2006-09-28 Oki Data Corp Optical semiconductor device, led head, and image forming apparatus employing it
KR100845549B1 (en) * 2007-01-22 2008-07-10 삼성전기주식회사 White light emitting device and method of producing the same
KR20130137985A (en) * 2012-06-08 2013-12-18 엘지전자 주식회사 Display device using semiconductor light emitting device
KR20160087265A (en) * 2015-01-13 2016-07-21 엘지전자 주식회사 Display device using semiconductor light emitting device
KR20160092396A (en) * 2015-01-27 2016-08-04 엘지전자 주식회사 Display device using semiconductor light emitting device
US20170179192A1 (en) * 2015-12-21 2017-06-22 Hong Kong Beida Jade Bird Display Limited Semiconductor Devices with Integrated Thin-Film Transistor Circuitry
KR20170108623A (en) * 2016-03-18 2017-09-27 엘지이노텍 주식회사 Light emitting device and display device having thereof
KR20170129983A (en) * 2016-05-17 2017-11-28 삼성전자주식회사 Led lighting device package, display apparatus using the same and method of manufacuring process the same
KR20180001206A (en) * 2016-06-27 2018-01-04 엘지디스플레이 주식회사 Light emitting diode chip and display device using the same and method for manufacturing thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021132881A1 (en) * 2019-12-26 2021-07-01 엘지디스플레이 주식회사 Led display device and manufacturing method therefor
CN114333618A (en) * 2021-12-21 2022-04-12 深圳市蝉翼科技有限公司 Ultrathin flexible transparent LED display screen, manufacturing process thereof and display

Also Published As

Publication number Publication date
KR102073572B1 (en) 2020-02-06

Similar Documents

Publication Publication Date Title
US10332949B2 (en) Display apparatus
CN106876406B (en) LED full-color display device structure based on III-V nitride semiconductor and preparation method thereof
EP3486946B1 (en) Growth substrate including micro-light emitting diode chips and method of manufacturing light emitting diode display using the same
KR102666197B1 (en) Semiconductor device, display panel, display device, method of fabricating display panel
KR102625489B1 (en) Micro led display panel and method of manufacturing the same
CN108615740B (en) Flexible active color semiconductor light-emitting display module and flexible display screen
CN213782016U (en) Display device
KR101106148B1 (en) Luminous device
KR102579645B1 (en) Method of transferring semiconductor device, semiconductor device carrier, and method of fabricating display panel
CN111048497B (en) Method for manufacturing active matrix color display device
US20200251626A1 (en) Semiconductor device and head lamp comprising same
EP2953175B1 (en) Light emitting device module
KR20190007226A (en) Led lighting device package and display apparatus using the same
CN212934611U (en) Display device
EP4033530A1 (en) Light-emitting element for display, and light-emitting package having same
KR102078643B1 (en) Display appartus using one chip type led and fabrication method of the same
KR102073572B1 (en) Display apparatus and method for manufacturing thereof
KR20190112916A (en) Display apparatus and method for manufacturing thereof
KR102661676B1 (en) Method of fabricating display device
KR20210155394A (en) LED chip and method of manufacturing it
CN111564465A (en) Preparation method of display panel
KR20220043742A (en) Micro led and display module having the same
KR101171331B1 (en) Luminous device
KR102599275B1 (en) Pixel for Micro Display having Vertically Stacked Sub-Pixels
KR102113104B1 (en) Display apparatus and method for manufacturing thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right