KR20060001049A - 상변환 기억 소자 및 그 제조방법 - Google Patents
상변환 기억 소자 및 그 제조방법 Download PDFInfo
- Publication number
- KR20060001049A KR20060001049A KR1020040050066A KR20040050066A KR20060001049A KR 20060001049 A KR20060001049 A KR 20060001049A KR 1020040050066 A KR1020040050066 A KR 1020040050066A KR 20040050066 A KR20040050066 A KR 20040050066A KR 20060001049 A KR20060001049 A KR 20060001049A
- Authority
- KR
- South Korea
- Prior art keywords
- film
- upper electrode
- lower electrode
- interlayer insulating
- electrode
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 7
- 238000004519 manufacturing process Methods 0.000 title abstract description 8
- 230000008859 change Effects 0.000 claims abstract description 54
- 239000010410 layer Substances 0.000 claims abstract description 47
- 239000011229 interlayer Substances 0.000 claims abstract description 36
- 230000004888 barrier function Effects 0.000 claims abstract description 26
- 239000000758 substrate Substances 0.000 claims abstract description 22
- 239000002184 metal Substances 0.000 claims abstract description 20
- 238000006243 chemical reaction Methods 0.000 claims abstract description 16
- 239000004065 semiconductor Substances 0.000 claims abstract description 15
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims description 6
- 239000005380 borophosphosilicate glass Substances 0.000 claims description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 6
- 229920005591 polysilicon Polymers 0.000 claims description 6
- 238000005530 etching Methods 0.000 claims description 4
- 238000000059 patterning Methods 0.000 claims description 2
- 238000005498 polishing Methods 0.000 claims description 2
- 239000010408 film Substances 0.000 description 77
- 239000010409 thin film Substances 0.000 description 8
- 238000010586 diagram Methods 0.000 description 4
- 150000001875 compounds Chemical class 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000002844 melting Methods 0.000 description 2
- 230000008018 melting Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 150000004770 chalcogenides Chemical class 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 239000003574 free electron Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000012782 phase change material Substances 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 229910052714 tellurium Inorganic materials 0.000 description 1
- PORWMNRCUJJQNO-UHFFFAOYSA-N tellurium atom Chemical compound [Te] PORWMNRCUJJQNO-UHFFFAOYSA-N 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/826—Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Memories (AREA)
Abstract
본 발명은 하부전극과 상변환막과의 접촉면적을 줄여 전류량을 감소시킬 수 있는 상변환 기억 소자 및 그 제조방법을 개시한다. 개시된 본 발명은, 하부패턴이 구비된 반도체 기판; 상기 하부패턴을 덮도록 반도체 기판 상에 형성된 층간절연막; 상기 층간절연막 내에 형성된 콘택플러그; 상기 콘택플러그 상에 형성되며 상부에 베리어막을 구비한 하부전극; 상기 층간절연막 상에 상기 하부전극과 이격하여 형성되며 상부에 베리어막을 구비한 상부전극; 상기 하부전극과 상부전극 사이의 층간절연막 부분 상에 상기 하부전극 및 상부전극 모두와 접하도록 형성된 상변환막; 상기 하부전극 및 상부전극을 포함한 기판 결과물 상에 형성된 산화막; 상기 상부전극을 노출시키도록 형성된 콘택홀; 및 상기 상부전극과 콘택하도록 상기 콘택홀 내부 및 산화막 상에 형성된 금속배선을 포함하는 것을 특징으로 한다.
Description
도 1은 상변환 메모리 셀을 프로그램 및 소거시키는 방법을 설명하기 위한 도면.
도 2는 종래 상변환 메모리 셀을 설명하기 위한 도면.
도 3은 본 발명의 실시예에 따른 상변환 기억 소자를 설명하기 위한 단면도.
도 4a 내지 도 4e는 본 발명의 실시예에 따른 상변환 기억 소자의 제조방법을 설명하기 위한 공정별 단면도.
* 도면의 주요 부분에 대한 부호의 설명 *
21 : 반도체 기판 22 : 층간절연막
23 : 콘택플러그 24 : 하부전극
25 : 상부전극 26 : 베리어막
27 : 제1산화막 28 : 상변환막
29 : 제2산화막 30 : 콘택홀
31 : 금속막
본 발명은 상변환 기억 소자 및 그 제조방법에 관한 것으로, 보다 상세하게는, 하부전극과 상변화막과의 접촉면적을 줄여 전류량을 감소시킬 수 있는 상변환 기억 소자 및 그 제조방법에 관한 것이다.
최근, 전원이 차단되더라도 저장된 데이터가 소멸되지 않는 특징을 갖는 플래쉬 메모리 소자들이 채택되고 있다. 이러한 플래쉬 메로리 소자들은 채널 상에 차례로 적층된 터널산화막, 부유게이트, 게이트 층간 유전체막(Inter-Gate Dielectric Layer) 및 컨트롤 게이트 전극을 포함한다. 따라서, 상기 플래쉬 메모리 소자들의 신뢰성 및 프로그램 효율을 향상시키기 위해서는 터널산화막의 막질이 개선되어야 하고 셀의 커플링 비율이 증가되어야 한다.
또한, 플래쉬 메모리 소자들 대신에 새로운 비휘발성 메모리 소자들이 최근에 제안되었다. 예를 들면, 상변환 메모리(Phase-Change Memory) 소자들이며, 상변환에 따른 전기저항 차이를 이용하여 정보를 저장하고, 찰코젠나이드(Chalcogenide) 합금재료(Ge2Sb2Te5) 박막이 비정질 상태에서 결정질 상태로 상변환을 하여 결정질 상태일 때 저항 및 활성화 에너지가 낮아지고, 장거리 원자질서와 자유전자 밀도는 높아진다. 상기 상변환 기억 소자의 장점은 Soc(System On Chip)으로 제작하기 쉬우며, 차세대 메모리 반도체 중에서 생산가격이 낮은 편이다. 상기 상변환 기억 소자의 처리속도는 5ns로 매우 빠르며, 소비전력이 낮고 동작온도의 범위는 -196∼180℃로 넓은영역을 가지고 있다.
도 1은 상변환 메모리 셀을 프로그램 및 소거시키는 방법을 설명하기 위한 도면이다.
도 1에 도시된 바와 같이, 상기 상변환 박막을 용융온도(Melting Temperature : Tm)보다 높은 온도에서 제 1 동작(First Operation; T1)동안 가열한 후에 냉각시키면, 상기 상변환 박막은 비정질 상태(Amorphous State)로 변한다(A). 반면에, 상기 상변환 박막을 상기 용융온도(Tm)보다 낮고 결정화온도(Crystallization Temperature : Tc)보다 높은 온도에서 상기 제 1 동작(T1)보다 긴 제 2 동작(Second Operation : T2)동안 가열한 후에 냉각시키면, 상기 상변환 물질막은 결정상태(Crystalline State)로 변한다(B). 여기에서, 비정질 상태를 갖는 상변환 박막의 비저항은 결정질 상태를 갖는 상변환 박막의 비저항보다 높다.
따라서, 읽기(Read) 모드에서 상기 상변환 박막을 통하여 흐르는 전류를 감지(Detection)함으로써, 상기 상변환 메모리 셀에 저장된 정보가 논리 '1'인지 또는 논리 '0'인지를 판별할 수 있다. 상기 상변환 박막으로는 게르마늄(Ge), 스티비움(Stibium : Sb), 텔루리움(Tellurium : Te)을 함유하는 화합물막(Compound Material Layer; 이하 GST막이라 함)이 널리 사용된다.
도 2는 종래 상변환 메모리 셀을 설명하기 위한 도면이다.
도 2에 도시된 바와 같이, 종래 상변환 기억 소자는 하부전극(3)을 포함하는 반도체 기판(1) 상에 층간절연막(5)을 형성한다. 그 다음, 상기 층간 절연막(5)을 식각하여 소오스 영역들과 전기적으로 연결되는 콘택플러그(7)를 형성한 후에 콘택플러그(7)를 포함한 기판 결과물 상에 상변환막(9)을 형성한다. 이어서, 상기 상변 환막(9) 상에 상부전극(11)을 형성한다.
상기 상변환 메모리 셀을 프로그램하기 위해 전압을 인가하면, 상기 상변환막(9)과 콘택플러그(7) 사이의 계면에서 열이 발생하여 상변환막의 일부분(9a)이 비정질 상태로 변한다. 상기 상변환막(9)과 콘택플러그(7)의 가장자리(C)의 열은 주변의 층간절연막(7)으로 확산되어 상태변화에 필요한 온도가 되지 않을 수 있다. 이로 인해, 상기 상변환막을 비정질화시킬때 상기 가장자리의 상변환막(9)이 비정질화되지 않은 비정상적 영역이 생성될 수 있다.
또한, 상변화 메모리 소자의 읽기(Read) 및 쓰기(Write) 동작시 상기 하부전극과 상변환막의 접촉면적이 크기 때문에 상변화에 필요한 전류량이 증가하게 되고, 이로 인해 상변환 기억 소자의 속도에도 영향을 주게된다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 하부전극과 상변환막과의 접촉면적을 줄여 전류량을 감소시킬 수 있는 상변환 기억 소자 및 그 제조방법을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명은, 하부패턴이 구비된 반도체 기판; 상기 하부패턴을 덮도록 반도체 기판 상에 형성된 층간절연막; 상기 층간절연막 내에 형성된 콘택플러그; 상기 콘택플러그 상에 형성되며 상부에 베리어막을 구비한 하부전극; 상기 층간절연막 상에 상기 하부전극과 이격하여 형성되며 상부에 베리어막을 구비한 상부전극; 상기 하부전극과 상부전극 사이의 층간절연막 부분 상에 상 기 하부전극 및 상부전극 모두와 접하도록 형성된 상변환막; 상기 하부전극 및 상부전극을 포함한 기판 결과물 상에 형성된 산화막; 상기 상부전극을 노출시키도록 형성된 콘택홀; 및 상기 상부전극과 콘택하도록 상기 콘택홀 내부 및 산화막 상에 형성된 금속배선을 포함하는 것을 특징으로 한다.
여기에서, 상기 하부전극 및 상부전극은 폴리실리콘막 또는 금속막으로 형성하는 것을 특징으로 한다.
상기 상부전극과 인접하지 않는 베리어막을 포함한 하부전극 측면에 형성된 산화막을 더 포함하는 것을 특징으로 한다.
상기 제2산화막은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택되는 어느 하나로 형성하는 것을 특징으로 한다.
또한, 본 발명은 하부패턴을 구비한 반도체 기판을 제공하는 단계; 상기 하부패턴을 덮도록 반도체 기판 상에 층간절연막을 형성하는 단계; 상기 층간절연막 내에 콘택플러그를 형성하는 단계; 상기 콘택플러그를 포함한 층간절연막 상에 도전막과 베리어막을 차례로 형성하는 단계; 상기 베리어막과 도전막을 패터닝하여 상기 콘택플러그 상에 하부전극을 형성함과 아울러 상기 하부전극과 이격 배치되는 상부전극을 동시에 형성하는 단계; 상기 하부전극과 상부전극을 포함한 층간절연막 상에 제1산화막을 형성하는 단계; 상기 베리어막이 노출되도록 제1산화막을 연마하는 단계; 상기 하부전극과 상부전극 사이의 제1산화막을 부분을 제거하는 단계; 상기 제1산화막이 제거된 부분에 상기 하부전극 및 상부전극과 모두 접하도록 상변환막을 형성하는 단계; 상기 단계까지의 기판 결과물 상에 제2산화막을 형성하는 단 계; 상기 상부전극 상부의 제2산화막 및 베리어막을 식각하여 상부전극을 노출시키는 콘택홀을 형성하는 단계; 상기 콘택홀을 매립하도록 상기 제2산화막 상에 금속막을 형성하는 단계; 및 상기 금속막을 식각하여 상부전극과 콘택되는 금속배선을 형성하는 단계를 포함하는 것을 특징으로 한다.
여기에서, 상기 하부전극 및 상부전극은 폴리실리콘막 또는 금속막으로 형성하는 것을 특징으로 한다.
상기 제2산화막은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택되는 어느 하나로 형성하는 것을 특징으로 한다.
(실시예)
이하, 본 발명의 바람직한 실시예에 대해 첨부된 도면을 참조하여 상세하게 설명한다.
도 3은 본 발명의 실시예에 따른 상변환 기억 소자를 설명하기 위한 단면도이다.
도 3에 도시된 바와 같이, 본 발명의 상변환 기억 소자는 하부패턴(미도시)을 포함하는 반도체 기판(21) 상에 하부패턴을 덮도록 층간절연막(22)이 형성된다. 상기 층간절연막(22) 내에 콘택플러그(23)가 형성되며, 상기 콘택플러그(23) 상에 상부에 베리어막(26)을 구비한 하부전극(24)이 형성된다. 상기 층간절연막(22) 상에 상기 하부전극(24)과 이격하여 상부에 베리어막(26)을 구비한 상부전극(25)이 형성된다. 상기 상부전극(25)과 인접하지 않은 베리어막(26)을 포함한 하부전극(24) 측면에 제1산화막(27)이 형성된다. 상기 하부전극(24)과 상부전극(25) 사이의 층간절연막(22) 부분 상에 상기 하부전극(24) 및 상부전극(25) 모두와 접하도록 상변환막(28)이 형성된다. 상기 하부전극(24) 및 상부전극(25)을 포함한 기판 결과물 상에 제2산화막(29)이 형성된다. 상기 상부전극(25)을 노출시키도록 콘택홀(30)이 형성되며, 상기 상부전극(25)과 콘택하도록 상기 콘택홀(30) 내부 및 제2산화막(29) 상에 금속막(31)이 형성된다.
또한, 상기 하부전극(24) 및 상부전극(25)은 폴리실리콘막 또는 금속막으로 형성하는 것이 바람직하다. 상기 제2산화막(29)은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택된 어느 하나로 이루어지는 것이 바람직하다.
상기 상변화 메모리 소자의 읽기(Read) 및 쓰기(Write) 동작시 상기 상변환막(28)의 접촉면에서 열이 발생하면 상기 상변화막의 상태가 비정질 상태 또는 결정질 상태로 변한다. 본 발명의 상변환 기억 소자는 콘태플러그(23) 상에 형성되는 하부전극(24)과 층간절연막(22) 상에 하부전극(24)과 이격하여 형성되는 상부전극(25)이 얇게 형성됨으로써 하부전극(24) 및 상부전극(25)이 상변환막(28)과의 접촉면적(D)이 작기 때문에 상변화에 필요한 전류를 감소시킬 수 있으므로, 상변환 기억 소자의 속도를 향상시킬 수 있다.
도 4a 내지 도 4f는 본 발명의 실시예에 따른 상변환 기억 소자의 제조방법을 설명하기 위한 공정별 단면도이다.
도 4a에 도시된 바와 같이, 하부패턴(미도시)을 구비한 반도체 기판(21) 상에 하부패턴을 덮도록 제1층간절연막(22)을 형성한다. 그 다음, 상기 제1층간절연 막(22)을 식각하여 콘택플러그(23)를 형성한다.
도 4b에 도시된 바와 같이, 상기 콘택플러그(23)를 포함한 층간절연막(22) 상에 도전막과 베리어막(26)을 차례로 형성한다. 이어서, 상기 베리어막926)과 도전막을 패터닝하여 상기 콘택플러그(23) 상에 하부전극(24)을 형성하고, 상기 하부전극(24)과 이격 배치되는 상부전극(25)을 동시에 형성한다. 여기에서, 상기 하부전극(24) 및 상부전극(25)는 폴리실리콘막 또는 금속막으로 형성한다.
도 4c에 도시된 바와 같이, 상기 하부전극(24)과 상부전극(25)을 포함한 층간절연막 상에 제1산화막(27)을 형성한다. 그 다음, 상기 베리어막(26)이 노출되도록 제1산화막(27) 표면을 CMP한다.
도 4d에 도시된 바와 같이, 상기 제1산화막(27)이 제거된 층간절연막(22) 부분 상에 상기 하부전극(24)과 상부전극(25)과 모두 접하도록 상변환막(28)을 형성한다. 이어서, 상기 상기 베리어막(26)이 노출되도록 상변환막(28) 표면을 CMP한다.
도 4e에 도시된 바와 같이, 상기 제1산화막(27)과 베리어막(26) 및 상변환막(28)을 포함한 기판 결과물 상에 제2산화막(29)을 형성한다. 이때, 상기 제2산화막(29)은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택된 어느 하나로 형성된다. 그 다음, 상기 상부전극(25) 상부의 제2산화막(29) 및 베리어막(26)을 식각하여 상부전극(25)을 노출시키는 콘택홀(30)을 형성한다.
도 4f에 도시된 바와 같이, 상기 콘택홀(30)을 매립하도록 상기 제2산화막(29) 상에 금속막(31)을 형성한다. 이어서, 도면에 도시되지 않았으나, 상기 금속막(31)을 식각하여 상부전극(25)과 콘택되는 금속배선을 형성한다.
전술한 바와 같이, 본 발명은 상변환 기억 소자 제조시 층간절연막 상에 하부전극과 상부전극의 두께가 얇게 형성됨으로써 하부전극 및 상부전극이 상변환막과의 접촉면적이 작아지므로, 상변화에 필요한 전류를 감소시킬 수 있다.
이상, 본 발명을 몇 가지 예를 들어 설명하였으나, 본 발명은 이에 한정되는 것은 아니며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자라면 본 발명의 사상에서 벗어나지 않으면서 많은 수정과 변형을 가할 수 있음을 이해할 것이다.
이상에서와 같이, 본 발명은 상변화막의 상변화가 용이하게 일어나도록 하기 위해 층간절연막 상에 하부전극과 상부전극의 두께가 얇게 형성됨으로써 하부전극 및 상부전극이 상변환막과의 접촉면적이 작아지므로, 상변화에 필요한 전류를 감소시킬 수 있다.
따라서, 상변환에 필요한 전류량을 감소시킴으로써 상변환 기억 소자의 속도를 향상시킬 수 있다.
Claims (7)
- 하부패턴이 구비된 반도체 기판;상기 하부패턴을 덮도록 반도체 기판 상에 형성된 층간절연막;상기 층간절연막 내에 형성된 콘택플러그;상기 콘택플러그 상에 형성되며 상부에 베리어막을 구비한 하부전극;상기 층간절연막 상에 상기 하부전극과 이격하여 형성되며 상부에 베리어막을 구비한 상부전극;상기 하부전극과 상부전극 사이의 층간절연막 부분 상에 상기 하부전극 및 상부전극 모두와 접하도록 형성된 상변환막;상기 하부전극 및 상부전극을 포함한 기판 결과물 상에 형성된 산화막;상기 상부전극을 노출시키도록 형성된 콘택홀; 및상기 상부전극과 콘택하도록 상기 콘택홀 내부 및 산화막 상에 형성된 금속배선을 포함하는 것을 특징으로 하는 상변환 기억 소자.
- 제 1 항에 있어서, 상기 하부전극 및 상부전극은 폴리실리콘막 또는 금속막으로 형성하는 것을 특징으로 하는 상변환 기억 소자.
- 제 1 항에 있어서, 상기 상부전극과 인접하지 않는 베리어막을 포함한 하부전극 측면에 형성된 산화막을 더 포함하는 것을 특징으로 하는 상변환 기억 소자.
- 제 1 항에 있어서, 상기 제2산화막은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택되는 어느 하나로 형성하는 것을 특징으로 하는 상변환 기억 소자.
- 하부패턴을 구비한 반도체 기판을 제공하는 단계;상기 하부패턴을 덮도록 반도체 기판 상에 층간절연막을 형성하는 단계;상기 층간절연막 내에 콘택플러그를 형성하는 단계;상기 콘택플러그를 포함한 층간절연막 상에 도전막과 베리어막을 차례로 형성하는 단계;상기 베리어막과 도전막을 패터닝하여 상기 콘택플러그 상에 하부전극을 형성함과 아울러 상기 하부전극과 이격 배치되는 상부전극을 동시에 형성하는 단계;상기 하부전극과 상부전극을 포함한 층간절연막 상에 제1산화막을 형성하는 단계;상기 베리어막이 노출되도록 제1산화막을 연마하는 단계;상기 하부전극과 상부전극 사이의 제1산화막을 부분을 제거하는 단계;상기 제1산화막이 제거된 부분에 상기 하부전극 및 상부전극과 모두 접하도록 상변환막을 형성하는 단계;상기 단계까지의 기판 결과물 상에 제2산화막을 형성하는 단계;상기 상부전극 상부의 제2산화막 및 베리어막을 식각하여 상부전극을 노출시 키는 콘택홀을 형성하는 단계;상기 콘택홀을 매립하도록 상기 제2산화막 상에 금속막을 형성하는 단계; 및상기 금속막을 식각하여 상부전극과 콘택되는 금속배선을 형성하는 단계를 포함하는 것을 특징으로 하는 상변환 기억 소자의 제조방법.
- 제 5 항에 있어서, 상기 하부전극 및 상부전극은 폴리실리콘막 또는 금속막으로 형성하는 것을 특징으로 하는 상변환 기억 소자의 제조방법.
- 제 5 항에 있어서, 상기 제2산화막은 SOG, PSG, TEOS, BPSG, USG, HLD 및 HDP 산화막으로 구성되는 그룹으로부터 선택되는 어느 하나로 형성하는 것을 특징으로 하는 상변환 기억 소자의 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040050066A KR20060001049A (ko) | 2004-06-30 | 2004-06-30 | 상변환 기억 소자 및 그 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040050066A KR20060001049A (ko) | 2004-06-30 | 2004-06-30 | 상변환 기억 소자 및 그 제조방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20060001049A true KR20060001049A (ko) | 2006-01-06 |
Family
ID=37104248
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040050066A KR20060001049A (ko) | 2004-06-30 | 2004-06-30 | 상변환 기억 소자 및 그 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20060001049A (ko) |
-
2004
- 2004-06-30 KR KR1020040050066A patent/KR20060001049A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100639206B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR100668823B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR100481866B1 (ko) | 상변환 기억소자 및 그 제조방법 | |
KR100668824B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
US8686393B2 (en) | Integrated circuit semiconductor devices including channel trenches and related methods of manufacturing | |
KR100650761B1 (ko) | 상변환 기억 소자 및 그의 제조방법 | |
CN101882627A (zh) | 相变存储器件及其制造方法 | |
KR101052860B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
CN104078563A (zh) | 相变存储器及其形成方法、相变存储器阵列 | |
JP4955218B2 (ja) | 半導体装置 | |
KR100650718B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR101052861B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
CN106298481A (zh) | 相变存储器及其形成方法 | |
KR101052859B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
US20070241385A1 (en) | Phase change memory device for optimized current consumption efficiency and operation speed and method of manufacturing the same | |
KR100650719B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR101052862B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR100997785B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR20060001049A (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR20060001050A (ko) | 상변환 기억 소자의 제조방법 | |
KR20060001088A (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR101006515B1 (ko) | 상변환 기억 소자 및 그 제조방법 | |
KR20060001101A (ko) | 상변화 기억 소자 및 그 제조방법 | |
KR100668870B1 (ko) | 상변환 기억 소자 및 그의 제조방법 | |
KR20060122266A (ko) | 상변환 기억 소자 및 그의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |