[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR20000069397A - 전력 증폭기의 선형화 루프에서의 지연에 대한 보상 - Google Patents

전력 증폭기의 선형화 루프에서의 지연에 대한 보상 Download PDF

Info

Publication number
KR20000069397A
KR20000069397A KR1019997005149A KR19997005149A KR20000069397A KR 20000069397 A KR20000069397 A KR 20000069397A KR 1019997005149 A KR1019997005149 A KR 1019997005149A KR 19997005149 A KR19997005149 A KR 19997005149A KR 20000069397 A KR20000069397 A KR 20000069397A
Authority
KR
South Korea
Prior art keywords
amplifier
delay
demodulator
local oscillator
arrangement
Prior art date
Application number
KR1019997005149A
Other languages
English (en)
Inventor
펠론페라마르코
Original Assignee
컬피넨 아아레, 카자스테 아아미
노키아 텔리커뮤니케이션즈 오와이
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 컬피넨 아아레, 카자스테 아아미, 노키아 텔리커뮤니케이션즈 오와이 filed Critical 컬피넨 아아레, 카자스테 아아미
Publication of KR20000069397A publication Critical patent/KR20000069397A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • H04B1/12Neutralising, balancing, or compensation arrangements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • H03F3/191Tuned amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03CMODULATION
    • H03C3/00Angle modulation
    • H03C3/02Details
    • H03C3/08Modifications of modulator to linearise modulation, e.g. by feedback, and clearly applicable to more than one type of modulator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/34Negative-feedback-circuit arrangements with or without positive feedback
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • H04L27/366Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator
    • H04L27/367Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion
    • H04L27/368Arrangements for compensating undesirable properties of the transmission path between the modulator and the demodulator using predistortion adaptive predistortion
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/336A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0408Circuits with power amplifiers
    • H04B2001/0433Circuits with power amplifiers with linearisation using feedback

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Amplifiers (AREA)
  • Steroid Compounds (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Transceivers (AREA)

Abstract

전력 증폭기의 선형화 루프와 전력 증폭기의 선형화 배열에서의 지연을 보상하는 방법으로서, 상기 배열은 I/Q 변조기(10), 하나 또는 그 이상의 선형화되고 지연을 발생하는 전력 증폭기들(13), 상기 I/Q 변조기(10)와 I/Q 복조기(11)가 동일한 국부 발진기(14)로부터 발진기 주파수를 끌어낼 때 상기 I/Q 복조기(11)를 구비하는 피드백 루프로 구성된다. 본 발명에 따르면, 피드백 루프에 있는 전력 증폭기에 의해 발생한 상기 지연은 상기 I/Q 복조기(11)에 인가된 국부 발진기 신호를 지연시키어 보상된다. 상기 I/Q 복조기(11)에 인가된 상기 국부 발진기 신호의 상기 지연은 큰 지연을 갖도록 최적화된 증폭기, 보다 바람직하게는 소신호 증폭기에 의해 발생된다.

Description

전력 증폭기의 선형화 루프에서의 지연에 대한 보상{COMPENSATION OF DELAY IN LINEARIZATION LOOP OF POWER AMPLIFIER}
발명의 배경
본 발명은 전력 증폭기의 선형화 루프에서의 지연을 보상하는 방법에 관한 것으로, 상기 루프는 I/Q 변조기, 선형화되고 지연을 발생시키는 하나 또는 그 이상의 전력 증폭기들, 그리고 I/Q 변조기와 I/Q 복조기가 동일한 국부 발진기로부터 발진 주파수를 끌어낼 때, I/Q 복조기를 구비하는 피드백 루프로 구성된다.
현재의 디지털 무선 통신 시스템에 있어서, 예컨대 전송될 신호 스펙트럼이 실제 유용한 주파수대보다 보다 넓게 확산되지 않도록 해야할 필요성 때문에, 선형화된 증폭기가 요구되고 있다. 이와같은, 스펙트럼 확산은 증폭기들의 비선형성에 의해 야기되며, 예컨대 이웃 채널에 간섭을 발생시킨다. 증폭기 단들의 선형성은 그들이 어떤 방식으로 바이어스되고 그리고 그들이 선형성에 따라 어떤 방식으로 분류될 수 있는 가에 의해 의존하는 바, 등급 A의 증폭기는 선형성이 뛰어나지지만, 효율성이 좋지 않은 반면에, 예컨대, 등급 C의 증폭기는 좋은 효율성을 가지고 있지만, 비선형성이 크다. 좋은 효율성은 전력 증폭기에서 중요한 성질이며, 이것은 배터리 용량이 제한된 무선 통신 소자에서 특히 강조된다. 그러므로, 좋은 효율성을 가지고 있지만 비선형이어서 선형화되야 하는 증폭기들이 이용된다.
비선형 무선 주파수 전력 증폭기를 선형화하는 공지된 방법은 카르테시안(cartesian) 피드백이다. 개략적으로, 동작 원리는 다음과 같다. 전송될 데이터가 기저대역 신호들 I와 Q에 포함된다. 이 신호들은 I/Q 변조기에 전달되며, 여기에서 이 신호들이 결합 및 최종 주파수로 직접 변조된다. 최종 주파수 신호는 하나 또는 그 이상의 비선형 무선 주파수 전력 증폭기들에 의해 증폭되어, 안테나에 전달된다. 무선 주파수인 증폭된 신호는 예컨대 방향 커플러에 의해 마지막 증폭기단을 거친 후 샘플링된다. 이 샘플 신호는 I/Q 복조기에 전달되어, 여기에서 상기 샘플 신호는 기저대역으로 복조되어, I 신호와 Q 신호가 상기 샘플 신호로부터 분리된다. 기저대역 I와 Q 샘플 신호들은 실제 I와 Q 신호들에 최종적으로 합산된다. 이 합산을 통해 I 신호와 Q 신호들의 전치왜곡(predistortion)이 발생되며, 상기 전치왜곡 때문에, 전력 증폭기에서 발생한 비선형성은 적어도 부분적으로 상쇄된다.
전술된 배열에서의 문제는 I/Q 변조기 및 I/Q 복조기가 동일한 소스로부터 국부 발진기 신호를 수신한다는 점이다. 다른 한편으로, 전력 증폭기들이 지연을 발생시키어, 샘플된 I와 Q 신호들이 잘못된 위상으로 귀환되게 된다. 이 왜곡은 I/Q 복조기에 인가된 국부 발진기 신호의 위상을 I와 Q 샘플 신호들의 위상에 대응하도록 조정하여 보상될 수 있다. 공지된 해결책으로서, 이러한 위상 조정은 변압기나, 특별한 위상 반전 회로 또는 디지털 위상 조정 장치에 의해 이루어진다. 공지된 해결책들은 공간을 차지하고 상대적으로 비싸다는 점에서 공통점을 갖는다. 더욱이, 공지된 해결책들은 종종 복잡하고, 제작시에 많은 수작업을 필요로 한다. 그러므로, 그러한 해결책들은 소형 이동 통신 장치들을 대량생산하는데 있어 적합치가 않다.
발명의 간단한 설명
그러므로, 본 발명의 목적은 전술된 문제들을 해결할 방법을 충족시키는 장치 및 방법을 제공하는 것이다. 본 발명의 목적은 전력 증폭기의 선형화 루프에서 지연을 보상시키는 방법에 의해 성취될 수 있는바, 상기 루프는 I/Q 변조기, 선형화되고 지연을 발생시킬 하나 또는 그 이상의 전력 증폭기들, I/Q 변조기와 I/Q 복조기 소자가 동일한 국부 발진기로부터 발진 주파수를 끌어 낼 때, I/Q 복조기를 구비하는 피드백 루프를 구비하며, 그럼으로서 상기 피드백에서 전력 증폭기들에 의해 발생하는 지연은 I/Q 복조기에 인가된 국부 발진기 신호을 지연시키어 보상 되고, 상기 방법은 I/Q 복조기에 인가된 국부 발진기 신호의 지연이 큰 지연을 갖도록 최적화된 증폭기, 바람직하게는 소신호 증폭기(small-signal amplifier)에 의해 발생된다는 특징이 있다.
본 발명은 지연을 위상 조정이 아니라 지연에 의해 보상한다는 개념에 기초한다. 즉, 위상 변화를 일으키는 배열을 국부 발진기의 I/Q 복조기에 인가된 신호 가지(branch)에서 지연을 발생시키는 배열로 대체 했다. 상기 해결책의 이점은 상기 배열이 매우 단순하다는 것이다. 본 발명에 따르면, I/Q 복조기에 인가된 국부 발진기 신호의 지연은 큰 지연을 갖도록 최적화된 증폭기, 바람직하게는 소신호 증폭기에 의해 발생된다. 증폭기의 그룹 지연, 즉 지연은 바람직하게는 5 내지 10ns 또는 그 이상이다. 어떤 경우에 국부 발진기 신호는 보통 I/Q 복조기 앞에서 증폭되어야 하기 때문에, 본 발명의 방법은 기존의 신호 증폭기를 큰 지연을 갖도록 최적화함으로서 쉽게 활용될 수 있다. 상기 이점은 어떤 부가적인 위상 조정 회로도 필요하지 않다는 점이다.
본 발명은 또한 전력 증폭기의 선형화 배열에 관한 것으로서, 상기 배열은 데이터를 포함하는 기저대역 신호들 I와 Q가 결합시켜 최종 주파수로 변조하는 I/Q 변조기를 구비하고; 선형화 대상이 되며 지연을 발생시키는 하나 또는 그 이상의 전력 증폭기를 구비하며, 이 전력 증폭기에 의해 최종 주파수 신호가 증폭되어 증폭 후전송되도록 안테나에 전송되며; 상기 증폭된 최종 주파수 신호를 상기 안테나로의 전송에 앞서 샘플링하는 샘플링 배열을 구비하고, 상기 신호 샘플을 수신하여 이 신호 샘플을 기저대역으로 복조함으로서 상기 신호 샘플에서 I와 Q 샘플 신호들이 분리되도록 하는 I/Q 복조기를 구비하며, 복조되어 상기 신호 샘플로부터 분리된 I와 Q 샘플 신호들을 실제의 I와 Q 신호에 합산하는 피드백을 구비하고; 국부 발진기 신호를 상기 I/Q 변조기 및 상기 I/Q 복조기에 전달하는 국부 발진기를 구비하며, 그럼으로서 상기 국부 발진기와 상기 I/Q 복조기 사이에 위치되어 상기 I/Q 복조기에 인가된 국부 발진기 신호를 지연시킴으로서 상기 전력 증폭기들에서 발생된 지연을 보상하는 배열이 제공되며, 그럼으로서 상기 선형화 배열은 상기 I/Q 복조기에 인가된 국부 발진기 신호를 지연시키는 배열이 원하는 주파수 범위로 원하는 지연을 발생하도록 최적화되는 증폭기이며, 이 증폭기는 바람직하게는 소신호 증폭기인 것에 특징이 있다. 본 발명에 따르면, I/Q 복조기에 인가된 국부 발진기 신호를 지연시기기 위한 배열은 원하는 주파수 범위로 원하는 지연을 제공하도록 최적화된 증폭기 이고, 상기 증폭기는 바람직하게는 소신호 증폭기이다. 상기 배열에 의해, 본 발명의 방법에 의해 제공된 이점들은 어떤 부가적인 부품들을 거의 필요로 하지 않으며, 비교적 저렴한 비용의 단순한 구조에 의해 성취될 수 있다.
이제, 바람직한 실시예와 관련하여 도면을 참조로 본 발명을 상세히 설명하기로 한다.
도1은 본 발명을 따르는 전력 증폭기의 선형화 배열에 대한 블록다이어그램을 도시한다.
도2는 지연을 갖도록 최적화된 본 발명에 따른 트랜지스터 증폭기단의 회로도를 도시한다.
도3은 입력과 출력의 정합, 즉 반사 손실과, 그룹 지연, 즉 지연과, 그리고 대역통과 형 증폭기단의 주파수 함수로서의 증폭을 도시한다.
도1에 따른 전력 증폭기의 선형화 배열은 개략적으로 I/Q 변조기(10), I/Q 복조기(11), 적어도 하나의 선형화될 전력 증폭기(13), 국부 발진기(14), 지연 유니트(12)와 안테나(15)를 구비한다. I/Q 변조기(10)와 I/Q 복조기(11)는 쿼드러춰(quadrature) 변조 원리에 따라 동작한다. 이에 의해 두개의 독립 신호들은 송신기에서 결합되고, 동일한 전송 주파수대에서 전송되고, 수신기에서 서로로부터 다시 분리된다. 쿼드러춰 변조의 원리는 두개의 개별적인 신호 I와 Q(동위상(Inphase)과 쿼드러춰(Quadrature) 위상)가 동일한 반송 주파수를 이용하여 변조되지만, 반송파의 위상은 신호 Q의 반송파가 신호 I의 반송파보다 90°늦도록 서로로부터 편이(deviate) 된다. 이 신호들은 상기 변조후에 합산된다. 신호 I와 Q는 합산 신호가 복조될 때의 위상차 때문에 서로로부터 분리될 수 있다. 상기 방법의 기능을 보장하기 위해서, 변조기와 복조기에 의해 이용되며, 반송파가 형성의 토대가 되는 국부 발진기 신호들은 동일한 주파수와 옳바른 위상을 서로 가져야 한다.
데이터를 포함하는 기저대역 I와 Q 신호들은 I/Q 변조기(10)에 전달되며, 여기에서 이 신호들은 결합되어 최종 주파수(전송 주파수)로 변조된다. 최종 주파수 신호가 또한 비선형 전력 증폭기(13)에 전달되어, 여기에서 이 신호가 증폭된다. 직렬로 연결된 여러 개의 전력 증폭기 유니트(13)들을 채용할 수도 있다. 증폭 후에, 상기 신호는 전송을 위해 안테나(15)에 전달된다.
증폭된 최종 주파수 신호는 전력 증폭기(13)의 증폭기단 이후에서 샘플링되어 I/Q 복조기(11)에 전달되며, 여기에서 상기 샘플 신호는 기저대역으로 복조되어 이 샘플 신호로부터 I와 Q 샘플 신호들이 분리되게 된다. 이렇게 얻어진 기저대역의 I와 Q 샘플 신호들은 실제 I와 Q 신호들에 합산된다. 샘플 신호들을 실제 신호들에 합산시킴으로서, 전력 증폭기(13)에 의해 야기된 비선형성을 삭제시켜 이 비선형성이 가능한 낮아지도록 하는 방식으로 I/Q 변조기(10) 및 전력 증폭기(13)에 인가되는 신호들을 미리 왜곡 시킨다.
국부 발진기 유니트(14)는 발진기 신호를 발생하며, 이 신호는 I/Q 변조기(10)와 지연 유니트(12)를 경유하여 I/Q 복조기(11)에 전달된다. 상기 I/Q 복조기(11)에 인가된 국부 발진기 신호가 지연 유니트(12)에서 지연되는데, 이는 상기 I/Q 복조기(11)에 인가되고 상기 국부 발진기(14)에 의해 동기되어 상기 I/Q 변조기(10)에서 변조되는 상기 샘플 신호가 전력 증폭기(13)에서 지연되기 때문이다. 상기 샘플 신호의 옳바른 복조를 보장하기 위해서, I/Q 복조기에 인가된 국부 발진기 신호와 샘플 신호는 서로에 대해 정확한 위상에 있어야 한다. 따라서, 전력 증폭기에서 상기 신호에 발생한 지연은 지연 유니트(12)에 의해 보상된다.
도2는 지연을 갖도록 최적화된 본 발명에 따른 소신호 증폭기의 회로도를 보인것으로, 간략성을 위해 본 발명과 가장 관련있는 소자만을 구비하는 것으로 도시한다.
증폭기에서 지연을 발생시키는 것은 지연이 각도주파수의 함수로서 위상의 도함수라는 공지된 사실에 기초한다. 다시 말하여, 특별한 주파수 범위에서 위상의 급격한 변화는 상기 범위에서 큰 지연을 초래한다. 출원인에 의해 실행된 모의실험과 실제 실험에서, 원하는 주파수 범위로의 위상의 급격한 변화는 증폭기의 입력이 고역통과형을 갖도록 정합되고, 출력이 저역통과형을 갖도록 정합되는 증폭기에 의해 가장 잘 실행될 수 있다는 것이 발견됐다.
도2 배열의 동작은 개략적으로 다음과 같다. 신호가 입력 포트을 경유하여
입력된다. 이 입력은 캐패시터 C1, C2, 코일 L1에 의해 형성된 정합회로에 의해 고역통과형이 되도록 배열된다. 상기 정합회로를 통과한 신호는 트랜지스터 T를 제어한다. 상기 트랜지스터 T는 신호를 증폭하고, 증폭된 신호는 출력의 정합회로를 통과하여 진행된다. 출력은 코일 L2, L3와 캐패시터 C3에 의해 형성된 정합회로에 의해 저역통과형이 되도록 배열된다. 출력의 정합회로를 통과한 신호는 출력 포트를 경유하여 출력된다.
입력과 출력 정합회로는 또한 대역통과형이 증폭기가 형성되도록 상호 배열된다. 증폭기에 의해 야기된 신호 위상의 변화 및 그에 따른 지연은 입력과 출력의 정합에 의해 제한된 주파수대역이 좁을수록 더욱 크게된다. 입력과 출력의 정합이 동일한 주파수로 배열되면, 피크와 같은 지연이 발생되는바, 이 지연은 극히 크지만 폭이 좁은 주파수 영역에서 동작된다. 그러나, 이것은 결정적인 것이 아니며, 입력 정합이 지연될 원하는 주파수대역의 상부 에지에 제공되고 그리고 출력 정합이 주파수대역의 하부 에지에 제공될 때 보다 바람직한 결과가 성취된다. 따라서, 결과는 보다 넓은 주파수 영역에서 동작하는 보다 안정된 지연이 된다. 도3은 주파수 응답 S21 그리고 주파수 함수로서 그러한 증폭기의 지연 GD를 도시한다. S11은 고역통과형 입력의 정합, 즉 귀환 손실을 설명한다. 입력의 정합은 약 380MHz의 평균 주파수 보다 약간 높게 배열된다. 상응되게, S22는 저역통과형 출력의 정합, 즉 귀환 손실을 설명한다. 출력 정합은 약 380MHz의 평균 주파수 보다 약간 낮게 배열된다. 증폭기의 그룹 지연, 즉 지연 GD가 비교적 안정하게 되는 주파수대역은 입력과 출력 정합 사이에서 형성된다. 평균 주파수 및 입력과 출력 정합이 서로 가깝게 배열될수록, 지연 곡선 GD는 보다 높아지고 날카로와 진다. 예를 들면, 상기 배열은 조정할 수 있는 소자들을 이용하고, 예컨대 캐패시터 C3를 적당한 캐패시턴스 다이오드로 대체함으로서 조정 가능하게 실시 될 수 있다.
국부 발진기 신호의 증폭기를 국부 발진기(14)와 I/Q 복조기(11) 사이에 배치하면, 도2에 따른 지연 발생 배열은 비교적 간단하고, 그러한 기존의 증폭기에 저렴한 비용으로 부가될 수 있다. 본 배열은 예컨대 본 발명의 기본적인 생각으로부터 벗어나지 않고, 개별적인 소자들을 이용하거나 또는 IC 회로 속에 지연회로를 집적시킴으로서 많은 서로 다른 방식으로 실시 될 수 있다.
본 발명의 기본적인 생각은 기술 발전에 따라 여러 방식으로 실시될 수 있다는 것이 당업자들에게 명백하다. 그러므로, 본 발명과 그것의 실시 예들은 전술된 예로만 한정되지 않고 특허 청구의 범위내에서 다양하게 변화시킬 수 있다.

Claims (7)

  1. I/Q 변조기와, 하나 또는 그 이상의 선형화되고 지연을 발생시키는 전력 증폭기와, 그리고 상기 I/Q 변조기와 I/Q 복조기가 동일한 국부 발진기로부터 발진 주파수를 이끌어 낼 때 상기 I/Q 복조기를 구비하는 피드백 루프로 구성되며,
    그럼으로서 상기 피드백에서 전력 증폭기에 의해 발생된 지연이 상기 I/Q 복조기에 인가된 국부 발진기 신호을 지연시킴으로서 보상되도록하는 전력 증폭기의 선형화 루프 지연 보상 방법에 있어서,
    상기 I/Q 복조기에 인가된 상기 국부 발진기 신호의 상기 지연은 큰 지연을 갖도록 최적화된 증폭기, 바람직하게는 소신호 증폭기에 의해 발생되는 것을 특징으로 하는 전력 증폭기 선형화 루프에서의 지연 보상 방법.
  2. 데이터를 포함하는 기저대역 신호들 I와 Q를 결합시켜 최종 주파수로 변조하는 I/Q 변조기(10)와,
    선형화 대상이 되며 지연을 발생시키는 하나 또는 그 이상의 전력 증폭기(13)와,
    상기 전력 증폭기에 의해 최종 주파수 신호가 증폭되어 증폭 후에 전송되도록 안테나(15)에 전달되는 단계와,
    상기 증폭된 최종 주파수 신호를 상기 안테나로의 전송에 앞서 샘플링하는 샘플링 배열과,
    상기 신호 샘플을 수신하여, 상기 신호 샘플을 기저대역으로 복조함으로서 상기 신호 샘플에서 I와 Q 샘플 신호들이 분리되도록하는 I/Q 복조기(11)와,
    복조되어 상기 신호 샘플로부터 분리된 I와 Q 샘플 신호들을 실제의 I와 Q 신호들에 합산하는 피드백과,
    국부 발진기 신호를 상기 I/Q 변조기(10)와 상기 I/Q 복조기(11)에 전송하는 국부 발진기(14)를 구비하고,
    그럼으로서 상기 국부 발진기(14)와 상기 I/Q 복조기(11) 사이에 위치되어 상기 I/Q 복조기에 인가된 국부 발진기 신호를 지연시킴으로서 상기 전력 증폭기들에서 발생된 지연을 보상하는 배열을 제공하는 전력 증폭기의 선형화 배열에 있어서,
    상기 I/Q 복조기(11)에 인가된 국부 발진기 신호를 지연시키는 배열(12)은 원하는 주파수 범위로 원하는 지연을 발생시키도록 최적화되는 증폭기이며, 상기 증폭기는 바람직하게는 소신호 증폭기인 것을 특징으로 하는 전력 증폭기의 선형화 배열.
  3. 제 2 항에 있어서,
    상기 I/Q 복조기(11)에 인가된 상기 국부 발진기 신호를 지연하는 증폭기에 발생한 상기 지연은 상기 국부 발진기 신호 주파수에서 대역통과형이 되도록 상기 증폭기를 배열함으로서 발생하는 것을 특징으로 하는 전력 증폭기의 선형화 배열.
  4. 제 3 항에 있어서,
    상기 I/Q 복조기(11)에 인가된 상기 국부 발진기 신호를 지연하는 증폭기 입력 정합은 고역통과형이고, 출력 정합은 저역통과형인 것을 특징으로 하는 전력 증폭기의 선형화 배열.
  5. 제 4 항에 있어서,
    상기 증폭기 입력의 고역통과형 정합(S11)은 통과 대역의 상부 에지에서 증폭기의 평균 주파수에 떨어져서 배열되고, 상기 출력의 저역통과형 정합(S22)은 증폭기가통과 주파수대에서 비교적 안정한 지연(GD)을 갖도록하는 방식으로 통과 주파수대의 하부 에지에 배열되는 것을 특징으로 하는 전력 증폭기의 선형화 배열.
  6. 제 2 항 또는 제 4 항에 있어서,
    상기 I/Q 복조기(11)에 인가된 상기 국부 발진기 신호를 지연하는 증폭기를 형성하는 하나 또는 그 이상의 소자들이 조정할 수 있는 유형으로 되며, 그럼으로서 상기 증폭기에 의해 발생한 상기 지연 및 그 대역폭이 조정될 수 있는 것을 특징으로 하는 전력 증폭기의 선형화 배열.
  7. 제 2 항 내지 제 6 항중 어느 한 항에 있어서,
    상기 증폭기는 5 내지 10ns 또는 그 이상의 범위를 갖는 지연을 제공하도록 배열되는 것을 특징으로 하는 전력 증폭기의 선형화 배열.
KR1019997005149A 1997-10-09 1998-10-07 전력 증폭기의 선형화 루프에서의 지연에 대한 보상 KR20000069397A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI973918A FI104450B (fi) 1997-10-09 1997-10-09 Menetelmä ja kytkentä viiveen kompensoimiseksi tehovahvistimen linearisointisilmukassa
FI973918 1997-10-09

Publications (1)

Publication Number Publication Date
KR20000069397A true KR20000069397A (ko) 2000-11-25

Family

ID=8549694

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997005149A KR20000069397A (ko) 1997-10-09 1998-10-07 전력 증폭기의 선형화 루프에서의 지연에 대한 보상

Country Status (12)

Country Link
US (1) US6690743B1 (ko)
EP (1) EP0953232B1 (ko)
JP (1) JP2001505756A (ko)
KR (1) KR20000069397A (ko)
CN (1) CN1243619A (ko)
AT (1) ATE353172T1 (ko)
AU (1) AU745684B2 (ko)
DE (1) DE69837002T2 (ko)
ES (1) ES2281931T3 (ko)
FI (1) FI104450B (ko)
NZ (1) NZ336197A (ko)
WO (1) WO1999019990A2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472070B1 (ko) * 2002-10-16 2005-03-10 한국전자통신연구원 선형화가 가능한 적응 배열 안테나 시스템 및 그 선형화방법

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2002033820A1 (en) * 2000-10-17 2002-04-25 Telefonaktiebolaget L M Ericsson (Publ) Communications systems
US7409004B2 (en) * 2001-06-19 2008-08-05 Matsushita Electric Industrial Co., Ltd. Hybrid polar modulator differential phase Cartesian feedback correction circuit for power amplifier linearization
JP2003060997A (ja) * 2001-08-21 2003-02-28 Hitachi Ltd デジタル放送再送信装置
US6947712B2 (en) * 2001-12-12 2005-09-20 Agere Systems Inc. Group delay precompensator for broadband radio frequency transmitter and method of operating the same
CN1330097C (zh) * 2002-12-10 2007-08-01 中兴通讯股份有限公司 一种延时匹配装置
US8548091B2 (en) * 2007-12-21 2013-10-01 Apple Inc. Measuring and correcting errors in a transmit chain with an IQ up-converter and IQ down-converter
CN105676943B (zh) * 2015-12-31 2018-08-17 广州中大微电子有限公司 一种SoC芯片中I/Q解调时钟电路
US10135476B2 (en) * 2016-02-01 2018-11-20 Apple Inc. Noise cancellation

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3361984A (en) * 1965-05-12 1968-01-02 Westinghouse Electric Corp Signal translation system utilizing transport delay feedback
FR2520572B1 (fr) * 1982-01-28 1986-01-17 Lgt Lab Gen Telecomm Systeme de correction de non-linearites par premodulation en frequences intermediaires dans un equipement de television
US5420536A (en) * 1993-03-16 1995-05-30 Victoria University Of Technology Linearized power amplifier
US5396196A (en) 1993-12-29 1995-03-07 At&T Corp. Quadrature modular with adaptive suppression of carrier leakage
US5469114A (en) 1994-10-03 1995-11-21 Advanced Milliwave Laboratories, Inc. Loss less RF feedback for power amplifier linearization
JP2874743B2 (ja) * 1995-01-21 1999-03-24 日本電気株式会社 負帰還増幅器
GB9521769D0 (en) 1995-10-24 1996-01-03 Philips Electronics Nv Transmitter

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472070B1 (ko) * 2002-10-16 2005-03-10 한국전자통신연구원 선형화가 가능한 적응 배열 안테나 시스템 및 그 선형화방법

Also Published As

Publication number Publication date
ES2281931T3 (es) 2007-10-01
CN1243619A (zh) 2000-02-02
FI104450B (fi) 2000-01-31
JP2001505756A (ja) 2001-04-24
DE69837002D1 (de) 2007-03-22
WO1999019990A3 (en) 1999-06-24
NZ336197A (en) 2000-10-27
ATE353172T1 (de) 2007-02-15
EP0953232B1 (en) 2007-01-31
WO1999019990A2 (en) 1999-04-22
DE69837002T2 (de) 2007-05-24
US6690743B1 (en) 2004-02-10
AU745684B2 (en) 2002-03-28
EP0953232A1 (en) 1999-11-03
FI973918A (fi) 1999-04-10
FI973918A0 (fi) 1997-10-09
AU9443798A (en) 1999-05-03

Similar Documents

Publication Publication Date Title
EP1075731B1 (en) Linearization method for amplifier, and amplifier arrangement
EP0982849B1 (en) Predistorter
EP1282224B1 (en) Distortion compensation apparatus
WO2002103895A2 (en) Systems and methods for amplification of a communication signal
Faulkner Amplifier linearization using RF feedback and feedforward techniques
US7541868B2 (en) Delay modulator pre-distortion circuit for an amplifier
KR20020008456A (ko) 피드포워드 방식의 선형화기를 갖는 기지국 송신장치
US5247542A (en) QPSK power amplifier distortion correction system
KR20000069397A (ko) 전력 증폭기의 선형화 루프에서의 지연에 대한 보상
US6784731B2 (en) System and method for reducing amplifier distortion using distortion feedback
US6392482B1 (en) Method for linearizing, over a wide frequency band a transmission chain comprising a power amplifier
JP4302436B2 (ja) 送信装置および受信装置
US7209715B2 (en) Power amplifying method, power amplifier, and communication apparatus
AU745842B2 (en) Signal processing system
EP1017162A2 (en) Amplifier circuit with negative feedback loop for distortion reduction
JP2000261252A (ja) 歪補償電力増幅回路
Shi et al. A LINC transmitter using a new signal component separator architecture
WO2001056147A1 (en) Transmission feedback system
US7224223B2 (en) Feed-forward power amplifier
JPH07249947A (ja) 電力増幅回路
JP2004080770A (ja) 電力増幅方法、電力増幅器、通信機器
SU1728960A1 (ru) Широкополосное усилительное устройство
KR20040017167A (ko) 알에프 선형 전력 증폭기
WO2003052992A2 (en) Feedforward notch filter
KR20080023773A (ko) 전력증폭기의 진폭 왜곡과 위상 왜곡을 보상 가능한전치왜곡 선형화기

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid