KR101331803B1 - Liquid crystal display and method for fabricating the same - Google Patents
Liquid crystal display and method for fabricating the same Download PDFInfo
- Publication number
- KR101331803B1 KR101331803B1 KR1020060120219A KR20060120219A KR101331803B1 KR 101331803 B1 KR101331803 B1 KR 101331803B1 KR 1020060120219 A KR1020060120219 A KR 1020060120219A KR 20060120219 A KR20060120219 A KR 20060120219A KR 101331803 B1 KR101331803 B1 KR 101331803B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- electrode
- pixel portion
- drain
- source
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 64
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 45
- 238000003860 storage Methods 0.000 claims abstract description 102
- 239000000758 substrate Substances 0.000 claims abstract description 96
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 33
- 229920005591 polysilicon Polymers 0.000 claims abstract description 18
- 238000000059 patterning Methods 0.000 claims abstract description 10
- 230000008569 process Effects 0.000 claims description 43
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 33
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 24
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 23
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 23
- 238000002161 passivation Methods 0.000 claims description 18
- 230000001681 protective effect Effects 0.000 claims description 12
- 229910004205 SiNX Inorganic materials 0.000 claims description 11
- 229910052751 metal Inorganic materials 0.000 claims description 11
- 239000002184 metal Substances 0.000 claims description 11
- 229910004298 SiO 2 Inorganic materials 0.000 claims description 8
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 6
- 229910052710 silicon Inorganic materials 0.000 claims description 6
- 239000010703 silicon Substances 0.000 claims description 6
- 238000010438 heat treatment Methods 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 3
- 238000005984 hydrogenation reaction Methods 0.000 claims description 3
- 239000004065 semiconductor Substances 0.000 claims description 2
- 230000003213 activating effect Effects 0.000 claims 1
- 239000003795 chemical substances by application Substances 0.000 claims 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical class [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 claims 1
- 238000004519 manufacturing process Methods 0.000 abstract description 23
- 239000010408 film Substances 0.000 description 94
- 239000010409 thin film Substances 0.000 description 43
- 229920002120 photoresistant polymer Polymers 0.000 description 29
- 238000000206 photolithography Methods 0.000 description 11
- 229910021417 amorphous silicon Inorganic materials 0.000 description 8
- 239000003990 capacitor Substances 0.000 description 7
- 238000005530 etching Methods 0.000 description 3
- 230000005669 field effect Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 150000002500 ions Chemical class 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 239000011651 chromium Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 210000002858 crystal cell Anatomy 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 210000004027 cell Anatomy 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13625—Patterning using multi-mask exposure
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/42—Arrangements for providing conduction through an insulating substrate
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/50—Protective arrangements
Landscapes
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Engineering & Computer Science (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Ceramic Engineering (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
본 발명은 마스크수를 감소시켜 제조공정을 단순화하고 수율을 향상시키는 동시에 개구율을 확보하여 휘도를 향상시킨 액정표시장치의 제조방법에 관해 개시한다. 개시된 본 발명의 방법은 화소부가 정의되되, 상기 화소부는 화소부 TFT영역과 스토리지영역으로 구분되는 절연 기판을 제공하고, 상기 기판 전면에 다결정실리콘막 및 스토리지전극막을 차례로 형성하고, 상기 스토리지전극막 및 다결정실리콘막을 선택적으로 패터닝하여 상기 화소부를 덮는 화소패턴을 형성하고, 상기 화소패턴 중에서 상기 화소부 TFT영역의 스토리지전극막을 선택적으로 제거하여 상기 스토리지영역에 스토리지전극을 형성함과 동시에 상기 화소부 TFT영역에 상기 스토리지전극에 의해 노출된 다결정실리콘막으로 된 제 1활성층이 형성되는 것을 포함한다.
The present invention discloses a method for manufacturing a liquid crystal display device in which the number of masks is simplified, the manufacturing process is simplified, the yield is improved, and the aperture ratio is secured, thereby improving the brightness. According to the disclosed method, a pixel portion is defined, wherein the pixel portion provides an insulating substrate divided into a pixel portion TFT region and a storage region, and sequentially forms a polysilicon film and a storage electrode film on the front surface of the substrate, wherein the storage electrode film and Selectively patterning a polysilicon film to form a pixel pattern covering the pixel portion, and selectively removing a storage electrode film of the pixel portion TFT region from the pixel pattern to form a storage electrode in the storage region and at the same time the pixel portion TFT region And forming a first active layer of a polysilicon film exposed by the storage electrode.
Description
도 1은 일반적인 구동회로 일체형 액정표시장치의 구조를 개략적으로 나타내는 평면도.BRIEF DESCRIPTION OF THE DRAWINGS Fig. 1 is a plan view schematically showing the structure of a liquid crystal display device with a built-in drive circuit. Fig.
도 2는 종래기술에 따른 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도.2 is a plan view schematically illustrating a portion of an array substrate of a liquid crystal display according to the related art.
도 3a 내지 도 3i는 도 2에 도시된 어레이 기판의 II-II'선에 따른 제조공정을 순차적으로 나타내는 단면도.3A to 3I are cross-sectional views sequentially illustrating a manufacturing process along the line II-II ′ of the array substrate shown in FIG. 2.
도 4는 본 발명에 따른 액정표시장치의 어레이기판 일부를 개략적으로 나타낸 평면도 4 is a plan view schematically illustrating a portion of an array substrate of a liquid crystal display according to the present invention.
도 5a 내지 도 5g는 도 4의 Ⅲ-Ⅲ`선의 절단면을 보인 것으로서, 본 발명에 따른 액정표시장치의 제조방법을 설명하기 위한 공정별 단면도 5A through 5G are cross-sectional views taken along line III-III ′ of FIG. 4, and are cross-sectional views illustrating processes for manufacturing a liquid crystal display device according to the present invention.
본 발명은 액정표시장치 및 그 제조방법에 관한 것으로, 보다 상세하게는 마스크수를 감소시켜 제조공정을 단순화하고 수율을 향상시키는 동시에 개구율을 확보하여 휘도를 향상시킨 액정표시장치의 제조방법에 관한 것이다.The present invention relates to a liquid crystal display device and a manufacturing method thereof, and more particularly, to a method of manufacturing a liquid crystal display device in which the number of masks is simplified to simplify the manufacturing process, improve the yield and secure the aperture ratio and improve the brightness. .
최근의 정보화 사회에서 디스플레이는 시각정보 전달매체로서 그 중요성이 더 한층 강조되고 있으며, 향후 주요한 위치를 점하기 위해서는 저소비전력화, 박형화, 경량화, 고화질화 등의 요건을 충족시켜야 한다. 현재 평판 디스플레이(Flat Panel Display; FPD)의 주력 제품인 액정표시장치(Liquid Crystal Display; LCD)는 디스플레이의 이러한 조건들을 만족시킬 수 있는 성능뿐만 아니라 양산성까지 갖추었기 때문에, 이를 이용한 각종 신제품 창출이 급속도로 이루어지고 있으며 기존의 브라운관(Cathode Ray Tube; CRT)을 점진적으로 대체할 수 있는 핵심부품 산업으로서 자리 잡았다.In today's information society, display is more important as a visual information transmission medium, and in order to gain a major position in the future, it is necessary to satisfy requirements such as low power consumption, thinness, light weight, and high definition. Liquid Crystal Display (LCD), which is the flagship product of Flat Panel Display (FPD), is not only capable of satisfying these conditions of display but also has mass productivity. Therefore, And has become a core parts industry that can gradually replace conventional cathode ray tubes (CRTs).
일반적으로, 액정표시장치는 매트릭스(matrix) 형태로 배열된 액정셀들에 화상정보에 따른 데이터신호를 개별적으로 공급하여, 상기 액정셀들의 광투과율을 조절함으로써 원하는 화상을 표시할 수 있도록 한 표시장치이다.In general, a liquid crystal display device displays a desired image by individually supplying data signals according to image information to liquid crystal cells arranged in a matrix form to adjust a light transmittance of the liquid crystal cells. to be.
상기 액정표시장치에 주로 사용되는 구동 방식인 능동 매트릭스(Active Matrix; AM) 방식은 비정질 실리콘 박막 트랜지스터(Amorphous Silicon Thin Film Transistor; a-Si TFT)를 스위칭소자로 사용하여 화소부의 액정을 구동하는 방식이다.An active matrix (AM) method, which is a driving method mainly used in the liquid crystal display, is a method of driving a liquid crystal of a pixel portion by using an amorphous silicon thin film transistor (a-Si TFT) to be.
상기 비정질 실리콘 박막 트랜지스터 기술은 1979년 영국의 LeComber 등에 의하여 개념이 확립되어 1986년에 3“ 액정 휴대용 텔레비전으로써 실용화되었고 최근에는 50” 이상의 대면적 박막 트랜지스터 액정표시장치가 개발되었다. 특히, 상기 비정질 실리콘 박막 트랜지스터는 저온 공정이 가능하여 저가의 절연기판을 사용할 수 있기 때문에 활발히 이용되고 있다. The amorphous silicon thin film transistor technology was established in 1979 by LeComber et al. In England, and was commercialized as a 3 "liquid crystal portable television in 1986. Recently, a large area thin film transistor liquid crystal display device of 50" or more has been developed. In particular, the amorphous silicon thin film transistor has been actively used because it is possible to use a low-cost insulating substrate to enable a low temperature process.
그러나, 상기 비정질 실리콘 박막 트랜지스터의 전기적 이동도(~1cm2/Vsec)로는 1MHz 이상의 고속 동작을 요구하는 주변회로에 이용하는데는 한계가 있다. 이에 따라 전계효과 이동도(field effect mobility)가 상기 비정질 실리콘 박막 트랜지스터에 비해 큰 다결정 실리콘(Polycrystalline Silicon; poly-Si) 박막 트랜지스터를 이용하여 유리기판 위에 화소부와 구동회로부를 동시에 집적하는 연구가 활발히 진행되고 있다.However, the electrical mobility (˜1 cm 2 / Vsec) of the amorphous silicon thin film transistor is limited to use in peripheral circuits requiring high-speed operation of 1 MHz or more. As a result, studies are being actively conducted to simultaneously integrate the pixel portion and the driving circuit portion on a glass substrate by using a polycrystalline silicon (poly-Si) thin film transistor having a larger field effect mobility than the amorphous silicon thin film transistor. It's going on.
다결정 실리콘 박막 트랜지스터 기술은 1982년에 액정 컬러 텔레비전이 개발된 이후로 캠코더 등의 소형 모듈에 적용하고 있으며, 낮은 감광도와 높은 전계효과 이동도를 가지고 있어 구동회로를 기판에 직접 제작할 수 있다는 장점이 있다.Polycrystalline silicon thin film transistor technology has been applied to small modules such as camcorders since liquid crystal color television was developed in 1982, and has the advantage of being able to manufacture driving circuits directly on the board because of its low sensitivity and high field effect mobility. .
이동도의 증가는 구동 화소수를 결정하는 구동회로부의 동작 주파수를 향상시킬 수 있으며 이로 인한 표시장치의 고정세화가 용이해진다. 또한, 화소부의 신호 전압의 충전 시간의 감소로 전달 신호의 왜곡이 줄어들어 화질 향상을 기대할 수 있다.Increasing the mobility may improve the operating frequency of the driving circuit unit that determines the number of driving pixels, thereby facilitating high definition of the display device. In addition, the distortion of the transmission signal is reduced due to the reduction of the charging time of the signal voltage of the pixel portion, thereby improving the picture quality.
또한, 다결정 실리콘 박막 트랜지스터는 높은 구동 전압(~25V)을 갖는 비정질 실리콘 박막 트랜지스터에 비해 10V 미만에서 구동이 가능하므로 전력 소모를 감소시킬 수 있다는 장점이 있다.In addition, the polycrystalline silicon thin film transistor can be driven at less than 10V compared to the amorphous silicon thin film transistor having a high driving voltage (˜25V) has the advantage that the power consumption can be reduced.
이하, 도 1을 참조하여 액정표시장치의 구조에 대해서 자세히 살펴본다.Hereinafter, the structure of the liquid crystal display device will be described in detail with reference to FIG.
도 1은 일반적인 액정표시장치의 구조를 개략적으로 나타내는 평면도로서, 어레이 기판에 구동회로부를 집적시킨 구동회로 일체형 액정표시장치를 나타내고 있다.1 is a plan view schematically illustrating a structure of a general liquid crystal display device, and illustrates a driving circuit-integrated liquid crystal display device in which a driving circuit unit is integrated on an array substrate.
도면에 도시된 바와 같이, 액정표시장치는 크게 컬러필터 기판(5)과 어레이 기판(10) 및 상기 컬러필터 기판(5)과 어레이 기판(10) 사이에 형성된 액정층(미도시)으로 이루어져 있다.As shown in the figure, the liquid crystal display is largely composed of a
상기 어레이 기판(10)은 단위 화소들이 매트릭스 형태로 배열된 화상표시 영역인 화소부(35)와 상기 화소부(35)의 외곽에 위치한 데이터 구동회로부(31)와 게이트 구동회로부(32)로 구성된 구동회로부(30)로 이루어져 있다. 이때, 도면에는 도시하지 않았지만, 상기 어레이 기판(10)의 화소부(35)는 상기 기판(10) 위에 종횡으로 배열되어 복수개의 화소영역을 정의하는 복수개의 게이트라인과 데이터라인, 상기 게이트라인과 데이터라인의 교차영역에 형성된 스위칭소자인 박막 트랜지스터 및 상기 화소영역에 형성된 화소전극으로 구성된다.The
상기 박막 트랜지스터는 화소전극에 신호전압을 인가하고 차단하는 스위칭소자로 전계에 의하여 전류의 흐름을 조절하는 일종의 전계 효과 트랜지스터(Field Effect Transistor; FET)이다. The thin film transistor is a switching element for applying and blocking a signal voltage to the pixel electrode, and is a kind of field effect transistor (FET) for controlling current flow by an electric field.
상기 어레이 기판(10)의 구동회로부(30)는 상기 컬러필터 기판(5)에 비해 돌출된 어레이 기판(10)의 화소부(35) 외곽에 위치하는데, 상기 돌출된 어레이 기판(10)의 일측 장(長)변에 데이터 구동회로부(31)가 위치하며, 상기 돌출된 어레이 기판(10)의 일측 단(短)변에 게이트 구동회로부(32)가 위치하게 된다.The
이때, 상기 데이터 구동회로부(31)와 게이트 구동회로부(32)는 입력되는 신호를 적절하게 출력시키기 위하여 인버터(inverter)인 CMOS(Complementary Metal Oxide Semiconductor) 구조의 박막 트랜지스터를 사용하게 된다.In this case, the
참고로, 상기 CMOS는 고속 신호처리가 요구되는 구동회로부 박막 트랜지스터에 사용되는 MOS 구조로 된 집적회로의 일종으로 n 채널 박막 트랜지스터와 p 채널박막 트랜지스터를 모두 필요로 하며 속도와 밀도의 특성은 NMOS와 PMOS의 중간 형태를 나타낸다.For reference, the CMOS is an integrated circuit having an MOS structure which is used in a thin film transistor for driving circuits requiring high-speed signal processing. The CMOS requires both an n-channel thin film transistor and a p-channel thin film transistor. It shows the intermediate form of PMOS.
상기 게이트 구동회로부(32)와 데이터 구동회로부(31)는 각각 게이트라인과 데이터라인을 통해 화소전극에 주사신호 및 데이터신호를 공급하기 위한 장치로써, 외부신호 입력단(미도시)과 연결되어 있어 상기 외부신호 입력단을 통하여 들어온 외부신호를 조절하여 상기 화소전극에 출력하는 역할을 한다.The gate
또한, 상기 컬러필터 기판(5)의 화소부(35)에는 컬러를 구현하는 컬러필터(미도시)와 상기 어레이 기판(10)에 형성된 화소전극의 대향전극인 공통전극(미도시)이 형성되어 있다.In addition, a color filter (not shown) for implementing color and a common electrode (not shown), which is an opposite electrode of the pixel electrode formed on the
이와 같이 구성된 상기 컬러필터 기판(5)과 어레이 기판(10)은 스페이서(spacer)(미도시)에 의해 일정하게 이격되도록 셀갭(cell gap)이 마련되고, 화소부(35)의 외곽에 형성된 실 패턴(seal pattern)(미도시)에 의해 합착되어 단위 액정표시패널을 이루게 된다. 이때, 상기 두 기판(5, 10)의 합착은 컬러필터 기판(5) 또는 어레이 기판(10)에 형성된 합착키를 통해 이루어진다.The
상기와 같이 구성되는 구동회로 일체형 액정표시장치는 다결정 실리콘 박막 트랜지스터를 이용하므로 소자 특성이 탁월하여 화상 품질이 우수하며, 고정세화가 가능하고 전력의 소비가 적다는 장점을 가지고 있다.The driving circuit integrated type liquid crystal display device having the above structure is advantageous in device characteristics because it uses a polycrystalline silicon thin film transistor, has excellent image quality, is capable of high definition, and consumes less power.
그러나, 상기 구동회로 일체형 액정표시장치는 동일 기판 위에 n 채널 박막 트랜지스터와 p 채널 박막 트랜지스터를 함께 형성하여야하기 때문에 단일 타입의 채널만을 형성하는 비정질 실리콘 박막 트랜지스터 액정표시장치에 비해 제조공정이 보다 복잡하다는 단점이 있다.However, since the n-channel thin film transistor and the p-channel thin film transistor must be formed together on the same substrate, the driving circuit-integrated liquid crystal display device is more complicated in manufacturing process than the amorphous silicon thin film transistor liquid crystal display device forming only a single type channel. There are disadvantages.
이와 같이 상기 박막 트랜지스터를 포함하는 어레이 기판의 제조에는 다수회의 포토리소그래피(photolithography)공정을 필요로 한다.As such, fabrication of an array substrate including the thin film transistor requires a plurality of photolithography processes.
상기 포토리소그래피공정은 마스크에 그려진 패턴을 박막이 증착된 기판 위에 전사시켜 원하는 패턴을 형성하는 일련의 공정으로 감광액 도포, 노광, 현상공정 등 다수의 공정으로 이루어져 있다. 그 결과 다수의 포토리소그래피공정은 생산 수율을 떨어뜨리며 형성된 박막 트랜지스터에 결함이 발생될 확률을 높이게 하는 등 많은 문제점이 있다.The photolithography process is a series of processes for transferring a pattern drawn on a mask onto a substrate on which a thin film is deposited to form a desired pattern. The photolithography process includes a plurality of processes such as photoresist coating, exposure, and development. As a result, many photolithography processes have many problems, such as lowering the production yield and increasing the probability of defects in the formed thin film transistors.
특히, 패턴을 형성하기 위하여 설계된 마스크는 매우 고가이어서, 공정에 적용되는 마스크수가 증가하면 액정표시장치의 제조비용이 이에 비례하여 상승하는 문제점이 있다.
한편, 도 2는 종래기술에 따른 액정표시장치의 어레이 기판 일부를 개략적으로 나타내는 평면도로써, 특히 화소부의 박막 트랜지스터를 포함하는 하나의 화소를 나타내고 있다.
실제의 액정표시장치에서는 N개의 게이트라인과 M개의 데이터라인이 교차하여 MxN개의 화소가 존재하지만 설명을 간단하게 하기 위해 도면에는 한 화소를 나타내고 있다.
도면에 도시된 바와 같이, 상기 어레이 기판(110)에는 상기 어레이 기판(110) 위에 종횡으로 배열되어 화소영역을 정의하는 게이트라인(116)과 데이터라인(117)이 형성되어 있다. 또한, 상기 게이트라인(116)과 데이터라인(117)의 교차영역에는 스위칭소자인 박막 트랜지스터가 형성되어 있으며, 상기 화소영역 내에는 상기 박막 트랜지스터에 연결되어 컬러필터 기판(미도시)의 공통전극과 함께 액정(미도시)을 구동시키는 화소전극(118)이 형성되어 있다.
상기 박막 트랜지스터는 게이트라인(116)에 연결된 게이트전극(121), 데이터라인(117)에 연결된 소오스전극(122) 및 화소전극(118)에 연결된 드레인전극(123)으로 구성되어 있다. 또한, 상기 박막 트랜지스터는 상기 게이트전극(121)에 공급되는 게이트 전압에 의해 상기 소오스전극(122)과 드레인전극(123) 간에 전도채널(conductive channel)을 형성하는 액티브패턴(124‘)을 포함한다.
이때, 상기 액티브패턴(124‘)은 다결정 실리콘 박막으로 이루어지며, 상기 액티브패턴(124’)은 그 일부가 화소영역으로 연장되어 공통라인(108)과 함께 제 1 스토리지 커패시터를 구성하는 스토리지패턴(124“)에 연결되어 있다. 즉, 상기 화소영역 내에는 상기 게이트라인(116)과 실질적으로 동일한 방향으로 공통라인(108)이 형성되어 있으며, 상기 공통라인(108)은 제 1 절연막(미도시)을 사이에 두고 그 하부의 스토리지패턴(124“)과 중첩하여 제 1 스토리지 커패시터를 구성한다. 이때, 상기 제 1 실시예의 스토리지패턴(124”)은 상기 액티브패턴(124‘)을 구성하는 다결정 실리콘 박막에 별도의 마스크공정을 통한 스토리지 도핑을 통해 형성되게 된다.
상기 소오스전극(122) 및 드레인전극(123)은 상기 제 1 절연막과 제 2 절연막(미도시)에 형성된 제 1 콘택홀(140a) 및 제 2 콘택홀(140b)을 통해 상기 액티브패턴(124‘)의 소오스영역 및 드레인영역과 전기적으로 접속하게 된다. 또한, 상기 소오스전극(122)의 일부는 일방향으로 연장되어 상기 데이터라인(117)의 일부를 구성하며, 상기 드레인전극(123)의 일부는 화소영역 쪽으로 연장되어 제 3 절연막(미도시)에 형성된 제 3 콘택홀(140c)을 통해 상기 화소전극(118)과 전기적으로 접속하게 된다.
이때, 상기 화소영역으로 연장된 드레인전극(123)의 일부는 상기 제 2 절연막을 사이에 두고 그 하부의 공통라인(108)과 중첩하여 제 2 스토리지 커패시터를 구성하게 된다.
이하, 이와 같이 구성된 상기 어레이 기판의 제조공정을 도면을 참조하여 상세히 설명한다.
도 3a 내지 도 3i는 도 2에 도시된 어레이 기판의 II-II'선에 따른 제조공정을 순차적으로 나타내는 단면도로써, n 채널의 TFT가 형성되는 화소부의 어레이 기판을 제조하는 과정을 예를 들어 나타내고 있다.
도 3a에 도시된 바와 같이, 유리와 같은 투명한 절연물질로 이루어진 기판(110) 위에 실리콘 박막을 형성한 다음, 상기 실리콘 박막을 결정화하여 다결정 실리콘 박막을 형성한다. 이때, 상기 기판(110)에는 n채널 TFT영역과 스토리지영역으로 구분되는 화소부 및 n채널 TFT영역과 p채널 TFT영역으로 구분되는 회로부(미도시)가 각각 정의되어 있다. 이후, 상기 다결정 실리콘 박막을 포토리소그래피공정(제 1 마스크공정)을 이용하여 패터닝하여 액티브패턴과 스토리지패턴을 구성할 다결정 실리콘 박막패턴(124)을 형성한다. 이때, 상기 기판(110)과 상기 다결정 실리콘 박막패턴(124) 사이에는 버퍼층(111)이 개재될 수 있다.
도 3b에 도시된 바와 같이, 상기 다결정 실리콘 박막패턴(124)의 일부를 가린 후 도핑을 진행하여 스토리지패턴(124“)을 형성한다. 여기서, 포토레지스트로 가려진 상기 다결정 실리콘 박막패턴(124)의 일부는 액티브패턴(124‘)을 형성하게 되며, 이때 또 하나의 포토리소그래피공정(제 2 마스크공정)이 필요하게 된다.
도 3c에 도시된 바와 같이, 상기 기판(110) 전면에 차례대로 제 1 절연막(115a)과 제 1 도전막을 형성한 후, 포토리소그래피공정(제 3 마스크공정)을 이용하여 상기 제 1 도전막을 선택적으로 패터닝함으로써 상기 액티브패턴(124') 위에 상기 제 1 도전막으로 이루어진 게이트전극(121)을 형성하는 동시에 상기 스토리지패턴(124") 위에 상기 제 1 도전막으로 이루어진 공통라인(108)을 형성한다. 상기 제 1 도전막은 상기 게이트전극(121)과 공통라인(108)을 구성하기 위해 알루미늄(aluminium; Al), 알루미늄 합금(Al alloy), 텅스텐(tungsten; W), 구리(copper; Cu), 크롬(chromium; Cr), 몰리브덴(molybdenum; Mo) 등과 같은 저저항 불투명 도전성물질로 이루어질 수 있다. 이때, 상기 공통라인(108)은 화소영역 내에서 상기 제 1 절연막(115a)을 사이에 두고 그 하부의 스토리지패턴(124")과 중첩하여 제 1 스토리지 커패시터를 구성하게 된다.
도 3d에 도시된 바와 같이, 상기 게이트전극(121)과 공통라인(108)을 가진 기판 상에 제 1감광막패턴(170)을 형성한다. 상기 제 1감광막패턴(170)은 상기 화소부 어레이 기판의 전면과 회로부의 n 채널 TFT영역을 덮고 회로부의 p 채널 TFT영역을 노출하도록 패터닝된다.(상기 회로부는 미도시됨) 상기 제 1감광막패턴(170)을 마스크로 하여 상기 회로부의 p 채널 TFT영역에 고농도의 p+ 이온을 주입하여 p+ 소오스영역과 드레인영역(미도시)을 형성한다.(제 4마스크 공정)
도 3e에 도시된 바와 같이, 제 1감광막패턴을 제거한다. 이어, 상기 p+ 소오스영역과 드레인영역을 가진 기판 상에 제 2감광막패턴(170')을 형성한다. 상기 제 2감광막패턴(170')은 상기 회로부의 p 채널 TFT영역과 상기 화소부/회로부의 n 채널 TFT영역 일부 및 스토리지영역을 덮도록 패터닝된다. 상기 제 2감광막패턴(170')을 마스크로 하여 상기 화소부의 액티브패턴(124')의 소정 영역에 고농도의 n+ 이온을 주입한다. 그 결과, 상기 화소부의 액티브패턴(124')에 n+의 소오스영역(124a)과 드레인영역(124b)이 형성된다.(제 5마스크 공정)
도 3f에 도시된 바와 같이, 상기 제 2감광막패턴(170‘)을 제거한다. 이어, 상기 제 2감광막패턴이 제거된 기판 전면에 저농도의 n- 이온을 주입하여 엘디디(Lightly Doped Drain; LDD)영역(124l)을 형성한다. 도 3f에서, 미설명된 도면부호 124c는 상기 소오스영역(124a)과 드레인영역(124b) 사이에 전도채널을 형성하는 채널영역을 나타낸다. 구체적으로 설명하면, 상기 엘디디영역(124l)은 상기 n+의 소오스영역(124a)과 채널영역(124c) 및 상기 n+의 드레인영역(124b)과 채널영역(124c) 사이에 형성된다.
한편, 도면에 도시되지 않았지만, 상기 화소부의 n채널 TFT영역에 엘디디영역(124l)을 형성하는 동안, 상기 회로부의 n 채널 TFT영역에도 n-이온이 주입되어 엘디디영역이 형성되게 된다.
그 다음, 상기 엘디디영역(124l)을 가진 기판 전면에 제 2 절연막(115b)을 증착한 후, 포토리소그래피공정(제 6 마스크공정)을 통해 상기 제 1 절연막(115a)과 제 2 절연막(115b)의 일부 영역을 제거하여 상기 소오스영역(124a)의 일부를 노출시키는 제 1 콘택홀(140a)과 상기 드레인영역(124b)의 일부를 노출시키는 제 2 콘택홀(140b)을 형성한다.
도 3g에 도시된 바와 같이, 제 2 도전막을 기판(110) 전면에 형성한 후 포토리소그래피공정(제 7 마스크공정)을 이용하여 패터닝함으로써 상기 제 1 콘택홀(140a)을 통해 상기 소오스영역(124a)과 전기적으로 접속하는 소오스전극(122)을 형성하며, 상기 제 2 콘택홀(140b)을 통해 상기 드레인영역(124b)과 전기적으로 접속하는 드레인전극(123)을 형성한다. 이때, 상기 소오스전극(122)의 일부는 일방향을 연장되어 데이터라인(117)을 형성하게 되며, 상기 드레인전극(123)의 일부는 화소영역으로 연장되어 상기 제 2 절연막(115b)을 사이에 두고 그 하부의 공통라인(108)과 중첩하여 제 2 스토리지 커패시터를 구성하게 된다.
도 3h에 도시된 바와 같이, 상기 기판(110) 전면에 제 3 절연막(115c)을 증착한 후, 포토리소그래피공정(제 8 마스크공정)을 이용하여 상기 제 3 절연막(115c)을 패터닝함으로써 상기 드레인전극(123)의 일부를 노출시키는 제 3 콘택홀(140c)을 형성한다.
도 3i에 도시된 바와 같이, 상기 제 3 절연막(115c)이 형성된 기판(110) 전면에 제 3 도전막을 형성한 후, 포토리소그래피공정(제 9 마스크공정)을 이용하여 상기 제 3 도전막을 선택적으로 패터닝함으로써 상기 제 3 콘택홀(140c)을 통해 상기 드레인전극(123)과 전기적으로 접속하는 화소전극(118)을 형성한다. 상기 제 3 도전막은 화소전극(118)을 구성하기 위해 인듐-틴-옥사이드(Indium Tin Oxide; ITO) 또는 인듐-징크-옥사이드(Indium Zinc Oxide; IZO) 등과 같이 투과율이 뛰어난 투명 도전물질을 사용할 수 있다.
상술한 바와 같이, 종래기술에 따르면, 다결정 실리콘 박막으로 액티브패턴(124')과 스토리지패턴(124")을 형성하고 별개의 마스크공정을 통해 상기 스토리지패턴에 스토리지도핑을 진행함으로써 총 9개의 마스크공정을 통해 화소부와 회로부의 TFT를 제작할 수 있다.In particular, a mask designed to form a pattern is very expensive, and as the number of masks applied to the process increases, the manufacturing cost of the liquid crystal display device increases in proportion.
2 is a plan view schematically illustrating a portion of an array substrate of a liquid crystal display according to the related art, and in particular, illustrates one pixel including a thin film transistor of a pixel portion.
In an actual liquid crystal display device, N gate lines and M data lines intersect and MxN pixels exist, but one pixel is shown in the figure for simplicity of explanation.
As shown in the figure, a
The thin film transistor includes a
In this case, the active pattern 124 'is formed of a polycrystalline silicon thin film, and the active pattern 124' is a storage pattern (a part of which extends into the pixel region to form a first storage capacitor together with the common line 108). 124 “). That is, the
The
In this case, a part of the
Hereinafter, a manufacturing process of the array substrate configured as described above will be described in detail with reference to the accompanying drawings.
3A to 3I are cross-sectional views sequentially illustrating a manufacturing process along a line II-II 'of the array substrate shown in FIG. 2, and illustrating, for example, a process of manufacturing an array substrate of a pixel portion where n-channel TFTs are formed. have.
As shown in FIG. 3A, a silicon thin film is formed on a
As shown in FIG. 3B, a portion of the polycrystalline silicon
As shown in FIG. 3C, after the first insulating
As shown in FIG. 3D, a
As shown in FIG. 3E, the first photoresist pattern is removed. Next, a
As shown in FIG. 3F, the second
On the other hand, although not shown in the figure, while forming the LED region 124l in the n-channel TFT region of the pixel portion, n-ions are also implanted in the n-channel TFT region of the circuit portion to form the LED region.
Then, after depositing the second
As shown in FIG. 3G, the
As shown in FIG. 3H, after the third
As shown in FIG. 3I, after the third conductive film is formed on the entire surface of the
As described above, according to the related art, a total of nine mask processes are formed by forming an
상기 문제점을 해결하기 위해, 본 발명의 과제는 마스크 수를 감소시켜 제조공정을 단순화하고 수율을 향상시키는 동시에 개구율을 확보하여 휘도를 향상시킬 수 있는 액정표시장치의 제조방법을 제공하려는 것이다. In order to solve the above problems, an object of the present invention is to provide a method of manufacturing a liquid crystal display device which can improve the brightness by reducing the number of masks to simplify the manufacturing process, improve the yield and at the same time secure the aperture ratio.
상기 목적을 달성하기 위해, 본 발명에 따른 액정표시장치의 제조방법은 화 소부가 정의되되, 상기 화소부는 화소부 TFT영역과 스토리지영역으로 구분되는 절연 기판을 제공하고, 상기 기판 전면에 다결정실리콘막 및 스토리지전극막을 차례로 형성하고, 상기 스토리지전극막 및 다결정실리콘막을 선택적으로 패터닝하여 상기 화소부를 덮는 화소패턴을 형성하고, 상기 화소패턴 중에서 상기 화소부 TFT영역의 스토리지전극막을 선택적으로 제거하여 상기 스토리지영역에 스토리지전극을 형성함과 동시에 상기 화소부 TFT영역에 상기 스토리지전극에 의해 노출된 다결정실리콘막으로 된 제 1활성층이 형성되는 것을 포함한다. In order to achieve the above object, the manufacturing method of the liquid crystal display device according to the present invention, the pixel portion is defined, the pixel portion provides an insulating substrate divided into a pixel portion TFT region and a storage region, a polysilicon film on the entire surface of the substrate And forming a storage electrode film in sequence, and selectively patterning the storage electrode film and the polysilicon film to form a pixel pattern covering the pixel portion, and selectively removing the storage electrode film of the pixel portion TFT region from the pixel pattern. And forming a storage electrode at the same time, and forming a first active layer of a polysilicon film exposed by the storage electrode in the pixel portion TFT region.
한편, 상기 방법에 의해 형성된 본 발명에 따른 액정표시장치는 화소부가 정의되되, 상기 화소부는 화소부 TFT영역과 스토리지영역으로 구분되는 절연 기판과, 상기 절연 기판 상에 형성되며, 적어도 상기 박막 트랜지스터영역을 덮는 제 1활성층과, 상기 제 1활성층 상에 형성되되, 상기 스토리지영역을 선택적으로 덮는 스토리지전극을 포함한다.
(실시예)Meanwhile, in the liquid crystal display device according to the present invention formed by the above method, a pixel portion is defined, and the pixel portion is formed on an insulating substrate divided into a pixel portion TFT region and a storage region, and is formed on the insulating substrate, and at least the thin film transistor region. And a storage electrode formed on the first active layer and selectively covering the storage area.
(Example)
삭제delete
이하, 첨부한 도면을 참조하여 본 발명에 따른 액정표시장치의 제조방법의 바람직한 실시예를 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the manufacturing method of the liquid crystal display device according to the present invention.
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
삭제delete
도 4는 본 발명에 따른 액정표시장치의 어레이기판 일부를 개략적으로 나타낸 평면도이다. 4 is a plan view schematically illustrating a portion of an array substrate of a liquid crystal display according to the present invention.
도 4에 도시된 바와 같이, 절연기판(201)에는 종횡으로 화소영역을 정의하는 게이트라인(250)과 데이터라인(240)이 형성되어 있다. 상기 절연 기판(201)은 어레이기판에 해당된다. 상기 게이트라인(250)과 데이터라인(240)의 교차영역에는 스위칭 소자인 TFT(Thin Film Transistor)가 형성되어 있다. 상기 화소영역 내에는 상기 TFT에 연결되어 컬러필터 기판(미도시)의 공통전극(미도시)과 함께 액정(미도시)을 구동시키는 화소전극인 화소부 드레인전극패턴(225P2)이 형성되어 있다.As shown in FIG. 4, a
상기 TFT는 게이트라인(250)에 연결된 화소부 게이트전극(213P2), 데이터라인(240)에 연결된 화소부 소오스전극(223S1) 및 화소부 드레인전극(223D1)으로 구성되어 있다. 또한, 상기 TFT는 상기 화소부 게이트전극(213P2)에 공급되는 게이트전압에 의해 화소부 소오스전극(223S1) 및 화소부 드레인전극(223D1) 간에 전도채널을 형성하는 제 1활성층(205P1)을 포함한다. 상기 제 1활성층(205P1)은 화소부 소오스영역(205P1S) 및 화소부 드레인영역(205P1D)으로 구분된다. 상기 제 1활성층(205P1)은 일부가 화소영역 쪽으로 연장되며, 상기 화소영역 쪽으로 연장된 상기 제 1활성층(205P1) 상부에는 스토리지전극(209P)이 형성되어 있다. 상기 스토리지전극(209P)은 n+실리콘층 또는 금속막으로 패터닝될 수 있다. 상기 제 1활성층(205P1)과 상기 스토리지전극(209P) 사이에 절연막(미도시)이 개재될 수 있다. The TFT includes a pixel portion gate electrode 213P2 connected to the
상기 화소영역 내에는 상기 게이트라인(250)과 실질적으로 동일한 방향으로 공통라인(213P3)이 형성되어 있다. 상기 공통라인(213P3)은 게이트절연막(미도시)을 사이에 두고 상기 스토리지전극(209P)와 중첩하여 스토리지 커패시터를 구성한다. 상기 공통라인(213P3)은 상기 화소부 게이트전극(213P2)과 동일 막으로 패터닝될 수 있다. 상기 활성층(205P1)과 상기 스토리지전극(209P) 사이에 절연막이 개재된 경우, 상기 절연막은 제 1게이트절연막에 해당될 수 있고, 상기 게이트절연막은 제 2게이트절연막에 해당될 수 있다. The common line 213P3 is formed in the pixel area in substantially the same direction as the
상기 공통라인(213P3)을 가진 기판을 덮도록 보호막(미도시)이 배치된다. 상기 보호막 및 게이트절연막에는 상기 제 1활성층(205P1)의 화소부 소오스영역(205P1S) 및 화소부 드레인영역(205P1D)을 각각 노출하는 제 1콘택홀(221H1) 및 제 2콘택홀(221H2)이 형성된다. 상기 화소부 소오스전극(223S1) 및 화소부 드레인전극(223D1)은 상기 제 1콘택홀(221H1) 및 제 2콘택홀(221H2)을 통해 각각 상기 제 1활성층(205P1)의 화소부 소오스영역(205P1S) 및 화소부 드레인영역(205P1D)과 전기적으로 연결된다. A protective film (not shown) is disposed to cover the substrate having the common line 213P3. A first contact hole 221H1 and a second contact hole 221H2 exposing the pixel portion source region 205P1S and the pixel portion drain region 205P1D of the first active layer 205P1 are formed in the passivation layer and the gate insulating layer, respectively. do. The pixel portion source electrode 223S1 and the pixel portion drain electrode 223D1 are respectively disposed in the pixel portion source region 205P1S of the first active layer 205P1 through the first contact hole 221H1 and the second contact hole 221H2. ) And the pixel portion drain region 205P1D.
상기 화소부 드레인전극패턴(225P2)은 상기 화소부 드레인전극(223D1)을 덮으며, 일부위가 화소영역 쪽으로 연장되도록 배치된다. 상기 화소부 드레인전극패턴(225P2)은 화소전극에 해당될 수 있다. 또한, 상기 화소부 소오스전극(223S1) 상에는 화소부 소오스전극패턴(225P1)이 형성된다. 상기 화소부 드레인전극패턴(225P2) 및 상기 화소부 소오스전극패턴(225P1)은 동일 막으로 패터닝될 수 있다.The pixel portion drain electrode pattern 225P2 covers the pixel portion drain electrode 223D1 and is disposed so that a portion thereof extends toward the pixel region. The pixel portion drain electrode pattern 225P2 may correspond to a pixel electrode. In addition, a pixel portion source electrode pattern 225P1 is formed on the pixel portion source electrode 223S1. The pixel portion drain electrode pattern 225P2 and the pixel portion source electrode pattern 225P1 may be patterned with the same film.
도 5a 내지 도 5g는 도 4의 Ⅲ-Ⅲ`선의 절단면을 보인 것으로서, 본 발명에 따른 액정표시장치의 제조방법을 설명하기 위한 공정별 단면도이다.5A through 5G are cross-sectional views taken along line III-III ′ of FIG. 4, and are cross-sectional views illustrating processes for manufacturing a liquid crystal display device according to the present invention.
이하, 도 5a 내지 도 5g를 참고로 하여 본 발명에 따른 액정표시장치의 제조방법을 설명하기로 한다. Hereinafter, a method of manufacturing a liquid crystal display device according to the present invention will be described with reference to FIGS. 5A to 5G.
도 5a에 도시된 바와 같이, 절연 기판(201)을 제공한다. 상기 절연기판(201)에는 n채널(또는 p채널) TFT영역과 스토리지영역으로 구분되는 화소부 및 n채널 TFT영역과 p채널 TFT영역으로 구분되는 회로부가 각각 정의되어 있다. 즉, 상기 화소부는 n채널 TFT 또는 p채널 TFT가 모두 형성 가능하며, 상기 회로부는 n채널 TFT와 p채널 TFT가 모두 형성되어 CMOS 형태를 이룬다. 상기 절연 기판(201)은 어레이기판일 수 있다. 상기 절연기판(201)은 유리 등의 투명한 기판일 수 있다. 상기 절 연기판(201) 상에 버퍼층(203), 다결정실리콘막(205), 절연막(207), 스토리지전극막(209)을 차례로 형성한다. 상기 절연막(207)은 게이트 절연막일 수 있다. 상기 절연막(207)은 실리콘 산화막(SiO2)일 수 있다. 상기 절연막(207)은 생략될 수도 있다. 상기 스토리지전극막(209)은 n+실리콘층 또는 금속막일 수 있다.As shown in FIG. 5A, an insulating
도 5b에 도시된 바와 같이, 슬릿 또는 하프톤 마스크(미도시)를 이용하여 상기 스토리지전극막을 가진 기판 상에 제 1감광막패턴(230)를 형성한다. 상기 제 1감광막패턴(230)은 회로부의 n채널 TFT영역과 p채널 TFT영역, 및 화소부의 n채널 TFT영역이 상기 화소부의 스토리지영역보다 상대적으로 얇게 형성된다. 상기 제 1감광막패턴(230)를 이용하여 상기 스토리지전극막, 절연막 및 다결정실리콘막을 선택적으로 1차 식각하여 상기 화소부를 덮는 화소패턴(210P1), 및 회로부의 n채널 TFT영역과 p채널 TFT영역을 각각 덮는 제 1 및 제 2회로패턴들(210P2)(210P3)를 형성한다. 상기 스토리지전극막, 절연막 및 다결정실리콘막은 동시에 식각될 수 있다. 상기 식각 공정은 건식으로 진행되거나 또는 습식과 건식을 혼용하여 진행될 수 있다. As shown in FIG. 5B, the first
도 5c에 도시된 바와 같이, 상기 제 1감광막패턴을 에싱한다. 상기 에싱 후 잔류된 제 1감광막패턴(230P)은 상대적으로 두께가 얇은 회로부의 n채널 TFT영역과 p채널 TFT영역, 및 상기 화소부의 TFT영역이 모두 제거되며, 화소부의 스토리지영역에만 선택적으로 잔류된다. 이어, 상기 잔류된 제 1감광막패턴(230P)에 의해 노출된 상기 화소패턴(210P1) 및 제 1, 제 2회로패턴들(210P2)(210P3)로부터 스토리지전극막 및 절연막을 선택적으로 제거한다. 그 결과, 상기 화소부의 스토리지영역에는 잔류된 스토리지전극막으로 이루어진 스토리지전극(209P)이 형성된다. 이때, 상기 화소부의 n채널 TFT영역, 상기 회로부의 n채널 TFT영역, 및 상기 회로부의 p채널 TFT영역에는 다결정실리콘막으로 된 각각의 제 1, 제2 및 제 3활성층(205P1)(205P2)(205P3)이 형성된다. As shown in FIG. 5C, the first photoresist pattern is ashed. The first photoresist pattern 230P remaining after the ashing is removed from the n-channel TFT region and the p-channel TFT region of the relatively thin circuit portion and the TFT region of the pixel portion, and is selectively retained only in the storage region of the pixel portion. . Next, the storage electrode layer and the insulating layer are selectively removed from the pixel pattern 210P1 and the first and second circuit patterns 210P2 and 210P3 exposed by the remaining first photoresist layer pattern 230P. As a result, the
도 5d에 도시된 바와 같이, 상기 잔류된 제 1감광막패턴을 제거한다. 상기 제1,제2 및 제 3활성층(205P1)(205P2)(205P3)을 가진 기판 상에 게이트절연막(211), 제 1금속막(213) 및 제 2감광막패턴(233)를 차례로 형성한다. 한편, 도 5a에서 처럼, 상기 절연막(207)이 다결정실리콘막(205)과 스토리지전극막(209) 사이에 개재될 경우, 상기 절연막(207)은 제 1게이트절연막에 해당되고, 상기 게이트절연막(211)은 제 2게이트절연막에 해당될 수 있다. 이와 같이, 게이트절연막이 상기 제 1게이트절연막과 제 2게이트절연막의 2중 구조를 이룰 경우, 상기 2중 구조를 가진 게이트절연막의 총 두께는 상기 제 1게이트 절연막 및 상기 제 2게이트 절연막을 합한 값에 해당된다. 따라서, 본 발명에 따른 상기 2중 구조를 가진 게이트절연막은 상기 제 1게이트 절연막 및 상기 제 2게이트 절연막 두께를 적절하게 조절함으로써 기존과 동일한 두께로 형성한다.As shown in FIG. 5D, the remaining first photoresist pattern is removed. A
한편, 상기 제 2감광막패턴(233)은 상기 화소부 전체, 상기 회로부의 n채널 TFT영역 전체, 및 p채널 TFT영역의 p채널 게이트전극이 형성될 부위를 선택적으로 덮도록 패터닝된다. 즉, 상기 제 2감광막패턴(233)은 상기 회로부 p채널 TFT영역에서 소오스/드레인영역이 형성될 부위만을 선택적으로 노출하도록 패터닝된다.On the other hand, the second photoresist pattern 233 is patterned to selectively cover the entire portion of the pixel portion, the entire n-channel TFT region of the circuit portion, and a portion where the p-channel gate electrode of the p-channel TFT region is to be formed. That is, the second photoresist pattern 233 is patterned to selectively expose only a portion where the source / drain region is to be formed in the circuit portion p-channel TFT region.
이어, 상기 제 2감광막패턴(233)을 이용하여 상기 제 1금속막을 식각하여 상기 회로부의 p채널 TFT영역에 회로부 제 1게이트전극(213P1)을 형성한다. 이때, 화 소부 전체 및 회로부 n채널 TFT영역은 상기 제 2감광막패턴(233)에 의해 마스킹된 상태이므로, 상기 제 1금속막이 패터닝되지 않고 그대로 잔류된다. 다음, 상기 제 2감광막패턴(233)을 이용하여 상기 회로부 제 1게이트전극(213P1)을 가진 기판에 p+도핑을 실시한다. 그 결과, 상기 제 3활성층(205P3)에는 회로부 제 1소오스/드레인영역(205P3S)(205P3D)이 형성된다.Subsequently, the first metal layer is etched using the second photoresist layer pattern 233 to form a circuit portion first gate electrode 213P1 in the p-channel TFT region of the circuit portion. At this time, the entire pixel portion and the circuit portion n-channel TFT region are masked by the second photosensitive film pattern 233, so that the first metal film is left without being patterned. Next, p + doping is performed on the substrate having the first gate electrode 213P1 of the circuit part using the second photoresist pattern 233. As a result, circuit portion first source / drain regions 205P3S and 205P3D are formed in the third active layer 205P3.
도 5e에 도시된 바와 같이, 상기 제 2감광막패턴을 제거한다. 상기 회로부 제 1게이트전극(213P1)을 가진 기판 전면에 제 3감광막패턴(235)를 형성한다. 상기 제 3감광막패턴(235)는 상기 화소부에 각각의 화소부 게이트전극 및 공통라인이 형성될 부위, 상기 회로부의 n채널 TFT영역에 회로부 제 2게이트전극이 형성될 부위, 그리고 상기 p채널 TFT영역 전체를 덮도록 패터닝된다.As shown in FIG. 5E, the second photoresist pattern is removed. A
도 5f에 도시된 바와 같이, 상기 제 3감광막패턴을 이용하여 상기 잔류된 제 1금속막을 식각하여 상기 화소부에 화소부 게이트전극(213P2) 및 공통라인(213P3)을 형성하고, 이와 동시에 상기 회로부의 n형 TFT영역에 회로부 제 2게이트전극(213P4)을 형성한다. 상기 잔류된 제 1금속막 식각 공정은 습식 식각으로 진행될 수 있다. 그 결과, 상기 화소부 게이트전극(213P2), 공통라인(213P3) 및 회로부 제 2게이트전극(213P4)은 측면으로 과도 식각될 수 있다. 이어, 상기 제 3감광막패턴을 가진 기판에 n+이온 도핑을 실시한다. 그 결과, 상기 화소부의 n채널 TFT영역에 화소부 소오스영역(205P1S) 및 화소부 드레인영역(205P1D)이 형성되고 , 상기 회로부의 n채널 TFT영역에 회로부 제2소오스영역(205P2S) 및 회로부 제 2드레인영역(205P2D)이 형성된다. 즉, 상기 화소부 소오스영역(205P1S) 및 화소부 드레인영 역(205P1D)은 상기 화소부 게이트전극(213P2) 양측 하부의 제 1활성층(205P1)에 형성된다. 또한, 상기 회로부 제 2소오스영역(205P2S) 및 회로부 제 2드레인영역(205P2D)은 상기 회로부 제 2게이트전극(213P4) 양측 하부의 제 2활성층(205P2)에 형성된다. As shown in FIG. 5F, the remaining first metal layer is etched using the third photoresist pattern to form a pixel portion gate electrode 213P2 and a common line 213P3 in the pixel portion, and at the same time, the circuit portion The circuit portion second gate electrode 213P4 is formed in the n-type TFT region of? The remaining first metal layer etching process may be performed by wet etching. As a result, the pixel portion gate electrode 213P2, the common line 213P3, and the circuit portion second gate electrode 213P4 may be excessively etched laterally. Subsequently, n + ion doping is performed on the substrate having the third photoresist pattern. As a result, the pixel portion source region 205P1S and the pixel portion drain region 205P1D are formed in the n-channel TFT region of the pixel portion, and the circuit portion second source region 205P2S and the circuit portion second are formed in the n-channel TFT region of the circuit portion. Drain region 205P2D is formed. That is, the pixel portion source region 205P1S and the pixel portion drain region 205P1D are formed in the first active layer 205P1 under both sides of the pixel portion gate electrode 213P2. The circuit portion second source region 205P2S and the circuit portion second drain region 205P2D are formed in the second active layer 205P2 under both sides of the circuit portion second gate electrode 213P4.
이후, 상기 제 3감광막패턴을 제거한다. 그 다음, 화소부 게이트전극(213P2) 및 회로부 제 2게이트전극(213P4)를 마스크로 하여 기판 전면에 엘디디 도핑(n-)을 실시한다. 그 결과, 상기 화소부의 n채널 TFT영역에는 제 1엘디디영역(205P1L)이 형성되고, 상기 회로부의 n채널 TFT영역에는 제 2엘디디영역(205P2L)이 형성된다. 상기 제 1, 제 2엘디디영역(205P1L)(205P2L)은 습식 시디 바이어스만큼 형성되며, 별도의 마스크가 없는 상태에서 기판 전체에 도핑처리하여 얻을 수 있다. 상기 제 3감광막패턴을 제거한다.Thereafter, the third photoresist pattern is removed. Next, the LED doping (n−) is applied to the entire surface of the substrate using the pixel portion gate electrode 213P2 and the circuit portion second gate electrode 213P4 as a mask. As a result, a first LED region 205P1L is formed in the n-channel TFT region of the pixel portion, and a second LED region 205P2L is formed in the n-channel TFT region of the circuit portion. The first and second LED regions 205P1L and 205P2L are formed by wet CD biases, and may be obtained by doping the entire substrate without a separate mask. The third photoresist pattern is removed.
도 5g에 도시된 바와 같이, 상기 제 1, 제 2엘디디영역(205P1L)(205P2L)을 가진 기판 상에 보호막(221)을 형성한다. 상기 보호막(221)은 차례로 적층된 실리콘산화막(SiO2) 및 실리콘질화막(SiNx)을 이용할 수 있다. 이때, 상기 보호막(221)은, (1) 상기 실리콘 산화막을 증착하고 활성화 열처리한 다음, 상기 실리콘 질화막을 증착하고 수소화 열처리를 실시하거나, 또는 (2) 상기 실리콘산화막(SiO2) 및 실리콘질화막(SiNx)을 차례로 형성하고 나서 이들 막을 열처리하여 형성한다. 여기서, (2)방법으로 보호막(221)을 형성할 경우, 1회의 열처리를 통해 상기 실리콘산화막(SiO2)의 활성화 및 실리콘질화막(SiNx)의 수소화를 동시에 진행할 수 있다. As shown in FIG. 5G, a
한편, 상기 보호막(221)으로 단일의 실리콘질화막(SiNx)을 이용할 수 있다. 이와 같이, 본 발명에서는 상기 보호막(221)으로 실리콘질화막(SiNx)을 포함한 구조를 채택한다. 이때, 상기 실리콘질화막(SiNx)은 수소화에 기여할 수 있는 수소 소오스 역할을 한다. Meanwhile, a single silicon nitride film (SiNx) may be used as the
그러나, 상술한 바와 같이, 상기 보호막으로 실리콘산화막(SiO2)/ 실리콘질화막(SiNx) 구조 또는 단일의 실리콘질화막(SiNx)구조를 채택할 경우, 실리콘질화막(SiNx)은 유전상수가 6.5 ~7.0으로서 유전상수가 3.9인 실리콘 산화막(SiO2)과 비교하여 동일 적층 두께에 대해 단위면적당 커패시턴스가 크다. 따라서, 상기 보호막의 상부 및 하부에 각각 배열된 게이트라인과 데이터라인 간에 전기적 영향이 커져 신호 딜레이가 증가하게 된다. 이로써, 고속 동작이나 고해상도 구현 관점에서 문제가 될 수 있다.However, as described above, when the silicon oxide film (SiO 2) / silicon nitride film (SiN x) structure or a single silicon nitride film (SiN x) structure is adopted as the passivation layer, the silicon nitride film (SiN x) has a dielectric constant of 6.5 to 7.0 and the dielectric constant. The capacitance per unit area is larger for the same stacking thickness as compared to the silicon oxide film (SiO 2) having a constant of 3.9. Accordingly, the electrical delay between the gate lines and the data lines arranged on the upper and lower portions of the passivation layer is increased, thereby increasing the signal delay. This can be problematic in view of high speed operation or high resolution implementation.
이러한 문제점을 보완하기 위해, 상기 보호막(221)으로 상기 실리콘 질화막(SiNx) 위에 유전상수가 낮은 실리콘산화막(SiO2)을 적층한 실리콘산화막(SiO2)/실리콘질화막(SiNx)/실리콘산화막(SiO2)의 3중 구조를 채택할 수 있다. 이와 같이, 보호막(221)으로 실리콘산화막(SiO2)/실리콘질화막(SiNx)/실리콘산화막(SiO2)의 3중 구조를 채택할 경우, 실리콘산화막(SiO2)/실리콘질화막(SiNx)구조 또는 실리콘질화막(SiNx)구조와 비교하여 동일 적층 두께에 대해 단위면적당 커패시턴스를 작게 할 수 있다. 이로써, 게이트라인과 데이터라인간에 전기적 영향이 줄어들게 되어 딜레이 요소를 줄일 수 있다. 그 결과, 고속동작이나 고해상도를 실현할 수 있다.In order to compensate for this problem, a silicon oxide film (SiO2) / silicon nitride film (SiNx) / silicon oxide film (SiO2) having a low dielectric constant silicon oxide film (SiO2) stacked on the silicon nitride film (SiNx) as the
이어, 별도의 마스크(미도시)를 이용하여 상기 보호막 및 게이트절연막을 식각하여 제1,제2,제3,제4,제5 및 제 6콘택홀(221H1)(221H2)(221H3)(221H4) (221H5) (221H6)을 형성한다. 상기 제 1콘택홀(221H1)과 제 2콘택홀(221H2)은 상기 화소부 소오스영역(205P1S) 및 화소부 드레인영역(205P1D)을 노출한다. 여기서, 상기 제 2콘택홀(221H2)은 상기 화소부 드레인영역(205P1D) 뿐만 아니라 상기 스토리지전극(209P)의 일부위도 함께 노출하도록 패터닝된다. 상기 제 3콘택홀(221H3) 및 제 4콘택홀(221H4)은 상기 회로부 제 2소오스영역(205P2S) 및 회로부 제 2드레인영역(205P2D)을 노출한다. 상기 제 5콘택홀(221H5) 및 제 6콘택홀(221H6)은 상기 회로부 제 1소오스영역(205P3S) 및 회로부 제 1드레인영역(205P3D)을 노출한다. Subsequently, the passivation layer and the gate insulation layer are etched using a separate mask (not shown) to form first, second, third, fourth, fifth, and sixth contact holes 221H1, 221H2, 221H3, and 221H4. ) 221H5 and 221H6. The first contact hole 221H1 and the second contact hole 221H2 expose the pixel portion source region 205P1S and the pixel portion drain region 205P1D. The second contact hole 221H2 is patterned to expose not only the pixel portion drain region 205P1D but also a portion of the
다음, 상기 콘택홀들을 가진 기판 상에 제 2금속막을 형성한다. 상기 제 2금속막을 패터닝하여 화소부 n채널 TFT영역에 상기 제 1콘택홀(221H1) 및 제 2콘택홀(221H2)을 덮는 화소부 소오스전극(223S1) 및 화소부 드레인전극(223D1)을 형성한다. 상기 화소부 소오스전극(223S1) 및 화소부 드레인전극(223D1)이 형성되는 동안, 상기 회로부의 n채널 TFT영역에도 제 3콘택홀(221H3) 및 제 4콘택홀(221H4)을 덮는 회로부 제 2소오스전극(223S3) 및 회로부 제 2드레인전극(223D3)이 형성된다. 또한, 상기 회로부 p채널 TFT영역에도 상기 제 5콘택홀(221H5) 및 제 6콘택홀(221H6)을 덮는 회로부 제 1소오스전극(223S2) 및 회로부 제 1드레인전극(223S2)가 형성된다. Next, a second metal film is formed on the substrate having the contact holes. The second metal layer is patterned to form a pixel portion source electrode 223S1 and a pixel portion drain electrode 223D1 covering the first contact hole 221H1 and the second contact hole 221H2 in the pixel portion n-channel TFT region. . The circuit part second source covering the third contact hole 221H3 and the fourth contact hole 221H4 in the n-channel TFT region of the circuit part while the pixel part source electrode 223S1 and the pixel part drain electrode 223D1 are formed. The electrode 223S3 and the circuit portion second drain electrode 223D3 are formed. In addition, a circuit portion first source electrode 223S2 and a circuit portion first drain electrode 223S2 are formed in the circuit portion p-channel TFT region to cover the fifth contact hole 221H5 and the sixth contact hole 221H6.
이어, 상기 소오스전극들(223S1)(223S2)(223S3) 및 드레인전극들(223D1)(223D2)(223D3)을 가진 기판 상에 투명도전막을 형성한다. 상기 투명도전 막을 패터닝하여 상기 화소부 소오스전극(223S1)을 덮는 화소부 소오스전극패턴(225P1) 및 화소부 드레인전극(223D1)을 덮는 화소부 드레인전극패턴(225P2)을 형성한다. 여기서, 상기 화소부 드레인전극패턴(225P2)은, 도 4에 도시된 바와 같이, 상기 화소부 드레인전극(223D1)을 덮되, 화소영역 쪽으로 연장되도록 패터닝된다. 상기 화소부 드레인전극패턴(225P2)은 화소전극일 수 있다. 이와 동시에, 상기 회로부의 p채널 TFT영역 및 n채널 TFT영역에도 회로부 제 1, 제2소오스전극(223S2)(223S3)을 덮는 회로부 제 1, 제 2소오스전극패턴(225P5)(225P3)이 형성되고, 상기 회로부 제 1, 제2드레인전극(223D2)(223D3)을 덮는 회로부 제 1, 제 2드레인전극패턴(225P6)(225P4)이 형성된다.Subsequently, a transparent conductive film is formed on the substrate having the source electrodes 223S1, 223S2, 223S3 and drain electrodes 223D1, 223D2, and 223D3. The transparent conductive film is patterned to form a pixel portion source electrode pattern 225P1 covering the pixel portion source electrode 223S1 and a pixel portion drain electrode pattern 225P2 covering the pixel portion drain electrode 223D1. Here, the pixel portion drain electrode pattern 225P2 is patterned to cover the pixel portion drain electrode 223D1 and extend toward the pixel region, as shown in FIG. 4. The pixel portion drain electrode pattern 225P2 may be a pixel electrode. At the same time, circuit portion first and second source electrode patterns 225P5 and 225P3 are formed in the p-channel TFT region and the n-channel TFT region of the circuit portion to cover the circuit portion first and second source electrodes 223S2 and 223S3. In addition, the circuit part first and second drain electrode patterns 225P6 and 225P4 covering the circuit part first and second drain electrodes 223D2 and 223D3 are formed.
상술한 바와 같이, 본 발명에서는 회절 노광을 통해 활성층 및 스토리지전극을 형성하고(제 1마스크공정), 회로부 p채널 TFT영역에 회로부 제 2게이트전극 형성(제 2마스크 공정), 화소부에 화소부 게이트전극 및 공통라인 형성(제 3마스크 공정), 보호막에 콘택홀 형성공정(제 4마스크 공정), 소오스전극 및 드레인전극 형성(제 5마스크 공정), 및 소오스전극패턴 및 드레인전극패턴 형성(제 6마스크 공정)을 진행한다. 따라서, 이와같은 공정을 거쳐 고개구율 6마스크 CMOS 구조를 구현할 수 있다.As described above, in the present invention, the active layer and the storage electrode are formed by diffraction exposure (first mask process), the circuit part second gate electrode is formed in the circuit part p-channel TFT region (second mask process), and the pixel part is formed in the pixel part. Forming a gate electrode and a common line (third mask process), forming a contact hole in a protective film (fourth mask process), forming a source electrode and a drain electrode (fifth mask process), and forming a source electrode pattern and a drain electrode pattern (the first mask process) 6 mask process). Therefore, a high-aperture six-mask CMOS structure can be realized through such a process.
본 발명에 따르면, 회절노광 공정에 의해 하나의 마스크를 이용하여 활성층 및 스토리지전극을 형성한다. 따라서, 박막 트랜지스터 제조에 사용되는 마스크 수를 줄여 제조공정 및 비용을 절감시킬 수 있다. According to the present invention, an active layer and a storage electrode are formed by using a mask by a diffraction exposure process. Therefore, the number of masks used for manufacturing the thin film transistor can be reduced, thereby reducing the manufacturing process and cost.
본 발명에서는 활성층 상부에 절연막을 개재시켜 스토리지전극을 형성함으로써 상기 활성층이 손상되는 것을 방지하여 박막 트랜지스터의 전기적 특성이 향상된다. 또한, 개구율의 향상으로 휘도가 증가하는 효과를 기대할 수 있다.In the present invention, the storage electrode is formed through the insulating layer on the active layer to prevent the active layer from being damaged, thereby improving the electrical characteristics of the thin film transistor. In addition, the effect of increasing the luminance due to the improvement of the aperture ratio can be expected.
Claims (31)
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102006060734.1A DE102006060734B4 (en) | 2006-06-30 | 2006-12-21 | Liquid crystal display and method for its production |
US11/643,876 US7652727B2 (en) | 2006-06-30 | 2006-12-22 | Liquid crystal display and method for fabricating the same |
JP2006346783A JP4669834B2 (en) | 2006-06-30 | 2006-12-22 | Manufacturing method of liquid crystal display device |
TW095148776A TWI392941B (en) | 2006-06-30 | 2006-12-25 | Liquid crystal display and method for fabricating the same |
CN2006101722829A CN101097370B (en) | 2006-06-30 | 2006-12-30 | Liquid crystal display and method for fabricating the same |
US12/652,819 US8953110B2 (en) | 2006-06-30 | 2010-01-06 | Liquid crystal display and method for fabricating the same |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060061663 | 2006-06-30 | ||
KR20060061663 | 2006-06-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20080003179A KR20080003179A (en) | 2008-01-07 |
KR101331803B1 true KR101331803B1 (en) | 2013-11-25 |
Family
ID=39011288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060120219A KR101331803B1 (en) | 2006-06-30 | 2006-11-30 | Liquid crystal display and method for fabricating the same |
Country Status (3)
Country | Link |
---|---|
KR (1) | KR101331803B1 (en) |
CN (1) | CN101097370B (en) |
TW (1) | TWI392941B (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104793415A (en) * | 2014-01-17 | 2015-07-22 | 群创光电股份有限公司 | Thin film transistor substrate, display panel and display device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09160074A (en) * | 1995-12-13 | 1997-06-20 | Sharp Corp | Liquid crystal display device |
JPH10142636A (en) * | 1996-11-06 | 1998-05-29 | Semiconductor Energy Lab Co Ltd | Active matrix type display circuit |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0792500A (en) * | 1993-06-29 | 1995-04-07 | Toshiba Corp | Semiconductor device |
US8853696B1 (en) * | 1999-06-04 | 2014-10-07 | Semiconductor Energy Laboratory Co., Ltd. | Electro-optical device and electronic device |
TW490858B (en) * | 2001-04-26 | 2002-06-11 | Samsung Electronics Co Ltd | Polycrystalline thin film transistor for liquid crystal device(LCD) and method of manufacturing the same |
US20060061701A1 (en) * | 2004-09-22 | 2006-03-23 | Shih-Chang Chang | Pixel of a liquid crystal panel, method of fabricating the same and driving method thereof |
-
2006
- 2006-11-30 KR KR1020060120219A patent/KR101331803B1/en active IP Right Grant
- 2006-12-25 TW TW095148776A patent/TWI392941B/en not_active IP Right Cessation
- 2006-12-30 CN CN2006101722829A patent/CN101097370B/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09160074A (en) * | 1995-12-13 | 1997-06-20 | Sharp Corp | Liquid crystal display device |
JPH10142636A (en) * | 1996-11-06 | 1998-05-29 | Semiconductor Energy Lab Co Ltd | Active matrix type display circuit |
Also Published As
Publication number | Publication date |
---|---|
CN101097370A (en) | 2008-01-02 |
KR20080003179A (en) | 2008-01-07 |
CN101097370B (en) | 2010-05-19 |
TW200801751A (en) | 2008-01-01 |
TWI392941B (en) | 2013-04-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101250789B1 (en) | Method of fabricating liquid crystal display device | |
US8953110B2 (en) | Liquid crystal display and method for fabricating the same | |
US7804572B2 (en) | Liquid crystal display device and fabrication method thereof | |
KR101338106B1 (en) | Liquid crystal display and method for fabricating the same | |
US7633573B2 (en) | Liquid crystal display device and method of fabricating the same | |
US7602454B2 (en) | Liquid crystal display and method for fabricating the same | |
KR101338107B1 (en) | Method of fabricating liquid crystal display device | |
KR101331803B1 (en) | Liquid crystal display and method for fabricating the same | |
KR101338108B1 (en) | Method of fabricating liquid crystal display device | |
KR101224049B1 (en) | Method of fabricating liquid crystal display device | |
KR101266276B1 (en) | Method of fabricating liquid crystal display device | |
KR101266275B1 (en) | Method of fabricating liquid crystal display device | |
KR101301520B1 (en) | Method of fabricating liquid crystal display device | |
KR101358220B1 (en) | Method of fabricating liquid crystal display device | |
KR101250788B1 (en) | Method of fabricating liquid crystal display device | |
KR20090050445A (en) | Method for fabricating liquid crystal display |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20161012 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20171016 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20181015 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20191015 Year of fee payment: 7 |