[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR101243811B1 - 액정표시장치 및 이의 구동방법 - Google Patents

액정표시장치 및 이의 구동방법 Download PDF

Info

Publication number
KR101243811B1
KR101243811B1 KR1020060061462A KR20060061462A KR101243811B1 KR 101243811 B1 KR101243811 B1 KR 101243811B1 KR 1020060061462 A KR1020060061462 A KR 1020060061462A KR 20060061462 A KR20060061462 A KR 20060061462A KR 101243811 B1 KR101243811 B1 KR 101243811B1
Authority
KR
South Korea
Prior art keywords
data signal
polarity
data
polarity data
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020060061462A
Other languages
English (en)
Other versions
KR20080002569A (ko
Inventor
전민두
조남욱
윤수영
최승찬
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060061462A priority Critical patent/KR101243811B1/ko
Priority to GB0624690A priority patent/GB2439589B/en
Priority to CN200610162358XA priority patent/CN101097310B/zh
Priority to US11/646,271 priority patent/US8994631B2/en
Publication of KR20080002569A publication Critical patent/KR20080002569A/ko
Application granted granted Critical
Publication of KR101243811B1 publication Critical patent/KR101243811B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 2도트 인버젼 방식에 각 화소셀간의 휘도차를 방지할 수 있는 액정표시장치 및 이의 구동방법에 관한 것으로, 일방향으로 배열된 다수의 데이터 라인들; 상기 임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들; 화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호를 공급받아 출력하되, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 변조하여 출력하는 데이터 변조부; 및,상기 데이터 변조부로부터의 제 1 극성 및 제 2 극성 데이터 신호를 공급받아, 상기 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 데이터 구동부를 포함하는 것이다.
Figure R1020060061462
액정표시장치, 휘도, 화소셀, 2도트 인버젼

Description

액정표시장치 및 이의 구동방법{A liquid crystal display device and a method for driving the same}
도 1은 2도트 인버젼 방식을 설명하기 위한 도면
도 2는 2도트 인버젼 구동 방식의 문제점을 설명하기 위한 도면
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면
도 4는 도 3의 데이터 구동부로부터 출력되는 데이터 신호의 타이밍도
도 5는 도 3의 데이터 변조부의 블록 구성도
도 6a 내지 도 6e는 본 발명의 실시예에 따른 데이터 구동부의 동작을 설명하기 위한 도면
도 7은 데이터 변조부의 또 다른 블록구성을 나타낸 도면
도 8은 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면
*도면의 주요부에 대한 부호 설명
DL : 데이터 라인 GL : 게이트 라인
DD : 데이트 구동부 GD : 데이터 구동부
321 : 타이밍 컨트롤러 322 : 데이터 변조부
301 : 액정패널
본 발명은 액정표시장치에 관한 것으로, 특히 2도트 인버젼 방식에서 화소셀들간의 휘도편차를 줄일 수 있는 액정표시장치 및 이의 구동방법에 대한 것이다.
액정표시장치는 비디오신호에 따라 액정셀들의 광투과율을 조절하여 화상을 표시하게 된다. 액티브 매트릭스(Active Matrix) 타입의 액정표시장치는 액정셀마다 스위칭소자가 형성되어 동영상을 표시하기에 유리하다. 스위칭소자로는 주로 박막트랜지스터(Thin Film Transistor; 이하 "TFT"라 함)가 이용되고 있다.
액정표시장치는 액정셀에 충전되는 데이터의 극성을 주기적으로 반전시킴으로써 플리커와 잔상을 줄이기 위한 인버젼 방식으로 구동되고 있다. 인버젼 방식으로는 수직라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 라인 인버젼 방식, 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 컬럼 인버젼 방식, 수직라인 방향과 수평라인 방향에서 인접한 액정셀들간 데이터의 극성을 반전시키는 도트 인버젼 방식이 있다.
상기 도트 인버젼(dot inversion) 방식은, 수직방향으로 인접하는 화소셀에 각각 공급되는 데이터 신호의 극성이 상반됨과 아울러 수평방향으로 인접하는 화소셀에 각각 공급되는 데이터 신호의 극성이 상반된다. 그리고 그 데이터 신호의 극성은 매 프레임 기간마다 반전된다. 이러한 도트 인버젼 방식은 수직 및 수평방향 모두에서 플리커가 최소화되기 때문에 모니터나 텔레비전으로 상용화된 거의 모든 액정표시장치에 적용되고 있다.
그러나, 상기 도트 인버젼 방식은 매 수평주기마다 데이터 신호의 극성을 반전시켜야 하기 때문에, 소비전력이 크다는 단점을 갖는다.
이러한 문제점은 2도트 반전 방식으로 액정패널을 구동시킴으로써 해결할 수 있다.
도 1은 2도트 인버젼 방식을 설명하기 위한 도면이다.
2도트 인버젼 방식은, 도 1에 도시된 바와 같이, 수직방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 상반됨과 아울러 수평방향으로 인접하는 화소셀(PXL)에 각각 공급되는 데이터 신호의 극성이 2개의 화소셀(PXL) 단위로 상반된다. 그리고 그 데이터 신호의 극성은 매 프레임(Fn-1,Fn)마다 반전된다.
그러나, 이러한 2도트 인버젼 구동 방식은 다음과 같은 문제점을 갖는다.
도 2는 2도트 인버젼 구동 방식의 문제점을 설명하기 위한 도면이다.
2도트 인버젼 구동을 위해, 하나의 데이터 라인에는 도 2에 도시된 바와 같이 극성이 변화하는 데이터 신호가 공급된다.
즉, 제 1 및 제 2 기간(T1, T2)동안에 상기 데이터 라인에는 정극성의 데이터 신호(Vdata)가 공급되고, 제 3 및 제 4 기간(T3, T4)동안에 상기 데이터 라인에는 부극성의 데이터 신호(Vdata)가 공급되고, 그리고, 제 5 및 제 6 기간동안(T5, T6)에 상기 데이터 라인에는 정극성의 데이터 신호(Vdata)가 공급된다.
이때, 제 1 기간(T1)에 데이터 라인에 공급되는 데이터 신호(Vdata)가 정극성이고, 또한 제 2 기간(T2)에 상기 데이터 라인에 공급되는 데이터 신호(Vdata)가 정극성이므로 제 1 기간(T1)부터 제 2 기간(T2)동안 데이터 라인의 충전시간은 빠르다. 반면, 제 3 기간(T3)에는 데이터 신호(Vdata)가 부극성으로 변화되므로, 제 2 기간(T2)부터 제 3 기간(T3)동안 데이터 라인의 충전시간은 느리다.
이와 같이 각 데이터 라인이 정극성 데이터 신호(Vdata)에서 정극성 데이터 신호(Vdata)로 충전되거나, 또는 부극성 데이터 신호(Vdata)에서 부극성 데이터 신호(Vdata)로 충전될 경우에는 충전속도가 문제가 되지 않지만, 상기 데이터 라인이 정극성 데이터 신호(Vdata)에서 부극성 데이터 신호(Vdata)로 충전되거나, 또는 부극성 데이터 신호(Vdata)에서 정극성 데이터 신호(Vdata)로 충전될 경우에는 충전속도가 낮아지는 문제점이 발생된다. 이에 따라, 동일 데이터 라인에 접속된 화소셀(PXL)들 중 서로 다른 극성의 데이터 신호(Vdata)를 공급받는 화소셀(PXL)들간에 휘도편차가 발생한다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 서로 인접한 기간에 출력되는 서로 반대의 극성을 갖는 데이터 신호 중 어느 한 기간의 데이터 신호를 원 계조보다 더 높은 계조를 갖도록 변조시킴으로써, 휘도차이를 보상할 수 있는 액정표시장치 및 이의 구동방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치는, 일방향으로 배열된 다수의 데이터 라인들; 상기 임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들; 화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러; 상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호를 공급받아 출력하되, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 한 기간의 데이터 신호의 계조값을 변조하여 출력하는 데이터 변조부; 및, 상기 데이터 변조부로부터의 제 1 극성 및 제 2 극성 데이터 신호를 공급받아, 상기 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 데이터 구동부를 포함함을 그 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정표시장치의 구동방법은, 일방향으로 배열된 다수의 데이터 라인들; 상기 임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들; 화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러를 포함하는 액정표시장치의 구동방법에 있어서, 상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호들 중, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 한 기간의 데이터 신호의 계조값을 변조하는 단계; 및, 상기 변조된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 단계를 포함하여 이루어짐을 그 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치를 상세히 설명하면 다음과 같다.
도 3은 본 발명의 제 1 실시예에 따른 액정표시장치를 나타낸 도면이고, 도 4는 도 3의 데이터 구동부로부터 출력되는 데이터 신호의 타이밍도이다.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 3에 도시된 바와 같이, 다수의 게이트 라인(GL1 내지 GLm)들과 다수의 데이터 라인들(DL1 내지 DLn)이 교차하도록 배열된 액정패널(301)과, 상기 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 구동부(GD)와, 상기 데이터 라인(DL1 내지 DLn)들을 구동하기 위한 데이터 구동부(DD)와, 상기 게이트 구동부(GD) 및 상기 데이터 구동부(DD)의 동작을 제어하기 위한 타이밍 컨트롤러(321)와, 상기 타이밍 컨트롤러(321)로부터 제공되는 데이터 신호를 변조하여 상기 데이터 구동부(DD)에 공급하는 데이터 변조부(322)를 포함한다.
상기 서로 교차하는 게이트 라인들(GL1 내지 GLm)과 데이터 라인들(DL1 내지 DLn)에 의해 매트릭스 형태로 정의된 각 화소영역에는 화소셀(PXL)이 형성된다.
각 화소셀(PXL)은 자신의 좌측에 위치한 데이터 라인에 접속됨과 아울러, 자신의 하측에 위치한 게이트 라인에 접속된다.
도면에 도시하지 않았지만, 각 화소셀(PXL)은 박막트랜지스터, 화소전극, 및 공통전극을 포함한다.
상기 박막트랜지스터는 게이트 라인으로부터의 스캔펄스에 응답하여 데이터 라인으로부터의 데이터 신호를 화소전극에 공급한다.
상기 화소전극과 공통전극 사이에는 액정층이 형성된다.
상기 화소전극은 자신에게 공급된 데이터 신호와 상기 공통전극에 인가된 공통전압간의 차에 의해 발생되는 전계를 이용하여 상기 액정층의 광투과율을 조절함으로써, 화상을 표시한다.
상기 각 화소셀(PXL)은 보조용량 커패시터를 더 포함한다.
상기 보조용량 커패시터는 상기 화소전극에 공급된 데이터 신호를 다음 데이터 신호가 공급될 때까지 유지시키는 역할을 한다.
타이밍 컨트롤러(321)는 시스템(도시되지 않음)으로부터 공급되는 비디오 데이터 신호(RGB)를 데이터 변조부(322)를 통해 데이터 구동부(DD)에 공급함과 아울러, 수직/수평 동기신호(Vsync, Hsync)와 클럭신호(CLK)를 이용하여 게이트 구동부(GD)를 제어하기 위한 게이트 제어신호(GCS)와 데이터 구동부(DD)를 제어하기 위한 데이터 제어신호(DCS)를 발생한다.
데이터 제어신호(DCS)는 소스 스타트 펄스(Source Start Pulse : SSP), 소스 쉬프트 클럭(Source Shift Clock : SSC), 소스 출력신호(Source Output Enable : SOE), 극성제어신호(Polarity : POL) 등을 포함한다. 여기서, 극성제어신호(POL)는 비디오 데이터 신호(RGB)의 극성을 지시하는 신호이다. 게이트 제어신호(GCS)는 게이트 쉬프트 클럭(Gate Shift Clock : GSC), 게이트 출력신호(Gate Output Enable : GOE), 게이트스타트 펄스(Gate Start Pulse : GSP) 등을 포함한다.
상기 비디오 데이터 신호(RGB)는 정극성 데이터 신호 및 부극성 데이터 신호 를 포함한다. 상기 정극성 데이터 신호는 공통전압보다 높은 전압을 갖는 데이터 신호들을 의미하며, 상기 부극성 데이터 신호는 상기 공통전압보다 낮은 전압을 갖는 데이터 신호들을 의미한다.
상기 타이밍 컨트롤러(321)는 각 데이터 라인(DL1 내지 DLn)에 공급될 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력한다.
예를들어, 상기 타이밍 컨트롤러(321)는 연속하는 제 1 및 제 2 기간 각각마다 정극성의 데이터 신호를 출력하고, 다음 연속하는 제 3 및 제 4 기간 각각마다 부극성의 데이터 신호를 출력한다.
데이터 변조부(322)는 상기 타이밍 컨트롤러(321)로부터 출력된 순서대로 정극성 및 부극성 데이터 신호를 공급받는다. 이때, 상기 데이터 변조부(322)는 한 프레임 기간에 해당하는 데이터 신호들(정극성 및 부극성 데이터 신호들)을 공급받는다. 즉, 상기 데이터 변조부(322)는 도 3의 모든 화소셀(PXL)에 공급될 데이터 신호들을 공급받는다.
그리고, 상기 데이터 변조부(322)는 서로 인접한 기간에 하나의 데이터 라인에 출력될 정극성 데이터 신호와 부극성 데이터 신호 중, 어느 한 기간의 데이터 신호의 계조값을 변조한다. 즉, 원 데이터 신호의 전압을 변조한다.
다시말하면, 상기 데이터 변조부(322)는 상기 기간 중, 임의의 데이터 라인에 먼저 공급될 데이터 신호의 계조값을 그대로 유지시키고, 상기 임의의 데이터 라인에 이후에 공급될 데이터 신호의 계조값을 변조시킨다.
예를들어, 상기 제 1 데이터 라인(DL1)에 먼저 공급될 데이터 신호가 정극성 데이터 신호이고, 상기 제 1 데이터 라인(DL1)에 이후에 공급될 데이터 신호가 부극성 데이터 신호라면, 상기 데이터 변조부(322)는 상기 부극성 데이터 신호의 계조값을 변조시킨다.
이때, 상기 데이터 변조부(322)는 상기 부극성 데이터 신호를 원 계조값보다 더 높은 값(또는 낮은 값)을 갖도록 변조시킨다.
구체적으로, 상기 데이터 변조부(322)는 상기 계조값을 원 계조값보다 1 내지 10 단계 높은 계조값(또는 낮은 계조값)으로 변조시킨다.
상기 액정표시장치는 노멀리 화이트 모드(Normally white mode) 또는 노멀리 블랙 모드(Normally black mode)로 구동될 수 있다.
노멀리 화이트 모드의 액정표시장치는 최저의 계조값을 갖는 데이터 신호에 대하여 가장 밝은 화이트를 나타내며, 최고의 계조값을 갖는 데이터 신호에 대하여 가장 어두운 블랙을 나타낸다.
그리고, 노멀리 블랙 모드의 액정표시장치는 최고의 계조값을 갖는 데이터 신호에 대하여 가장 밝은 화이트를 나타내며, 최저의 계조값을 갖는 데이터 신호에 대하여 가장 어두운 블랙을 나타낸다.
노멀리 화이트 모드로 구동되는 액정표시장치일 경우, 상기 데이터 변조부(322)는 상기 부극성의 데이터 신호를 원 계조값(절대치의 계조값)보다 더 높은 계조값을 갖도록 변조시킨다.
노멀리 블랙 모드로 구동되는 액정표시장치일 경우, 상기 데이터 변조부(322)는 상기 부극성의 데이터 신호를 원 계조값(절대치의 계조값)보다 더 낮은 계조값을 갖도록 변조시킨다.
데이터 변조부(322)는 상기 변조된 데이터 신호와, 나머지 정극성 및 부극성 데이터 신호들을 재정렬하여 데이터 구둥부(DD)에 공급한다.
상기 데이터 구동부(DD)는 상기 데이터 변조부(322)로부터의 정극성 및 부극성 데이터 신호(변조된 데이터 신호를 포함하는 정극성 및 부극성 데이터 신호)를 공급받고, 상기 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 각 데이터 라인(DL1 내지 DLn)에 매 수평기간마다 공급한다.
이때, 상기 데이터 구동부(DD)는 매 수평기간마다 한 수평라인상에 배열된 화소셀들(PXL)에 해당하는 데이터 신호들을 상기 각 데이터 라인(DL1 내지 DLn)에 공급한다.
한편, 상기 데이터 구동부(DD)는, 도 4에 도시된 바와 같이, 서로 인접한 데이터 라인에 서로 다른 극성의 데이터 신호를 공급한다.
즉, 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)과 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 서로 다른 극성의 데이터 신호를 공급한다.
다시말하면, 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 상기 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하되, 상기 정극성 데이터 신호를 상기 부극성 데이터 신호보다 먼저 공급한다. 그리고, 상기 데이터 구동부(DD)는 상기 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하되, 상기 부극성 데이터 신호를 상기 정극성 데이터 신호보다 먼저 공급한다. 이에 따라, 동일 기간에 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)과 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 서로 다른 극성의 데이터 신호가 공급된다.
도 5는 도 3의 데이터 변조부의 블록 구성도이다.
상기 데이터 변조부(322)는, 도 5에 도시된 바와 같이, 상기 타이밍 컨트롤러(321)로부터 한 프레임 기간에 해당하는 다수의 정극성 및 부극성 데이터 신호들을 공급받아 저장하는 저장부(501)와, 상기 저장부(501)에 공급된 정극성 및 부극성 데이터 신호들 중, 서로 인접한 기간에 공급된 정극성 데이터 신호와 부극성 데이터 신호간의 계조값의 차이를 비교하는 비교부(502)와, 각 계조값의 차이에 따른 다수의 보정 계조값들이 저장된 룩업 테이블(504)과, 상기 비교부(502)로부터의 비교 결과에 근거하여 상기 룩업 테이블(504)로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 정극성 데이터 신호와 부극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 보정부(503)와, 상기 보정부(503)로부터의 보정된 데이터 신호와 상기 저장부(501)로부터의 정극성 및 부극성 데이터 신호를 정렬하고, 상기 정렬된 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 데이터 정렬부(505)를 포함한다.
상기 비교부(502)는 상기 저장부(501)에 공급된 데이터 신호들 중, 서로 인접한 기간에 출력되는 정극성 데이터 신호의 계조값과 부극성 데이터 신호의 계조 값의 차이를 산출하고, 이 산출된 값을 상기 보정부(503)에 공급한다.
상기 룩업 테이블(504)에는 각 정극성 데이터 신호의 계조값과 각 부극성 데이터 신호의 계조값간의 차이에 따라 미리 설정된 다수의 보정 계조값들이 저장되어 있다.
상기 보정부(503)는 상기 비교부(502)로부터의 산출된 값에 근거하여, 상기 룩업 테이블(504)로부터 보정 계조값을 읽어들이고, 그리고 이 읽어들인 보정 계조값을 이용하여 데이터 신호의 계조값을 변경한다.
예를들어, 상기 제 1 데이터 라인(DL1)에 먼저 공급될 데이터 신호가 정극성 데이터 신호이고, 상기 제 1 데이터 라인(DL1)에 이후에 공급될 데이터 신호가 부극성 데이터 신호라면, 상기 보정부(503)는 상기 부극성 데이터 신호의 원 계조값을 상기 보정 계조값으로 변경시킨다.
데이터 정렬부(505)는 상기 보정부(503)로부터의 보정된 데이터 신호와, 상기 저장부(501)로부터의 데이터 신호를 재정렬한다. 이후, 상기 데이터 정렬부(505)는, 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아가며 출력하고, 이들을 데이터 구동부(DD)에 공급한다.
상기 데이터 구동부(DD)는 상기 데이터 정렬부(505)로부터 공급된 데이터 신호를 아날로그로 변환하여 액정패널(301)의 각 데이터 라인(DL1 내지 DLn)에 공급한다. 이때, 상기 데이터 구동부(DD)는 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아가며 출력하여, 각 데이터 라인(DL1 내지 DLn)에 공급한다.
이와 같이, 상기 타이밍 컨트롤러(321)로부터 출력된 한 프레임의 비디오 데이터 신호(상기 정극성 및 부극성 데이터 신호들)는 상기 데이터 변조부(322)를 통해 보정된 값을 갖는 비디오 데이터 신호(RGB`_F)로 변조된다.
여기서, 상기 데이터 구동부(DD)가 상기 정극성 및 부극성 데이터 신호를 출력하는 동작을 상세히 설명하면 다음과 같다.
도 6a 내지 도 6e는 본 발명의 실시예에 따른 데이터 구동부의 동작을 설명하기 위한 도면이다.
제 1 기간(T1)의 동작을 설명하면 다음과 같다.
상기 제 1 기간(T1)에, 6a에 도시된 바와 같이, 게이트 구동부(GD)는 제 1 스캔펄스(Vout1)를 제 1 게이트 라인(GL1)에 공급하여 상기 제 1 게이트 라인(GL1)을 구동시킨다. 이에 따라, 상기 제 1 게이트 라인(GL1)에 접속된 각 화소셀(PXL)의 박막트랜지스터들이 모두 턴-온된다.
그리고, 상기 제 1 기간(T1)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 정극성 데이터 신호를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 부극성 데이터 신호를 공급한다.
그러면, 상기 제 1 게이트 라인(GL1)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)으로부터 정극성 데이터 신호를 공급받아 정극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 우수번째 데이터 라인(DL2, DL4, ..., DLn)으로부터 부극성 데이터 신호를 공급받아 부극성의 화상을 표시한다.
이어서, 제 2 기간(T2)의 동작을 설명하면 다음과 같다.
상기 제 2 기간(T2)에, 도 6b에 도시된 바와 같이, 게이트 구동부(GD)는 제 2 스캔펄스(Vout2)를 제 2 게이트 라인(GL2)에 공급하여 상기 제 2 게이트 라인(GL2)을 구동시킨다. 이에 따라, 상기 제 2 게이트 라인(GL2)에 접속된 각 화소셀(PXL)의 박막트랜지스터들이 모두 턴-온된다.
그리고, 상기 제 2 기간(T2)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 정극성 데이터 신호를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 부극성 데이터 신호를 공급한다.
그러면, 상기 제 2 게이트 라인(GL2)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)으로부터 정극성 데이터 신호를 공급받아 정극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 우수번째 데이터 라인(DL2, DL4, ..., DLn)으로부터 부극성의 데이터 신호를 공급받아 부극성의 화상을 표시한다.
다음으로, 제 3 기간(T3)의 동작을 설명하면 다음과 같다.
상기 제 3 기간(T3)에, 도 6c에 도시된 바와 같이, 게이트 구동부(GD)는 제 3 스캔펄스(Vout3)를 제 3 게이트 라인(GL3)에 공급하여 상기 제 3 게이트 라인(GL3)을 구동시킨다. 이에 따라, 상기 제 3 게이트 라인(GL3)에 접속된 각 화소셀(PXL)의 박막트랜지스터들이 모두 턴-온된다.
그리고, 상기 제 3 기간(T3)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 부극성 데이터 신호를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLn)에는 정극성 데이터 신호를 공급한다.
그러면, 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)은 정극성 데이터 신호에서 부극성 데이터 신호로 충전되고, 상기 우수번째 데이터 라인(DL2, DL4, ..., DLn)은 부극성 데이터 신호에서 정극성 데이터 신호로 충전된다.
이 제 3 기간(T3)에 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 공급된 부극성 데이터 신호는, 원 데이터 신호보다 더 높은 계조값을 갖는 데이터 신호이다.
또한, 상기 제 3 기간(T3)에 상기 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 공급된 정극성 데이터 신호는, 원 데이터 신호보다 더 높은 계조값을 갖는 데이터 신호이다.
따라서, 상기 제 3 게이트 라인(GL3)에 접속된 화소셀들(PXL)은 원 데이터 신호보다 더 높은 계조를 갖는 데이터 신호에 따른 화상을 표시한다.
이어서, 제 4 기간(T4)의 동작을 설명하면 다음과 같다.
상기 제 4 기간(T4)에, 도 6d에 도시된 바와 같이, 게이트 구동부(GD)는 제 4 스캔펄스(Vout4)를 제 4 게이트 라인(GL4)에 공급하여 상기 제 4 게이트 라인(GL4)을 구동시킨다. 이에 따라, 상기 제 4 게이트 라인(GL4)에 접속된 각 화소셀(PXL)의 박막트랜지스터들이 모두 턴-온된다.
그리고, 상기 제 4 기간(T4)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 부극성 데이터 신호를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 정극성 데이터 신호를 공급한다.
그러면, 상기 제 4 게이트 라인(GL2)에 접속된 화소셀(PXL)들 중 기수번째 화소셀(PXL)들은 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)으로부터 부극성 데이터 신호를 공급받아 부극성의 화상을 표시하고, 우수번째 화소셀(PXL)들은 우수번째 데이터 라인(DL2, DL4, ..., DLn)으로부터 정극성 데이터 신호를 공급받아 정극성의 화상을 표시한다.
다음으로, 제 5 기간(T5)의 동작을 설명하면 다음과 같다.
상기 제 5 기간(T5)에, 게이트 구동부(GD)는 도 6e에 도시된 바와 같이, 제 5 스캔펄스(Vout5)를 제 5 게이트 라인(GL5)에 공급하여 상기 제 5 게이트 라인(GL5)을 구동시킨다. 이에 따라, 상기 제 5 게이트 라인(GL5)에 접속된 각 화소셀(PXL)의 박막트랜지스터들이 모두 턴-온된다.
그리고, 상기 제 5 기간(T5)에 상기 데이터 구동부(DD)는 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 정극성 데이터 신호를 공급하고, 우수번째 데이터 라인(DL2, DL4, ..., DLn)에는 부극성 데이터 신호를 공급한다.
그러면, 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)은 부극성 데이터 신호에서 정극성 데이터 신호로 충전되고, 상기 우수번째 데이터 라인(DL2, DL4, ..., DLn)은 정극성 데이터 신호에서 부극성 데이터 신호로 충전된다.
이 제 5 기간(T5)에 상기 기수번째 데이터 라인(DL1, DL3, ..., DLn-1)에 공급된 정극성 데이터 신호는, 원 데이터 신호보다 더 높은 계조값을 갖는 데이터 신호이다.
또한, 상기 제 5 기간(T5)에 상기 우수번째 데이터 라인(DL2, DL4, ..., DLn)에 공급된 부극성 데이터 신호는, 원 데이터 신호보다 더 높은 계조값을 갖는 데이터 신호이다.
따라서, 상기 제 5 게이트 라인(GL5)에 접속된 화소셀들(PXL)은 원 데이터 신호보다 더 높은 계조를 갖는 데이터 신호에 따른 화상을 표시한다.
한편, 상기 데이터 변조부(322)는 다음과 같은 구조를 가질 수 도 있다.
도 7은 데이터 변조부의 또 다른 블록구성을 나타낸 도면이다.
상기 데이터 변조부(322)는, 도 7에 도시된 바와 같이, 타이밍 컨트롤러(321)로부터 한 프레임 기간에 해당하는 다수의 정극성 및 부극성 데이터 신호들을 공급받아 저장하는 저장부(701)와, 상기 저장부(701)에 저장된 모든 정극성 및 부극성 데이터 신호들의 계조값이 동일한지의 여부를 판단하는 판단부(702)와, 상기 정극성 및 부극성 데이터 신호들의 각 계조값이 저장된 룩업 테이블(704)과, 상기 판단부(702)로부터의 판단 결과에 근거하여 상기 룩업 테이블(704)로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 정극성 데이터 신호와 부극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 보정부(703)와, 상기 보정부(703)로부터의 보정된 데이터 신호와 상기 저장부(701)로부터의 정극성 및 부극성 데이터 신호를 정렬하고, 상기 정렬된 정극성 데이터 신호와 부극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 데이터 정렬부(705)를 포함한다.
상기와 같은 구성을 갖는 데이터 변조부(322)는, 한 프레임 기간동안 표현될 데이터 신호들이 모두 동일 게조값을 갖는지를 판단하고, 이 판단 결과에 따라 데 이터 신호를 변조할 것인지의 여부를 결정한다. 즉, 상기 데이터 변조부(322)는 상기 데이터 신호들이 모두 동일 계조값을 가질 경우, 서로 인접한 기간에 공급되는 정극성 및 부극성 데이터 신호들 중 어느 하나의 데이터 신호의 계조값을 변조시킨다.
도 8은 본 발명의 제 2 실시예에 따른 액정표시장치를 나타낸 도면이다.
본 발명의 제 2 실시예에 따른 액정표시장치는, 다수의 화소행들(HL1, HL2, HL3, HL4, ..., HLk)을 갖는 액정패널(222)과; 상기 다수의 화소행들(HL1 내지 HLk)과 교차하도록 배열된 다수의 데이터 라인(DL1 내지 DLn)들과; 상기 각 데이터 라인(DL1 내지 DLn)의 일측에 위치하도록 각 화소행(HL1 내지 HLk)에 형성되며, 상기 각 데이터 라인(DL1 내지 DLn)의 좌측에 각각 접속된 제 1 화소셀(PXL1)과; 상기 각 데이터 라인(DL1 내지 DLn)의 우측에 위치하도록 각 화소행(HL1 내지 HLk)에 형성되며, 상기 각 데이터 라인(DL1 내지 DLn)의 우측에 각각 접속된 제 2 화소셀(PXL2)과; 상기 각 화소행(HL1 내지 HLk)마다 구비되며, 서로 다른 방향에서 스캔펄스를 공급받는 다수의 A게이트 라인들(AGL1 내지 AGLm) 및 B게이트 라인들(BGL1 내지 BGLm)과, 상기 A게이트 라인들(AGL1 내지 AGLm)을 구동하기 위한 제 1 게이트 구동부(GD1)와, 상기 B게이트 라인들(BGL1 내지 BGLm)을 구동하기 위한 제 2 게이트 구동부(GD2)와, 상기 데이터 라인(DL1 내지 DLn)들을 구동하기 위한 데이터 구동부(DD)와, 상기 제 1 및 제 2 게이트 구동부(GD1, GD2)와 상기 데이터 구동부(DD)의 동작을 제어하기 위한 타이밍 컨트롤러(321)와, 상기 타이밍 컨트롤러(321)로부터 제공되는 데이터 신호를 변조하여 상기 데이터 구동부(DD)에 공급하 는 데이터 변조부(322)를 포함한다.
상기 각 A게이트 라인(AGL1 내지 AGLm)은 상기 각 화소행(HL1 내지 HLk)의 상측에 구비되는 바, 이 A게이트 라인들(AGL1 내지 AGLm)은 상기 액정패널(222)의 좌측에 위치한 제 1 게이트 구동부(GD1)에 의해 구동된다. 그리고, 상기 각 B게이트 라인들(BGL1 내지 BGLm)은 상기 각 화소행(HL1 내지 HLk)의 하측에 구비되는 바, 이 B게이트 라인들(BGL1 내지 BGLm)은 상기 액정패널(301)의 우측에 위치한 제 2 게이트 구동부(GD2)에 의해 구동된다.
각 화소행(HL1 내지 HLk)의 제 1 화소셀(PXL1)들은 A게이트 라인(AGL1 내지 AGLm)에 공통으로 접속되며, 각 화소행(HL1 내지 HLk)의 제 2 화소셀(PXL2)들은 B게이트 라인(BGL1 내지 BGLm)에 공통으로 접속된다.
상기 A게이트 라인들(AGL1 내지 AGLm)은 제 1 A게이트 라인(AGL1)부터 제 m A게이트 라인(AGLm)까지 순차적으로 구동되며, 상기 B게이트 라인들(BGL1 내지 BGLm)은 제 1 B게이트 라인(BGL1)부터 제 m B게이트 라인(BGLm)까지 순차적으로 구동된다. 이때, 상기 A게이트 라인(AGL1 내지 AGLm)과 B게이트 라인(BGL1 내지 BGLm)은 서로 번갈아 가며 구동된다.
이에 따라, 하나의 화소행을 따라 배열된 화소셀들(PXL1, PXL2)에 있어서, 상기 A게이트 라인(AGL1 내지 AGLm)에 접속된 제 1 화소셀들(PXL1)이 먼저 데이터 신호를 공급받고, 상기 B게이트 라인(BGL1 내지 BGLm)에 접속된 제 2 화소셀들(PXL2)이 이후에 데이터 신호를 공급받는다.
여기서, 각 데이터 라인(DL1 내지 DLn)에는 상술한 바와 같이, 정극성 데이 터 신호와 부극성 데이터 신호가 적어도 두 기간씩 번갈아 가며 공급된다. 따라서, 하나의 데이터 라인에 있어서, 상기 데이터 라인의 좌측에 접속된 제 1 화소셀(PXL1)과 상기 데이터 라인의 우측에 접속된 제 2 화소셀은 동일한 극성의 데이터 신호를 공급받는다.
그리고, 서로 인접한 데이터 라인에는 서로 반대의 극성을 갖는 데이터 신호가 공급됨에 따라, 서로 인접한 데이터 라인에 접속된 각 화소셀(PXL1, PXL2)은 서로 다른 극성의 데이터 신호를 공급받는다.
상기 데이터 변조부(322)는 제 1 실시예에서 설명한 데이터 변조부(322)와 동일하다. 즉, 상기 데이터 변조부(322)는 서로 인접한 기간에 데이터 라인에 공급될 정극성 데이터 신호 및 부극성 데이터 신호들 중, 어느 하나의 데이터 신호의 계조값을 변조시킨다.
따라서, 서로 다른 화소행에 위치하며, 하나의 데이터 라인에 공통으로 접속된 제 1 및 제 2 화소셀(PXL1, PXL2)간의 휘도편차가 방지된다.
예를들어, 제 1 화소행(HLK1)에 위치하며 제 1 데이터 라인(DL1)의 우측에 접속된 제 2 화소셀(PXL2)과, 제 2 화소행(HLK2)에 위치하며 상기 제 1 데이터 라인(DL1)의 좌측에 접속된 제 1 화소셀(PXL1)간의 휘도편차가 방지된다. 즉, 상기 제 2 화소행(HLK2)에 위치하며 상기 제 1 데이터 라인(DL1)의 좌측에 접속된 제 1 화소셀(PXL1)은 변조된 데이터 신호를 공급받는다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변 형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
이상에서 설명한 바와 같은 본 발명에 따른 액정표시장치 및 이의 구동방법에는 다음과 같은 효과가 있다.
본 발명에 따른 액정표시장치는 서로 인접한 기간에 데이터 라인에 공급될 정극성 및 부극성 데이터 신호 중, 어느 하나의 데이터 신호의 계조값을 변조시킴으로써 각 화소셀간의 휘도차를 방지할 수 있다.

Claims (18)

  1. 일방향으로 배열된 다수의 데이터 라인들;
    임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들;
    화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호를 공급받아 출력하되, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 변조하여 출력하는 데이터 변조부; 및,
    상기 데이터 변조부로부터의 제 1 극성 및 제 2 극성 데이터 신호를 공급받아, 상기 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 데이터 구동부를 포함하며;
    상기 데이터 변조부는,
    상기 타이밍 컨트롤러로부터 한 프레임 기간에 해당하는 다수의 제 1 극성 및 제 2 극성 데이터 신호들을 공급받아 저장하는 저장부;
    상기 저장부에 공급된 제 1 극성 및 제 2 극성 데이터 신호들 중, 서로 인접한 기간에 공급된 제 1 극성 데이터 신호 및 제 2 극성 데이터 신호간의 계조값의 차이를 비교하는 비교부;
    상기 각 계조값의 차이에 따른 다수의 보정 계조값들이 저장된 룩업 테이블;
    상기 비교부로부터의 비교 결과에 근거하여 상기 룩업 테이블로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 보정부; 및,
    상기 보정부로부터의 보정된 데이터 신호와 상기 저장부로부터의 제 1 및 제 2 극성 데이터 신호를 정렬하고, 상기 정렬된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 데이터 정렬부를 포함함을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 데이터 변조부는,
    서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신 호 중, 상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을 변조하는 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 데이터 변조부는,
    상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을, 상기 데이터 신호의 원 계조값보다 더 높게 변조시키는 것을 특징으로 하는 액정표시장치.
  4. 제 3 항에 있어서,
    상기 데이터 변조부는, 상기 계조값을 원 계조값보다 1 내지 10 단계 높은 계조값으로 변조시키는 것을 특징으로 하는 액정표시장치.
  5. 제 2 항에 있어서,
    상기 데이터 변조부는,
    상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을, 상기 데이터 신호의 원 계조값보다 더 낮게 변조시키는 것을 특징으로 하는 액정표시장치.
  6. 제 5 항에 있어서,
    상기 데이터 변조부는, 상기 계조값을 원 계조값보다 1 내지 10 단계 낮은 계조값으로 변조시키는 것을 특징으로 하는 액정표시장치.
  7. 삭제
  8. 일방향으로 배열된 다수의 데이터 라인들;
    임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들;
    화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러;
    상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호를 공급받아 출력하되, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 변조하여 출력하는 데이터 변조부; 및,
    상기 데이터 변조부로부터의 제 1 극성 및 제 2 극성 데이터 신호를 공급받아, 상기 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 데이터 구동부를 포함하며;
    상기 데이터 변조부는,
    상기 타이밍 컨트롤러로부터 한 프레임 기간에 해당하는 다수의 제 1 극성 및 제 2 극성 데이터 신호들을 공급받아 저장하는 저장부;
    상기 저장부에 저장된 모든 제 1 극성 및 제 2 극성 데이터 신호들의 계조값이 동일한지의 여부를 판단하는 판단부;
    상기 제 1 및 제 2 극성 데이터 신호들의 각 계조값이 저장된 룩업 테이블;
    상기 판단부로부터의 판단 결과에 근거하여 상기 룩업 테이블로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 보정부; 및,
    상기 보정부로부터의 보정된 데이터 신호와 상기 저장부로부터의 제 1 및 제 2 극성 데이터 신호를 정렬하고, 상기 정렬된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 데이터 정렬부를 포함함을 특징으로 하는 액정표시장치.
  9. 제 1 항에 있어서,
    상기 임의의 데이터 라인의 타측에 공통으로 접속되며, 각 제 2 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 2 화소셀들을 더 포함하며;
    상기 제 1 화소셀과 제 2 화소셀이 번갈아가며 구동되는 것을 특징으로 하는 액정표시장치.
  10. 제 1 항에 있어서,
    상기 데이터 구동부는,
    기수번째 데이터 라인에 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하며; 그리고,
    상기 매 기간마다 우수번째 데이터 라인에, 상기 기수번째 데이터 라인에 공급된 데이터 신호와 반대의 극성을 갖는 데이터 신호를 공급하는 것을 특징으로 하는 액정표시장치.
  11. 일방향으로 배열된 다수의 데이터 라인들; 임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들; 화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러를 포함하는 액정표시장치의 구동방법에 있어서,
    상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호들 중, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 변조하는 단계; 및,
    상기 변조된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 단계를 포함하며;
    상기 데이터 신호를 변조하는 단계는,
    상기 타이밍 컨트롤러로부터 한 프레임 기간에 해당하는 다수의 제 1 극성 및 제 2 극성 데이터 신호들을 공급받아 저장하는 단계;
    상기 저장된 제 1 극성 및 제 2 극성 데이터 신호들 중, 서로 인접한 기간에 공급된 제 1 극성 데이터 신호 및 제 2 극성 데이터 신호간의 계조값의 차이를 비교하는 단계;
    상기 비교 결과에 근거하여 룩업 테이블로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 단계; 및,
    상기 보정된 데이터 신호와 상기 저장된 제 1 및 제 2 극성 데이터 신호를 정렬하고, 상기 정렬된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 단계를 포함함을 특징으로 하는 액정표시장치의 구동방법.
  12. 제 11 항에 있어서,
    상기 데이터 신호를 변조하는 단계는,
    서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중, 상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을 변조하는 것을 특징으로 하는 액정표시장치의 구동방법.
  13. 제 12 항에 있어서,
    상기 데이터 신호를 변조하는 단계는,
    상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을, 상기 데이터 신호의 원 계조값보다 더 높게 변조시키는 것을 특징으로 하는 액정표시장치의 구동방법.
  14. 제 13 항에 있어서,
    상기 데이터 신호를 변조하는 단계는,
    상기 계조값을 원 계조값보다 1 내지 10 단계 높은 계조값으로 변조시키는 것을 특징으로 하는 액정표시장치의 구동방법.
  15. 제 12 항에 있어서,
    상기 데이터 신호를 변조하는 단계는,
    상기 임의의 데이터 라인에 시간적으로 이후에 공급될 데이터 신호의 계조값을, 상기 데이터 신호의 원 계조값보다 더 낮게 변조시키는 것을 특징으로 하는 액정표시장치의 구동방법.
  16. 제 15 항에 있어서,
    상기 데이터 신호를 변조하는 단계는,
    상기 계조값을 원 계조값보다 1 내지 10 단계 낮은 계조값으로 변조시키는 것을 특징으로 하는 액정표시장치의 구동방법.
  17. 삭제
  18. 일방향으로 배열된 다수의 데이터 라인들; 임의의 데이터 라인의 일측에 공통으로 접속되며, 각 제 1 게이트 라인으로부터 매 기간마다 출력되는 게이트 신호에 따라 순차적으로 구동되는 다수의 제 1 화소셀들; 화상을 표시하기 위한 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 타이밍 컨트롤러를 포함하는 액정표시장치의 구동방법에 있어서,
    상기 타이밍 컨트롤러로부터의 제 1 및 제 2 극성 데이터 신호들 중, 서로 인접한 기간에 공급되는 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 변조하는 단계; 및,
    상기 변조된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하여 상기 임의의 데이터 라인에 상기 매 기간마다 공급하는 단계를 포함하며;
    상기 데이터 신호를 변조하는 단계는,
    상기 타이밍 컨트롤러로부터 한 프레임 기간에 해당하는 다수의 제 1 극성 및 제 2 극성 데이터 신호들을 공급받아 저장하는 단계;
    상기 저장된 모든 제 1 극성 및 제 2 극성 데이터 신호들의 계조값이 동일한지의 여부를 판단하는 단계;
    상기 판단 결과에 근거하여 룩업 테이블로부터의 해당 계조값을 선택하고, 이 선택된 계조값을 이용하여 상기 서로 인접한 기간에 공급된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호 중 어느 하나의 데이터 신호의 계조값을 보정하는 단계; 및,
    상기 보정된 데이터 신호와 상기 저장된 제 1 및 제 2 극성 데이터 신호를 정렬하고, 상기 정렬된 제 1 극성 데이터 신호와 제 2 극성 데이터 신호를 적어도 두 기간씩 번갈아 가며 출력하는 단계를 포함함을 특징으로 하는 액정표시장치의 구동방법.
KR1020060061462A 2006-06-30 2006-06-30 액정표시장치 및 이의 구동방법 Active KR101243811B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060061462A KR101243811B1 (ko) 2006-06-30 2006-06-30 액정표시장치 및 이의 구동방법
GB0624690A GB2439589B (en) 2006-06-30 2006-12-11 Liquid crystal display device and method for driving the same
CN200610162358XA CN101097310B (zh) 2006-06-30 2006-12-14 液晶显示器件及其驱动方法
US11/646,271 US8994631B2 (en) 2006-06-30 2006-12-28 Liquid crystal display device and method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060061462A KR101243811B1 (ko) 2006-06-30 2006-06-30 액정표시장치 및 이의 구동방법

Publications (2)

Publication Number Publication Date
KR20080002569A KR20080002569A (ko) 2008-01-04
KR101243811B1 true KR101243811B1 (ko) 2013-03-18

Family

ID=37711911

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060061462A Active KR101243811B1 (ko) 2006-06-30 2006-06-30 액정표시장치 및 이의 구동방법

Country Status (4)

Country Link
US (1) US8994631B2 (ko)
KR (1) KR101243811B1 (ko)
CN (1) CN101097310B (ko)
GB (1) GB2439589B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10909939B2 (en) 2018-10-01 2021-02-02 Samsung Display Co., Ltd. Display device including data line alternately connected to adjacent pixel columns

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200828226A (en) * 2006-12-29 2008-07-01 Innolux Display Corp Liquid crystal display and driving method thereof
KR101224459B1 (ko) * 2007-06-28 2013-01-22 엘지디스플레이 주식회사 액정표시장치
US20090179879A1 (en) * 2008-01-10 2009-07-16 Seiko Epson Corporation Display device, method of driving display device, and electronic apparatus
KR101441390B1 (ko) * 2008-02-26 2014-09-17 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
KR101354272B1 (ko) * 2008-11-28 2014-01-24 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법
KR101341906B1 (ko) * 2008-12-23 2013-12-13 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
TWI414865B (zh) * 2009-03-06 2013-11-11 Au Optronics Corp 具多點反轉之液晶顯示器
CN101826300A (zh) * 2010-03-30 2010-09-08 汕头超声显示器(二厂)有限公司 一种有源显示器件及其驱动方法
TWI416497B (zh) * 2010-12-28 2013-11-21 Au Optronics Corp 液晶顯示裝置之驅動方法及其相關裝置
KR101819943B1 (ko) * 2011-05-18 2018-03-02 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
CN102629456A (zh) * 2011-08-22 2012-08-08 北京京东方光电科技有限公司 一种tft-lcd显示屏及其驱动电路与驱动方法
KR20130109814A (ko) 2012-03-28 2013-10-08 삼성디스플레이 주식회사 액정 표시 장치 및 그것의 구동 방법
EP2889868A1 (en) * 2012-08-24 2015-07-01 Sharp Kabushiki Kaisha Liquid crystal display device and method for driving same
WO2014054331A1 (ja) * 2012-10-02 2014-04-10 シャープ株式会社 液晶表示装置およびその駆動方法
CN103926775A (zh) * 2013-07-12 2014-07-16 上海天马微电子有限公司 显示面板和显示器
KR20150049323A (ko) * 2013-10-30 2015-05-08 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102196912B1 (ko) * 2014-02-13 2020-12-31 삼성디스플레이 주식회사 표시장치 및 그 구동방법
TWI595472B (zh) 2014-06-23 2017-08-11 友達光電股份有限公司 顯示面板
TWI546786B (zh) * 2014-08-22 2016-08-21 友達光電股份有限公司 顯示面板
JP6469724B2 (ja) * 2014-12-08 2019-02-13 シャープ株式会社 制御装置、表示装置、および表示装置の制御方法
KR20160083325A (ko) * 2014-12-30 2016-07-12 삼성디스플레이 주식회사 표시 장치 및 그 데이터 처리 방법
CN105047170B (zh) * 2015-09-09 2017-08-25 深圳市华星光电技术有限公司 驱动装置及液晶显示装置
KR20170088011A (ko) * 2016-01-21 2017-08-01 삼성디스플레이 주식회사 표시 장치
KR102548836B1 (ko) * 2016-02-25 2023-07-03 삼성디스플레이 주식회사 표시 장치
US10438540B2 (en) * 2017-06-20 2019-10-08 Apple Inc. Control circuitry for electronic device displays
CN109785803B (zh) * 2017-11-13 2021-04-09 咸阳彩虹光电科技有限公司 一种显示方法、显示单元及显示器
KR102802191B1 (ko) * 2020-09-17 2025-04-30 삼성전자주식회사 소스 드라이버, 이를 포함하는 디스플레이 장치 및 소스 드라이버의 동작 방법
CN113571025A (zh) * 2021-07-29 2021-10-29 惠科股份有限公司 显示面板的驱动方法、电路和显示装置
TWI804140B (zh) * 2021-12-29 2023-06-01 聯詠科技股份有限公司 時序控制電路及時序控制電路的操作方法
US11823637B2 (en) 2021-12-29 2023-11-21 Novatek Microelectronics Corp. Timing control circuit and operation method thereof
CN117409694A (zh) * 2022-07-13 2024-01-16 群创光电股份有限公司 显示设备以及用于显示设备的控制方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980019206A (ko) * 1996-08-30 1998-06-05 가네꼬 히사시 액티브 매트릭스형 액정표시장치(active metrix liquid crystal display)
KR20030091303A (ko) * 2002-05-27 2003-12-03 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100751172B1 (ko) * 2000-12-29 2007-08-22 엘지.필립스 엘시디 주식회사 2-도트 인버젼 방식 액정 패널 구동 방법 및 그 장치
KR20030084020A (ko) * 2002-04-24 2003-11-01 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
KR101032948B1 (ko) * 2004-04-19 2011-05-09 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
JP2005352315A (ja) * 2004-06-11 2005-12-22 Seiko Epson Corp 電気光学装置用駆動回路及び電気光学装置用駆動方法、並びに、電気光学装置及び電子機器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980019206A (ko) * 1996-08-30 1998-06-05 가네꼬 히사시 액티브 매트릭스형 액정표시장치(active metrix liquid crystal display)
KR20030091303A (ko) * 2002-05-27 2003-12-03 삼성전자주식회사 액정 표시 장치 및 그 구동 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10909939B2 (en) 2018-10-01 2021-02-02 Samsung Display Co., Ltd. Display device including data line alternately connected to adjacent pixel columns

Also Published As

Publication number Publication date
GB2439589B (en) 2008-12-10
GB2439589A (en) 2008-01-02
KR20080002569A (ko) 2008-01-04
US8994631B2 (en) 2015-03-31
GB0624690D0 (en) 2007-01-17
US20080001889A1 (en) 2008-01-03
CN101097310A (zh) 2008-01-02
CN101097310B (zh) 2010-07-14

Similar Documents

Publication Publication Date Title
KR101243811B1 (ko) 액정표시장치 및 이의 구동방법
KR101132051B1 (ko) 액정표시장치
KR102080876B1 (ko) 표시 장치 및 그 구동 방법
US9978302B2 (en) Liquid crystal display
WO2013069515A1 (ja) 表示装置およびその駆動方法
KR102070218B1 (ko) 표시 장치 및 그 구동 방법
KR20150047965A (ko) 액정 표시 장치 및 그 구동 방법
US10062332B2 (en) Display apparatus and a method of driving the same
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR102198250B1 (ko) 표시 장치 및 그것의 구동 방법
KR20120076059A (ko) 액정 표시 장치 및 그 구동 방법
KR20070120279A (ko) 액정표시장치와 그 구동방법
US20080224978A1 (en) Liquid crystal display and driving method thereof
US20070176878A1 (en) Liquid crystal display device and driving method thereof
KR20080017626A (ko) 액정표시장치
KR20090040740A (ko) 액정표시장치의 휘도 보상 장치 및 방법
KR20150076442A (ko) 액정표시장치
KR20150001413A (ko) 액정 표시 장치 및 그 구동 방법
KR101649233B1 (ko) Memc 칩을 이용한 액정표시장치의 데이타 처리 방법
KR101246571B1 (ko) 2도트 인버젼 방식의 액정표시장치
KR20070079103A (ko) 액정 표시 장치 및 그 구동 방법
KR20040043214A (ko) 액정표시장치의 구동장치 및 방법
KR20040019708A (ko) 2-도트 인버젼 액정표시장치 및 그 구동방법
KR101706233B1 (ko) 액정 표시장치 및 그의 구동방법
KR20170124870A (ko) 표시장치 및 이의 동작방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20060630

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20110622

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20060630

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20120802

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20130122

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20130308

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20130311

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 4

PR1001 Payment of annual fee

Payment date: 20160226

Start annual number: 4

End annual number: 4

FPAY Annual fee payment

Payment date: 20180213

Year of fee payment: 6

PR1001 Payment of annual fee

Payment date: 20180213

Start annual number: 6

End annual number: 6

FPAY Annual fee payment

Payment date: 20200219

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20200219

Start annual number: 8

End annual number: 8

PR1001 Payment of annual fee

Payment date: 20210215

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20230215

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20240215

Start annual number: 12

End annual number: 12

PR1001 Payment of annual fee

Payment date: 20250218

Start annual number: 13

End annual number: 13