[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR100767362B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR100767362B1
KR100767362B1 KR1020010012713A KR20010012713A KR100767362B1 KR 100767362 B1 KR100767362 B1 KR 100767362B1 KR 1020010012713 A KR1020010012713 A KR 1020010012713A KR 20010012713 A KR20010012713 A KR 20010012713A KR 100767362 B1 KR100767362 B1 KR 100767362B1
Authority
KR
South Korea
Prior art keywords
driving
signal
thin film
film transistor
gate
Prior art date
Application number
KR1020010012713A
Other languages
English (en)
Other versions
KR20020072724A (ko
Inventor
문승환
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020010012713A priority Critical patent/KR100767362B1/ko
Publication of KR20020072724A publication Critical patent/KR20020072724A/ko
Application granted granted Critical
Publication of KR100767362B1 publication Critical patent/KR100767362B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/136295Materials; Compositions; Manufacture processes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)

Abstract

본 발명은 구동 회로를 구동시키기 위한 구동 제어 신호를 전송하는 제어 신호 배선이 기판 위에 형성되는 구조를 가지는 액정 표시 장치에 관한 것으로, 게이트 듀얼 뱅크 구조하에서도 한 종류의 구동 IC를 채용할 수 있는 구조를 설계함으로써, 제조 공정을 단순화하기 위하여, 신호 전송 방향 단자와 전원 전압 또는 기준 전압을 연결하는 배선을 박막 트랜지스터 기판 위에 형성한다. 본 발명에 따른 액정 표시 장치에서는 박막 트랜지스터 기판 위에 박막 트랜지스터 기판을 구동하기 위한 구동 신호를 출력하되, 소정의 전원 전압에 연결되어 구동 신호의 출력 순서를 결정하는 신호 전송 방향 단자를 포함하는 구동 IC가 실장되어 있고, 전원 전압 및 기준 전압을 포함하는 전원 신호를 포함하는 제어 신호가 구동 IC에 입력되어 구동 IC의 구동을 제어한다. 그리고, 신호 전송 방향 단자에 연결되는 제1 전송선이 있고, 제1 전송선에 연결되는 제2 전송선이 전원 신호 중 적어도 하나의 전원 신호를 전송하고 있다.
구동 IC, 박막 트랜지스터 기판, 제어 신호선, 신호 전송 방향 단자

Description

액정 표시 장치 {LIQUID CRYSTAL DISPLAY}
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 개략도이고,
도 2는 도 1에 도시한 좌측 게이트용 TCP 주변부의 확대도이고,
도 3은 좌측 게이트용 TCP 주변부에서의 신호 전송선과 이에 연결되는 연결 배선의 단면 구조를 박막 트랜지스터의 단면 구조와 함께 나타낸 도면이고,
도 4는 도 1에 도시한 우측 게이트용 TCP 주변부의 확대도이다.
본 발명은 액정 표시 장치에 관한 것으로 특히, 구동 회로를 구동시키기 위한 구동 제어 신호를 전송하는 제어 신호 배선이 기판 위에 형성되는 구조를 가지는 액정 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중의 하나로서, 전기장을 생성하는 다수의 전극이 형성되어 있는 두 장의 기판과 두 기판 사이의 액정층, 각각의 기판의 바깥 면에 부착되어 빛을 편광시키는 두 장의 편광판으로 이루어지며, 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다. 이러한 액정 표시 장치의 한 기 판에는 박막 트랜지스터가 형성되어 있는데, 이는 전극에 인가되는 전압을 스위칭하는 역할을 한다.
박막 트랜지스터가 형성되는 기판의 중앙부에는 화면이 표시되는 표시 영역이 위치한다. 표시 영역에는 다수의 신호선, 즉 다수의 게이트선 및 데이터선이 교차하여 형성되어 있다. 게이트선과 데이터선의 교차로 정의되는 화소 영역에는 화소 전극이 형성되어 있으며, 박막 트랜지스터는 게이트선을 통하여 전달되는 게이트 신호에 따라 데이터선을 통하여 전달되는 데이터 신호를 제어하여 화소 전극으로 내보낸다.
표시 영역의 주변에는 게이트선과 데이터선에 각각 연결되어 있는 다수의 게이트 패드 및 데이터 패드가 형성되어 있으며, 이 패드들은 외부 구동 회로와 연결되어 외부로부터 게이트 신호 및 데이터 신호를 인가 받아 게이트선과 데이터선에 전달한다.
박막 트랜지스터 기판에는 데이터용 인쇄 회로 기판과 연결되어 전기적인 신호를 데이터 신호로 변환하여 데이터선에 출력하는 데이터 구동 IC가 실장되어 있다. 또한, 박막 트랜지스터 기판에는 게이트용 인쇄 회로 기판과 연결되어 전기적인 신호를 게이트 신호로 변환하여 게이트선에 출력하는 게이트 구동 IC가 실장되어 있다.
게이트 구동 IC의 구동을 제어하는 게이트 제어 신호는 데이터용 인쇄 회로 기판으로부터 나와 데이터용 인쇄 회로 기판과 게이트용 인쇄 회로 기판을 연결하는 FPC(Flexible Printed Connector)를 거쳐 게이트용 인쇄 회로 기판의 게이트 구 동 IC로 입력된다.
게이트 제어 신호를 전송하는 신호 배선을 박막 트랜지스터 기판 위에 형성함으로써, 데이터용 인쇄 회로 기판에서 나온 게이트 제어 신호가 박막 트랜지스터 기판을 통과하여 게이트 전송용 필름 위의 게이트 구동 IC로 입력될 수 있게 구성할 수 있는데, 이 경우, FPC와 게이트용 인쇄 회로 기판이 필요하지 않게 되는 장점이 있다.
이 때, 게이트 제어 신호는 박막 트랜지스터 기판에 장착된 각각의 게이트 구동 IC를 모두 통과하게 된다. 게이트 제어 신호는 첫 번째 게이트 구동 IC에 입력되어 IC의 구동을 제어한 후 출력되어 다시, 두 번째 게이트 구동 IC에 입력되는 방식으로 다수개의 게이트 구동 회로를 순차적으로 구동시킨다.
게이트 구동 IC에서 게이트 신호의 출력 순서는 쉬프트 레지스터(shift register)가 정하는 쉬프트(shift) 방향에 의하여 결정된다. 이 때, 쉬프트 레지스터의 신호 전송 방향 단자를 전원 전압(VDD) 혹은, 기준 전압(VSS)에 연결하느냐에 따라 게이트 구동 IC에서 게이트 신호의 출력 순서가 상하 방향 혹은 하상 방향이 된다.
예를 들어, 기판의 한측 부분에는 신호 전송 방향 단자가 전원 전압(VDD)에 연결되어 있는 형태의 게이트 구동 IC가 실장될 경우에는 게이트 구동 IC로부터 나오는 게이트 신호의 출력 순서는 기판을 기준으로 상하 방향이 된다. 그런데, 이러한 게이트 구동 IC를 기판의 다른 다른측 부분에 실장하는 경우에는 180도 회전시켜 실장하기 때문에 동일한 게이트 구동 IC로부터 나오는 게이트 신호의 출력 순 서는 기판을 기준으로 하상 방향이 된다. 이 경우에는 기판의 다른 측에 신호 전송 방향 단자가 기준 전압(VSS)에 연결되어 있는 형태의 게이트 구동 IC가 실장되어야 게이트 구동 IC로부터 나오는 게이트 신호의 출력 순서가 상하 방향이 된다.
이러한 이유로, 기판의 양측에서 게이트 신호를 출력하는 게이트 듀얼 뱅크(GATE DUEL BANK)의 구조의 액정 표시 장치에서는 두 종류의 게이트 구동 IC를 제작해야 하는데, 이 경우, 자재 관리 측면은 물론이고, 제조 공정이 복잡해지는 문제가 있다.
본 발명은 게이트 듀얼 뱅크 구조하에서도 한 종류의 구동 IC를 채용할 수 있는 구조를 설계함으로써, 제조 공정을 단순화할 수 있는 액정 표시 장치를 제공하고자 한다.
본 발명은 이러한 기술적 과제를 해결하기 위하여, 신호 전송 방향 단자와 전원 전압 또는 기준 전압을 연결하는 배선을 박막 트랜지스터 기판 위에 형성한다.
상세하게 본 발명에 따른 액정 표시 장치에서는 박막 트랜지스터 기판 위에 박막 트랜지스터 기판을 구동하기 위한 구동 신호를 출력하되, 소정의 전원 전압에 연결되어 구동 신호의 출력 순서를 결정하는 신호 전송 방향 단자를 포함하는 구동 IC가 실장되어 있고, 전원 전압 및 기준 전압을 포함하는 전원 신호를 포함하는 제어 신호가 구동 IC에 입력되어 구동 IC의 구동을 제어한다. 그리고, 신호 전송 방 향 단자에 연결되는 제1 전송선이 있고, 제1 전송선에 연결되는 제2 전송선이 전원 신호 중 적어도 하나의 전원 신호를 전송하고 있다.
여기서, 구동 IC는 박막 트랜지스터 기판 위에 실장될 수 있는데, TCP 또는 COG의 형태로 박막 트랜지스터 기판 위에 실장될 수 있으며, 구동 IC는 게이트 구동 IC 또는 데이터 구동 IC일 수 있다. 이 때, 제1 전송선과 제2 전송선은 연결 배선에 의하여 연결될 수 있는데, 제1 및 제2 전송선과 연결 배선은 서로 다른 배선용 도전 물질로 형성될 수 있다. 이 경우, 제1 및 제2 전송선은 박막 트랜지스터 기판에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 또는 화소 전극용 도전 물질로 형성될 수 있다.
또한, 본 발명에 따른 액정 표시 장치는 박막 트랜지스터 기판을 구동하기 위한 구동 신호를 출력하되, 소정의 전원 전압에 연결되어 구동 신호의 출력 순서를 결정하는 신호 전송 방향 단자를 포함하는 제1 및 제2 구동 IC가 박막 트랜지스터 기판의 박막 트랜지스터 기판의 양측 부분에 각각 실장되어 있다. 그리고, 전원 전압 및 기준 전압을 포함하는 전원 신호를 포함하는 제1 및 제2 제어 신호가 제1 및 제2 구동 IC에 입력되어 제1 및 제2 구동 IC의 구동을 제어한다. 제1 구동 IC의 신호 전송 방향 단자에 제1 전송선이 연결되어 있고, 제1 전송선에는 전원 신호 중 하나의 전압을 전송하는 제2 전송선이 연결되어 있다. 또한, 제2 구동 IC의 신호 전송 방향 단자에 제3 전송선이 연결되어 있고, 전원 신호 중 제2 전송선이 전송하는 전압을 제외한 다른 전압을 전송하는 제4 전송선이 제3 전송선에 연결되어 있다. 여기서, 제1 및 제2 구동 IC는 동일한 것이다.
제1 및 제2 구동 IC는 박막 트랜지스터 기판 위에 실장되는데, TCP 또는 COG의 형태로 박막 트랜지스터 기판 위에 실장될 수 있으며, 게이트 구동 IC 또는 데이터 구동 IC일 수 있다.
이 때, 제1 전송선과 제2 전송선은 제1 연결 배선에 의하여 연결되고, 제3 전송선과 제4 전송선은 제2 연결 배선에 의하여 연결될 수 있는데, 제1, 제2, 제3 및 제4 전송선과 제1 및 제2 연결 배선은 서로 다른 배선용 도전 물질로 형성되는 것이 바람직하다. 이 경우, 제1, 제2, 제3 및 제4 전송선은 박막 트랜지스터 기판에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 또는 화소 전극용 도전 물질로 형성될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명을 설명한다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치의 배치도이고, 도 2 및 도 3은 도 1에 도시한 좌측 게이트용 TCP (Tape Carrier Package) 주변부 및 우측 게이트용 TCP 주변부의 확대도이다.
박막 트랜지스터 기판(100)에는 가로 방향으로 배열되어 있는 게이트선(10) 다수개와 세로 방향으로 배열되어 있는 데이터선(20) 다수개가 교차하여 다수개의 화소 영역(도면 미표시)을 정의하고 있다. 화소 영역 각각에는 박막 트랜지스터(TFT)와 화소 전극(PE)이 형성되어 있다.
이러한 박막 트랜지스터 기판(100)의 상부에는 데이터선(20) 각각에 데이터 신호를 인가하기 위한 다수개의 데이터용 TCP(D1, D2, …, Dn-1, Dn)가 실장되어 있다. 데이터용 TCP((D1, D2, …, Dn-1, Dn)에는 데이터용 인쇄 회로 기판(200)과 박막 트랜지스터 기판(100)을 연결하는 데이터용 전송 필름(300) 위에 데이터 구동 IC(310)가 부착되어 있다.
박막 트랜지스터 기판(100)의 좌측 및 우측부에는 게이트선(10) 각각에 게이트 신호를 인가하기 위한 다수개의 게이트용 TCP(L1, D2, …, Lm, R1, R2, …, Rm)가 실장되어 있다. 게이트용 TCP(L1, D2, …, Lm, R1, R2, …, Rm)에는 박막 트랜지스터 기판(100)에 부착된 게이트용 전송 필름(400) 위에 게이트 구동 IC(410)가 부착되어 있다.
이러한 게이트용 전송 필름(400)과 박막 트랜지스터 기판(100)의 전기적 연결은 게이트용 전송 필름(400)에 형성된 전송선과 박막 트랜지스터 기판(100)에 형성된 전송선을 접촉하여 이루어진다. 데이터용 전송 필름(300)과 박막 트랜지스터 기판(100)의 전기적 연결도 이와 동일하다.
게이트 구동 IC(410)의 구동은 게이트 제어 신호에 의하여 제어된다. 게이트 제어 신호는 게이트 온 전압(Von), 게이트 오프 전압(Voff), 공통 전압(VCOM), 게이트 클락(CPV), 초기 수직 신호(START VERTICAL SIGNAL, STV), 라인 반전 신호(LINE REVERSE SIGNAL, RVS), 게이트 온 이너블(GATE ON ENABLE, OE)을 포함하는 각종 제어 신호와 기준 전압(VSS) 및 전원 전압(VDD) 등의 전원 신호를 포함한다.
본 발명의 실시예에서, 게이트 제어 신호는 데이터용 회로 기판(200)에서 나와 첫 번째 및 마지막번째 데이터용 TCP(D1, Dn)의 데이터용 전송 필름(300)을 거 쳐 박막 트랜지스터 기판(100)을 통과하여 기판의 상부에서부터 첫 번째 위치하는 좌측 및 우측 게이트용 TCP(L1, R1)의 게이트 구동 IC(410)에 각각 입력된다. 게이트 제어 신호는 첫 번째 좌측 및 우측 게이트 게이트용 TCP(L1, R1)의 게이트 구동 IC(410)를 구동시킨 후, 출력되어 다시 박막 트랜지스터 기판(100)을 경유하여 하부에 위치하는 두 번째 좌측 및 우측 게이트용 TCP(L2, R2)의 게이트 구동 IC(410)에 각각 입력된다. 이러한 방식으로 게이트 제어 신호가 게이트 구동 IC를 순차적으로 구동시킨다.
기판의 좌측에 위치하는 좌측 게이트용 TCP 주변부의 배선 구조는 도 2에 도시한 바와 같다. 게이트 온 전압(VON), 게이트 오프 전압(VOFF), …, 전원 전압(VDD), 기준 전압(VSS), 게이트 클락 신호(CLK), 게이트 온 이너블 신호(OE)가 게이트 구동 IC(410)에 입력되어 게이트 구동 IC(410)를 구동시킨 후, 게이트 구동 IC(410)로부터 출력된다.
이 때, 신호 전송 방향 단자(415)에 전원 전압(VDD)을 입력시켜 게이트 신호의 전송 방향이 전원 전압(VDD) 단자(413)에서 신호 전송 방향 단자(415)를 향하도록 설계한다. 이 경우, 박막 트랜지스터 기판(100)의 좌측 부분에 실장된 게이트 구동 IC(410)에서 나오는 게이트 신호의 출력 순서는 기판(100)을 기준으로 상하 방향이 된다.
본 발명의 실시예에서는 게이트 구동 IC(410)의 신호 전송 방향 단자(415)에 연결되는 전송선(103)과 전원 전압(VDD)를 전송하는 전송선(101)이 게이트 구동 IC(410)의 외부에서 연결되어 있다. 이들 전송선(101, 102)은 박막 트랜지스터 기 판(100) 위에서 제1 연결 배선(150)에 의하여 연결되어 있다.
이 때, 신호 전송 방향 단자(415)에 연결되는 전송선(110)과 전원 전압(VDD) 단자(413)에 연결되는 전송선(101)을 연결하는 제1 연결 배선(150)은 게이트 제어 신호를 전송하는 다른 전송선들(110)과는 절연되도록 형성되는 것이 바람직하다.
이 경우, 박막 트랜지스터 기판(100)에 형성된 게이트 제어 신호를 전송하는 전송선들(110)은 박막 트랜지스터 기판(100)에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 혹은, 화소 전극용 도전 물질로 형성될 수 있다. 이 때, 신호 전송 방향 단자(415)에 연결되는 전송선(103)과 전원 전압(VDD)을 전송하는 전송선(101)을 연결하는 제1 연결 배선(150)은 신호 전송선들(110)과는 다른 배선용 도전 물질로 형성되는 것이 바람직하다.
도 3은 좌측 게이트용 TCP 주변부의 신호 전송선과 제1 연결 배선의 단면 구조를 박막 트랜지스터(TFT)의 단면 구조와 함께 나타낸 도면이다. 신호 전송선을 게이트 배선용 도전 물질로 형성되고, 제1 연결 배선은 데이터 배선용 도전 물질로 형성된 경우를 예로 든 것이다.
우선, 박막 트랜지스터 부분(TFT)에는 절연 기판(1000)에 게이트 전극(10)이 형성되어 있고, 게이트 전극(10)을 덮는 게이트 절연막(12)이 형성되어 있다. 게이트 절연막(12) 위에는 반도체 패턴(13) 및 분리되어 있는 저항성 접촉층 패턴(14)이 형성되어 있다. 또한, 게이트 절연막(12) 위에는 저항성 접촉층 패턴(14)에 각각 연결되는 소스 전극(20) 및 드레인 전극(21)이 형성되어 있고, 보호막(22)이 이들을 덮고 있다. 보호막(22)에는 드레인 전극(21)을 드러내는 접촉 구멍이 형성되어 있고, 화소 전극(PE)이 이 접촉 구멍을 통하여 드레인 전극(21)에 연결되어 있다.
이러한 박막 트랜지스터 부분(TFT)에 대응하여, 박막 트랜지스터 기판의 좌측 게이트용 TCP 주변에 위치하는 신호 전송선들의 단면 구조는 다음과 같다.
동일한 절연 기판(1000) 위에 게이트 전극(10) 즉, 게이트 배선을 형성하는데 사용되는 도전 물질로 이루어진 신호 전송선들(110)이 형성되어 있다. 신호 전송선들(110)은 전원 전압(VDD)를 전송하는 신호 전송선(101), 기준 전압(VSS)을 전송하는 신호 전송선(102) 및 신호 전송 방향 단자(415)에 연결되는 신호 전송선(103)을 포함한다. 그리고, 이러한 전송선들(110)을 게이트 절연막(12)이 덮고 있다.
게이트 절연막(12)에는 전원 전압(VDD)를 전송하는 신호 전송선(101)과 신호 전송 방향 단자(415)에 연결되는 신호 전송선(103)을 드러내는 접촉 구멍이 형성되어 있고, 게이트 절연막(12) 위에는 두 신호 전송선(101, 103)을 연결하는 제1 연결 배선(150)이 형성되어 있다. 이 때, 제1 연결 배선(150)은 소스 전극 및 드레인 전극(20, 21) 즉, 데이터 배선을 형성하는데 사용되는 도전 물질로 형성되어 있다. 그리고, 게이트 절연막(12) 위에는 이러한 제1 연결 배선(150)을 덮는 보호막(22)이 형성되어 있다. 여기서, 제1 연결 배선(150)은 화소 전극(PE)을 형성하는데 사용되는 도전 물질로 형성될 수 있는데, 이 경우, 두 신호 전송선(101, 103)을 드러내는 접촉 구멍은 게이트 절연막(12)과 보호막(22)에 형성된다.
한 편, 신호 전송선들(110)을 이루는 물질은 게이트 배선용 도전 물질 이외에 데이터 배선용 도전 물질 또는 화소 전극용 도전 물질로 형성될 수 있으며, 이 경우, 제1 연결 배선(150)은 신호 전송선들(110)을 형성하는 배선과는 다른 배선용 도전 물질로 형성되는 것이 바람직하다.
기판의 우측에 위치하는 우측 게이트용 TCP 주변부의 배선 구조는 도 4에 도시한 바와 같으며, 좌측 게이트용 TCP와 우측 게이트용 TCP는 동일한 것임을 알 수 있다. 즉, 좌측 게이트용 TCP를 180도 회전하여 기판의 우측에 실장하면 도 4에 보인 우측 게이트용 TCP가 된다.
이 때, 신호 전송 방향 단자(415)에 기준 전압(VSS)을 입력시켜 게이트 제어 신호의 전송 방향이 신호 전송 방향 단자(415)에서 기준 전압(VSS) 출력 단자(417)를 향하도록 설계한다. 따라서, 박막 트랜지스터 기판(100)의 우측 부분에서 게이트 제어 신호의 전송 방향은 박막 트랜지스터 기판(100)의 상부에서 하부를 향한다.
본 발명의 실시예에서는 게이트 구동 IC(410)의 신호 전송 방향 단자(415)에 연결되는 전송선(103)과 기준 전압(VSS)의 출력 단자(417)에 연결되는 전송선(102)이 게이트 구동 IC(410)의 외부에서 연결되어 있다. 이들 전송선(102, 103)은 박막 트랜지스터 기판(100) 위에서 별도의 제2 연결 배선(160)에 의하여 연결되어 있다.
이 때, 신호 전송 방향 단자(415)에 연결되는 전송선(103)과 기준 전압(VSS)을 전송하는 전송선(102)을 연결하는 제2 연결 배선(160)은 게이트 제어 신호를 전송하는 다른 전송선들(110)과는 절연되도록 형성되는 것이 바람직하다.
이 경우, 박막 트랜지스터 기판(100)에 형성된 게이트 제어 신호를 전송하는 전송선들(110)은 박막 트랜지스터 기판(100)에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 혹은, 화소 전극용 도전 물질로 형성될 수 있다. 이 때, 신호 전송 방향 단자(415)에 연결되는 전송선(103)과 기준 전압(VSS)을 전송하는 전송선(102)을 연결하는 제2 연결 배선(160)은 전송선(110)과는 다른 배선용 도전 물질로 형성되는 것이 바람직하다.
이러한 배선 설계로 인하여 본 발명에서는 한 종류의 게이트 구동 IC를 채용하고서도 게이트 듀얼 뱅크 구조의 액정 표시 장치를 설계할 수 있다.
본 발명은 게이트용 TCP가 박막 트랜지스터 기판 위에 형성되는 경우를 실시예로 하였지만, 데이터용 TCP가 박막 트랜지스터 기판 위에 실장되는 경우에도 동일하게 본 발명을 적용할 수 있다. 이 경우에도, 데이터 구동 IC를 제어하는 데이터 제어 신호에 의하여 다수개의 데이터 구동 IC를 좌우 방향 혹은 우좌 방향으로 순차적으로 구동해야 하므로, 데이터 구동 IC에서의 데이터 제어 신호의 전송 방향을 정하는데 사용되는 신호 전송 방향 단자를 본 발명의 실시예에서 설명한 바와 같이, 전원 전압 혹은 기준 전압에 연결한다.
본 발명의 실시예에 따른 액정 표시 장치에서는 전송용 필름 위에 구동 회로가 실장되는 TCP의 경우를 실시예 들었지만, 박막 트랜지스터 기판 위에 구동 IC가 직접 실장되는 COG(Chip On Glass)의 경우에도 본 발명을 동일하게 적용할 수 있다.
본 발명은 신호 전송 방향 단자와 전원 전압 또는 기준 전압을 연결하는 배선을 박막 트랜지스터 기판 위에 형성함으로써, 한 종류의 구동 IC를 채용하고서도 게이트 듀얼 뱅크 구조를 가지는 액정 표시 장치를 제공할 수 있다.

Claims (15)

  1. 박막 트랜지스터 기판,
    상기 박막 트랜지스터 기판을 구동하기 위한 구동 신호를 출력하되, 소정의 전원 전압에 연결되어 상기 구동 신호의 출력 순서를 결정하는 신호 전송 방향 단자를 포함하는 구동 IC,
    상기 구동 IC에 입력되어 상기 구동 IC의 구동을 제어하되, 전원 전압 및 기준 전압을 포함하는 전원 신호를 포함하는 제어 신호,
    상기 신호 전송 방향 단자에 연결되는 제1 전송선 및 상기 제1 전송선에 연결되되, 상기 전원 신호 중 적어도 하나의 전원 신호를 전송하는 제2 전송선
    을 포함하는 액정 표시 장치.
  2. 제1항에서,
    상기 구동 IC는 상기 박막 트랜지스터 기판 위에 실장되는 액정 표시 장치.
  3. 제2항에서,
    상기 구동 IC는 TCP 또는 COG의 형태로 상기 박막 트랜지스터 기판 위에 실장되는 액정 표시 장치.
  4. 제1항에서,
    상기 구동 IC는 게이트 구동 IC 또는 데이터 구동 IC인 액정 표시 장치.
  5. 제1항에서,
    상기 제1 전송선과 상기 제2 전송선은 연결 배선에 의하여 연결되어 있는 액정 표시 장치.
  6. 제5항에서,
    상기 제1 및 제2 전송선과 상기 연결 배선은 서로 다른 배선용 도전 물질로 형성되는 액정 표시 장치.
  7. 제6항에서,
    상기 제1 및 제2 전송선은 상기 박막 트랜지스터 기판에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 또는 화소 전극용 도전 물질로 형성되는 액정 표시 장치.
  8. 박막 트랜지스터 기판,
    상기 박막 트랜지스터 기판의 양측 부분에 각각 실장되고, 상기 박막 트랜지스터 기판을 구동하기 위한 구동 신호를 출력하되, 소정의 전원 전압에 연결되어 상기 구동 신호의 출력 순서를 결정하는 신호 전송 방향 단자를 포함하는 제1 및 제2 구동 IC,
    상기 제1 및 제2 구동 IC에 입력되어 상기 제1 및 제2 구동 IC의 구동을 제어하되, 전원 전압 및 기준 전압을 포함하는 전원 신호를 포함하는 제1 및 제2 제어 신호,
    상기 제1 구동 IC의 신호 전송 방향 단자에 연결되는 제1 전송선 및 상기 제1 전송선에 연결되되, 상기 전원 신호 중 하나의 전압을 전송하는 제2 전송선,
    상기 제2 구동 IC의 신호 전송 방향 단자에 연결되는 제3 전송선 및 상기 제3 전송선에 연결되되, 상기 전원 신호 중 상기 제2 전송선이 전송하는 전압을 제외한 다른 전압을 전송하는 제4 전송선
    을 포함하는 액정 표시 장치.
  9. 제8항에서,
    상기 제1 및 제2 구동 IC는 동일한 액정 표시 장치.
  10. 제8항에서,
    상기 제1 및 제2 구동 IC는 상기 박막 트랜지스터 기판 위에 실장되는 액정 표시 장치.
  11. 제8항에서,
    상기 제1 및 제2 구동 IC는 TCP 또는 COG의 형태로 상기 박막 트랜지스터 기판 위에 실장되는 액정 표시 장치.
  12. 제8항에서,
    상기 제1 및 제2 구동 IC는 게이트 구동 IC 또는 데이터 구동 IC인 액정 표시 장치.
  13. 제8항에서,
    상기 제1 전송선과 상기 제2 전송선은 제1 연결 배선에 의하여 연결되고,
    상기 제3 전송선과 상기 제4 전송선은 제2 연결 배선에 의하여 연결되는 액정 표시 장치.
  14. 제13항에서,
    상기 제1, 제2, 제3 및 제4 전송선과 상기 제1 및 제2 연결 배선은 서로 다른 배선용 도전 물질로 형성되는 액정 표시 장치.
  15. 제14항에서,
    상기 제1, 제2, 제3 및 제4 전송선은 상기 박막 트랜지스터 기판에서의 게이트 배선용 도전 물질, 데이터 배선용 도전 물질 또는 화소 전극용 도전 물질로 형성되는 액정 표시 장치.
KR1020010012713A 2001-03-12 2001-03-12 액정 표시 장치 KR100767362B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010012713A KR100767362B1 (ko) 2001-03-12 2001-03-12 액정 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010012713A KR100767362B1 (ko) 2001-03-12 2001-03-12 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20020072724A KR20020072724A (ko) 2002-09-18
KR100767362B1 true KR100767362B1 (ko) 2007-10-17

Family

ID=27697155

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010012713A KR100767362B1 (ko) 2001-03-12 2001-03-12 액정 표시 장치

Country Status (1)

Country Link
KR (1) KR100767362B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9082362B2 (en) 2011-02-23 2015-07-14 Samsung Display Co., Ltd. Display panel and display apparatus having the same

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100909423B1 (ko) * 2002-12-31 2009-07-28 엘지디스플레이 주식회사 액정 표시패널 및 그 제조방법, 이를 구비한 액정 표시장치
KR101226513B1 (ko) * 2006-04-05 2013-01-25 엘지디스플레이 주식회사 액정표시패널

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000033315A (ko) * 1998-11-23 2000-06-15 윤종용 듀얼 뱅크 구조의 액정 구동 장치
KR20000045308A (ko) * 1998-12-30 2000-07-15 김영환 액정표시소자

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000033315A (ko) * 1998-11-23 2000-06-15 윤종용 듀얼 뱅크 구조의 액정 구동 장치
KR20000045308A (ko) * 1998-12-30 2000-07-15 김영환 액정표시소자

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9082362B2 (en) 2011-02-23 2015-07-14 Samsung Display Co., Ltd. Display panel and display apparatus having the same

Also Published As

Publication number Publication date
KR20020072724A (ko) 2002-09-18

Similar Documents

Publication Publication Date Title
JP4544809B2 (ja) 液晶表示装置
US6853430B2 (en) Display element driving apparatus and display using the same
CN100535714C (zh) 液晶显示器件及其制造方法
JPH11119241A (ja) 印刷回路基板構造及びこれを利用したlcdモジュール
JPH0954333A (ja) 表示装置及びこれに使用されるicチップ
KR20070075583A (ko) 액정 표시 장치
CN112201155A (zh) 显示面板
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
KR101656766B1 (ko) 표시 기판
KR100943284B1 (ko) 칩온글라스 실장 액정표시장치에서의 패드 구조
KR100729765B1 (ko) 액정 표시 장치
KR20110114444A (ko) 드라이버 집적회로 칩의 전원연결 구조
KR100831300B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100767362B1 (ko) 액정 표시 장치
JP2877621B2 (ja) 液晶表示装置
KR100843955B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR101033119B1 (ko) 라인 온 글래스형 액정표시장치
KR100843478B1 (ko) 라인 온 글래스형 액정패널 및 그 제조방법
KR20060015176A (ko) 박막 트랜지스터 표시판
KR101440432B1 (ko) 액정표시장치용 어레이 기판
KR100917013B1 (ko) 유해 전자파를 감소시킨 액정표시장치
KR100999010B1 (ko) 라인 온 글래스형 액정표시장치
KR100806970B1 (ko) 라인 온 글래스형 액정표시패널 및 그 제조방법
KR100855494B1 (ko) 라인 온 글래스형 액정표시장치
KR100603848B1 (ko) 캐리어 테이프를 가진 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120914

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130930

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20141001

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150930

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170928

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20191001

Year of fee payment: 13