KR100635943B1 - 박막 트랜지스터 기판 및 그의 제조 방법 - Google Patents
박막 트랜지스터 기판 및 그의 제조 방법 Download PDFInfo
- Publication number
- KR100635943B1 KR100635943B1 KR1019990048622A KR19990048622A KR100635943B1 KR 100635943 B1 KR100635943 B1 KR 100635943B1 KR 1019990048622 A KR1019990048622 A KR 1019990048622A KR 19990048622 A KR19990048622 A KR 19990048622A KR 100635943 B1 KR100635943 B1 KR 100635943B1
- Authority
- KR
- South Korea
- Prior art keywords
- pattern
- gate
- layer
- data line
- photoresist
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/12—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
- G02F2201/123—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
Claims (17)
- 절연 기판 위에 게이트선 및 이와 연결된 게이트 전극을 포함하는 게이트 배선을 형성하는 단계,상기 게이트 배선을 덮는 게이트 절연막 패턴을 형성하는 단계,상기 게이트 절연막 위에 반도체 패턴을 형성하는 단계,상기 반도체 패턴 위에 저항성 접촉층 패턴을 형성하는 단계,상기 접촉층 위에 서로 분리되어 형성되어 있으며 동일한 층으로 만들어진 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결된 데이터선을 포함하는 데이터 배선을 형성하는 단계,상기 데이터 배선을 덮으며 상기 드레인 전극을 노출시키는 제1 접촉 구멍을 가지고 있는 보호막 패턴을 형성하는 단계,상기 제1 접촉 구멍을 통하여 상기 드레인 전극과 연결되는 화소 전극을 형성하는 단계를 포함하며,상기 게이트 절연막 패턴, 상기 반도체 패턴, 상기 저항성 접촉층 패턴, 상기 데이터 배선 및 상기 보호막 패턴은 감광막 패턴 이용한 사진 식각 공정으로 형성하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제1항에서,상기 감광막 패턴은 상기 데이터 배선에 대응하는 부분에 위치하는 제1 부분과 상기 제1 접촉 구멍 상부에 대응하는 부분에 위치하며 상기 제1 부분보다 얇은 두께를 가지는 제2 부분, 상기 소스 전극 및 상기 드레인 전극 사이의 채널부에 위치하며 상기 제2 부분보다 두께가 얇은 제3 부분 및 상기 제3 부분보다 얇으며 상기 제1 내지 상기 제3 부분을 제외한 제4 부분을 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제2항에서,상기 사진 식각 공정에 사용되는 마스크는 빛이 투과될 수 없는 첫째 부분, 빛이 일부만 투과될 수 있는 둘째 부분, 빛의 일부만 투과되며 상기 둘째 부분보다 큰 투과량을 가지는 셋째 부분 및 빛의 일부만 투과되며 상기 셋째 부분보다 큰 투과량을 가지는 넷째 부분을 포함하고, 상기 감광막 패턴은 양성 감광막이며, 마스크의 상기 첫째, 둘째, 셋째, 넷째 부분은 노광 과정에서 상기 감광막 패턴의 제1, 제2, 제3, 제4 부분에 각각 대응하도록 정렬하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제3항에서,상기 마스크의 둘째 내지 넷째 부분은 반투명막을 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제3항에서,상기 마스크의 첫째 내지 넷째 부분은 상기 노광 단계에서 사용되는 노광기의 분해능보다 크기가 작은 패턴을 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제2항에서,상기 감광막 패턴의 제2 내지 제4 부분은 리플로우를 통하여 형성하는 박막 트랜지스터 기판의 제조 방법.
- 제2항에서,상기 보호막 패턴, 데이터 배선과 상기 접촉층 패턴, 상기 반도체 패턴 및 상기 게이트 절연막 패턴을 하나의 마스크를 사용하여 형성하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제7항에서,상기 반도체 패턴, 상기 접촉층 패턴, 상기 데이터 배선 및 상기 보호막 패턴의 형성 단계는,게이트 절연막, 반도체층, 접촉층, 도전체층 및 보호막을 증착하는 단계,상기 보호막 위에 감광막을 도포하는 단계,상기 감광막을 마스크를 통하여 노광하는 단계,상기 감광막을 현상하여 상기 감광막 패턴을 형성하는 단계,상기 제4 부분 아래의 상기 보호막, 상기 도전체층, 상기 접촉층 및 상기 반도체층을 식각하여 상기 반도체 패턴을 완성하는 단계,상기 제3 부분 아래의 상기 보호막, 상기 도전체층 및 상기 접촉층을 식각하여 상기 데이터 배선 및 그 하부의 상기 저항성 접촉층 패턴을 완성하는 단계,상기 제2 부분 아래의 상기 보호막을 식각하여 상기 보호막 패턴을 완성하는 단계,상기 감광막 패턴을 제거하는 단계를 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제1항에서,상기 게이트 배선은 상기 게이트선에 연결되어 외부로부터 신호를 전달받는 게이트 패드를 더 포함하고, 상기 데이터 배선은 상기 데이터선에 연결되어 외부로부터 신호를 전달받는 데이터 패드를 더 포함하며,상기 보호막 패턴 및 상기 게이트 절연막 패턴은 상기 게이트 패드 및 상기 데이터 패드를 노출시키는 제2 및 제3 접촉 구멍을 가지고 있으며,상기 제2 및 제3 접촉 구멍을 통하여 상기 게이트 패드 및 상기 데이터 패드와 연결되며 상기 화소 전극과 동일한 층으로 보조 게이트 패드 및 보조 데이터 패드를 형성하는 단계를 더 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제8항 또는 제9항에서,상기 감광막 패턴은 상기 제2 접촉 구멍에 대응하는 부분에 위치하며, 감광막이 제거되어 있는 제5 부분을 더 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제10항에서,상기 반도체 패턴 형성 전에, 상기 제5 부분 하부의 상기 보호막, 상기 도전체층, 상기 반도체층, 상기 접촉층 및 상기 게이트 절연막을 식각하여 상기 제1 접촉 구멍을 가지는 상기 게이트 절연막 패턴을 완성하는 단계를 더 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 절연 기판 위에 게이트선 및 이와 연결된 게이트 전극을 포함하는 게이트 배선을 형성하는 단계,상기 게이트 배선을 덮는 게이트 절연막 패턴을 형성하는 단계,상기 게이트 절연막 위에 반도체 패턴을 형성하는 단계,상기 반도체 패턴 위에 저항성 접촉층 패턴을 형성하는 단계,상기 접촉층 위에 서로 분리되어 형성되어 있으며 동일한 층으로 만들어진 소스 전극 및 드레인 전극과, 상기 소스 전극과 연결된 데이터선을 포함하는 데이터 배선을 형성하는 단계,상기 데이터 배선을 덮으며 상기 드레인 전극을 노출시키는 제1 접촉 구멍을 가지고 있는 제1 보호막 패턴을 형성하는 단계,상기 제1 접촉 구멍을 통하여 상기 드레인 전극과 연결되는 화소 전극을 형성하는 단계를 포함하며,상기 게이트 절연막 패턴, 상기 반도체 패턴, 상기 저항성 접촉층 패턴, 상기 데이터 배선 및 상기 제1 보호막 패턴은 하나의 마스크를 이용한 사진 식각 공정으로 형성하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제12항에서,상기 마스크는 빛이 투과될 수 없는 첫째 부분, 빛이 일부만 투과될 수 있는 둘째 부분, 빛의 일부만 투과되며 상기 둘째 부분보다 큰 투과량을 가지는 셋째 부분 및 빛의 일부만 투과되며 상기 셋째 부분보다 큰 투과량을 가지는 넷째 부분을 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 제12항에서,상기 반도체 패턴, 상기 접촉층 패턴, 상기 데이터 배선 및 상기 제1 보호막 패턴의 형성 단계는,게이트 절연막, 반도체층, 접촉층, 도전체층 및 감광성 물질의 보호막을 증착하는 단계,상기 보호막을을 상기 마스크를 통하여 노광하는 단계,상기 보호막을 현상하여 상기 데이터 배선에 대응하는 부분에 위치하는 제1 부분과 상기 제1 접촉 구멍 상부에 대응하는 부분에 위치하며 상기 제1 부분보다 얇은 두께를 가지는 제2 부분, 상기 소스 전극 및 상기 드레인 전극 사이의 채널부에 위치하며 상기 제2 부분보다 두께가 얇은 제3 부분 및 상기 제3 부분보다 얇으며 상기 제1 내지 상기 제3 부분을 제외한 제4 부분을 포함하는 제2 보호막 패턴을 형성하는 단계,상기 제4 부분 아래의 상기 제2 보호막, 상기 도전체층, 상기 접촉층 및 상기 반도체층을 식각하여 상기 반도체 패턴을 완성하는 단계,상기 제3 부분 아래의 상기 제2 보호막, 상기 도전체층 및 상기 접촉층을 식각하여 상기 데이터 배선 및 그 하부의 상기 저항성 접촉층 패턴을 완성하는 단계,상기 제2 부분 아래의 상기 제2 보호막을 식각하여 상기 제1 보호막 패턴을 완성하는 단계를 포함하는 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법.
- 기판,상기 기판 위에 형성되어 있으며, 가로 방향으로 뻗어 있는 주사 신호를 전달되는 게이트선과 상기 게이트선의 일부인 박막 트랜지스터의 게이트 전극을 포함하는 게이트 배선,상기 게이트 배선을 덮고 있는 게이트 절연막,상기 게이트 절연막 위에 형성되어 있으며, 반도체로 이루어진 반도체 패턴,상기 반도체 패턴 위에 형성되어 있으며, 세로 방향으로 뻗어 있는 데이터선, 상기 데이터선의 분지인 상기 박막 트랜지스터의 소스 전극, 상기 소스 전극과 분리되어 상기 게이트 전극을 중심으로 상기 소스 전극과 마주하는 상기 박막 트랜지스터의 드레인 전극을 포함하는 데이터 배선,상기 데이터 배선 위에 형성되어 있으며, 상기 드레인 전극을 드러내는 제1 접촉 구멍을 가지는 보호막 패턴,상기 게이트 절연막 위에 형성되어 있으며, 상기 제1 접촉 구멍을 통하여 상기 드레인 전극과 연결되어 있는 화소 전극을 포함하며,상기 소스 전극과 상기 드레인 전극 사이의 채널부 상부에는 상기 보호막 패턴이 제거되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
- 제15항에서,상기 게이트 배선은 상기 게이트선에 연결되어 외부로부터 신호를 전달받는 게이트 패드를 더 포함하고, 상기 데이터 배선은 상기 데이터선에 연결되어 외부로부터 신호를 전달받는 데이터 패드를 더 포함하며,상기 보호막 패턴 및 상기 게이트 절연막 패턴은 상기 게이트 패드 및 상기 데이터 패드를 노출시키는 제2 및 제3 접촉 구멍을 가지고 있으며,상기 제2 및 제3 접촉 구멍을 통하여 상기 게이트 패드 및 상기 데이터 패드와 연결되며 상기 화소 전극과 동일한 층으로 보조 게이트 패드 및 보조 데이터 패드를 더 포함하는 액정 표시 장치용 박막 트랜지스터 기판.
- 제15항 또는 제16항에서,상기 제1 및 제3 접촉 구멍을 제외하면 상기 데이터 배선과 상기 보호막 패턴은 동일한 모양으로 형성되어 있는 액정 표시 장치용 박막 트랜지스터 기판.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990048622A KR100635943B1 (ko) | 1999-11-04 | 1999-11-04 | 박막 트랜지스터 기판 및 그의 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990048622A KR100635943B1 (ko) | 1999-11-04 | 1999-11-04 | 박막 트랜지스터 기판 및 그의 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010045360A KR20010045360A (ko) | 2001-06-05 |
KR100635943B1 true KR100635943B1 (ko) | 2006-10-18 |
Family
ID=19618532
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990048622A Expired - Fee Related KR100635943B1 (ko) | 1999-11-04 | 1999-11-04 | 박막 트랜지스터 기판 및 그의 제조 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100635943B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101408257B1 (ko) | 2007-12-11 | 2014-06-19 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 제조방법 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100910566B1 (ko) * | 2003-02-03 | 2009-08-03 | 삼성전자주식회사 | 박막 트랜지스터 표시판의 제조 방법 및 이를 위한 마스크 |
US20040224241A1 (en) | 2003-02-03 | 2004-11-11 | Samsung Electronics Co., Ltd. | Thin film transistor array panel, manufacturing method thereof, and mask therefor |
KR100598737B1 (ko) | 2003-05-06 | 2006-07-10 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
KR20060069081A (ko) | 2004-12-17 | 2006-06-21 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그의 제조 방법 |
KR101090257B1 (ko) | 2005-01-20 | 2011-12-06 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07142531A (ja) * | 1993-06-25 | 1995-06-02 | Sony Corp | 転写マスク及びそれを用いたレジストパターン形成方法 |
JPH08328041A (ja) * | 1995-05-30 | 1996-12-13 | Xerox Corp | 活性マトリックス液晶装置を製造する方法 |
JPH0933951A (ja) * | 1995-07-25 | 1997-02-07 | Hitachi Ltd | 液晶表示装置およびその製造方法 |
JPH09189924A (ja) * | 1995-12-28 | 1997-07-22 | Samsung Electron Co Ltd | 液晶表示装置の製造方法 |
KR19990057830A (ko) * | 1997-12-30 | 1999-07-15 | 김영환 | 하프톤 위상반전마스크를 사용한 미세 패턴 형성방법 |
-
1999
- 1999-11-04 KR KR1019990048622A patent/KR100635943B1/ko not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07142531A (ja) * | 1993-06-25 | 1995-06-02 | Sony Corp | 転写マスク及びそれを用いたレジストパターン形成方法 |
JPH08328041A (ja) * | 1995-05-30 | 1996-12-13 | Xerox Corp | 活性マトリックス液晶装置を製造する方法 |
JPH0933951A (ja) * | 1995-07-25 | 1997-02-07 | Hitachi Ltd | 液晶表示装置およびその製造方法 |
JPH09189924A (ja) * | 1995-12-28 | 1997-07-22 | Samsung Electron Co Ltd | 液晶表示装置の製造方法 |
KR19990057830A (ko) * | 1997-12-30 | 1999-07-15 | 김영환 | 하프톤 위상반전마스크를 사용한 미세 패턴 형성방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101408257B1 (ko) | 2007-12-11 | 2014-06-19 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 제조방법 |
Also Published As
Publication number | Publication date |
---|---|
KR20010045360A (ko) | 2001-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6493048B1 (en) | Thin film transistor array panel for a liquid crystal display and a method for manufacturing the same | |
JP4801828B2 (ja) | 液晶表示装置用薄膜トランジスタ基板の製造方法 | |
KR100686228B1 (ko) | 사진 식각용 장치 및 방법, 그리고 이를 이용한 액정 표시장치용 박막 트랜지스터 기판의 제조 방법 | |
KR20000033047A (ko) | 박막트랜지스터의제조방법 | |
JP2001324727A (ja) | 液晶表示装置用薄膜トランジスタ基板及びその製造方法 | |
KR100309925B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판과 그 제조 방법 및 이에 사용되는 광마스크 | |
KR100635943B1 (ko) | 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR100560974B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그제조 방법 | |
KR100767357B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100333978B1 (ko) | 액정표시장치용박막트랜지스터기판의제조방법 | |
KR100508034B1 (ko) | 박막의 사진 식각 방법 및 이를 이용한 액정 표시 장치용 박막트랜지스터 기판의 제조 방법 | |
KR100333979B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR100623975B1 (ko) | 박막의 사진 식각 방법 및 이를 이용한 액정 표시 장치용 박막트랜지스터 기판의 제조 방법 | |
KR100601170B1 (ko) | 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR100315921B1 (ko) | 액정표시장치용박막트랜지스터기판의제조방법 | |
KR100601171B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100590755B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR20020064021A (ko) | 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법 | |
KR20010054687A (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR100601177B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR100670050B1 (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 그의 제조 방법 | |
KR20000065687A (ko) | 액정 표시 장치용 박막 트랜지스터 기판 및 제조 방법 | |
KR20020078294A (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR100905471B1 (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
KR20040078225A (ko) | 박막 트랜지스터 표시판의 제조 방법 및 이를 위한 마스크 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19991104 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20041103 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 19991104 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20060421 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060921 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20061012 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20061013 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090914 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20100913 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110916 Start annual number: 6 End annual number: 6 |
|
FPAY | Annual fee payment |
Payment date: 20120914 Year of fee payment: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20120914 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130930 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20130930 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20141001 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20141001 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20170722 |