KR100308192B1 - 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 - Google Patents
플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 Download PDFInfo
- Publication number
- KR100308192B1 KR100308192B1 KR1019990030872A KR19990030872A KR100308192B1 KR 100308192 B1 KR100308192 B1 KR 100308192B1 KR 1019990030872 A KR1019990030872 A KR 1019990030872A KR 19990030872 A KR19990030872 A KR 19990030872A KR 100308192 B1 KR100308192 B1 KR 100308192B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- erase
- cell
- bulk
- flash memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3436—Arrangements for verifying correct programming or erasure
- G11C16/3468—Prevention of overerasure or overprogramming, e.g. by verifying whilst erasing or writing
Landscapes
- Read Only Memory (AREA)
Abstract
Description
동작 모드 | 읽기 동작 | 프로그램 동작 | 소거 동작 | 소거 리페어 |
Vg | 5V | 10V | -10V | 3V |
Vd | 1V | 5V | 플로팅 | 5V |
Vs | 0V | 0V | 플로팅 | 0V |
Vb | 0V | 0V | 6V-9V | 0V |
Claims (14)
- 반도체 기판에 형성되어 있되, 각각이 온 및 오프 상태들 중 하나의 상태를 가지며, 소오스, 드레인 그리고 제어 게이트를 포함하는 플래시 메모리 셀들의 어레이를 소거하는 방법에 있어서:상기 각 셀의 문턱 전압이 소정의 프리 검증 전압보다 큰 제 1 구간 동안 상기 각 셀의 제어 게이트와 상기 반도체 기판 사이에 제 1 전계를 인가하는 단계 및;상기 각 셀의 문턱 전압이 상기 프리 검증 전압과 동일하거나 그 보다 낮은 제 2 구간 동안 상기 각 셀의 제어 게이트와 상기 반도체 기판 사이에 제 2 전계를 인가하는 단계를 포함하며,상기 제 1 전계의 세기는 상기 제 1 구간 동안 단계적으로 증가되고, 상기 제 2 전계의 세기는 상기 제 2 구간 동안 일정하게 유지되는 것을 특징으로 하는 방법.
- 제 1 항에 있어서,상기 프리 검증 전압은 상기 온 상태에 대응하는 목표 문턱 전압 범위의 최대값보다 큰 것을 특징으로 하는 방법.
- 제 2 항에 있어서,상기 일정하게 유지되는 제 2 전계의 세기는 상기 모든 셀들의 문턱 전압들이 상기 프리 검증 전압에 도달할 때 인가되는 상기 제 1 전계의 세기와 동일한 것을 특징으로 하는 방법.
- 제 3 항에 있어서,상기 제 1 전계를 인가하는 단계는,상기 셀들의 제어 게이트들에 음의 전압을 인가하고, 상기 반도체 기판에 양의 벌크 전압을 인가하여 상기 모든 셀들을 소거하는 제 1 소거 단계와;상기 각 셀의 문턱 전압이 상기 프리 검증 전압에 도달하였는 지의 여부를 검증하는 제 1 검증 단계와;상기 각 셀의 문턱 전압이 상기 프리 검증 전압보다 높을 때 상기 양의 벌크 전압을 소정 전압만큼 증가시키는 단계 및;상기 각 셀의 문턱 전압이 상기 프리 검증 전압과 동일하거나 그 보다 낮아질 때까지 상기 일련의 제 1 소거 단계, 제 1 검증 단계 및 증가 단계를 반복적으로 수행하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 4 항에 있어서,상기 제 2 전계를 인가하는 단계는,상기 각 셀의 문턱 전압이 상기 목표 문턱 전압의 최대값에 상응하는 소거 검증 전압과 동일하거나 그 보다 낮은 지의 여부를 검증하는 제 2 검증 단계와;상기 각 셀의 문턱 전압이 상기 소거 검증 전압보다 높을 때, 상기 셀들의 제어 게이트들에 음의 전압을 인가하고, 단계적인 증가없이 일정하게 유지되는 벌크 전압을 상기 반도체 기판에 인가하여 상기 모든 셀들을 소거하는 제 2 소거 단계 및;상기 각 셀의 문턱 전압이 상기 소거 검증 전압과 동일하거나 그 보다 낮아질 때까지 상기 일련의 제 2 검증 단계 및 제 2 소거 단계를 반복적으로 수행하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 5 항에 있어서,상기 각 셀의 소오스 및 드레인은 상기 제 1 및 제 2 소거 단계에서 플로팅 상태로 유지되는 것을 특징으로 하는 방법.
- 제 3 항에 있어서,상기 제 1 전계를 인가하는 단계는,상기 셀들의 제어 게이트들에 음의 전압을 인가하고, 상기 반도체 기판에 양의 벌크 전압을 인가하여 상기 모든 셀들을 소거하는 제 1 소거 단계와;상기 각 셀의 문턱 전압이 상기 프리 검증 전압에 도달하였는 지의 여부를 검증하는 제 1 검증 단계와;상기 각 셀의 문턱 전압이 상기 프리 검증 전압보다 높을 때, 상기 제 1 전계의 세기가 증가되도록 상기 음의 전압을 소정 전압만큼 증가시키는 단계 및;상기 각 셀의 문턱 전압이 상기 프리 검증 전압과 동일하거나 그 보다 낮아질 때까지 상기 일련의 제 1 소거 단계, 제 1 검증 단계 및 증가 단계를 반복적으로 수행하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제 7 항에 있어서,상기 제 2 전계를 인가하는 단계는,상기 각 셀의 문턱 전압이 상기 목표 문턱 전압의 최대값에 상응하는 소거 검증 전압과 동일하거나 그 보다 낮은 지의 여부를 검증하는 제 2 검증 단계와;상기 각 셀의 문턱 전압이 상기 소거 검증 전압보다 높을 때, 상기 반도체 기판에 상기 벌크 전압을 인가하고, 단계적인 증가없이 일정하게 유지되는 음의 전압을 상기 각 셀의 제어 게이트에 인가하여 상기 모든 셀들을 소거하는 제 2 소거 단계 및;상기 각 셀의 문턱 전압이 상기 소거 검증 전압과 동일하거나 그 보다 낮아질 때까지 상기 일련의 제 2 검증 단계 및 제 2 소거 단계를 반복적으로 수행하는 단계를 포함하는 것을 특징으로 하는 방법.
- 반도체 기판에 형성되어 있되, 각각이 온 및 오프 상태들 중 하나의 상태를 가지며, 소오스, 드레인 그리고 제어 게이트를 포함하는 플래시 메모리 셀들의 어레이를 소거하는 방법에 있어서:상기 각 셀의 문턱 전압이 소정의 프리 검증 전압보다 큰 제 1 구간 동안 상기 각 셀의 제어 게이트와 상기 반도체 기판 사이에 제 1 전계를 인가하는 단계 및;상기 각 셀의 문턱 전압이 상기 프리 검증 전압에 도달하는 제 2 구간 동안 상기 각 셀의 제어 게이트와 상기 반도체 기판 사이에 제 2 전계를 인가하는 단계를 포함하며,상기 프리 검증 전압은 상기 온 상태에 대응하는 목표 문턱 전압 범위의 최대값보다 크고; 상기 제 1 전계의 세기는 상기 제 1 구간 동안 단계적으로 증가되며; 그리고 상기 제 2 전계의 세기는 상기 모든 셀들의 문턱 전압들이 상기 프리 검증 전압에 도달할 때 인가된 상기 제 1 전계의 세기와 동일하되, 상기 제 2 구간 동안 단계적으로 감소되는 것을 특징으로 하는 방법.
- 각각 온 및 오프 상태들 중 하나를 가지며, 소오스, 드레인, 부유 게이트 및 제어 게이트를 갖는 플래시 메모리 셀들의 어레이를 포함하는 플래시 메모리 장치의 소거 방법에 있어서:상기 셀들의 제어 게이트들에 음의 전압을 인가하고, 상기 셀들이 형성되는 벌크에 양의 벌크 전압을 인가하여 상기 모든 셀들을 전기적으로 소거하는 단계와;상기 각 셀이, 상기 온 상태에 대응하는 목표 문턱 전압의 최대값보다 큰, 소정의 프리 검증 전압과 동일하거나 그 보다 낮은 지의 여부를 검증하는 단계와;상기 각 셀의 문턱 전압이 상기 프리 검증 전압보다 높을 때 상기 벌크 전압을 소정 전압만큼 증가시킨 후, 상기 프리 검증 전압과 동일하거나 그 보다 낮아질때까지 상기 소거 단계 및 상기 검증 단계를 반복적으로 수행하는 단계 및;상기 각 셀의 문턱 전압이 상기 소거 검증 전압과 동일하거나 그 보다 낮아질 때, 상기 각 셀의 부유 게이트 양단에 걸리는 전계가 일정하게 유지되도록 상기 벌크 전압의 증가없이 상기 모든 셀들이 소정의 소거 검증 전압과 동일하거나 그 보다 낮은 문턱 전압을 갖을 때까지 상기 소거 단계 및 상기 검증 단계를 반복적으로 수행하는 단계를 포함하며, 상기 소거 검증 전압은 온 상태에 대응하는 목표 문턱 전압 범위의 최대값에 상응하는 것을 특징으로 하는 소거 방법.
- 제 10 항에 있어서,상기 일정하게 유지되는 양의 벌크 전압은 상기 각 셀의 문턱 전압이 상기 프리 검증 전압에 도달할 때 상기 벌크로 인가된 전압과 동일한 것을 특징으로 하는 소거 방법.
- 행들과 열들로 배열된 메모리 셀들의 어레이와;행 어드레스에 응답해서 상기 행들 중 적어도 하나를 선택하는 행 선택 회로와;열 어드레스에 응답해서 상기 열들 중 일부를 선택하는 열 선택 회로와;상기 선택된 행 및 상기 선택된 열들의 교차 영역에 배열된 메모리 셀들의 데이터 비트들을 감지 증폭하는 감지 증폭기 회로와;소거 동작 동안, 상기 셀들이 형성된, 벌크에 인가될 양의 벌크 전압을 발생하는 고전압 발생 회로 및;상기 감지 증폭기 회로로부터의 데이터 비트들을 받아들여 상기 셀들을 소거하는 동작을 제어하는 소거 제어 회로를 포함하며,상기 소거 제어 회로는 상기 입력된 데이터 비트들에 대응하는 메모리 셀들의 문턱 전압들이 소거된 상태에 상응하는 목표 문턱 전압 범위의 최대값보다 높은 소정의 프리 검증 전압에 도달하였는 지의 여부를 점검하며; 상기 소거 제어 회로는 상기 메모리 셀들 중 적어도 하나의 문턱 전압이 상기 프리 검증 전압보다 높으면 상기 벌크 전압이 소정 전압만큼 단계적으로 증가되도록 상기 고전압 발생 회로를 제어하며; 그리고 상기 소거 제어 회로는, 상기 메모리 셀들의 문턱 전압들이 상기 프리 검증 전압에 도달할 때, 상기 벌크 전압이 일정하게 유지되도록 상기 고전압 발생 회로를 제어하는 플래시 메모리 장치.
- 제 12 항에 있어서,상기 일정하게 유지되는 벌크 전압은 상기 메모리 셀들의 문턱 전압들이 상기 프리 검증 전압에 도달할 때 상기 벌크로 인가된 전압과 동일한 플래시 메모리 장치.
- 제 12 항에 있어서,상기 플래시 메모리 장치는 상기 행 어드레스를 발생하는 행 카운터와; 상기 열 어드레스를 발생하는 열 카운터를 부가적으로 포함하며, 상기 소거 제어 회로는상기 모든 열들이 선택될 때 상기 열 카운터가 카운트-업 동작을 수행하게 하고, 상기 모든 행들이 선택될 때 상기 행 카운터가 카운트-업 동작을 수행하게 하는 플래시 메모리 장치.
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990030872A KR100308192B1 (ko) | 1999-07-28 | 1999-07-28 | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 |
JP2000217657A JP2001057090A (ja) | 1999-07-28 | 2000-07-18 | フラッシュメモリ装置及びそれの消去方法 |
US09/626,172 US6314027B1 (en) | 1999-07-28 | 2000-07-27 | Flash memory device capable of preventing an over-erasure of flash memory cells and erase method thereof |
US10/016,579 US6577540B2 (en) | 1999-07-28 | 2001-11-01 | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof |
US10/430,364 US6914827B2 (en) | 1999-07-28 | 2003-05-05 | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof |
US11/141,732 US7190624B2 (en) | 1999-07-28 | 2005-05-31 | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof |
US11/670,383 US7366020B2 (en) | 1999-07-28 | 2007-02-01 | Flash memory device capable of preventing an overerase of flash memory cells and erase method thereof |
US12/049,209 US20080158998A1 (en) | 1999-07-28 | 2008-03-14 | Flash memory device capable of preventing an overerase of flash memory cells and erase method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990030872A KR100308192B1 (ko) | 1999-07-28 | 1999-07-28 | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010011482A KR20010011482A (ko) | 2001-02-15 |
KR100308192B1 true KR100308192B1 (ko) | 2001-11-01 |
Family
ID=19605408
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990030872A Expired - Fee Related KR100308192B1 (ko) | 1999-07-28 | 1999-07-28 | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 |
Country Status (3)
Country | Link |
---|---|
US (3) | US6314027B1 (ko) |
JP (1) | JP2001057090A (ko) |
KR (1) | KR100308192B1 (ko) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW439293B (en) * | 1999-03-18 | 2001-06-07 | Toshiba Corp | Nonvolatile semiconductor memory |
KR100308192B1 (ko) * | 1999-07-28 | 2001-11-01 | 윤종용 | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 |
US6914827B2 (en) * | 1999-07-28 | 2005-07-05 | Samsung Electronics Co., Ltd. | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof |
US7366020B2 (en) * | 1999-07-28 | 2008-04-29 | Samsung Electronics Co., Ltd. | Flash memory device capable of preventing an overerase of flash memory cells and erase method thereof |
KR100381954B1 (ko) * | 2000-10-26 | 2003-04-26 | 삼성전자주식회사 | 메모리 셀의 과소거를 방지할 수 있는 소거 방법 및그것을 이용한 플래시 메모리 장치 |
US6563741B2 (en) | 2001-01-30 | 2003-05-13 | Micron Technology, Inc. | Flash memory device and method of erasing |
TW519734B (en) * | 2001-12-04 | 2003-02-01 | Macronix Int Co Ltd | Programming and erasing methods of non-volatile memory having nitride tunneling layer |
US7031196B2 (en) * | 2002-03-29 | 2006-04-18 | Macronix International Co., Ltd. | Nonvolatile semiconductor memory and operating method of the memory |
US7116584B2 (en) * | 2003-08-07 | 2006-10-03 | Micron Technology, Inc. | Multiple erase block tagging in a flash memory device |
US6975538B2 (en) * | 2003-10-08 | 2005-12-13 | Micron Technology, Inc. | Memory block erasing in a flash memory device |
TWI247311B (en) * | 2004-03-25 | 2006-01-11 | Elite Semiconductor Esmt | Circuit and method for preventing nonvolatile memory from over erasure |
KR100672938B1 (ko) * | 2004-07-21 | 2007-01-24 | 삼성전자주식회사 | 플래시 메모리를 위한 선택적 소거 방법 |
US7535771B2 (en) * | 2004-11-04 | 2009-05-19 | Macronix International Co., Ltd. | Devices and methods to improve erase uniformity and to screen for marginal cells for NROM memories |
US7391654B2 (en) * | 2005-05-11 | 2008-06-24 | Micron Technology, Inc. | Memory block erasing in a flash memory device |
KR100719372B1 (ko) | 2005-08-10 | 2007-05-17 | 삼성전자주식회사 | 노어 플래시 메모리 장치 및 그것의 프로그램 방법 |
US7236404B2 (en) * | 2005-08-24 | 2007-06-26 | Macronix International Co. Ltd. | Structures and methods for enhancing erase uniformity in an NROM array |
KR100724342B1 (ko) | 2006-01-06 | 2007-06-04 | 삼성전자주식회사 | 모드별 기준 페일수를 가지는 기준 페일 비트 확인회로 및이를 포함하는 불휘발성 반도체 메모리 장치 |
KR100811277B1 (ko) | 2006-12-29 | 2008-03-07 | 주식회사 하이닉스반도체 | 낸드 플래시 메모리소자의 소거방법 |
US8120966B2 (en) * | 2009-02-05 | 2012-02-21 | Aplus Flash Technology, Inc. | Method and apparatus for management of over-erasure in NAND-based NOR-type flash memory |
KR20120030818A (ko) | 2010-09-20 | 2012-03-29 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 소거 방법 |
KR102031742B1 (ko) * | 2012-11-01 | 2019-10-14 | 삼성전자주식회사 | 불휘발성 메모리 장치 및 그것의 동작 방법 |
US9183945B2 (en) | 2012-11-30 | 2015-11-10 | Sandisk Technologies Inc. | Systems and methods to avoid false verify and false read |
KR102274280B1 (ko) * | 2015-06-22 | 2021-07-07 | 삼성전자주식회사 | 불휘발성 메모리 장치의 동작 방법 |
US20210104280A1 (en) * | 2019-10-04 | 2021-04-08 | Sandisk Technologies Llc | Method of reducing neighboring word-line interference |
DE102021121522A1 (de) | 2020-08-24 | 2022-02-24 | Samsung Electronics Co., Ltd. | Löschverfahren einer nichtflüchtigen Speichervorrichtung und Betriebsverfahren einer Speichereinrichtung |
JP7181984B1 (ja) * | 2021-12-09 | 2022-12-01 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置および消去方法 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS568669B2 (ko) * | 1973-05-19 | 1981-02-25 | ||
US5268319A (en) * | 1988-06-08 | 1993-12-07 | Eliyahou Harari | Highly compact EPROM and flash EEPROM devices |
US5132935A (en) * | 1990-04-16 | 1992-07-21 | Ashmore Jr Benjamin H | Erasure of eeprom memory arrays to prevent over-erased cells |
JP2519585B2 (ja) * | 1990-07-03 | 1996-07-31 | 三菱電機株式会社 | 不揮発性半導体記憶装置 |
US5220533A (en) | 1991-11-06 | 1993-06-15 | Altera Corporation | Method and apparatus for preventing overerasure in a flash cell |
JP3080743B2 (ja) | 1991-12-27 | 2000-08-28 | 日本電気株式会社 | 不揮発性半導体記憶装置 |
US5420822A (en) * | 1992-03-31 | 1995-05-30 | Kabushiki Kaisha Toshiba | Non-volatile semiconductor memory device |
JP3730272B2 (ja) * | 1994-09-17 | 2005-12-21 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US5694356A (en) * | 1994-11-02 | 1997-12-02 | Invoice Technology, Inc. | High resolution analog storage EPROM and flash EPROM |
JPH09162313A (ja) * | 1995-12-12 | 1997-06-20 | Rohm Co Ltd | 不揮発性半導体記憶装置およびその使用方法 |
US5781477A (en) | 1996-02-23 | 1998-07-14 | Micron Quantum Devices, Inc. | Flash memory system having fast erase operation |
US5777923A (en) * | 1996-06-17 | 1998-07-07 | Aplus Integrated Circuits, Inc. | Flash memory read/write controller |
US5805501A (en) | 1996-05-22 | 1998-09-08 | Macronix International Co., Ltd. | Flash memory device with multiple checkpoint erase suspend logic |
US5917757A (en) * | 1996-08-01 | 1999-06-29 | Aplus Flash Technology, Inc. | Flash memory with high speed erasing structure using thin oxide semiconductor devices |
US5914896A (en) * | 1996-08-01 | 1999-06-22 | Aplus Flash Technology, Inc. | Flash memory with high speed erasing structure using thin oxide and thick oxide semiconductor devices |
JPH1055691A (ja) * | 1996-08-08 | 1998-02-24 | Ricoh Co Ltd | 不揮発性半導体メモリ |
KR100232190B1 (ko) * | 1996-10-01 | 1999-12-01 | 김영환 | 비휘발성 메모리장치 |
JP3796851B2 (ja) * | 1996-10-21 | 2006-07-12 | ソニー株式会社 | 不揮発性半導体記憶装置 |
US5963479A (en) * | 1996-12-28 | 1999-10-05 | Hyundai Electronics Industries, Co., Ltd. | Method of erasing a flash memory cell and device for erasing the same |
JPH10228786A (ja) * | 1997-02-17 | 1998-08-25 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置及びその閾値制御方法 |
KR100274590B1 (ko) * | 1997-07-29 | 2001-01-15 | 윤종용 | 낮은전원전압에서안정된독출동작이가능한플래시메모리장치 |
KR100254565B1 (ko) * | 1997-08-28 | 2000-05-01 | 윤종용 | 분할된 워드 라인 구조를 갖는 플래시 메모리 장치의 행 디코더회로 |
US5930174A (en) * | 1997-12-11 | 1999-07-27 | Amic Technology, Inc. | Circuit and method for erasing flash memory array |
US5953255A (en) * | 1997-12-24 | 1999-09-14 | Aplus Flash Technology, Inc. | Low voltage, low current hot-hole injection erase and hot-electron programmable flash memory with enhanced endurance |
JP3906545B2 (ja) * | 1998-02-03 | 2007-04-18 | ソニー株式会社 | 不揮発性半導体記憶装置 |
JP2000030476A (ja) * | 1998-07-14 | 2000-01-28 | Mitsubishi Electric Corp | 不揮発性半導体記憶装置および閾値電圧書込み方法 |
US6188609B1 (en) * | 1999-05-06 | 2001-02-13 | Advanced Micro Devices, Inc. | Ramped or stepped gate channel erase for flash memory application |
US6914827B2 (en) * | 1999-07-28 | 2005-07-05 | Samsung Electronics Co., Ltd. | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof |
KR100308192B1 (ko) * | 1999-07-28 | 2001-11-01 | 윤종용 | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 |
JP4360736B2 (ja) * | 2000-01-27 | 2009-11-11 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置および不揮発性半導体記憶装置のデータ消去方法 |
-
1999
- 1999-07-28 KR KR1019990030872A patent/KR100308192B1/ko not_active Expired - Fee Related
-
2000
- 2000-07-18 JP JP2000217657A patent/JP2001057090A/ja active Pending
- 2000-07-27 US US09/626,172 patent/US6314027B1/en not_active Expired - Lifetime
-
2001
- 2001-11-01 US US10/016,579 patent/US6577540B2/en not_active Expired - Lifetime
-
2008
- 2008-03-14 US US12/049,209 patent/US20080158998A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US6577540B2 (en) | 2003-06-10 |
US6314027B1 (en) | 2001-11-06 |
US20020060929A1 (en) | 2002-05-23 |
US20080158998A1 (en) | 2008-07-03 |
JP2001057090A (ja) | 2001-02-27 |
KR20010011482A (ko) | 2001-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100308192B1 (ko) | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시 메모리장치 및 그것의 소거 방법 | |
KR100381804B1 (ko) | 비휘발성 반도체 기억 장치 및 비휘발성 반도체 기억장치의 데이터 소거 방법 | |
KR100381954B1 (ko) | 메모리 셀의 과소거를 방지할 수 있는 소거 방법 및그것을 이용한 플래시 메모리 장치 | |
US7408804B2 (en) | Systems for soft programming non-volatile memory utilizing individual verification and additional soft programming of subsets of memory cells | |
US6252803B1 (en) | Automatic program disturb with intelligent soft programming for flash cells | |
US6587903B2 (en) | Soft programming for recovery of overerasure | |
US6205074B1 (en) | Temperature-compensated bias generator | |
US6122198A (en) | Bit by bit APDE verify for flash memory applications | |
KR100761091B1 (ko) | 소프트 프로그래밍이 vt 분포의 폭을 좁힐 수 있게 하는 게이트 램핑 기술 | |
EP1864293A1 (en) | Erasing non-volatile memory using individual verification and additional erasing of subsets of memory cells | |
KR100357693B1 (ko) | 향상된 소거 알고리즘이 내장된 불휘발성 반도체 메모리장치 | |
JP4870876B2 (ja) | 不揮発性半導体メモリ装置の消去方法 | |
US7120060B2 (en) | Memory device with non-volatile reference memory cell trimming capabilities | |
KR20020042760A (ko) | 플래시 메모리 응용을 위한 램프 또는 스텝 게이트 채널소거 | |
US7190624B2 (en) | Flash memory device capable of preventing an over-erase of flash memory cells and erase method thereof | |
KR100924377B1 (ko) | 높은 칼럼 누설이 존재하는 nor 플래쉬 메모리 셀들을위한 정확한 검증 장치 및 방법 | |
US6240023B1 (en) | Method for efficiently executing soft programming of a memory block | |
US6285588B1 (en) | Erase scheme to tighten the threshold voltage distribution of EEPROM flash memory cells | |
US6269026B1 (en) | Charge sharing to help boost the wordlines during APDE verify | |
KR100655281B1 (ko) | 플래시 메모리 셀들의 과소거를 방지할 수 있는 플래시메모리 장치 및 그것의 소거 방법 | |
KR100428784B1 (ko) | 소거된 셀들의 문턱 전압 분포를 최소화할 수 있는불휘발성 반도체 메모리 장치의 소거 방법 | |
US6198664B1 (en) | APDE scheme for flash memory application | |
KR100496794B1 (ko) | 전기적으로소거및프로그램가능한셀을가지는반도체장치 | |
KR19990042720A (ko) | 반도체 메모리 장치의 과소거 리페어 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19990728 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20010629 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20010827 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20010828 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20040329 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20050705 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20060728 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20070801 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20080729 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20090814 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20100729 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20110729 Start annual number: 11 End annual number: 11 |
|
FPAY | Annual fee payment |
Payment date: 20120802 Year of fee payment: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20120802 Start annual number: 12 End annual number: 12 |
|
FPAY | Annual fee payment |
Payment date: 20130731 Year of fee payment: 13 |
|
PR1001 | Payment of annual fee |
Payment date: 20130731 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20140731 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20140731 Start annual number: 14 End annual number: 14 |
|
FPAY | Annual fee payment |
Payment date: 20160801 Year of fee payment: 16 |
|
PR1001 | Payment of annual fee |
Payment date: 20160801 Start annual number: 16 End annual number: 16 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20190607 |