JPS62190869A - 半導体記憶装置 - Google Patents
半導体記憶装置Info
- Publication number
- JPS62190869A JPS62190869A JP61034690A JP3469086A JPS62190869A JP S62190869 A JPS62190869 A JP S62190869A JP 61034690 A JP61034690 A JP 61034690A JP 3469086 A JP3469086 A JP 3469086A JP S62190869 A JPS62190869 A JP S62190869A
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- layer
- capacitor
- conductive layer
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 28
- 239000010410 layer Substances 0.000 claims abstract description 54
- 239000003990 capacitor Substances 0.000 claims abstract description 40
- 230000015654 memory Effects 0.000 claims abstract description 29
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 239000011229 interlayer Substances 0.000 claims abstract description 8
- 238000002955 isolation Methods 0.000 claims description 6
- 239000010408 film Substances 0.000 abstract description 20
- 239000010409 thin film Substances 0.000 abstract description 9
- 238000009792 diffusion process Methods 0.000 description 9
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000005452 bending Methods 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
Landscapes
- Semiconductor Memories (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は特に高密度1トランジスタ型RAM装置で代表
される半導体記憶装置に関する。
される半導体記憶装置に関する。
従来の技術
近年の半導体メモリの高集積化、大容量化は目覚しいも
のがあるが、このような半導体メモリの発展はそのチッ
プサイズの半分以上の面積を占めるメモリセルの高密度
化技術の発展によるものといえる。第2図は従来より用
いられているメモリセル断面図である。これはいわゆる
プレーナ型メモリセルで、ソースを形成する拡散層3と
セルプレートとよばれる導電層5の間に絶縁薄膜7を形
成しセルキャパシタを構成するものである。この構造の
セルキャパシタではメモリセル面積を縮少するためには
、充分なセル容量(一般には5゜fF以上)を得るため
に絶縁薄膜7をさらに薄膜化しなければならず、絶縁耐
圧や薄膜形成技術の点において問題点が多く、この構造
でのメモリセル面積の縮少は困難である。
のがあるが、このような半導体メモリの発展はそのチッ
プサイズの半分以上の面積を占めるメモリセルの高密度
化技術の発展によるものといえる。第2図は従来より用
いられているメモリセル断面図である。これはいわゆる
プレーナ型メモリセルで、ソースを形成する拡散層3と
セルプレートとよばれる導電層5の間に絶縁薄膜7を形
成しセルキャパシタを構成するものである。この構造の
セルキャパシタではメモリセル面積を縮少するためには
、充分なセル容量(一般には5゜fF以上)を得るため
に絶縁薄膜7をさらに薄膜化しなければならず、絶縁耐
圧や薄膜形成技術の点において問題点が多く、この構造
でのメモリセル面積の縮少は困難である。
一方、第3図はスタックド型キャパシタ構造といわれる
メモリセルの断面図である。ソースを形成する拡散層3
から導電層6をとり出し、この上に絶縁薄膜7を介して
セルプレート導電層5を形成してキャパシタを構成する
ものである。この構造のキャパシタでは分離絶縁膜2上
にも容量が確保され、またキャパシタの両電極となる導
電層が平面でなく折れ曲がっているため前記プレーナ型
メモリセルに比べて大きな容量が確保できるという特徴
をもつ。
メモリセルの断面図である。ソースを形成する拡散層3
から導電層6をとり出し、この上に絶縁薄膜7を介して
セルプレート導電層5を形成してキャパシタを構成する
ものである。この構造のキャパシタでは分離絶縁膜2上
にも容量が確保され、またキャパシタの両電極となる導
電層が平面でなく折れ曲がっているため前記プレーナ型
メモリセルに比べて大きな容量が確保できるという特徴
をもつ。
発明が解決しようとする問題点
ところがこのようなスタックド型キャパシタにおいても
、前記プレーナ型メモリセルに比べれば大きな容量が得
られるものの、その構造上メモリセル容量の増大には限
界があり、メモリセルの微細化に伴なってメモリセル容
量の不足が生じるのは必至である。
、前記プレーナ型メモリセルに比べれば大きな容量が得
られるものの、その構造上メモリセル容量の増大には限
界があり、メモリセルの微細化に伴なってメモリセル容
量の不足が生じるのは必至である。
また素子製造のプロセス上においても、工程が複雑とな
ったり、2層の導電層の形成や、これらが折れ曲がって
いることが逆に段差を生じる原因ともなり、多層配線の
面からも不利である。
ったり、2層の導電層の形成や、これらが折れ曲がって
いることが逆に段差を生じる原因ともなり、多層配線の
面からも不利である。
本発明は前記問題点を解決するためのもので、メモリセ
ルの微細化によるセル容量の不足を解消し、充分なセル
容量を確保できるメモリセル構造を備えた半導体記憶装
置を提供するものである。
ルの微細化によるセル容量の不足を解消し、充分なセル
容量を確保できるメモリセル構造を備えた半導体記憶装
置を提供するものである。
問題点を解決するだめの手段
前記問題点を解決するために本発明は一導電型半導体基
板表面近傍に形成された前記半導体基板と反対導電型の
信号読み出し用MOSトランジスタのドレイン領域と、
前記ドレイン領域に隣接した前記半導体基板上に形成さ
れた前記MO8)ランジスタのゲート絶縁膜と、前記ゲ
ート絶縁膜に隣接した前記ドレイン領域と反対側の前記
半導体基板表面近傍に形成された前記半導体基板と反対
導電型の前記MO8)う/ジスタのソース領域と、前記
ン〜ス領域上に形成されたメモリセルの下部キャパシタ
の誘電体用絶縁膜と、それに隣接する素子分離絶縁厚膜
と、前記メモリセルの下部キャパシタの誘電体用絶縁膜
上及び前記素子分離絶縁厚膜上に形成された下部セルプ
レート用第1導電層と、前記第14電層上および其の側
壁部上に形成されたメモリセルの上部キャパシタの誘電
体用絶縁膜と、前記メモリセルの上部キャパシタの誘電
体用絶縁膜上に形成され前記ソース領域に電気的に接続
された第2導電層と、前記ゲート絶縁膜上及び層間絶縁
膜を介して前記第2導電層上に設けられたワードライン
用第3電極と、前記第2導電層上と其の側壁部上と前記
第3電極と其の側壁部上に形成された層間絶縁膜と、前
記層間絶縁膜上に形成され前記ドレイン領域と電気的に
結合されたビットライン用第4電極層とより構成され、
前記下部キャパシタと前記上部キャパシタとが並列接続
構成となっている事を特徴とする半導体記憶装置を提供
する。
板表面近傍に形成された前記半導体基板と反対導電型の
信号読み出し用MOSトランジスタのドレイン領域と、
前記ドレイン領域に隣接した前記半導体基板上に形成さ
れた前記MO8)ランジスタのゲート絶縁膜と、前記ゲ
ート絶縁膜に隣接した前記ドレイン領域と反対側の前記
半導体基板表面近傍に形成された前記半導体基板と反対
導電型の前記MO8)う/ジスタのソース領域と、前記
ン〜ス領域上に形成されたメモリセルの下部キャパシタ
の誘電体用絶縁膜と、それに隣接する素子分離絶縁厚膜
と、前記メモリセルの下部キャパシタの誘電体用絶縁膜
上及び前記素子分離絶縁厚膜上に形成された下部セルプ
レート用第1導電層と、前記第14電層上および其の側
壁部上に形成されたメモリセルの上部キャパシタの誘電
体用絶縁膜と、前記メモリセルの上部キャパシタの誘電
体用絶縁膜上に形成され前記ソース領域に電気的に接続
された第2導電層と、前記ゲート絶縁膜上及び層間絶縁
膜を介して前記第2導電層上に設けられたワードライン
用第3電極と、前記第2導電層上と其の側壁部上と前記
第3電極と其の側壁部上に形成された層間絶縁膜と、前
記層間絶縁膜上に形成され前記ドレイン領域と電気的に
結合されたビットライン用第4電極層とより構成され、
前記下部キャパシタと前記上部キャパシタとが並列接続
構成となっている事を特徴とする半導体記憶装置を提供
する。
作 用
この構造をもつ半導体記憶装置によって、従来のプレー
ナ型キャパシタ構造およびスタックド型キャパシタ構造
の有していた欠点、すなわちメモリセル面積の縮少によ
るメモリセル容量の大きさの限界を解消し、前記2つの
単独のキャパシタ構造では得られない大きな容量値を確
保することが可能である。
ナ型キャパシタ構造およびスタックド型キャパシタ構造
の有していた欠点、すなわちメモリセル面積の縮少によ
るメモリセル容量の大きさの限界を解消し、前記2つの
単独のキャパシタ構造では得られない大きな容量値を確
保することが可能である。
実施例
以下、本発明の実施例を、第1図に示す本発明による半
導体記憶装置のメモリセル断面図により詳述する。
導体記憶装置のメモリセル断面図により詳述する。
第1図において、ソースを形成する半導体基板拡散層3
上に絶縁薄膜7を形成しその上にセルプレートとなる導
電層5を形成してプレーナ型の下部キャパシタを構成し
ている。次いでセルプレート導電層6の上部および側壁
部に同様に絶縁薄膜7を形成し、その上部および側壁部
に導電層6を形成してスタックド型の上部キャパシタを
構成する。ここで導電層6は半導体基板拡散層3と接続
される構造をとることにより、前記2つのキャパシタ、
すなわちセルプレート導電層6と半導体基板拡散層3を
両電極とするプレーナ型の下部キャパシタと、セルプレ
ート導電層5と半導体基板拡散層3に接続された導電層
6を両電極とするスタックド型の上部キャパシタが並列
に接続されたキャパシタとなる。この構造をとることに
より従来のプレーナ型およびスタックド型キャパシタ単
独で得られる以上のメモリセル容量の確保が容易である
。
上に絶縁薄膜7を形成しその上にセルプレートとなる導
電層5を形成してプレーナ型の下部キャパシタを構成し
ている。次いでセルプレート導電層6の上部および側壁
部に同様に絶縁薄膜7を形成し、その上部および側壁部
に導電層6を形成してスタックド型の上部キャパシタを
構成する。ここで導電層6は半導体基板拡散層3と接続
される構造をとることにより、前記2つのキャパシタ、
すなわちセルプレート導電層6と半導体基板拡散層3を
両電極とするプレーナ型の下部キャパシタと、セルプレ
ート導電層5と半導体基板拡散層3に接続された導電層
6を両電極とするスタックド型の上部キャパシタが並列
に接続されたキャパシタとなる。この構造をとることに
より従来のプレーナ型およびスタックド型キャパシタ単
独で得られる以上のメモリセル容量の確保が容易である
。
以下第1図について他部分の説明を行なうと、9はワー
ドラインを形成する導電性ゲート電極、8は導電層間の
分離のだめの層間絶縁膜、10はドレインを形成する半
導体基板拡散層4と接続される、ピントラインを形成す
る導電層である。
ドラインを形成する導電性ゲート電極、8は導電層間の
分離のだめの層間絶縁膜、10はドレインを形成する半
導体基板拡散層4と接続される、ピントラインを形成す
る導電層である。
発明の効果
以上のように、本発明による半導体記憶装置は、メモリ
セル容量を極めて大きくすることが可能であり、これに
より半導体記憶装置の一層の高集積化、大容量化が容易
に実現可能である。
セル容量を極めて大きくすることが可能であり、これに
より半導体記憶装置の一層の高集積化、大容量化が容易
に実現可能である。
第1図は本発明の実施例を示す半導体記憶装置のメモリ
セル断面図、第2図は従来のプレーナ型キャパシタを有
するメモリセル断面図、第3図は同じ〈従来のスタック
ド型キャパシタを有するメモリセル断面図である。 1・・・・・・半導体基板、2・・・・・・素子分離絶
縁厚膜、3・・・・・・ソースを形成する拡散層、4・
・・・・・ドレインを形成する拡散層、5・・・・・・
セルプレートを形成する導電層、e・・・・・・ソース
に接続された導電層、7・−・・・・キャパシタの誘電
体用絶縁薄膜、8・・・・・・層間絶縁膜、9・・・・
・・ワードラインを形成するゲート電極、10・・・・
・・ビットラインを形成する導電層0代理人の氏名 弁
理士 中 尾 敏 男 ほか1名トー早呵憬纂本久 2−1!っト勉香色奎ちII刃( 5−−−vルア“しYtL弊入Tる4償し令トー4間鶴
外線 q”−q律り1ン1勺へIるゲーp電型に第2図 第3図
セル断面図、第2図は従来のプレーナ型キャパシタを有
するメモリセル断面図、第3図は同じ〈従来のスタック
ド型キャパシタを有するメモリセル断面図である。 1・・・・・・半導体基板、2・・・・・・素子分離絶
縁厚膜、3・・・・・・ソースを形成する拡散層、4・
・・・・・ドレインを形成する拡散層、5・・・・・・
セルプレートを形成する導電層、e・・・・・・ソース
に接続された導電層、7・−・・・・キャパシタの誘電
体用絶縁薄膜、8・・・・・・層間絶縁膜、9・・・・
・・ワードラインを形成するゲート電極、10・・・・
・・ビットラインを形成する導電層0代理人の氏名 弁
理士 中 尾 敏 男 ほか1名トー早呵憬纂本久 2−1!っト勉香色奎ちII刃( 5−−−vルア“しYtL弊入Tる4償し令トー4間鶴
外線 q”−q律り1ン1勺へIるゲーp電型に第2図 第3図
Claims (1)
- 一導電型半導体基板表面近傍に形成された前記半導体
基板と反対導電型の信号読み出し用MOSトランジスタ
のドレイン領域と、前記ドレイン領域に隣接した前記半
導体基板上に形成された前記MOSトランジスタのゲー
ト絶縁膜と、前記ゲート絶縁膜に隣接した前記ドレイン
領域と反対側の前記半導体基板表面近傍に形成された前
記半導体基板と反対導電型の前記MOSトランジスタの
ソース領域と、前記ソース領域上に形成されたメモリセ
ルの下部キャパシタの誘電体用絶縁膜と、それに隣接す
る素子分離絶縁厚膜と、前記メモリセルの下部キャパシ
タの誘電体用絶縁膜上及び前記素子分離絶縁厚膜上に形
成された下部セルプレート用第1導電層と、前記第1導
電層上および其の側壁部上に形成されたメモリセルの上
部キャパシタの誘電体用絶縁膜と、前記メモリセルの上
部キャパシタの誘電体用絶縁膜上に形成され前記ソース
領域に電気的に接続された第2導電層と、前記ゲート絶
縁膜上及び層間絶縁膜を介して前記第2導電層上に設け
られたワードライン用第3電極と、前記第2導電層上と
其の側壁部上と前記第3電極と其の側壁部上に形成され
た層間絶縁膜と、前記層間絶縁膜上に形成され前記ドレ
イン領域と電気的に結合されたビットライン用第4電極
層とより構成され、前記下部キャパシタと前記上部キャ
パシタとが並列接続構成となっている事を特徴とする半
導体記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61034690A JPS62190869A (ja) | 1986-02-18 | 1986-02-18 | 半導体記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61034690A JPS62190869A (ja) | 1986-02-18 | 1986-02-18 | 半導体記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62190869A true JPS62190869A (ja) | 1987-08-21 |
Family
ID=12421378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61034690A Pending JPS62190869A (ja) | 1986-02-18 | 1986-02-18 | 半導体記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62190869A (ja) |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3930016A1 (de) * | 1988-09-29 | 1990-04-05 | Mitsubishi Electric Corp | Halbleitereinrichtung mit feldabschirmtrennung |
DE3932445A1 (de) * | 1988-09-29 | 1990-04-05 | Mitsubishi Electric Corp | Komplementaere halbleitereinrichtung mit verbessertem isolationsbereich |
JPH02156566A (ja) * | 1988-12-08 | 1990-06-15 | Mitsubishi Electric Corp | 半導体記憶装置およびその製造方法 |
US5225704A (en) * | 1988-07-08 | 1993-07-06 | Mitsubishi Denki Kabushiki Kaisha | Field shield isolation structure for semiconductor memory device and method for manufacturing the same |
JPH07147332A (ja) * | 1994-08-01 | 1995-06-06 | Fujitsu Ltd | 半導体装置の製造方法 |
JPH07147333A (ja) * | 1994-08-01 | 1995-06-06 | Fujitsu Ltd | 半導体記憶装置及びその製造方法 |
US5585998A (en) * | 1995-12-22 | 1996-12-17 | International Business Machines Corporation | Isolated sidewall capacitor with dual dielectric |
US5633781A (en) * | 1995-12-22 | 1997-05-27 | International Business Machines Corporation | Isolated sidewall capacitor having a compound plate electrode |
US5712759A (en) * | 1995-12-22 | 1998-01-27 | International Business Machines Corporation | Sidewall capacitor with L-shaped dielectric |
US5914851A (en) * | 1995-12-22 | 1999-06-22 | International Business Machines Corporation | Isolated sidewall capacitor |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56138946A (en) * | 1980-03-31 | 1981-10-29 | Toshiba Corp | Semiconductor device |
JPS5890755A (ja) * | 1981-11-25 | 1983-05-30 | Nec Corp | 半導体装置 |
JPS5989450A (ja) * | 1982-11-15 | 1984-05-23 | Mitsubishi Electric Corp | 半導体集積回路装置 |
-
1986
- 1986-02-18 JP JP61034690A patent/JPS62190869A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56138946A (en) * | 1980-03-31 | 1981-10-29 | Toshiba Corp | Semiconductor device |
JPS5890755A (ja) * | 1981-11-25 | 1983-05-30 | Nec Corp | 半導体装置 |
JPS5989450A (ja) * | 1982-11-15 | 1984-05-23 | Mitsubishi Electric Corp | 半導体集積回路装置 |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5225704A (en) * | 1988-07-08 | 1993-07-06 | Mitsubishi Denki Kabushiki Kaisha | Field shield isolation structure for semiconductor memory device and method for manufacturing the same |
US5930614A (en) * | 1988-09-29 | 1999-07-27 | Mitsubishi Denki Kabushiki Kaisha | Method for forming MOS device having field shield isolation |
DE3932445A1 (de) * | 1988-09-29 | 1990-04-05 | Mitsubishi Electric Corp | Komplementaere halbleitereinrichtung mit verbessertem isolationsbereich |
DE3930016A1 (de) * | 1988-09-29 | 1990-04-05 | Mitsubishi Electric Corp | Halbleitereinrichtung mit feldabschirmtrennung |
JPH02156566A (ja) * | 1988-12-08 | 1990-06-15 | Mitsubishi Electric Corp | 半導体記憶装置およびその製造方法 |
JPH07147332A (ja) * | 1994-08-01 | 1995-06-06 | Fujitsu Ltd | 半導体装置の製造方法 |
JPH07147333A (ja) * | 1994-08-01 | 1995-06-06 | Fujitsu Ltd | 半導体記憶装置及びその製造方法 |
US5585998A (en) * | 1995-12-22 | 1996-12-17 | International Business Machines Corporation | Isolated sidewall capacitor with dual dielectric |
US5701647A (en) * | 1995-12-22 | 1997-12-30 | International Business Machines Corporation | Method for making an isolated sidewall capacitor having a compound plate electrode |
US5712759A (en) * | 1995-12-22 | 1998-01-27 | International Business Machines Corporation | Sidewall capacitor with L-shaped dielectric |
US5914851A (en) * | 1995-12-22 | 1999-06-22 | International Business Machines Corporation | Isolated sidewall capacitor |
US5633781A (en) * | 1995-12-22 | 1997-05-27 | International Business Machines Corporation | Isolated sidewall capacitor having a compound plate electrode |
US6027966A (en) * | 1995-12-22 | 2000-02-22 | International Business Machines Corporation | Isolated sidewall capacitor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930010081B1 (ko) | 2중 적층캐패시터 구조를 갖는 반도체 기억장치 및 그 제조방법 | |
JPH0412564A (ja) | 半導体記憶装置およびその製造方法 | |
KR930010823B1 (ko) | 반도체 기억장치 | |
JPH0410651A (ja) | 半導体記憶装置およびその製造方法 | |
JPH0775247B2 (ja) | 半導体記憶装置 | |
US4131906A (en) | Dynamic random access memory using MOS FETs and method for manufacturing same | |
US5950084A (en) | Method of manufacturing dual-packed capacitor for DRAM cells | |
JP2818964B2 (ja) | 積層構造の電荷蓄積部を有する半導体記憶装置の製造方法 | |
JPS62190869A (ja) | 半導体記憶装置 | |
JPH03173176A (ja) | 半導体記憶装置 | |
JPH065802A (ja) | トンネル構造のdramセル及びその製造方法 | |
JPH01100960A (ja) | 半導体集積回路装置 | |
JPH01302851A (ja) | 半導体メモリのメモリセル構造 | |
JPS62190868A (ja) | 半導体記憶装置 | |
US4173819A (en) | Method of manufacturing a dynamic random access memory using MOS FETS | |
JP2503661B2 (ja) | 半導体メモリ素子およびその製造方法 | |
JPS59188963A (ja) | 半導体装置 | |
JP2594176B2 (ja) | 半導体記憶装置の製造方法 | |
JPH04216666A (ja) | 半導体装置及びその製造方法 | |
JPH05243515A (ja) | 半導体メモリ | |
JPS6182459A (ja) | 半導体記憶装置 | |
JP2827377B2 (ja) | 半導体集積回路 | |
KR0133831B1 (ko) | 에스램(SRAM) 캐패시턴스(Capacitance)가 증가된 에스램 제조방법 | |
KR970000976B1 (ko) | 스택 캐패시터 제조방법 | |
JPH04192462A (ja) | 半導体記憶装置 |