JPS5918994A - Memory scope - Google Patents
Memory scopeInfo
- Publication number
- JPS5918994A JPS5918994A JP57129284A JP12928482A JPS5918994A JP S5918994 A JPS5918994 A JP S5918994A JP 57129284 A JP57129284 A JP 57129284A JP 12928482 A JP12928482 A JP 12928482A JP S5918994 A JPS5918994 A JP S5918994A
- Authority
- JP
- Japan
- Prior art keywords
- signals
- memory
- signal
- types
- displayed
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.
Description
【発明の詳細な説明】
本発明は、測定信号を波形表示するメモリスコープに関
する。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a memory scope that displays measurement signals in waveforms.
メモリスコープとは、連続して出力される信号の瞬間的
な値を一旦メモリに記憶させ、これを表示するものであ
υ、通常1種類の信号が波形表示される。然しながらと
の種測定信号は、波形状等曲線であることが多いから、
2種類の信号を同時に表示しても、これらを混同する惧
れは殆んどない。A memory scope is a device that temporarily stores the instantaneous values of continuously output signals in a memory and displays them.Usually, one type of signal is displayed in waveform. However, since the type of measurement signal often has an isocurve waveform,
Even if two types of signals are displayed simultaneously, there is little risk of confusing them.
本発明はこのような点に着目してなされたものであシ、
2種の信号を交互に取シ出しXYマトリクス表示パネル
の信号線の一本ごとに交互に異種の信号を与えて2種の
信号を交着する如く同一表示面上への表示を可能とし、
他方表示画面を2分して、各々独立して2種の信号の表
示をも可能としたものである。The present invention has been made with attention to these points.
Two types of signals are taken out alternately and different types of signals are alternately applied to each signal line of an XY matrix display panel, so that it is possible to display the two types of signals on the same display surface as if they were interlaced.
On the other hand, the display screen is divided into two parts, and two types of signals can be displayed independently on each part.
以下図に基いて本発明実施例を説明する1、第1゜図に
おいて、(1)は、2種の信号A、Bを入力しこれを交
互に切換える切換スイッチ、(2)は、増幅器、(3)
は交互に入力するA、B信号をディジタル変換するA/
D変換器、(4)は、ディジタル化されだA、B信号を
記憶するメモリ、 +5+は、信−υA、13の入力を
検知して作動するトリガ回路、(6)は、トリガ回路(
5)信号入力波所定時間例えば1μsec間信号を出力
fるカウンタ、(7)は、このカウンタ(6)の出力信
号存在時動作するメモリ書込アドレスカウンタで、その
出力は、マルチプレクサ(8)ヲ介してメモリ(4)に
加えられる。それ放向列変換されたA、B(,1j−i
、]:、メモリ書込アドレスカウンタ(7)の作動期間
、例えば前述の如く1μsecの間にメモリ(4)へ潜
込−止れる。今メモリ(4)の容量を64X150bi
t。Embodiments of the present invention will be explained below based on the figures. 1. In Fig. 1, (1) is a changeover switch that inputs two types of signals A and B and switches them alternately; (2) is an amplifier; (3)
is an A/B signal that digitally converts the A and B signals that are input alternately.
D converter, (4) is a memory that stores the digitized A and B signals, +5+ is a trigger circuit that detects the input of signal -υA and 13, and is activated;
5) A counter that outputs a signal for a predetermined period of time, e.g., 1 μsec, for a signal input wave. (7) is a memory write address counter that operates when the output signal of this counter (6) is present, and its output is sent to the multiplexer (8). is added to the memory (4) via the memory (4). A, B(,1j-i
, ]: The operation period of the memory write address counter (7), for example, as mentioned above, the entry into the memory (4) is stopped during 1 μsec. Now the capacity of memory (4) is 64X150bi
t.
とすると、1μsec間にそれに対応する信号量がメモ
リ(4)に入力され、切換スイッチ(1)はそれに対応
した速度で動作する。今の場合、この動作はメモリ書込
アドレスカウンタ(7)の最小ビット出力に同期してい
る。(101は一致検出回路で6ビツトカウンタ(11
1の出力及びメモリ(4)の出力を受けて、一致信号を
出力する。(121)(122)は−数棟出回路00)
の出力が加えられる150ビツトのシフトレジスタであ
り、一方のレジスタ(12,)は信号線Yの偶数番目の
線に、号だ他方のレジスタ(122)は奇数番目の線に
信号を与える。(131)(132)は1ラインラッチ
回路、(141)(142)は、信号・線Yを駆動する
Xドライバ、(9)はメモリ読出アドレスカウンタで、
その出力はマルチプレクサ(8)に加えられる。(15
1)(152)は走査線Xに加わる走査信−i・全出力
する各々32ビツトのシフトレジスタで、各々X)″ラ
イバ(16+)(L6z)を介して走査線Xに加えられ
る。2段のシフトレジスタ(15+)(152)は、メ
モリ読出アドレスカウンタ(9)からの出力信゛号によ
り駆動される。0′7)は、2段のシフトレジスタ(1
5n)(152)を、メモリ読出アドレスカウンタ(9
)に対し、直列に、または並列に接続するだめの表示切
換スイッチで、1−単」にて示す位置が直列、「−複」
にて示す位置が並列である。Then, a corresponding signal amount is input to the memory (4) within 1 μsec, and the changeover switch (1) operates at a speed corresponding to the signal amount. In the present case, this operation is synchronized with the minimum bit output of the memory write address counter (7). (101 is a coincidence detection circuit and a 6-bit counter (11
1 and the output of memory (4), it outputs a coincidence signal. (121) (122) is - several building output circuit 00)
This is a 150-bit shift register to which the output of Y is added, one register (12,) gives a signal to the even numbered line of the signal line Y, and the other register (122) gives a signal to the odd numbered line. (131) and (132) are 1-line latch circuits, (141) and (142) are X drivers that drive the signal/line Y, and (9) is a memory read address counter.
Its output is applied to a multiplexer (8). (15
1) (152) is a 32-bit shift register that outputs the entire scanning signal -i, which is applied to the scanning line X, and is applied to the scanning line The shift registers (15+) (152) are driven by the output signal from the memory read address counter (9).
5n) (152) to the memory read address counter (9
), the display selector switch indicates whether to connect in series or parallel.
The positions indicated by are parallel.
08)は、Xドライバ(16t)(162)及びXドラ
イバ(141)(142)によ−)て走査信号及び表示
信号が与えられ、表示動作するマトリクス表示パネルで
、液晶表示パネルを使用することができ、走査線Xの数
は64本、信号線Yの数は150本の例を示している。08) is a matrix display panel that performs display operation by receiving scanning signals and display signals from X drivers (16t) (162) and X drivers (141) (142), and uses a liquid crystal display panel. An example is shown in which the number of scanning lines X is 64 and the number of signal lines Y is 150.
メモリ読出アドレスカウンタ(9)及び6ビソトカウン
タ01)のカウント周波数は一致しておシ、まだ6ビツ
トカウンタ(11)が64ビツトカウントするごとに、
シフトレジスタ(12])(122)の1シフト動作が
行なわれる。6ビツトカウンク(11)のビット数64
は走査線Xの総数に一致して設計されている。またマル
チプレクサ(8)にはメモリ書込アドレスカウンタ(7
)の出力及びメモリ読出アドレスカウンタ(9)の出力
が加えられるが、両信号のうち前者の出力が優先され、
この信号が出力されている間は、メモリ(4)への書込
動作がなされる。The counting frequencies of the memory read address counter (9) and 6-bit counter 01) are the same, but each time the 6-bit counter (11) counts 64 bits,
One shift operation of the shift registers (12]) (122) is performed. Number of bits of 6-bit count (11): 64
is designed to correspond to the total number of scan lines X. The multiplexer (8) also has a memory write address counter (7).
) and the output of the memory read address counter (9) are added, but of both signals, the former output is given priority,
While this signal is being output, a write operation to the memory (4) is performed.
その余の期間には、常に読出状態にあシ、メモリ読出ア
ドレスカウンタ(9)の出力信号に応じてメモリ内容は
出力される。During the remaining period, it is always in the read state and the memory contents are output in accordance with the output signal of the memory read address counter (9).
次に表示切換スイッチ07)が「単」の位置にある場合
につき動作を説明する。2種の信号A、Bは、切換スイ
ッチ(1)を介して交互に出力する直列信号となシ、増
幅器(2)にて増幅されA/D変換器(3)へ加えられ
る。−力増幅器(2)から出力されたA%B信号は、ト
リカ′回路(5)を駆動し、カウンタ(6)を動作させ
る。これによシメモリ害込アドレスカウンタ(7)が作
動し、マルチプレクサ(8)は、m送動作側にり換わり
、メモリ(4)は書込可能状態となる。したがってこの
期間にA/D変換器(3)を経てディジタル変換された
A、B直列信号は、メモリ(4)へ書込まれる。Next, the operation when the display changeover switch 07) is in the "single" position will be explained. The two types of signals A and B are serial signals that are alternately outputted via a changeover switch (1), amplified by an amplifier (2), and applied to an A/D converter (3). - The A%B signal output from the power amplifier (2) drives the trigger circuit (5) and operates the counter (6). As a result, the memory corrupted address counter (7) is activated, the multiplexer (8) is switched to the m-feed operation side, and the memory (4) becomes in a writable state. Therefore, during this period, the A and B serial signals digitally converted via the A/D converter (3) are written into the memory (4).
メモリ(4)への書込が終了すると、メモリ読出アドレ
スカウンタ(9)及び1ビットカウンタ0.1+の動作
に伴ってメモリ(4)の内容が読出されて、−数棟出回
路α0)ヲ1Mてシフトレジスタ(121)(122)
へ転送される。シフトレジスタ(121)(122)K
1 ライン分のA、B信号が収納されると、この情報信
号は、ランチ回路(1ろ1)(1ろ2)、Xドライバ(
14+)(142)を経て表示バネ/I/叫に与えられ
る。When the writing to the memory (4) is completed, the contents of the memory (4) are read out with the operation of the memory read address counter (9) and the 1-bit counter 0.1+, and the -number output circuit α0) is read out. 1M shift register (121) (122)
will be forwarded to. Shift register (121) (122)K
When the A and B signals for one line are stored, this information signal is transmitted to the launch circuit (1-1) (1-2), the X driver (
14+) (142) to the display spring /I/crystal.
そしてXドライバ(1<5l)(162)からの走査信
号にしたがってその交差点が選択され、所定の交差点が
点灯する。このようにして、表示パネルo8)」二には
、信号A及び信号BK対応する波形が、1信号線ごとに
交互に表示される。Then, the intersection is selected according to the scanning signal from the X driver (1<5l) (162), and the predetermined intersection is lit. In this way, the waveforms corresponding to the signal A and the signal BK are displayed alternately for each signal line on the display panel o8).
次に、表示l、7I換スイッチ(17)を「複」位u?
1゛に設定した場合につき説明する。この場合、シフト
レジスタ(15l)(152)は、メモリ読出アドレス
カウンタ(9)の出力により並列駆動されるから、表示
バネ/v (1,8)は上下に2分され上半分がシフト
レジスタ(15+)及びXドライバ(16t)により、
寸だ下半分がシフトレジスタ(152)及びXドライバ
(162)によシ、各々独立に走査される。それ故、シ
フトレジスタ(12t)の偶数ビット位置に収納された
情報信号Aは、表示パネル(18)の上半分に、−また
シフトレジスタ(122)の奇数ビット位置に収納され
た情報信号Bは、表示パネル(18)の下半分に表示さ
れることとなる。第2図(イ)に表示画面に信号A、B
を重畳させて表示した状態を、また同図(ロ)に、表示
画面を上下2分割して各々信号A、13を分け2表示し
た状態を示す。Next, turn the display l, 7I changeover switch (17) to the "double" position u?
The case where it is set to 1 will be explained. In this case, the shift registers (15l) (152) are driven in parallel by the output of the memory read address counter (9), so the display spring /v (1,8) is divided into upper and lower halves, with the upper half being the shift register (152). 15+) and X driver (16t),
The lower half of the dimension is scanned independently by a shift register (152) and an X driver (162). Therefore, the information signal A stored in the even bit positions of the shift register (12t) will appear in the upper half of the display panel (18), and the information signal B stored in the odd bit positions of the shift register (122) will appear in the upper half of the display panel (18). , will be displayed in the lower half of the display panel (18). Figure 2 (a) shows signals A and B on the display screen.
FIG. 3(B) shows a state in which the display screen is divided into upper and lower halves, and the signals A and 13 are divided and displayed in two parts.
マトリクス表示パネル(18)へ加わる走査信号X、及
び表示信号Yは、第6(2)に示す如く表わされる。The scanning signal X and display signal Y applied to the matrix display panel (18) are expressed as shown in No. 6 (2).
即ち、表示点に一致する表示信号Yjは、走査信号Xi
に同期し、かつその位相が逆となっている。That is, the display signal Yj corresponding to the display point is the scanning signal Xi
, and their phases are opposite.
なお、選択点及び非選択点に加わる実効電圧Vs、Vu
sはそれぞれ
Vs=バV
へ
べは、走査線数で表わされ、その比は
となり、一定の値を示す。液晶表示バネ/I/(18)
の場合、その閾値電圧は、パネル自体の特性によって固
有の値を示す。それ故選択点電圧Vs及び非癒択点電圧
Vusは、この閾値電圧V t hの」二下に位置ん
するよう電圧■が選択される。伊炉、V t b =
1.7v、u=64本の場合、■−16,6■が得られ
、また同様の間色−で、N=128木の場合V=19.
2■が得られる。Note that the effective voltages Vs and Vu applied to the selected point and the non-selected point
Each of s is expressed by the number of scanning lines, and the ratio thereof is as follows, which indicates a constant value. LCD display spring/I/(18)
In this case, the threshold voltage exhibits a unique value depending on the characteristics of the panel itself. Therefore, the selection point voltage Vs and the non-selection point voltage Vus are selected to be a voltage "2" below this threshold voltage V th . Iro, V t b =
When 1.7v and u=64 trees, ■-16,6■ are obtained, and when N=128 trees with the same intercolor, V=19.
2■ is obtained.
第4図は、液晶表示バネ/l’ (18)の−変形構造
を示す。前述の例では、信号A、Bはともに暗色の同一
色にて表示されるが、この変形例では、異なる色にて表
示することができる。即ち液晶表示パネル08)の信号
線Yは、交互に赤及び黒のカラー偏光板09)に対向し
て設けられている。こうすると、例えば信号Aは赤色に
で、また信号Bは黒色にで表示されることとなり、その
区別は明瞭となる。なお図中■(21)は、透明ガラス
基板、(221は、ITO膜等膜間透明導電膜々るX側
電極、(23)は、同様に■TO膜等よりなるY側電極
、(24)(25)は、液晶配向膜、因)は液晶、囚は
反射偏光板である。FIG. 4 shows a -deformed structure of the liquid crystal display spring /l' (18). In the above example, the signals A and B are both displayed in the same dark color, but in this modification, they can be displayed in different colors. That is, the signal lines Y of the liquid crystal display panel 08) are provided to face alternately red and black color polarizing plates 09). In this way, for example, signal A will be displayed in red and signal B will be displayed in black, making their distinction clear. In the figure, (21) is a transparent glass substrate, (221 is an X-side electrode made of an interlayer transparent conductive film such as an ITO film, (23) is also a Y-side electrode made of a TO film, etc., (24) ) (25) is a liquid crystal alignment film, (a) is a liquid crystal, and (b) is a reflective polarizing plate.
以上のように本発明メモリスコープは、2種の信号を、
信号線1木ごとに交互に与えることにより、2種の波形
を同一画面に重畳して、或は画面化するものである。ま
た異種の表示を、それぞれ異なる色で表示することがで
きるから、その区別も容易であシ、使用に際して、誤っ
て読取るおそれもない。As described above, the memory scope of the present invention receives two types of signals:
By alternately applying signal lines to each tree, two types of waveforms are superimposed on the same screen or displayed on the same screen. Furthermore, since different types of displays can be displayed in different colors, they can be easily distinguished and there is no risk of erroneous reading during use.
第1図は、本発明実施例ブロック図、第2図(イ)(0
)は表示状態を示す画像正面図、第6図は信号波形図、
第4図は液晶表示パネルの断面図である。
(1)・・・・・・切換入−イワナ、(2)・・・・・
・増幅器、(3)・・・・・・A/D変換器、(4)・
・・・・・メモ!J 、 (5)・・・・・・トリガ回
路、(61・・・・・・カウンタ、(7+・・・・−・
メモリ書込アドレスカウンタ、(8)・・・・・・マル
チプレクサ、 +9)・・・・・・メモリ読出アドレス
カウンタ、no)・・・・・・−数構出回路、(121
)(12z)(151)(152)−−シフトレジスタ
、(1η・・・・・・表示切換スイッチ、叫・・・・・
・マトリクス表示パネル、(1g!・・・・・・カラー
偏光板、(2))・・・・・・液晶。
第4・図
27〜 ニー −522
−FIG. 1 is a block diagram of an embodiment of the present invention, and FIG.
) is a front view of the image showing the display state, Figure 6 is a signal waveform diagram,
FIG. 4 is a sectional view of the liquid crystal display panel. (1)...Switching on - Char, (2)...
・Amplifier, (3)...A/D converter, (4)・
...Memo! J, (5)...Trigger circuit, (61...Counter, (7+...-)
Memory write address counter, (8)...Multiplexer, +9)...Memory read address counter, no)...-number configuration circuit, (121
)(12z)(151)(152)--Shift register, (1η...display changeover switch, shout...
・Matrix display panel, (1g!...Color polarizing plate, (2))...Liquid crystal. 4th Figure 27~ Knee -522
−
Claims (1)
ス表示パネルを含むメモリスコープにおいて、2種の信
号を交互に入力しこれを記憶するメモリ、このメモリか
ら上記2種の信号を取シ出し上記信号線のうち1つおき
の信号線にそれぞれ2種の信号を与えるシフトレジスタ
、上記走査線に走査信号を与える2段のシフトレジスタ
、この2段ノシフトレジスタを駆動するメモリ続出アド
レスカウンタ、とのカウンタの出力信号を上記2段のシ
フトレジスタに直列若しくは並列に与える表示切換スイ
ッチを備え、このスイッチの切換によシ、2段シフトレ
ジスタ直列接続時、2種の信号を、マトリクス表示パネ
ルの表示画面に交差して表示し、まだは2段シフトレジ
スタ並列接続時、2種の信号を2分された表示画面に各
々表示することを特徴とするメモリスコープ。11. In a memory scope including a matrix display panel consisting of a plurality of scanning lines X and signal lines Y, a memory for alternately inputting and storing two types of signals, and extracting the two types of signals from this memory. a shift register that supplies two types of signals to every other signal line among the signal lines, a two-stage shift register that supplies scanning signals to the scanning line, a memory successive address counter that drives the two-stage shift register; A display changeover switch is provided to supply the output signals of the counters to the two-stage shift registers in series or in parallel.By switching this switch, when the two-stage shift registers are connected in series, two types of signals are displayed on the matrix display panel. A memory scope characterized in that when two-stage shift registers are connected in parallel, two types of signals are displayed on a display screen divided into two, respectively.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57129284A JPS5918994A (en) | 1982-07-23 | 1982-07-23 | Memory scope |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57129284A JPS5918994A (en) | 1982-07-23 | 1982-07-23 | Memory scope |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5918994A true JPS5918994A (en) | 1984-01-31 |
Family
ID=15005772
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57129284A Pending JPS5918994A (en) | 1982-07-23 | 1982-07-23 | Memory scope |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5918994A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61256380A (en) * | 1985-05-10 | 1986-11-13 | カシオ計算機株式会社 | Small electronic type computer with graph display function |
JP2010176114A (en) * | 2009-01-29 | 2010-08-12 | Samsung Mobile Display Co Ltd | Organic electroluminescent display device and method of driving the same |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4934296A (en) * | 1972-07-28 | 1974-03-29 | ||
JPS5278397A (en) * | 1975-11-05 | 1977-07-01 | Nat Res Dev | Electronic analog waveform indicator |
JPS5282277A (en) * | 1975-12-27 | 1977-07-09 | Iwatsu Electric Co Ltd | Memory system |
JPS52134330A (en) * | 1976-05-06 | 1977-11-10 | Hitachi Ltd | Picture display unit |
JPS53138360A (en) * | 1977-05-05 | 1978-12-02 | Thomson Csf | Indicator |
JPS5638085A (en) * | 1979-09-04 | 1981-04-13 | Matsushita Electric Ind Co Ltd | Transmission type liquid crystal matrix display unit |
JPS5665189A (en) * | 1979-10-31 | 1981-06-02 | Mitsubishi Electric Corp | Trend graph display device |
-
1982
- 1982-07-23 JP JP57129284A patent/JPS5918994A/en active Pending
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4934296A (en) * | 1972-07-28 | 1974-03-29 | ||
JPS5278397A (en) * | 1975-11-05 | 1977-07-01 | Nat Res Dev | Electronic analog waveform indicator |
JPS5282277A (en) * | 1975-12-27 | 1977-07-09 | Iwatsu Electric Co Ltd | Memory system |
JPS52134330A (en) * | 1976-05-06 | 1977-11-10 | Hitachi Ltd | Picture display unit |
JPS53138360A (en) * | 1977-05-05 | 1978-12-02 | Thomson Csf | Indicator |
JPS5638085A (en) * | 1979-09-04 | 1981-04-13 | Matsushita Electric Ind Co Ltd | Transmission type liquid crystal matrix display unit |
JPS5665189A (en) * | 1979-10-31 | 1981-06-02 | Mitsubishi Electric Corp | Trend graph display device |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61256380A (en) * | 1985-05-10 | 1986-11-13 | カシオ計算機株式会社 | Small electronic type computer with graph display function |
JP2010176114A (en) * | 2009-01-29 | 2010-08-12 | Samsung Mobile Display Co Ltd | Organic electroluminescent display device and method of driving the same |
US8988321B2 (en) | 2009-01-29 | 2015-03-24 | Samsung Display Co., Ltd. | Organic light emitting display device including a plurality of scan driving circuits for driving scan signals corresponding to image signals and black image signals and method of driving the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62280799A (en) | Video interface unit | |
JPS6156397A (en) | Color liquid crystal display unit | |
EP0644505B1 (en) | Display device having a coordinate input mechanism | |
JPS5918994A (en) | Memory scope | |
JPH0553537A (en) | Ferroelectric liquid crystal display device and driving method thereof | |
US5483255A (en) | Display controller for liquid crystal panel structure | |
JPH09160526A (en) | Driving circuit for matrix type display panel, and display device using the same | |
EP0596607A1 (en) | Method for driving a ferroelectric liquid crystal panel | |
JPS5918993A (en) | Memory scope | |
JPH0627901A (en) | Liquid crystal display device | |
JPS61256387A (en) | Phase transfer type liquid crystal display unit | |
US20060050034A1 (en) | Apparatus for controlling color liquid crystal display and method thereof | |
US4857909A (en) | Image display apparatus | |
SU970438A1 (en) | Data display device | |
JP3573859B2 (en) | Display method and display device | |
JPS61212883A (en) | Active matrix type liquid crystal display unit | |
JPS60134292A (en) | Liquid crystal display driver | |
JP2554080B2 (en) | Display device | |
JPH07281642A (en) | Gradation driving circuit for liquid crystal display device and liquid crystal display device | |
JPS604988A (en) | Image display | |
KR100594197B1 (en) | LCD driver for character | |
RU1795513C (en) | Display unit | |
SU1108489A1 (en) | Device for displaying information | |
SU1603409A1 (en) | Device for input of graphic data | |
JPS63172194A (en) | Matrix display device |