JPH0213928A - 薄膜トランジスタアレイ - Google Patents
薄膜トランジスタアレイInfo
- Publication number
- JPH0213928A JPH0213928A JP63165464A JP16546488A JPH0213928A JP H0213928 A JPH0213928 A JP H0213928A JP 63165464 A JP63165464 A JP 63165464A JP 16546488 A JP16546488 A JP 16546488A JP H0213928 A JPH0213928 A JP H0213928A
- Authority
- JP
- Japan
- Prior art keywords
- amorphous semiconductor
- film
- thin film
- semiconductor film
- gate wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 29
- 239000010408 film Substances 0.000 claims abstract description 75
- 239000004065 semiconductor Substances 0.000 claims abstract description 26
- 238000003491 array Methods 0.000 claims description 4
- 239000012535 impurity Substances 0.000 claims description 2
- 230000001681 protective effect Effects 0.000 abstract description 17
- 230000003247 decreasing effect Effects 0.000 abstract 1
- 239000004973 liquid crystal related substance Substances 0.000 description 9
- 239000004020 conductor Substances 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 229910021417 amorphous silicon Inorganic materials 0.000 description 4
- 238000000059 patterning Methods 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 238000000151 deposition Methods 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2202/00—Materials and properties
- G02F2202/10—Materials and properties semiconductor
- G02F2202/103—Materials and properties semiconductor a-Si
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Optics & Photonics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Ceramic Engineering (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、例えばカラー液晶表示装置に用いられる薄膜
トランジスタアレイの改良に関し、特にゲート配線とソ
ース配線とが交差する部分に於ける薄膜構造が改良され
た薄膜シリコントランジスタアレイに関する。
トランジスタアレイの改良に関し、特にゲート配線とソ
ース配線とが交差する部分に於ける薄膜構造が改良され
た薄膜シリコントランジスタアレイに関する。
(従来の技術)
従来の薄膜トランジスタアレイの代表例として、液晶表
示パネル装置に用いられている薄膜シリコントランジス
タアレイの一例を第4図に示す。この例では、アクティ
ブマトリクス型の液晶表示装置を構成するために、多数
の薄膜トランジスタ1がマトリクス状に配置されている
。各薄膜トランジスタ1は、ゲート配線2より走査信号
を入力することにより駆動される。また、ソース配線3
により画像信号が入力され、薄膜トランジスタ1により
絵素電極4を介して液晶が動作される。
示パネル装置に用いられている薄膜シリコントランジス
タアレイの一例を第4図に示す。この例では、アクティ
ブマトリクス型の液晶表示装置を構成するために、多数
の薄膜トランジスタ1がマトリクス状に配置されている
。各薄膜トランジスタ1は、ゲート配線2より走査信号
を入力することにより駆動される。また、ソース配線3
により画像信号が入力され、薄膜トランジスタ1により
絵素電極4を介して液晶が動作される。
このような従来の薄膜トランジスタアレイでは、ゲート
配線2とソース配線3の交差部分X1は、第5図〜第7
図に示すように構成されていた。即ち、ガラス基板等よ
りなる絶縁性基板5上に、1000〜4000人厚のT
aよりなるゲート配線2が形成されている。ゲート配線
2上には、陽極酸化により、その表面にTa、、Os絶
縁膜6が形成されている。また、その上にプラズマCV
Dにより、1000〜3000人厚のSiN、よりなる
ゲート絶縁膜7.100〜200人厚のa−9i膜8、
及び1000〜4000人厚のS i N、よりなる保
護絶縁膜9が順次に堆積されている。保護絶縁膜9は堆
積された後にエツチングによりパターニングされている
。その後に、100〜1000人厚のリンドープn”−
a−Si膜10が堆積され、このn”−a−3i膜10
及びa−3i膜8を同時にパターニングすることにより
、図示の形状にされている。尚、交差部分X1のゲート
配線2の延びる方向の両側では、第7図に示されている
ように、n”−a−3i膜10及びa−Si膜8よりも
、S i N、保護絶縁膜9の幅が狭くされている。
配線2とソース配線3の交差部分X1は、第5図〜第7
図に示すように構成されていた。即ち、ガラス基板等よ
りなる絶縁性基板5上に、1000〜4000人厚のT
aよりなるゲート配線2が形成されている。ゲート配線
2上には、陽極酸化により、その表面にTa、、Os絶
縁膜6が形成されている。また、その上にプラズマCV
Dにより、1000〜3000人厚のSiN、よりなる
ゲート絶縁膜7.100〜200人厚のa−9i膜8、
及び1000〜4000人厚のS i N、よりなる保
護絶縁膜9が順次に堆積されている。保護絶縁膜9は堆
積された後にエツチングによりパターニングされている
。その後に、100〜1000人厚のリンドープn”−
a−Si膜10が堆積され、このn”−a−3i膜10
及びa−3i膜8を同時にパターニングすることにより
、図示の形状にされている。尚、交差部分X1のゲート
配線2の延びる方向の両側では、第7図に示されている
ように、n”−a−3i膜10及びa−Si膜8よりも
、S i N、保護絶縁膜9の幅が狭くされている。
ソース配線3及びドレイン配線11(第5図)は、Ti
を堆積しパターニングすることにより、上記積層構造の
上に形成されている。絵素電極4については、ITOの
ような透明導電膜を堆積した後パターニングすることに
より形成される。
を堆積しパターニングすることにより、上記積層構造の
上に形成されている。絵素電極4については、ITOの
ような透明導電膜を堆積した後パターニングすることに
より形成される。
上述のような薄膜シリコントランジスタアレイ。
を用いた液晶表示装置によれば、画素間のタロストーク
を軽減することができるので、大容量・高画質の表示を
得ることが可能である。
を軽減することができるので、大容量・高画質の表示を
得ることが可能である。
(発明が解決しようとする課題)
このような液晶表示装置等の薄膜トランジスタアレイを
用いた装置は、パネル構造が複雑化するため、現在のと
ころ極めて高価なものになるという問題があった。薄膜
トランジスタアレイ自体は、上述のような構造を有する
ため、そのコストの低減は困難である。そこで、薄膜ト
ランジスタアレイを用いた装置(例えば、液晶表示装置
等)の価格を低減するための一手段として、より安価な
ドライバを接続することが考えられる。
用いた装置は、パネル構造が複雑化するため、現在のと
ころ極めて高価なものになるという問題があった。薄膜
トランジスタアレイ自体は、上述のような構造を有する
ため、そのコストの低減は困難である。そこで、薄膜ト
ランジスタアレイを用いた装置(例えば、液晶表示装置
等)の価格を低減するための一手段として、より安価な
ドライバを接続することが考えられる。
しかしながら、上記した従来の薄膜トランジスタアレイ
では、後述のようにソース配線3とゲート配線2との交
差している部分x1に於いては、ゲート配線2、絶縁p
A6.7、及びa−Si膜8によって容量が形成されて
おり、その容量が比較的大きいため、駆動負荷が大きく
なる。従って、大きな駆動容量を有するソースドライバ
及びゲートドライバを接続しなければならず、安価なド
ライバを接続することが困難であった。
では、後述のようにソース配線3とゲート配線2との交
差している部分x1に於いては、ゲート配線2、絶縁p
A6.7、及びa−Si膜8によって容量が形成されて
おり、その容量が比較的大きいため、駆動負荷が大きく
なる。従って、大きな駆動容量を有するソースドライバ
及びゲートドライバを接続しなければならず、安価なド
ライバを接続することが困難であった。
よって、本発明の目的は、ソース配線とゲート配線とが
交差している部分の容量を減少させることにより、ドラ
イバの駆動負荷を低減させ得る構造を備えた薄膜トラン
ジスタアレイを提供することにある。
交差している部分の容量を減少させることにより、ドラ
イバの駆動負荷を低減させ得る構造を備えた薄膜トラン
ジスタアレイを提供することにある。
(課題を解決するための手段)
本発明の薄膜トランジスタアレイは、ゲート配線とソー
ス配線とが交差している部分に於いて、該ゲート配線と
該ソース配線との間にゲート絶縁膜と、第1の非晶質半
導体膜と、絶縁膜と、不純物がドープされた第2の非晶
質半導体膜とが順次に積層された積層構造が形成されて
おり、該第2の非晶質半導体膜と該ソース配線とが電気
的に接続されている薄膜トランジスタアレイであって、
該交差部分に於いて、該絶縁膜の該ゲート配線が延伸し
ている方向の端部が、該第2の非晶質半導体膜の該方向
の端部と重なっているか、それよりも該方向に突出して
おり、そのことにより上記目的が達成される。
ス配線とが交差している部分に於いて、該ゲート配線と
該ソース配線との間にゲート絶縁膜と、第1の非晶質半
導体膜と、絶縁膜と、不純物がドープされた第2の非晶
質半導体膜とが順次に積層された積層構造が形成されて
おり、該第2の非晶質半導体膜と該ソース配線とが電気
的に接続されている薄膜トランジスタアレイであって、
該交差部分に於いて、該絶縁膜の該ゲート配線が延伸し
ている方向の端部が、該第2の非晶質半導体膜の該方向
の端部と重なっているか、それよりも該方向に突出して
おり、そのことにより上記目的が達成される。
(作用)
ゲート配線の上方に配置された第1の非晶質半導体膜は
、ゲート配線がオン状態の場合には電荷が蓄積されるの
で導体とみなされる。上述のような本発明の構成では、
該第1の非晶質半導体膜の上に形成されている保護絶縁
膜は、その上に形成された第2の非晶質半導体膜よりも
幅広に、或いは同じ幅に形成されている。従って、上下
に配置された該第2の非晶質半導体膜と第1の非晶質半
導体膜とが電気的に完全に分離される。
、ゲート配線がオン状態の場合には電荷が蓄積されるの
で導体とみなされる。上述のような本発明の構成では、
該第1の非晶質半導体膜の上に形成されている保護絶縁
膜は、その上に形成された第2の非晶質半導体膜よりも
幅広に、或いは同じ幅に形成されている。従って、上下
に配置された該第2の非晶質半導体膜と第1の非晶質半
導体膜とが電気的に完全に分離される。
このように、第2の非晶質半導体膜と第1の非晶質半導
体膜とが電気的に分離されているので、第1の非晶質膜
、保護絶縁膜、及び第2の非晶質半導体膜によっても容
量が形成される。この容量は、ゲート配線、ゲート絶縁
膜、及び第1の非晶質膜で形成される容量と直列に接続
される。そのため、交差部分に於ける全体の容量が低減
され、薄膜トランジスタアレイの駆動負荷の低減が可能
となる。
体膜とが電気的に分離されているので、第1の非晶質膜
、保護絶縁膜、及び第2の非晶質半導体膜によっても容
量が形成される。この容量は、ゲート配線、ゲート絶縁
膜、及び第1の非晶質膜で形成される容量と直列に接続
される。そのため、交差部分に於ける全体の容量が低減
され、薄膜トランジスタアレイの駆動負荷の低減が可能
となる。
(実施例)
本発明を実施例について以下に説明する。
第1図〜第3図を参照して、本発明の一実施例を説明す
る。第1図は、薄膜シリコントランジスタアレイの一部
を拡大して示す平面図である。第2図及び第3図は第1
図の■−■線及び■−■線に沿う拡大断面図である。
る。第1図は、薄膜シリコントランジスタアレイの一部
を拡大して示す平面図である。第2図及び第3図は第1
図の■−■線及び■−■線に沿う拡大断面図である。
第1図において、ゲート配線22とソース配線23との
交差する部分X2に後述する本発明の一実施例が構成さ
れている。尚、第1図において、21は薄膜トランジス
タを、24は絵素電極を示す。本実施例の製造工程を以
下に説明することにより、交差部分X2の積層構造を明
らかにする。
交差する部分X2に後述する本発明の一実施例が構成さ
れている。尚、第1図において、21は薄膜トランジス
タを、24は絵素電極を示す。本実施例の製造工程を以
下に説明することにより、交差部分X2の積層構造を明
らかにする。
先ず、ガラス基板等の絶縁性基板25上に、1000〜
4000人厚のTaよりなるゲート配線22を形成し、
陽f!酸化によりゲート配線表面にTa、05絶縁膜2
6を形成する。次に、プラズマCVDにより、1000
〜3000人厚のゲート絶縁膜27.100〜200人
厚のa−3i膜28.1000〜4000人厚のSiN
、保護絶縁膜2つを順次に堆積する。更に、このS i
Nx保護絶縁829をエツチングによりパターニング
する。
4000人厚のTaよりなるゲート配線22を形成し、
陽f!酸化によりゲート配線表面にTa、05絶縁膜2
6を形成する。次に、プラズマCVDにより、1000
〜3000人厚のゲート絶縁膜27.100〜200人
厚のa−3i膜28.1000〜4000人厚のSiN
、保護絶縁膜2つを順次に堆積する。更に、このS i
Nx保護絶縁829をエツチングによりパターニング
する。
しかる後、100〜1000人厚のリンドープn”−a
−Si膜30を堆積し、n”−a−3i膜30及びa−
3i膜28を同時にパターニングする。この時、ゲート
配線22の延びる方向の両側において、第3図に示すよ
うに、n”−a−3i膜30の幅を5iNX保護絶縁膜
2つより狭く形成する。
−Si膜30を堆積し、n”−a−3i膜30及びa−
3i膜28を同時にパターニングする。この時、ゲート
配線22の延びる方向の両側において、第3図に示すよ
うに、n”−a−3i膜30の幅を5iNX保護絶縁膜
2つより狭く形成する。
次に、ソース・ドレイン配線用金属として、Tiを堆積
しパターニングすることによりソース配線23及びドレ
イン配線31を形成する。更に、IT○よりなる透明導
電膜を堆積し、パターニングして、絵素電極24を形成
する。
しパターニングすることによりソース配線23及びドレ
イン配線31を形成する。更に、IT○よりなる透明導
電膜を堆積し、パターニングして、絵素電極24を形成
する。
この実施例の作用を、第8図〜第11図を用いて、前述
の従来例と比較して説明する。尚、第8図〜第11図で
は、導体となる部分のみにハツチングを施している。
の従来例と比較して説明する。尚、第8図〜第11図で
は、導体となる部分のみにハツチングを施している。
(1)従来例に於ける交差部分X1の容量第8図及び第
9図に第6図及び第7図と同様の従来例の断面図を示す
、従来例ではゲート配線2がオン状態のとき、ゲート配
置12上のa−Si膜8に電荷が蓄積される。従って、
第8図及び第9図にハツチングを付して示すように、a
−3i膜8を導体と見做すことができる。SiN、保護
絶縁膜9は、導体(第8図及び第9図の斜線のハツチン
グを付した部分)で包まれていることになり、交差部分
X1に於ける容量には影響しない。よって、交差部分X
1に於ける容量としては、Ta205絶縁膜6及びSi
N、保護絶縁膜7に基づくもののみを考えればよい。
9図に第6図及び第7図と同様の従来例の断面図を示す
、従来例ではゲート配線2がオン状態のとき、ゲート配
置12上のa−Si膜8に電荷が蓄積される。従って、
第8図及び第9図にハツチングを付して示すように、a
−3i膜8を導体と見做すことができる。SiN、保護
絶縁膜9は、導体(第8図及び第9図の斜線のハツチン
グを付した部分)で包まれていることになり、交差部分
X1に於ける容量には影響しない。よって、交差部分X
1に於ける容量としては、Ta205絶縁膜6及びSi
N、保護絶縁膜7に基づくもののみを考えればよい。
即ち、Ta205絶縁膜6による容量をa、5iN8保
護絶縁膜7による容量をbとし、交差部分X1全体の容
量をC4とした場合、 (1/C+)= (1/a)+ (1/b)となる。
護絶縁膜7による容量をbとし、交差部分X1全体の容
量をC4とした場合、 (1/C+)= (1/a)+ (1/b)となる。
(2)実施例に於ける交差部分X2の容量次に、上述の
実施例に於ける交差部分x2の容量を考える。第10図
及び第11図を参照して、ゲート配!!22がオン状態
の場合には、上記と同様にゲート配線22より上方に配
置されたa−3i膜28に電荷が蓄積され、ハツチング
を施した箇所が導体と見做される。本実施例の場合には
、第11図から明らかなように、SiN、保護絶縁膜2
9によって、上下のa−Sil15(28とn’−a−
3i膜3oとは電気的に完全に分離している。よって、
このSiN、保護絶縁膜2つに基づく容量が、交差部分
X2に於ける容量に影響することになる6即ち、SiN
、保護絶縁膜2つに基づく容量をXとした場合、交差部
分X2全体の容量C,2は、(1/C2)= (1/a
>+ (1/b)+ (1/x)となる。
実施例に於ける交差部分x2の容量を考える。第10図
及び第11図を参照して、ゲート配!!22がオン状態
の場合には、上記と同様にゲート配線22より上方に配
置されたa−3i膜28に電荷が蓄積され、ハツチング
を施した箇所が導体と見做される。本実施例の場合には
、第11図から明らかなように、SiN、保護絶縁膜2
9によって、上下のa−Sil15(28とn’−a−
3i膜3oとは電気的に完全に分離している。よって、
このSiN、保護絶縁膜2つに基づく容量が、交差部分
X2に於ける容量に影響することになる6即ち、SiN
、保護絶縁膜2つに基づく容量をXとした場合、交差部
分X2全体の容量C,2は、(1/C2)= (1/a
>+ (1/b)+ (1/x)となる。
上記C!及びC2の計算式から明らかなように、C2<
C,である。
C,である。
従って、本実施例によれば、従来例に比べてソース配線
とゲート配線の交差部分に於ける容量を効果的に低減し
得ることがわかる。
とゲート配線の交差部分に於ける容量を効果的に低減し
得ることがわかる。
(発明の効果)
以上のように、本発明によれば、保護絶縁膜により、そ
の上方に形成された第2の非晶質半導体膜と下方に形成
された第1の非晶質半導体膜との間が電気的に分離され
る。そのため、保護絶縁膜に基づく容量がソース配線と
ゲート配線との交差部分の容量に寄与することになり、
該交差部分の容量を効果的に低減し得ることが可能とな
る。従って、本発明の薄膜トランジスタアレイは、その
駆動負荷が低減し、接続されるドライバに必要な駆動容
量が低減されるので、より安価なドライバにより駆動で
きるようになる。
の上方に形成された第2の非晶質半導体膜と下方に形成
された第1の非晶質半導体膜との間が電気的に分離され
る。そのため、保護絶縁膜に基づく容量がソース配線と
ゲート配線との交差部分の容量に寄与することになり、
該交差部分の容量を効果的に低減し得ることが可能とな
る。従って、本発明の薄膜トランジスタアレイは、その
駆動負荷が低減し、接続されるドライバに必要な駆動容
量が低減されるので、より安価なドライバにより駆動で
きるようになる。
また、ドライバに使用するチップを小さくすることがで
き、その結果マザーのウェハーから作成し得るチップ数
が多くなるので、安価なチップを作成することが可能と
なり、ドライバ価格の低減をも果たすことができる。よ
って、本発明の薄膜トランジスタアレイを用いることに
よって、カラー液晶テレビのような表示装置の価格の低
減に大きく寄与することになる。
き、その結果マザーのウェハーから作成し得るチップ数
が多くなるので、安価なチップを作成することが可能と
なり、ドライバ価格の低減をも果たすことができる。よ
って、本発明の薄膜トランジスタアレイを用いることに
よって、カラー液晶テレビのような表示装置の価格の低
減に大きく寄与することになる。
、 寸 の t; 日
第1図は本発明の一実施例の要部を拡大して示す平面図
、第2図は第1図のn−m線に沿う拡大断面図、第3図
は第1図のm −m線に沿う拡大断面図、第4図は薄膜
トランジスタアレイを用いた液晶表示装置を示す概略平
面図、第5図は従来例の薄膜トランジスタアレイの要部
を拡大して示す平面図、第6図は第5図の■−■線に沿
う拡大断面図、第7図は第5図の■−■線に沿う拡大断
面図、第8図及び第9図は従来例の作用を説明するため
の断面図、第10図及び第11図は第1図の実施例の作
用を説明するための断面図である。
、第2図は第1図のn−m線に沿う拡大断面図、第3図
は第1図のm −m線に沿う拡大断面図、第4図は薄膜
トランジスタアレイを用いた液晶表示装置を示す概略平
面図、第5図は従来例の薄膜トランジスタアレイの要部
を拡大して示す平面図、第6図は第5図の■−■線に沿
う拡大断面図、第7図は第5図の■−■線に沿う拡大断
面図、第8図及び第9図は従来例の作用を説明するため
の断面図、第10図及び第11図は第1図の実施例の作
用を説明するための断面図である。
゛ 21・・・薄膜トランジスタ、22・・・ゲート配
線、23・・・ソース配線、28・・・a−8L膜(第
1の非晶質半導体膜)、29・・・保護絶縁膜、30・
・・n3−a−Si膜(第2の非晶質半導体膜)、X2
・・・交差部分。
線、23・・・ソース配線、28・・・a−8L膜(第
1の非晶質半導体膜)、29・・・保護絶縁膜、30・
・・n3−a−Si膜(第2の非晶質半導体膜)、X2
・・・交差部分。
以上
Claims (1)
- 【特許請求の範囲】 1、ゲート配線とソース配線とが交差している部分に於
いて、該ゲート配線と該ソース配線との間にゲート絶縁
膜と、第1の非晶質半導体膜と、絶縁膜と、不純物がド
ープされた第2の非晶質半導体膜とが順次に積層された
積層構造が形成されており、該第2の非晶質半導体膜と
該ソース配線とが電気的に接続されている薄膜トランジ
スタアレイであって、 該交差部分に於いて、該絶縁膜の該ゲート配線が延伸し
ている方向の端部が、該第2の非晶質半導体膜の該方向
の端部と重なっているか、それよりも該方向に突出して
いる薄膜トランジスタアレイ。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63165464A JPH0213928A (ja) | 1988-07-01 | 1988-07-01 | 薄膜トランジスタアレイ |
EP89306492A EP0349255B1 (en) | 1988-07-01 | 1989-06-27 | A thin-film transistor array |
DE68928497T DE68928497T2 (de) | 1988-07-01 | 1989-06-27 | Dünnfilm-Transistormatrix |
KR1019890009374A KR920005804B1 (ko) | 1988-07-01 | 1989-07-01 | 얇은막 트랜지스터 어레이 |
US07/617,921 US5155564A (en) | 1988-07-01 | 1990-11-21 | Thin-film transistor array |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63165464A JPH0213928A (ja) | 1988-07-01 | 1988-07-01 | 薄膜トランジスタアレイ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0213928A true JPH0213928A (ja) | 1990-01-18 |
Family
ID=15812912
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63165464A Pending JPH0213928A (ja) | 1988-07-01 | 1988-07-01 | 薄膜トランジスタアレイ |
Country Status (5)
Country | Link |
---|---|
US (1) | US5155564A (ja) |
EP (1) | EP0349255B1 (ja) |
JP (1) | JPH0213928A (ja) |
KR (1) | KR920005804B1 (ja) |
DE (1) | DE68928497T2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001147651A (ja) * | 1999-09-08 | 2001-05-29 | Matsushita Electric Ind Co Ltd | 電気回路基板及びこれを用いたtftアレイ基板及び液晶表示装置 |
WO2004086487A1 (ja) * | 2003-03-26 | 2004-10-07 | Semiconductor Energy Laboratory Co. Ltd. | 半導体装置およびその作製方法 |
JP2012244123A (ja) * | 2011-05-24 | 2012-12-10 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
US9768280B2 (en) | 2008-12-25 | 2017-09-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3009438B2 (ja) * | 1989-08-14 | 2000-02-14 | 株式会社日立製作所 | 液晶表示装置 |
JP3024661B2 (ja) * | 1990-11-09 | 2000-03-21 | セイコーエプソン株式会社 | アクティブマトリクス基板及びその製造方法 |
JPH0572553A (ja) * | 1991-09-11 | 1993-03-26 | Hitachi Ltd | 液晶表示装置およびその製造方法 |
US6690044B1 (en) * | 1993-03-19 | 2004-02-10 | Micron Technology, Inc. | Approach to avoid buckling BPSG by using an intermediate barrier layer |
US5828083A (en) * | 1993-12-28 | 1998-10-27 | Goldstar Co., Ltd. | Array of thin film transistors without a step region at intersection of gate bus and source bus electrodes |
JP4145366B2 (ja) * | 1994-04-28 | 2008-09-03 | ゼロックス コーポレイション | 薄膜トランジスタ装置及び薄膜トランジスタ構造形成方法 |
JPH09318975A (ja) * | 1996-05-30 | 1997-12-12 | Nec Corp | 薄膜電界効果型トランジスタ素子アレイおよびその製造 方法 |
TWI225182B (en) * | 2003-10-27 | 2004-12-11 | Au Optronics Corp | Flat panel display device with a structure to prevent an electrode line from opening |
WO2011033915A1 (en) | 2009-09-16 | 2011-03-24 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US10226886B2 (en) | 2015-01-27 | 2019-03-12 | Samsung Electronics Co., Ltd. | Slim injection molding apparatus |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62280890A (ja) * | 1986-05-30 | 1987-12-05 | 松下電器産業株式会社 | アクテイブマトリツクスアレイ |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60233860A (ja) * | 1984-05-03 | 1985-11-20 | Nippon Soken Inc | 薄膜トランジスタ |
JPS60261174A (ja) * | 1984-06-07 | 1985-12-24 | Nippon Soken Inc | マトリツクスアレ− |
GB2169746B (en) * | 1984-11-13 | 1988-09-14 | Sharp Kk | Thin film transistor |
DE3640174A1 (de) * | 1985-11-27 | 1987-06-04 | Sharp Kk | Duennfilm-transistor-anordnung |
US4857907A (en) * | 1986-04-30 | 1989-08-15 | 501 Sharp Kabushiki Kaisha | Liquid-crystal display device |
JPS6434342A (en) * | 1987-07-30 | 1989-02-03 | Mitsubishi Electric Corp | Magnetic resonance imaging method |
US5075674A (en) * | 1987-11-19 | 1991-12-24 | Sharp Kabushiki Kaisha | Active matrix substrate for liquid crystal display |
-
1988
- 1988-07-01 JP JP63165464A patent/JPH0213928A/ja active Pending
-
1989
- 1989-06-27 DE DE68928497T patent/DE68928497T2/de not_active Expired - Fee Related
- 1989-06-27 EP EP89306492A patent/EP0349255B1/en not_active Expired - Lifetime
- 1989-07-01 KR KR1019890009374A patent/KR920005804B1/ko not_active IP Right Cessation
-
1990
- 1990-11-21 US US07/617,921 patent/US5155564A/en not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62280890A (ja) * | 1986-05-30 | 1987-12-05 | 松下電器産業株式会社 | アクテイブマトリツクスアレイ |
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001147651A (ja) * | 1999-09-08 | 2001-05-29 | Matsushita Electric Ind Co Ltd | 電気回路基板及びこれを用いたtftアレイ基板及び液晶表示装置 |
WO2004086487A1 (ja) * | 2003-03-26 | 2004-10-07 | Semiconductor Energy Laboratory Co. Ltd. | 半導体装置およびその作製方法 |
JPWO2004086487A1 (ja) * | 2003-03-26 | 2006-06-29 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
US7554117B2 (en) | 2003-03-26 | 2009-06-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US7955910B2 (en) | 2003-03-26 | 2011-06-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP4869601B2 (ja) * | 2003-03-26 | 2012-02-08 | 株式会社半導体エネルギー研究所 | 半導体装置および半導体装置の作製方法 |
US10483290B2 (en) | 2008-12-25 | 2019-11-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US9768280B2 (en) | 2008-12-25 | 2017-09-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US10720451B2 (en) | 2008-12-25 | 2020-07-21 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US11158654B2 (en) | 2008-12-25 | 2021-10-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US11996416B2 (en) | 2008-12-25 | 2024-05-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US9525023B2 (en) | 2011-05-24 | 2016-12-20 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
JP2012244123A (ja) * | 2011-05-24 | 2012-12-10 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
DE68928497T2 (de) | 1998-06-18 |
US5155564A (en) | 1992-10-13 |
EP0349255B1 (en) | 1997-12-17 |
KR920005804B1 (ko) | 1992-07-18 |
DE68928497D1 (de) | 1998-01-29 |
EP0349255A3 (en) | 1992-04-08 |
KR910003785A (ko) | 1991-02-28 |
EP0349255A2 (en) | 1990-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6448579B1 (en) | Thin film transistor array substrate for liquid crystal display and a method for fabricating the same | |
JP2616160B2 (ja) | 薄膜電界効果型トランジスタ素子アレイ | |
JPH01267618A (ja) | マトリクス型表示装置 | |
KR20040024666A (ko) | 액정 표시 장치 및 이의 제조방법 | |
JP2001013520A (ja) | アクティブマトリックス型液晶表示装置 | |
US20100271564A1 (en) | Active matrix substrate, liquid crystal display device having the substrate, and manufacturing method for the active matrix substrate | |
KR20080037132A (ko) | 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법 | |
CN101308854A (zh) | 薄膜晶体管阵列面板及其制造方法 | |
JPH04163528A (ja) | アクティブマトリクス表示装置 | |
JPH0213928A (ja) | 薄膜トランジスタアレイ | |
KR19980077399A (ko) | 액정 표시 장치 및 그 제조방법 | |
CN108254983B (zh) | 显示基板及其制备方法、触控显示装置 | |
US7626671B2 (en) | LCD device having scanning lines and common lines | |
US6525342B2 (en) | Low resistance wiring in the periphery region of displays | |
US6448116B1 (en) | Thin film transistor display and method of fabrication | |
US5952675A (en) | Thin film transistor element array | |
JP3127619B2 (ja) | アクティブマトリクス基板 | |
JPH04335617A (ja) | アクティブマトリクス基板 | |
JPH04326329A (ja) | 液晶表示装置およびその製造方法 | |
JPH05150264A (ja) | ドライバ内蔵型液晶表示パネルおよびその製造方法 | |
JP3819590B2 (ja) | 液晶表示素子ならびに該素子を用いた液晶表示装置、および反射型液晶表示装置 | |
KR20030054433A (ko) | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 | |
JPH04280226A (ja) | 薄膜トランジスタ素子アレイおよびその駆動方法 | |
US6069370A (en) | Field-effect transistor and fabrication method thereof and image display apparatus | |
JP2006317867A (ja) | 薄膜トランジスタ基板及び液晶表示パネル |