JPH063431Y2 - 平面表示板駆動装置 - Google Patents
平面表示板駆動装置Info
- Publication number
- JPH063431Y2 JPH063431Y2 JP1984036164U JP3616484U JPH063431Y2 JP H063431 Y2 JPH063431 Y2 JP H063431Y2 JP 1984036164 U JP1984036164 U JP 1984036164U JP 3616484 U JP3616484 U JP 3616484U JP H063431 Y2 JPH063431 Y2 JP H063431Y2
- Authority
- JP
- Japan
- Prior art keywords
- data
- dots
- shift register
- address
- flat panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
【考案の詳細な説明】 (技術分野) 本考案は平面表示板駆動装置に係り、特に螢光表示管や
プラズマディスプレイパネル等のドットマトリクスで構
成された英数文字や記号等を表示するドットマトリクス
タイプの平面表示板の駆動回路に関する。
プラズマディスプレイパネル等のドットマトリクスで構
成された英数文字や記号等を表示するドットマトリクス
タイプの平面表示板の駆動回路に関する。
(従来技術) 螢光表示管やプラズマディスプレイパネル等のドットマ
トリクス、特に5×12の60ドットで1桁(1文字)
が構成され、かつ各ドットに対応した60本のデータ電
極と各桁に接続する桁スキャン用電極を有するドットマ
トリクスタイプの平面表示板を駆動する装置は、1文字
表示分の60個のデータを蓄わえるシフトレジスタおよ
びその出力と接続された60本のデータ電極駆動回路や
桁スキャン用のデータを転送するシフトレジスタおよび
その出力と接続された桁電極駆動回路、外部からのデー
タを受けるバッファメモリあるいは文字パターンを発生
するメモリ(キャラクタジェネレータ)、およびメモリ
の内容を表示用の速度で読み出すためのアドレスカウン
タ,駆動用電圧を発生するインバータ等で構成される。
本装置では、外部からのデータは通常8ビットパラレル
で送られ、それを受けるためバッファメモリは4ビット
のデータ入出力を備えたもの2個あるいは8ビットのデ
ータ入出力を備えたもの1個が用いられ、やはり外部か
ら送られるメモリの書き込みアドレス信号やチップセレ
クト信号あるいはライト信号によりメモリの所定のアド
レスにデータが書き込まれる。バッファメモリには例え
ばスタティック・ランダムアクセスメモリ(RAM)を
使用すれば、一度各桁例えば1乃至40桁のデータを書
き込んでおけば、常に同じデータを読み出すことができ
る。メモリ書き込み時と同じアドレスがアドレスカウン
タによって指定されると、メモリから各桁に対応したデ
ータが出力され、8ビットのシフトレジスタ8個に順次
送られる。シフトレジスタに蓄積されたデータは、所定
の桁が選択されるタイミングでデータ電極駆動回路で駆
動電圧まで昇圧され、データ電極に送られる。一方、桁
スキャン用のデータは、前記データと同期が取られ、シ
フトレジスタに入力され、40個のクロック信号により
1乃至40桁まで順次転送され、これに接続した桁電極
駆動回路で昇圧された信号が桁電極を順次スキャンす
る。このようにして選択された桁にデータを送ることに
より、所定の桁に所定の英数文字あるいは記号を表示す
ることができる。ところが、この様な5×12の60ド
ットから成る平面表示板を駆動するとき、外部からのデ
ータを8ビットパラレルで受けると、データ蓄積用の8
ビットシフトレジスタが遊ぶといった欠点を有する。
トリクス、特に5×12の60ドットで1桁(1文字)
が構成され、かつ各ドットに対応した60本のデータ電
極と各桁に接続する桁スキャン用電極を有するドットマ
トリクスタイプの平面表示板を駆動する装置は、1文字
表示分の60個のデータを蓄わえるシフトレジスタおよ
びその出力と接続された60本のデータ電極駆動回路や
桁スキャン用のデータを転送するシフトレジスタおよび
その出力と接続された桁電極駆動回路、外部からのデー
タを受けるバッファメモリあるいは文字パターンを発生
するメモリ(キャラクタジェネレータ)、およびメモリ
の内容を表示用の速度で読み出すためのアドレスカウン
タ,駆動用電圧を発生するインバータ等で構成される。
本装置では、外部からのデータは通常8ビットパラレル
で送られ、それを受けるためバッファメモリは4ビット
のデータ入出力を備えたもの2個あるいは8ビットのデ
ータ入出力を備えたもの1個が用いられ、やはり外部か
ら送られるメモリの書き込みアドレス信号やチップセレ
クト信号あるいはライト信号によりメモリの所定のアド
レスにデータが書き込まれる。バッファメモリには例え
ばスタティック・ランダムアクセスメモリ(RAM)を
使用すれば、一度各桁例えば1乃至40桁のデータを書
き込んでおけば、常に同じデータを読み出すことができ
る。メモリ書き込み時と同じアドレスがアドレスカウン
タによって指定されると、メモリから各桁に対応したデ
ータが出力され、8ビットのシフトレジスタ8個に順次
送られる。シフトレジスタに蓄積されたデータは、所定
の桁が選択されるタイミングでデータ電極駆動回路で駆
動電圧まで昇圧され、データ電極に送られる。一方、桁
スキャン用のデータは、前記データと同期が取られ、シ
フトレジスタに入力され、40個のクロック信号により
1乃至40桁まで順次転送され、これに接続した桁電極
駆動回路で昇圧された信号が桁電極を順次スキャンす
る。このようにして選択された桁にデータを送ることに
より、所定の桁に所定の英数文字あるいは記号を表示す
ることができる。ところが、この様な5×12の60ド
ットから成る平面表示板を駆動するとき、外部からのデ
ータを8ビットパラレルで受けると、データ蓄積用の8
ビットシフトレジスタが遊ぶといった欠点を有する。
さらに、平面表示板の1文字の横5ドットに対応したデ
ータ5ドット毎に入出力端子を備えたシフトレジスタと
データ電極駆動回路を集積化したICを用いると、この
5回路分のICが各パラレルデータ1ビット毎に2個す
なわち計16個必要となり、20回路が遊ぶといった欠
点を有する。
ータ5ドット毎に入出力端子を備えたシフトレジスタと
データ電極駆動回路を集積化したICを用いると、この
5回路分のICが各パラレルデータ1ビット毎に2個す
なわち計16個必要となり、20回路が遊ぶといった欠
点を有する。
又、この場合でも外部からのデータをシリアル又は2乃
至4ビットパラレルで受けると遊ぶ回路は無くなるが、
各ビットデータ長が4ビットパラレルの場合で8ビット
パラレルの倍となり、データ書き込み時に発生するブリ
ンクが増大するといった欠点を有する。
至4ビットパラレルで受けると遊ぶ回路は無くなるが、
各ビットデータ長が4ビットパラレルの場合で8ビット
パラレルの倍となり、データ書き込み時に発生するブリ
ンクが増大するといった欠点を有する。
(考案の目的) 本考案の目的は、これら欠点を除去し、駆動回路の遊び
が無く、低コストで、かつデータ書き込み時に表示を止
める際に発生するブリンクが少ない高品質なドットマト
リクスタイプの平面表示板駆動装置を提供することにあ
る。
が無く、低コストで、かつデータ書き込み時に表示を止
める際に発生するブリンクが少ない高品質なドットマト
リクスタイプの平面表示板駆動装置を提供することにあ
る。
(考案の構成) 本考案の構成は、横5個×縦12個からなる60個のド
ット数のドットマトリクスで1つの文字を構成する平面
表示板の前記60個のドットに対応した電極が、時分割
駆動されるシフトレジスタの出力とつながる駆動回路に
接続され、前記60個のドットに所定の間隔を持って対
向する電極が選択された時に、前記シフトレジスタの入
力データに対応した文字を表示する平面表示板駆動装置
において、前記シフトレジスタが前記時分割に対応して
6分割され、この6分割されたシフトレジスタのうち各
シフトレジスタの出力数を10個とすることを特徴とす
る。
ット数のドットマトリクスで1つの文字を構成する平面
表示板の前記60個のドットに対応した電極が、時分割
駆動されるシフトレジスタの出力とつながる駆動回路に
接続され、前記60個のドットに所定の間隔を持って対
向する電極が選択された時に、前記シフトレジスタの入
力データに対応した文字を表示する平面表示板駆動装置
において、前記シフトレジスタが前記時分割に対応して
6分割され、この6分割されたシフトレジスタのうち各
シフトレジスタの出力数を10個とすることを特徴とす
る。
(実施例) 次に図面を参照しながら本考案を詳細に説明する。
第1図は本考案の実施例の5×12の60ドットマトリ
クスタイプの平面表示板駆動装置を示すブロック図であ
る。同図において、本駆動装置は、外部からの6ビット
パラレルのデータとデータ5ドット毎に入出力端子とを
備えたデータ電極駆動ICを用いて構成したものであ
る。外部からの6ビットパラレルデータaの書き込み
は、チツプセレクトCSを“L”にして、アドレス切換
部3を外部アドレスbに切換え、RAM2のアドレス線
cに接続し、ライト信号WRを“L”にしながら、スリ
ーステートのバッファ1をスルーにすることにより、R
AM2の所定のアドレスに外部からの6ビットパラレル
データD0乃至D5を書き込むことができる。外部から
の6ビットパラレルデータD0乃至D5はそれぞれ平面
表示板の1文字の横5ドットの2桁分すなわち10ドッ
ト分のデータ長を有する。従って、6ビットで60ドッ
ト分のデータ40桁分が後に述べるアドレスちより指定
される場所に記憶される。アドレスA0乃至A9は外部
から指定できるアドレスで、そのうちA0乃至A3は1
文字の横5ドットの2行分を連続にした10ドット分の
アドレスを指定するもので、A4乃至A9は平面表示板
の1乃至40桁を選択するアドレスである。なお、40
桁分のデータを書き込んでいる期間は、ブランク信号B
Lにより約5ms表示が止められる。
クスタイプの平面表示板駆動装置を示すブロック図であ
る。同図において、本駆動装置は、外部からの6ビット
パラレルのデータとデータ5ドット毎に入出力端子とを
備えたデータ電極駆動ICを用いて構成したものであ
る。外部からの6ビットパラレルデータaの書き込み
は、チツプセレクトCSを“L”にして、アドレス切換
部3を外部アドレスbに切換え、RAM2のアドレス線
cに接続し、ライト信号WRを“L”にしながら、スリ
ーステートのバッファ1をスルーにすることにより、R
AM2の所定のアドレスに外部からの6ビットパラレル
データD0乃至D5を書き込むことができる。外部から
の6ビットパラレルデータD0乃至D5はそれぞれ平面
表示板の1文字の横5ドットの2桁分すなわち10ドッ
ト分のデータ長を有する。従って、6ビットで60ドッ
ト分のデータ40桁分が後に述べるアドレスちより指定
される場所に記憶される。アドレスA0乃至A9は外部
から指定できるアドレスで、そのうちA0乃至A3は1
文字の横5ドットの2行分を連続にした10ドット分の
アドレスを指定するもので、A4乃至A9は平面表示板
の1乃至40桁を選択するアドレスである。なお、40
桁分のデータを書き込んでいる期間は、ブランク信号B
Lにより約5ms表示が止められる。
チップセレクトCS,ライト信号WRが“H”になる
と、RAM2は自動的に読み出しモードに設定され、ア
ドレス切換部3は、発振周波数80KHzの発振器4を
分周するカウンタ5で12.5μs又は250μs周期で変
わる内部アドレスdとRAM2のアドレス線cを接続す
る。
と、RAM2は自動的に読み出しモードに設定され、ア
ドレス切換部3は、発振周波数80KHzの発振器4を
分周するカウンタ5で12.5μs又は250μs周期で変
わる内部アドレスdとRAM2のアドレス線cを接続す
る。
12.5μs周期で変わるアドレスは、データ5ドット毎に
入出力端子を備えたシフトレジスタとデータ電極駆動回
路を集積化したIC6のクロック信号eとしても使わ
れ、A0乃至A3に対応したアドレスでのRAM2内の
データ10ドット分を6ビットパラレルのデータとし
て、IC6の1乃至6入力fに入力する。又、250μ
s周期で変わるアドレスは、1乃至40桁のスキャン用
クロックgとしても使われ、1桁目を選択するデータを
シフトレジスタと桁スキャン電気駆動回路を集積化した
IC7に入力し、これを順次1乃至40桁まで繰り返し
て転送する。二つのIC6,7は、インバータ9によっ
て平面表示板8を駆動するのに十分な電圧まで昇圧し
て、この平面表示板8を桁スキャン方式によって発光さ
せる。
入出力端子を備えたシフトレジスタとデータ電極駆動回
路を集積化したIC6のクロック信号eとしても使わ
れ、A0乃至A3に対応したアドレスでのRAM2内の
データ10ドット分を6ビットパラレルのデータとし
て、IC6の1乃至6入力fに入力する。又、250μ
s周期で変わるアドレスは、1乃至40桁のスキャン用
クロックgとしても使われ、1桁目を選択するデータを
シフトレジスタと桁スキャン電気駆動回路を集積化した
IC7に入力し、これを順次1乃至40桁まで繰り返し
て転送する。二つのIC6,7は、インバータ9によっ
て平面表示板8を駆動するのに十分な電圧まで昇圧し
て、この平面表示板8を桁スキャン方式によって発光さ
せる。
従って、本考案の実施例によると、平面表示板1文字分
のドット5×12の60に対応するデータを蓄わえ駆動
するICとして、5回路毎に入出力端子を持つものを用
い、これを2個シリアルに接続し10回路毎とし、これ
に入力するデータを6本としてあるから、使用する駆動
回路数は平面表示板1文字分のドット数60と等しくな
る。
のドット5×12の60に対応するデータを蓄わえ駆動
するICとして、5回路毎に入出力端子を持つものを用
い、これを2個シリアルに接続し10回路毎とし、これ
に入力するデータを6本としてあるから、使用する駆動
回路数は平面表示板1文字分のドット数60と等しくな
る。
(考案の効果) 本考案によれば、以上説明したように、不用回路の無
い、低コストな回路構成ができ、かつ8ビットパラレル
で外部データを受けるときに比べてブリンク期間が増大
しないという効果が得られる。
い、低コストな回路構成ができ、かつ8ビットパラレル
で外部データを受けるときに比べてブリンク期間が増大
しないという効果が得られる。
第1図は本考案の実施例の平面表示板駆動装置を示すブ
ロック図である。尚図において、 1……スリーステートバッファ、2……RAM、3……
アドレス切換部、4……発振器、5……アドレスカウン
タ、6……シフトレジスタおよびデータ電極駆動回路か
ら成るIC、7……シフトレジスタおよび桁電極駆動回
路から成るIC、8……ドットマトリクスタイプ平面表
示板、9……インバータ、a……6ビットパラデータ、
b……外部アドレス、c……アドレス線、d……内部ア
ドレス、e……クロック信号、f……ICの入力、g…
…スキャン用クロック、CS……チップセレクト、WR
……ライト信号、A0乃至A9……アドレス。
ロック図である。尚図において、 1……スリーステートバッファ、2……RAM、3……
アドレス切換部、4……発振器、5……アドレスカウン
タ、6……シフトレジスタおよびデータ電極駆動回路か
ら成るIC、7……シフトレジスタおよび桁電極駆動回
路から成るIC、8……ドットマトリクスタイプ平面表
示板、9……インバータ、a……6ビットパラデータ、
b……外部アドレス、c……アドレス線、d……内部ア
ドレス、e……クロック信号、f……ICの入力、g…
…スキャン用クロック、CS……チップセレクト、WR
……ライト信号、A0乃至A9……アドレス。
Claims (1)
- 【請求項1】横5個×縦12個からなる60個のドット
数のドットマトリクスで1つの文字を構成する平面表示
板の前記60個のドットに対応した電極が、時分割駆動
されるシフトレジスタの出力とつながる駆動回路に接続
され、前記60個のドットに所定の間隔を持って対向す
る電極が選択された時に、前記シフトレジスタの入力デ
ータに対応した文字を表示する平面表示板駆動装置にお
いて、前記シフトレジスタが前記時分割に対応して6分
割され、この6分割されたシフトレジスタのうち各シフ
トレジスタの出力数を10個とすることを特徴とする平
面表示板駆動装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984036164U JPH063431Y2 (ja) | 1984-03-14 | 1984-03-14 | 平面表示板駆動装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1984036164U JPH063431Y2 (ja) | 1984-03-14 | 1984-03-14 | 平面表示板駆動装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60150593U JPS60150593U (ja) | 1985-10-05 |
JPH063431Y2 true JPH063431Y2 (ja) | 1994-01-26 |
Family
ID=30541102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1984036164U Expired - Lifetime JPH063431Y2 (ja) | 1984-03-14 | 1984-03-14 | 平面表示板駆動装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH063431Y2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8890746B2 (en) | 2010-11-03 | 2014-11-18 | Skyhook Wireless, Inc. | Method of and system for increasing the reliability and accuracy of location estimation in a hybrid positioning system |
US8994591B2 (en) | 1996-09-09 | 2015-03-31 | Tracbeam Llc | Locating a mobile station and applications therefor |
US9237543B2 (en) | 1996-09-09 | 2016-01-12 | Tracbeam, Llc | Wireless location using signal fingerprinting and other location estimators |
US9538493B2 (en) | 2010-08-23 | 2017-01-03 | Finetrak, Llc | Locating a mobile station and applications therefor |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5757277A (en) * | 1980-09-25 | 1982-04-06 | Citizen Watch Co Ltd | Electronic watch with matrix display |
-
1984
- 1984-03-14 JP JP1984036164U patent/JPH063431Y2/ja not_active Expired - Lifetime
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5757277A (en) * | 1980-09-25 | 1982-04-06 | Citizen Watch Co Ltd | Electronic watch with matrix display |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8994591B2 (en) | 1996-09-09 | 2015-03-31 | Tracbeam Llc | Locating a mobile station and applications therefor |
US9237543B2 (en) | 1996-09-09 | 2016-01-12 | Tracbeam, Llc | Wireless location using signal fingerprinting and other location estimators |
US9277525B2 (en) | 1996-09-09 | 2016-03-01 | Tracbeam, Llc | Wireless location using location estimators |
US9538493B2 (en) | 2010-08-23 | 2017-01-03 | Finetrak, Llc | Locating a mobile station and applications therefor |
US8890746B2 (en) | 2010-11-03 | 2014-11-18 | Skyhook Wireless, Inc. | Method of and system for increasing the reliability and accuracy of location estimation in a hybrid positioning system |
Also Published As
Publication number | Publication date |
---|---|
JPS60150593U (ja) | 1985-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2894039B2 (ja) | 表示装置 | |
US6222518B1 (en) | Liquid crystal display with liquid crystal driver having display memory | |
US4985698A (en) | Display panel driving apparatus | |
JPH063431Y2 (ja) | 平面表示板駆動装置 | |
US20020075272A1 (en) | Display control device and mobile electronic apparatus | |
JPS6353558B2 (ja) | ||
US4266225A (en) | Display panel interface circuit | |
JP2001109439A (ja) | 液晶パネルの走査電極駆動回路と駆動方法 | |
JP3331683B2 (ja) | 表示駆動回路 | |
JP2569476B2 (ja) | 液晶駆動表示方式 | |
JPS6198390A (ja) | 液晶駆動装置 | |
JP3067068B2 (ja) | 液晶駆動装置 | |
JPS6020764B2 (ja) | マトリクス表示装置 | |
JP2943067B1 (ja) | 表示制御方法及び装置 | |
JPH0469392B2 (ja) | ||
JP3263645B2 (ja) | 表示用マイクロコンピュータ | |
JPS604988A (ja) | 画像表示装置 | |
JP2932627B2 (ja) | 表示装置 | |
JP2792323B2 (ja) | 表示装置のクリア回路 | |
JPS61169893A (ja) | 液晶表示装置用表示回路 | |
JPS632117B2 (ja) | ||
JPS5978395A (ja) | マトリクス型液晶表示装置の駆動回路 | |
JPS59160187A (ja) | 液晶表示装置 | |
JPS60205587A (ja) | 放電表示板の駆動方式 | |
JPS59219790A (ja) | 放電表示板の表示方式 |