JPH0454006A - Amplifier - Google Patents
AmplifierInfo
- Publication number
- JPH0454006A JPH0454006A JP2164395A JP16439590A JPH0454006A JP H0454006 A JPH0454006 A JP H0454006A JP 2164395 A JP2164395 A JP 2164395A JP 16439590 A JP16439590 A JP 16439590A JP H0454006 A JPH0454006 A JP H0454006A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- unit
- power supply
- amplification
- units
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003321 amplification Effects 0.000 claims description 67
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 67
- 230000005540 biological transmission Effects 0.000 claims description 12
- 238000006243 chemical reaction Methods 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract description 11
- 230000002411 adverse Effects 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 8
- 230000000903 blocking effect Effects 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000003786 synthesis reaction Methods 0.000 description 2
- 208000003251 Pruritus Diseases 0.000 description 1
- 101000983338 Solanum commersonii Osmotin-like protein OSML15 Proteins 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000005562 fading Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 238000010977 unit operation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
- H03G3/30—Automatic control in amplifiers having semiconductor devices
- H03G3/3036—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers
- H03G3/3042—Automatic control in amplifiers having semiconductor devices in high-frequency amplifiers or in frequency-changers in modulators, frequency-changers, transmitters or power amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/60—Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
- H03F3/602—Combinations of several amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/72—Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
- H03F2203/7236—Indexing scheme relating to gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal the gated amplifier being switched on or off by putting into parallel or not, by choosing between amplifiers by (a ) switch(es)
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0483—Transmitters with multiple parallel paths
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Microwave Amplifiers (AREA)
Abstract
Description
【発明の詳細な説明】
〔概要〕
複数の増幅ユニットか並列接続された増幅装置に関し、
他の増幅ユニットに悪影響を与えることなく、所望の増
幅ユニットを停止又は再始動することを目的とし、
入力側に接続される回路との間のインピーダンスを改善
し、伝送特性を確保するための第1のサーキュレータと
、該第1のサーキュレータより取り出された入力信号を
インピーダンス変換すると共に等レベルでm分配(ただ
し、mは2以上の整数)するm分配器と、該m分配器に
より分配された各信号が別々に入力され、その入力信号
を通過又は遮断する全部でm個の第1のスイッチと、該
第1のスイッチより取り出された信号か別々に入力され
て電力増幅を互いに独立して行なう全部でm台の増幅ユ
ニットと、該増幅ユニットの各出力信号が別々に入力さ
れ、それを通過又は遮断する全部でm個の第2のスイッ
チと、該第2のスイッチの各出力信号を一つに合成して
インピーダンス変換する合成器と、該合成器の出力信号
を出力端子へ出力する、負荷との整合を十分とるための
第2のサーキュレータと、m系統ある前記第1のスイッ
チ、増幅ユニット及び第2のスイッチの夫々に対して、
各系統毎に動作用電圧を供給する全部でm個の電源部と
、該電源部の各々の動作を互いに独立して制御する制御
回路とよりなる増幅装置であって、前記第1及び第2の
スイッチの各々は、前記増幅ユニットの入力端又は出力
端に接続されたダイオードとし、前記電源部の各々は、
前記制御回路の指示に従って対応する一系統の前記増幅
ユニットの停止時又は再始動時に、該−系統の前記第1
及び第2のスイッチを構成するダイオードのバイアス電
圧を、該増幅ユニットに入力される信号のシンボルレー
トより十分遅い速度で緩慢に変化させて該ダイオードを
徐々に信号遮断状態又は信号通過状態とする電圧供給手
段と、該−系統の増幅ユニット停止時は該−系統のダイ
オードが信号遮断状態とされたとき該増幅ユニ、。[Detailed Description of the Invention] [Summary] Regarding a plurality of amplification units or amplification devices connected in parallel, the present invention aims to stop or restart a desired amplification unit without adversely affecting other amplification units. A first circulator for improving the impedance between the circuit connected to the side and ensuring transmission characteristics, converting the impedance of the input signal taken out from the first circulator and distributing it at equal levels (m). (where m is an integer of 2 or more); a total of m first switches to which each signal distributed by the m distributor is input separately and passes or blocks the input signal; A total of m amplification units each receive the signal taken out from the first switch and perform power amplification independently of each other, and each output signal of the amplification unit is input separately and passes through or A total of m second switches to cut off, a combiner to combine each output signal of the second switches into one and convert the impedance, and a load to output the output signal of the combiner to an output terminal. a second circulator for sufficient matching, and each of the m systems of the first switch, amplification unit, and second switch,
An amplifier device comprising a total of m power supply units that supply operating voltages for each system, and a control circuit that controls the operation of each of the power supply units independently of each other, the first and second Each of the switches is a diode connected to the input end or the output end of the amplification unit, and each of the power supply sections is
When the corresponding amplification unit of one system is stopped or restarted according to instructions from the control circuit, the first amplification unit of the corresponding one system is stopped or restarted.
and a voltage that gradually changes the bias voltage of the diode constituting the second switch at a speed sufficiently slower than the symbol rate of the signal input to the amplification unit to gradually bring the diode into a signal blocking state or a signal passing state. supply means; and when the amplification unit of the - system is stopped, the amplification unit when the diode of the - system is in a signal cutoff state.
トの電源電圧を切断し、該−系統の増幅ユニ・ノドの再
始動時は該−系統のダイオードが信号通過状態に達する
前に該増幅ユニットの電源電圧の印加を開始する電源電
圧印加手段とを有する構成とする。power supply voltage applying means for cutting off the power supply voltage of the amplifier unit and, when restarting the amplification unit node of the system, starting applying the power supply voltage of the amplifier unit before the diodes of the system reach a signal passing state; The configuration has the following.
本発明は増幅装置に係り、特に複数の増幅ユニットが並
列接続された増幅装置に関する。The present invention relates to an amplification device, and particularly to an amplification device in which a plurality of amplification units are connected in parallel.
FM多重無線装置や車載無線装置などでは、微小電力の
情報信号を大電力に増幅して送信するために、電力増幅
器ユニット(以下、PAユニットと記す)を複数並列に
設け、入力情報信号を入力分配回路で分配して上記複数
のPAユニットに夫々入力し、複数のPAユニットから
電力増幅されて取り出された情報信号を出力電力合成器
で合成して送信信号として取り出す構成の増幅装置が用
いられる。In FM multiplex radio equipment, in-vehicle radio equipment, etc., multiple power amplifier units (hereinafter referred to as PA units) are installed in parallel in order to amplify information signals with very low power to high power and transmit the input information signals. An amplification device is used that has a configuration in which information signals are distributed by a distribution circuit and input to the plurality of PA units, and information signals amplified and extracted from the plurality of PA units are combined by an output power combiner and extracted as a transmission signal. .
このような増幅装置では、夜間などトラヒック量減少に
よって回線容量が小さくて良いときやPAユニットが何
らかの原因で故障したときなどに、不要になったPAユ
ニット又は故障したPAユニットを他のPAユニットの
動作に影響を与えることなく遠隔操作により自動で停止
させることが必要とされる。In this type of amplifier, when the line capacity is small due to a decrease in traffic such as at night, or when a PA unit breaks down for some reason, a PA unit that is no longer needed or a failed PA unit can be transferred to another PA unit. It is necessary to automatically stop it by remote control without affecting the operation.
(従来の技術〕
複数台並列に設けられたPAユニットの夫々に、入力信
号を入力分配器で分配して供給し、またPAユニットの
各々から電力増幅されて取り出された信号を出力電力合
成器で合成して大電力の送信信号として取り出す構成の
増幅装置は、従来例えば第7図に示す如き構成のものが
知られている。(Prior art) Input signals are distributed and supplied to each of a plurality of PA units installed in parallel by an input divider, and the power amplified and extracted signals from each PA unit are supplied to an output power combiner. Conventionally, an amplifying device having a configuration in which the signals are synthesized and extracted as a high-power transmission signal has a configuration as shown in FIG. 7, for example.
同図中、60は入力分配器で、サーキュレータ62、伝
送線路63.64+〜64.より構成され、入力情報信
号を4分配する。In the figure, 60 is an input distributor, which includes a circulator 62 and transmission lines 63.64+ to 64. The input information signal is divided into four parts.
端子61に入力された入力合成回路よりの情報信号は、
入力インピーダンスZ0のサーキュレータ62を介して
特性インピーダンスZ1の長さλg/4(ただし、λg
は波長)の伝送線路(以下TLと記す)63によりイン
ピーダンス変換された後4分岐され、各々特性インピー
ダンスZ。The information signal from the input synthesis circuit input to the terminal 61 is
The length of characteristic impedance Z1 is λg/4 (however, λg
is the wavelength) and is impedance-converted by a transmission line (hereinafter referred to as TL) 63, and then branched into four branches, each with a characteristic impedance Z.
の長さλg/2のTL641〜644とコネクタ651
〜654を介してPAユニット66+〜664に入力さ
れて夫々電力増幅される。TL641 to 644 with length λg/2 and connector 651
~654 to PA units 66+~664, where the power is amplified.
PAユニット66、〜664の各々はサーキュレータ6
611〜6614、電力増幅器(PA)6621〜66
24及びサーキュレータ663.〜6634から構成さ
れている。これらのPAユニット66、〜664から取
り出された情報信号はコネクタ67、〜674、特性イ
ンピーダンスZ、で長さλg/2のTL68.〜684
を夫々介して合成されて特性インピーダンスZ、で長さ
λg/4のTL69に共通入力され、ここでインピーダ
ンス変換された後、サーキュレータ70を介して端子7
1へ送信出力信号として取り出される。従って、この送
信出力信号はPAユニット 66、〜664の個々の電
力増幅率の4倍の大電力に増幅されている。Each of the PA units 66 to 664 has a circulator 6
611-6614, power amplifier (PA) 6621-66
24 and circulator 663. ~6634. The information signals taken out from these PA units 66, -664 are connected to connectors 67, -674, characteristic impedance Z, and TL68. of length λg/2. ~684
are synthesized via the characteristic impedance Z, and are commonly input to the TL 69 of length λg/4, where the impedance is converted, and then the terminal 7 is input via the circulator 70.
1 as a transmission output signal. Therefore, this transmission output signal is amplified to a power four times as large as the power amplification factor of each of the PA units 66, -664.
上記のTL63,64.〜64.,68.〜684及び
69はストリップライン又は同軸ケプルにより構成され
ており、またTl2O,〜6B4.69及びサーキュレ
ータ70は出力電力合成器72を構成している。TL63,64 above. ~64. ,68. ~684 and 69 are constructed by strip lines or coaxial kepple, and Tl2O, ~6B4.69 and the circulator 70 constitute an output power combiner 72.
このような構成の増幅装置は無線による固定通信や移動
通信システムにおける無線基地局内の架の中に設けられ
ているが、常時4台のPAユニット661〜664を並
列運転させるものではなく、例えば短時間のフェージン
グ時で高電力を必要とするときはすべてPAユニット6
6、〜664を並列運転し、それ以外の通常使用時は例
えば3台のPAユニットを並列運転し、夜間などのトラ
ヒック量が少ないときは更に1台少ない2台のPAユニ
ットを並列運転することで、装置の無駄な電力消費を低
減するようにしている。ここで、上記のPAユニット6
6、〜664のうち、使用しない時のPAユニットは、
その電源が切断される(例えば、特開昭62−2177
08号公報)。An amplifying device with such a configuration is installed in a rack inside a wireless base station in a wireless fixed communication or mobile communication system, but the four PA units 661 to 664 are not always operated in parallel; All PA units 6 are used when high power is required during time fading.
6, to 664 are operated in parallel, and during other normal use, for example, three PA units are operated in parallel, and when the traffic volume is low, such as at night, two PA units, one less, are operated in parallel. This reduces wasteful power consumption of the device. Here, the above PA unit 6
Among 6, ~664, the PA unit when not in use is:
The power supply is cut off (for example, in Japanese Patent Laid-Open No. 62-2177
Publication No. 08).
しかるに、従来はPAユニットの動作停止のために電源
を単純にオンからオフへ切換え、またPAユニットを再
動作させるときもその電源を単純にオフからオンへ切換
えるだけであったため、電源切換え時点で高調波が発生
し他のPAユニットに悪影響を与えたり、電源ラインに
ノイズかのったり、また急激な電源電圧変動によって回
路素子に悪影響を与え、装置の寿命を短くしていた。However, in the past, the power supply was simply switched from on to off to stop the operation of the PA unit, and when the PA unit was to be restarted, the power supply was simply switched from off to on. Harmonics are generated that adversely affect other PA units, noise is applied to the power supply line, and sudden fluctuations in the power supply voltage adversely affect circuit elements, shortening the life of the device.
本発明は上記の点に鑑みなされたもので、他の増幅ユニ
ットに悪影響を与えることなく、所望の増幅ユニットを
停止又は再始動できる増幅装置を提供することを目的と
する。The present invention has been made in view of the above points, and an object of the present invention is to provide an amplification device that can stop or restart a desired amplification unit without adversely affecting other amplification units.
第1図は本発明の原理構成図を示す。同図中、入力端子
lOは第1のサーキュレータII、m分配器121m個
の第1のスイッチ(SW)ta。FIG. 1 shows a basic configuration diagram of the present invention. In the figure, the input terminal IO is connected to the first circulator II and the first switches (SW) ta of 121 m distributors.
〜13.とからなる入力分配器14に接続されている。~13. It is connected to an input distributor 14 consisting of.
第1のサーキュレータ11は入力側に接続される回路と
の間のインピーダンスを改善し、伝送特性を確保する。The first circulator 11 improves impedance with the circuit connected to the input side and ensures good transmission characteristics.
m分配器12は第1のサーキュレータ11からの入力信
号をm分配し、第1のスイッチt3.〜13.へ夫々供
給する。第1のスイ゛ツチt3.〜13.は入力信号を
通過又は遮断する。The m distributor 12 divides the input signal from the first circulator 11 into m parts, and distributes the input signal from the first circulator 11 to the first switch t3. ~13. supply to each. First switch t3. ~13. passes or blocks the input signal.
15、〜!5.はm台の増幅ユニットで、入力信号の電
力増幅を互いに独立して行なう。16〜16.は第2の
スイッチ(SW)で、増幅ユニット15.〜15.の出
力信号を通過又は遮断する。17は合成器で、第2のス
イッチ16.〜16、の各出力信号をインピーダンス変
換し、かつ、一つの信号に合成する。18は第2のサー
キュレータで、合成器17の出力信号を出力端子20へ
出力する回路で、負荷との整合を十分とるために設けら
れている。以上の第2のスイッチ16、〜16.1合成
器17及び第2のサーキュレータ18が出力電力合成器
19を構成している。15,~! 5. m amplification units perform power amplification of input signals independently of each other. 16-16. is the second switch (SW), and the amplification unit 15. ~15. Pass or block the output signal. 17 is a combiner, and a second switch 16. ~16, are impedance-converted and combined into one signal. A second circulator 18 is a circuit that outputs the output signal of the synthesizer 17 to the output terminal 20, and is provided to ensure sufficient matching with the load. The above-described second switch 16, ~16.1 combiner 17, and second circulator 18 constitute an output power combiner 19.
また、21.〜21.は電源部、22は制御回路である
。電源部211〜21.はm系統ある第】のスイッチ1
3.〜I3..第3..イッチ16、〜16..増幅ユ
ニット+5.〜15.の各系統毎に設けられ、各々電圧
供給手段211と電源電圧印加手段212を有している
。Also, 21. ~21. 2 is a power supply section, and 22 is a control circuit. Power supply units 211-21. is the switch 1 of the m system.
3. ~I3. .. Third. .. Itch 16, ~16. .. Amplification unit +5. ~15. Each system is provided with a voltage supply means 211 and a power supply voltage application means 212.
本発明は第1のスイッチ13.〜13.と第2のスイッ
チ16.〜16.にダイオードを使用したときは、電源
部211〜211の各々の電圧供給手段211を、増幅
ユニット15.〜!5.に入力される信号のシンボルレ
ートより十分遅い速度で緩慢に変化させてダイオードを
徐々に信号遮断状態又は信号通過状態とし、また電源電
圧印加手段212を、増幅ユニット停止時は上記ダイオ
ードか信号遮断状態とされたとき増幅ユニットの電源電
圧を遮断し、増幅ユニットの再始動時はダイオードが信
号通過状態に達する前に増幅ユニットの電源電圧の印加
を開始する。The present invention provides a first switch 13. ~13. and second switch 16. ~16. When a diode is used in the amplifier unit 15. ~! 5. The diode is gradually changed at a speed sufficiently slower than the symbol rate of the signal input to the input signal to gradually bring the diode into a signal blocking state or a signal passing state, and the power supply voltage applying means 212 is switched between the diode and the signal blocking state when the amplification unit is stopped. When this occurs, the power supply voltage of the amplification unit is cut off, and when the amplification unit is restarted, application of the power supply voltage of the amplification unit is started before the diode reaches the signal passing state.
また、上記のスイッチ13.〜!3.と16゜〜16.
にリレー又は同軸スイッチを使用したときは、電圧供給
手段211はリレー又は同軸スイッチをオン又はオフに
制御する制御電圧を発生し、また、増幅ユニット15.
〜15.の各々は停止前に増幅ユニットの出力レベルを
落とし、再始動時は電源電圧印加開始後に増幅ユニット
151〜15.の出力レベルを所要値に設定する可変減
衰器を有するよう構成する。In addition, the above switch 13. ~! 3. and 16°~16.
When a relay or coaxial switch is used in the amplifier unit 15., the voltage supply means 211 generates a control voltage to control the relay or coaxial switch on or off, and also generates a control voltage to control the relay or coaxial switch on or off.
~15. Each of the amplifier units 151 to 15. reduces the output level of the amplifier unit before stopping, and when restarting, after starting to apply the power supply voltage, each of the amplifier units 151 to 15. A variable attenuator is configured to set the output level of the output signal to a desired value.
本発明では増幅ユニット151〜】51の停止時は単純
に電源電圧をオフとするのではなく、スイッチ13+〜
!3.及び16.〜16.のうち、停止しようとする系
統のスイッチにより停止しようとする増幅ユニットを他
の増幅ユニットから徐々に切離し、その後電源を切断し
、−力増幅ユニットを再始動するときは電源電圧を単純
にオンにするのではなく、電源電圧を印加開始後体々に
その増幅ユニットの接続を行なう(ダイオード使用時)
。このため、他の増幅ユニットに与える悪影響を増幅ユ
ニット停止時、再始動時のいずれも最少限に抑えること
ができる。In the present invention, when the amplification units 151~]51 are stopped, the power supply voltage is not simply turned off, but the switches 13+~
! 3. and 16. ~16. Among them, the amplifier unit to be stopped is gradually disconnected from the other amplifier units by the switch of the system to be stopped, and then the power supply is cut off, and when restarting the power amplifier unit, the power supply voltage is simply turned on. Instead, connect the amplification unit to each body after starting to apply the power supply voltage (when using a diode)
. Therefore, the adverse effects on other amplification units can be minimized both when the amplification unit is stopped and when it is restarted.
スイッチ131〜13.及び161〜16.としてリレ
ーや同軸スイッチを使用したときも、リレーや同軸スイ
ッチはオンかオフの2値の状態しかないか、可変減衰器
により増幅ユニット+5゜〜15.の出力レベルを落と
したり、所要値にすることで、上記と同様に他の増幅ユ
ニットに与える悪影響を最小限に抑えることができる。Switches 131-13. and 161-16. Even when a relay or coaxial switch is used as a relay or coaxial switch, the relay or coaxial switch only has a binary state of on or off, or a variable attenuator allows the amplification unit to +5° to 15°. By lowering the output level or setting it to a required value, the negative effect on other amplification units can be minimized in the same way as above.
第2図は本発明の第1実施例の要部の構成図を示す。同
図中、第1図(八)と同一構成部分には同一符号を付し
である。第2図に示す実施例は第1図(A)に示す増幅
装置のm=4の例で、またスイッチ13.〜13..及
び16+−161にPINダイオードを使用した例であ
る。また、サーキュレータ11の入力インピーダンスZ
0及びサーキュレータ18の出力インピーダンスZ0は
50Ωとする。FIG. 2 shows a configuration diagram of the main parts of the first embodiment of the present invention. In the figure, the same components as those in FIG. 1 (8) are designated by the same reference numerals. The embodiment shown in FIG. 2 is an example of the amplifier device shown in FIG. 1(A) in which m=4, and the switch 13. ~13. .. This is an example in which PIN diodes are used for 16+-161. In addition, the input impedance Z of the circulator 11
0 and the output impedance Z0 of the circulator 18 is 50Ω.
第2図において、スイッチ13.〜13.はカソードが
接地されたPINダイオードD、〜D4から構成されて
いる。また、スイッチ16.〜164 も同様にカソー
ドが接地されたPINダイオードD、〜D、から構成さ
れている。なお、PINダイオードD、〜D、のバイア
ス電圧はアノードに印加される。増幅ユニットt5.〜
15aは夫々サーキュレータ+511−1514と、電
力増幅器(PA)1521〜1524と、サーキュレー
タ153、〜1534とが直列接続された構成であり、
PAユニットを構成している。In FIG. 2, switch 13. ~13. is composed of PIN diodes D, ~D4 whose cathodes are grounded. Also, switch 16. ~164 is similarly composed of PIN diodes D, ~D, whose cathodes are grounded. Note that the bias voltage of the PIN diodes D, ~D, is applied to the anode. Amplification unit t5. ~
15a has a configuration in which circulators +511 to 1514, power amplifiers (PA) 1521 to 1524, and circulators 153 to 1534 are connected in series, respectively;
It constitutes a PA unit.
この増幅ユニット(以下PAユニットという)151〜
t5.は本実施例では4台あるが3台並列運転される場
合を基準とし、PAユニットは2台、3台及び4台のい
ずれかの状態で並列運転されるものとする(後述の第2
実施例も同様)。This amplification unit (hereinafter referred to as PA unit) 151~
t5. In this example, there are four PA units, but it is assumed that three PA units are operated in parallel, and two, three, or four PA units are operated in parallel (see the second section below).
The same applies to Examples).
次に本実施例の伝送線路(TL) 121 、122.
〜1224、171+〜1714.172の各特性イン
ピーダンスについて説明する。第2図に示す第1実施
例のPAユニット151〜154の入力側の入力分配回
路と出力側の出力電力合成器は信号の流れが逆で、対称
的な回路構成であるから、いずれもその等価回路は第3
図に示される。同図中、第2図と同一構成部分には同一
符号を付し、その説明を省略する。Next, the transmission lines (TL) 121, 122 .
Each characteristic impedance of ~1224, 171+~1714.172 will be explained. The input distribution circuit on the input side and the output power combiner on the output side of the PA units 151 to 154 of the first embodiment shown in FIG. 2 have opposite signal flows and have symmetrical circuit configurations. The equivalent circuit is the third
As shown in the figure. In the figure, the same components as those in FIG. 2 are denoted by the same reference numerals, and the explanation thereof will be omitted.
第3図において、ストリップライン又は同軸ケーブルに
より構成された分布線路である各TLのうち、TL12
1 (172)から50Ωの負荷をみたときのインピ
ーダンスZ、は、負荷の並列の数をXとすると、
となる。ここでは、負荷の並列の数Xは最大“4″であ
るが、ミスマツチロス低減の観点から前記したように負
荷の並列の数(PAユニットの数)Xは“3″を基準と
している。従って、上記のインピーダンスZ!は上式か
ら16.7(ζ50/3)Ωとなる。In Fig. 3, among each TL, which is a distributed line composed of a strip line or a coaxial cable, TL12
The impedance Z when looking at a 50Ω load from 1 (172) is as follows, where X is the number of parallel loads. Here, the maximum number of parallel loads X is "4", but from the viewpoint of reducing mismatch loss, the number of parallel loads (number of PA units) X is set to "3" as described above. Therefore, the above impedance Z! is 16.7 (ζ50/3)Ω from the above formula.
また、長さλg/4で特性インピーダンスZIのTL1
21 (172)のT L l 3 +〜13゜(1
7,−174)が接続されていない方の端子30から負
荷側をみたインピーダンスZ、を、整合のために端子3
0から反対側(サーキュレータ11(18)側)をみた
インピーダンスZ。と等しくする必要がある。従って、
l =Z、 =50Ωである。Also, TL1 of characteristic impedance ZI with length λg/4
21 (172) T L l 3 + ~ 13° (1
7, -174) is connected to the terminal 30 for matching.
Impedance Z when looking at the opposite side (circulator 11 (18) side) from 0. It needs to be equal to . Therefore,
l=Z, =50Ω.
また、上記特性インピーダンスzlは、Z、=JZ、
・Zs=Zt’Z。Moreover, the above characteristic impedance zl is Z,=JZ,
・Zs=Zt'Z.
なる式で求めることができる。従って、上式にZ、=1
6.7(Ω)、Z、=50(Ω)を代入すると、Zlは
28.9(−50/ 3)Ωとなる。It can be calculated using the following formula. Therefore, in the above formula, Z, = 1
By substituting 6.7 (Ω) and Z = 50 (Ω), Zl becomes 28.9 (-50/3) Ω.
これにより、PAユニットの並列運転数を4台。This increases the number of PA units that can be operated in parallel to four.
3台、2台のいずれかとする場合は、並列運転数として
“3“を基準とする本実施例によれば、PAユニットの
並列運転数か4台、2台の場合でもミスマツチロスを最
小にすることかできる。According to this embodiment, when using either 3 or 2 PA units, the number of parallel operation is set to 3. According to this embodiment, the mismatch loss can be minimized even when the number of PA units that are operated in parallel is 4 or 2. I can do it.
再び第2図に戻って説明するに、PAユニット151〜
154を夫々並列運転させるときは、PINダイオード
D1〜D4は後述の電源部21t〜214からバイアス
用コイル(図示せず)を介してアノードに印加される負
の直流電圧により逆バイアスされ、かつPINダイオー
ドD6〜D1もバイアス用コイル(図示せず)を介して
印加される負の直流電圧により逆バイアスされる。この
場合、通過する信号を整流しないように、上記の負の直
流電圧は例えば、PINダイオードの許容電力が200
Wであるとき一300Vに設定される。To explain again by returning to FIG. 2, the PA units 151 to 151
154 are operated in parallel, the PIN diodes D1 to D4 are reverse biased by a negative DC voltage applied to the anode from the power supply units 21t to 214 (described later) via a bias coil (not shown), and the PIN diodes D1 to D4 are Diodes D6 to D1 are also reverse biased by a negative DC voltage applied via a bias coil (not shown). In this case, in order to prevent the signal passing through from being rectified, the above negative DC voltage is set to
When the voltage is W, it is set to -300V.
次に本実施例の動作について説明する。入力端子lOよ
りサーキュレータ11を経由した信号は特性インピーダ
ンスZ、か28.9Ω、長さλg/4のTL 121に
より前記インピーダンスZ。Next, the operation of this embodiment will be explained. The signal that passes through the circulator 11 from the input terminal 1O has a characteristic impedance Z of 28.9Ω and a length λg/4 of the TL 121.
(=16.7Ω)にインピーダンス変換された後、特性
インピーダンス50Ω、長さλg/4のTL122、〜
1224により4分配され、逆バイアスされてオフ状態
にあるPINダイオードD、−D、によるスイッチ13
+〜t3.を通してPAユニット15.〜!5.に夫々
入力される。(=16.7Ω), then TL122 with characteristic impedance 50Ω and length λg/4, ~
Switch 13 by PIN diodes D, -D, which are divided into four by 1224 and are reverse biased and in the off state.
+~t3. Through PA unit 15. ~! 5. are input respectively.
PAユニットt5.〜154により互いに独立して電力
増幅された信号は、合成点よりλg/4離れた位置で対
アース間に接続されたPINダイオードD、〜D、によ
り構成されたスイッチt6.〜16.を通り、特性イン
ピーダンス50Ω、長さλg/4のTL171.〜17
14により合成され、特性インピーダンス28.9Ω、
長さλg/4のTL 172において50Ωに整合され
た後、サーキュレータ18を経由して端子20へ大電力
(例えばtoo w)の送信出力信号として出力される
。サーキュレータ18は出力電力合成器の出力インピー
ダンスが変化しても、負荷との整合を十分とるために設
けられている。PA unit t5. The signals amplified in power independently by 154 are sent to switches t6. ~16. TL171. with a characteristic impedance of 50Ω and a length of λg/4. ~17
14, characteristic impedance 28.9Ω,
After being matched to 50Ω in the TL 172 having a length of λg/4, it is outputted to the terminal 20 via the circulator 18 as a transmission output signal of high power (for example, too w). The circulator 18 is provided to ensure sufficient matching with the load even if the output impedance of the output power combiner changes.
このような構成の増幅装置の第1実施例において、増幅
ユニット15.〜154は夫々同一構成であり、また第
1図に示した電源部211〜2+4 も同一構成である
ので、代表してに番目(ただし、k=1.2,3.4)
の増幅ユニット15、及び電源部211の詳細な回路構
成を第4図に示す。同図中、第1図及び第2図と同一構
成部分には同一符号を付しである。In the first embodiment of the amplification device having such a configuration, the amplification unit 15. 154 have the same configuration, and the power supply units 211 to 2+4 shown in FIG.
FIG. 4 shows a detailed circuit configuration of the amplification unit 15 and power supply section 211. In the figure, the same components as in FIGS. 1 and 2 are designated by the same reference numerals.
第4図において、電源部21hは直流の一21V又は−
48Vを動作用電圧とする+5V及び=300V発生用
電源回路41.+10V発生用電源回路42.−5V発
生用電源回路43と、電源回路41からの+5Vと一3
00Vの直流電圧を連続的に無段階又は段階的に切換え
る切換回路44と、切換回路44を制御する立上り立下
り制御回路45と、電源回路42からの+IOVの直流
電圧を通過又は遮断するスイッチ回路46とから構成さ
れている。このうち、電源回路41.切換回路44及び
立上り立下り制御回路45は前記電圧供給手段211を
構成し、また電源回路42.43及びスイッチ回路46
は前記電源電圧印加手段212を構成している。In FIG. 4, the power supply section 21h has a DC voltage of -21V or -
Power supply circuit for generating +5V and =300V with 48V as the operating voltage 41. +10V generation power supply circuit 42. -5V generation power supply circuit 43, +5V from power supply circuit 41 and -3
A switching circuit 44 that continuously switches the 00V DC voltage in a stepless or stepwise manner, a rise/fall control circuit 45 that controls the switching circuit 44, and a switch circuit that passes or cuts off the +IOV DC voltage from the power supply circuit 42. It consists of 46. Among these, power supply circuit 41. The switching circuit 44 and the rising/falling control circuit 45 constitute the voltage supply means 211, and the power supply circuit 42, 43 and the switch circuit 46
constitutes the power supply voltage applying means 212.
また、PAユニット15.内には第2図では図示を省略
したが、サーキュレータ151.とPAi52.との間
に可変減衰器(VATT)154 kが設けられ、また
PAt52.の出力信号に基づいてPA]52.の出力
信号レベルが制御回路22からの制御信号ATT C
0NT、により設定されるレベルとなるよう可変減衰器
!54.の利得を制御するAGC回路155.とより構
成されている。更に、Lt、Ltはバイアス用コイル、
R11R3は抵抗、Ct、Ctはコンデンサで、これ
らは切換回路44からの直流電圧をPINダイオードD
k r D k+4にバイアス電圧として印加するた
めの回路を構成している。Also, PA unit 15. Although not shown in FIG. 2, there is a circulator 151. and PAi52. A variable attenuator (VATT) 154k is provided between PAt52. PA based on the output signal of]52. The output signal level of the control signal ATT C from the control circuit 22
0NT, variable attenuator to achieve the level set by! 54. AGC circuit 155. It is composed of. Furthermore, Lt and Lt are bias coils,
R11R3 is a resistor, and Ct and Ct are capacitors, which connect the DC voltage from the switching circuit 44 to the PIN diode D.
A circuit for applying a bias voltage to k r D k+4 is configured.
なお、PA152.は電界効果トランジスタを用いた電
力増幅器であり、+10Vの電源電圧のオン/オフに無
関係に常時−5Vの電圧が電源回路43より印加される
構成とされている。In addition, PA152. is a power amplifier using field effect transistors, and is configured such that a voltage of -5V is always applied from the power supply circuit 43 regardless of whether the +10V power supply voltage is on or off.
かかる構成の回路において、PAユニット15、を停止
させようとする時は、遠隔地にある中央基地局から端子
47を介して制御信号か入力される。この制御信号はと
のPAユニットを停止/再始動させるかの内容の信号で
あり、制御回路22はこの制御信号に基づいてPAユニ
ット15、を停止させる旨の指示かあったことを確認す
ると、第5図(B)に示す如く時刻t1で可変減衰器1
54.の利得を最小に制御する制御信号AT T C
0NT、を発生し、また第5図(C)に示す如くローレ
ベルのバイアス制御信号SW C0NTkを時刻t、
で発生して立上り立下り制御回路45に供給する。なお
、第5図(A)は制御回路22の入力制御信号内容を模
式的に示し、ローレベルが停止、ハイレベルがPAユニ
ット作動を示す。In a circuit having such a configuration, when it is desired to stop the PA unit 15, a control signal is input via the terminal 47 from a central base station located at a remote location. This control signal is a signal indicating whether to stop/restart the PA unit, and when the control circuit 22 confirms that there is an instruction to stop the PA unit 15 based on this control signal, As shown in FIG. 5(B), at time t1, the variable attenuator 1
54. Control signal ATTC to minimize the gain of ATTC
0NT, and also generates a low level bias control signal SW C0NTk at time t, as shown in FIG. 5(C).
is generated and supplied to the rising/falling control circuit 45. Incidentally, FIG. 5(A) schematically shows the contents of the input control signal to the control circuit 22, where a low level indicates stoppage and a high level indicates PA unit operation.
上記ATT C0NT、によりPA l 52.の出
力レベルは最小値に落とされる。また、立上り立下り制
御回路45は上記のバイアス制御信号SW C0NT
kの立下りを検出すると、切換回路44をそれまでの一
300v出力状態から+5Vへ緩慢に(例えばPAユニ
ット15.の入力信号のシンボルレートの速度(例えば
シンボルレートが20 kbpsとすると1シンボルあ
たり50μs)より十分遅い速度である10m5〜3
(jmsかけて徐々に)切換制御する。これにより、切
換回路44から第5図(D)に示す如く時刻t、から時
刻t、へかけて一300Vから+5Vへ徐々に変化する
バイアス電圧が取り出され、このバイアス電圧は抵抗R
11コンデンサCI及びバイアス用コイルL1よりなる
回路を介してPINダイオードD、のアノードに印加さ
れる一方、抵抗R1,コンデンサC2及びバイアス用コ
イルL1よりなる回路を介してPINダイオードD k
+4のアノードに印加される。PA l 52. by the said ATT C0NT. The output level of is reduced to its minimum value. Further, the rising/falling control circuit 45 outputs the above bias control signal SW C0NT.
When the fall of k is detected, the switching circuit 44 is slowly changed from the previous output state of 1300V to +5V (for example, the speed of the symbol rate of the input signal of the PA unit 15 (for example, if the symbol rate is 20 kbps, per symbol 10m5~3, which is a speed sufficiently slower than 50μs)
Switching control is performed (gradually over jms). As a result, a bias voltage that gradually changes from -300V to +5V from time t to time t is taken out from the switching circuit 44 as shown in FIG. 5(D), and this bias voltage is applied to the resistor R.
11 is applied to the anode of the PIN diode D through a circuit consisting of a capacitor CI and a bias coil L1, while the voltage is applied to the PIN diode D k through a circuit consisting of a resistor R1, a capacitor C2, and a bias coil L1.
+4 applied to the anode.
これにより、PINダイオードDk及びり、+4はオフ
状態から能動状態を経てオン状態に到るため、PAユニ
ット15.の入力端へと出力端Bとの間が第5図(E)
に模式的に示す如く開放(オーブン)の状態から徐々に
短絡(ショート)の状態へと遷移し、またTL122.
の入出力端A。As a result, the PIN diodes Dk and +4 go from the off state to the active state and then to the on state, so that the PA unit 15. Figure 5 (E) is between the input end and the output end B of
As schematically shown in TL122.
input/output terminal A.
A′間、及びTL171.の入出力端B、 B’間で
は各々短絡状態から開放状態へ遷移し、時刻t2で開放
状態となる。この結果、PAユニット15には時刻t、
で等価的に分岐点A′及びB′で切り離される。A' and TL171. The input/output terminals B and B' each transition from a short-circuited state to an open state, and become open at time t2. As a result, the PA unit 15 receives the time t,
are equivalently separated at branch points A' and B'.
一方、制御回路22はこの時刻t、で第5図(F)に示
す如くローレベルの電源制御信号RC。On the other hand, the control circuit 22 outputs the power control signal RC at a low level at this time t, as shown in FIG. 5(F).
を発生してスイッチ回路46に印加し、スイッチ回路4
6をそれまでのオフ状態からオフ状態へスイッチング制
御する。これにより、電源回路42から取り出された+
IOVの直流電圧はスイッチ回路46を通してPA15
2.へ電源電圧として時刻t、以前供給されていても、
第5図(G)に模式的に示す如く時刻t、以降はスイッ
チ回路46によりPA152.へ電源電圧として印加さ
れなくなる。この結果、PA152.は+IOVの電源
電圧の切断により、他のPAユニットに影響を与えるこ
となく停止する。is generated and applied to the switch circuit 46, and the switch circuit 4
6 from the off state to the off state. As a result, the +
The DC voltage of IOV is passed through the switch circuit 46 to PA15.
2. Even if it was previously supplied as the power supply voltage to time t,
As schematically shown in FIG. 5(G), from time t onwards, the switch circuit 46 switches the PA152. The power supply voltage is no longer applied to the As a result, PA152. is stopped without affecting other PA units by cutting off the +IOV power supply voltage.
このように、本実施例によれば、可変減衰器154 k
によりPA152.の出力レベルを最小値に落としてか
らPAユニットt5.を分岐点A′B′で徐々に切り離
した後、電源電圧+lOVを切断するようにしたため、
電源電圧切断時に従来生じていた高調波の発生(スペク
トラム拡散)や電源ラインへのノイズ重畳は発生せず、
また回路素子に悪影響を与えることもなく、遠隔操作で
消費電力を低減することができる。In this way, according to this embodiment, the variable attenuator 154 k
According to PA152. After reducing the output level of PA unit t5. to the minimum value, PA unit t5. After gradually disconnecting at the branch point A'B', the power supply voltage +lOV is disconnected.
There is no generation of harmonics (spread spectrum) or noise superimposition on the power line, which conventionally occurs when the power supply voltage is disconnected.
Furthermore, power consumption can be reduced by remote control without adversely affecting circuit elements.
また、PAユニット15.を切り離した場合、加えられ
た入力信号は僅かに生じる不整合損失を除いて残りのP
Aユニットに効率良く加えられ、各PAユニットの出力
がそれだけ増加し、更に合成点にて僅かに生じる不整合
損失を除いて負荷に供給されるため、各PAユニットの
出力に余裕があれば並列運転数を変えても最終の合成出
力レベルは殆ど変らないようにできる。Also, PA unit 15. When the input signal is separated, the applied input signal is equal to the remaining P
It is efficiently added to the A unit, the output of each PA unit increases accordingly, and it is supplied to the load excluding the slight mismatch loss that occurs at the combining point, so if the output of each PA unit has margin, it can be paralleled. Even if the number of operations is changed, the final combined output level can be made to remain almost unchanged.
次に停止しているPAユニット15.を再始動させる場
合について説明する。この場合は制御回路22が第5図
(A)に模式的に示す如く、中央基地局からの制御信号
により時刻t、でPAユニット15.の再始動を検出す
ると、同図(C)に示すバイアス制御信号SW C0N
Tkを時刻tsで立ち上げる。これにより、立上り立下
り制御回路45が上記SW C0NTkの立ち上げ検
出時点t、から第5図(D)に示す如く切換回路44を
出力バイアス電圧が+5Vから一300Vへ徐々に変化
するよう制御する。Next, the stopped PA unit 15. We will explain the case of restarting. In this case, as schematically shown in FIG. 5(A), the control circuit 22 controls the PA unit 15. When restarting is detected, the bias control signal SW C0N shown in the same figure (C) is activated.
Start up Tk at time ts. As a result, the rise/fall control circuit 45 controls the switching circuit 44 so that the output bias voltage gradually changes from +5V to -300V from the time t when the rise of SW C0NTk is detected, as shown in FIG. 5(D). .
また、制御回路22は電源制御信号RC,を時刻t、で
ハイレベルとし、スイッチ回路46をオンに制御する。Further, the control circuit 22 sets the power supply control signal RC to a high level at time t, and controls the switch circuit 46 to turn on.
これにより、PA152.には時刻t、で電源電圧+I
OVが印加される。As a result, PA152. At time t, the power supply voltage +I
OV is applied.
その後時刻t4でバイアス電圧か一300Vに達し、A
点、B点の状態が第5図(E)に模式的に示す如く開放
状態となると、制御回路22は第5図(B)に示す如く
ハイレベルの制御信号ATTCONT、を発生してAG
C回路155 kを制御し、可変減衰器154.の利得
を所定値とし、PAユニット152.から所定レベルの
出力を取り出させる。このように、PAユニット+5.
の再始動時は停止時と逆の動作が行なわれ、電源電圧印
加時の急激な電圧印加による回路素子の劣化等を防止す
ることができる。After that, at time t4, the bias voltage reaches -300V, and A
When the states of point and point B become open as schematically shown in FIG. 5(E), the control circuit 22 generates a high-level control signal ATTCONT as shown in FIG. 5(B) to
C circuit 155k and variable attenuator 154. The gain of PA unit 152. is set to a predetermined value. output at a predetermined level. In this way, PA unit +5.
When restarting, the reverse operation to that when stopping is performed, and it is possible to prevent deterioration of circuit elements due to sudden voltage application when power supply voltage is applied.
次に本発明の第2実施例の要部について第6図と共に説
明する。同図中、第1図及び第2図と同一構成部分には
同一符号を付し、その説明を省略する。本実施例は第1
のスイッチI 3.−13゜に相当するPINダイオー
ドD+’〜D4′のアノードをPAユニット+5+〜1
54の入力端に直列接続し、かつ、第2のスイッチ16
.〜16、に相当するPINダイオードD、 〜D、′
のアノードをPAユニット151〜154の出力端に直
列接続した点に特徴を有する。Next, the main parts of the second embodiment of the present invention will be explained with reference to FIG. 6. In the figure, the same components as in FIGS. 1 and 2 are denoted by the same reference numerals, and their explanations will be omitted. This example is the first
Switch I 3. -13°, the anodes of the PIN diodes D+' to D4' are connected to the PA unit +5+ to 1
54, and the second switch 16
.. PIN diode D, ~D,′ corresponding to ~16,
It is characterized in that the anodes of the PA units 151 to 154 are connected in series to the output ends of the PA units 151 to 154.
また、51.〜51.及び521〜524はバイアス用
コイルである。更に伝送線路(TL)1241〜124
4,1741〜174.は特性インピーダンスがTL1
22.〜122..171.〜1714のそれと同じ5
0Ωであるか、PAユニットt5.〜t5.側が開放と
なったとき、分岐点や合成点が開放となるようその長さ
がλg/2(又はその整数倍)に設定されている点がT
L 1221〜1224,1711〜1714と異な
る。Also, 51. ~51. and 521 to 524 are bias coils. Furthermore, transmission lines (TL) 1241 to 124
4,1741-174. has a characteristic impedance of TL1
22. ~122. .. 171. ~ Same as that of 1714 5
0Ω or PA unit t5. ~t5. When the side becomes open, the point whose length is set to λg/2 (or an integer multiple thereof) is T so that the branching point and the combining point are open.
Different from L 1221-1224, 1711-1714.
本実施例はPAユニット15.〜】5.使用時はPIN
ダイオードD1〜D4’のアノードにバイアス用コイル
(図示せず)を介して正の直流電圧を与えて順方向にバ
イアスしてPINダイオードD、 〜D、Iをオンとし
、かつPINダイオードDs、D、′も同様にして順方
向にバイアスしてオンとする。In this embodiment, the PA unit 15. ~]5. PIN when using
A positive DC voltage is applied to the anodes of the diodes D1 to D4' via a bias coil (not shown) to bias them in the forward direction, thereby turning on the PIN diodes D, ~D, and I, and turning on the PIN diodes Ds and D. , ′ are similarly forward biased and turned on.
また、PAユニット15.〜154のうち任意のPAユ
ニットを切り離す場合は、PINダイオードD、 〜
D、 、Ds −D、’のうち切り離すべきPAユ
ニットの入力側と出力側の2つのPINダイオードのア
ノードに夫々負の直流電圧を与えて逆バイアスし、これ
らをオフとする。Also, PA unit 15. ~ To disconnect any PA unit among 154, use the PIN diode D, ~
A negative DC voltage is applied to the anodes of the two PIN diodes on the input side and the output side of the PA unit to be separated among D, , Ds - D,' to reverse bias them and turn them off.
これにより、T L 1241〜1244.1741〜
1744のうち、オフとされたPINダイオードに接続
されているTLのインピーダンスがPAユニット側の点
で開放となり、またその入力分岐点又はその出力合成点
でも開放となる。As a result, T L 1241~1244.1741~
Of 1744, the impedance of the TL connected to the turned-off PIN diode becomes open at a point on the PA unit side, and also at its input branch point or its output synthesis point.
本実施例も第1実施例と同様にPAユニットの停止時と
再始動時にバイアス電圧の緩慢な制御や電源電圧の印加
タイミングを制御しているので、第1実施例と同様の効
果を奏する。Similar to the first embodiment, this embodiment also controls the bias voltage slowly and the timing of applying the power supply voltage when the PA unit is stopped and restarted, so that the same effects as in the first embodiment are achieved.
なお、本発明は以上の各実施例に限定されるものではな
く、例えば第4図に示した実施例においてPAユニット
15.では可変減衰器154.をPAユニット15.の
停止時及び再始動時に制御したが、制御しなくてもPI
NダイオードD、。Note that the present invention is not limited to the above embodiments; for example, in the embodiment shown in FIG. 4, the PA unit 15. Then variable attenuator 154. PA unit 15. Although the PI was controlled when stopping and restarting, the PI
N diode D.
Dk+4のバイアス電圧の緩慢な変化制御によって実施
例より効果は劣るものの従来よりも他のPAユニットへ
の影響を低減することができる。By controlling the slow change in the bias voltage of Dk+4, the effect on other PA units can be reduced more than in the past, although the effect is less than that of the embodiment.
また、スイッチ13.〜13.,161〜!6.とじて
各実施例ではPINダイオードを使用しているか、これ
に限らずリレー又は同軸スイッチを用いることかできる
。この場合、リレーや同軸スイッチはPINダイオード
のようなオンとオフの中間の能動領域という動作状態は
なく、オンかオフのいずれかの2値状態しかないから、
前記したバイアス電圧の緩慢な変化制御は行なえないが
、可変減衰器154 、を用いてPAユニット停止時は
PAユニットの出力レベルを最小値に落としてから電源
電圧を切断し、一方PAユニット再始動時は、電源電圧
を投入してからPAユニットの出力レベルを所要値にす
るような制御を行なうことで、前記各実施例と同様の効
果を奏することかできる。Also, switch 13. ~13. ,161~! 6. In each embodiment, a PIN diode is used, but the present invention is not limited to this, and a relay or a coaxial switch may be used. In this case, relays and coaxial switches do not have an active region between on and off like a PIN diode, but only have a binary state of either on or off.
Although the aforementioned slow change control of the bias voltage cannot be performed, the variable attenuator 154 is used to reduce the output level of the PA unit to the minimum value when the PA unit is stopped, and then cut off the power supply voltage. In some cases, the same effects as in each of the above embodiments can be achieved by controlling the output level of the PA unit to a desired value after turning on the power supply voltage.
上述の如く、本発明によれば、増幅ユニットの入出力端
に接続されるスイッチとしてダイオードを使用した場合
は、少なくともそのバイアス電圧を増幅ユニットの入力
信号のシンボルレートより十分遅い速度で緩慢に変化さ
せて切り離したり又は接続するようにしたため、増幅ユ
ニットの停止時や再始動時に他の増幅ユニットの動作に
悪影響を与えることを防止することができ、また上記ス
イッチとしてリレー又は同軸スイッチを使用した場合、
増幅ユニット内の可変減衰器を用いて増幅ユニット停止
時は増幅ユニットの出力レベルを最小値に落としてから
電源電圧を切断し、増幅ユニット再始動時は電源電圧を
投入してから増幅ユニットの出力レベルを所要値に上げ
るようにしたため、他の増幅ユニットの動作や回路素子
への悪影響を防止することかできる等の特長を有するも
のである。As described above, according to the present invention, when a diode is used as a switch connected to the input/output terminal of the amplification unit, at least its bias voltage is changed slowly at a speed sufficiently slower than the symbol rate of the input signal of the amplification unit. Since the amplifier unit can be disconnected or connected by the switch, it is possible to prevent the operation of other amplifier units from being adversely affected when the amplifier unit is stopped or restarted, and when a relay or coaxial switch is used as the above switch. ,
Using the variable attenuator inside the amplifier unit, when the amplifier unit is stopped, the output level of the amplifier unit is reduced to the minimum value and then the power supply voltage is cut off, and when the amplifier unit is restarted, the power supply voltage is turned on and then the output level of the amplifier unit is reduced. Since the level is raised to a required value, it has the advantage of being able to prevent adverse effects on the operations of other amplification units and circuit elements.
第1図は本発明の原理構成図、
第2図は本発明の第1実施例の要部の構成図、第3図は
出力電力合成器及び入力分配器の等価回路図、
第4図は本発明の要部の一実施例の構成図、第5図は1
4図の動作説明用タイムチャート、第6図は本発明の第
2実施例の要部の構成図、第7図は従来の増幅装置の一
例の構成図である。
図において、
11は第1のサーキュレータ、
12はm分配器、
131〜13.は第1のスイッチ、
14は入力分配器、
151〜15..15.は増幅ユニット(PAユニット
)、
16+〜16.は第2のスイッチ、
17は合成器、
18は第2のサーキュレータ、
19は出力電力合成器、
20は出力端子、
21、〜21.は電源部、
211は電圧供給手段、
212は電源電圧印加手段、
22は制御回路、
41〜43は電源回路、
44は切換回路、
45は立上り立下り制御回路、
154 Kは可変減衰器(VATT)、155、はAG
C回路
を示す。
特許出願人 富 士 通 株式会社Figure 1 is a diagram of the principle of the present invention; Figure 2 is a diagram of the main parts of the first embodiment of the present invention; Figure 3 is an equivalent circuit diagram of an output power combiner and input divider; FIG. 5 is a configuration diagram of an embodiment of the main part of the present invention.
FIG. 4 is a time chart for explaining the operation, FIG. 6 is a block diagram of a main part of a second embodiment of the present invention, and FIG. 7 is a block diagram of an example of a conventional amplifier device. In the figure, 11 is a first circulator, 12 is an m distributor, 131 to 13. 14 is a first switch, 14 is an input distributor, 151 to 15. .. 15. is an amplification unit (PA unit), 16+ to 16. 17 is a combiner; 18 is a second circulator; 19 is an output power combiner; 20 is an output terminal; 21, ~21. is a power supply section, 211 is a voltage supply means, 212 is a power supply voltage application means, 22 is a control circuit, 41 to 43 are power supply circuits, 44 is a switching circuit, 45 is a rise/fall control circuit, 154 K is a variable attenuator (VATT) ), 155, is AG
C circuit is shown. Patent applicant Fujitsu Ltd.
Claims (6)
を改善し、伝送特性を確保するための第1のサーキュレ
ータ(11)と、 該第1のサーキュレータ(11)より取り出された入力
信号をインピーダンス変換すると共に等レベルでm分配
(ただし、mは2以上の整数)するm分配器(12)と
、 該m分配器(12)により分配された各信号が別々に入
力され、その入力信号を通過又は遮断する全部でm個の
第1のスイッチ(13_1〜13_m)と、 該第1のスイッチ(13_1〜13_m)より取り出さ
れた信号が別々に入力されて電力増幅を互いに独立して
行なう全部でm台の増幅ユニット(15_1〜15_m
)と、 該増幅ユニット(15_1〜15_m)の各出力信号が
別々に入力され、それを通過又は遮断する全部でm個の
第2のスイッチ(16_1〜16_m)と、該第2のス
イッチ(16_1〜16_m)の各出力信号を一つに合
成してインピーダンス変換する合成器(17)と、 該合成器(17)の出力信号を出力端子(20)へ出力
する、負荷との整合を十分とるための第2のサーキュレ
ータ(18)と、 m系統ある前記第1のスイッチ(13_1〜13_m)
、増幅ユニット(15_1〜15_m)及び第2のスイ
ッチ(16_1〜16_m)の夫々に対して、各系統毎
に動作用電圧を供給する全部でm個の電源部(21_1
〜21_m)と、 該電源部(21_1〜21_m)の各々の動作を互いに
独立して制御する制御回路(22)と、よりなる増幅装
置であって、 前記第1及び第2のスイッチ(13_1〜13_m、1
6_1〜16_m)の各々は、前記増幅ユニット(15
_1〜15_m)の入力端又は出力端に接続されたダイ
オード(D_1〜D_■、D_1′〜D_■′)とし、 前記電源部(21_1〜21_m)の各々は、前記制御
回路(22)の指示に従って対応する一系統の前記増幅
ユニットの停止時又は再始動時に、該一系統の前記第1
及び第2のスイッチを構成するダイオードのバイアス電
圧を、該増幅ユニット(15_1〜15_m)に入力さ
れる信号のシンボルレートより十分遅い速度で緩慢に変
化させて該ダイオードを徐々に信号遮断状態又は信号通
過状態とする電圧供給手段(211)と、 該一系統の増幅ユニット停止時は該一系統のダイオード
が信号遮断状態とされたとき該増幅ユニットの電源電圧
を切断し、該一系統の増幅ユニットの再始動時は該一系
統のダイオードが信号通過状態に達する前に該増幅ユニ
ットの電源電圧の印加を開始する電源電圧印加手段(2
12)と、を有する構成としたことを特徴とする増幅装
置。(1) A first circulator (11) for improving impedance with the circuit connected to the input side and ensuring transmission characteristics; and an input signal taken out from the first circulator (11). An m-distributor (12) that performs impedance conversion and m-distribution at equal levels (where m is an integer of 2 or more), and each signal distributed by the m-distributor (12) is input separately, and the input signal A total of m first switches (13_1 to 13_m) pass through or block the first switch (13_1 to 13_m), and the signals taken out from the first switches (13_1 to 13_m) are input separately and power amplification is performed independently of each other. A total of m amplification units (15_1 to 15_m
), a total of m second switches (16_1 to 16_m) to which each output signal of the amplification unit (15_1 to 15_m) is input separately and passes or blocks it, and the second switch (16_1 A combiner (17) that combines each of the output signals of ~16_m) into one and converts the impedance, and a load that outputs the output signal of the combiner (17) to the output terminal (20) is sufficiently matched. a second circulator (18), and the first switch (13_1 to 13_m), which has m systems.
, a total of m power supply units (21_1
~21_m); and a control circuit (22) that controls the operation of each of the power supply units (21_1~21_m) independently of each other, the amplifier device comprising the first and second switches (13_1~21_m); 13_m, 1
Each of the amplification units (15_m)
The diodes (D_1 to D_■, D_1' to D_■') are connected to the input terminals or output terminals of the power supply units (21_1 to 21_m), and each of the power supply sections (21_1 to 21_m) is connected to the input terminal or output terminal of the control circuit (22). Accordingly, when the corresponding amplification unit of one system is stopped or restarted, the first amplification unit of the one system
The bias voltage of the diode constituting the second switch is slowly changed at a speed sufficiently slower than the symbol rate of the signal input to the amplification unit (15_1 to 15_m) to gradually bring the diode into a signal cut-off state or a signal cutoff state. Voltage supply means (211) for making the amplification unit pass through, and when the amplification unit of the one system is stopped, the power supply voltage of the amplification unit is cut off when the diode of the one system is in the signal cutoff state, and the amplification unit of the one system is cut off. When restarting, a power supply voltage applying means (2
12) An amplifying device characterized by having a configuration comprising:
の各々は、該増幅ユニット(15_1〜15_m)の停
止時はその停止前に該増幅ユニット(15_1〜15_
m)の出力レベルを落とし、該増幅ユニット(15_1
〜15_m)の再始動時は前記電源電圧印加手段(21
2)による電源電圧の印加開始後に該増幅ユニット(1
5_1〜15_m)の出力レベルを所要値に設定する、
可変減衰器(154_k)を有することを特徴とする請
求項1記載の増幅装置。(2) The m amplification units (15_1 to 15_m)
When the amplification units (15_1 to 15_m) are stopped, each of the amplification units (15_1 to 15_m)
m), and lower the output level of the amplifier unit (15_1).
~15_m), the power supply voltage applying means (21
2), the amplification unit (1) starts applying the power supply voltage.
Set the output level of 5_1 to 15_m) to the required value,
The amplifier device according to claim 1, characterized in that it has a variable attenuator (154_k).
ユニット(15_1〜15_m)の入力端又は出力端と
アース間に接続され、前記電圧供給手段(211)によ
り信号通過時オフ、信号遮断時オンとされるPINダイ
オードであることを特徴とする請求項1又は2記載の増
幅装置。(3) The diodes (D_1 to D_■) are connected between the input end or the output end of the amplification unit (15_1 to 15_m) and the ground, and are turned off by the voltage supply means (211) when the signal passes and when the signal is cut off. 3. The amplifier device according to claim 1, wherein the amplifier device is a PIN diode that is turned on.
幅ユニット(15_1〜15_m)の入力端又は出力端
に直列接続され、前記電圧供給手段(211)により信
号通過時オン、信号遮断時オフとされるPINダイオー
ドであることを特徴とする請求項1又は2記載の増幅装
置。(4) The diodes (D_1' to D_■') are connected in series to the input end or output end of the amplification unit (15_1 to 15_m), and are turned on by the voltage supply means (211) when a signal passes and turned off when the signal is interrupted. 3. The amplifier device according to claim 1, wherein the amplifier device is a PIN diode.
m、16_1〜16_m)はリレー又は同軸スイッチで
あり、前記電圧供給手段(211)は該リレー又は同軸
スイッチをオン又はオフに制御する制御電圧を発生する
構成とし、前記m台の増幅ユニット(15_1〜15_
m)の各々は、該増幅ユニット(15_1〜15_m)
の停止時はその停止前に該増幅ユニット(15_1〜1
5_m)の出力レベルを落とし、該増幅ユニット(15
_1〜15_m)の再始動時には前記電源電圧印加手段
(212)による電源電圧の印加開始後に該増幅ユニッ
ト (15_1〜15_m)の出力レベルを所要値に設定す
る、可変減衰器を有することを特徴とする請求項1記載
の増幅装置。(5) The first and second switches (13_1 to 13_
m, 16_1 to 16_m) are relays or coaxial switches, and the voltage supply means (211) is configured to generate a control voltage to turn on or off the relays or coaxial switches, and the m amplification units (15_1 ~15_
m) each of the amplification units (15_1 to 15_m)
When the amplification unit (15_1 to 1
The output level of the amplifier unit (15_m) is lowered, and the output level of the amplifier unit (15_m) is lowered.
The amplifier unit (15_1 to 15_m) is characterized by having a variable attenuator that sets the output level of the amplification unit (15_1 to 15_m) to a required value after the power supply voltage applying means (212) starts applying the power supply voltage when restarting the amplifier unit (15_1 to 15_m). The amplifying device according to claim 1.
に基づいて動作することを特徴とする請求項1記載の増
幅装置。(6) The amplifier device according to claim 1, wherein the control circuit (22) operates based on a control signal from a remote location.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2164395A JPH0454006A (en) | 1990-06-22 | 1990-06-22 | Amplifier |
US07/717,835 US5256987A (en) | 1990-06-22 | 1991-06-21 | Power amplifier device having a plurality of power amplifier units connected in parallel |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2164395A JPH0454006A (en) | 1990-06-22 | 1990-06-22 | Amplifier |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0454006A true JPH0454006A (en) | 1992-02-21 |
Family
ID=15792316
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2164395A Pending JPH0454006A (en) | 1990-06-22 | 1990-06-22 | Amplifier |
Country Status (2)
Country | Link |
---|---|
US (1) | US5256987A (en) |
JP (1) | JPH0454006A (en) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004505483A (en) * | 2000-07-21 | 2004-02-19 | トムソン ライセンシング ソシエテ アノニム | RF signal amplifier unit, RF signal transmitting device, and RF signal transmitting terminal-antenna |
JP2006222828A (en) * | 2005-02-14 | 2006-08-24 | Hitachi Kokusai Electric Inc | Amplifying equipment |
JP2007013985A (en) * | 2005-06-29 | 2007-01-18 | Samsung Electronics Co Ltd | System and method for transmitting signal in communication system |
US7248846B2 (en) | 2003-03-28 | 2007-07-24 | Kabushiki Kaisha Toshiba | Feedforward amplifier and radio communication apparatus with the amplifier |
JP2008086006A (en) * | 2006-09-28 | 2008-04-10 | Motorola Inc | Signal processing method and power amplifying device |
JP2010041588A (en) * | 2008-08-07 | 2010-02-18 | Mitsubishi Electric Corp | Power amplifier |
JP2017005618A (en) * | 2015-06-15 | 2017-01-05 | 株式会社ジェピコ | Power synthesis amplifier |
JP2017501661A (en) * | 2013-12-24 | 2017-01-12 | オブシェストヴォ エス オグラニチェノイ オトヴェツトヴェノスティユ シーメンスOOO Siemens | Apparatus and method for RF high power generation |
Families Citing this family (84)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6137355A (en) * | 1994-04-17 | 2000-10-24 | Sevic; John F. | Dual-mode amplifier with high efficiency and high linearity |
JP3444653B2 (en) * | 1994-06-09 | 2003-09-08 | 三菱電機株式会社 | Power amplifier |
US5541554A (en) * | 1995-03-06 | 1996-07-30 | Motorola, Inc. | Multi-mode power amplifier |
JPH08307159A (en) * | 1995-04-27 | 1996-11-22 | Sony Corp | High frequency amplifier circuit, transmitter and receiver |
US5561397A (en) * | 1995-05-15 | 1996-10-01 | Unisys Corporation | Solid state amplifier for microwave transmitter |
GB2301247A (en) * | 1995-05-22 | 1996-11-27 | Univ Bristol | A cartesian loop transmitter amplifier |
JP3039613B2 (en) * | 1995-08-28 | 2000-05-08 | 日本電気株式会社 | amplifier |
US5862461A (en) * | 1995-08-31 | 1999-01-19 | Sony Corporation | Transmitting apparatus and method of adjusting gain of signal to be transmitted, and receiving apparatus and method of adjusting gain of received signal |
US5663682A (en) * | 1995-10-23 | 1997-09-02 | Adc Telecommunications, Inc. | Wide bandwidth combiner-amplifier |
US5974041A (en) * | 1995-12-27 | 1999-10-26 | Qualcomm Incorporated | Efficient parallel-stage power amplifier |
US5872481A (en) * | 1995-12-27 | 1999-02-16 | Qualcomm Incorporated | Efficient parallel-stage power amplifier |
US5831479A (en) * | 1996-06-13 | 1998-11-03 | Motorola, Inc. | Power delivery system and method of controlling the power delivery system for use in a radio frequency system |
US6023612A (en) * | 1996-07-05 | 2000-02-08 | Thomcast Communications, Inc. | Modular transmission system and method |
US5973557A (en) * | 1996-10-18 | 1999-10-26 | Matsushita Electric Industrial Co., Ltd. | High efficiency linear power amplifier of plural frequency bands and high efficiency power amplifier |
US5872491A (en) * | 1996-11-27 | 1999-02-16 | Kmw Usa, Inc. | Switchable N-way power divider/combiner |
DE69724146T2 (en) * | 1996-12-30 | 2004-02-26 | Samsung Electronics Co., Ltd., Suwon | COMBINED LINEAR POWER AMPLIFICATION DEVICE AND METHOD |
US5884143A (en) * | 1997-02-21 | 1999-03-16 | Lockheed Martin Corporation | Spacecraft with paralleled amplifiers and redundancy |
US5834975A (en) * | 1997-03-12 | 1998-11-10 | Rockwell Science Center, Llc | Integrated variable gain power amplifier and method |
US6463269B2 (en) * | 1997-03-31 | 2002-10-08 | Bellsouth Corporation | Power amplification system with intelligent control of amplifier modules |
US6069525A (en) * | 1997-04-17 | 2000-05-30 | Qualcomm Incorporated | Dual-mode amplifier with high efficiency and high linearity |
US5880648A (en) * | 1997-04-21 | 1999-03-09 | Myat, Inc. | N-way RF power combiner/divider |
JP3171141B2 (en) * | 1997-06-06 | 2001-05-28 | 日本電気株式会社 | Mobile communication transmitter and control method thereof |
US6292677B1 (en) * | 1997-06-26 | 2001-09-18 | Motorola, Inc. | Power delivery system and method of controlling the power delivery system for use in a radio frequency system |
US6028486A (en) * | 1997-10-07 | 2000-02-22 | Telefonaktiebolaget Lm Ericsson | Method and apparatus for reducing power dissipation in multi-carrier amplifiers |
JP4166318B2 (en) * | 1998-03-25 | 2008-10-15 | 松下電器産業株式会社 | Power amplifier |
US6366788B1 (en) * | 1998-07-08 | 2002-04-02 | Hitachi, Ltd. | Mobile telephone system |
US6069526A (en) * | 1998-08-04 | 2000-05-30 | Qualcomm Incorporated | Partial or complete amplifier bypass |
GB2340319A (en) * | 1998-08-05 | 2000-02-16 | Kuo Mei Shong | AC power network for collecting distributed powers |
US6094097A (en) * | 1998-08-11 | 2000-07-25 | Lucent Technologies, Inc. | Programmable RF power combiner |
US6188277B1 (en) * | 1998-08-19 | 2001-02-13 | Harris Corporation | Power amplifier having monitoring and circuit protection |
US6525605B2 (en) | 1998-08-19 | 2003-02-25 | Harris Corporation | Power amplifier system having frequency and amplifier failure compensation |
US6424216B2 (en) | 1998-08-19 | 2002-07-23 | Harris Corporation | Power amplifier system having amplifier failure compensation |
EP1054507A3 (en) * | 1999-05-19 | 2001-07-04 | Nokia Mobile Phones Ltd. | Mobile station employing single ended use of a differential power amplifier for reduced output power |
US6763470B1 (en) * | 1999-05-19 | 2004-07-13 | Globespanvirata, Inc. | System and method for dynamically amplifying a delayed analog signal based on amplitude information obtained from its digital representation |
US6799020B1 (en) * | 1999-07-20 | 2004-09-28 | Qualcomm Incorporated | Parallel amplifier architecture using digital phase control techniques |
US7265618B1 (en) | 2000-05-04 | 2007-09-04 | Matsushita Electric Industrial Co., Ltd. | RF power amplifier having high power-added efficiency |
WO2001056171A2 (en) * | 2000-01-25 | 2001-08-02 | Paradigm Wireless Communications, Llc | Switch assembly with a multi-pole switch for combining amplified rf signals to a single rf signal |
US6288608B1 (en) * | 2000-04-28 | 2001-09-11 | International Business Machines Corporation | Radio frequency power amplifier for a battery powered handset unit of a wireless communications system |
US6317002B1 (en) * | 2000-06-27 | 2001-11-13 | International Business Machines Corporation | Circuit for efficiently producing low-power radio frequency signals |
US6512416B2 (en) * | 2000-07-03 | 2003-01-28 | Broadcom Corporation | Extended range variable gain amplifier |
US6816016B2 (en) * | 2000-08-10 | 2004-11-09 | Tropian, Inc. | High-efficiency modulating RF amplifier |
US6496061B1 (en) * | 2000-10-10 | 2002-12-17 | Conexant Systems, Inc. | High efficiency multiple power level amplifier |
US6865399B2 (en) | 2000-10-26 | 2005-03-08 | Renesas Technology Corp. | Mobile telephone apparatus |
FR2816132B1 (en) * | 2000-10-31 | 2003-02-07 | Agence Spatiale Europeenne | RECONFIGURABLE DEVICE FOR AMPLIFYING RF SIGNALS |
US6690238B2 (en) * | 2000-12-27 | 2004-02-10 | Emhiser Research, Inc. | Variable phase-shifting rf power amplifiers |
US6747517B2 (en) | 2000-12-27 | 2004-06-08 | Emhiser Research, Inc. | Power-shifting rf amplifiers |
US6900696B2 (en) * | 2000-12-27 | 2005-05-31 | Emhiser Research, Inc. | Shared-current electronic systems |
US6782244B2 (en) * | 2001-03-16 | 2004-08-24 | Rf Micro Devices, Inc. | Segmented power amplifier and method of control |
JP3947373B2 (en) * | 2001-07-31 | 2007-07-18 | 株式会社ルネサステクノロジ | High frequency power amplifier |
US6614299B2 (en) * | 2001-11-02 | 2003-09-02 | Nokia Corporation | Method and system for automated current balance adjustment for parallel combined amplification elements |
EP1345321A1 (en) * | 2002-03-13 | 2003-09-17 | Lucent Technologies Inc. | A circuit comprising amplifiers connected in parallel, and a method of reducing the difference in amplitude between output signals from amplifiers thereof |
US6876254B2 (en) * | 2003-04-04 | 2005-04-05 | Oki Electric Industry Co., Ltd. | Dual amplifier circuit and TFT display driving circuit using the same |
KR20040092291A (en) * | 2003-04-26 | 2004-11-03 | 엘지전자 주식회사 | Power Amplifier |
US7444124B1 (en) | 2003-05-14 | 2008-10-28 | Marvell International Ltd. | Adjustable segmented power amplifier |
EP1793492B1 (en) * | 2003-08-07 | 2010-03-31 | NTT DoCoMo, Inc. | Power amplifier |
DE102004001094B4 (en) * | 2004-01-05 | 2013-01-31 | Infineon Technologies Ag | Power amplifier arrangement |
US7183841B2 (en) * | 2004-01-05 | 2007-02-27 | Infineon Technologies Ag | Power amplifier arrangement, and a method for amplification of a signal |
US7236054B2 (en) * | 2004-01-28 | 2007-06-26 | Silicon Storage Technology, Inc. | Multi-operational amplifier system |
US7123096B2 (en) * | 2004-05-26 | 2006-10-17 | Raytheon Company | Quadrature offset power amplifier |
US7999613B2 (en) * | 2004-07-08 | 2011-08-16 | Amalfi Semiconductor, Inc. | Method and apparatus for an improved power amplifier |
EP1854208A4 (en) * | 2005-02-16 | 2009-02-18 | Amalfi Semiconductor Inc | Method and apparatus for an improved power amplifier |
JP2006333060A (en) * | 2005-05-26 | 2006-12-07 | Renesas Technology Corp | High frequency power amplifier and radio communication device using the same |
US8121568B2 (en) * | 2006-10-17 | 2012-02-21 | Telefonaktiebolaget Lm Ericsson (Publ) | Radio frequency handling device |
US8004364B2 (en) * | 2006-12-22 | 2011-08-23 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | High power RF solid state power amplifier system |
US7538609B2 (en) * | 2007-01-26 | 2009-05-26 | Infineon Technologies Ag | Amplifier, transmitter arrangement having an amplifier and method for amplifying a signal |
JP2008205827A (en) * | 2007-02-20 | 2008-09-04 | Fujitsu Ltd | Amplifier circuit |
JP2008236683A (en) * | 2007-03-23 | 2008-10-02 | Mitsubishi Electric Corp | Power amplifying circuit |
US7688144B2 (en) * | 2007-12-14 | 2010-03-30 | Industrial Technology Research Institute | Variable-gain wide-dynamic-range amplifier |
CN101471636B (en) * | 2007-12-26 | 2011-11-23 | 财团法人工业技术研究院 | Amplifier with variable gain and high dynamic range |
US7952433B2 (en) * | 2008-11-25 | 2011-05-31 | Samsung Electro-Mechanics Company | Power amplifiers with discrete power control |
WO2010076721A1 (en) * | 2008-12-31 | 2010-07-08 | Nxp B.V. | Power amplifier protection |
US8536950B2 (en) * | 2009-08-03 | 2013-09-17 | Qualcomm Incorporated | Multi-stage impedance matching |
US8102205B2 (en) | 2009-08-04 | 2012-01-24 | Qualcomm, Incorporated | Amplifier module with multiple operating modes |
WO2012098863A1 (en) | 2011-01-20 | 2012-07-26 | パナソニック株式会社 | High-frequency power amplifier |
US8878622B2 (en) | 2011-04-07 | 2014-11-04 | Infineon Technologies Ag | System and method for generating a pulse-width modulated signal |
EP2523346A1 (en) * | 2011-05-09 | 2012-11-14 | Alcatel Lucent | Amplifier comprising switchable amplifier stages and method thereof |
US8971398B2 (en) | 2011-09-19 | 2015-03-03 | Infineon Technologies Ag | System and method for generating a radio frequency pulse-width modulated signal |
US8902015B1 (en) | 2011-11-18 | 2014-12-02 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Radio frequency power load and associated method |
US20150236877A1 (en) * | 2014-02-14 | 2015-08-20 | Mediatek Inc. | Methods and apparatus for envelope tracking system |
US9520907B2 (en) | 2014-02-16 | 2016-12-13 | Mediatek Inc. | Methods and apparatus for envelope tracking system |
US9461591B2 (en) | 2014-10-17 | 2016-10-04 | Daico Industries, Inc. | RF/microwave power divider with port to port isolation |
SG11201901798PA (en) * | 2016-08-30 | 2019-03-28 | Skyworks Solutions Inc | Low-noise amplifier having programmable-phase gain stage |
RU181024U1 (en) * | 2017-12-08 | 2018-07-03 | Акционерное общество "Научно-исследовательский институт технической физики и автоматизации" (АО "НИИТФА") | RF combiner design with keys |
CN111512604A (en) * | 2018-03-21 | 2020-08-07 | 英特尔Ip公司 | Emitter and operation method thereof |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS52119850A (en) * | 1976-03-31 | 1977-10-07 | Fujitsu Ltd | Parallel operation system of high frequency amplifiers |
JPS56112106A (en) * | 1980-02-09 | 1981-09-04 | Nec Corp | High frequency power amplifier |
JPS6068705A (en) * | 1983-09-26 | 1985-04-19 | Fujitsu Ltd | Parallel operation power amplifier |
US4598252A (en) * | 1984-07-06 | 1986-07-01 | Itt Corporation | Variable gain power amplifier |
JPS62196910A (en) * | 1986-02-25 | 1987-08-31 | Nec Corp | Automatic gain amplification control circuit |
JPS62217708A (en) * | 1986-03-19 | 1987-09-25 | Fujitsu Ltd | High output amplifier |
US4868520A (en) * | 1986-12-20 | 1989-09-19 | Tokyo Keiki Co., Ltd. | High-frequency power synthesizing apparatus |
DE3733374A1 (en) * | 1987-10-02 | 1989-05-11 | Messerschmitt Boelkow Blohm | METHOD AND DEVICE FOR THE LINEAR AMPLIFICATION OF SIGNALS IN SATELLITE TRANSPONDER |
US4893093A (en) * | 1989-02-02 | 1990-01-09 | United Technologies Incorporated | Switched power splitter |
DE3906448C1 (en) * | 1989-03-01 | 1990-03-15 | Messerschmitt-Boelkow-Blohm Gmbh, 8012 Ottobrunn, De |
-
1990
- 1990-06-22 JP JP2164395A patent/JPH0454006A/en active Pending
-
1991
- 1991-06-21 US US07/717,835 patent/US5256987A/en not_active Expired - Lifetime
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004505483A (en) * | 2000-07-21 | 2004-02-19 | トムソン ライセンシング ソシエテ アノニム | RF signal amplifier unit, RF signal transmitting device, and RF signal transmitting terminal-antenna |
US7248846B2 (en) | 2003-03-28 | 2007-07-24 | Kabushiki Kaisha Toshiba | Feedforward amplifier and radio communication apparatus with the amplifier |
JP2006222828A (en) * | 2005-02-14 | 2006-08-24 | Hitachi Kokusai Electric Inc | Amplifying equipment |
JP2007013985A (en) * | 2005-06-29 | 2007-01-18 | Samsung Electronics Co Ltd | System and method for transmitting signal in communication system |
US7747231B2 (en) | 2005-06-29 | 2010-06-29 | Samsung Electronics Co., Ltd. | System and method for transmitting signal in a communication system |
JP2008086006A (en) * | 2006-09-28 | 2008-04-10 | Motorola Inc | Signal processing method and power amplifying device |
JP2010041588A (en) * | 2008-08-07 | 2010-02-18 | Mitsubishi Electric Corp | Power amplifier |
JP2017501661A (en) * | 2013-12-24 | 2017-01-12 | オブシェストヴォ エス オグラニチェノイ オトヴェツトヴェノスティユ シーメンスOOO Siemens | Apparatus and method for RF high power generation |
JP2017005618A (en) * | 2015-06-15 | 2017-01-05 | 株式会社ジェピコ | Power synthesis amplifier |
Also Published As
Publication number | Publication date |
---|---|
US5256987A (en) | 1993-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0454006A (en) | Amplifier | |
US6943624B2 (en) | Radio frequency power amplifier | |
JP3039613B2 (en) | amplifier | |
US5831477A (en) | Power amplifier system with variable output | |
KR101664718B1 (en) | Average power tracking mode power amplifier using dual bias voltage levels | |
JP5086630B2 (en) | Matching circuit, dual-band power amplifier | |
KR101087629B1 (en) | Multi-band power amplifier | |
JP2004007405A (en) | Efficient power amplifier | |
KR20130055843A (en) | Power amplifier and method thereof | |
CN103430603A (en) | Power amplifier, transceiver, and basestation | |
EP0972339B1 (en) | Power amplication system with intelligent control of amplifier modules | |
EP1100147A2 (en) | Power amplifier system for an antenna system | |
CN215871331U (en) | Multi-band power amplifier based on differential reconfigurable technology | |
US6218897B1 (en) | Reconfigurable linear power amplifier | |
CN114189215A (en) | Radio frequency power amplifying circuit and radio frequency front end module | |
JP3592264B2 (en) | Power distribution combining method and power distribution combining circuit | |
KR100244974B1 (en) | Low noise amplifier of switching type for mobile communication base station | |
JPH10284947A (en) | Amplifier for transmission | |
CN212785274U (en) | Power amplification chip and power amplification circuit | |
JP2018160756A (en) | Power amplifier and control method therefor | |
JP2000165164A (en) | High frequency amplifier | |
WO2023203738A1 (en) | Doherty amplifier | |
JP2758168B2 (en) | Uninterruptible transmission device | |
JPH06318829A (en) | High frequency power distributer-combiner | |
CN116346050A (en) | Power amplifier system and amplifier |