[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP7433863B2 - 光電変換装置、撮像システム、および移動体 - Google Patents

光電変換装置、撮像システム、および移動体 Download PDF

Info

Publication number
JP7433863B2
JP7433863B2 JP2019214776A JP2019214776A JP7433863B2 JP 7433863 B2 JP7433863 B2 JP 7433863B2 JP 2019214776 A JP2019214776 A JP 2019214776A JP 2019214776 A JP2019214776 A JP 2019214776A JP 7433863 B2 JP7433863 B2 JP 7433863B2
Authority
JP
Japan
Prior art keywords
photoelectric conversion
well
signal
pixel
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019214776A
Other languages
English (en)
Other versions
JP2021086919A (ja
Inventor
駿一 若嶋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2019214776A priority Critical patent/JP7433863B2/ja
Priority to US17/103,160 priority patent/US12068342B2/en
Publication of JP2021086919A publication Critical patent/JP2021086919A/ja
Application granted granted Critical
Publication of JP7433863B2 publication Critical patent/JP7433863B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/02016Circuit arrangements of general character for the devices
    • H01L31/02019Circuit arrangements of general character for the devices for devices characterised by at least one potential jump barrier or surface barrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B60VEHICLES IN GENERAL
    • B60RVEHICLES, VEHICLE FITTINGS, OR VEHICLE PARTS, NOT OTHERWISE PROVIDED FOR
    • B60R11/00Arrangements for holding or mounting articles, not otherwise provided for
    • B60R11/04Mounting of cameras operative during drive; Arrangement of controls thereof relative to the vehicle

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

本発明は、光電変換装置、撮像システム、及び移動体に関する。
増幅トランジスタ(以下、AMP)を含む画素を備える光電変換装置が知られている。AMPの基板バイアス効果による信号の線形性の劣化を抑制するためには、AMPを含むウェル(第1ウェル)とAMPのソースを接続する必要がある。また、第1ウェルを光電変換部から分離する必要がある。特許文献1には、AMPが配されるP型の第1ウェルと光電変換部が配されるP型の第2ウェルとの分離部として、トレンチとN型の分離層とを用いることが開示されている。具体的には、第1ウェルと第2ウェルとの間にトレンチが配され、第1ウェルの下部にN型の分離層が配されることが開示され、トレンチとN型の分離層とで第1ウェルと第2ウェルとが分離されている。
特開2001-160619号公報
特許文献1において、第1ウェルと第2ウェルとを分離し、AMPからの信号の線形性の劣化を抑制するためには、N型の分離層に所定の電圧を印加する必要がある。しかしながら、特許文献1では、分離層への電圧の印加ができず、第1ウェルと第2ウェルとの分離が不十分になる可能性がある。分離層に電圧を印加しようとするとトレンチが形成されている側の面までN型半導体領域が配置されている必要がある。しかしながら、N型半導体領域が配されると、画素に対する第1ウェルと第2ウェルとの分離部の面積が大きくなり、光電変換部の面積を確保しにくくなる可能性がある。
本発明の目的は、小さい面積で増幅トランジスタが配されたウェルと光電変換部とを分離しつつ、増幅トランジスタ効果の基板バイアス効果による信号の線形性の劣化を抑制することである。
本発明の一形態に係る光電変換装置は、半導体基板と、前記半導体基板内に設けられた光電変換部と、前記光電変換部からの信号を出力する増幅トランジスタと、平面視で、前記増幅トランジスタを取り囲んで、前記光電変換部と前記増幅トランジスタとの間に配され、前記半導体基板を貫通する絶縁体分離部と、を備え、前記増幅トランジスタが配される第1ウェルと、前記増幅トランジスタのソースまたはドレインと、が接続されている。
本発明の光電変換装置によれば、小さい面積で増幅トランジスタが配されたウェルと光電変換部とを分離しつつ、増幅トランジスタの基板バイアス効果による信号の線形性の劣化を抑制することができる。
実施形態1における光電変換装置の回路構成を示すブロック図 実施形態1における画素の等価回路図 実施形態1における画素のレイアウトを示す図 実施形態1における画素の概略断面図 実施形態1における画素の駆動タイミング図 実施形態2における画素の等価回路図 実施形態2における画素のレイアウトを示す図 実施形態3における画素の等価回路図 実施形態3における画素のレイアウト図 実施形態3における画素の駆動タイミング図 実施形態4における画素の等価回路図 実施形態4における画素のレイアウト図 実施形態5に係る撮像システムの一例 実施形態6に係る撮像システムの一例 比較の実施形態を示す回路図と画素からの信号を示す図 実施形態1における回路図と画素からの信号を示す図
以下、図面を参照しながら本発明の実施形態について説明する。なお以下の実施形態は、いずれも本発明の一例を示すのであり、数値、形状、材料、構成要素、構成要素の配置および接続形態などは、本発明を限定するものではない。また、以下で説明する図面において、同じ機能を有するものは同一の符号を付し、その説明を省略、又は簡潔にすることがある。
本発明は、以下の実施の形態に限らず種々の変形が可能である。例えば、いずれかの実施の形態の一部の構成を他の実施の形態に追加した例や、他の実施の形態の一部の構成と置換した例も、本発明の実施の形態である。すなわち、本発明はその技術思想、又はその主要な特徴から逸脱することなく、様々な態様で実施することができる。
以下の説明では、信号キャリアと同じキャリアを多数キャリアとする第1導電型の半導体領域がN型半導体領域であり、第2導電型の半導体領域がP型半導体領域である。つまり、信号キャリアが電子である。なお、導電型が全て逆であってもよい。つまり、信号キャリアが正孔であり、第1導電型の半導体領域がP型半導体領域、第2導電型の半導体領域がN型半導体領域であってもよい。
(実施形態1)
図1~図5を用いて、本発明の実施形態1に係る光電変換装置について説明する。
図1は光電変換装置の構成例を概略的に示すブロック図である。光電変換装置100は、画素アレイ部101、定電流源部111、アナログデジタル(AD)変換部121、垂直走査回路131、水平走査回路141、出力部151からなる。
画素アレイ部101は、複数の画素102が2次元アレイ状に配置されている。垂直走査回路131に選択された所定の画素行に位置する画素の信号電圧が出力線104に読み出される。図1では、出力線104は、画素列毎に1つ設けられている。これに限らず、出力線は、画素列毎に複数設けられていてもよいし、複数の画素列毎に1つ設けられていてもよい。
定電流源部111は、出力線104毎に配置された定電流源回路112からなる。定電流源回路112は、画素102に含まれる増幅トランジスタと電気的に接続されている。
AD変換部121は、複数のAD変換回路122からなる。複数のAD変換回路122は、出力線104毎に配置されている。出力線104に出力された信号電圧を、AD変換部121でデジタル変換してデジタル信号を保持する。その後、水平走査回路141により、順次、デジタル信号を、出力部151を介して光電変換装置100の外部へと出力する。この動作を垂直走査回路131で選択行を走査しながら繰り返し行うことで、2次元の画像データが生成される。
図2は、本実施形態における画素102の等価回路図である。
画素102は、光電変換部を構成するフォトダイオード(PD)201、浮遊拡散部(FD)202、転送トランジスタ(TX)203、リセットトランジスタ(RES)204、選択トランジスタ(SEL)205、増幅トランジスタ(AMP)206により構成される。AMP206が配されたウェルWAMPは、他のトランジスタが配されたウェルと電気的に分離され、AMP206のソースと電気的に接続されている。以下では、AMP206としてソースフォロワトランジスタを用いる場合について説明するが、AMP206の構成はこれに限定されない。例えばAMP206はソース接地の増幅トランジスタであってもよい。なお、画素102において、SEL205およびRES204は必須ではない。画素102は、複数のPD201を含み、複数のPD201がAMPを共有してもよい。また、画素102は、複数のPD201、および複数のAMP206を含んでいてもよい。
図3を用いて、本実施形態の画素のレイアウトを示す。図3は、図2の等価回路図に対応した画素を含むレイアウトであり、平面視で2行×2列の計4つの画素を示している。図3の横方向がXまたはY方向であり、紙面に対して奥行に向かう方向がZ方向である。本明細書において「平面視」とは、半導体基板のトランジスタのゲートが配されている側の面と平行な面を該平行な面に対して垂直方向から視ることを指す。つまり、「平面視」とは、図3において、半導体基板の第1面に平行な面に対してZ方向又は-Z方向から視ることを指す。図3において、紙面左上の画素を画素1、左下の画素を画素2、右上の画素を画素3、右下の画素を画素4とする。本明細書中では、画素1のPD201を201-1、画素2のPD201を201-2のように、画素mのPD201を201-mと示す。他の素子も同様である。また、各画素において素子の構成が共通である場合は、mを省略して説明する。例えば、各画素のPD201が共通の構成を備える場合は、201―mのmを省略して201と記載して説明する。
画素は、平面視で、絶縁体分離部DTIにより少なくとも2つの領域に分離されている。一方の領域にAMP206が配され、他方の領域にPD201が配される。平面視で、AMP206とPD201との間には絶縁体分離部DTIが配されている。絶縁体分離部DTIは、AMP206を取り囲むように配されている。絶縁体分離部DTIは、AMP206のチャネルとなる領域を含むウェルWAMPと、PD201が配されたウェルWPDとを分離する機能をもつ。図3では、絶縁体分離部DTIは、画素間のPD201が配されたウェルWPD間も分離しているが、画素間におけるウェルWPD間は分離されていなくてもよい。
ウェルWAMPは、ウェルWAMPに配されたAMPウェルコンタクトWCAMPを介してAMP206のソースと電気的に接続されている。ウェルWPDは、ウェルWPDに配されたPDウェルコンタクトWCPDを介して接地電圧と電気的に接続されている。TX203、RES204、SEL205はそれぞれウェルWPDに配されている。つまり、AMP206と、RES204およびSEL205と、の間には、絶縁体分離部DTIが配されている。
図4は、図3のA-A’の概略断面図である。半導体基板301において、AMP206のゲートとなる電極206Gが配されている側の面を第1面S1といい、第1面S1に対向する面を第2面S2という。第1面S1から第2面S2に向かう方向がZ方向である。図4では、第2面S2から光が入射する。第2面S2を裏面と呼び、第1面S1を表面と呼ぶこともある。半導体基板としては、例えば、シリコン基板や、SOI(Silicon on Insulator)基板を用いることができる。
FD202、TX203、RES204、AMP206等の画素トランジスタのソース、ドレインはN型の不純物が拡散されたN型半導体領域により構成される。AMP206のゲートとなる電極206G、TX203のゲートとなる電極203Gは、第1面S1に配される。ウェルWAMPのウェルコンタクトWCAMPと、ウェルWPDのウェルコンタクトWCPDと、は、半導体基板301内に配され、それぞれP型の不純物が拡散されたP型半導体領域により構成される。ウェルコンタクトWCAMPとウェルコンタクトWCPDとは、半導体基板301の第1面S1の一部を構成する。各トランジスタの間には、素子分離部305が配される。素子分離部305はSTI構造あるいはLOCOS構造により構成されている。図4に示すように、Z方向において、絶縁体分離部DTIは、半導体基板301を貫通している。半導体基板301内において、AMP206のチャネルとなる領域を含むウェルWAMPとPD201を含むウェルWPDとが絶縁体分離部DTIで電気的に分離されている。
絶縁体分離部DTIは、図4に示すように、幅が変わっていてもよい。例えば、Z方向に絶縁体分離部DTIの幅が狭くなっていてもよい。また、第1面S1と第2面S2とを結ぶ線の中点における幅よりも、第1面S1を通る仮想平面における絶縁体分離部DTIの幅や第2面S2を通る仮想平面における絶縁体分離部DTIにおける幅が広くてもよい。言い換えると、絶縁体分離部DTIはZ方向に向かって、第1の幅の部分と、第1の幅よりも幅の狭い第2の幅の部分と、第2の幅よりも幅の広い第3の部分と、を順に有していてもよい。第1面S1と第2面S2の双方から貫通孔を形成する場合は、後者のように、中点における幅と仮想平面における幅とで幅が変わることがある。
絶縁体分離部DTIのXまたはY方向の幅は、0.5μm程度である。ウェルWAMPとウェルWPDとの電気的な分離を行う方法として、PN接合による分離も可能であるが、その場合、ウェルWAMPとウェルWPDの分離部に4.0μm程度の幅が必要となる。また、特許文献1のように、絶縁体分離部とPN接合分離とにより、ウェルWAMPとウェルWPDとを分離すると、PN分離のように幅が必要となる、あるいは、ウェル同士が電気的に分離されなくなる可能性がある。
本実施形態によれば、半導体基板301を貫通する絶縁体分離部DTIによりウェルWAMPとPDとは物理的に分離されている。つまり、ウェルWAMPとウェルWPDとは絶縁体分離部DTIにより物理的に分離される。これにより、特許文献1やPN接合分離を用いる場合に比べて、ウェルWAMPとウェルWPDとの分離部に必要な面積を小さくしながら、ウェルWAMPとウェルWPDとを電気的に分離することができる。
図5は、本実施形態における画素の信号読み出しを説明する駆動タイミング図である。本明細書中では、図5の時刻t401~時刻t405のように、各タイミングを時刻t401のように示す。φTXはTX203のオン/オフを示しており、φRESはRES204のオン/オフを示しており、φSELはSEL205のオン/オフを示している。各トランジスタにおいて、オン時はHighレベルで示し、オフ時はLowレベルで示す。VFDはFD202の電圧の変化の様子を示しており、VOUTは、出力線104の電圧の変化の様子を示している。以下、図5のタイミング図に沿って画素の信号読み出しの動作を説明する。
まず、時刻t401にSEL205をオンにして、AMP206のソースと出力線104を接続し、定電流源回路112によりAMP206に一定の電流を流す。AMP206のゲート-ソース間電圧VGSは、定電流源回路112で決められた一定の電流に対応した電圧となる。ソースと接続されているVOUTはゲートに接続されているVFDに対応した電圧となる。
時刻t402にRES204をオフにして、FD202をフローティングにする。その後、時刻t402から時刻t403の間に、VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN信号と呼称する。
時刻t403にTX203をオンし、時刻t404にTX203をオフする。時刻t403から時刻t404に、PD201に蓄積した信号電荷をFD202に転送する。その後、SEL205をオフにするまでの時刻t404から時刻t405の間に、VOUTの電圧をAD変換回路122でデジタル信号に変換する。ここで得られた信号をN+S信号と呼称する。
このようにして得られたN信号とN+S信号の差分を計算することで、PD201で生成された信号電荷の電荷量に対応した信号が得られる。
ここで、AMP206のウェル電圧が信号の線形性に与える影響について、図15(A)、図15(B)、図16(A)、および図16(B)を参照しながら説明する。図15(A)および図15(B)は比較の実施形態を説明するための図であり、図16(A)および図16(B)は本実施形態を説明するための図である。AD変換時におけるAMP206のVGSは、概ね以下に示す(式1)から求めることができる。
Figure 0007433863000001
ここで、Iconstは定電流源回路112により決まる一定電流、WはAMP206のゲート幅、LはAMP206のゲート長、μはAMP206のチャネル電子の移動度、COXはAMP206の単位面積当たりの容量、VTHは閾値電圧である。
また、閾値電圧VTHは、概ね以下に示す(式2)から求めることができる。
Figure 0007433863000002
BSはバックバイアス(ウェル-ソース間電圧)、VTH0はVBSが0V時の閾値電圧、2φは表面ポテンシャル、γは基板効果パラメータである。
図15(A)および図15(B)に示すように、比較の実施形態では、ウェルWAMPとウェルWPDとが分離されておらず、ウェルWAMPが接地されている。比較の実施形態では、VBSが変化するため、閾値電圧VTHが非線形に変化し、AMP206に一定電流Iconstが流れていても、ゲート-ソース間電圧VGSが一定とならない。そのため、FD202の電圧変化に対する出力線104の電圧変化が非線形となってしまう。このように、ウェルWAMPとウェルWPDとが分離されておらず、ウェルWAMPが接地されている場合は、出力信号電圧によりVBSが変化するため、信号の線形性が劣化する。
図16(A)および図16(B)に示すように、本実施形態では、ウェルWAMPを、ウェルWPDと物理的に分離し、AMP206のソースとウェルWPDを電気的に接続しているためVBSは0Vで固定される。そのため、AMP206のVTHを一定にすることができる。したがって、信号の線形性が非線形とならない。
以上の説明の通り、本実施形態では、基板バイアス効果による信号の線形性の劣化を抑制することができる。
上述の通り、本実施形態によれば、PN接合分離と比較して小さい体積でウェルWAMPとウェルWPDとを分離し、基板バイアス効果による信号の線形性の劣化を抑制することができる。
(実施形態2)
図6、図7を用いて、本発明の実施形態2に係る画素について説明する。本実施形態は、画素が、複数のPD201と複数のTX203を含み、複数のPD201がFD202を共有している点が実施形態1とは異なる。以下、実施形態1と同様の構成は説明を省略し、異なる構成を中心に説明する。
図6は、本実施形態における画素の等価回路図である。PD201とTX203がそれぞれ2つずつ配置されている。以下では、1つの画素に含まれる複数の構成にはそれぞれA、B…と付する。例えば、1つの画素が複数のPD201を含む場合は、あるPDをPD201Aといい、あるPDとは異なるPDをPD201Bという。
本実施形態は、図6に示すように、PD201AとTX203A、PD201BとTX203Bで、FD202、RES204、SEL205、AMP206からなる読み出し回路を共有している。
図7は、図6に示す画素が1行2列に配されたレイアウト図である。図7に示すように、1つの画素が、2行×1列に配されたPD201を含む。紙面左側の垂直2つのPDを有する画素を画素1、右側の縦2つのPDを有する画素を画素2とする。画素2は画素1と同様の素子を有する。
本実施形態によれば、実施形態1よりもPDあたりの絶縁体分離部DTIの数を減らし、より小さい体積でウェルWAMPとウェルWPDとを分離し、基板バイアス効果による信号の線形性の劣化を抑制することができる。
(実施形態3)
図8~図10を用いて、本発明の実施形態3に係る画素について説明する。本実施形態は、複数のAMPがSELを共有している点が実施形態2とは異なる。以下、実施形態2と同様の構成は説明を省略し、異なる構成を中心に説明する。
図8は、本実施形態における画素102の等価回路図である。図8では2つの画素102を示している。各画素には、光電変換部PD201と転送トランジスタTX203が2つずつ配置されている。また、浮遊拡散部FD、リセットトランジスタRES、および増幅トランジスタAMPが1つずつ配置されている。画素1のAMP206-1と画素2のAMP206-2とにより選択トランジスタSEL205が共有されている。AMP206-1のドレイン電圧VDD1とAMP206-2のドレイン電圧VDD2は、それぞれ独立に電圧制御が可能になっている。
図9は、画素のレイアウト図である。図9は2つの画素を示しており、2行×2列の光電変換部PDの範囲で示している。図9に示すように、半導体基板を貫通する絶縁体分離部DTIに囲まれた領域に、画素1のAMP206-1と画素2のAMP206-2とが配されている。つまり、AMP206-1のソースとAMP206-2のソースはウェルWPDから分離された同一のウェルWAMPに接続されている。
本実施形態では、同一のウェルWAMPに複数のAMPを配置し、シリアルに駆動することで、ウェル分離の数を少なくしつつ、電荷電圧変換係数の縮小を抑制している。
図10は、本実施形態における画素の信号読み出しを説明する駆動タイミング図である。以下、図10のタイミング図に沿って画素の信号読み出しの動作を説明する。
まず、時刻t901でSEL205をオンにして、AMP206-1とAMP206-2のソースと出力線104を接続する。このとき、VDD1を高い電圧とし、VDD2を低い電圧とする。AMP206-2のゲートにはVDD2の低い電圧が印加されるため、電流は、AMP206-1から定電流源回路112へと流れ、VOUTはFD202-1に対応した電圧となる。
時刻t902に、RES204-1をオフにして、FD202-1をフローティングにする。時刻t902から時刻t903の間に、VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN1信号と呼称する。
時刻t903にTX203A-1をオンし、時刻t904にオフする。時刻t903から時刻t904の期間にPD201A-1に保持された電荷をFD202-1に転送する。時刻t904から時刻t905の間にFD202-1から出力線104に出力された信号電圧VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN1+S1信号と呼称する。
時刻t905にTX203B-1をオンし、時刻t906にオフする。時刻t907から時刻t908の期間にPD201B-1に保持された電荷をFD202-1に転送する。時刻t906から時刻t907の間にFD202-1から出力線104に出力された信号電圧VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN1+S1+S2信号と呼称する。
時刻t907に、RES204-1をオンにする。このとき、VDD1を低い電圧とし、VDD2を高い電圧とする。AMP206-1のゲートにはVDD1の低い電圧が印加されるため、電流は、AMP206-2から定電流源回路112へと流れ、VOUTはFD202-2に対応した電圧となる。
時刻t908に、RES204-2をオフにして、FD202-2をフローティングにする。時刻t908から時刻t909の間に、FD202-2から出力線104に出力された信号電圧VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN2信号と呼称する。
時刻t909にTX203A-2をオンし、時刻t910にTX203A-2をオフする。時刻t909から時刻t910の期間にPD201A-2に保持された電荷をFD202-2に転送する。時刻t910から時刻t911の間にFD202-2から出力線104に出力された信号電圧VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN2+S3信号と呼称する。
時刻t911にTX203B-2をオンし、時刻t912にTX203B-2をオフする。時刻t911から時刻t912の期間にPD201B-2に保持された電荷をFD202-Bに転送する。時刻t912から時刻t913の間にFD202-Bから出力線104に出力された信号電圧VOUTをAD変換回路122でデジタル信号に変換する。ここで得られた信号をN2+S3+S4信号と呼称する。
このようにして得られたN1信号とN1+S1信号の差分からPD201A-1で光電変換された信号電荷の電荷量に対応したS1信号が得られる。また、N1+S1信号とN1+S1+S2信号の差分からPD201B-1で光電変換された信号電荷の電荷量に対応したS2信号が得られる。また、N2信号とN2+S3信号の差分からPD201A-2で光電変換された信号電荷の電荷量に対応したS3信号が得られる。また、N2+S3信号とN2+S3+S4信号の差分からPD201B-2で光電変換された信号電荷の電荷量に対応したS4信号が得られる。
本実施形態によれば、実施形態2よりもPDあたりのウェル分離の数を減らし、より小さい体積で基板バイアス効果による信号の線形性の劣化を抑制するとともに、電荷電圧変換係数の縮小を抑制することができる。
(実施形態4)
図11、図12を用いて、本発明の実施形態4に係る画素について説明する。本実施形態は、1つの画素が2つの光電変換部PDを含む点が実施形態1とは異なる。以下、実施形態1と同様の構成は説明を省略し、異なる構成を中心に説明する。
図11は、本実施形態における画素102の等価回路図である。図11は、2つの画素102の等価回路図を示す。各画素102が2つの光電変換部PDと、2つの転送トランジスタとを含む。また、2つの画素が、浮遊拡散部FD202、リセットトランジスタRES204、増幅トランジスタAMP206、選択トランジスタSEL205を共有する。
図11は、画素の平面レイアウト図であり、2行×2列の画素を示す。前述の通り、各画素は2つの光電変換部PDを含む。紙面左上の画素を画素1、右上の画素を画素2、左下の画素を画素3、右下の画素を画素4とする。
各画素の光電変換部PD201AとPD201Bの間は、絶縁体からなる素子分離部305を介さずにPN接合分離で分離されている。画素内に含まれる複数の光電変換部PDによりマイクロレンズMLが共有されている。つまり、1つのマイクロレンズMLを通った光が、画素内の一方の光電変換部PDAと他方の光電変換部PDBとに入射するようにマイクロレンズMLは配される。PDAの出力信号群からなるA像、PDBの出力信号群からなるB像を元に、位相差検出方式による測距あるいは焦点検出が可能となる。
本実施形態によれば、位相差検出画素において、基板バイアス効果による信号の線形性の劣化を抑制することができる。
(実施形態5)
図13は本実施形態における撮像システムのブロック図である。撮像システムは、デジタルスチルカメラ、デジタルカムコーダ、カメラヘッド、監視用カメラ、複写機、ファックス、携帯端末、スマートフォン、車載カメラ、観測衛星、人口知能ロボットなどであり得る。本実施形態における撮像装置1100は、実施形態1から実施形態4の光電変換装置である。
図13に示す撮像システムは、バリア1101、レンズ1102、絞り1103、撮像装置1100、信号処理部1104を有する。更に、撮像システムは、メモリ部1105、外部I/F部1106、記録媒体制御I/F部1107、記録媒体1108、機械装置1109、制御部1110を備える。バリア1101はレンズ1102を保護し、レンズ1102は被写体の光学像を撮像装置1100に結像させる。絞り1103はレンズ1102を通った光量を可変する。撮像装置1100はCMOS(Complementary Metal Oxide Semiconductor)型の光電変換装置であって、レンズ1102により結像された光学像を画像データに変換する。撮像装置1100は、画素回路、信号処理回路などが形成された半導体基板、半導体基板を格納するパッケージ、外部回路との接続端子などを含み得る。信号処理部1104は撮像装置1100より出力された画像データにおいて階調補正、ノイズ除去などの画像処理を行う。
メモリ部1105はダイナミックメモリなどの揮発性メモリ、またはフラッシュメモリなどの不揮発性メモリを備え、画像データを格納するフレームメモリとして機能する。外部I/F部1106は外部コンピュータ、ネットワーク、サーバ等と通信するための有線または無線のインターフェースである。記録媒体制御I/F部1107は記録媒体1108に画像データの記録または読み出しを行うためのインターフェースであり、記録媒体1108は画像データを格納するための半導体メモリを有するメモリカード等の着脱可能な記録媒体である。機械装置1109はレンズ1102、絞り1103などの光学機構の駆動装置、カメラヘッドの姿勢制御などを行う機構装置などを含み得る。制御部1110はCPU、ROM、RAMなどを備え、予め定められたプログラムに従い、撮像システム全体の制御を行う。また、制御部1110は、画像データにおける被写体の動きを検出し、所定の処理を実行することが可能である。図10において、信号処理部1104、メモリ部1105、制御部1110は撮像装置1100とは別に設けられているが、撮像装置1100と同一の半導体基板に形成されてもよい。
(実施形態6)
図14(A)、図14(B)は、実施形態1~実施形態4における光電変換装置を車戴カメラに関する撮像システムに適用した例を示している。本実施形態において、撮像装置2010は実施形態1~実施形態4の光電変換装置に相当する。
撮像システム2000は、撮像装置2010により取得された複数の画像データに対し、画像処理を行う画像処理部2030と、撮像システム2000により取得された複数の画像データから視差(視差画像の位相差)の算出を行う視差算出部2040を有する。また、撮像システム2000は、算出された視差に基づいて対象物までの距離を算出する距離計測部2050と、算出された距離に基づいて衝突可能性があるか否かを判定する衝突判定部2060とを有する。ここで、視差算出部2040、距離計測部2050は、対象物までの距離情報を取得する距離情報取得手段の一例である。すなわち、距離情報とは、視差、デフォーカス量、対象物までの距離等に関する情報である。衝突判定部2060はこれらの距離情報のいずれかを用いて、衝突可能性を判定してもよい。距離情報取得手段は、専用に設計されたハードウェアによって実現されてもよいし、ソフトウェアモジュールによって実現されてもよい。また、FPGA(Field Programmable Gate Array)、ASIC(Application Specific Integrated Circuit)によって実現されてもよいし、これらの組合せによって実現されてもよい。
撮像システム2000は車両情報取得装置2310と接続されており、車速、ヨーレート、舵角などの車両情報を取得することができる。また、撮像システム2000は、衝突判定部2060での判定結果に基づいて、車両に対して制動力を発生させる制御信号を出力する制御装置である制御ECU2410が接続されている。また、撮像システム2000は、衝突判定部2060での判定結果に基づいて、ドライバーへ警報を発する警報装置2420とも接続されている。例えば、衝突判定部2060の判定結果として衝突可能性が高い場合、制御ECU2410はブレーキをかける、アクセルを戻す、エンジン出力を抑制するなどして衝突を回避、被害を軽減する車両制御を行う。警報装置2420は音等の警報を鳴らす、カーナビゲーションシステムなどの画面に警報情報を表示する、シートベルトまたはステアリングに振動を与えるなどしてユーザに警告を行う。撮像システム2000は上述のように車両を制御する動作の制御を行う制御手段として機能する。
本実施形態では車両の周囲、例えば前方または後方を撮像システム2000で撮像する。図11(B)に、車両前方(撮像範囲2510)を撮像する場合の撮像システムを示す。撮像制御手段としての車両情報取得装置2310が、撮像システム2000ないしは撮像装置2010に指示を送る。このような構成により、測距の精度をより向上させることができる。
上述では、他の車両と衝突しないように制御する例を説明したが、他の車両に追従して自動運転する制御、車線からはみ出さないように自動運転する制御などにも適用可能である。さらに、撮像システムは、自車両等の車両に限らず、例えば、船舶、航空機あるいは産業用ロボットなどの移動体(移動装置)に適用することができる。加えて、移動体に限らず、高度道路交通システム(ITS)等、広く物体認識を利用する機器に適用することができる。
100 光電変換装置
102 画素
201 光電変換部(PD)
202 浮遊拡散部(FD)
203 転送トランジスタ(TX)
204 リセットトランジスタ(RES)
205 選択トランジスタ(SEL)
206 増幅トランジスタ(AMP)
301 半導体基板
DTI 絶縁体分離部
AMP AMPが配されるウェル
PD PDが配されるウェル

Claims (9)

  1. 半導体基板と、
    前記半導体基板内に設けられた光電変換部と、前記光電変換部で生成された信号キャリアが転送される浮遊拡散部と、前記光電変換部からの信号を出力する増幅トランジスタと、前記浮遊拡散部に接続されるリセットトランジスタと、前記増幅トランジスタと出力線とに接続される選択トランジスタと、
    平面視で、前記増幅トランジスタを取り囲んで、前記光電変換部と前記増幅トランジスタとの間に配され、前記半導体基板を貫通する絶縁体分離部と、を備え、
    前記増幅トランジスタが配される第1ウェルと、前記リセットトランジスタと前記選択トランジスタとが配される第2ウェルと、を有し、
    前記第1ウェルと、前記増幅トランジスタのソースまたはドレインと、が接続されており、
    前記絶縁体分離部は、前記増幅トランジスタと前記リセットトランジスタとの間に配されていることを特徴とする光電変換装置。
  2. 前記増幅トランジスタはソースフォロワトランジスタであり、
    前記第1ウェルと前記増幅トランジスタのソースとが接続されていることを特徴とする請求項1に記載の光電変換装置。
  3. 前記光電変換部は、前記第2ウェルに配されており、
    前記第2ウェルと前記第1ウェルとの間に前記絶縁体分離部が配されていることを特徴とする請求項1または2に記載の光電変換装置。
  4. 記浮遊拡散部は、前記第2ウェルに配され、
    前記増幅トランジスタと前記浮遊拡散部との間に前記絶縁体分離部が配されることを特徴とする請求項1乃至のいずれか1項に記載の光電変換装置。
  5. 前記絶縁体分離部に囲まれた領域には、複数の前記増幅トランジスタが配されていることを特徴とする請求項1乃至4のいずれか1項に記載の光電変換装置。
  6. 前記選択トランジスタが前記複数の増幅トランジスタにより共有されることを特徴とする請求項5に記載の光電変換装置。
  7. 前記複数の増幅トランジスタにおいて、読み出しを行わない前記増幅トランジスタのゲートに印加する電圧は、読み出しを行う前記増幅トランジスタのゲートに印加する電圧よりも低いことを特徴とする請求項5または6に記載の光電変換装置。
  8. 請求項1乃至7のいずれか1項に記載の光電変換装置と、
    前記光電変換装置から出力される信号を処理する信号処理部と、を有することを特徴とする撮像システム。
  9. 移動体であって、
    請求項1乃至7のいずれか1項に記載の光電変換装置と、
    前記光電変換装置からの信号に基づく視差画像から、対象物までの距離情報を取得する距離情報取得手段と、
    前記距離情報に基づいて前記移動体を制御する制御手段と、を有することを特徴とする移動体。
JP2019214776A 2019-11-27 2019-11-27 光電変換装置、撮像システム、および移動体 Active JP7433863B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2019214776A JP7433863B2 (ja) 2019-11-27 2019-11-27 光電変換装置、撮像システム、および移動体
US17/103,160 US12068342B2 (en) 2019-11-27 2020-11-24 Photoelectric conversion device, imaging system, and movable body

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019214776A JP7433863B2 (ja) 2019-11-27 2019-11-27 光電変換装置、撮像システム、および移動体

Publications (2)

Publication Number Publication Date
JP2021086919A JP2021086919A (ja) 2021-06-03
JP7433863B2 true JP7433863B2 (ja) 2024-02-20

Family

ID=75975062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019214776A Active JP7433863B2 (ja) 2019-11-27 2019-11-27 光電変換装置、撮像システム、および移動体

Country Status (2)

Country Link
US (1) US12068342B2 (ja)
JP (1) JP7433863B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7336320B2 (ja) * 2019-09-04 2023-08-31 キヤノン株式会社 撮像装置及びその制御方法、プログラム、記憶媒体

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160619A (ja) 1999-12-01 2001-06-12 Victor Co Of Japan Ltd Cmosイメージセンサ及びその製造方法
JP2010028423A (ja) 2008-07-18 2010-02-04 Sony Corp 固体撮像素子およびカメラシステム
JP2011119441A (ja) 2009-12-03 2011-06-16 Sony Corp 撮像素子およびカメラシステム
JP2013118273A (ja) 2011-12-02 2013-06-13 Sony Corp 増幅回路および製造方法、撮像素子、並びに電子機器
JP2016005068A (ja) 2014-06-16 2016-01-12 ソニー株式会社 固体撮像装置および電子機器
JP2017183661A (ja) 2016-03-31 2017-10-05 キヤノン株式会社 光電変換装置およびカメラ
JP2019165136A (ja) 2018-03-20 2019-09-26 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置およびその製造方法、並びに電子機器

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6657665B1 (en) * 1998-12-31 2003-12-02 Eastman Kodak Company Active Pixel Sensor with wired floating diffusions and shared amplifier
JP4003549B2 (ja) 2001-06-28 2007-11-07 日本ビクター株式会社 固体撮像装置
WO2006025079A1 (ja) * 2004-07-20 2006-03-09 Fujitsu Limited Cmos撮像素子
US7964929B2 (en) * 2007-08-23 2011-06-21 Aptina Imaging Corporation Method and apparatus providing imager pixels with shared pixel components
US8115154B2 (en) * 2008-08-01 2012-02-14 Sony Corporation Solid-state imaging device, method of producing the same, and imaging device
FR2950504B1 (fr) * 2009-09-24 2012-06-22 St Microelectronics Sa Circuit de pixel de capteur d'image
FR2955701A1 (fr) * 2010-01-28 2011-07-29 St Microelectronics Sa Structure compacte de capteur d'image
US9355888B2 (en) * 2012-10-01 2016-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Implant isolated devices and method for forming the same
JP2015088621A (ja) 2013-10-30 2015-05-07 株式会社東芝 固体撮像装置および固体撮像装置の製造方法
KR102366416B1 (ko) * 2014-08-11 2022-02-23 삼성전자주식회사 Cmos 이미지 센서
WO2017056346A1 (ja) * 2015-09-29 2017-04-06 パナソニック・タワージャズセミコンダクター株式会社 固体撮像装置
KR102466904B1 (ko) * 2016-01-12 2022-11-15 삼성전자주식회사 씨모스 이미지 센서
KR102541701B1 (ko) * 2016-01-15 2023-06-13 삼성전자주식회사 씨모스 이미지 센서
JP6612139B2 (ja) * 2016-01-22 2019-11-27 ルネサスエレクトロニクス株式会社 半導体装置
TWI841030B (zh) * 2016-01-27 2024-05-01 日商新力股份有限公司 固體攝像元件及電子機器
JP6808348B2 (ja) * 2016-04-28 2021-01-06 キヤノン株式会社 光電変換装置およびカメラ
KR102699535B1 (ko) * 2016-12-29 2024-09-02 삼성전자주식회사 이미지 센서
KR102638779B1 (ko) * 2017-01-03 2024-02-22 삼성전자주식회사 이미지 센서
JP7193907B2 (ja) * 2017-01-23 2022-12-21 キヤノン株式会社 固体撮像装置
JP6929671B2 (ja) * 2017-03-17 2021-09-01 キヤノン株式会社 撮像装置及び撮像システム
WO2018173754A1 (ja) * 2017-03-24 2018-09-27 ソニーセミコンダクタソリューションズ株式会社 積層型撮像素子及び固体撮像装置
JP2018170543A (ja) * 2017-03-29 2018-11-01 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置、電子機器、及び駆動方法
WO2019111373A1 (ja) * 2017-12-07 2019-06-13 オリンパス株式会社 固体撮像装置および固体撮像装置の製造方法
US10790326B2 (en) * 2018-09-26 2020-09-29 Taiwan Semiconductor Manufacturing Company, Ltd. Pixel device on deep trench isolation (DTI) structure for image sensor
JP2020068289A (ja) * 2018-10-24 2020-04-30 キヤノン株式会社 光電変換装置、撮像システム、移動体、および積層用の半導体チップ
KR102637626B1 (ko) * 2019-01-08 2024-02-20 삼성전자주식회사 이미지 센서
KR102663642B1 (ko) * 2019-02-28 2024-05-08 삼성전자주식회사 지지 영역을 갖는 반도체 소자 및 그 형성 방법
KR102702256B1 (ko) * 2019-04-29 2024-09-05 삼성전자주식회사 이미지 센서
JP7286445B2 (ja) * 2019-06-28 2023-06-05 キヤノン株式会社 撮像装置および機器
US11437416B2 (en) * 2019-09-10 2022-09-06 Taiwan Semiconductor Manufacturing Company, Ltd. Pixel device layout to reduce pixel noise

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160619A (ja) 1999-12-01 2001-06-12 Victor Co Of Japan Ltd Cmosイメージセンサ及びその製造方法
JP2010028423A (ja) 2008-07-18 2010-02-04 Sony Corp 固体撮像素子およびカメラシステム
JP2011119441A (ja) 2009-12-03 2011-06-16 Sony Corp 撮像素子およびカメラシステム
JP2013118273A (ja) 2011-12-02 2013-06-13 Sony Corp 増幅回路および製造方法、撮像素子、並びに電子機器
JP2016005068A (ja) 2014-06-16 2016-01-12 ソニー株式会社 固体撮像装置および電子機器
JP2017183661A (ja) 2016-03-31 2017-10-05 キヤノン株式会社 光電変換装置およびカメラ
JP2019165136A (ja) 2018-03-20 2019-09-26 ソニーセミコンダクタソリューションズ株式会社 固体撮像装置およびその製造方法、並びに電子機器

Also Published As

Publication number Publication date
US20210159258A1 (en) 2021-05-27
JP2021086919A (ja) 2021-06-03
US12068342B2 (en) 2024-08-20

Similar Documents

Publication Publication Date Title
KR102262794B1 (ko) 고체 촬상 장치, 촬상 시스템 및 이동체
JP7108421B2 (ja) 撮像装置及び撮像システム
JP6987562B2 (ja) 固体撮像素子
US20190191112A1 (en) Imaging device and method of driving imaging device
US10764520B2 (en) Solid state imaging device
US11800253B2 (en) Imaging device and imaging system
JP6976744B2 (ja) 撮像装置、撮像システム、および、移動体
US20180350864A1 (en) Solid state imaging device, imaging system, and mobile apparatus
US10381388B2 (en) Solid-state imaging device and imaging system
US10818708B2 (en) Solid-state imaging device and imaging system
JP7362285B2 (ja) 光電変換装置、光電変換システム、および移動体
JP7433863B2 (ja) 光電変換装置、撮像システム、および移動体
US10504954B2 (en) Imaging device, imaging system, and moving body
US11140348B2 (en) AD conversion device, imaging device, imaging system, and mobile apparatus
US20230282672A1 (en) Photoelectric conversion device
US11450701B2 (en) Photoelectric conversion apparatus, photoelectric conversion system, and movable body
JP7279105B2 (ja) 光電変換装置
JP7341724B2 (ja) 光電変換装置および光電変換システム
JP7439011B2 (ja) 光電変換装置、光電変換システム、移動体
JP7019743B2 (ja) 固体撮像装置及び撮像システム
JP2022006880A (ja) 光電変換装置、撮像システムおよび移動体
JP7581020B2 (ja) 光電変換装置、光電変換システム、移動体
US20230179883A1 (en) Photoelectric conversion apparatus, photoelectric conversion system, and moving body
JP6946379B2 (ja) 固体撮像装置及び撮像システム
JP2023174479A (ja) 光電変換装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20221117

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230914

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230919

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20231113

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20231213

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20240109

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240207

R151 Written notification of patent or utility model registration

Ref document number: 7433863

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151