JP7303506B2 - 量子コンピュータの制御装置 - Google Patents
量子コンピュータの制御装置 Download PDFInfo
- Publication number
- JP7303506B2 JP7303506B2 JP2021179002A JP2021179002A JP7303506B2 JP 7303506 B2 JP7303506 B2 JP 7303506B2 JP 2021179002 A JP2021179002 A JP 2021179002A JP 2021179002 A JP2021179002 A JP 2021179002A JP 7303506 B2 JP7303506 B2 JP 7303506B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- digital
- analog
- quantum computer
- clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 claims description 60
- 230000010355 oscillation Effects 0.000 claims description 40
- 239000002096 quantum dot Substances 0.000 claims description 25
- 238000000034 method Methods 0.000 claims description 16
- 230000005540 biological transmission Effects 0.000 claims description 13
- 238000006243 chemical reaction Methods 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 11
- 125000001261 isocyanato group Chemical group *N=C=O 0.000 description 7
- 238000004458 analytical method Methods 0.000 description 5
- 230000006870 function Effects 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 3
- 230000000630 rising effect Effects 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 239000003550 marker Substances 0.000 description 2
- 230000010363 phase shift Effects 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 1
- 230000001934 delay Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000005233 quantum mechanics related processes and functions Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N10/00—Quantum computing, i.e. information processing based on quantum-mechanical phenomena
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N10/00—Quantum computing, i.e. information processing based on quantum-mechanical phenomena
- G06N10/40—Physical realisations or architectures of quantum processors or components for manipulating qubits, e.g. qubit coupling or qubit control
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y10/00—Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Mathematical Analysis (AREA)
- Computing Systems (AREA)
- Evolutionary Computation (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computational Mathematics (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Data Mining & Analysis (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Artificial Intelligence (AREA)
- Transmitters (AREA)
- Superheterodyne Receivers (AREA)
- Analogue/Digital Conversion (AREA)
Description
同期手法I:異なる信号処理ユニット140-i間で同期をとる;
同期手法II:ロジックデバイス310とDAC/ADCモジュール330との間の異なるチャネル間で同期をとる;
同期手法III:同一チャネル内の異なるデータ印加サイクル間で出力信号の位相を揃える;
同期手法IV:全ての信号処理ユニット140-iに共通の時刻を分配する。
<同期手法I>
図5に示すように、第1クロック、第2クロック、及び第3クロックは、クロック分配ユニット150によって、全ての信号処理ユニット140-1、140-2、…、140-Nに分配される。同期手法Iでは、図6に示すように、各信号処理ユニット140-i内でクロックの周期が常に一定に維持され(t1=t2)、且つ、異なる信号処理ユニット140-i及び140-j(i≠j)間でのクロックの立ち上がりのタイミングのずれ(位相差)が常に一定に維持されるように(t3=t4)、高精度に第1~第3クロックを生成して分配する。
次に、図7A及び図7Bを参照して同期手法IIを説明する。図7A及び図7Bでは、ロジックデバイス310によって第1クロックから生成された高周波数の動作クロックをCLK1、第2周波数の第2クロックをCLK2と表記している。例えば、CLK1の周波数が250MHz、CLK2の周波数が62.5kHzである場合、CLK2は、CLK1の約4000倍の周期を有する長周期クロックとなる。
次に、図4A及び図4Bを参照して同期手法IIIを説明する。JESD204Cでは、信号を出力するタイミングがLEMCの1フレーム(256ns)に1回と定められている。しかしながら、DACユニット332のNCO412、422、及び442、並びにアップコンバータ360のLO362は、発振周波数が互いに異なり、且つ、量子ビットの特性や製造ばらつきに応じて発振周波数が可変であることから、各ミキサでのミキシングの際に、フレームごとに出力信号の位相がずれることがある。
同期手法IVでは、マスター160が、時刻同期プロトコルにしたがって、全ての信号処理ユニット140-iに共通の時刻を分配し、信号処理の開始時刻を指定する。時刻同期プロトコルとしては、例えば、IEEE1588が挙げられる。ここで、上述のLEMCのフレームを考慮し、各信号処理ユニット140-iへのデータ送信の開始時刻のずれは256ns未満となることが好ましい。また、ロジックデバイス310内で動作周波数の異なる様々なロジックが存在してデータの受け渡しが行われることから、Clock Domain Crossing(CDC)を考慮して、200ns未満のずれに抑制されていることがさらに好ましい。IEEE1588では、マスター160と各信号処理ユニット140-iとの間の接続に10Gビットイーサネットが使用されており、データを送信する際の基準クロックは156.25MHz(=周期6.4ns)に設定されている。すなわち、200ns÷6.4ns≒30サイクル未満のずれに抑制されていることが好ましい。このように、全ての信号処理ユニット140-iに共通の時刻を分配することにより、複数の信号処理ユニット140-i間におけるデータ印加サイクル内で開始時刻のずれを低減することができる。
110 制御装置
120 量子ビットシステム
130 サーバ
140-1、140-2、…、140-N 信号処理ユニット
150 クロック分配ユニット
160 マスター
310 ロジックデバイス
312、320 I/F
314 HBM
316 送信ロジック
318 受信ロジック
330 DAC/ADCモジュール
332 DACユニット
334 ADCユニット
350 RF回路
360 アップコンバータ
362 LO
364 ミキサ
366 バラン
372 分配器
380 フィードバック回路
384、390 ダウンコンバータ
410、420、440 ミキサ
412、422、442 NCO
430 コンバイナ
450 DAC
510 クロック生成源
521 第1クロック生成装置
522 第2クロック生成装置
523 第3クロック生成装置
Claims (13)
- 量子コンピュータの制御装置であって、
複数の量子ビットからなる量子ビットシステムに対する制御又は前記量子ビットシステムからの読み出しのための波形信号を算出するサーバと、
前記波形信号に基づいて、前記量子ビットシステムに照射する電磁波信号を生成する複数の信号処理ユニットと、を備え、
前記複数の信号処理ユニットの各々は、
前記波形信号にデジタル信号処理を施してベースバンド信号を生成するロジックデバイスと、
所定の周波数帯域のデジタル発振信号を生成する1又は複数のデジタル発振器と、
前記ベースバンド信号と前記デジタル発振信号とをミキシングしてアップコンバートすることにより、1又は複数の混合信号を出力する1又は複数のミキサと、
前記1又は複数の混合信号に対してデジタル-アナログ変換を施してアナログ信号を得るデジタル-アナログ変換器と、
前記アナログ信号から前記電磁波信号を生成する高周波回路と、
前記高周波回路からの入力信号に対してアナログ-デジタル変換を施してデジタル信号を得るアナログ-デジタル変換器と、
を備える、量子コンピュータの制御装置。 - 前記高周波回路は、
生成された前記電磁波信号を、前記量子ビットシステムに出力するための第1電磁波信号とフィードバック用の第2電磁波信号とに分配する分配器と、
前記第2電磁波信号をダウンコンバートして、モニタ信号として出力するフィードバック回路を備え、
前記アナログ-デジタル変換器は、前記モニタ信号に対してアナログ-デジタル変換を施してデジタルモニタ信号を出力し、
前記ロジックデバイスは、前記デジタルモニタ信号に基づいて前記ベースバンド信号を補正する、請求項1に記載の量子コンピュータの制御装置。 - 前記複数のデジタル発振器は、発振周波数が互いに異なり、
前記複数のミキサは、中心周波数の異なる前記複数の混合信号を出力し、
前記複数の混合信号を合波して、前記ベースバンド信号よりも帯域幅の広い合波信号を生成するコンバイナを更に備え、
前記デジタル-アナログ変換器は、前記合波信号に対してデジタル-アナログ変換を施す、請求項1又は2に記載の量子コンピュータの制御装置。 - 少なくとも、前記複数のミキサと、前記複数のデジタル発振器と、前記コンバイナと、前記デジタル-アナログ変換器と、前記アナログ-デジタル変換器とを統合した単一のモジュールを構成する、請求項3に記載の量子コンピュータの制御装置。
- 一定の温度下で、周波数の異なる複数のクロックを生成し、前記複数のクロックを前記複数の信号処理ユニットの各々に分配するクロック分配ユニットを更に備え、
前記複数のクロックは、少なくとも、前記複数の信号処理ユニットを動作させるための動作クロックと、前記複数のデジタル発振器の前記デジタル発振信号を生成するための基準クロックとを含む、請求項4に記載の量子コンピュータの制御装置。 - 前記複数のクロックは、前記動作クロックより周期が長い長周期クロックを更に含み、
前記ロジックデバイスは、前記ベースバンド信号に対し、ローカル拡張マルチブロック・クロックで定められた特定の周期で先頭を定め、前記長周期クロックに前記先頭を定期的に合わせることで、前記ロジックデバイスと前記モジュールとの間における前記ベースバンド信号の授受のタイミングを制御する、請求項5に記載の量子コンピュータの制御装置。 - 前記ロジックデバイスは、前記ローカル拡張マルチブロック・クロックで定められた前記特定の周期と、前記複数のデジタル発振器のそれぞれの発振周波数とに基づき、前記ベースバンド信号の前記モジュールへの出力を開始するタイミングを決定する、請求項6に記載の量子コンピュータの制御装置。
- 時刻同期プロトコルにしたがって、前記複数の信号処理ユニットに共通の時刻を分配するマスターを更に備える、請求項1~7の何れか1項に記載の量子コンピュータの制御装置。
- 前記ロジックデバイスは、前記モジュールと接続するためのインターフェースとして、汎用コンピュータと接続するためのインターフェース規格をサポートしているインターフェースを備える、請求項4~7の何れか1項に記載の量子コンピュータの制御装置。
- 前記高周波回路は、
前記1又は複数のデジタル発振器よりも高い周波数帯域のアナログ発振信号を生成するアナログ発振器と、
前記アナログ発振信号と、前記デジタル-アナログ変換器から出力された前記アナログ信号とをミキシングしてアップコンバートするアナログミキサと、
を有するアップコンバータを備える、請求項1~9の何れか1項に記載の量子コンピュータの制御装置。 - 少なくとも、前記デジタル-アナログ変換器の出力、前記アナログ発振器の出力、前記アナログミキサの出力、及び前記アナログ-デジタル変換器の入力は差動配線であり、
前記アップコンバータは、前記アナログミキサからの出力信号をシングルエンド信号に変換して、前記シングルエンド信号を前記電磁波信号として出力するバランを更に有する、請求項10に記載の量子コンピュータの制御装置。 - 前記高周波回路の少なくとも一部は、シールドケースで覆われている、請求項1~11の何れか1項に記載の量子コンピュータの制御装置。
- 前記ロジックデバイスは、前記サーバで算出された前記波形信号のデータを保持する高帯域幅メモリを有する、請求項1~12の何れか1項に記載の量子コンピュータの制御装置。
Priority Applications (9)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021179002A JP7303506B2 (ja) | 2021-11-01 | 2021-11-01 | 量子コンピュータの制御装置 |
PCT/JP2022/039940 WO2023074740A1 (ja) | 2021-11-01 | 2022-10-26 | 量子コンピュータの制御装置 |
CN202280072948.0A CN118202365A (zh) | 2021-11-01 | 2022-10-26 | 量子计算机的控制装置 |
EP22887065.5A EP4428764A1 (en) | 2021-11-01 | 2022-10-26 | Quantum computer control device |
KR1020247017559A KR20240104123A (ko) | 2021-11-01 | 2022-10-26 | 양자 컴퓨터의 제어 장치 |
CA3236533A CA3236533A1 (en) | 2021-11-01 | 2022-10-26 | Quantum computer control device |
AU2022375388A AU2022375388A1 (en) | 2021-11-01 | 2022-10-26 | Quantum computer control device |
TW111141564A TW202328990A (zh) | 2021-11-01 | 2022-11-01 | 量子電腦之控制裝置 |
JP2023097079A JP2023120278A (ja) | 2021-11-01 | 2023-06-13 | 量子コンピュータの制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021179002A JP7303506B2 (ja) | 2021-11-01 | 2021-11-01 | 量子コンピュータの制御装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2023097079A Division JP2023120278A (ja) | 2021-11-01 | 2023-06-13 | 量子コンピュータの制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2023067604A JP2023067604A (ja) | 2023-05-16 |
JP7303506B2 true JP7303506B2 (ja) | 2023-07-05 |
Family
ID=86158017
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021179002A Active JP7303506B2 (ja) | 2021-11-01 | 2021-11-01 | 量子コンピュータの制御装置 |
JP2023097079A Pending JP2023120278A (ja) | 2021-11-01 | 2023-06-13 | 量子コンピュータの制御装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2023097079A Pending JP2023120278A (ja) | 2021-11-01 | 2023-06-13 | 量子コンピュータの制御装置 |
Country Status (8)
Country | Link |
---|---|
EP (1) | EP4428764A1 (ja) |
JP (2) | JP7303506B2 (ja) |
KR (1) | KR20240104123A (ja) |
CN (1) | CN118202365A (ja) |
AU (1) | AU2022375388A1 (ja) |
CA (1) | CA3236533A1 (ja) |
TW (1) | TW202328990A (ja) |
WO (1) | WO2023074740A1 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20200065696A1 (en) | 2017-09-29 | 2020-02-27 | International Business Machines Corporation | Cross-resonance fan-out for efficiency and hardware reduction |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6877050B2 (ja) | 2016-02-12 | 2021-05-26 | イェール ユニバーシティーYale University | 量子系の制御のための技術ならびに関連のある系および方法 |
-
2021
- 2021-11-01 JP JP2021179002A patent/JP7303506B2/ja active Active
-
2022
- 2022-10-26 CA CA3236533A patent/CA3236533A1/en active Pending
- 2022-10-26 CN CN202280072948.0A patent/CN118202365A/zh active Pending
- 2022-10-26 AU AU2022375388A patent/AU2022375388A1/en active Pending
- 2022-10-26 EP EP22887065.5A patent/EP4428764A1/en active Pending
- 2022-10-26 WO PCT/JP2022/039940 patent/WO2023074740A1/ja active Application Filing
- 2022-10-26 KR KR1020247017559A patent/KR20240104123A/ko unknown
- 2022-11-01 TW TW111141564A patent/TW202328990A/zh unknown
-
2023
- 2023-06-13 JP JP2023097079A patent/JP2023120278A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20200065696A1 (en) | 2017-09-29 | 2020-02-27 | International Business Machines Corporation | Cross-resonance fan-out for efficiency and hardware reduction |
Non-Patent Citations (1)
Title |
---|
XU, Yilun et al.,QubiC: An open source FPGA-based control and measurement system for superconducting quantum information processors,arXiv [online],2021年10月27日,[検索日 2023.01.10], インターネット:<URL: https://arxiv.org/pdf/2101.00071.pdf> |
Also Published As
Publication number | Publication date |
---|---|
KR20240104123A (ko) | 2024-07-04 |
WO2023074740A1 (ja) | 2023-05-04 |
CA3236533A1 (en) | 2023-05-04 |
JP2023067604A (ja) | 2023-05-16 |
TW202328990A (zh) | 2023-07-16 |
JP2023120278A (ja) | 2023-08-29 |
EP4428764A1 (en) | 2024-09-11 |
AU2022375388A1 (en) | 2024-06-06 |
CN118202365A (zh) | 2024-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101829974B1 (ko) | 고속 아날로그 빔형성 시스템 및 방법 | |
CN108631809B (zh) | 一种多通道数字tr组件 | |
US8914068B2 (en) | Array antenna apparatus | |
US5436600A (en) | MRI multi-frequency DSB and SSB RF synthesizer | |
CN111245472B (zh) | 射频收发芯片、针对射频收发芯片的同步系统及方法 | |
KR100446405B1 (ko) | 국부 발진 신호 공급 방법 및 그 회로 | |
WO2011124265A1 (en) | Apparatus and method for source synchronous testing of signal converters | |
Lin et al. | Scalable and customizable arbitrary waveform generator for superconducting quantum computing | |
JP7303506B2 (ja) | 量子コンピュータの制御装置 | |
US8638174B2 (en) | Digital signal generator | |
CN116132011A (zh) | 时钟同步系统及方法 | |
Ji et al. | The synchronization design of multi-channel digital TR module for phased array radar | |
US7471753B2 (en) | Serializer clock synthesizer | |
CN116578164B (zh) | 多通道相参信号生成装置和多通道相参信号源 | |
KR101864837B1 (ko) | 수신기의 클럭 생성 장치 | |
US11599140B1 (en) | Distributed voltage controlled oscillator (VCO) | |
Singh | Multi-board Synchronization of n-channel Direct RF Digital Transceiver for Active Phased Array Radar using JESD204 Interface | |
Torre et al. | Multichannel SAR: a concept design | |
JP3510340B2 (ja) | 多チャンネル位相可変信号発生装置 | |
KR100218667B1 (ko) | 고주파 디지탈 주파수 합성기 | |
Probst et al. | 27 Gb/s PRBS Generator with In-Operation Programmable Taps for PMCW Radar | |
CN117707285A (zh) | 一种用于高速信号处理的内外参考时钟自动切换系统 | |
Efstathiou | Designing clock distribution for a WCDMA transceiver system | |
CN117664216A (zh) | 一种磁共振谱仪高速射频收发系统及方法 | |
CN115913223A (zh) | 一种信道化分布式频综系统及信号产生方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230220 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20230220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230516 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230613 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7303506 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |