[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP7042325B2 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP7042325B2
JP7042325B2 JP2020217264A JP2020217264A JP7042325B2 JP 7042325 B2 JP7042325 B2 JP 7042325B2 JP 2020217264 A JP2020217264 A JP 2020217264A JP 2020217264 A JP2020217264 A JP 2020217264A JP 7042325 B2 JP7042325 B2 JP 7042325B2
Authority
JP
Japan
Prior art keywords
transistor
electrode
switch
light emitting
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020217264A
Other languages
English (en)
Other versions
JP2021060613A (ja
Inventor
肇 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2021060613A publication Critical patent/JP2021060613A/ja
Priority to JP2021184539A priority Critical patent/JP2022031721A/ja
Application granted granted Critical
Publication of JP7042325B2 publication Critical patent/JP7042325B2/ja
Priority to JP2023095308A priority patent/JP7565408B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02576N-type
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0417Special arrangements specific to the use of low carrier mobility technology
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/13Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body combined with thin-film or thick-film passive components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13069Thin film transistor [TFT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Description

本発明は負荷に供給する電流をトランジスタで制御する機能を設けた半導体装置に係り
、信号によって輝度が変化する電流駆動型表示素子で形成された画素や、その画素を駆動
させる信号線駆動回路や走査線駆動回路を含む表示装置に関する。また、その駆動方法に
関する。また、その表示装置を表示部に有する電子機器に関する。
近年、画素をエレクトロルミネッセンス(EL:Electro Luminesce
nce)などの発光素子を用いた自発光型の表示装置、いわゆる発光装置が注目を浴びて
いる。このような自発光型の表示装置に用いられる発光素子としては、有機発光ダイオー
ド(OLED(Organic Light Emitting Diode))、EL
素子が注目を集めており、ELディスプレイなどに用いられるようになってきている。こ
れらの発光素子は自ら発光するため、液晶ディスプレイに比べて画素の視認性が高く、バ
ックライトが不要である。また、応答速度が速い等の利点がある。なお、発光素子の輝度
は、そこを流れる電流値によって制御されるものが多い。
また、発光素子の発光を制御するトランジスタが画素ごとに設けられたアクティブマト
リクス型表示装置の開発が進められている。アクティブマトリクス型表示装置は、パッシ
ブマトリクス型表示装置では困難な高精細、大画面の表示を可能とするだけでなく、パッ
シブマトリクス型表示装置を上回る低い消費電力で動作するため実用化が期待されている
従来のアクティブマトリクス型表示装置の画素の構成を図45に示す(特許文献1)。
図45に示した画素は、薄膜トランジスタ(Thin Film Transistor
:TFT)11、TFT12、容量素子13、発光素子14を有し、信号線15及び走査
線16に接続されている。なお、TFT12のソースもしくはドレイン電極のいずれか一
方及び容量素子13の一方の電極には電源電位Vddが供給され、発光素子14の対向電
極にはグランド電位が供給されている。
このとき、発光素子に供給する電流値を制御するTFT12、即ち駆動用TFTの半導
体層にアモルファスシリコンを用いた場合、劣化等によりしきい値電圧(Vth)に変動
が生じる。この場合、異なる画素に信号線15から同じ電位を印加したにもかかわらず、
発光素子14に流れる電流は画素ごとに異なり、表示される輝度が画素によって不均一と
なる。なお、駆動用TFTの半導体層にポリシリコンを用いた場合においても、トランジ
スタの特性が劣化したり、ばらついたりする。
この問題を改善すべく、特許文献2において図46の画素を用いた動作方法が提案され
ている。図46に示した画素は、トランジスタ21、発光素子24に供給する電流値を制
御する駆動用トランジスタ22、容量素子23、発光素子24を有し、画素は信号線25
、走査線26に接続されている。なお、駆動用トランジスタ22はNMOSトランジスタ
であり、駆動用トランジスタ22のソース電極もしくはドレイン電極のいずれか一方には
グランド電位が供給され、発光素子24の対向電極にはVcaが供給される。
この画素の動作におけるタイミングチャートを図47に示す。図47において、1フレ
ーム期間は、初期化期間31、しきい値(Vth)書き込み期間32、データ書き込み期
間33及び発光期間34に分割される。なお、1フレーム期間とは1画面分の画像を表示
する期間に相当し、初期化期間、しきい値(Vth)書き込み期間及びデータ書き込み期
間をまとめてアドレス期間と呼ぶ。
まず、しきい値書き込み期間32において、駆動用トランジスタ22のしきい値電圧が
容量素子に書き込まれる。その後、データ書き込み期間33において、画素の輝度を示す
データ電圧(Vdata)が容量素子に書き込まれ、Vdata+Vthが容量素子に蓄
積される。そして、発光期間において駆動用トランジスタ22はオンとなり、Vcaを変
化させることでデータ電圧によって指定された輝度で発光素子24が点灯する。このよう
な動作により、駆動用トランジスタのしきい値の変動による輝度のばらつきを低減してい
る。
特許文献3においても、駆動用TFTのしきい値電圧にデータ電位を加えた電圧がゲー
ト・ソース間電圧となり、TFTのしきい値電圧が変動した場合であっても発光素子に流
れる電流は変化しないことが開示されている。
特開平8-234683号公報 特開2004-295131号公報 特開2004-280059号公報
特許文献2及び3に記載されている動作方法はいずれの場合においても、Vcaの電位
を1フレーム期間当たりに数度と変化させることで上述した初期化、しきい値電圧の書き
込み、発光を行っていた。これらの画素において、Vcaが供給されている発光素子の一
方の電極、即ち対向電極は画素領域全体に形成されているため、初期化及びしきい値電圧
の書き込み以外にデータの書き込み動作を行っている画素がたとえ一つでもあると発光素
子を発光させることができない。よって、図48に示すように、1フレーム期間における
発光期間の割合(即ち、デューティー比)が小さくなってしまう。
デューティー比が低いと発光素子や駆動用トランジスタに流す電流値を大きくする必要
があるため、発光素子にかかる電圧が大きくなり消費電力が大きくなる。また、発光素子
や駆動用トランジスタが劣化しやすくなるため、劣化前と同等の輝度を得るにはさらに大
きな電力を要することになる。
また、対向電極は全画素接続されているため、発光素子は容量の大きい素子として機能
する。よって、対向電極の電位を変えるためには、高い消費電力が必要となる。
上記問題を鑑み、本発明は、消費電力が低く、デューティー比の高い表示装置を提供す
ることを課題とする。また、データ電位によって指定された輝度からのずれが少ない画素
構成、半導体装置、及び表示装置を得ることを課題とする。
なお、発光素子を有する表示装置のみが対象となるわけではなく、本発明はトランジス
タのしきい値電圧のばらつきに起因する電流値のばらつきを抑制することを課題とする。
よって、駆動用トランジスタにより制御された電流を供給する先は、発光素子に限定され
ない。
本発明の一は、トランジスタと、第1のスイッチと、第2のスイッチと、第1の配線と
、第2の配線とを含む画素を有し、前記トランジスタのソース電極及びドレイン電極の一
方は画素電極及び前記第2のスイッチに電気的に接続され、前記トランジスタのソース電
極及びドレイン電極の他方は前記第1の配線に電気的に接続され、前記トランジスタのゲ
ート電極は前記第1のスイッチを介して前記第2の配線に電気的に接続され、前記トラン
ジスタのゲート電極には、前記画素の階調に従った信号が入力されることを特徴とする半
導体装置である。
本発明の一は、トランジスタと、保持容量と、第1のスイッチと、第2のスイッチと、
第3のスイッチとを有し、前記トランジスタのソース電極及びドレイン電極の一方は画素
電極と電気的に接続され、かつ当該ソース電極及びドレイン電極の一方は前記第3のスイ
ッチを介して第3の配線と電気的に接続され、前記トランジスタのソース電極及びドレイ
ン電極の他方は第1の配線と電気的に接続され、前記トランジスタのゲート電極は、前記
第2のスイッチを介して第2の配線と電気的に接続され、かつ当該ゲート電極は前記第1
のスイッチを介して第4の配線と電気的に接続され、前記トランジスタのソース電極及び
ドレイン電極の一方は前記保持容量を介して前記トランジスタのゲート電極と電気的に接
続されていることを特徴とする半導体装置である。
前記第3の配線は前行もしくは次行の第1乃至第3のスイッチを制御する配線のいずれ
かであってもよい。
本発明の一は、トランジスタと、保持容量と、第1のスイッチと、第2のスイッチと、
第3のスイッチ、第4のスイッチとを有し、前記トランジスタのソース電極及びドレイン
電極の一方は画素電極と電気的に接続され、かつ当該ソース電極及びドレイン電極の一方
は前記第3のスイッチを介して第3の配線と電気的に接続され、前記トランジスタのソー
ス電極及びドレイン電極の他方は第1の配線と電気的に接続され、前記トランジスタのゲ
ート電極は、前記第4のスイッチ及び前記第2のスイッチを介して第2の配線と電気的に
接続され、かつ当該ゲート電極は前記第4のスイッチ及び第1のスイッチを介して第4の
配線と電気的に接続され、前記トランジスタのソース電極及びドレイン電極の一方は前記
保持容量及び前記第4のスイッチを介して前記トランジスタのゲート電極と電気的に接続
されていることを特徴とする半導体装置である。
本発明の一は、トランジスタと、保持容量と、第1のスイッチと、第2のスイッチと、
第3のスイッチと、第4のスイッチとを有し、前記トランジスタのソース電極及びドレイ
ン電極の一方は画素電極と電気的に接続され、かつ当該ソース電極及びドレイン電極の一
方は前記第3のスイッチを介して第3の配線と電気的に接続され、前記トランジスタのソ
ース電極及びドレイン電極の他方は第1の配線と電気的に接続され、前記トランジスタの
ゲート電極は、前記第2のスイッチを介して第2の配線と電気的に接続され、かつ当該ゲ
ート電極は前記第4のスイッチ及び第1のスイッチを介して第4の配線と電気的に接続さ
れ、前記トランジスタのソース電極及びドレイン電極の一方は前記保持容量及び前記第4
のスイッチを介して前記トランジスタのゲート電極と電気的に接続されていることを特徴
とする半導体装置である。
本発明の一は、トランジスタと、保持容量と、第1のスイッチと、第2のスイッチと、
第3のスイッチと、第4のスイッチとを有し、前記トランジスタのソース電極及びドレイ
ン電極の一方は画素電極と電気的に接続され、かつ当該ソース電極及びドレイン電極の一
方は前記第3のスイッチを介して第3の配線と電気的に接続され、前記トランジスタのソ
ース電極及びドレイン電極の他方は前記第4のスイッチを介して第1の配線と電気的に接
続され、前記トランジスタのゲート電極は、前記第2のスイッチを介して第2の配線と電
気的に接続され、かつ当該ゲート電極は前記第1のスイッチを介して第4の配線と電気的
に接続され、前記トランジスタのソース電極及びドレイン電極の一方は前記保持容量を介
して前記トランジスタのゲート電極と電気的に接続されていることを特徴とする半導体装
置である。
本発明の一は、トランジスタと、保持容量と、第1のスイッチと、第2のスイッチと、
第3のスイッチと、第4のスイッチとを有し、前記トランジスタのソース電極及びドレイ
ン電極の一方は前記第4のスイッチを介して画素電極と電気的に接続され、かつ当該ソー
ス電極及びドレイン電極の一方は前記第4のスイッチ及び前記第3のスイッチを介して第
3の配線と電気的に接続され、前記トランジスタのソース電極及びドレイン電極の他方は
前記第1の配線と電気的に接続され、前記トランジスタのゲート電極は、前記第2のスイ
ッチを介して第2の配線と電気的に接続され、かつ当該ゲート電極は前記第1のスイッチ
を介して第4の配線と電気的に接続され、前記トランジスタのソース電極及びドレイン電
極の一方は前記第4のスイッチ及び前記保持容量を介して前記トランジスタのゲート電極
と電気的に接続されていることを特徴とする半導体装置である。
前記第3の配線は、前記第3のスイッチを制御する配線と同一であってもよい。
前記第3の配線は前行もしくは次行の第1乃至第4のスイッチを制御する配線のいずれ
かであってもよい。
前記トランジスタは、Nチャネル型トランジスタであってもよい。また、前記トランジ
スタの半導体層は、非結晶性半導体膜からなることを特徴としてもよい。さらに、前記ト
ランジスタの半導体層は、アモルファスシリコンからなることを特徴としてもよい。
また、前記トランジスタの半導体層は、結晶性半導体膜からなることを特徴としてもよ
い。
上記発明において、前記第2の配線に供給される電位は前記第3の配線に供給される電
位よりも高い電位であり、その差分は前記トランジスタのしきい値電圧分より大きいこと
を特徴としてもよい。
また、前記トランジスタは、Pチャネル型トランジスタであってもよい。その場合、上
記発明において、前記第2の配線に供給される電位は前記第3の配線に供給される電位よ
りも低い電位であり、その差分は前記トランジスタのしきい値電圧の絶対値分より大きい
ことを特徴としてもよい。
本発明の一は、ソース電極及びドレイン電極の一方が第1の配線に電気的に接続され、
ソース電極及びドレイン電極の他方が第3の配線に電気的に接続され、ゲート電極が第2
の配線及び第4の配線に電気的に接続されるトランジスタと、前記トランジスタのゲート
ソース間電圧を保持する保持容量と、前記第2の配線に供給される第1の電位及び前記第
3の配線に供給される第2の電位を前記保持容量に印加することにより、前記保持容量に
第1の電圧を保持させる手段と、前記保持容量の電圧を第2の電圧まで放電させる手段と
、前記第1の電位に第3の電圧を加算した電位を前記第4の配線より前記保持容量に印加
し、前記第2の電圧と第4の電圧とを加算した第5の電圧を前記保持容量に保持させる手
段と、前記第5の電圧に応じた前記トランジスタに設定された電流を負荷に供給する手段
とを有することを特徴とする半導体装置である。
本発明の一は、ソース電極及びドレイン電極の一方が第1の配線に電気的に接続され、
ソース電極及びドレイン電極の他方が第3の配線に電気的に接続され、ゲート電極が第2
の配線及び第4の配線に電気的に接続されるトランジスタと、前記トランジスタのゲート
ソース間電圧を保持する保持容量と、前記第2の配線に供給される第1の電位及び前記第
3の配線に供給される第2の電位を前記保持容量に印加することにより、前記保持容量に
第1の電圧を保持させる手段と、前記保持容量の電圧を前記トランジスタのしきい値電圧
まで放電させる手段と、前記第1の電位に第2の電圧を加算した電位を前記第4の配線よ
り前記保持容量に印加し、前記トランジスタのしきい値電圧と第3の電圧とを加算した第
4の電圧を前記保持容量に保持させる手段と、前記第4の電圧に応じた前記トランジスタ
に設定された電流を負荷に供給する手段とを有することを特徴とする半導体装置である。
前記トランジスタは、Nチャネル型トランジスタであってもよい。また、前記トランジ
スタの半導体層は、非結晶性半導体膜からなることを特徴としてもよい。さらに、前記ト
ランジスタの半導体層は、アモルファスシリコンからなることを特徴としてもよい。
また、前記トランジスタの半導体層は、結晶性半導体膜からなることを特徴としてもよ
い。
上記発明において、前記第1の電位は前記第2の電位よりも高い電位であり、その差分
は前記トランジスタのしきい値電圧分より大きいことを特徴としてもよい。
また、前記トランジスタは、Pチャネル型トランジスタであってもよい。この場合、前
記第1の電位は前記第2の電位よりも低い電位であり、その差分は前記トランジスタのし
きい値電圧の絶対値分より大きいことを特徴としてもよい。
また、本発明の一は、上記に記載した半導体装置を有する表示装置である。また、前記
表示装置を表示部に有する電子機器である。
なお、明細書に示すスイッチは、電流の流れを制御できるものなら、電気的スイッチで
も機械的なスイッチでも特に限定されない。トランジスタでもよいし、ダイオードでもよ
いし、それらを組み合わせた論理回路でもよい。スイッチとしてトランジスタを用いる場
合、そのトランジスタは、単なるスイッチとして動作するため、トランジスタの極性(導
電型)は特に限定されない。ただし、オフ電流が少ない方の極性のトランジスタを用いる
ことが望ましい。オフ電流が少ないトランジスタとしては、LDD領域を設けているもの
やマルチゲート構造にしているもの等がある。また、スイッチとして動作させるトランジ
スタのソース電極の電位が、低電位側電源(Vss、GND、0Vなど)に近い状態で動
作する場合はNチャネル型を、反対に、ソース電極の電位が、高電位側電源(Vddなど
)に近い状態で動作する場合はPチャネル型を用いることが望ましい。なぜなら、ゲート
ソース間電圧の絶対値を大きくできるため、スイッチとして、動作しやすいからである。
なお、Nチャネル型とPチャネル型の両方を用いて、CMOS型のスイッチにしてもよい
なお、本発明において接続されているとは、電気的に接続されていることと同義である
。したがって、間に別の素子やスイッチなどが配置されていてもよい。
なお、負荷は、何でもよい。例えば、EL素子(有機EL素子、無機EL素子又は有機
物及び無機物を含むEL素子)、電子放出素子などの発光素子の他、液晶素子、電子イン
クなど、電気磁気的作用によりコントラストが変化する表示媒体を適用することができる
。なお、電子放出素子を用いた表示装置としてはフィールドエミッションディスプレイ(
FED)、SED方式平面型ディスプレイ(SED:Surface-conducti
on Electron-emitter Disply)などが挙げられる。また電子
インクを用いた表示装置としては電子ペーパーがある。
本発明において、適用可能なトランジスタの種類に限定はなく、非晶質シリコンや多結
晶シリコンに代表される非単結晶半導体膜を用いた薄膜トランジスタ(TFT)、半導体
基板やSOI基板を用いて形成されるトランジスタ、MOS型トランジスタ、接合型トラ
ンジスタ、バイポーラトランジスタ、有機半導体やカーボンナノチューブを用いたトラン
ジスタ、その他のトランジスタを適用することができる。また、トランジスタが配置され
ている基板の種類に限定はなく、単結晶基板、SOI基板、ガラス基板、プラスチック基
板などに配置することが出来る。
なお、上述したように、本発明におけるトランジスタは、どのようなタイプのトランジ
スタでもよいし、どのような基板上に形成されていてもよい。したがって、回路の全てが
ガラス基板上に形成されていてもよいし、プラスチック基板や単結晶基板に形成されてい
てもよいし、SOI基板上に形成されていてもよいし、どのような基板上に形成されてい
てもよい。あるいは、回路の一部が、ある基板に形成されており、回路の別の一部が、別
の基板に形成されていてもよい。つまり、回路の全てが同じ基板上に形成されていなくて
もよい。例えば、回路の一部は、ガラス基板上にTFTを用いて形成し、回路の別の一部
は、単結晶基板上に形成し、そのICチップをCOG(Chip On Glass)で
接続してガラス基板上に配置してもよい。あるいは、そのICチップをTAB(Tape
Automated Bonding)やプリント基板を用いてガラス基板と接続して
もよい。
本明細書においては、一画素とは色要素を示すものとする。よって、R(赤)G(緑)
B(青)の色要素からなるフルカラー表示装置の場合には、一画素とはRの色要素やGの
色要素やBの色要素のいずれか一をいうものとする。
なお、本明細書において、画素がマトリクスに配置されているとは、縦縞と横縞を組み
合わせたいわゆる格子状に配置されている場合はもちろんのこと、三色の色要素(例えば
RGB)でフルカラー表示を行う場合に、1つの画像の最小要素を表す三つの色要素の画
素がいわゆるデルタ配置されている場合も含むものとする。また、色要素毎にその画素の
大きさが異なっていてもよい。
なお、本明細書において、半導体装置とは半導体素子(トランジスタやダイオードなど
)を含む回路を有する装置をいう。また、表示装置とは、基板上に負荷を含む複数の画素
やそれらの画素を駆動させる周辺駆動回路が形成された表示パネル本体だけではなく、そ
れにフレキシブルプリントサーキット(FPC)やプリント配線基盤(PWB)が取り付
けられたものも含む。
本発明により、トランジスタのしきい値電圧のばらつきに起因する電流値のばらつきを
抑制することができる。そのため、発光素子をはじめとする負荷に所望の電流を供給する
ことができる。特に、負荷として発光素子を用いる場合、輝度のばらつきが少なくデュー
ティー比が高い表示装置を提供することができる。
実施の形態1に示す画素構成を説明する図。 図1で示した画素の動作を説明するタイミングチャート。 図1で示した画素の動作を説明する図。 チャネル長変調による電圧-電流特性のモデル図。 実施の形態1に示す画素構成を説明する図。 実施の形態1に示す画素構成を説明する図。 実施の形態1に示す画素構成を説明する図。 実施の形態1に示す画素構成を説明する図。 実施の形態1に示す表示装置を説明する図。 実施の形態1に示す表示装置の書き込み動作を説明する図。 実施の形態2に示す画素構成を説明する図。 実施の形態4に示す画素構成を説明する図。 実施の形態4に示す画素構成を説明する図。 実施の形態4に示す画素構成を説明する図。 実施の形態4に示す画素構成を説明する図。 実施の形態3に示す画素構成を説明する図。 実施の形態8に示す画素の部分断面図。 実施の形態8に示す発光素子を説明する図。 実施の形態8に示す光の取り出し方向を説明する図。 実施の形態8に示す画素の部分断面図。 実施の形態8に示す画素の部分断面図。 実施の形態8に示す画素の部分断面図。 実施の形態8に示す画素の部分断面図。 実施の形態8に示す画素の部分断面図。 実施の形態9に示す表示装置を説明する図。 実施の形態9に示す表示装置を説明する図。 実施の形態9に示す表示装置を説明する図。 実施の形態9に示す画素の部分断面図。 実施の形態5に示す画素構成を説明する図。 実施の形態5に示す画素構成を説明する図。 実施の形態6に示す画素構成を説明する図。 図31で示した画素の動作を説明するタイミングチャート。 本発明を適用可能な電子機器を説明する図。 携帯電話機の構成例を示す図。 ELモジュールの例を示す図。 ELテレビ受像器の主要な構成を示すブロック図。 実施の形態6に示す画素構成を説明する図。 実施の形態6に示す画素構成を説明する図。 実施の形態7に示す画素構成を説明する図。 図39で示した画素の動作を説明するタイミングチャート。 図39で示した画素の動作を説明する図。 実施の形態2に示す画素構成を説明する図。 図11に示す画素の上面図。 図11に示す画素の上面図。 従来技術の画素構成を説明する図。 従来技術の画素構成を説明する図。 従来技術に示した画素を動作させるタイミングチャート。 従来技術を用いた際の1フレーム期間における発光期間の割合を説明する図。 デジタル階調方式と時間階調方式とを組み合わせた駆動方式を説明する図。
以下、本発明の一態様について説明する。但し、本発明は多くの異なる態様で実施する
ことが可能であり、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を
様々に変更し得ることは当業者であれば容易に理解される。従って、本形態の記載内容に
限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同じも
のを指す符号は異なる図面間で共通して用いる。
(実施の形態1)
本発明の画素の基本構成について、図1を用いて説明する。図1に示す画素は、トラン
ジスタ110、第1のスイッチ111、第2のスイッチ112、第3のスイッチ113、
第4のスイッチ114、容量素子115、発光素子116を有する。なお、画素は、信号
線117、第1の走査線118、第2の走査線119、第3の走査線120、第4の走査
線121、第1の電位供給線122、第2の電位供給線123及び電源線124に接続さ
れている。本実施の形態において、トランジスタ110はNチャネル型トランジスタとし
、そのゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回ったとき、導通
状態になるものとする。また、発光素子116の画素電極は陽極、対向電極125は陰極
とする。なお、トランジスタのゲート・ソース間電圧はVgs、ドレイン・ソース間電圧
はVds、しきい値電圧はVth、容量素子に蓄積された電圧はVcsと記し、電源線1
24、第1の電位供給線122、第2の電位供給線123及び信号線117を、それぞれ
第1の配線、第2の配線、第3の配線、第4の配線とも呼ぶ。
トランジスタ110の第1の電極(ソース電極及びドレイン電極の一方)は、発光素子
116の画素電極に接続され、第2の電極(ソース電極及びドレイン電極の他方)は電源
線124に接続され、ゲート電極は第4のスイッチ114及び第2のスイッチ112を介
して第1の電位供給線122と接続されている。なお、第4のスイッチ114は、トラン
ジスタ110のゲート電極と第2のスイッチ112の間に接続されている。また、第4の
スイッチ114と第2のスイッチ112との接続箇所をノード130とすると、ノード1
30は第1のスイッチ111を介して信号線117と接続されている。また、トランジス
タ110の第1の電極は第3のスイッチ113を介して第2の電位供給線123とも接続
されている。
さらに、ノード130とトランジスタ110の第1の電極との間に容量素子115が接
続されている。つまり、容量素子115の第1の電極が第4のスイッチ114を介しトラ
ンジスタ110のゲート電極に、第2の電極がトランジスタ110の第1の電極に接続さ
れている。容量素子115は、配線、半導体層や電極によって絶縁膜を挟むことで形成し
ても良いし、場合によってはトランジスタ110のゲート容量を用いて省略することもで
きる。これらの電圧を保持する手段を保持容量と言う。なお、ノード130と、第1のス
イッチ111と容量素子115の第1の電極とが接続されている配線との接続箇所をノー
ド131とし、トランジスタ110の第1の電極と、容量素子115の第2の電極と発光
素子116の画素電極とが接続されている配線との接続箇所をノード132とする。
なお、第1の走査線118、第2の走査線119、第3の走査線120、第4の走査線
121に信号を入力することにより、それぞれ第1のスイッチ111、第2のスイッチ1
12、第3のスイッチ113、第4のスイッチ114のオンオフが制御される。
信号線117には、ビデオ信号に相当する画素の階調に従った信号、即ち輝度データに
応じた電位が入力される。
次に、図1で示した画素の動作について図2のタイミングチャート及び図3を用いて説
明する。なお、図2において1画面分の画像を表示する期間に相当する1フレーム期間は
、初期化期間、しきい値書き込み期間、データ書き込み期間及び発光期間に分割される。
また、初期化期間、しきい値書き込み期間、データ書き込み期間をまとめてアドレス期間
と呼ぶ。1フレーム期間は特に限定はないが、画像をみる人がちらつき(フリッカ)を感
じないように少なくとも1/60秒以下とすることが好ましい。
なお、発光素子116の対向電極125及び第1の電位供給線122にはV1の電位が
、第2の電位供給線123にはV1-Vth-α(α:任意の正の数)の電位が入力され
る。また、電源線124には、V2の電位が入力される。
ここでは動作を説明するために、発光素子116の対向電極125の電位は、第1の電
位供給線122の電位と同じであるとしたが、発光素子116が発光するために少なくと
も必要とする電位差をVELとすると、対向電極125の電位はV1-Vth-α―V
の電位より高い値であれば良い。また、電源線124の電位V2は、対向電極125の
電位に発光素子116が発光するために少なくとも必要とする電位差(VEL)を加算し
た値より大きい値であれば良いが、説明上ここでは対向電極125の電位をV1としたた
め、V2はV1+VELより大きい値であれば良い。
まず、図2(A)及び図3(A)に示すように初期化期間では、第1のスイッチ111
をオフとし、第2のスイッチ112、第3のスイッチ113及び第4のスイッチ114を
オンとする。このとき、トランジスタ110の第1の電極はソース電極となり、その電位
は第2の電位供給線123と等しくなるためV1-Vth-αとなる。一方、ゲート電極
の電位はV1となる。よって、トランジスタ110のゲート・ソース間電圧VgsはVt
h+αとなり、トランジスタ110は導通状態となる。そして、トランジスタ110のゲ
ート電極と第1の電極との間に設けられた容量素子115にVth+αが保持される。な
お、第4のスイッチ114はオンとした場合について説明したが、オフとしても良い。
次に、図2(B)及び図3(B)に示すしきい値書き込み期間では、第3のスイッチ1
13をオフとする。そのため、トランジスタ110の第1の電極即ちソース電極の電位は
次第に上昇しV1-Vthとなったところ、つまりトランジスタ110のゲート・ソース
間電圧Vgsがしきい値電圧(Vth)となったところで、トランジスタ110は非導通
状態となる。よって、容量素子115に保持される電圧はVthとなる。
その後の図2(C)及び図3(C)に示すデータ書き込み期間においては、第2のスイ
ッチ112及び第4のスイッチ114をオフとした後、第1のスイッチ111をオンとし
、信号線117より輝度データに応じた電位(V1+Vdata)を入力する。なお、第
4のスイッチ114をオフにすることにより、トランジスタ110を非導通状態に保つこ
とができる。そのため、データ書き込み時の電源線124から供給される電流による、容
量素子115の第2の電極の電位の変動を抑制することができる。よって、このとき容量
素子115に保持される電圧Vcsは、容量素子115及び発光素子116の静電容量を
それぞれC1、C2とすると式(1)のように表すことができる。
Figure 0007042325000001
ただし、発光素子116は容量素子115に比べ膜厚が薄いうえ電極面積が大きいため
、C2>>C1となる。よって、C2/(C1+C2)≒1より容量素子115に保持さ
れる電圧Vcsは式(2)となる。なお、次の発光期間において発光素子116を非発光
としたい場合には、Vdata≦0の電位を入力する。
Figure 0007042325000002
次に、図2(D)及び図3(D)に示す発光期間では、第1のスイッチ111をオフと
し、第4のスイッチ114をオンとする。このとき、トランジスタ110のゲート・ソー
ス間電圧はVgs=Vth+Vdataとなり、トランジスタ110が導通状態になる。
よって、輝度データに応じた電流がトランジスタ110及び発光素子116に流れ、発光
素子116が発光する。
なお、発光素子に流れる電流Iは、トランジスタ110を飽和領域で動作させた場合、
式(3)で表される。
Figure 0007042325000003
また、トランジスタ110を線形領域で動作させた場合、発光素子に流れる電流Iは式
(4)で表される。
Figure 0007042325000004
ここで、Wはトランジスタ110のチャネル幅、Lはチャネル長、μは移動度、Cox
は蓄積容量を指す。
式(3)及び式(4)より、トランジスタ110の動作領域が飽和領域、線形領域のい
ずれの場合においても、発光素子116に流れる電流は、トランジスタ110のしきい値
電圧(Vth)に依存しない。よって、トランジスタ110のしきい値電圧のばらつきに
起因した電流値のばらつきを抑制し、輝度データに対応した電流値を発光素子116に供
給することができる。
以上のことから、トランジスタ110のしきい値電圧のばらつきに起因した輝度のばら
つきを抑制することができる。また、対向電極の電位を一定として動作させるため消費電
力を低くすることが可能である。
さらに、トランジスタ110を飽和領域で動作させた場合においては、発光素子116
の劣化による輝度のばらつきも抑制できる。発光素子116が劣化すると、発光素子11
6のVELは増大し、トランジスタ110の第1の電極、即ちソース電極の電位は上昇す
る。このとき、トランジスタ110のソース電極は容量素子115の第2の電極に、トラ
ンジスタ110のゲート電極は容量素子115の第1の電極に接続されており、なおかつ
ゲート電極側は浮遊状態となっている。そのため、ソース電位の上昇に伴い、同じ電位だ
けトランジスタ110のゲート電位も上昇する。よって、トランジスタ110のVgsは
変化しないため、たとえ発光素子が劣化してもトランジスタ110及び発光素子116に
流れる電流に影響しない。なお、式(3)においても発光素子に流れる電流Iはソース電
位やドレイン電位に依存しないことがわかる。
よって、トランジスタ110を飽和領域で動作させた場合においては、トランジスタ1
10のしきい値電圧のばらつき及び発光素子116の劣化に起因したトランジスタ110
に流れる電流のばらつきを抑制することができる。
なお、トランジスタ110を飽和領域で動作させた場合、チャネル長Lが短いほど、降
伏現象によりドレイン電圧を著しく増大させると電流が大量に流れやすい。
また、ドレイン電圧をピンチオフ電圧より増大させるとピンチオフ点がソース側に移動
し、実質チャネルとして機能する実効的なチャネル長は減少する。これにより、電流値が
増大する。この現象をチャネル長変調と呼ぶ。なお、ピンチオフ点とはチャネルが消滅し
ていきゲート下においてチャネルの厚さが0となる境界箇所であり、ピンチオフ電圧とは
ピンチオフ点がドレイン端となる時の電圧を指す。この現象も、チャネル長Lが短いほど
起こり易い。例えば、チャネル長変調による電圧-電流特性のモデル図を図4に示す。な
お、図4において、トランジスタのチャネル長Lは(a)>(b)>(c)である。
以上のことから、トランジスタ110を飽和領域で動作させる場合、ドレイン・ソース
間電圧Vdsに対する電流Iはより一定に近い方が好ましい。よって、トランジスタ11
0のチャネル長Lは長い方がより好ましい。たとえば、トランジスタのチャネル長Lはチ
ャネル幅Wより大きい方が好ましい。また、チャネル長Lは10μm以上50μm以下、
より望ましくは15μm以上40μm以下が好ましい。しかし、チャネル長L及びチャネ
ル幅Wはこれに限定されない。
また、初期化期間において発光素子116に逆方向のバイアス電圧を印加しているため
、発光素子における短絡箇所を絶縁化したり、発光素子の劣化を抑制することができる。
よって、発光素子の寿命を延ばすことができる。
なお、トランジスタのしきい値電圧のばらつきに起因する電流値のばらつきを抑制する
ことができるため、そのトランジスタによって制御された電流の供給先は特に限定されな
い。そのため、図1に示した発光素子116は、EL素子(有機EL素子、無機EL素子
又は有機物及び無機物を含むEL素子)、電子放出素子、液晶素子、電子インクなどを適
用することができる。
また、トランジスタ110は発光素子116に供給する電流値を制御する機能を有して
いれば良く、トランジスタの種類は特に限定されない。そのため、結晶性半導体膜を用い
た薄膜トランジスタ(TFT)、非晶質シリコンや多結晶シリコンに代表される非単結晶
半導体膜を用いた薄膜トランジスタ、半導体基板やSOI基板を用いて形成されるトラン
ジスタ、MOS型トランジスタ、接合型トランジスタ、バイポーラトランジスタ、有機半
導体やカーボンナノチューブを用いたトランジスタ、その他のトランジスタを適用するこ
とができる。
第1のスイッチ111は画素の階調に従った信号を容量素子に入力するタイミングを選
択し、トランジスタ110のゲート電極に供給する信号を制御するものであり、第2のス
イッチ112はトランジスタ110のゲート電極に所定の電位を与えるタイミングを選択
し、トランジスタ110のゲート電極に所定の電位を供給するか否かを制御するものであ
り、第3のスイッチ113は容量素子115に書き込まれた電位を初期化するための所定
の電位を与えるタイミングを選択したり、トランジスタ110の第1の電極の電位を低く
するものである。なお、第4のスイッチ114はトランジスタ110のゲート電極と容量
素子115とを接続するか否かを制御するものである。そのため、第1のスイッチ111
、第2のスイッチ112、第3のスイッチ113、第4のスイッチ114は、上記機能を
有していれば特に限定されない。たとえば、トランジスタやダイオードでもよいし、それ
らを組み合わせた論理回路でもよい。なお、第1乃至第3のスイッチは、上記のタイミン
グで信号もしくは電位を画素に与えることができれば特に必要はない。また、第4のスイ
ッチを設けなくてもよい場合については実施の形態2に示す。
次に、図5に第1のスイッチ111、第2のスイッチ112、第3のスイッチ113、
第4のスイッチ114にNチャネル型のトランジスタを適用した場合について示す。なお
、図1の構成と共通するところは共通の符号を用いてその説明を省略する。
第1のスイッチングトランジスタ511が第1のスイッチ111に相当し、第2のスイ
ッチングトランジスタ512が第2のスイッチ112に相当し、第3のスイッチングトラ
ンジスタ513が第3のスイッチ113に相当し、第4のスイッチングトランジスタ51
4が第4のスイッチ114に相当する。なお、トランジスタ110のチャネル長は、第1
のスイッチングトランジスタ511、第2のスイッチングトランジスタ512、第3のス
イッチングトランジスタ513及び第4のスイッチングトランジスタ514のいずれのト
ランジスタのチャネル長より長い方が好ましい。
第1のスイッチングトランジスタ511はゲート電極が第1の走査線118に接続され
、第1の電極が信号線117に接続され、第2の電極がノード131に接続されている。
また、第2のスイッチングトランジスタ512はゲート電極が第2の走査線119に接
続され、第1の電極が第1の電位供給線122に接続され、第2の電極がノード130に
接続されている。
第3のスイッチングトランジスタ513はゲート電極が第3の走査線120に接続され
、第1の電極がノード132に接続され、第2の電極が第2の電位供給線123に接続さ
れている。
また、第4のスイッチングトランジスタ514はゲート電極が第4の走査線121に接
続され、第1の電極がトランジスタ110のゲート電極に接続され、第2の電極がノード
130に接続されている。
各々のスイッチングトランジスタは、それぞれの走査線に入力される信号がHレベルの
ときにオンとなり、入力される信号がLレベルのときにオフとなる。
図5の画素構成においても、図1と同様の動作方法によりトランジスタ110のしきい
値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よって、輝度デ
ータに対応した電流を発光素子116に供給することができ、輝度のばらつきを抑制する
ことが可能となる。また、トランジスタ110を飽和領域で動作させた場合においては、
発光素子116の劣化に起因した輝度のばらつきも抑制することができる。
また、Nチャネル型のトランジスタのみで画素を構成することができるため、製造工程
の簡略化を図ることができる。また、画素を構成するトランジスタの半導体層にアモルフ
ァス半導体やセミアモルファス半導体(若しくは微結晶半導体ともいう)などの非晶質半
導体を用いることができる。例えば、アモルファス半導体としてアモルファスシリコン(
a-Si:H)が挙げられる。これら非晶質半導体を用いることにより、さらに製造工程
の簡略化が可能である。したがって、製造コストの削減や歩留まりの向上を図ることがで
きる。
なお、第1のスイッチングトランジスタ511、第2のスイッチングトランジスタ51
2、第3のスイッチングトランジスタ513及び第4のスイッチングトランジスタ514
は、単なるスイッチとして動作させるため、トランジスタの極性(導電型)は特に限定さ
れない。ただし、オフ電流が少ないトランジスタを用いることが望ましい。オフ電流が少
ないトランジスタとしては、LDD領域を設けているものやマルチゲート構造にしている
ものなどがある。また、Nチャネル型とPチャネル型の両方を用いて、CMOS型のスイ
ッチにしてもよい。
また、図1に示した第4のスイッチ114は、ノード130とノード131の間に接続
しても良い。このような構成を図6に示す。なお、図1における第4のスイッチ114は
、第4のスイッチ614に相当し、図1の構成と共通するところは共通の符号を用いてそ
の説明を省略する。
図6の画素構成においても、図1と同様の動作方法によりトランジスタ110のしきい
値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よって、輝度デ
ータに対応した電流を発光素子116に供給することができ、輝度のばらつきを抑制する
ことが可能となる。また、トランジスタ110を飽和領域で動作させた場合においては、
発光素子116の劣化に起因した輝度のばらつきも抑制することができる。
また、図1に示した第4のスイッチ114は、ノード132からトランジスタ110の
第2の電極と電源線124との接続箇所までの経路に設けても良い。
このような構成の一つを図7に示す。図7の構成において、図1における第4のスイッ
チ114は第4のスイッチ714に相当し、トランジスタ110の第2の電極と電源線1
24との間に接続されている。なお、図1の構成と共通するところは共通の符号を用いて
その説明を省略する。
第4のスイッチ714により、データ書き込み時においてトランジスタ110が導通状
態となった場合においても、第4のスイッチ714をオフにすることによりトランジスタ
110への電流を遮断することができる。よって、データ書き込み期間における容量素子
115の第2の電極の電位の変動を抑制することができる。
したがって、図7の画素構成においても、図1と同様の動作方法によりトランジスタ1
10のしきい値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よ
って、輝度データに対応した電流を発光素子116に供給することができ、輝度のばらつ
きを抑制することが可能となる。また、トランジスタ110を飽和領域で動作させた場合
においては、発光素子116の劣化に起因した輝度のばらつきも抑制することができる。
また、初期化期間において、第4のスイッチ714をオフさせた場合には消費電力の低減
が可能である。
また、他の構成の一つを図8に示す。図8の構成において、図1における第4のスイッ
チ114は第4のスイッチ814に相当し、トランジスタ110の第1の電極とノード1
32との間に接続されている。なお、図1の構成と共通するところは共通の符号を用いて
その説明を省略する。
第4のスイッチ814により、データ書き込み時においてトランジスタ110が導通状
態となった場合においても、第4のスイッチ814をオフにすることによりノード132
に流れる電流を遮断することができる。よって、データ書き込み期間における容量素子1
15の第2の電極の電位の変動を抑制することができる。
したがって、図8の画素構成においても、図1と同様の動作方法によりトランジスタ1
10のしきい値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よ
って、輝度データに対応した電流を発光素子116に供給することができ、輝度のばらつ
きを抑制することが可能となる。また、トランジスタ110を飽和領域で動作させた場合
においては、発光素子116の劣化に起因した輝度のばらつきも抑制することができる。
また、初期化期間において、第4のスイッチ814をオフさせた場合には消費電力の低減
が可能である。
なお、第4のスイッチ614、第4のスイッチ714及び第4のスイッチ814におい
ても、第1乃至第3のスイッチと同様、トランジスタやダイオードでもよいし、それらを
組み合わせた論理回路でもよい。
また、図7及び8で示したように第4のスイッチをノード132からトランジスタ11
0の第2の電極と電源線124との接続箇所までの経路に設けた場合、発光期間において
第4のスイッチ114をオフすることにより強制的に非発光状態を作ることも可能である
。このような動作によって、発光期間を自由に設定できる。また、黒表示を挿入すること
で、残像を見えにくくし、動画特性の向上を図ることも可能である。
続いて、上述した本発明の画素を有する表示装置について図9を用いて説明する。
表示装置は、信号線駆動回路911、走査線駆動回路912及び画素部913を有し、
画素部913には、信号線駆動回路911から列方向に伸張して配置された複数の信号線
S1~Sm、第1の電位供給線P1_1~Pm_1、電源線P1_3~Pm_3と、走査
線駆動回路912から行方向に伸張して配置された複数の第1の走査線G1_1~Gn_
1、第2の走査線G1_2~Gn_2、第3の走査線G1_3~Gn_3及び第4の走査
線G1_4~Gn_4と、信号線S1~Smに対応してマトリクスに配置された複数の画
素914とを有する。また、第1の走査線G1_1~Gn_1と平行に複数の第2の電位
供給線P1_2~Pn_2を有している。そして、各画素914は、信号線Sj(信号線
S1~Smのうちいずれか一)、第1の電位供給線Pj_1、電源線Pj_3、第1の走
査線Gi_1(走査線G1_1~Gn_1のうちいずれか一)、第2の走査線Gi_2、
第3の走査線Gi_3、第4の走査線Gi_4、第2の電位供給線Pi_2と接続されて
いる。
なお、信号線Sj、第1の電位供給線Pj_1、電源線Pj_3、第1の走査線Gi_
1、第2の走査線Gi_2、第3の走査線Gi_3、第4の走査線Gi_4、第2の電位
供給線Pi_2は、それぞれ図1の信号線117、第1の電位供給線122、電源線12
4、第1の走査線118、第2の走査線119、第3の走査線120、第4の走査線12
1、第2の電位供給線123に相当する。
走査線駆動回路912から出力される信号により、動作させる画素の行を選択すると共
に同行に属するそれぞれの画素に対し同時に図2に示した動作を行う。なお、図2のデー
タ書き込み期間においては、選択された行の画素に信号線駆動回路911から出力された
ビデオ信号を書き込む。このとき、それぞれの画素に輝度データに応じた電位が各信号線
S1~Smに入力される。
図10に示すように、例えばi行目のデータ書き込み期間を終えるとi+1行目に属す
る画素へ信号の書き込みを行う。なお、図10には、各行におけるデータ書き込み期間を
表すためにこれを忠実に表すことができる図2の第1のスイッチ111の動作のみを抜き
出して記載している。そして、i行目においてデータ書き込み期間を終えた画素は、発光
期間に移り、その画素へ書き込まれた信号にしたがって発光する。
よって、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開始
時期を設定することができる。また、各画素は自身のアドレス期間を除き発光することが
可能であるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を非
常に大きくでき、おおむね100%にすることも可能となる。よって、輝度のばらつきが
少なくデューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、トランジスタのし
きい値電圧をより正確に容量素子に書き込むことができる。よって、表示装置としての信
頼性が向上させることができる。
なお、図9に示した表示装置の構成は一例であって本発明はこれに限定されない。例え
ば、第1の電位供給線P1_1~Pm_1は信号線S1~Smと平行に配置されている必
要はなく、第1の走査線G1_1~Gn_1に平行に配置されていても良い。
ところで、表示装置の階調を表現する駆動方式には、アナログ階調方式とデジタル階調
方式がある。アナログ階調方式には、発光素子の発光強度をアナログ制御する方式と発光
素子の発光時間をアナログ制御する方式がある。アナログ階調方式においては発光素子の
発光強度をアナログ制御する方式がよく用いられている。一方、デジタル階調方式はデジ
タル制御で発光素子をオンオフさせ、階調を表現している。デジタル階調方式の場合、デ
ジタル信号で処理できるためノイズに強いというメリットがあるが、発光・非発光の2状
態しかないため、このままでは2階調しか表現できない。そこで、別の手法を組み合わせ
て、多階調化を図ることが行われている。多階調化のための手法としては、画素の発光面
積に重みをつけてその選択により階調表示を行う面積階調方式と、発光時間に重みをつけ
てその選択により階調表示を行う時間階調方式とがある。
このデジタル階調方式と時間階調方式とを組み合わせた場合、図49に示すように、1
フレーム期間を複数のサブフレーム期間(SFn)に分割する。各サブフレーム期間は、
初期化期間、しきい値書き込み期間及びデータ書き込み期間を有するアドレス期間(Ta
)と、発光期間(Ts)とを有する。なお、サブフレーム期間は表示ビット数nに応じた
数を1フレーム期間に設ける。また、各サブフレーム期間における発光期間の長さの比を
(n-1):2(n-2):・・・:2:1とし、各発光期間で発光素子の発光、もし
くは非発光を選択し、発光素子が発光している1フレーム期間中の合計時間の差を利用し
て階調表現を行う。1フレーム期間において、発光している合計時間が長ければ輝度が高
く、短ければ輝度が低くなる。なお、図49においては4ビット階調の例を示しており、
1フレーム期間は4つのサブフレーム期間に分割され、発光期間の組み合わせによって、
=16階調を表現できる。なお、発光期間の長さの比は、特に2のべき乗の比としな
くても、階調表現は可能である。また、あるサブフレーム期間をさらに分割していても良
い。
なお、上記のように時間階調方式を用いて多階調化を図る場合、下位ビットの発光期間
の長さは短いため、発光期間の終了後直ちに次のサブフレーム期間のデータ書き込み動作
を開始しようとすると、前のサブフレーム期間のデータ書き込み動作と重複してしまい、
正常な動作ができなくなる。そのため、図7及び図8で示したように第4のスイッチをノ
ード132からトランジスタ110の第2の電極と電源線124との接続箇所までの間に
設け、発光期間において第4のスイッチをオフし強制的に非発光状態を作ることで、全行
に要するデータ書き込み期間より短い発光も表現することができる。よって、アナログ階
調において特に有効であることはもちろん、上記のようなデジタル階調方式と時間階調方
式とを組み合わせた方式においても有効である。
なお、しきい値電圧のばらつきには、画素間における各トランジスタのしきい値電圧の
違いのほか、1つのトランジスタに注目した場合において経時的なしきい値電圧の変化も
含むものとする。さらに、各トランジスタのしきい値電圧の違いは、トランジスタの作製
時におけるトランジスタ特性の違いによるものも含まれるものとする。なお、ここでいう
トランジスタは発光素子等の負荷に電流を供給する機能を有するトランジスタを指す。
(実施の形態2)
本実施形態では、実施の形態1とは異なる構成の画素を図11に示す。なお、実施の形
態1と同様のものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有する
部分の詳細な説明は省略する。
図11に示す画素は、トランジスタ110、第1のスイッチ111、第2のスイッチ1
12、第3のスイッチ113、容量素子115、発光素子116を有する。なお、画素は
、信号線117、第1の走査線118、第2の走査線119、第3の走査線120、第1
の電位供給線122、第2の電位供給線123及び電源線124に接続されている。
トランジスタ110の第1の電極(ソース電極及びドレイン電極の一方)は、発光素子
116の画素電極に接続され、第2の電極(ソース電極及びドレイン電極の他方)は電源
線124に接続され、ゲート電極は第2のスイッチ112を介して第1の電位供給線12
2と接続されている。また、トランジスタ110のゲート電極は、第1のスイッチ111
を介して信号線117とも接続されており、第1の電極は第3のスイッチ113を介して
第2の電位供給線123とも接続されている。
さらに、トランジスタ110のゲート電極と第1の電極との間に容量素子115が接続
されている。つまり、容量素子115の第1の電極がトランジスタ110のゲート電極に
、容量素子115の第2の電極がトランジスタ110の第1の電極に接続されている。容
量素子115は、配線、半導体層や電極によって絶縁膜を挟むことで形成しても良いし、
トランジスタ110のゲート容量を用いて省略することもできる。
つまり、図11に示す画素は、図1に示す画素が有する第4のスイッチ114が設けら
れていない構成である。図11に示す画素においても、図2のタイミングチャートに従い
、動作させる。
図1の画素とは異なり、図2(C)のデータ書き込み期間において、信号線117より
輝度データに応じた電位(V1+Vdata)を入力する際、トランジスタ110が導通
状態となり、容量素子115の第2の電極の電位が上昇してしまう。よって、容量素子1
15に保持される電圧VcsはVth+Vdataより小さくなってしまう。このような
場合には、容量素子115の第2の電極の電位の変動を加味した電位(V1+V´dat
a)を信号線117より入力すれば良い。
ただし、容量素子115と発光素子116との静電容量の違いによっては、必ずしも信
号線より入力する電位をV1+V´datatする必要はなく、容量素子115の第2の
電極の電位の変動が容量素子115に保持されるべき電圧にさほど影響を及ぼさない程度
であれば、実施の形態1と同様、信号線より入力する電位をV1+Vdataとしても良
い。
実施の形態1に示したように、第1のスイッチ111は画素の階調に従った信号を容量
素子に入力するタイミングを選択し、トランジスタ110のゲート電極に供給する信号を
制御するものであり、第2のスイッチ112はトランジスタ110のゲート電極に所定の
電位を与えるタイミングを選択し、トランジスタ110のゲート電極に所定の電位を供給
するか否かを制御するものであり、第3のスイッチ113は容量素子115に書き込まれ
た電位を初期化するための所定の電位を与えるタイミングを選択したり、トランジスタ1
10の第1の電極の電位を低くするものである。そのため、第1のスイッチ111、第2
のスイッチ112、第3のスイッチ113は、上記機能を有していれば特に限定されない
。たとえば、トランジスタやダイオードでもよいし、それらを組み合わせた論理回路でも
よい。なお、第1乃至第3のスイッチは、上記のタイミングで信号もしくは電位を画素に
与えることができれば特に必要はない。例えば、画素の階調に従った信号をトランジスタ
110のゲート電極に入力することができる場合には、図42に示すように第1のスイッ
チ111を設けなくても良い。図42に示す画素は、トランジスタ110、第2のスイッ
チ112、第3のスイッチ113、画素電極4240を有する。そして、トランジスタ1
10の第1の電極(ソース電極及びドレイン電極の一方)は画素電極4240と第3のス
イッチ113とに接続され、ゲート電極は第2のスイッチ112を介して第1の電位供給
線122に接続されている。なお、トランジスタ110のゲート容量4215を保持容量
として利用しているため、図11における容量素子115を特に設ける必要なない。この
ような画素においても、図11と同様に各スイッチを動作させ、それぞれの電極に所望の
電位を供給することで、トランジスタ110のしきい値電圧のばらつきに起因した電流値
のばらつきを抑制することができる。よって、画素電極4240に所望の電流を供給する
ことができる。
また、第1の電位供給線122は、第1の走査線118等と平行に設けられていても良
い。このような場合の図11の上面図の一形態を図43に示す。なお、図43において、
各スイッチは、スイッチングトランジスタとして記載した。図11における第1のスイッ
チ111、第2のスイッチ112、第3のスイッチ113は、それぞれ第1のスイッチン
グトランジスタ4301、第2のスイッチングトランジスタ4302、第3のスイッチン
グトランジスタ4303に相当とする。
導電層4310は、第1の走査線118と第1のスイッチングトランジスタ4301の
ゲート電極として機能する部分を含み、導電層4311は信号線117と第1のスイッチ
ングトランジスタ4301の第1の電極として機能する部分とを含む。また、導電層43
12は第1のスイッチングトランジスタ4301の第2の電極として機能する部分と、容
量素子115の第1の電極として機能する部分と、第2のスイッチングトランジスタ43
02の第1の電極として機能する部分とを含む。導電層4313は第2のスイッチングト
ランジスタ4302のゲート電極として機能する部分を含み、配線4314を介して第2
の走査線119と接続されている。導電層4315は、第1の電位供給線122と第2の
スイッチングトランジスタ4302の第2の電極として機能する部分とを含む。導電層4
316はトランジスタ110のゲート電極として機能する部分を含み、配線4317を介
して導電層4312と接続されている。導電層4318は電源線124とトランジスタ1
10の第2の電極として機能する部分とを含む。導電層4319は、トランジスタ110
の第1の電極として機能する部分を含み、発光素子の画素電極4344と接続されている
。また、導電層4320は第3のスイッチングトランジスタ4303の第1の電極として
機能する部分を含み、画素電極4344と接続されている。導電層4321は、第3のス
イッチングトランジスタ4303の第2の電極として機能する部分を含み、第2の電位供
給線123と接続されている。また、導電層4322は、第3の走査線120と第3のス
イッチングトランジスタ4303のゲート電極として機能する部分を含む。
なお、各々の導電層のうち第1のスイッチングトランジスタ4301のゲート電極、第
1の電極及び第2の電極として機能する部分は半導体層4333と重なって形成されてい
る部分であり、第2のスイッチングトランジスタ4302のゲート電極、第1の電極及び
第2の電極として機能する部分は半導体層4334と重なって形成されている部分であり
、第3のスイッチングトランジスタ4303のゲート電極、第1の電極及び第2の電極と
して機能する部分は半導体層4335と重なって形成されている部分である。また、トラ
ンジスタ110のゲート電極、第1の電極及び第2の電極として機能する部分は半導体層
4336と重なって形成されている導電層部分である。容量素子115は、導電層431
2と画素電極4344が重なっている部分に形成されている。
導電層4310、導電層4313、導電層4316、導電層4322、第2の走査線1
19及び第2の電位供給線123は、同一材料で同じ層で作製することができる。また、
半導体層4333、半導体層4334、半導体層4335及び半導体層4336や、導電
層4311、導電層4312、導電層4315、導電層4318、導電層4319、導電
層4320及び導電層4321はそれぞれ同一材料で同じ層で作製することができる。ま
た、画素電極4344と同一材料で同じ層に、配線4314、配線4317、配線432
3及び配線4324を作製することができる。なお、第1の電位供給線122は、配線4
324を用いて隣の画素の第一の電位供給線と接続されている。
次に、第1の電位供給線122が図43とは異なる層で作製された画素の上面図を図4
4に示す。なお、図44において、図43と同様のものに関しては共通の符号を用いて示
す。
第1の電位供給線4422を第2の走査線119等と同一材料で同じ層で作製している
。また、第2のスイッチングトランジスタ4302の第2の電極として機能する部分44
01は、導電層4312等と同一材料で同じ層に作製し、画素電極4344と同じ層かつ
同一材料で作製した配線4402を介して第1の電位供給線4422と接続している。こ
のように、画素を示す上面図は図43及び44のものに限られない。
また、図9の表示装置に本実施形態で示した画素を適用することができる。実施の形態
1と同様、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開始
時期を設定することができる。また、各画素は自身のアドレス期間を除き発光することが
可能であるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を非
常に大きくでき、おおむね100%にすることも可能となる。よって、輝度のばらつきが
少なくデューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、トランジスタのし
きい値電圧をより正確に容量素子に書き込むことができる。よって、表示装置としての信
頼性が向上させることができる。
本実施形態は、上述した図1以外に他の実施の形態に示した画素構成とも自由に組み合
わせることができる。つまり、他の実施形態に示した画素においても第4のスイッチを省
略することができる。
(実施の形態3)
本実施形態では、実施の形態1とは異なる構成の画素を図16に示す。なお、図1と同
様のものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有する部分の詳
細な説明は省略する。
図16(A)に示す画素は、トランジスタ110、第1のスイッチ111、第2のスイ
ッチ112、第4のスイッチ114、容量素子115、発光素子116及び整流素子16
13を有する。なお、画素は、信号線117、第1の走査線118、第2の走査線119
、第4の走査線121、第1の電位供給線122、第3の走査線1620及び電源線12
4に接続されている。
図16(A)に示した画素は、図1における第3のスイッチ113に整流素子1613
を用いた構成となっており、容量素子115の第2の電極、トランジスタ110の第1の
電極及び発光素子116の画素電極が、整流素子1613を介して第3の走査線1620
に接続されている。つまり、整流素子1613はトランジスタ110の第1の電極から第
3の走査線1620に電流が流れるように接続されている。もちろん、実施の形態1に示
したように第1のスイッチ111、第2のスイッチ112及び第4のスイッチ114につ
いては、トランジスタ等を用いてもよい。また、整流素子1613には、図16(B)に
示すショットキー・バリア型1651、PIN型1652、PN型1653のダイオード
の他、ダイオード接続されているトランジスタ1654、1655等を用いることができ
る。ただし、トランジスタ1654及びトランジスタ1655は、電流を流す方向によっ
てトランジスタの極性を適宜選択する必要がある。
整流素子1613は、第3の走査線1620にHレベルの信号が入力されたときには電
流が流れず、Lレベルの信号が入力されたときには整流素子1613に電流が流れる。よ
って、図16(A)の画素を図1と同様に動作させる際には、初期化期間において第3の
走査線1620にLレベルの信号を入力し、それ以外の期間においてはHレベルの信号を
入力する。ただし、Lレベルの信号は整流素子1613にただ電流が流れるだけではなく
容量素子115の第2の電極の電位をV1-Vth-α(α:任意の正の数)にまで下げ
る必要があるため、V1-Vth-α-β(α:任意の正の数)の電位であることとする
。なお、βは整流素子1613の順方向におけるしきい値電圧を指す。
上記事項を考慮し、図16の画素構成においても図1と同様に動作させることによりト
ランジスタ110のしきい値電圧のばらつきに起因した電流値のばらつきを抑制すること
ができる。よって、輝度データに対応した電流を発光素子116に供給することができ、
輝度のばらつきを抑制することが可能となる。また、トランジスタ110を飽和領域で動
作させた場合においては、発光素子116の劣化に起因した輝度のばらつきも抑制するこ
とができる。さらに、整流素子1613を用いることで、配線数を減らすことが可能とな
り、開口率を向上させることができる。
さらに、本実施形態で示した画素を図9の表示装置に適用することができる。実施の形
態1と同様、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開
始時期を設定することができる。また、各画素は自身のアドレス期間を除き発光すること
が可能であるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を
非常に大きくでき、おおむね100%にすることもできる。よって、輝度のばらつきが少
なくデューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
また、本実施形態は、上述した図1以外にその他の実施の形態に示した画素構成とも自
由に組み合わせることができる。例えば、第4のスイッチ114がノード130とノード
131との間やトランジスタ110の第1の電極とノード132との間に接続されている
場合や、トランジスタ110の第2の電極が第4のスイッチ114を介して電源線124
と接続されている場合である。また、実施の形態2に示したように第4のスイッチを設け
ない画素であっても良い。つまり、整流素子1613は、他の実施形態に示した画素にも
適用することが可能である。
(実施の形態4)
本実施形態では、実施の形態1とは異なる構成の画素を図12乃至15に示す。なお、
実施の形態1と同様のものに関しては共通の符号を用いて示し、同一部分又は同様な機能
を有する部分の詳細な説明は省略する。
図12に示す画素1200はトランジスタ110、第1のスイッチ111、第2のスイ
ッチ112、第3のスイッチ113、第4のスイッチ114、容量素子115、発光素子
116を有する。なお、画素は、信号線117、第1の走査線1218、第2の走査線1
19、第3の走査線120、第4の走査線121、第1の電位供給線122、電源線12
4及び次行の第1の走査線1218に接続されている。
実施の形態1に示した図1の画素ではトランジスタ110の第1の電極は第3のスイッ
チ113を介して第2の電位供給線123に接続していたのに対し、図12では次行の第
1の走査線1218に接続することができる。これは、第2の電位供給線123に限らず
、初期化期間においてトランジスタ110の第1の電極に所定の電位を供給できれば良い
からである。そのため、初期化期間において所定の電位をトランジスタ110の第1の電
極に供給できれば供給する配線は絶えず一定の電位である必要はない。よって、第2の電
位供給線のかわりに次行の第1の走査線1218を用いることができる。このように、次
行と配線を共有することで配線数を減らすことが可能となり、開口率を向上させることが
できる。
なお、図12に示した画素構成においても、実施の形態1と同様の動作をさせることに
より、トランジスタ110のしきい値電圧のばらつきに起因した電流値のばらつきを抑制
することができる。よって、輝度データに対応した電流を発光素子116に供給すること
ができ、輝度のばらつきを抑制することが可能となる。また、対向電極の電位を一定とし
て動作させるため消費電力を低くすることが可能である。なお、トランジスタ110の動
作領域は特に限定されないが、飽和領域の場合の方が効果は顕著にあらわれる。さらに、
トランジスタ110を飽和領域で動作させた場合には、発光素子116の劣化に起因した
トランジスタ110に流れる電流のばらつきを抑制することができる。
ただし、第1の走査線1218において第1のスイッチ111をオフさせる信号はV1
-Vth-α(α:任意の正の数)の電位となる。そのため、V1-Vth-α(α:任
意の正の数)の電位でオフとなる第1のスイッチ111を使用する必要がある。また、画
素1200が属する行の初期化期間は配線を共有した行のデータ書き込み期間と重ならな
いように動作させる必要がある。
なお、第3のスイッチ113にNチャネル型トランジスタを用いた場合、第3の走査線
120において第3のスイッチ113をオフさせる電位は、第1の走査線1218におい
て第1のスイッチ111をオフさせる信号であるV1-Vth-αの電位より下げてもよ
く、この場合トランジスタがオフとなる際のゲート・ソース間電圧を負の値とすることが
可能となる。よって、第3のスイッチ113がオフした際の電流漏れを少なくすることが
できる。
また、図13の画素1300に示すように図1の第2の電位供給線123を次行の第2
の走査線1319と共有しても良い。画素1300においても、実施の形態1と同様の動
作をさせることができる。なお、第2の走査線1319にV1-Vth-α(α:任意の
正の数)の電位が入力された際にオフとなる、第2のスイッチ112を使用することが好
ましい。この場合、画素1300が属する行の初期化期間は配線を共有した行のしきい値
書き込み期間と重ならないように動作させる必要がある。
なお、第3のスイッチ113にNチャネル型トランジスタを用いた場合、第3の走査線
120において第3のスイッチ113をオフさせる信号は、第2の走査線1319におい
て第2のスイッチ112をオフさせる信号であるV1-Vth-αの電位より下げてもよ
く、この場合第3のスイッチ113がオフした際の電流漏れを少なくすることができる。
また、図14の画素1400に示すように図1の第2の電位供給線123を前行の第3
の走査線1420と共有しても良い。画素1400においても、実施の形態1と同様の動
作をさせることができる。ただし、第3の走査線1420において第3のスイッチ113
をオフさせる信号はV1-Vth-α(α:任意の正の数)の電位となる。そのため、V
1-Vth-α(α:任意の正の数)の電位でオフとなる第3のスイッチ113を使用す
る必要がある。また、画素1400が属する行の初期化期間は配線を共有した行の初期化
期間と重ならないように動作させる必要があるが、初期化期間がデータ書き込み期間より
短く設定されている場合には特に問題はない。
また、図12乃至14の画素において実施の形態2に示したように動作させた場合には
第4のスイッチ114は特に設けなくても良い。
また、図15の画素1500に示すように図1の第2の電位供給線123を次行の第4
の走査線1521と共有しても良い。画素1500においても、実施の形態1と同様の動
作をさせることができる。なお、第4の走査線1521においてHレベルの信号が入力さ
れた場合にオフとなり、V1-Vth-α(α:任意の正の数)であるLレベルの信号が
入力された場合にオンとなる、第4のスイッチ114を用いることが好ましい。この場合
、画素1500が属する行の初期化期間は配線を共有した行のデータ書き込み期間と重な
らないように動作させる必要がある。また、初期化期間において第4のスイッチ114を
オフとさせる場合には、配線を共有した行の初期化期間と重ならないように動作させる必
要がある。
なお、本実施形態では図1の第2の電位供給線123が次行もしくは前行の走査線と共
有する場合について示したが、初期化期間にV1-Vth-α(α:任意の正の数)の電
位を供給することが可能な配線であればそれ以外でも良い。
さらに、本実施形態で示した画素を図9の表示装置に適用することができる。なお、表
示装置において、図12乃至図15に記載した画素ごとの動作の制約及び各行におけるデ
ータ書き込み期間が重複しない範囲内で、各行自由に初期化開始時期を設定することがで
きる。また、各画素は自身のアドレス期間を除き発光することが可能であるため、1フレ
ーム期間における発光期間の割合(即ち、デューティー比)を非常に大きくでき、おおむ
ね100%にすることも可能となる。よって、輝度のばらつきが少なくデューティー比が
高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
なお、第4のスイッチ114は、ノード130とトランジスタ110のゲート電極との
間に接続されたものに限らず、ノード130とノード131との間やトランジスタ110
の第1の電極とノード132との間に接続されていてもよい。また、トランジスタ110
の第2の電極が第4のスイッチ114を介して電源線124と接続されていてもよい。
上記に限らず、本実施の形態は、他の実施形態に示した画素構成とも自由に組み合わせ
ることができる。
(実施の形態5)
本実施形態では、実施の形態1とは異なる構成の画素について図29に示す。なお、実
施の形態1と同様のものに関しては共通の符号を用いて示し、同一部分又は同様な機能を
有する部分の詳細な説明は省略する。
図29に示す画素は、、トランジスタ2910、第1のスイッチ111、第2のスイッ
チ112、第3のスイッチ113、第4のスイッチ114、容量素子115、発光素子1
16を有する。なお、画素は、信号線117、第1の走査線118、第2の走査線119
、第3の走査線120、第4の走査線121、第1の電位供給線122、第2の電位供給
線123及び電源線124に接続されている。
本実施形態におけるトランジスタ2910は、トランジスタを2つ直列に接続したマル
チゲート型トランジスタであり、実施の形態1のトランジスタ110と同じ位置に設けら
れている。ただし、直列に接続されるトランジスタの数は特に限定されない。
図1の画素と同様に図29に示した画素を動作させることにより、トランジスタ291
0のしきい値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よっ
て、輝度データに対応した電流を発光素子116に供給することができ、輝度のばらつき
を抑制することが可能となる。また、対向電極の電位を一定として動作させるため消費電
力を低くすることが可能である。なお、トランジスタ2910の動作領域は特に限定され
ないが、飽和領域の場合の方が効果は顕著にあらわれる。
さらに、トランジスタ2910を飽和領域で動作させた場合には、発光素子116の劣
化に起因したトランジスタ2910に流れる電流のばらつきを抑制することができる。
本実施形態におけるトランジスタ2910のチャネル長Lは、直列に接続された2つの
トランジスタのチャネル幅が等しい場合、各トランジスタのチャネル長の合計として作用
する。よって、飽和領域においてドレイン・ソース間電圧Vdsにかかわらず、より一定
に近い電流値を得られやすい。特に、トランジスタ2910は長いチャネル長Lを有する
トランジスタの作製が困難な場合に有効である。なお、2つのトランジスタの接続部は抵
抗として機能する。
なお、トランジスタ2910は発光素子116に供給する電流値を制御する機能を有し
ていれば良く、トランジスタの種類は特に限定されない。そのため、結晶性半導体膜を用
いた薄膜トランジスタ(TFT)、非晶質シリコンや多結晶シリコンに代表される非単結
晶半導体膜を用いた薄膜トランジスタ、半導体基板やSOI基板を用いて形成されるトラ
ンジスタ、MOS型トランジスタ、接合型トランジスタ、バイポーラトランジスタ、有機
半導体やカーボンナノチューブを用いたトランジスタ、その他のトランジスタを適用する
ことができる。
また、図29に示した画素は、図1に示した画素と同様、第1のスイッチ111、第2
のスイッチ112、第3のスイッチ113、第4のスイッチ114はトランジスタ等を用
いることができる。
なお、第4のスイッチ114は、ノード130とトランジスタ110のゲート電極との
間に接続されたものに限らず、ノード130とノード131との間やトランジスタ110
の第1の電極とノード132との間に接続されていてもよい。また、トランジスタ110
の第2の電極が第4のスイッチ114を介して電源線124と接続されていてもよい。
また、実施の形態2に示したように動作させた場合には第4のスイッチ114は特に設
けなくても良い。
さらに、図9の表示装置に本実施形態で示した画素を適用することができる。実施の形
態1と同様、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開
始時期を設定することができる。また、各画素は自身のアドレス期間を除き発光すること
が可能であるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を
非常に大きくでき、おおむね100%にすることも可能となる。よって、輝度のばらつき
が少なくデューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
なお、トランジスタ2910は直列に接続されたトランジスタに限らず、図30のトラ
ンジスタ3010に示すような並列にトランジスタが接続された構成であっても良い。ト
ランジスタ3010により、より大きな電流を発光素子116に供給することができる。
また、並列に接続した2つのトランジスタによってトランジスタの特性が平均化されるた
め、トランジスタ3010を構成するトランジスタ本来の特性ばらつきをより小さくする
ことができる。よって、ばらつきが小さいとトランジスタのしきい値電圧のばらつきに起
因する電流値のばらつきをより抑制しやすくすることができる。
上記に限らず、本実施の形態は、他の実施形態に示した画素構成とも自由に組み合わせ
ることができる。つまり、トランジスタ2910もしくはトランジスタ3010は、他の
実施の形態に示した画素構成にも適用することが可能である。
(実施の形態6)
本実施形態では、本発明の画素において、発光素子に供給する電流値を制御するトラン
ジスタを期間毎に切り替えることにより、トランジスタの経時的な劣化を平均化する画素
構成について図31を用いて説明する。
図31に示す画素は、第1のトランジスタ3101、第2のトランジスタ3102、第
1のスイッチ3111、第2のスイッチ3112、第3のスイッチ3113、第4のスイ
ッチ3114、第5のスイッチ3103、第6のスイッチ3104、容量素子3115、
発光素子3116を有する。なお、画素は、信号線3117、第1の走査線3118、第
2の走査線3119、第3の走査線3120、第4の走査線3121、第1の電位供給線
3122、第2の電位供給線3123及び電源線3124に接続されている。さらに図3
1には図示していないが、画素は、第5のスイッチ3103及び第6のスイッチ3104
のオン、オフを制御する、第5及び第6の走査線にも接続されている。本実施形態におい
て、第1のトランジスタ3101及び第2のトランジスタ3102はNチャネル型トラン
ジスタとし、それぞれのトランジスタはゲート・ソース間電圧(Vgs)がしきい値電圧
を上回ったとき、導通状態になるものとする。また、発光素子3116の画素電極は陽極
、対向電極3125は陰極とする。なお、トランジスタのゲート・ソース間電圧はVgs
、容量素子に蓄積された電圧はVcsと記す。また、第1のトランジスタ3101のしき
い値電圧をVth1、第2のトランジスタ3102のしきい値電圧をVth2と記す。電
源線3124、第1の電位供給線3122、第2の電位供給線3123及び信号線311
7を、それぞれ第1の配線、第2の配線、第3の配線、第4の配線とも呼ぶ。
第1のトランジスタ3101の第1の電極(ソース電極及びドレイン電極の一方)は、
第5のスイッチ3103を介して発光素子3116の画素電極に接続され、第2の電極(
ソース電極及びドレイン電極の他方)は電源線3124に接続され、ゲート電極は第4の
スイッチ3114及び第2のスイッチ3112を介して第1の電位供給線3122と接続
されている。なお、第4のスイッチ3114は、第1のトランジスタ3101のゲート電
極と第2のスイッチ3112の間に接続されている。また、第4のスイッチ3114と第
2のスイッチ3112との接続箇所をノード3130とすると、ノード3130は第1の
スイッチ3111を介して信号線3117と接続されている。また、第1のトランジスタ
3101の第1の電極は第5のスイッチ3103及び第3のスイッチ3113を介して第
2の電位供給線3123とも接続されている。
第2のトランジスタ3102の第1の電極(ソース電極及びドレイン電極の一方)は、
第6のスイッチ3104を介して発光素子3116の画素電極に接続され、第2の電極(
ソース電極及びドレイン電極の他方)は電源線3124に接続され、ゲート電極は第4の
スイッチ3114を介してノード3130と接続されている。また、第2のトランジスタ
3102の第1の電極は第6のスイッチ3104及び第3のスイッチ3113を介して第
2の電位供給線3123とも接続されている。なお、第1のトランジスタ3101のゲー
ト電極と第2のトランジスタ3102のゲート電極とは接続されている。また、第1のト
ランジスタ3101の第1の電極と第2のトランジスタ3102の第1の電極とは、第5
のスイッチ3103及び第6のスイッチ3104を介して接続されており、第5のスイッ
チ3103と第6のスイッチ3104との接続箇所をノード3133とする。
さらに、ノード3133とノード3130との間に容量素子3115が接続されている
。つまり、容量素子3115の第1の電極は第4のスイッチ3114を介し接続された第
1のトランジスタ3101と第2のトランジスタ3102のゲート電極に、容量素子31
15の第2の電極は第5のスイッチ3103を介して第1のトランジスタ3101の第1
の電極及び第6のスイッチ3104を介して第2のトランジスタ3102の第1の電極に
接続されている。容量素子3115は、配線、半導体層や電極によって絶縁膜を挟むこと
で形成しても良いし、場合によっては接続された第1のトランジスタ3101と第2のト
ランジスタ3102のゲート容量を用いて省略することもできる。なお、容量素子311
5の第1の電極と、第1のスイッチ3111とノード3130とが接続された配線との接
続箇所をノード3131とし、ノード3133と容量素子3115の第2の電極とが接続
された配線と発光素子3116の画素電極との接続箇所をノード3132とする。
第1の走査線3118、第2の走査線3119、第3の走査線3120、第4の走査線
3121に信号を入力することにより、それぞれ第1のスイッチ3111、第2のスイッ
チ3112、第3のスイッチ3113、第4のスイッチ3114のオンオフが制御される
。図31においては、第5のスイッチ3103及び第6のスイッチ3104のオンオフを
制御する走査線は省略している。
信号線3117には、ビデオ信号に相当する画素の階調に従った信号、即ち輝度データ
に応じた電位が入力される。
次に、図31で示した画素の動作について図32のタイミングチャートを用いて説明す
る。なお、図32において1画面分の画像を表示する期間に相当する1フレーム期間は、
初期化期間、しきい値書き込み期間、データ書き込み期間及び発光期間に分割される。
なお、発光素子3116の対向電極3125及び第1の電位供給線3122にはV1の
電位が、第2の電位供給線3123にはV1-Vth-α(α:任意の正の数)の電位が
入力される。Vthは、Vth1もしくはVth2の大きい方の値とする。また、電源線
3124には、V2の電位が入力される。ここでは動作を説明するために、発光素子31
16の対向電極3125の電位は、第1の電位供給線3122の電位と同じであるとした
が、発光素子3116が発光するために少なくとも必要とする電位差をVELとすると、
対向電極3125の電位はV1-Vth-α―VELの電位より高い値であれば良い。ま
た、電源線3124の電位V2は、対向電極3125の電位に発光素子116が発光する
ために少なくとも必要とする電位差(VEL)を加算した値より大きい値であれば良いが
、説明上ここでは対向電極3125の電位をV1としたため、V2はV1+VELより大
きい値であれば良い。
まず、図32(A)に示すように初期化期間では、第1のスイッチ3111及び第6の
スイッチ3104をオフとし、第2のスイッチ3112、第3のスイッチ3113、第4
のスイッチ3114及び第5のスイッチ3103をオンとする。このとき、第1のトラン
ジスタ3101の第1の電極はソース電極となり、その電位は第2の電位供給線3123
と等しくなるためV1-Vth-αとなる。一方、ゲート電極の電位はV1となる。よっ
て、第1のトランジスタ3101のゲート・ソース間電圧VgsはVth+αとなり第1
のトランジスタ3101は導通状態となる。そして、第1のトランジスタ3101のゲー
ト電極と第1の電極との間に設けられた容量素子3115にVth+αが保持される。な
お、第4のスイッチ3114をオンとした場合について説明したが、オフとしても良い。
次に、図32(B)に示すしきい値書き込み期間では、第3のスイッチ3113をオフ
とする。そのため、第1のトランジスタ3101の第1の電極即ちソース電極の電位は次
第に上昇しV1-Vth1となったところ、つまり第1のトランジスタ3101のゲート
・ソース間電圧Vgsがしきい値電圧(Vth1)となったところで、第1のトランジス
タ3101は非導通状態となる。よって、容量素子3115に保持される電圧はVth1
となる。
その後の図32(C)に示すデータ書き込み期間においては、第2のスイッチ3112
及び第4のスイッチ3114をオフとした後、第1のスイッチ3111をオンとし、信号
線3117より輝度データに応じた電位(V1+Vdata)を入力する。なお、第4の
スイッチ3114をオフにすることにより、第1のトランジスタ3101を非導通状態に
保つことができる。そのため、データ書き込み時の電源線3124から供給される電流に
よる容量素子3115の第2の電極の電位の変動を抑制することができる。よって、この
とき容量素子3115に保持される電圧Vcsは、Vth1+Vdataとなる。なお、
次の発光期間において発光素子3116を非発光としたい場合には、Vdata≦0の電
位を入力する。
次に、図32(D)に示す発光期間では、第1のスイッチ3111をオフとし、第4の
スイッチ3114をオンとする。このとき、第1のトランジスタ3101のゲート・ソー
ス間電圧はVgs=Vth1+Vdataとなり、第1のトランジスタ3101が導通状
態になる。よって、輝度データに応じた電流が第1のトランジスタ3101及び発光素子
3116に流れ、発光素子116が発光する。
このような動作により、発光素子3116に流れる電流は、第1のトランジスタ310
1の動作領域が飽和領域、線形領域のいずれの場合においても、第1のトランジスタ31
01のしきい値電圧(Vth1)に依存しない。
さらに、図32(E)に示す次の1フレーム期間における初期化期間では、第5のスイ
ッチ3103をオフとし、第2のスイッチ3112、第3のスイッチ3113、第4のス
イッチ3114及び第6のスイッチ3104をオンとする。このとき、第2のトランジス
タ3102の第1の電極はソース電極となり、その電位は第2の電位供給線3123と等
しくなるためV1-Vth-αとなる。一方、ゲート電極の電位はV1となる。よって、
第2のトランジスタ3102のゲート・ソース間電圧VgsはVth+αとなり、第2の
トランジスタ3102は導通状態となる。そして、第2のトランジスタ3102のゲート
電極と第1の電極との間に設けられた容量素子3115にVth+αが保持される。なお
、第4のスイッチ3114をオンとした場合について説明したが、オフとしても良い。
次に、図32(F)に示すしきい値書き込み期間では、第3のスイッチ3113をオフ
とする。そのため、第2のトランジスタ3102の第1の電極即ちソース電極の電位は次
第に上昇しV1-Vth2となったところ、つまり第2のトランジスタ3102のゲート
・ソース間電圧Vgsがしきい値電圧(Vth2)となったところで、第2のトランジス
タ3102は非導通状態となる。よって、容量素子3115に保持される電圧はVth2
となる。
その後の図32(G)に示すデータ書き込み期間においては、第2のスイッチ3112
及び第4のスイッチ3114をオフとした後、第1のスイッチ3111をオンとし、信号
線3117より輝度データに応じた電位(V1+Vdata)を入力する。なお、第4の
スイッチ3114をオフにすることにより、第2のトランジスタ3102を非導通状態に
保つことができる。そのため、データ書き込み時の電源線3124から供給される電流に
よる、容量素子3115の第2の電極の電位の変動を抑制することができる。よって、こ
のときに、容量素子3115に保持される電圧Vcsは、Vth2+Vdataとなる。
次に、図32(H)に示す発光期間では、第1のスイッチ3111をオフとし、第4の
スイッチ3114をオンとする。このとき、第2のトランジスタ3102のゲート・ソー
ス間電圧はVgs=Vth2+Vdataとなり、第2のトランジスタ3102が導通状
態になる。よって、輝度データに応じた電流が第2のトランジスタ3102及び発光素子
3116に流れ、発光素子3116が発光する。
また、第2のトランジスタ3102の動作領域が飽和領域、線形領域のいずれの場合に
おいても、発光素子3116に流れる電流はしきい値電圧(Vth2)に依存しない。
よって、第1のトランジスタ3101、第2のトランジスタ3102のいずれのトラン
ジスタを用いて発光素子に供給する電流を制御してもトランジスタのしきい値電圧のばら
つきに起因した電流値のばらつきを抑制し、輝度データに対応した電流値を発光素子31
16に供給することができる。なお、第1のトランジスタ3101、第2のトランジスタ
3102を切り替えて用いることにより一つのトランジスタに加わる負荷を軽くすること
によりトランジスタの経時的なしきい値の変化を小さいものとすることができる。
以上のことから、第1のトランジスタ3101、第2のトランジスタ3102のしきい
値電圧に起因した輝度のばらつきを抑制することができる。また、対向電極の電位を一定
とするため消費電力を低くすることが可能である。
さらに、第1のトランジスタ3101、第2のトランジスタ3102を飽和領域で動作
させた場合においては、発光素子3116の劣化による各々のトランジスタに流れる電流
のばらつきも抑制できる。
なお、第1のトランジスタ3101、第2のトランジスタ3102を飽和領域で動作さ
せた場合、これらトランジスタのチャネル長Lは長い方がより好ましい。
また、初期化期間において発光素子3116に逆方向のバイアス電圧を印加しているた
め、発光素子における短絡箇所を絶縁化したり、発光素子の劣化を抑制することができる
。よって、発光素子の寿命を延ばすことができる。
なお、トランジスタのしきい値電圧のばらつきに起因する電流値のばらつきを抑制する
ことができるため、そのトランジスタによって制御された電流の供給先は特に限定されな
い。そのため、図31に示した発光素子3116は、EL素子(有機EL素子、無機EL
素子又は有機物及び無機物を含むEL素子)、電子放出素子、液晶素子、電子インクなど
を適用することができる。
また、第1のトランジスタ3101、第2のトランジスタ3102は発光素子3116
に供給する電流値を制御する機能を有していれば良く、トランジスタの種類は特に限定さ
れない。そのため、結晶性半導体膜を用いた薄膜トランジスタ(TFT)、非晶質シリコ
ンや多結晶シリコンに代表される非単結晶半導体膜を用いた薄膜トランジスタ、半導体基
板やSOI基板を用いて形成されるトランジスタ、MOS型トランジスタ、接合型トラン
ジスタ、バイポーラトランジスタ、有機半導体やカーボンナノチューブを用いたトランジ
スタ、その他のトランジスタを適用することができる。
第1のスイッチ3111は画素の階調に従った信号を容量素子に入力するタイミングを
選択するものであり、第2のスイッチ3112は第1のトランジスタ3101もしくは第
2のトランジスタ3102のゲート電極に所定の電位を与えるタイミングを選択するもの
であり、第3のスイッチ3113は容量素子3115に書き込まれた電位を初期化するた
めの所定の電位を与えるタイミングを選択するものであり、第4のスイッチは第1のトラ
ンジスタ3101もしくは第2のトランジスタ3102のゲート電極と容量素子3115
との接続を遮断するためのものである。そのため、第1のスイッチ3111、第2のスイ
ッチ3112、第3のスイッチ3113、第4のスイッチ3114は、上記機能を有して
いれば特に限定されない。たとえば、トランジスタやダイオードでもよいし、それらを組
み合わせた論理回路でもよい。また、第5のスイッチ3103及び第6のスイッチ310
4についても特に限定されず、たとえばトランジスタやダイオードでもよいし、それらを
組み合わせた論理回路でもよい。
第1のスイッチ3111、第2のスイッチ3112、第3のスイッチ3113、第4の
スイッチ3114、第5のスイッチ3103、第6のスイッチ3104にNチャネル型の
トランジスタを用いた場合、Nチャネル型のトランジスタのみで画素を構成することがで
きるため、製造工程の簡略化を図ることができる。また、画素を構成するトランジスタの
半導体層にアモルファス半導体やセミアモルファス半導体(若しくは微結晶半導体ともい
う)などの非晶質半導体を用いることができる。例えば、アモルファス半導体としてアモ
ルファスシリコン(a-Si:H)が挙げられる。これら非晶質半導体を用いることによ
り、さらに製造工程の簡略化が可能である。したがって、製造コストの削減や歩留まりの
向上を図ることができる。
なお、第1のスイッチ3111、第2のスイッチ3112、第3のスイッチ3113、
第4のスイッチ3114、第5のスイッチ3103、第6のスイッチ3104にトランジ
スタを用いた場合、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電
流が少ないトランジスタを用いることが望ましい。
また、第1のトランジスタ3101と第5のスイッチ3103及び第2のトランジスタ
3102と第6のスイッチ3104は、図37に示すようにそれぞれ入れ替わっていても
良い。つまり、第1のトランジスタ3101及び第2のトランジスタ3102の第1の電
極は容量素子3115を介して第1のトランジスタ3101及び第2のトランジスタ31
02のゲート電極に接続されている。また、第1のトランジスタ3101の第2の電極は
第5のスイッチ3103を介して電源線3124と接続され、第2のトランジスタ310
2の第2の電極は第6のスイッチ3104を介して電源線3124と接続されている。
また、図31及び図37ではトランジスタとスイッチをセットにして、つまり第1のト
ランジスタ3101と第5のスイッチ3103、第2のトランジスタ3102と第6のス
イッチ3104をセットにして並列数が2の場合について記載したが、並列に配置する数
は特に限定されない。
なお、第4のスイッチ3114は、ノード3130と第1のトランジスタ3101及び
第2のトランジスタ3102のゲート電極との間に接続されたものに限らず、ノード31
30とノード3131との間やノード3133とノード3132との間に接続されていて
もよい。
また、図38に示すように第4のスイッチ3114は特に設けなくてもよい。本実施形
態に示した画素では、第5のスイッチ3103及び第6のスイッチ3104の両方をデー
タ書き込み期間にオフさせることにより、第4のスイッチ3114を有さなくても電源線
3124からノード3133に供給される電流を遮断することができる。よって、容量素
子3115の第2の電極の電位の変動を抑制することができるため、特に第4のスイッチ
3114を必要とすることなく容量素子3115にVth1+VdataもしくはVth
2+Vdataの電圧を保持させることが可能である。したがって、輝度データに応じた
より正確な電流を発光素子3116に供給することができる。もちろん、図31に示すよ
うな第5のスイッチ3103及び第6のスイッチ3104がそれぞれ第1のトランジスタ
3101、第2のトランジスタ3102の第1の電極とノード3133との間に接続され
ている際にも同様のことが言える。
また、発光期間において第5のスイッチ3103及び第6のスイッチ3104の両方を
オフさせることにより、強制的に非発光状態を作ることも可能である。このような動作に
よって、発光期間を自由に設定することができる。また、黒表示を挿入することで、残像
を見えにくくし、動画特性の向上を図ることも可能である。
また、図9の表示装置に本実施形態で示した画素を適用することで、実施の形態1と同
様、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開始時期を
設定することができる。また、各画素は自身のアドレス期間を除き発光することが可能で
あるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を非常に大
きくでき、おおむね100%にすることもできる。よって、輝度のばらつきが少なくデュ
ーティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
なお、実施の形態4と同様、第2の電位供給線3123は他の行の配線と共有すること
ができる。また、第1のトランジスタ3101及び第2のトランジスタ3101のそれぞ
れに、トランジスタが直列に接続されたマルチゲート型トランジスタや並列に配置された
トランジスタを用いても良い。これらに限らず、本実施の形態は、実施の形態1乃至5に
示した画素構成に適用することが可能である。
(実施の形態7)
本実施形態では、発光素子に供給する電流値を制御するトランジスタにPチャネル型ト
ランジスタを適用した場合について図39を用いて説明する。
図39に示す画素は、トランジスタ3910、第1のスイッチ3911、第2のスイッ
チ3912、第3のスイッチ3913、第4のスイッチ3914、容量素子3915、発
光素子3916を有する。なお、画素は、信号線3917、第1の走査線3918、第2
の走査線3919、第3の走査線3920、第4の走査線3921、第1の電位供給線3
922、第2の電位供給線3923及び電源線3924に接続されている。本実施の形態
において、トランジスタ3910はPチャネル型トランジスタとし、そのゲート・ソース
間電圧の絶対値(|Vgs|)がしきい値電圧(|Vth|)を上回ったとき(Vgsが
Vthを下回ったとき)、導通状態になるものとする。また、発光素子3916の画素電
極は陰極、対向電極3925は陽極とする。なお、トランジスタのゲート・ソース間電圧
の絶対値を|Vgs|、しきい値電圧の絶対値を|Vth|と記し、電源線3924、第
1の電位供給線3922、第2の電位供給線3923及び信号線3917を、それぞれ第
1の配線、第2の配線、第3の配線、第4の配線とも呼ぶ。
トランジスタ3910の第1の電極(ソース電極及びドレイン電極の一方)は、発光素
子3916の画素電極に接続され、第2の電極(ソース電極及びドレイン電極の他方)は
電源線3924に接続され、ゲート電極は第4のスイッチ3914及び第2のスイッチ3
912を介して第1の電位供給線3922と接続されている。なお、第4のスイッチ39
14は、トランジスタ3910のゲート電極と第2のスイッチ3912の間に接続されて
いる。また、第4のスイッチ3914と第2のスイッチ3912との接続箇所をノード3
930とすると、ノード3930は第1のスイッチ3911を介して信号線3917と接
続されている。また、トランジスタ3910の第1の電極は第3のスイッチ3913を介
して第2の電位供給線3923とも接続されている。
さらに、ノード3930とトランジスタ3910第1の電極との間に容量素子3915
が接続されている。つまり、容量素子3915の第1の電極が第4のスイッチ3914を
介しトランジスタ3910のゲート電極に、第2の電極がトランジスタ3910の第1の
電極に接続されている。容量素子3915は、配線、半導体層や電極によって絶縁膜を挟
むことで形成しても良いし、場合によってはトランジスタ3910のゲート容量を用いて
省略することもできる。また、ノード3930と、第1のスイッチ3911と容量素子3
915の第1の電極とが接続されている配線との接続箇所をノード3931とし、トラン
ジスタ3910の第1の電極と、容量素子3915の第2の電極と発光素子3916の画
素電極とが接続されている配線との接続箇所をノード3932とする。
なお、第1の走査線3918、第2の走査線3919、第3の走査線3920、第4の
走査線3921に信号を入力することにより、それぞれ第1のスイッチ3911、第2の
スイッチ3912、第3のスイッチ3913、第4のスイッチ3914のオンオフが制御
される。
信号線3917には、ビデオ信号に相当する画素の階調に従った信号、即ち輝度データ
に応じた電位が入力される。
次に、図39で示した画素の動作について図40のタイミングチャート及び図41を用
いて説明する。なお、図40において1画面分の画像を表示する期間に相当する1フレー
ム期間は、初期化期間、しきい値書き込み期間、データ書き込み期間及び発光期間に分割
される。また、初期化期間、しきい値書き込み期間、データ書き込み期間をまとめてアド
レス期間と呼ぶ。1フレーム期間は特に限定はないが、画像をみる人がちらつき(フリッ
カ)を感じないように少なくとも1/60秒以下とすることが好ましい。
なお、発光素子3916の対向電極3925及び第1の電位供給線3922にはV1の
電位が、第2の電位供給線3923にはV1+|Vth|+α(α:任意の正の数)の電
位が入力される。また、電源線3924には、V2の電位が入力される。
ここでは動作を説明するために、発光素子3916の対向電極3925の電位は、第1
の電位供給線3922の電位と同じであるとしたが、発光素子3916が発光するために
少なくとも必要とする電位差をVELとすると、対向電極3925の電位はV1+|Vt
h|+α+VELの電位より低い値であれば良い。また、電源線3924の電位V2は、
対向電極3925の電位から発光素子3916が発光するために少なくとも必要とする電
位差(VEL)を引いた値より小さい値であれば良いが、説明上ここでは対向電極392
5の電位をV1としたため、V2はV1―VELより小さい値であれば良いということに
なる。
まず、図40(A)及び図41(A)に示すように初期化期間では、第1のスイッチ3
911をオフとし、第2のスイッチ3912、第3のスイッチ3913及び第4のスイッ
チ3914をオンとする。このとき、トランジスタ3910の第1の電極はソース電極と
なり、その電位は第2の電位供給線3923と等しくなるためV1+|Vth|+αとな
る。一方、ゲート電極の電位はV1となる。よって、トランジスタ3910のゲート・ソ
ース間電圧の絶対値|Vgs|は|Vth|+αとなり、トランジスタ3910は導通状
態となる。そして、トランジスタ3910のゲート電極と第1の電極との間に設けられた
容量素子3915に|Vth|+αが保持される。なお、第4のスイッチ3914をオン
とした場合について説明したが、オフとしても良い。
次に、図40(B)及び図41(B)に示すしきい値書き込み期間では、第3のスイッ
チ3913をオフとする。そのため、トランジスタ3910の第1の電極即ちソース電極
の電位は次第に下降しV1+|Vth|となったところで、トランジスタ3910は非導
通状態となる。よって、容量素子3915に保持される電圧は|Vth|となる。
その後の図40(C)及び図41(C)に示すデータ書き込み期間においては、第2の
スイッチ3912及び第4のスイッチ3914をオフとした後、第1のスイッチ3911
をオンとし、信号線3917より輝度データに応じた電位(V1-Vdata)を入力す
る。なお、第4のスイッチ3914をオフにすることにより、トランジスタ3910を非
導通状態に保つことができる。そのため、データ書き込み時の電源線3924から供給さ
れる電流による、容量素子3915の第2の電極の電位の変動を抑制することができる。
よって、このとき容量素子3915に保持される電圧Vcsは、容量素子3915及び発
光素子3916の静電容量をそれぞれC1、C2とすると式(5)のように表すことがで
きる。
Figure 0007042325000005
ただし、発光素子3916は容量素子3915に比べ膜厚が薄いうえ電極面積が大きい
ため、C2>>C1となる。よって、C2/(C1+C2)≒1より容量素子3915に
保持される電圧Vcsは式(6)となる。なお、次の発光期間において発光素子3916
を非発光としたい場合には、Vdata≦0の電位を入力する。
Figure 0007042325000006
次に、図40(D)及び図41(D)に示す発光期間では、第1のスイッチ3911を
オフとし、第4のスイッチ3914をオンとする。このとき、トランジスタ3910のゲ
ート・ソース間電圧はVgs=-Vdata-|Vth|となり、トランジスタ3910
が導通状態になる。よって、輝度データに応じた電流がトランジスタ3910及び発光素
子3916に流れ、発光素子3916が発光する。
なお、発光素子に流れる電流Iは、トランジスタ3910を飽和領域で動作させた場合
、式(7)で表される。
Figure 0007042325000007
トランジスタ3910はPチャネル型のトランジスタであるため、Vth<0である。
よって、式(7)は式(8)に変形できる。
Figure 0007042325000008
また、トランジスタ3910を線形領域で動作させた場合、発光素子に流れる電流Iは
式(9)で表される。
Figure 0007042325000009
Vth<0より、式(9)は式(10)に変形できる。
Figure 0007042325000010
ここで、Wはトランジスタ3910のチャネル幅、Lはチャネル長、μは移動度、Co
xは蓄積容量を指す。
式(8)及び式(10)より、トランジスタ3910の動作領域が飽和領域、線形領域
のいずれの場合においても、発光素子3916に流れる電流は、トランジスタ3910の
しきい値電圧(Vth)に依存しない。よって、トランジスタ3910のしきい値電圧の
ばらつきに起因した電流値のばらつきを抑制し、輝度データに対応した電流値を発光素子
3916に供給することができる。
以上のことから、トランジスタ3910のしきい値電圧のばらつきに起因した輝度のば
らつきを抑制することができる。また、対向電極の電位を一定として動作させるため消費
電力を低くすることが可能である。
さらに、トランジスタ3910を飽和領域で動作させた場合においては、発光素子39
16の劣化による輝度のばらつきも抑制できる。発光素子3916が劣化すると、発光素
子3916のVELは増大し、トランジスタ3910の第1の電極、即ちソース電極の電
位は減少する。このとき、トランジスタ3910のソース電極は容量素子3915の第2
の電極に、トランジスタ3910のゲート電極は容量素子3915の第1の電極に接続さ
れており、なおかつゲート電極側は浮遊状態となっている。そのため、ソース電位の減少
に伴い、同じ電位だけトランジスタ3910のゲート電位も減少する。よって、トランジ
スタ3910のVgsは変化しないため、たとえ発光素子が劣化してもトランジスタ39
10及び発光素子3916に流れる電流に影響しない。なお、式(8)においても発光素
子に流れる電流Iはソース電位やドレイン電位に依存しないことがわかる。
よって、トランジスタ3910を飽和領域で動作させた場合においては、トランジスタ
3910のしきい値電圧のばらつき及び発光素子3916の劣化に起因したトランジスタ
3910に流れる電流のばらつきを抑制することができる。
なお、トランジスタ3910を飽和領域で動作させた場合、降伏現象やチャネル長変調
による電流量の増加を抑制するために、トランジスタ3910のチャネル長Lは長い方が
より好ましい。
また、初期化期間において発光素子3916に逆方向のバイアス電圧を印加しているた
め、発光素子における短絡箇所を絶縁化したり、発光素子の劣化を抑制することができる
。よって、発光素子の寿命を延ばすことができる。
なお、トランジスタのしきい値電圧のばらつきに起因する電流値のばらつきを抑制する
ことができるため、そのトランジスタによって制御された電流の供給先は特に限定されな
い。そのため、図39に示した発光素子3916は、EL素子(有機EL素子、無機EL
素子又は有機物及び無機物を含むEL素子)、電子放出素子、液晶素子、電子インクなど
を適用することができる。
また、トランジスタ3910は発光素子3916に供給する電流値を制御する機能を有
していれば良く、トランジスタの種類は特に限定されない。そのため、結晶性半導体膜を
用いた薄膜トランジスタ(TFT)、非晶質シリコンや多結晶シリコンに代表される非単
結晶半導体膜を用いた薄膜トランジスタ、半導体基板やSOI基板を用いて形成されるト
ランジスタ、MOS型トランジスタ、接合型トランジスタ、バイポーラトランジスタ、有
機半導体やカーボンナノチューブを用いたトランジスタ、その他のトランジスタを適用す
ることができる。
第1のスイッチ3911は画素の階調に従った信号を容量素子に入力するタイミングを
選択し、トランジスタ3910のゲート電極に供給する信号を制御するものであり、第2
のスイッチ3912はトランジスタ3910のゲート電極に所定の電位を与えるタイミン
グを選択し、トランジスタ3910のゲート電極に所定の電位を供給するか否かを制御す
るものであり、第3のスイッチ3913は容量素子3915に書き込まれた電位を初期化
するための所定の電位を与えるタイミングを選択したり、トランジスタ3910の第1の
電極の電位を高くするものである。なお、第4のスイッチはトランジスタ3910のゲー
ト電極と容量素子3915とを接続するか否かを制御するものである。そのため、第1の
スイッチ3911、第2のスイッチ3912、第3のスイッチ3913、第4のスイッチ
3914は、上記機能を有していれば特に限定されない。たとえば、トランジスタやダイ
オードでもよいし、それらを組み合わせた論理回路でもよい。
なお、トランジスタを用いた場合、トランジスタの極性(導電型)は特に限定されない
。ただし、オフ電流が少ないトランジスタを用いることが望ましい。オフ電流が少ないト
ランジスタとしては、LDD領域を設けているものやマルチゲート構造にしているものな
どがある。また、Nチャネル型とPチャネル型の両方を用いて、CMOS型のスイッチに
してもよい。
たとえば、第1のスイッチ3911、第2のスイッチ3912、第3のスイッチ391
3、第4のスイッチ3914にPチャネル型のトランジスタを適用した場合、それぞれの
スイッチのオンオフを制御する走査線にはオンさせたいときにはLレベルの信号が、オフ
させたいときにはHレベルの信号が入力される。
この場合、Pチャネル型のトランジスタのみで画素を構成することができるため、製造
工程の簡略化を図ることができる。
さらに、図9の表示装置に本実施形態で示した画素を適用することでき、実施の形態1
と同様、各行におけるデータ書き込み期間さえ重複しなければ、各行自由に初期化開始時
期を設定することができる。また、各画素は自身のアドレス期間を除き発光することが可
能であるため、1フレーム期間における発光期間の割合(即ち、デューティー比)を非常
に大きくでき、おおむね100%にすることもできる。よって、輝度のばらつきが少なく
デューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
なお、本実施形態は、その他の実施の形態に示した画素構成とも自由に組み合わせるこ
とができる。例えば、第4のスイッチ3914がノード3930とノード3931との間
やトランジスタ3910の第1の電極とノード3932との間に接続されている場合や、
トランジスタ3910の第2の電極が第4のスイッチ3914を介して電源線3924と
接続されている場合などがある。また、実施の形態2に示したように第4のスイッチを設
けない画素であっても良い。これらに限らず、トランジスタ3910は、他の実施形態に
示した画素にも適用することが可能である。
(実施の形態8)
本実施形態では、本発明の画素の部分断面図の一形態について図17を用いて説明する
。なお、本実施形態における部分断面図に示されているトランジスタは、発光素子に供給
する電流値を制御する機能を有するトランジスタである。
まず、絶縁表面を有する基板1711上に下地膜1712を形成する。絶縁表面を有す
る基板1711としては、ガラス基板、石英基板、プラスチック基板(ポリイミド、アク
リル、ポリエチレンテレフタレート、ポリカーボネート、ポリアリレート、ポリエーテル
スルホン等)、セラミックス基板等の絶縁性基板の他、金属基板(タンタル、タングステ
ン、モリブデン等)や半導体基板等の表面に絶縁膜を形成したものも用いることができる
。ただし、少なくともプロセス中に発生する熱に耐えうる基板を使用する必要がある。
下地膜1712としては、酸化珪素膜、窒化珪素膜または酸化窒化珪素膜(SiO
)等の絶縁膜を用い、これら絶縁膜を単層又は2以上の複数層で形成する。なお、下地
膜1712は、スパッタ法、CVD法等を用いて形成すればよい。本実施形態では下地膜
1712を単層としているが、もちろん2以上の複数層でも構わない。
次に、下地膜1712上にトランジスタ1713を形成する。トランジスタ1713は
、少なくとも半導体層1714と、半導体層1714上に形成されたゲート絶縁膜171
5と、半導体層1714上にゲート絶縁膜1715を介して形成されたゲート電極171
6から構成されており、半導体層1714は、ソース領域及びドレイン領域を有する。
半導体層1714は、アモルファスシリコン(a-Si:H)の他、シリコン、シリコ
ン・ゲルマニウム(SiGe)等を主成分とする非晶質半導体、非晶質状態と結晶状態と
が混在したセミアモルファス半導体、及び非晶質半導体中に0.5nm~20nmの結晶
粒を観察することができる微結晶半導体から選ばれたいずれかの非結晶性状態を有する膜
(即ち、非結晶性半導体膜)やポリシリコン(p-Si:H)等の結晶性半導体膜を用い
ることができる。なお、0.5nm~20nmの結晶粒を観察することができる微結晶状
態はいわゆるマイクロクリスタルと呼ばれている。なお、半導体層1714に非結晶性半
導体膜を用いる場合には、スパッタ法、CVD法等を用いて形成すれば良く、結晶性半導
体膜を用いる場合には、例えば非結晶性半導体膜を形成した後さらに結晶化すれば良い。
また、必要があればトランジスタのしきい値を制御するために上記主成分の他に、微量な
不純物元素(リン、ヒ素、ボロン等)が含まれていても良い。
次に、半導体層1714を覆ってゲート絶縁膜1715を形成する。ゲート絶縁膜17
15には、例えば酸化珪素、窒化珪素または窒化酸化珪素等を用いて単層または複数の膜
を積層させて形成する。なお、成膜方法には、CVD法、スパッタ法等を用いることがで
きる。
続いて、半導体層1714の上方にゲート絶縁膜1715を介してそれぞれゲート電極
1716を形成する。ゲート電極1716は単層で形成してもよいし、複数の金属膜を積
層して形成してもよい。なお、ゲート電極は、タンタル(Ta)、タングステン(W)、
チタン(Ti)、モリブデン(Mo)、アルミニウム(Al)、銅(Cu)、クロム(C
r)等から選ばれた金属元素の他にも、前記元素を主成分とする合金材料若しくは化合物
材料で形成することができる。例えば、第1の導電層として窒化タンタル(TaN)を用
い、第2の導電層としてタングステン(W)を用いた、第1の導電膜と第2の導電膜から
なるゲート電極としてもよい。
次に、ゲート電極1716またはレジストを形成しパターニングしたものをマスクとし
て用い、半導体層1714にn型またはp型の導電性を付与する不純物を選択的に添加す
る。このようにして、半導体層1714に、チャネル形成領域および不純物領域(ソース
領域、ドレイン領域、GOLD領域、LDD領域を含む)が形成される。また、添加され
る不純物元素の導電型によりNチャネル型トランジスタ、またはPチャネル型トランジス
タとを区別して作製することができる。
なお、図17は、LDD領域1720を自己整合的に作製するために、ゲート電極17
16を覆うようにシリコン化合物、例えば、酸化シリコン膜、窒化シリコン膜若しくは酸
化窒化シリコン膜を形成した後、エッチバックしてサイドウォール1717を形成する。
その後、半導体層1714に導電性を付与する不純物を添加することにより、ソース領域
1718、ドレイン領域1719及びLDD領域1720を形成することができる。その
ため、LDD領域1720はサイドウォール1717の下部に位置する。なお、サイドウ
ォール1717は、LDD領域1720を自己整合的に形成するために設けるのであって
、必ずしも設けなくともよい。なお、導電性を付与する不純物としてはリン、ヒ素、ボロ
ン等が用いられる。
次に、ゲート電極1716を覆って、第1の層間絶縁膜1730として第1の絶縁膜1
721、第2の絶縁膜1722を積層し形成する。第1の絶縁膜1721、第2の絶縁膜
1722としては、酸化珪素膜、窒化珪素膜または酸化窒化珪素膜(SiO)等の
無機絶縁膜、もしくは低誘電率の有機樹脂膜(感光性や非感光性の有機樹脂膜)を用いる
ことができる。また、シロキサンを含む膜を用いてもよい。なお、シロキサンは、シリコ
ン(Si)と酸素(O)との結合で骨格構造が構成される材料であり、置換基としては、
有機基(例えばアルキル基、芳香族炭化水素)が用いられる。また、置換基にフルオロ基
を含んでいても良い。
なお、第1の絶縁膜1721、第2の絶縁膜1722に同一材料の絶縁膜を用いても良
い。本実施形態では第1の層間絶縁膜1730を2層の積層構造としたが、1層としても
良いし、3層以上の積層構造としても良い。
なお、第1の絶縁膜1721、第2の絶縁膜1722は、スパッタ法、CVD法、スピ
ンコーティング法等を用いて形成すればよく、有機樹脂膜やシロキサンを含む膜を用いる
場合には塗布法を用いて形成すればよい。
その後、第1の層間絶縁膜1730上にソース電極及びドレイン電極1723を形成す
る。なお、ソース電極及びドレイン電極1723は、それぞれコンタクトホールを介して
ソース領域1718、ドレイン領域1719に接続されている。
なお、ソース電極及びドレイン電極1723は、銀(Ag)、金(Au)、銅(Cu)
、ニッケル(Ni)、白金(Pt)、パラジウム(Pd)、イリジウム(Ir)、ロジウ
ム(Rh)、タングステン(W)、アルミニウム(Al)、タンタル(Ta)、モリブデ
ン(Mo)、カドミウム(Cd)、亜鉛(Zn)、鉄(Fe)、チタン(Ti)、珪素(
Si)、ゲルマニウム(Ge)、ジルコニウム(Zr)、バリウム(Ba)等の金属又は
その合金、若しくはその金属窒化物、又はこれらの積層膜を用いることができる。
次に、ソース電極及びドレイン電極1723を覆って第2の層間絶縁膜1731を形成
する。第2の層間絶縁膜1731としては、無機絶縁膜や、樹脂膜、又はこれらの積層を
用いることができる。無機絶縁膜としては、窒化珪素膜、酸化珪素膜、酸化窒化珪素膜又
はこれらを積層した膜を用いることができる。樹脂膜としては、ポリイミド、ポリアミド
、アクリル、ポリイミドアミド、エポキシなどを用いることができる。
第2の層間絶縁膜1731上には画素電極1724を形成する。次に、画素電極172
4の端部を覆うように絶縁物1725を形成する。絶縁物1725は、後に形成される発
光物質を含む層1726の成膜を良好なものとするため、絶縁物1725の上端部または
下端部が曲率を有する曲面となるように形成することが好ましい。例えば、絶縁物172
5の材料としてポジ型の感光性アクリルを用いた場合、絶縁物1725の上端部のみに曲
率半径(0.2μm~3μm)を有する曲面を持たせることが好ましい。また、絶縁物1
725として、感光性の光によってエッチャントに不溶解性となるネガ型、あるいは光に
よってエッチャントに溶解性となるポジ型のいずれも使用することができる。さらには、
絶縁物1725の材料として有機物に限らず酸化珪素、酸窒化珪素等の無機物も用いるこ
とできる。
次に、画素電極1724及び絶縁物1725上に発光物質を含む層1726及び対向電
極1727を形成する。
なお、画素電極1724と対向電極1727とにより発光物質を含む層1726が挟ま
れた領域では発光素子1728が形成されている。
次に、発光素子1728の詳細について図18を用いて説明する。なお、図17におけ
る画素電極1724及び対向電極1727は、それぞれ図18の画素電極1801、対向
電極1802に相当する。また、図18(a)においては、画素電極を陽極、対向電極を
陰極とする。
図18(a)に示すように、画素電極1801と対向電極1802との間には、発光層
1813の他、正孔注入層1811、正孔輸送層1812、電子輸送層1814、電子注
入層1815等も設けられている。これらの層は、画素電極1801の電位が対向電極1
802の電位よりも高くなるように電圧を印加したときに、画素電極1801側から正孔
が注入され対向電極1802側から電子が注入されるように積層されている。
このような発光素子において、画素電極1801から注入された正孔と、対向電極18
02から注入された電子とは、発光層1813において再結合し、発光物質を励起状態に
する。そして、励起状態の発光物質が基底状態に戻るときに発光する。なお、発光物質と
は、ルミネセンス(エレクトロルミネセンス)が得られる物質であれば良い。
発光層1813を形成する物質について特に限定はなく、発光物質のみから形成された
層であっても良いが、濃度消光を生じる場合には発光物質が有するエネルギーギャップよ
りも大きいエネルギーギャップを有する物質(ホスト)からなる層中に発光物質が分散す
るように混合された層であることが好ましい。これによって、発光物質の濃度消光を防ぐ
ことができる。なお、エネルギーギャップとは最低空分子軌道(LUMO:Lowest
Unoccupied Molecular Orbital)準位と最高被占分子軌
道(HOMO:Highest Occupied Molecular Orbita
l)準位とのエネルギー差をいう。
また、発光物質についても特に限定はなく、所望の発光波長の発光をし得る物質を用い
ればよい。例えば、赤色系の発光を得たいときには、4-ジシアノメチレン-2-イソプ
ロピル-6-[2-(1,1,7,7-テトラメチルジュロリジン-9-イル)エテニル
]-4H-ピラン(略称:DCJTI)、4-ジシアノメチレン-2-メチル-6-[2
-(1,1,7,7-テトラメチルジュロリジン-9-イル)エテニル]-4H-ピラン
(略称:DCJT)、4-ジシアノメチレン-2-tert-ブチル-6-[2-(1,
1,7,7-テトラメチルジュロリジン-9-イル)エテニル]-4H-ピラン(略称:
DCJTB)やペリフランテン、2,5-ジシアノ-1,4-ビス[2-(10-メトキ
シ-1,1,7,7-テトラメチルジュロリジン-9-イル)エテニル]ベンゼン等、6
00nmから680nmに発光スペクトルのピークを有する発光を呈する物質を用いるこ
とができる。また、緑色系の発光を得たいときは、N,N’-ジメチルキナクリドン(略
称:DMQd)、クマリン6やクマリン545T、トリス(8-キノリノラト)アルミニ
ウム(略称:Alq)、N,N’-ジフェニルキナクリドン(略称:DPQd)等、50
0nmから550nmに発光スペクトルのピークを有する発光を呈する物質を用いること
ができる。また、青色系の発光を得たいときは、9,10-ビス(2-ナフチル)-te
rt-ブチルアントラセン(略称:t-BuDNA)、9,9’-ビアントリル、9,1
0-ジフェニルアントラセン(略称:DPA)や9,10-ビス(2-ナフチル)アント
ラセン(略称:DNA)、ビス(2-メチル-8-キノリノラト)-4-フェニルフェノ
ラト-ガリウム(BGaq)、ビス(2-メチル-8-キノリノラト)-4-フェニルフ
ェノラト-アルミニウム(BAlq)等、420nmから500nmに発光スペクトルの
ピークを有する発光を呈する物質を用いることができる。
発光物質を分散状態にするために用いる物質についても特に限定はなく、例えば、9,
10-ジ(2-ナフチル)-2-tert-ブチルアントラセン(略称:t-BuDNA
)等のアントラセン誘導体、または4,4’-ビス(N-カルバゾリル)ビフェニル(略
称:CBP)等のカルバゾール誘導体の他、ビス[2-(2-ヒドロキシフェニル)ピリ
ジナト]亜鉛(略称:Znpp)、ビス[2-(2-ヒドロキシフェニル)ベンゾオキ
サゾラト]亜鉛(略称:ZnBOX)等の金属錯体等を用いることができる。
画素電極1801を形成する陽極材料は特に限定はされないが、仕事関数の大きい(仕
事関数4.0eV以上)金属、合金、電気伝導性化合物、及びこれらの混合物などを用い
ることが好ましい。このような陽極材料の具体例としては、金属材料の酸化物として、イ
ンジウム錫酸化物(略称:ITO)、酸化珪素を含有するITO、酸化インジウムに2~
20[wt%]の酸化亜鉛(ZnO)を混合したターゲットを用いて形成されるインジウ
ム亜鉛酸化物(略称:IZO)の他、金(Au)、白金(Pt)、ニッケル(Ni)、タ
ングステン(W)、クロム(Cr)、モリブデン(Mo)、鉄(Fe)、コバルト(Co
)、銅(Cu)、パラジウム(Pd)、または金属材料の窒化物(例えば、TiN)等を
挙げることができる。
一方、対向電極1802を形成する物質としては、仕事関数の小さい(仕事関数3.8
eV以下)金属、合金、電気伝導性化合物、及びこれらの混合物などを用いることができ
る。このような陰極材料の具体例としては、周期表の1族または2族に属する元素、すな
わちリチウム(Li)やセシウム(Cs)等のアルカリ金属またはマグネシウム(Mg)
、カルシウム(Ca)、ストロンチウム(Sr)等のアルカリ土類金属、及びこれらを含
む合金(Mg:Ag、Al:Li)が挙げられる。また、対向電極1802と発光層18
13との間に、電子注入性に優れた層を当該対向電極と積層して設けることにより、仕事
関数の大小に関わらず、Al、Ag、ITOや酸化珪素を含有するITO等の画素電極1
801の材料として挙げた材料も含めた様々な導電性材料を対向電極1802として用い
ることができる。また、後述する電子注入層1815に、特に電子を注入する機能に優れ
た材料を用いることにより同様の効果を得ることができる。
なお、発光した光を外部に取り出すために、画素電極1801と対向電極1802のい
ずれか一方または両方がITO等の透明電極、または可視光が透過出来るような数~数十
nmの厚さで形成された電極であることが好ましい。
画素電極1801と発光層1813との間には、図18(a)に示すように正孔輸送層
1812を有する。正孔輸送層とは、画素電極1801から注入された正孔を発光層18
13へ輸送する機能を有する層である。このように、正孔輸送層1812を設け、画素電
極1801と発光層1813とを離すことによって、発光が金属に起因して消光すること
を防ぐことができる。
なお、正孔輸送層1812には、正孔輸送性の高い物質を用いて形成することが好まし
く、特に1×10-6cm/Vs以上の正孔移動度を有する物質を用いて形成すること
が好ましい。なお、正孔輸送性の高い物質とは、電子よりも正孔の移動度が高い物質をい
う。正孔輸送層1812を形成するのに用いることができる物質の具体例としては、4,
4’-ビス[N-(1-ナフチル)-N-フェニルアミノ]ビフェニル(略称:NPB)
、4,4’-ビス[N-(3-メチルフェニル)-N-フェニルアミノ]ビフェニル(略
称:TPD)、4,4’,4’’-トリス(N,N-ジフェニルアミノ)トリフェニルア
ミン(略称:TDATA)、4,4’,4’’-トリス[N-(3-メチルフェニル)-
N-フェニルアミノ]トリフェニルアミン(略称:MTDATA)、4,4’-ビス{N
-[4-(N,N-ジ-m-トリルアミノ)フェニル]-N-フェニルアミノ}ビフェニ
ル(略称:DNTPD)、1,3,5-トリス[N,N-ジ(m-トリル)アミノ]ベン
ゼン(略称:m-MTDAB)、4,4’,4’’-トリス(N-カルバゾリル)トリフ
ェニルアミン(略称:TCTA)、フタロシアニン(略称:HPc)、銅フタロシアニ
ン(略称:CuPc)、バナジルフタロシアニン(略称:VOPc)等が挙げられる。ま
た、正孔輸送層1812は、以上に述べた物質から成る層を二以上組み合わせて形成した
多層構造の層であってもよい。
また、対向電極1802と発光層1813との間には、図18(a)に示すように電子
輸送層1814を有していてもよい。ここで、電子輸送層とは、対向電極1802から注
入された電子を発光層1813へ輸送する機能を有する層である。このように、電子輸送
層1814を設け、対向電極1802と発光層1813とを離すことによって、発光が金
属に起因して消光することを防ぐことができる。
電子輸送層1814について特に限定はなく、トリス(8-キノリノラト)アルミニウ
ム(略称:Alq)、トリス(4-メチル-8-キノリノラト)アルミニウム(略称:A
lmq)、ビス(10-ヒドロキシベンゾ[h]-キノリナト)ベリリウム(略称:B
eBq)、ビス(2-メチル-8-キノリノラト)-4-フェニルフェノラト-アルミ
ニウム(略称:BAlq)など、キノリン骨格またはベンゾキノリン骨格を有する金属錯
体等によって形成されたものを用いることができる。この他、ビス[2-(2-ヒドロキ
シフェニル)-ベンゾオキサゾラト]亜鉛(略称:Zn(BOX))、ビス[2-(2
-ヒドロキシフェニル)-ベンゾチアゾラト]亜鉛(略称:Zn(BTZ))などのオ
キサゾール系、チアゾール系配位子を有する金属錯体等によって形成されたものであって
もよい。また、2-(4-ビフェニリル)-5-(4-tert-ブチルフェニル)-1
,3,4-オキサジアゾール(略称:PBD)や、1,3-ビス[5-(p-tert-
ブチルフェニル)-1,3,4-オキサジアゾール-2-イル]ベンゼン(略称:OXD
-7)、3-(4-tert-ブチルフェニル)-4-フェニル-5-(4-ビフェニリ
ル)-1,2,4-トリアゾール(略称:TAZ)、3-(4-tert-ブチルフェニ
ル)-4-(4-エチルフェニル)-5-(4-ビフェニリル)-1,2,4-トリアゾ
ール(略称:p-EtTAZ)、バソフェナントロリン(略称:BPhen)、バソキュ
プロイン(略称:BCP)等を用いて形成されたものであってもよい。電子輸送層181
4は、以上に記載したような正孔の移動度よりも電子の移動度が高い物質を用いて形成す
ることが好ましい。また、電子輸送層1814は、10-6cm/Vs以上の電子移動
度を有する物質を用いて形成することがより好ましい。なお、電子輸送層1814は、以
上に述べた物質から成る層を二以上組み合わせて形成した多層構造であってもよい。
さらに、画素電極1801と正孔輸送層1812との間には、図18(a)に示すよう
に、正孔注入層1811を有していてもよい。ここで、正孔注入層とは、陽極として機能
する電極から正孔輸送層1812へ正孔の注入を促す機能を有する層である。
正孔注入層1811について特に限定はなく、モリブデン酸化物(MoOx)やバナジ
ウム酸化物(VOx)、ルテニウム酸化物(RuOx)、タングステン酸化物(WOx)
、マンガン酸化物(MnOx)等の金属酸化物によって形成されたものを用いることがで
きる。この他、フタロシアニン(略称:HPc)や銅フタロシアニン(CuPc)等の
フタロシアニン系の化合物、4,4-ビス(N-(4-(N,N-ジ-m-トリルアミノ
)フェニル)-N-フェニルアミノ)ビフェニル(略称:DNTPD)等の芳香族アミン
系の化合物、或いはポリ(エチレンジオキシチオフェン)/ポリ(スチレンスルホン酸)
水溶液(PEDOT/PSS)等の高分子等によっても正孔注入層1811を形成するこ
とができる。
また、前記金属酸化物と、正孔輸送性の高い物質とを混合したものを、画素電極180
1と正孔輸送層1812との間に設けても良い。このような層は、厚膜化しても駆動電圧
の上昇を伴わないため、層の膜厚を調整することでマイクロキャビティ効果や光の干渉効
果を利用した光学設計を行うことができる。そのため、色純度に優れ、視野角に依存する
色変化などが小さい高品質な発光素子を作製することができる。また、画素電極1801
の表面に成膜時に発生する凹凸や電極表面に残った微少な残渣の影響で画素電極1801
と対向電極1802がショートすることを防ぐ膜厚を選ぶことができる。
また、対向電極1802と電子輸送層1814との間には、図18(a)に示すように
、電子注入層1815を有していてもよい。ここで、電子注入層とは、陰極として機能す
る電極から電子輸送層1814へ電子の注入を促す機能を有する層である。なお、電子輸
送層を特に設けない場合は、陰極として機能する電極と発光層との間に電子注入層を設け
、発光層への電子の注入を補助してもよい。
電子注入層1815について特に限定はなく、フッ化リチウム(LiF)、フッ化セシ
ウム(CsF)、フッ化カルシウム(CaF)等のようなアルカリ金属又はアルカリ土
類金属の化合物を用いて形成されたものを用いることができる。この他、Alqまたは4
,4-ビス(5-メチルベンズオキサゾル-2-イル)スチルベン(BzOs)等のよう
に電子輸送性の高い物質と、マグネシウムまたはリチウム等のようにアルカリ金属又はア
ルカリ土類金属とを混合したものも、電子注入層1815として用いることができる。
なお、正孔注入層1811、正孔輸送層1812、発光層1813、電子輸送層181
4、電子注入層1815は、それぞれ、蒸着法、インクジェット法、または塗布法等、い
ずれの方法で形成しても構わない。また、画素電極1801または対向電極1802につ
いても、スパッタ法または蒸着法等、いずれの方法を用いて形成しても構わない。
また、発光素子の層構造は、図18(a)に記載したものに限定されず、図18(b)
に示すように陰極として機能する電極から順に作製してもよい。つまり、画素電極180
1を陰極とし、画素電極1801上に電子注入層1815、電子輸送層1814、発光層
1813、正孔輸送層1812、正孔注入層1811、対向電極1802の順で積層して
も良い。なお、対向電極1802は陽極として機能する。
なお、発光素子は、発光層が一層のものについて記載したが、複数の発光層を有するも
のであってもよい。複数の発光層を設け、それぞれの発光層からの発光を混合することで
、白色光を得ることができる。たとえば2層の発光層を有する発光素子の場合、第1の発
光層と第2の発光層との間には、間隔層や、正孔を発生する層及び電子を発生する層を設
けることが好ましい。このような構成により、外部に射出したそれぞれの発光は、視覚的
に混合され、白色光として視認される。よって、白色光を得ることができる。
また、発光は、図17において画素電極1724または対向電極1727のいずれか一
方または両方を通って外部に取り出される。従って、画素電極1724または対向電極1
727のいずれか一方または両方は、透光性を有する物質で成る。
対向電極1727のみが透光性を有する物質からなる場合、図19(a)に示すように
、発光は対向電極1727を通って基板と逆側から取り出される。また、画素電極172
4のみが透光性を有する物質からなる場合、図19(b)に示すように発光は画素電極1
724を通って基板側から取り出される。画素電極1724および対向電極1727がい
ずれも透光性を有する物質からなるものである場合、図19(c)に示すように、発光は
画素電極1724および対向電極1727を通って、基板側および基板と逆側の両方から
取り出される。
次に、トランジスタ1713に非結晶性の半導体膜を半導体層に用いた順スタガ構造の
トランジスタについて説明する。画素の部分断面図を図20に示す。なお、図20では、
順スタガ構造のトランジスタを記すと共に、画素が有する容量素子についても合わせて説
明する。
図20に示すように、基板2011上に下地膜2012が形成されている。さらに下地
膜2012上に画素電極2013が形成されている。また、画素電極2013と同層に同
じ材料からなる第1の電極2014が形成されている。
さらに、下地膜2012上に配線2015及び配線2016が形成され、画素電極20
13の端部は配線2015で覆われている。配線2015及び配線2016の上部にN型
の導電型を有するN型半導体層2017及びN型半導体層2018が形成されている。ま
た、配線2015と配線2016の間であって、下地膜2012上に半導体層2019が
形成されている。そして、半導体層2019の一部はN型半導体層2017及びN型半導
体層2018上にまで延長されている。なお、この半導体層はアモルファスシリコン(a
-Si:H)等の非晶質半導体、セミアモルファス半導体、微結晶半導体等の非結晶性の
半導体膜で形成されている。また、半導体層2019上にゲート絶縁膜2020が形成さ
れている。また、ゲート絶縁膜2020と同層の同じ材料からなる絶縁膜2021が第1
の電極2014上にも形成されている。
さらに、ゲート絶縁膜2020上に、ゲート電極2022が形成され、トランジスタ2
025が形成されている。また、ゲート電極2022と同層に同じ材料でなる第2の電極
2023が第1の電極2014上に絶縁膜2021を介して形成され、絶縁膜2021が
第1の電極2014と第2の電極2023とで挟まれた構成の容量素子2024が形成さ
れている。また、画素電極2013の端部、トランジスタ2025及び容量素子2024
を覆って、層間絶縁膜2026が形成されている。
層間絶縁膜2026及びその開口部に位置する画素電極2013上に発光物質を含む層
2027及び対向電極2028が形成され、発光物質を含む層2027が画素電極201
3と対向電極2028とで挟まれた領域で発光素子2029が形成されている。
また、図20(a)に示す第1の電極2014を図20(b)に示すように配線201
5及び2016と同層の同一材料で形成し、絶縁膜2021が第1の電極2030と第2
の電極2023とで挟まれた構成の容量素子2031としても良い。また、図20におい
て、トランジスタ2025にNチャネル型トランジスタを用いたが、Pチャネル型トラン
ジスタでも良い。
基板2011、下地膜2012、画素電極2013、ゲート絶縁膜2020、ゲート電
極2022、層間絶縁膜2026、発光物質を含む層2027及び対向電極2028に用
いられる材料は、図17説明した基板1711、下地膜1712、画素電極1724、ゲ
ート絶縁膜1715、ゲート電極1716、層間絶縁膜1730及び1731、発光物質
を含む層1726及び対向電極1727と同様の材料をそれぞれ用いることができる。ま
た、配線2015、配線2016は、図17におけるソース電極及びドレイン電極172
3と同様の材料を用いれば良い。
次に、半導体層に非結晶性の半導体膜を用いたトランジスタの他の構成として、基板と
半導体層の間にゲート電極が挟まれた構造、つまり半導体層の下にゲート電極が位置する
ボトムゲート型のトランジスタを有する画素の部分断面図を図21に示す。
基板2111上に下地膜2112が形成されている。さらに下地膜2112上にゲート
電極2113が形成されている。また、ゲート電極2113と同層に同じ材料からなる第
1の電極2114が形成されている。ゲート電極2113の材料には図17におけるゲー
ト電極1716に使用される材料の他、リンが添加された多結晶シリコンや金属とシリコ
ンの化合物であるシリサイドでもよい。
また、ゲート電極2113及び第1の電極2114を覆うようにゲート絶縁膜2115
が形成されている。
ゲート絶縁膜2115上に、半導体層2116が形成されている。また、半導体層21
16と同層に同じ材料からなる半導体層2117が第1の電極2114上に形成されてい
る。なお、この半導体層はアモルファスシリコン(a-Si:H)等の非晶質半導体、セ
ミアモルファス半導体、微結晶半導体等の非結晶性の半導体膜で形成されている。
半導体層2116上にはN型の導電型を有するN型半導体層2118及びN型半導体層
2119が形成され、半導体層2117上にはN型半導体層2120が形成されている。
N型半導体層2118及びN型半導体層2119上にはそれぞれ配線2121、配線2
122が形成され、トランジスタ2129が形成された。また、N型半導体層2120上
には配線2121及び配線2122と同層の同一材料からなる導電層2123が形成され
、この導電層2123と、N型半導体層2120と、半導体層2117とで第2の電極を
構成している。なお、この第2の電極と第1の電極2114とでゲート絶縁膜2115が
挟まれた構成の容量素子2130が形成されている。
また、配線2121の一方の端部は延在し、その延在した配線2121上部に接して画
素電極2124が形成されている。
また、画素電極2124の端部、トランジスタ2129及び容量素子2130を覆うよ
うに絶縁物2125が形成されている。
画素電極2124及び絶縁物2125上には発光物質を含む層2126及び対向電極2
127が形成され、画素電極2124と対向電極2127とで発光物質を含む層2126
が挟まれた領域では発光素子2128が形成されている。
容量素子2130の第2の電極の一部となる半導体層2117及びN型半導体層212
0は特に設けなくても良い。つまり、第2の電極を導電層2123とし、第1の電極21
14と導電層2123とでゲート絶縁膜2115が挟まれた構造の容量素子としてもよい
また、トランジスタ2129にNチャネル型トランジスタを用いたが、Pチャネル型ト
ランジスタでも良い。
なお、図21(a)において、配線2121を形成する前に画素電極2124を形成す
ることで、図21(b)に示すような画素電極2124と同層の同一材料からなる第2の
電極2131と第1の電極2114とでゲート絶縁膜2115が挟まれた構成の容量素子
2132を形成することができる。
逆スタガ型のチャネルエッチ構造のトランジスタについて示したが、もちろんチャネル
保護構造のトランジスタでも良い。次に、チャネル保護構造のトランジスタの場合につい
て図22を用いて説明する。なお、図22において、図21と同様のものに関しては共通
の符号を用いて示す。
図22(a)に示すチャネル保護型構造のトランジスタ2201は図21(a)に示し
たチャネルエッチ構造のトランジスタ2129とは半導体層2116においてチャネルが
形成される領域上にエッチングのマスクとなる絶縁物2202が設けられている点で異な
る。
同様に、図22(b)に示すチャネル保護型構造のトランジスタ2201は図21(b
)に示したチャネルエッチ構造のトランジスタ2129とは半導体層2116においてチ
ャネルが形成される領域上にエッチングのマスクとなる絶縁物2202が設けられている
点で異なる。
本発明の画素を構成するトランジスタの半導体層に非結晶性の半導体膜を用いることで
、製造コストを削減することができる。なお、各材料には図17において説明したものを
用いることができる。
また、トランジスタの構造や容量素子の構成は上述したものに限られず、さまざまな構
造もしくは構成のトランジスタや容量素子を用いることができる。
また、トランジスタの半導体層にはアモルファスシリコン(a-Si:H)等の非晶質
半導体、セミアモルファス半導体、微結晶半導体等の非結晶性の半導体膜の他、ポリシリ
コン(p-Si:H)等の結晶性半導体膜を用いても良い。
図23に、半導体層に結晶性半導体膜を用いたトランジスタを有する画素の部分断面図
を示し、以下に説明する。なお、図23に示すトランジスタ2318は、図29で示した
マルチゲート型のトランジスタである。
図23に示すように、基板2301上に下地膜2302が形成され、その上に半導体層
2303が形成されている。なお、半導体層2303は、結晶性半導体膜を所望の形状に
パターニングし形成する。
結晶性半導体膜の作製方法の一例を以下に記す。まず、基板2301上にスパッタ法、
CVD法等によりアモルファスシリコン膜を成膜する。成膜材料は、アモルファスシリコ
ン膜に限定する必要はなく、非晶質半導体、セミアモルファス半導体、微結晶半導体等の
非結晶性半導体膜であれば良い。また、非晶質シリコンゲルマニウム膜などの非晶質構造
を含む化合物半導体膜を用いても良い。
そして、成膜したアモルファスシリコン膜を熱結晶化法、レーザー結晶化法、またはニ
ッケルなどの触媒元素を用いた熱結晶化法等を用いて結晶化し、結晶性半導体膜を得る。
なお、これらの結晶化方法を組み合わせて結晶化しても良い。
熱結晶化法により結晶性半導体膜を形成する場合には、加熱炉、レーザ照射、若しくは
RTA(Rapid Thermal Annealing)、又はこれらを組み合わせ
て用いることができる。
また、レーザー結晶化法により結晶性半導体膜を形成する場合には、連続発振型のレー
ザビーム(CWレーザビーム)やパルス発振型のレーザビーム(パルスレーザビーム)を
用いることができる。ここで用いることができるレーザビームは、Arレーザ、Krレー
ザ、エキシマレーザなどの気体レーザ、単結晶のYAG、YVO、フォルステライト(
MgSiO)、YAlO、GdVO、若しくは多結晶(セラミック)のYAG、
、YVO、YAlO、GdVOに、ドーパントとしてNd、Yb、Cr、
Ti、Ho、Er、Tm、Taのうち1種または複数種添加されているものを媒質とする
レーザ、ガラスレーザ、ルビーレーザ、アレキサンドライトレーザ、Ti:サファイアレ
ーザ、銅蒸気レーザまたは金蒸気レーザのうち一種または複数種から発振されるものを用
いることができる。このようなレーザビームの基本波、及びこれらの基本波の第2高調波
から第4高調波のレーザビームを照射することで、大粒径の結晶を得ることができる。例
えば、Nd:YVOレーザ(基本波1064nm)の第2高調波(532nm)や第3
高調波(355nm)を用いることができる。このときレーザのエネルギー密度は0.0
1~100MW/cm程度(好ましくは0.1~10MW/cm)必要である。そし
て、走査速度を10~2000cm/sec程度として照射する。
なお、単結晶のYAG、YVO、フォルステライト(MgSiO)、YAlO
、GdVO、若しくは多結晶(セラミック)のYAG、Y、YVO、YAlO
、GdVOに、ドーパントとしてNd、Yb、Cr、Ti、Ho、Er、Tm、Ta
のうち1種または複数種添加されているものを媒質とするレーザ、Arイオンレーザ、ま
たはTi:サファイアレーザは、連続発振をさせることが可能であり、Qスイッチ動作や
モード同期などを行うことによって10MHz以上の発振周波数でパルス発振をさせるこ
とも可能である。10MHz以上の発振周波数でレーザビームを発振させると、半導体膜
がレーザによって溶融してから固化するまでの間に、次のパルスが半導体膜に照射される
。従って、発振周波数が低いパルスレーザを用いる場合と異なり、半導体膜中において固
液界面を連続的に移動させることができるため、走査方向に向かって連続的に成長した結
晶粒を得ることができる。
また、ニッケルなどの触媒元素を用いた熱結晶化法により結晶性半導体膜を形成する場
合には、結晶化後にニッケルなどの触媒元素を除去するゲッタリング処理を行うことが好
ましい。
上述した結晶化によって、非晶質半導体膜に部分的に結晶化された領域が形成される。
この部分的に結晶化された結晶性半導体膜を所望の形状にパターニングして島状の半導体
膜を形成する。この半導体膜をトランジスタの半導体層2303に用いる。
また、結晶性半導体層は、トランジスタ2318のチャネル形成領域2304及びソー
ス領域又はドレイン領域となる不純物領域2305に用いられる他、容量素子2319の
下部電極となる半導体層2306及び不純物領域2308にも用いられる。なお、不純物
領域2308は特に設ける必要はない。また、チャネル形成領域2304及び半導体層2
306にはチャネルドープが行われていても良い。
次に、半導体層2303及び容量素子2319の下部電極上にはゲート絶縁膜2309
が形成されている。さらに、半導体層2303上にはゲート絶縁膜2309を介してゲー
ト電極2310が、容量素子2319の半導体層2306上にはゲート絶縁膜2309を
介してゲート電極2310と同層に同じ材料からなる上部電極2311が形成されている
。このようにして、トランジスタ2318及び容量素子2319が作製される。
次に、トランジスタ2318及び容量素子2319を覆って層間絶縁膜2312が形成
され、層間絶縁膜2312上にはコンタクトホールを介して不純物領域2305と接する
配線2313が形成されている。そして、配線2313に接して層間絶縁膜2312上に
は画素電極2314が形成され、画素電極2314の端部及び配線2313を覆って絶縁
物2315が形成されている。さらに、画素電極2314上に発光物質を含む層2316
及び対向電極2317が形成され、画素電極2314と対向電極2317とで発光物質を
含む層2316が挟まれた領域では発光素子2320が形成されている。
また、半導体層にポリシリコン(p-Si:H)等の結晶性半導体膜を用いたボトムゲ
ート型のトランジスタを有する画素の部分断面を図24に示す。
基板2401上に下地膜2402が形成され、その上にゲート電極2403が形成され
ている。また、ゲート電極2403と同層に同じ材料からなる容量素子2423の第1の
電極2404が形成されている。
また、ゲート電極2403及び第1の電極2404を覆うようにゲート絶縁膜2405
が形成されている。
また、ゲート絶縁膜2405上に、半導体層が形成されている。なお、半導体膜は、非
晶質半導体、セミアモルファス半導体、微結晶半導体等の非結晶性半導体膜を熱結晶化法
、レーザー結晶化法、またはニッケルなどの触媒元素を用いた熱結晶化法等を用いて結晶
化し、所望の形状にパターニングして半導体層を形成する。
なお、半導体層を用いてトランジスタ2422のチャネル形成領域2406、LDD領
域2407及びソース領域又はドレイン領域となる不純物領域2408、並びに容量素子
2423の第2の電極となる領域2409、不純物領域2410及び不純物領域2411
が形成される。なお、不純物領域2410及び不純物領域2411は特に設けなくても良
い。また、チャネル形成領域2406及び領域2409は不純物が添加されていても良い
なお、容量素子2423はゲート絶縁膜2405が第1の電極2404及び半導体層か
ら形成された領域2409等からなる第2の電極で挟まれた構成である。
次に、半導体層を覆って第1の層間絶縁膜2412が形成され、第1の層間絶縁膜24
12上にコンタクトホールを介して不純物領域2408と接する配線2413が形成され
ている。
また、第1の層間絶縁膜2412には開口部2415が形成されている。トランジスタ
2422、容量素子2423及び開口部2415を覆うように第2の層間絶縁膜2416
が形成され、第2の層間絶縁膜2416上にコンタクトホールを介して、配線2413と
接続された画素電極2417が形成されている。また、画素電極2417の端部を覆って
絶縁物2418が形成されている。そして、画素電極2417上に発光物質を含む層24
19及び対向電極2420が形成され、画素電極2417と対向電極2420とで発光物
質を含む層2419が挟まれた領域では発光素子2421が形成されている。なお、発光
素子2421の下部に開口部2415が位置している。つまり、発光素子2421からの
発光を基板側から取り出すときには第1の層間絶縁膜2412に開口部2415を有する
ため透過率を高めることができる。
本発明の画素を構成するトランジスタの半導体層に結晶性半導体膜を用いることで、例
えば、図9における走査線駆動回路912及び信号線駆動回路911を画素部913と一
体形成することが容易になる。
なお、半導体層に結晶性半導体膜を用いたトランジスタにおいても構造は上述したもの
に限られず、さまざまな構造をとることができる。なお、容量素子においても同様である
。また、本実施形態において、特に断りがない限り図17における材料を適宜使用するこ
とができる。
また、本実施形態で示したトランジスタは、実施の形態1乃至7に記載した画素におい
て発光素子に供給する電流値を制御するトランジスタとして利用することができる。よっ
て、実施の形態1乃至7に記載したように画素を動作させることで、トランジスタのしき
い値電圧のばらつきに起因した電流値のばらつきを抑制することができる。よって、輝度
データに対応した電流を発光素子に供給することができ、輝度のばらつきを抑制すること
が可能となる。また、対向電極の電位を一定として動作させるため消費電力を低くするこ
とが可能である。
また、このような画素を図6の表示装置に適用することにより、各画素は自身のアドレ
ス期間を除き発光することが可能であるため、1フレーム期間における発光期間の割合(
即ち、デューティー比)を非常に大きくでき、おおむね100%にすることもできる。よ
って、輝度のばらつきが少なくデューティー比が高い表示装置を得ることができる。
また、しきい値書き込み期間を長く設定することも可能であるため、発光素子に流れる
電流値を制御するトランジスタのしきい値電圧をより正確に容量素子に書き込むことがで
きる。よって、表示装置としての信頼性が向上する。
(実施の形態9)
本実施の形態では、本発明の表示装置の一形態について図25を用いて説明する。
図25(a)は、表示装置を示す上面図、図25(b)は図25(a)中A-A’線断
面図(A-A’で切断した断面図)である。表示装置は、基板2510上に図中において
点線で示された信号線駆動回路2501、画素部2502、第1の走査線駆動回路250
3、第2の走査線駆動回路2506を有する。さらに、封止基板2504、シール材25
05を有し、これらで囲まれた表示装置の内側は、空間2507となっている。
なお、配線2508は第1の走査線駆動回路2503、第2の走査線駆動回路2506
及び信号線駆動回路2501に入力される信号を伝送するための配線であり、外部入力端
子となるFPC(フレキシブルプリントサーキット)2509からビデオ信号、クロック
信号、スタート信号等を受け取る。FPC2509と表示装置との接続部上にはICチッ
プ(メモリ回路や、バッファ回路などが形成された半導体チップ)2518及び2519
がCOG(Chip On Glass)等で実装されている。なお、ここではFPCし
か図示していないが、このFPCにはプリント配線基盤(PWB)が取り付けられていて
もよい。本発明の表示装置とは、表示装置本体だけでなく、FPCもしくはPWBが取り
付けられた状態も含むものとする。また、ICチップなどが実装されたものを含むものと
する。
断面構造について図25(b)を用いて説明する。基板2510上には画素部2502
とその周辺駆動回路(第1の走査線駆動回路2503、第2の走査線駆動回路2506及
び信号線駆動回路2501)が形成されているが、ここでは、信号線駆動回路2501と
、画素部2502が示されている。
なお、信号線駆動回路2501はNチャネル型トランジスタ2520、2521のよう
に同一導電型のトランジスタで構成されている。もちろん、Pチャネル型トランジスタや
同一導電型のトランジスタだけでなくPチャネル型トランジスタも用いてCMOS回路を
形成しても良い。また、本実施形態では、基板上に周辺駆動回路を一体形成した表示パネ
ルを示しているが、必ずしもその必要はなく、周辺駆動回路の全てもしくは一部をICチ
ップなどに形成し、COGなどで実装しても良い。
画素部2502は、実施の形態1乃至7に記載した画素が用いられている。なお、図2
5(b)にはスイッチとして機能するトランジスタ2511と、発光素子に供給する電流
値を制御するトランジスタ2512と、発光素子2528が示されている。なお、トラン
ジスタ2512の第1の電極は発光素子2528の画素電極2513と接続されている。
また、画素電極2513の端部を覆って絶縁物2514が形成されている。ここでは、絶
縁物2514はポジ型の感光性アクリル樹脂膜を用いることにより形成する。
また、カバレッジを良好なものとするため、絶縁物2514の上端部または下端部に曲
率を有する曲面が形成されるようにする。例えば、絶縁物2514の材料としてポジ型の
感光性アクリルを用いた場合、絶縁物2514の上端部のみに曲率半径(0.2μm~3
μm)を有する曲面を持たせることが好ましい。また、絶縁物2514として、感光性の
光によってエッチャントに不溶解性となるネガ型、或いは光によってエッチャントに溶解
性となるポジ型のいずれも使用することができる。
また、画素電極2513上には、発光物質を含む層2516および対向電極2517が
形成される。発光物質を含む層2516には、少なくとも発光層が設けられていれば、そ
の他の層については特には限定されず、適宜選択することができる。
さらにシール材2505を用いて封止基板2504と基板2510とを貼り合わせるこ
とにより、基板2510、封止基板2504、およびシール材2505で囲まれた空間2
507に発光素子2528が備えられた構造になっている。なお、空間2507には、不
活性気体(窒素やアルゴン等)が充填される場合の他、シール材2505で充填される構
成も含むものとする。
なお、シール材2505にはエポキシ系樹脂を用いることが好ましい。また、これらの
材料はできるだけ水分や酸素を透過しない材料であることが望ましい。封止基板2504
に用いる材料としては、ガラス基板や石英基板の他、FRP(Fiberglass-R
einforced Plastics)、PVF(ポリビニルフロライド)、マイラー
、ポリエステルまたはアクリル等からなるプラスチック基板を用いることができる。
画素部2502に実施の形態1乃至7に記載した画素を用い動作させることで、画素間
もしくは画素における経時的な輝度のばらつきを抑制することができ、さらにデューティ
ー比が高い高品質な表示装置を得ることができる。また、本発明では、対向電極の電位を
一定とし動作させるため消費電力を低くすることが可能である。
図25示すように、信号線駆動回路2501、画素部2502、第1の走査線駆動回路
2503及び第2の走査線駆動回路2506を一体形成することで、表示装置の低コスト
化が図れる。また、この場合において、信号線駆動回路2501、画素部2502、第1
の走査線駆動回路2503及び第2の走査線駆動回路2506に用いられるトランジスタ
を同一導電型とすることで作製工程の簡略化が図れるためさらなる低コスト化を図ること
ができる。
以上のようにして、本発明の表示装置を得ることができる。なお、上述した構成は一例
であって本発明の表示装置の構成はこれに限定されない。
なお、表示装置の構成としては、図26に示すように信号線駆動回路2601をICチ
ップ上に形成して、COG等で表示装置に実装した構成としても良い。なお、図26(a
)における基板2600、画素部2602、第1の走査線駆動回路2603、第2の走査
線駆動回路2604、FPC2605、ICチップ2606、ICチップ2607、封止
基板2608、シール材2609はそれぞれ図25(a)における基板2510、画素部
2502、第1の走査線駆動回路2503、第2の走査線駆動回路2506、FPC25
09、ICチップ2518、ICチップ2519、封止基板2504、シール材2505
に相当する。
つまり、駆動回路の高速動作が要求される信号線駆動回路のみを、CMOS等を用いて
ICチップに形成し、低消費電力化を図る。また、ICチップはシリコンウエハ等の半導
体チップとすることで、より高速動作且つ低消費電力化を図ることが可能である。
なお、第1の走査線駆動回路2603や第2の走査線駆動回路2604を画素部260
2と一体形成することで、低コスト化が図れる。そして、この第1の走査線駆動回路26
03、第2の走査線駆動回路2604及び画素部2602は同一導電型のトランジスタで
構成することでさらなる低コスト化が図れる。そのとき、第1の走査線駆動回路2603
及び第2の走査線駆動回路2604にブートトラップ回路を用いることにより出力電位が
低くなってしまうことを防止することができる。また、第1の走査線駆動回路2603及
び第2の走査線駆動回路2604を構成するトランジスタの半導体層にアモルファスシリ
コンを用いた場合、劣化によりしきい値が変動するため、これを補正する機能を有するこ
とが好ましい。
なお、画素部2602に実施の形態1乃至7に記載した画素を用い動作させることで、
画素間もしくは画素における経時的な輝度のばらつきを抑制することができ、さらにデュ
ーティー比が高い高品質な表示装置を得ることができる。また、本発明では、対向電極の
電位を一定とし動作させるため消費電力を低くすることが可能である。また、FPC26
05と基板2600との接続部において機能回路(メモリやバッファ)が形成されたIC
チップを実装することで基板面積を有効利用することができる。
また、図25(a)の信号線駆動回路2501、第1の走査線駆動回路2503及び第
2の走査線駆動回路2506に相当する信号線駆動回路2611、第1の走査線駆動回路
2613及び第2の走査線駆動回路2614を、図26(b)に示すようにICチップ上
に形成して、COG等で表示パネルに実装した構成としても良い。なお、図26(b)に
おける基板2610、画素部2612、FPC2615、ICチップ2616、ICチッ
プ2617、封止基板2618、シール材2619はそれぞれ図25(a)における基板
2510、画素部2502、FPC2509、ICチップ2518、ICチップ2519
、封止基板2504、シール材2505に相当する。
また、画素部2612のトランジスタの半導体層に非結晶性の半導体膜、例えばアモル
ファスシリコン(a-Si:H)を用いることにより低コスト化を図ることができる。さ
らに、大型の表示パネルを作製することも可能となる。
また、画素の行方向及び列方向に第1の走査線駆動回路、第2の走査線駆動回路及び信
号線駆動回路を設けなくても良い。例えば、図27(a)に示すようにICチップ上に形
成された周辺駆動回路2701が図26(b)に示す第1の走査線駆動回路2613、第
2の走査線駆動回路2614及び信号線駆動回路2611の機能を有するようにしても良
い。なお、図27(a)における基板2700、画素部2702、FPC2704、IC
チップ2705、ICチップ2706、封止基板2707、シール材2708はそれぞれ
図25(a)の基板2510、画素部2502、FPC2509、ICチップ2518、
ICチップ2519、封止基板2504、シール材2505に相当する。
なお、図27(a)の表示装置の配線の接続を説明する模式図を図27(b)に示す。
なお、図27(b)には、基板2710、周辺駆動回路2711、画素部2712、FP
C2713、FPC2714が図示されている。
FPC2713及びFPC2714は周辺駆動回路2711に外部からの信号及び電源
電位を入力する。そして、周辺駆動回路2711からの出力は、画素部2712の有する
画素に接続された行方向及び列方向の配線に入力される。
また、発光素子に白色の発光素子を用いる場合、封止基板にカラーフィルターを設ける
ことでフルカラー表示を実現することができる。このような表示装置にも本発明を適用す
ることが可能である。図28に、画素部の部分断面図の一例を示す。
図28に示すように、基板2800上に下地膜2802が形成され、その上に発光素子
に供給する電流値を制御するトランジスタ2801が形成され、トランジスタ2801の
第1の電極に接して画素電極2803が形成され、その上に発光物質を含む層2804と
対向電極2805が形成されている。
なお、画素電極2803と対向電極2805とで発光物質を含む層2804が挟まれて
いるところが発光素子となる。なお、図28においては白色光を発光するものとする。そ
して、発光素子の上部には赤色のカラーフィルター2806R、緑色のカラーフィルター
2806G、青色のカラーフィルター2806Bが設けられており、フルカラー表示を行
うことができる。また、これらのカラーフィルターを隔離するためにブラックマトリクス
(BMともいう)2807が設けられている。
本実施形態の表示装置は実施の形態1乃至7だけではなく、実施の形態8に記載した構
成とも適宜組み合わせることが可能である。また、表示装置の構成は上記に限らず、本発
明を他の構成の表示装置においても適用することができる。
(実施の形態10)
本発明の表示装置は様々な電子機器に適用することができる。具体的には、電子機器の
表示部に適用することができる。なお、電子機器として、ビデオカメラ、デジタルカメラ
、ゴーグル型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオ、
オーディオコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュー
タ、携帯電話、携帯型ゲーム機又は電子書籍等)、記録媒体を備えた画像再生装置(具体
的にはDigital Versatile Disc(DVD)等の記録媒体を再生し
、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。
図33(A)はディスプレイであり、筐体3301、支持台3302、表示部3303
、スピーカー部3304、ビデオ入力端子3305等を含む。
なお、表示部3303には実施の形態1乃至7に記載した画素が用いられている。本発
明により、画素間もしくは画素における経時的な輝度のばらつきを抑制することができ、
さらにデューティー比が高い高品質な表示部を有するディスプレイを得ることができる。
また、本発明では、対向電極の電位を一定とし動作させるため消費電力を低くすることが
可能である。なお、ディスプレイは、パーソナルコンピュータ用、テレビジョン放送受信
用、広告表示用などの全ての情報表示用表示装置が含まれる。
なお、近年、ディスプレイの大型化のニーズが強くなっているなか、ディスプレイの大
型化に伴い価格の上昇が問題となっている。そのため、いかに製造コストの削減を図り、
高品質な製品を少しでも低価格に抑えるかが課題となる。
本発明の画素は、同一導電型のトランジスタで作製することができるため、工程数を減
らし製造コストを削減することができる。また、画素を構成するトランジスタの半導体層
に非結晶性の半導体膜、例えばアモルファスシリコン(a-Si:H)を用いることで、
工程を簡略化し、さらなるコストダウンが図れる。この場合には、画素部周辺の駆動回路
をICチップ上に形成し、COG(Chip On Glass)等で表示パネルに実装
すると良い。なお、動作速度の高い信号線駆動回路はICチップ上に形成し、比較的動作
速度の低い走査線駆動回路は画素部と共に同一導電型のトランジスタで構成される回路で
一体形成しても良い。
図33(B)はカメラであり、本体3311、表示部3312、受像部3313、操作
キー3314、外部接続ポート3315、シャッター3316等を含む。
なお、表示部3312には実施の形態1乃至7に記載した画素が用いられている。本発
明により、画素間もしくは画素における経時的な輝度のばらつきを抑制することができ、
さらにデューティー比が高い高品質な表示部を有するカメラを得ることができる。また、
本発明では、対向電極の電位を一定とし動作させるため消費電力を低くすることが可能で
ある。
また、近年、デジタルカメラなどの高性能化に伴い、生産競争は激化している。そして
、高性能なものをいかに低価格に抑えるかが重要となる。
本発明の画素は、同一導電型のトランジスタで作製することができるため、工程数を減
らし製造コストを削減することができる。また、画素を構成するトランジスタの半導体層
に非結晶性の半導体膜、例えばアモルファスシリコン(a-Si:H)を用いることで、
工程を簡略化し、さらなるコストダウンが図れる。この場合には、画素部周辺の駆動回路
をICチップ上に形成し、COG等で表示パネルに実装すると良い。なお、動作速度の高
い信号線駆動回路はICチップ上に形成し、比較的動作速度の低い走査線駆動回路は画素
部と共に同一導電型のトランジスタで構成される回路で一体形成しても良い。
図33(C)はコンピュータであり、本体3321、筐体3322、表示部3323、
キーボード3324、外部接続ポート3325、ポインティングデバイス3326等を含
む。なお、表示部3323には実施の形態1乃至7に記載した画素が用いられている。本
発明により、画素間もしくは画素における経時的な輝度のばらつきを抑制することができ
、さらにデューティー比が高い高品質な表示部を有するコンピュータを得ることができる
。また、本発明では、対向電極の電位を一定とし動作させるため消費電力を低くすること
が可能である。また、画素部を構成するトランジスタに同一導電型のトランジスタやトラ
ンジスタの半導体層に非結晶性の半導体膜を用いることで低コスト化を図ることができる
図33(D)はモバイルコンピュータであり、本体3331、表示部3332、スイッ
チ3333、操作キー3334、赤外線ポート3335等を含む。なお、表示部3332
には実施の形態1乃至7に記載した画素が用いられている。本発明により、画素間もしく
は画素における経時的な輝度のばらつきを抑制することができ、さらにデューティー比が
高い高品質な表示部を有するモバイルコンピュータを得ることができる。また、本発明で
は、対向電極の電位を一定とし動作させるため消費電力を低くすることが可能である。ま
た、画素部を構成するトランジスタに同一導電型のトランジスタやトランジスタの半導体
層に非結晶性の半導体膜を用いることで低コスト化を図ることができる。
図33(E)は記録媒体を備えた携帯型の画像再生装置(具体的にはDVD再生装置)
であり、本体3341、筐体3342、表示部A3343、表示部B3344、記録媒体
(DVD等)読み込み部3345、操作キー3346、スピーカー部3347等を含む。
表示部A3343は主として画像情報を表示し、表示部B3344は主として文字情報を
表示することができる。なお、表示部A3343や表示部B3344には実施の形態1乃
至7に記載した画素が用いられている。本発明により、画素間もしくは画素における経時
的な輝度のばらつきを抑制することができ、さらにデューティー比が高い高品質な表示部
を有する画像再生装置を得ることができる。また、本発明では、対向電極の電位を一定と
し動作させるため消費電力を低くすることが可能である。また、画素部を構成するトラン
ジスタに同一導電型のトランジスタやトランジスタの半導体層に非結晶性の半導体膜を用
いることで低コスト化を図ることができる。
図33(F)はゴーグル型ディスプレイであり、本体3351、表示部3352、アー
ム部3353を含む。なお、表示部3352には実施の形態1乃至7に記載した画素が用
いられている。本発明により、画素間もしくは画素における経時的な輝度のばらつきを抑
制することができ、さらにデューティー比が高い高品質な表示部を有するゴーグル型ディ
スプレイを得ることができる。また、本発明では、対向電極の電位を一定とし動作させる
ため消費電力を低くすることが可能である。また、画素部を構成するトランジスタに同一
導電型のトランジスタやトランジスタの半導体層に非結晶性の半導体膜を用いることで低
コスト化を図ることができる。
図33(G)はビデオカメラであり、本体3361、表示部3362、筐体3363、
外部接続ポート3364、リモコン受信部3365、受像部3366、バッテリー336
7、音声入力部3368、操作キー3369、接眼部3360等を含む。なお、表示部3
362には実施の形態1乃至7に記載した画素が用いられている。本発明により、画素間
もしくは画素における経時的な輝度のばらつきを抑制することができ、さらにデューティ
ー比が高い高品質な表示部を有するビデオカメラを得ることができる。また、本発明では
、対向電極の電位を一定とし動作させるため消費電力を低くすることが可能である。また
、画素部を構成するトランジスタに同一導電型のトランジスタやトランジスタの半導体層
に非結晶性の半導体膜を用いることで低コスト化を図ることができる。
図33(H)は携帯電話機であり、本体3371、筐体3372、表示部3373、音
声入力部3374、音声出力部3375、操作キー3376、外部接続ポート3377、
アンテナ3378等を含む。なお、表示部3373には実施の形態1乃至7に記載した画
素が用いられている。本発明により、画素間もしくは画素における経時的な輝度のばらつ
きを抑制することができ、さらにデューティー比が高い高品質な表示部を有する携帯電話
機を得ることができる。また、本発明では、対向電極の電位を一定とし動作させるため消
費電力を低くすることが可能である。また、画素部を構成するトランジスタに同一導電型
のトランジスタやトランジスタの半導体層に非結晶性の半導体膜を用いることで低コスト
化を図ることができる。
このように本発明は、あらゆる電子機器に適用することが可能である。
(実施の形態11)
本実施の形態において、本発明の表示装置を表示部に有する携帯電話の構成例について図
34を用いて説明する。
表示パネル3410はハウジング3400に脱着自在に組み込まれる。ハウジング34
00は表示パネル3410のサイズに合わせて、形状や寸法を適宜変更することができる
。表示パネル3410を固定したハウジング3400はプリント基板3401に嵌入され
モジュールとして組み立てられる。
表示パネル3410はFPC3411を介してプリント基板3401に接続される。プ
リント基板3401には、スピーカー3402、マイクロフォン3403、送受信回路3
404、CPU及びコントローラなどを含む信号処理回路3405が形成されている。こ
のようなモジュールと、入力手段3406、バッテリ3407を組み合わせ、筐体340
9及び筐体3412に収納する。なお、表示パネル3410の画素部は筐体3412に形
成された開口窓から視認できように配置する。
表示パネル3410は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周波
数の低い駆動回路)をトランジスタを用いて基板上に一体形成し、他の一部の周辺駆動回
路(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのI
CチップをCOG(Chip On Glass)で表示パネル3410に実装しても良
い。あるいは、そのICチップをTAB(Tape Automated Bondin
g)やプリント基板を用いてガラス基板と接続してもよい。また、全ての周辺駆動回路を
ICチップ上に形成し、そのICチップをCOGなどで表示パネルに実装しても良い。
なお、画素部には、実施の形態1乃至7に記載した画素を用いる。本発明により、画素
間もしくは画素における経時的な輝度のばらつきを抑制することができ、さらにデューテ
ィー比が高い高品質な表示部を有する表示パネル3410を得ることができる。また、本
発明では、対向電極の電位を一定とし動作させるため消費電力を低くすることが可能であ
る。また、画素部を構成するトランジスタに同一導電型のトランジスタやトランジスタの
半導体層に非結晶性の半導体膜を用いることで低コスト化を図ることができる。
また、本実施形態に示した構成は携帯電話の一例であって、このような構成の携帯電話
に限られず様々な構成の携帯電話に適用することができる。
(実施の形態12)
本実施形態では、表示パネルと、回路基板を組み合わせたELモジュールについて図3
5及び図36を用いて説明する。
図35に示すように、表示パネル3501は画素部3503、走査線駆動回路3504
及び信号線駆動回路3505を有している。回路基板3502には、例えば、コントロー
ル回路3506や信号分割回路3507などが形成されている。なお、表示パネル350
1と回路基板3502は接続配線3508によって接続されている。接続配線3508に
はFPC等を用いることができる。
表示パネル3501は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周波
数の低い駆動回路)をトランジスタを用いて基板上に一体形成し、一部の周辺駆動回路(
複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチ
ップをCOG(Chip On Glass)で表示パネル3501に実装しても良い。
あるいは、そのICチップをTAB(Tape Automated Bonding)
やプリント基板を用いてガラス基板と接続してもよい。また、全ての周辺駆動回路をIC
チップ上に形成し、そのICチップをCOGなどで表示パネルに実装しても良い。
なお、画素部には、実施の形態1乃至7に記載した画素を用いる。本発明により、画素
間もしくは画素における経時的な輝度のばらつきを抑制することができ、さらにデューテ
ィー比が高い高品質な表示パネル3501を得ることができる。また、本発明では、対向
電極の電位を一定とし動作させるため消費電力を低くすることが可能である。また、画素
部を構成するトランジスタに同一導電型のトランジスタやトランジスタの半導体層に非結
晶性の半導体膜を用いることで低コスト化を図ることができる。
このようなELモジュールによりELテレビ受像機を完成させることができる。図36
は、ELテレビ受像機の主要な構成を示すブロック図である。チューナ3601は映像信
号と音声信号を受信する。映像信号は、映像信号増幅回路3602と、そこから出力され
る信号を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路3603と、そ
の映像信号を駆動回路の入力仕様に変換するためのコントロール回路3506により処理
される。コントロール回路3506は、走査線側と信号線側にそれぞれ信号を出力する。
デジタル駆動する場合には、信号線側に信号分割回路3507を設け、入力デジタル信号
をm個に分割して供給する構成としても良い。
チューナ3601で受信した信号のうち、音声信号は音声信号増幅回路3604に送ら
れ、その出力は音声信号処理回路3605を経てスピーカー3606に供給される。制御
回路3607は受信局(受信周波数)や音量の制御情報を入力部3608から受け、チュ
ーナ3601や音声信号処理回路3605に信号を送出する。
実施の形態9に記載した図33(A)の筐体3301に、図35のELモジュールを組
みこんで、テレビ受像機を完成させることができる。
もちろん、本発明はテレビ受像機に限定されず、パーソナルコンピュータのモニタをは
じめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など特に大面
積の表示媒体として様々な用途に適用することができる。
110 トランジスタ
111 第1のスイッチ
112 第2のスイッチ
113 第3のスイッチ
114 第4のスイッチ
115 容量素子
116 発光素子
117 信号線
118 第1の走査線
119 第2の走査線
120 第3の走査線
121 第4の走査線
122 第1の電位供給線
123 第2の電位供給線
124 電源線
125 対向電極
511 第1のスイッチングトランジスタ
512 第2のスイッチングトランジスタ
513 第3のスイッチングトランジスタ
514 第4のスイッチングトランジスタ
614 第4のスイッチ
714 第4のスイッチ
814 第4のスイッチ
911 信号線駆動回路
912 走査線駆動回路
913 画素部
914 画素
1200 画素
1218 第1の走査線
1300 画素
1319 第2の走査線
1400 画素
1420 第3の走査線
1500 画素
1521 第4の走査線
1613 整流素子
1620 第3の走査線
1651 ショットキー・バリア型ダイオード
1652 PIN型ダイオード
1653 PN型ダイオード
1654 トランジスタ
1655 トランジスタ
2910 トランジスタ
3010 トランジスタ
3101 トランジスタ
3102 トランジスタ
3103 第5のスイッチ
3104 第6のスイッチ
3111 第1のスイッチ
3112 第2のスイッチ
3113 第3のスイッチ
3114 第4のスイッチ
3115 容量素子
3116 発光素子
3117 信号線
3118 第1の走査線
3119 第2の走査線
3120 第3の走査線
3121 第4の走査線
3122 第1の電位供給線
3123 第2の電位供給線
3123 対向電極
3124 電源線
3125 対向電極
3910 トランジスタ
3911 第1のスイッチ
3912 第2のスイッチ
3913 第3のスイッチ
3914 第4のスイッチ
3915 容量素子
3916 発光素子
3917 信号線
3918 第1の走査線
3919 第2の走査線
3920 第3の走査線
3921 第4の走査線
3922 第1の電位供給線
3923 第2の電位供給線
3924 電源線
3925 対向電極
4215 ゲート容量
4240 画素電極
4250 画素電極
4301 第1のスイッチングトランジスタ
4302 第2のスイッチングトランジスタ
4303 第3のスイッチングトランジスタ

Claims (5)

  1. 画素部を有し、
    前記画素部は、発光素子と、容量素子と、第1乃至第4のトランジスタと、を有し、
    前記第1のトランジスタのソース又はドレインの一方は、信号線と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記容量素子の第1の電極と電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第3のトランジスタのソース又はドレインの一方と電気的に接続され、
    前記第1のトランジスタのゲートは、第1の走査線と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記容量素子の第2の電極と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記第4のトランジスタのソース又はドレインの一方と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、前記発光素子と電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、トランジスタを介さずに電源線と電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、第1の電位供給線と電気的に接続され、
    前記第3のトランジスタのゲートは、第2の走査線と電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、第2の電位供給線と電気的に接続され、
    前記第4のトランジスタのゲートは、第3の走査線と電気的に接続され、
    前記電源線は、第1の導電層を有し、
    前記第1の電位供給線は、第2の導電層と、第3の導電層と、前記第2の導電層に前記第3の導電層を介して電気的に接続される第4の導電層と、を有し、
    前記第1の導電層、前記第2の導電層、及び前記第4の導電層は、同じ層であり、
    前記第3の導電層は、前記第1の導電層、前記第2の導電層、及び前記第4の導電層とは異なる層であり、
    前記画素部の平面視において、前記第1の導電層と前記第3の導電層とが交差し、
    前記第3のトランジスタのゲートは、第5の導電層を有し、
    前記第2の走査線は、前記第5の導電層と電気的に接続される第6の導電層と、を有し、
    前記第2の電位供給線は、前記第4のトランジスタのソース又はドレインの他方と電気的に接続される第7の導電層と、前記第4のトランジスタのソース又はドレインの他方に前記第7の導電層を介して電気的に接続される第8の導電層と、を有し、
    前記第5の導電層、前記第8の導電層は、同じ層であり、
    前記第6の導電層、前記第7の導電層は、同じ層である表示装置。
  2. 請求項1において、
    前記第2のトランジスタは、チャネル長がチャネル幅よりも大きい表示装置。
  3. 請求項1または2において、
    前記発光素子は、画素電極と、EL層と、対向電極と、を有し、
    前記EL層は、前記第2のトランジスタと前記容量素子と重なる領域を有する表示装置。
  4. 請求項1乃至3のいずれか一において、
    前記容量素子の第2の電極は、結晶性半導体膜を有する表示装置。
  5. 請求項1乃至4のいずれか一において、
    前記第1の導電層、前記第2の導電層、及び前記第4の導電層は、アルミニウムを含む積層膜である表示装置。
JP2020217264A 2005-12-02 2020-12-25 表示装置 Active JP7042325B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2021184539A JP2022031721A (ja) 2005-12-02 2021-11-12 半導体装置
JP2023095308A JP7565408B2 (ja) 2005-12-02 2023-06-09 表示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005349780 2005-12-02
JP2005349780 2005-12-02

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2020133660A Division JP6845963B2 (ja) 2005-12-02 2020-08-06 表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2021184539A Division JP2022031721A (ja) 2005-12-02 2021-11-12 半導体装置

Publications (2)

Publication Number Publication Date
JP2021060613A JP2021060613A (ja) 2021-04-15
JP7042325B2 true JP7042325B2 (ja) 2022-03-25

Family

ID=38092147

Family Applications (14)

Application Number Title Priority Date Filing Date
JP2012156289A Active JP5448279B2 (ja) 2005-12-02 2012-07-12 半導体装置、表示装置、モジュール及び電子機器
JP2013094855A Active JP5568664B2 (ja) 2005-12-02 2013-04-29 表示装置
JP2014076652A Active JP5857084B2 (ja) 2005-12-02 2014-04-03 半導体装置、表示装置、表示モジュール及び電子機器
JP2015018497A Active JP6023828B2 (ja) 2005-12-02 2015-02-02 表示装置、表示モジュール及び電子機器
JP2015246953A Withdrawn JP2016075946A (ja) 2005-12-02 2015-12-18 表示装置、表示モジュール及び電子機器
JP2016174189A Active JP6280604B2 (ja) 2005-12-02 2016-09-07 表示装置
JP2017181278A Withdrawn JP2018049272A (ja) 2005-12-02 2017-09-21 半導体装置
JP2019083991A Active JP6799634B2 (ja) 2005-12-02 2019-04-25 表示装置、表示モジュール及び電子機器
JP2019098367A Active JP6818084B2 (ja) 2005-12-02 2019-05-27 表示装置、表示モジュール及び電子機器
JP2020133660A Active JP6845963B2 (ja) 2005-12-02 2020-08-06 表示装置
JP2020217264A Active JP7042325B2 (ja) 2005-12-02 2020-12-25 表示装置
JP2021184539A Withdrawn JP2022031721A (ja) 2005-12-02 2021-11-12 半導体装置
JP2023022371A Pending JP2023071759A (ja) 2005-12-02 2023-02-16 半導体装置
JP2023095308A Active JP7565408B2 (ja) 2005-12-02 2023-06-09 表示装置

Family Applications Before (10)

Application Number Title Priority Date Filing Date
JP2012156289A Active JP5448279B2 (ja) 2005-12-02 2012-07-12 半導体装置、表示装置、モジュール及び電子機器
JP2013094855A Active JP5568664B2 (ja) 2005-12-02 2013-04-29 表示装置
JP2014076652A Active JP5857084B2 (ja) 2005-12-02 2014-04-03 半導体装置、表示装置、表示モジュール及び電子機器
JP2015018497A Active JP6023828B2 (ja) 2005-12-02 2015-02-02 表示装置、表示モジュール及び電子機器
JP2015246953A Withdrawn JP2016075946A (ja) 2005-12-02 2015-12-18 表示装置、表示モジュール及び電子機器
JP2016174189A Active JP6280604B2 (ja) 2005-12-02 2016-09-07 表示装置
JP2017181278A Withdrawn JP2018049272A (ja) 2005-12-02 2017-09-21 半導体装置
JP2019083991A Active JP6799634B2 (ja) 2005-12-02 2019-04-25 表示装置、表示モジュール及び電子機器
JP2019098367A Active JP6818084B2 (ja) 2005-12-02 2019-05-27 表示装置、表示モジュール及び電子機器
JP2020133660A Active JP6845963B2 (ja) 2005-12-02 2020-08-06 表示装置

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2021184539A Withdrawn JP2022031721A (ja) 2005-12-02 2021-11-12 半導体装置
JP2023022371A Pending JP2023071759A (ja) 2005-12-02 2023-02-16 半導体装置
JP2023095308A Active JP7565408B2 (ja) 2005-12-02 2023-06-09 表示装置

Country Status (6)

Country Link
US (4) US7671826B2 (ja)
JP (14) JP5448279B2 (ja)
KR (5) KR101456049B1 (ja)
CN (4) CN102176299B (ja)
TW (11) TWI780009B (ja)
WO (1) WO2007063814A1 (ja)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1793366A3 (en) * 2005-12-02 2009-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
TWI603307B (zh) * 2006-04-05 2017-10-21 半導體能源研究所股份有限公司 半導體裝置,顯示裝置,和電子裝置
TWI442368B (zh) * 2006-10-26 2014-06-21 Semiconductor Energy Lab 電子裝置,顯示裝置,和半導體裝置,以及其驅動方法
JP2008257086A (ja) 2007-04-09 2008-10-23 Sony Corp 表示装置、表示装置の製造方法および電子機器
KR101526475B1 (ko) 2007-06-29 2015-06-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 그 구동 방법
US7738050B2 (en) * 2007-07-06 2010-06-15 Semiconductor Energy Laboratory Co., Ltd Liquid crystal display device
TWI464510B (zh) * 2007-07-20 2014-12-11 Semiconductor Energy Lab 液晶顯示裝置
JP5235516B2 (ja) * 2008-06-13 2013-07-10 富士フイルム株式会社 表示装置及び駆動方法
JP2010113188A (ja) * 2008-11-07 2010-05-20 Sony Corp 有機エレクトロルミネッセンス発光部の駆動方法
KR100986915B1 (ko) * 2008-11-26 2010-10-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
JP2010145578A (ja) * 2008-12-17 2010-07-01 Sony Corp 表示装置、表示装置の駆動方法および電子機器
US9047815B2 (en) 2009-02-27 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor device
KR101056302B1 (ko) * 2009-03-26 2011-08-11 삼성모바일디스플레이주식회사 유기전계발광 표시장치
JP5458671B2 (ja) * 2009-05-29 2014-04-02 セイコーエプソン株式会社 発光装置、発光装置の駆動方法および電子機器
KR101058116B1 (ko) * 2009-12-08 2011-08-24 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
WO2011074542A1 (ja) 2009-12-14 2011-06-23 シャープ株式会社 画素アレイ基板、表示装置
US8797240B2 (en) 2009-12-14 2014-08-05 Sharp Kabushiki Kaisha Display device and method for driving display device
US8941312B2 (en) * 2010-01-19 2015-01-27 Ncp Corporation Apparatus and method for controlling LED light strings
US10991338B2 (en) * 2010-03-25 2021-04-27 Nokia Technologies Oy Apparatus, display module and method for adaptive blank frame insertion
KR101152466B1 (ko) * 2010-06-30 2012-06-01 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101152580B1 (ko) 2010-06-30 2012-06-01 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR20120061129A (ko) * 2010-10-25 2012-06-13 삼성모바일디스플레이주식회사 표시 장치
JP5982147B2 (ja) 2011-04-01 2016-08-31 株式会社半導体エネルギー研究所 発光装置
US8922464B2 (en) 2011-05-11 2014-12-30 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device and driving method thereof
TWI557711B (zh) 2011-05-12 2016-11-11 半導體能源研究所股份有限公司 顯示裝置的驅動方法
JP6018409B2 (ja) 2011-05-13 2016-11-02 株式会社半導体エネルギー研究所 発光装置
US8878589B2 (en) 2011-06-30 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
KR20240063195A (ko) * 2011-07-22 2024-05-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
US8710505B2 (en) 2011-08-05 2014-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6050054B2 (ja) 2011-09-09 2016-12-21 株式会社半導体エネルギー研究所 半導体装置
KR102263816B1 (ko) 2011-10-18 2021-06-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치
US10043794B2 (en) 2012-03-22 2018-08-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
JP6111531B2 (ja) * 2012-04-25 2017-04-12 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
US8995607B2 (en) 2012-05-31 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
US9320111B2 (en) 2012-05-31 2016-04-19 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
TWI587261B (zh) 2012-06-01 2017-06-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的驅動方法
JP6228753B2 (ja) 2012-06-01 2017-11-08 株式会社半導体エネルギー研究所 半導体装置、表示装置、表示モジュール、及び電子機器
JP6031652B2 (ja) * 2012-08-31 2016-11-24 株式会社Joled 表示装置及び電子機器
CN103839983B (zh) * 2012-11-27 2017-08-25 中芯国际集成电路制造(上海)有限公司 半导体器件及其制作方法
KR101987933B1 (ko) * 2012-12-13 2019-06-12 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
US20140166991A1 (en) * 2012-12-17 2014-06-19 Dmitri E. Nikonov Transparent light-emitting display
JP6199056B2 (ja) 2013-03-22 2017-09-20 株式会社ジャパンディスプレイ 有機エレクトロルミネッセンス表示装置
US9773443B2 (en) * 2013-06-06 2017-09-26 Intel Corporation Thin film transistor display backplane and pixel circuit therefor
KR20150006637A (ko) * 2013-07-09 2015-01-19 삼성디스플레이 주식회사 유기전계발광 표시장치
JP6426402B2 (ja) * 2013-08-30 2018-11-21 株式会社半導体エネルギー研究所 表示装置
WO2015033496A1 (ja) 2013-09-04 2015-03-12 パナソニック株式会社 表示装置および駆動方法
KR20150054210A (ko) * 2013-11-11 2015-05-20 삼성디스플레이 주식회사 유기 발광 표시 장치
JP6164059B2 (ja) * 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
US9806098B2 (en) 2013-12-10 2017-10-31 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
KR20150070718A (ko) * 2013-12-17 2015-06-25 삼성디스플레이 주식회사 유기전계 발광 표시장치
CN117690933A (zh) 2013-12-27 2024-03-12 株式会社半导体能源研究所 发光装置
US10483293B2 (en) 2014-02-27 2019-11-19 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device, and module and electronic appliance including the same
KR102245437B1 (ko) * 2014-06-11 2021-04-29 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 초기화 전압 설정 방법
KR102356593B1 (ko) 2015-01-14 2022-01-28 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
CN104900676B (zh) * 2015-04-29 2018-06-12 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
CN105185304B (zh) * 2015-09-09 2017-09-22 京东方科技集团股份有限公司 一种像素电路、有机电致发光显示面板及显示装置
KR102390487B1 (ko) * 2015-10-20 2022-04-26 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기발광 표시장치
JP6738041B2 (ja) * 2016-04-22 2020-08-12 天馬微電子有限公司 表示装置及び表示方法
CN106024844B (zh) * 2016-07-27 2019-01-22 京东方科技集团股份有限公司 有机发光器件及其制备方法、显示装置
CN106502015B (zh) * 2016-11-22 2019-06-21 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示装置
KR102482456B1 (ko) * 2017-03-13 2022-12-29 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN107068058B (zh) * 2017-04-28 2019-12-03 深圳市华星光电技术有限公司 像素驱动电路、显示面板及像素驱动方法
CN206711895U (zh) * 2017-06-02 2017-12-05 京东方科技集团股份有限公司 一种阵列基板、电致发光显示面板及显示装置
KR20210091187A (ko) 2018-11-09 2021-07-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
CN110070820A (zh) * 2019-04-23 2019-07-30 厦门天马微电子有限公司 一种显示面板、其驱动方法及显示装置
CN111508429A (zh) * 2020-04-27 2020-08-07 昆山国显光电有限公司 像素驱动电路、驱动方法和显示装置
JPWO2023026919A1 (ja) * 2021-08-23 2023-03-02

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001318628A (ja) 2000-02-28 2001-11-16 Semiconductor Energy Lab Co Ltd 発光装置および電気器具
JP2003173154A (ja) 2001-09-28 2003-06-20 Sanyo Electric Co Ltd 半導体装置及び表示装置
JP2003186438A (ja) 2001-12-19 2003-07-04 Hitachi Ltd 画像表示装置
JP2003216110A (ja) 2001-11-13 2003-07-30 Semiconductor Energy Lab Co Ltd 表示装置
JP2005004173A (ja) 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置
JP2005189643A (ja) 2003-12-26 2005-07-14 Sony Corp ディスプレイ装置及びディスプレイ装置の駆動方法
JP2005227562A (ja) 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置

Family Cites Families (85)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62500430A (ja) 1984-09-24 1987-02-26 ニロ プラン アクチエンゲゼルシヤフト 電気的な面状の加熱体及び、鍋本体と槽部分と槽底部とを有するフライ鍋
JPH02285326A (ja) 1989-04-27 1990-11-22 Toshiba Corp アクティブマトリックス型液晶表示素子
JPH03233431A (ja) 1990-02-09 1991-10-17 Hitachi Ltd 液晶ディスプレイパネル
JPH07297406A (ja) 1994-04-21 1995-11-10 Tdk Corp 縦型薄膜半導体装置
US5684365A (en) 1994-12-14 1997-11-04 Eastman Kodak Company TFT-el display panel using organic electroluminescent media
JP3647523B2 (ja) 1995-10-14 2005-05-11 株式会社半導体エネルギー研究所 マトリクス型液晶表示装置
US5990629A (en) 1997-01-28 1999-11-23 Casio Computer Co., Ltd. Electroluminescent display device and a driving method thereof
JP4114216B2 (ja) 1997-05-29 2008-07-09 カシオ計算機株式会社 表示装置及びその駆動方法
JPH113048A (ja) * 1997-06-10 1999-01-06 Canon Inc エレクトロ・ルミネセンス素子及び装置、並びにその製造法
US6724149B2 (en) * 1999-02-24 2004-04-20 Sanyo Electric Co., Ltd. Emissive display device and electroluminescence display device with uniform luminance
JP2001110566A (ja) * 1999-10-04 2001-04-20 Sanyo Electric Co Ltd El表示装置の製造方法
JP2001318627A (ja) 2000-02-29 2001-11-16 Semiconductor Energy Lab Co Ltd 発光装置
US7579203B2 (en) * 2000-04-25 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
TW531901B (en) 2000-04-27 2003-05-11 Semiconductor Energy Lab Light emitting device
JP4152603B2 (ja) * 2000-04-27 2008-09-17 株式会社半導体エネルギー研究所 発光装置
US6762735B2 (en) 2000-05-12 2004-07-13 Semiconductor Energy Laboratory Co., Ltd. Electro luminescence display device and method of testing the same
JP5041627B2 (ja) 2000-05-12 2012-10-03 株式会社半導体エネルギー研究所 El表示装置、電子機器
JP4211250B2 (ja) 2000-10-12 2009-01-21 セイコーエプソン株式会社 トランジスタ及びそれを備える表示装置
KR100533556B1 (ko) * 2000-11-30 2005-12-06 캐논 가부시끼가이샤 발광 소자 및 표시 장치
US6580657B2 (en) * 2001-01-04 2003-06-17 International Business Machines Corporation Low-power organic light emitting diode pixel circuit
JP4926324B2 (ja) * 2001-02-08 2012-05-09 三星モバイルディスプレイ株式會社 有機elデバイス
JP2002323873A (ja) * 2001-02-21 2002-11-08 Semiconductor Energy Lab Co Ltd 発光装置及び電子機器
JPWO2002075709A1 (ja) * 2001-03-21 2004-07-08 キヤノン株式会社 アクティブマトリクス型発光素子の駆動回路
JP2003007469A (ja) * 2001-06-25 2003-01-10 Canon Inc 発光素子及び表示装置
JP3638926B2 (ja) * 2001-09-10 2005-04-13 株式会社半導体エネルギー研究所 発光装置及び半導体装置の作製方法
JP4039930B2 (ja) * 2001-09-21 2008-01-30 株式会社半導体エネルギー研究所 半導体装置
US7365713B2 (en) 2001-10-24 2008-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US7456810B2 (en) * 2001-10-26 2008-11-25 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and driving method thereof
JP4498669B2 (ja) 2001-10-30 2010-07-07 株式会社半導体エネルギー研究所 半導体装置、表示装置、及びそれらを具備する電子機器
JP2003208127A (ja) * 2001-11-09 2003-07-25 Sanyo Electric Co Ltd 表示装置
KR100940342B1 (ko) 2001-11-13 2010-02-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
JP2003186437A (ja) 2001-12-18 2003-07-04 Sanyo Electric Co Ltd 表示装置
EP2348502B1 (en) 2002-01-24 2013-04-03 Semiconductor Energy Laboratory Co. Ltd. Semiconductor device and method of driving the semiconductor device
JP4024557B2 (ja) 2002-02-28 2007-12-19 株式会社半導体エネルギー研究所 発光装置、電子機器
US7218298B2 (en) * 2002-04-03 2007-05-15 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
KR100488835B1 (ko) 2002-04-04 2005-05-11 산요덴키가부시키가이샤 반도체 장치 및 표시 장치
JP3997109B2 (ja) * 2002-05-08 2007-10-24 キヤノン株式会社 El素子駆動回路及び表示パネル
US7474285B2 (en) * 2002-05-17 2009-01-06 Semiconductor Energy Laboratory Co., Ltd. Display apparatus and driving method thereof
US6819131B2 (en) 2002-07-11 2004-11-16 Motorola, Inc. Passive, grease-free cooled device fixtures
JP4019843B2 (ja) 2002-07-31 2007-12-12 セイコーエプソン株式会社 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器
TW558699B (en) 2002-08-28 2003-10-21 Au Optronics Corp Driving circuit and method for light emitting device
TWI318490B (en) 2002-08-30 2009-12-11 Semiconductor Energy Lab Current source circuit, display device using the same and driving method thereof
JP2004109718A (ja) 2002-09-20 2004-04-08 Hitachi Ltd 画像表示装置
JP2004120670A (ja) * 2002-09-30 2004-04-15 Hitachi Ltd 折畳み式携帯端末装置
JP2004157467A (ja) * 2002-11-08 2004-06-03 Tohoku Pioneer Corp アクティブ型発光表示パネルの駆動方法および駆動装置
JP4734529B2 (ja) 2003-02-24 2011-07-27 奇美電子股▲ふん▼有限公司 表示装置
US7612749B2 (en) 2003-03-04 2009-11-03 Chi Mei Optoelectronics Corporation Driving circuits for displays
JP2006520490A (ja) 2003-03-12 2006-09-07 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ エージングに対抗するためにタイミングに有効な光フィードバックを有する発光アクティブマトリクス表示装置
JP4338997B2 (ja) * 2003-03-17 2009-10-07 株式会社半導体エネルギー研究所 表示装置の作製方法
JP2004361424A (ja) 2003-03-19 2004-12-24 Semiconductor Energy Lab Co Ltd 素子基板、発光装置及び発光装置の駆動方法
WO2004086343A1 (ja) * 2003-03-26 2004-10-07 Semiconductor Energy Laboratory Co., Ltd. 素子基板及び発光装置
JP4614633B2 (ja) * 2003-04-09 2011-01-19 株式会社半導体エネルギー研究所 電子機器
JP4689188B2 (ja) * 2003-04-25 2011-05-25 株式会社半導体エネルギー研究所 表示装置
JP4049010B2 (ja) 2003-04-30 2008-02-20 ソニー株式会社 表示装置
JP2004341144A (ja) 2003-05-15 2004-12-02 Hitachi Ltd 画像表示装置
JP4425574B2 (ja) 2003-05-16 2010-03-03 株式会社半導体エネルギー研究所 素子基板及び発光装置
JP4360121B2 (ja) 2003-05-23 2009-11-11 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP4168836B2 (ja) * 2003-06-03 2008-10-22 ソニー株式会社 表示装置
JP4062179B2 (ja) 2003-06-04 2008-03-19 ソニー株式会社 画素回路、表示装置、および画素回路の駆動方法
JP2005017485A (ja) 2003-06-24 2005-01-20 Seiko Epson Corp 電気光学装置、電気光学装置の駆動方法、及び電子機器
KR100560780B1 (ko) * 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
JP2005028021A (ja) * 2003-07-11 2005-02-03 Nec Software Kyushu Ltd スコアブック作成システムおよびスコアブック作成サービス方法
US7211454B2 (en) * 2003-07-25 2007-05-01 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of a light emitting device including moving the source of the vapor deposition parallel to the substrate
JP5162807B2 (ja) * 2003-08-29 2013-03-13 セイコーエプソン株式会社 電気光学装置及び電子機器
JP2005084416A (ja) 2003-09-09 2005-03-31 Sharp Corp アクティブマトリクス基板およびそれを用いた表示装置
JP4586345B2 (ja) * 2003-09-17 2010-11-24 ソニー株式会社 電界効果型トランジスタ
JP2005164894A (ja) 2003-12-02 2005-06-23 Sony Corp 画素回路及び表示装置とこれらの駆動方法
JP4552108B2 (ja) 2003-12-05 2010-09-29 ソニー株式会社 画素回路及び表示装置とこれらの駆動方法
JP5227491B2 (ja) * 2003-12-18 2013-07-03 株式会社半導体エネルギー研究所 表示装置
JP4501429B2 (ja) 2004-01-05 2010-07-14 ソニー株式会社 画素回路及び表示装置
JP5099974B2 (ja) * 2004-01-30 2012-12-19 株式会社半導体エネルギー研究所 発光装置
JP4665423B2 (ja) 2004-04-08 2011-04-06 ソニー株式会社 表示装置及びその駆動方法
US7173590B2 (en) * 2004-06-02 2007-02-06 Sony Corporation Pixel circuit, active matrix apparatus and display apparatus
JP4103850B2 (ja) 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
JP4103851B2 (ja) 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
JP4160032B2 (ja) * 2004-09-01 2008-10-01 シャープ株式会社 表示装置およびその駆動方法
KR100592636B1 (ko) 2004-10-08 2006-06-26 삼성에스디아이 주식회사 발광표시장치
JP4923410B2 (ja) 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
JP2006215275A (ja) * 2005-02-03 2006-08-17 Sony Corp 表示装置
JP2006227238A (ja) 2005-02-17 2006-08-31 Sony Corp 表示装置、表示方法
JP2006227239A (ja) 2005-02-17 2006-08-31 Sony Corp 表示装置、表示方法
JP2006227237A (ja) 2005-02-17 2006-08-31 Sony Corp 表示装置、表示方法
JP2006243525A (ja) 2005-03-04 2006-09-14 Sony Corp 表示装置
JP2006243526A (ja) 2005-03-04 2006-09-14 Sony Corp 表示装置、画素駆動方法
JP4706288B2 (ja) 2005-03-14 2011-06-22 ソニー株式会社 画素回路及び表示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001318628A (ja) 2000-02-28 2001-11-16 Semiconductor Energy Lab Co Ltd 発光装置および電気器具
JP2003173154A (ja) 2001-09-28 2003-06-20 Sanyo Electric Co Ltd 半導体装置及び表示装置
JP2003216110A (ja) 2001-11-13 2003-07-30 Semiconductor Energy Lab Co Ltd 表示装置
JP2003186438A (ja) 2001-12-19 2003-07-04 Hitachi Ltd 画像表示装置
JP2005004173A (ja) 2003-05-19 2005-01-06 Seiko Epson Corp 電気光学装置およびその駆動装置
JP2005189643A (ja) 2003-12-26 2005-07-14 Sony Corp ディスプレイ装置及びディスプレイ装置の駆動方法
JP2005227562A (ja) 2004-02-13 2005-08-25 Sony Corp 画素回路および表示装置

Also Published As

Publication number Publication date
JP2023130349A (ja) 2023-09-20
TWI693721B (zh) 2020-05-11
JP2012247790A (ja) 2012-12-13
JP6280604B2 (ja) 2018-02-14
KR101433680B1 (ko) 2014-08-25
KR20110130536A (ko) 2011-12-05
JP2018049272A (ja) 2018-03-29
WO2007063814A1 (en) 2007-06-07
TW201344921A (zh) 2013-11-01
TW201733134A (zh) 2017-09-16
JP2015143860A (ja) 2015-08-06
US20100149160A1 (en) 2010-06-17
TWI629798B (zh) 2018-07-11
CN102222464A (zh) 2011-10-19
KR20080080608A (ko) 2008-09-04
KR101359362B1 (ko) 2014-02-07
KR101359364B1 (ko) 2014-02-07
JP6023828B2 (ja) 2016-11-09
US20130334535A1 (en) 2013-12-19
TW202406160A (zh) 2024-02-01
JP5448279B2 (ja) 2014-03-19
TWI814595B (zh) 2023-09-01
CN102222464B (zh) 2015-04-01
JP2023071759A (ja) 2023-05-23
US7671826B2 (en) 2010-03-02
TWI406421B (zh) 2013-08-21
KR101358697B1 (ko) 2014-02-07
CN102176299A (zh) 2011-09-07
JP2013210644A (ja) 2013-10-10
TW201947775A (zh) 2019-12-16
CN102176304A (zh) 2011-09-07
TWI596782B (zh) 2017-08-21
JP6799634B2 (ja) 2020-12-16
CN101313348A (zh) 2008-11-26
TW202232770A (zh) 2022-08-16
JP2020197736A (ja) 2020-12-10
TWI407569B (zh) 2013-09-01
TWI780009B (zh) 2022-10-01
JP5857084B2 (ja) 2016-02-10
CN102176299B (zh) 2013-07-17
JP2019194701A (ja) 2019-11-07
TW201306270A (zh) 2013-02-01
TW200735370A (en) 2007-09-16
US20120327142A1 (en) 2012-12-27
KR20110132636A (ko) 2011-12-08
TWI780010B (zh) 2022-10-01
JP2016075946A (ja) 2016-05-12
TWI544646B (zh) 2016-08-01
JP2019148819A (ja) 2019-09-05
US20070126665A1 (en) 2007-06-07
TWI767121B (zh) 2022-06-11
JP2014178692A (ja) 2014-09-25
KR20110130537A (ko) 2011-12-05
TW202232771A (zh) 2022-08-16
JP7565408B2 (ja) 2024-10-10
US8264430B2 (en) 2012-09-11
TW201631783A (zh) 2016-09-01
KR101456049B1 (ko) 2014-10-31
CN101313348B (zh) 2011-07-06
TW202322402A (zh) 2023-06-01
KR20130089672A (ko) 2013-08-12
JP5568664B2 (ja) 2014-08-06
TW201832368A (zh) 2018-09-01
US9276037B2 (en) 2016-03-01
JP2017040926A (ja) 2017-02-23
JP6845963B2 (ja) 2021-03-24
JP2021060613A (ja) 2021-04-15
US8717261B2 (en) 2014-05-06
JP6818084B2 (ja) 2021-01-20
JP2022031721A (ja) 2022-02-22
CN102176304B (zh) 2013-07-03

Similar Documents

Publication Publication Date Title
JP7042325B2 (ja) 表示装置
JP6975275B2 (ja) 表示装置
JP2022104979A (ja) 表示装置
JP5025242B2 (ja) 半導体装置、表示装置、モジュール、及び電子機器
JP5448257B2 (ja) 半導体装置、表示装置、表示モジュール及び電子機器

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210108

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210914

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211112

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220222

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220314

R150 Certificate of patent or registration of utility model

Ref document number: 7042325

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150