[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP6710627B2 - 半導体装置およびその製造方法 - Google Patents

半導体装置およびその製造方法 Download PDF

Info

Publication number
JP6710627B2
JP6710627B2 JP2016246521A JP2016246521A JP6710627B2 JP 6710627 B2 JP6710627 B2 JP 6710627B2 JP 2016246521 A JP2016246521 A JP 2016246521A JP 2016246521 A JP2016246521 A JP 2016246521A JP 6710627 B2 JP6710627 B2 JP 6710627B2
Authority
JP
Japan
Prior art keywords
region
recess
semiconductor device
insulating film
main surface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016246521A
Other languages
English (en)
Other versions
JP2018101683A (ja
JP2018101683A5 (ja
Inventor
宏基 藤井
宏基 藤井
森 隆弘
隆弘 森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2016246521A priority Critical patent/JP6710627B2/ja
Priority to US15/847,342 priority patent/US10468523B2/en
Priority to CN201711381037.3A priority patent/CN108321203B/zh
Publication of JP2018101683A publication Critical patent/JP2018101683A/ja
Publication of JP2018101683A5 publication Critical patent/JP2018101683A5/ja
Application granted granted Critical
Publication of JP6710627B2 publication Critical patent/JP6710627B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7816Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/063Reduced surface field [RESURF] pn-junction structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • H01L29/0653Dielectric regions, e.g. SiO2 regions, air gaps adjoining the input or output region of a field-effect device, e.g. the source or drain region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0865Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0873Drain regions
    • H01L29/0882Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1095Body region, i.e. base region, of DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42364Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
    • H01L29/42368Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66568Lateral single gate silicon transistors
    • H01L29/66659Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66681Lateral DMOS transistors, i.e. LDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7833Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
    • H01L29/7835Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3105After-treatment
    • H01L21/31051Planarisation of the insulating layers
    • H01L21/31053Planarisation of the insulating layers involving a dielectric removal step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/8238Complementary field-effect transistors, e.g. CMOS
    • H01L21/823814Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0611Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
    • H01L27/0617Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
    • H01L27/0623Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • H01L27/092Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate complementary MIS field-effect transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/107Substrate region of field-effect devices
    • H01L29/1075Substrate region of field-effect devices of field-effect transistors
    • H01L29/1079Substrate region of field-effect devices of field-effect transistors with insulated gate
    • H01L29/1083Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Bipolar Transistors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

本発明は、半導体装置およびその製造方法に関するものである。
高耐圧化のために、高耐圧LDMOS(Laterally Diffused Metal Oxide Semiconductor)トランジスタのゲートとドレインとの間にSTI(Shallow Trench Isolation)構造を用いることが知られている。このような構造は、たとえば特開2015−162581号公報、特開2009−278100号公報などに開示されている。
上記2つの公報には、分離溝内を埋め込む分離絶縁膜の上面に溝を形成し、その溝内にゲート電極の一部が埋め込まれた構成が開示されている。
上記2つの公報に記載の構成では、ホットキャリア注入(HCI:Hot Carrier Injection)と呼ばれる現象を改善することが可能である。ここでホットキャリア注入とは、LDMOSトランジスタのドレイン電界によって加速され高いエネルギーを持ったキャリア(ホットキャリア)がゲート絶縁膜に注入されてトランジスタの特性(Ids、Vth)が変動する現象である。
特開2015−162581号公報 特開2009−278100号公報
しかしながら、上記2つの公報に記載の技術では、ゲート絶縁膜へのホットキャリアの注入を抑制する効果が十分でない場合がある。
その他の課題と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
一実施の形態の半導体装置によれば、第1導電型のソース領域とドレイン領域との間の分離溝内を埋め込む分離絶縁膜の上面に凹部が形成されている。第1導電型のドリフト領域は、分離溝の下側に位置し、かつドレイン領域に接続されている。ゲート電極は、凹部内を埋め込んでいる。ドリフト領域の下側であって凹部の真下には、第2導電型の第1不純物領域が位置している。
一実施の形態の半導体装置の製造方法によれば、分離溝内を埋め込み、かつ上面に凹部を有する分離絶縁膜が形成される。ドリフト領域の下側であって凹部の真下に位置する第2導電型の第1不純物領域が形成される。ソース領域とドリフト領域とに挟まれる主表面の上にゲート絶縁膜を挟んで対向し、かつ凹部内を埋め込むゲート電極が形成される。
前記一実施の形態によれば、ゲート絶縁膜へのホットキャリアの注入をさらに抑制することが可能な半導体装置およびその製造方法を実現することができる。
実施の形態1におけるチップ状態の半導体装置の構成を概略的に示す平面図である。 図1に示す半導体装置の構成を示す断面図である。 図2に示すLDpMOSトランジスタ部の構成を示す平面図である。 図3のIV−IV線に沿う概略断面図である。 図4のV−V線に沿う不純物濃度分布を示す図である。 リセス下のn型不純物領域の位置を説明するための部分拡大断面図である。 リセス下のn型不純物領域の位置を説明するための部分拡大断面図である。 図4に示す半導体装置の製造方法の第1工程を示す断面図である。 図4に示す半導体装置の製造方法の第2工程を示す断面図である。 図4に示す半導体装置の製造方法の第3工程を示す断面図である。 図4に示す半導体装置の製造方法の第4工程を示す断面図である。 図4に示す半導体装置の製造方法の第5工程を示す断面図である。 図4に示す半導体装置の製造方法の第6工程を示す断面図である。 図4に示す半導体装置の製造方法の第7工程を示す断面図である。 図4に示す半導体装置の製造方法の第8工程を示す断面図である。 比較例における半導体装置のインパクトイオン化率分布を示す図である。 実施の形態1における半導体装置のインパクトイオン化率分布を示す図である。 図16および図17のA−A線に沿う電界強度を示す図である。 図16および図17のA−A線に沿うインパクトイオン化発生率を示す図である。 実施の形態1と比較例との各々におけるオン抵抗Rspとゲート電流Igとの関係を示す図である。 実施の形態1と比較例との各々におけるオフ耐圧BVoffとゲート電流Igとの関係を示す図である。 比較例における半導体装置の等電位線を示す図である。 実施の形態1における半導体装置の等電位線を示す図である。 実施の形態2における半導体装置の構成を示す断面図である。 図24に示す半導体装置の製造方法を示す断面図である。 実施の形態1および2と比較例との各々におけるオン抵抗Rspとゲート電流Igとの関係を示す図である。 実施の形態1および2と比較例との各々におけるオフ耐圧BVoffとゲート電流Igとの関係を示す図である。 実施の形態3における半導体装置の構成を示す断面図である。 図28に示す半導体装置の製造方法の第1工程を示す断面図である。 図28に示す半導体装置の製造方法の第2工程を示す断面図である。 図28に示す半導体装置の製造方法の第3工程を示す断面図である。 図28に示す半導体装置の製造方法の第4工程を示す断面図である。 図28に示す半導体装置の製造方法の第5工程を示す断面図である。 比較例の半導体装置の製造方法の第1工程を示す断面図である。 比較例の半導体装置の製造方法の第2工程を示す断面図である。 実施の形態3の変形例における半導体装置の構成を示す断面図である。 図36に示す半導体装置の製造方法を示す断面図である。 実施の形態1の構成をLDnMOSトランジスタにも適用できることを説明するための断面図である。
以下、実施の形態について図に基づいて説明する。
(実施の形態1)
図1に示されるように、本実施の形態の半導体装置CHは、たとえばチップ状態であり、半導体基板を有している。半導体基板の表面には、ドライバ回路DRI、プリドライバ回路PDR、アナログ回路ANA、電源回路PC、ロジック回路LC、入出力回路IOCなどの各形成領域が配置されている。
なお本実施の形態の半導体装置は、半導体チップに限定されず、ウエハ状態であってもよく、また封止樹脂で封止されたパッケージ状態であってもよい。
図2に示されるように、本実施の形態の半導体装置は、高耐圧CMOS(Complementary Metal Oxide Semiconductor)トランジスタと、ロジックCMOSトランジスタと、バイポーラトランジスタとを含んでいる。
高耐圧CMOSトランジスタは、nチャネル型LD(Laterally Diffused)MOSトランジスタLNTと、pチャネル型LDMOSトランジスタLPTとを有している。またロジックCMOSトランジスタは、nチャネル型MOSトランジスタNTRと、pチャネル型MOSトランジスタPTRとを有している。
以下において、nチャネル型LDMOSトランジスタをnLDMOSトランジスタと記載し、pチャネル型LDMOSトランジスタをpLDMOSトランジスタと記載する。またnチャネル型MOSトランジスタをnMOSトランジスタと記載し、pチャネル型MOSトランジスタをpMOSトランジスタと記載する。
各トランジスタは、半導体基板SUBの主表面MSに形成されている。各トランジスタの形成領域は、DTI(Deep Trench Isolation)により電気的に分離されている。DTIは、半導体基板SUBの主表面MSに形成された溝DTRと、その溝DTR内を埋め込む絶縁膜BILとを有している。
ロジックCMOSトランジスタの形成領域には、半導体基板SUBの基板領域SB上に、p型ウエル領域PWLと、n型ウエル領域NWLとが並んで配置されている。p型ウエル領域PWLにはnMOSトランジスタNTRが配置されており、n型ウエル領域NWLにはpMOSトランジスタPTRが配置されている。
nMOSトランジスタNTRの形成領域とpMOSトランジスタPTRの形成領域とは、STI(Shallow Trench Isolation)により電気的に分離されている。STIは、半導体基板SUBの主表面MSに形成された分離溝TNCと、その分離溝TNC内を埋め込む分離絶縁膜SISとを有している。
STIの分離溝TNCは、DTIの溝DTRよりも主表面MSから浅く配置されている。STIの分離溝TNCは、p型ウエル領域PWLおよびn型ウエル領域NWLよりも浅く配置されている。
上記nMOSトランジスタNTRは、n+ソース領域SCと、n+ドレイン領域DCと、ゲート絶縁膜GIと、ゲート電極GEとを有している。n+ソース領域SCとn+ドレイン領域DCとは、互いに間隔をあけて半導体基板SUBの主表面MSに配置されている。ゲート電極GEは、n+ソース領域SCとn+ドレイン領域DCとに挟まれる半導体基板SUBの主表面MS上にゲート絶縁膜GIを介在して配置されている。
上記pMOSトランジスタPTRは、p+ソース領域SCと、p+ドレイン領域DCと、ゲート絶縁膜GIと、ゲート電極GEとを有している。p+ソース領域SCとp+ドレイン領域DCとは、互いに間隔をあけて半導体基板SUBの主表面MSに配置されている。ゲート電極GEは、p+ソース領域SCとp+ドレイン領域DCとに挟まれる半導体基板SUBの主表面MS上にゲート絶縁膜GIを介在して配置されている。
バイポーラトランジスタの配置領域には、半導体基板SUBの基板領域SB上に、n+埋め込み領域BLが配置されている。そのn+埋め込み領域BL上には、n-ウエル領域HWLが配置されている。そのn-ウエル領域HWL上には、p型ウエル領域PWLとn型ウエル領域NWLとが配置されている。p型ウエル領域PWLとn型ウエル領域NWLとは、n-ウエル領域HWLの一部を間に挟んで互いに隣り合っている。
p型ウエル領域PWLにはp+ベース領域BCとn+エミッタ領域ECとが配置されている。n型ウエル領域NWLにはn+コレクタ領域CCが配置されている。p+ベース領域BC、n+エミッタ領域ECおよびn+コレクタ領域CCによりバイポーラトランジスタBTRが構成されている。
+ベース領域BCとn+エミッタ領域ECとの間、n+エミッタ領域ECとn+コレクタ領域CCとの間にはSTIが配置されている。これにより、p+ベース領域BC、n+エミッタ領域ECおよびn+コレクタ領域CCの各々は、互いに電気的に分離されている。
各不純物領域(n+ソース領域SC、n+ドレイン領域DC、p+ベース領域BC、n+エミッタ領域EC、n+コレクタ領域CC)には、配線層INCが電気的に接続されている。
具体的には、半導体基板SUBの主表面MS上を覆うように層間絶縁膜(図示せず)が配置されている。この層間絶縁膜には、各不純物領域に達するコンタクトホールCNが配置されている。このコンタクトホールCN内には、プラグ導電層PLが埋め込まれている。層間絶縁膜上には、プラグ導電層PLに接するように配線層INCが配置されている。これにより配線層INCは、プラグ導電層PLを介在して各不純物領に電気的に接続されている。
高耐圧CMOSトランジスタのpLDMOSトランジスタについては、図3および図4を用いて以下に説明する。
図3および図4に示されるように、pLDMOSトランジスタの配置領域には、半導体基板SUBの基板領域SB上に、n+埋め込み領域BLが配置されている。そのn+埋め込み領域BL上には、n-ウエル領域HWL(第1ウエル領域)が配置されている。そのn-ウエル領域HWL上には、p-ドリフト領域DFTとn型ウエル領域NWL(第2ウエル領域)とが配置されている。n-ウエル領域HWLは、n型ウエル領域NWLのn型不純物濃度よりも低いn型不純物濃度を有している。
-ドリフト領域DFTとn型ウエル領域NWLとは、pn接合を構成するように互いに隣り合っている。p-ドリフト領域DFTとn型ウエル領域NWLとにより構成されるpn接合は半導体基板SUBの主表面MSから深さ方向に沿って延びている。
半導体基板SUBの主表面MSにはSTIが配置されている。このSTIは、分離溝TNCと、分離絶縁膜SISとを有している。分離溝TNCは、p-ドリフト領域DFTに配置されている。つまりp-ドリフト領域DFTは、分離溝TNCの周囲を取り囲むとともに、分離溝TNCの下側に位置している。分離絶縁膜SISは、分離溝TNCを埋め込んでいる。分離絶縁膜SISの上面には、凹部HLが配置されている。この凹部HLの底面は分離絶縁膜SIS内に位置している。つまり凹部HLの底部はp-ドリフト領域DFTに達していない。
n型ウエル領域NWL内の主表面MSには、p+ソース領域SCと、n+コンタクト領域WCとが配置されている。p+ソース領域SCとn+コンタクト領域WCとは、互いに隣接している。p+ソース領域SCは、n型ウエル領域NWLおよびn+コンタクト領域WCの各々とpn接合を構成している。n+コンタクト領域WCは、n型ウエル領域NWLのn型不純物濃度よりも高いn型不純物濃度を有している。
-ドリフト領域DFT内の主表面MSには、p+ドレイン領域DCが配置されている。p+ドレイン領域DCは、分離溝TNCに隣接している。p+ドレイン領域DCは、p-ドリフト領域DFTのp型不純物濃度よりも高いp型不純物濃度を有している。p+ドレイン領域DCは、p+ソース領域SCとの間で分離溝TNCを挟んでいる。
+ソース領域SCとp-ドリフト領域DFTとに挟まれる主表面MSの上にゲート絶縁膜GIを介在してゲート電極GEが配置されている。ゲート電極GEは、p+ソース領域SCとp-ドリフト領域DFTとに挟まれる主表面MSと絶縁されながら対向している。
ゲート電極GEは、STIの分離絶縁膜SIS上に乗り上げており、かつ分離絶縁膜SISの凹部HL内を埋め込んでいる。ゲート電極GEは、凹部HL内を埋め込む部分からさらにドレイン領域DC側に延在している。このゲート電極GEは、分離絶縁膜SISを介在してp-ドリフト領域DFTおよびn-ウエル領域HWLの各々と対向している。
-ドリフト領域DFTの下側には、凹部HLの真下に位置する部分を有するようにn型不純物領域NH(第1不純物領域)が配置されている。n型不純物領域NHは、p-ドリフト領域DFTに接していてもよいが、p-ドリフト領域DFTに接していなくてもよい。
図5に示されるように、n型不純物領域NHは、たとえば1×1017cm-3〜6×1017cm-3のn型不純物濃度CAを有している。一方、 - ウエル領域HWLは、たとえば5×1015cm-3のn型不純物濃度CBを有している。n型不純物領域NHと - ウエル領域HWLとの境界は、たとえば1×1016cm-3のn型不純物濃度を有する部分である。
図6に示されるように、本開示において凹部HLの真下とは、凹部HLの底面から分離溝TNCの底面までの距離Hと同じ寸法Hだけ凹部HLを平面視で拡大した領域RDB(図3の破線で示す領域)内の真下領域を意味する。
ここで、凹部HLのドレイン領域DC側の端部HLDから上記寸法H分だけドレイン領域DC側の位置を位置P1とする。このとき、n型不純物領域NHのドレイン領域DC側の端部NHDは、位置P1よりもソース領域SC側に位置している。
また、凹部HLのソース領域SC側の端部HLSから上記寸法H分だけソース領域SC側の位置を位置P2とする。このとき、n型不純物領域NHのソース領域SC側の端部NHSは、位置P2よりもドレイン領域DC側に位置していることが好ましい。
またn型不純物領域NHは凹部HLの真下にのみ位置していることが好ましい。具体的には、n型不純物領域NHは、上記領域RDB内に配置されており、平面視においてこの領域RDBからはみださないことが好ましい。なお平面視とは、たとえば図3に示されるように半導体基板SUBの主表面MSに対して直交する方向から見た視点を意味する。
また、n型不純物領域NHのソース領域SC側の端部NHSは、分離溝TNCのソース領域SC側の端部TNCSよりもドレイン領域DC側に位置している。またn型不純物領域NHのソース領域SC側の端部NHSは、p-ドリフト領域DFTのソース領域SC側の端部DFTSよりもドレイン領域DC側に位置している。
しかし図7に示されるように、n型不純物領域NHのソース側端部NHSは、分離溝TNCのソース領域SC側の端部TNCSよりもソース領域SC側に位置していてもよい。またn型不純物領域NHのソース側端部NHSは、p-ドリフト領域DFTのソース領域SC側の端部DFTSよりもソース領域SC側に位置していてもよい。
図4に示されるように、ソース領域SCからドレイン領域DCへ向かう方向(ソース−ドレイン方向)における分離溝TNCの長さはLdである。凹部HLは、分離溝TNCのソース領域SC側の端部TNCSから、上記長さLdの3分の1の寸法の範囲内に位置している。
具体的には、凹部HLのドレイン領域DC側の端部HLDと分離溝TNCのソース領域SC側の端部TNCSとの間の寸法Lhは、上記長さLdの3分の1以下である。
またn型不純物領域NHも、分離溝TNCのソース領域SC側の端部TNCSから、分離溝TNCの長さLdの3分の1の寸法の範囲内に位置している。
具体的には、n型不純物領域NHのドレイン領域DC側の端部NHDと分離溝TNCのソース領域SC側の端部TNCSとの間の上記ソース−ドレイン方向の寸法は、上記長さLdの3分の1以下である。
またn型不純物領域NHのソース領域SC側の端部NHSと分離溝TNCのソース領域SC側の端部TNCSとの間の上記ソース−ドレイン方向の寸法は、上記長さLdの3分の1以下である。
また凹部HLのソース領域SC側の端部HLSと分離溝TNCのソース領域SC側の端部TNCSとの間の寸法Lsは、ゲート絶縁膜GIの膜厚以上である。
半導体基板SUBの主表面MS上には、層間絶縁膜ISが配置されている。層間絶縁膜ISには、複数のコンタクトホールCN1、CN2、CN3が配置されている。コンタクトホールCN1は、p+ソース領域SCおよびn+コンタクト領域WCの双方に達している。コンタクトホールCN2は、ゲート電極GEに達している。コンタクトホールCN3は、p+ドレイン領域DCに達している。
各コンタクトホールCN1、CN2、CN3の各々には、プラグ導電層PLが埋め込まれている。層間絶縁膜IS上には複数の配線層INCが配置されている。複数の配線層の各々はプラグ導電層PLに接している。
これにより一の配線層INCは、プラグ導電層PLを介在してp+ソース領域SCおよびn+コンタクト領域WCの双方に電気的に接続されている。他の配線層INCは、プラグ導電層PLを介在してゲート電極GEに電気的に接続されている。さらに他の配線層INCは、プラグ導電層PLを介在してp+ドレイン領域DCに電気的に接続されている。
次に、本実施の形態の製造方法について図8〜図15を用いて説明する。
図8に示されるように、p-基板領域SB上にn-ウエル領域HWLが形成される。n-ウエル領域HWL上にn型ウエル領域NWLとp型ドリフト領域DFTとが形成される。これにより、p-基板領域SB、n-ウエル領域HWL、n型ウエル領域NWLおよびp型ドリフト領域DFTを内部に有する半導体基板SUBが準備される。
図9に示されるように、半導体基板SUBの主表面上に、たとえばシリコン酸化膜よりなるゲート絶縁膜GIが形成される。ゲート絶縁膜GIは、たとえば数μm〜数十μmの膜厚で形成される。このゲート絶縁膜GI上に、たとえば不純物が導入された多結晶シリコン(ドープドポリシリコン)よりなる導電膜GE1が形成される。この導電膜GE1上に、たとえばシリコン窒化膜よりなるハードマスク層HMが形成される。導電膜GE1およびハードマスク層HMの各々は、たとえば数十nmの膜厚で形成される。
この後、通常の写真製版技術およびエッチング技術によりハードマスク層HMがパターニングされる。このパターニングされたハードマスク層HMをマスクとして、導電膜GE1、ゲート絶縁膜GIおよび半導体基板SUBがエッチングされる。このエッチングにより、半導体基板SUBの主表面MSに分離溝TNCが形成される。
図10に示されるように、分離溝TNC内を埋め込むように、たとえばシリコン酸化膜よりなる絶縁膜BI(埋込絶縁膜)が形成される。この絶縁膜BIの形成においては、たとえば分離溝TNC内を埋め込むように半導体基板SUBの主表面全体上に絶縁膜BIが形成される。この後、たとえばCMP(Chemical Mechanical Polishing)でハードマスク層HMの表面が露出するまで絶縁膜BIが研磨される。これにより、絶縁膜BIが分離溝TNC内のみに残存される。
この後、通常の写真製版技術により、フォトレジストパターンPR1が形成される。このフォトレジストパターンPR1は、絶縁膜BIの一部表面を露出する開口を有する。このフォトレジストパターンPR1をマスクとして絶縁膜BIがエッチングされる。このエッチングの後、フォトレジストパターンPR1がたとえばアッシングなどにより除去される。
図11に示されるように、上記のエッチングにより絶縁膜BIを貫通してp型ドリフト領域DFTに達する貫通孔THが絶縁膜BIに形成される。この貫通孔THを通じて半導体基板SUBにn型の不純物が注入される。n型不純物のイオン注入の条件は、たとえば注入エネルギーが数百keV〜数MeVで、ドーズ量が1012〜1013cm-2である。このn型不純物の注入により、p型ドリフト領域DFTの下側であって貫通孔THの真下領域にn型不純物領域NHが形成される。
図12に示されるように、貫通孔THの内壁面を覆い、かつハードマスク層HMおよび絶縁膜BIの各上面を覆うように、たとえばシリコン酸化膜よりなる絶縁膜IL(被覆絶縁膜)が形成される。絶縁膜ILは、たとえば貫通孔THの深さの1/3程度の膜厚で形成される。貫通孔THの内壁面を覆う絶縁膜ILの上面により凹部HLの内壁面が構成される。
この後、ドープドポリシリコンよりなる導電膜GE2が、凹部HL内を埋め込むように、かつ絶縁膜ILの上面上を覆うように形成される。導電膜GE2は、たとえば数百nmの膜厚で形成される。この後、たとえばCMPで絶縁膜ILの表面が露出するまで導電膜GE2が研磨される。
図13に示されるように、上記のCMPにより凹部HLの内部にのみ導電膜GE2が残存される。この後、絶縁膜ILの一部およびハードマスク層HMがたとえばエッチングにより除去される。
図14に示されるように、上記エッチング除去により導電膜GE1の表面が露出する。また上記エッチング除去により絶縁膜ILは貫通孔TH内にのみ残存される。この貫通孔TH内に残存する絶縁膜ILと絶縁膜BIとにより分離絶縁膜SISが形成される。
半導体基板SUBの主表面MS上の全面に、たとえばドープドポリシリコンよりなる導電膜GE3が形成される。導電膜GE3は、たとえば数十nmの膜厚で形成される。この後、通常の写真製版技術およびエッチング技術により導電膜GE3、GE1がパターニングされる。これにより、導電膜GE1、GE2、GE3よりなるゲート電極GEが形成される。
図15に示されるように、ゲート電極GEの側壁に側壁絶縁膜SWが形成される。この後、イオン注入などにより半導体基板SUBの主表面MSにn型不純物およびp型不純物が注入される。これにより半導体基板SUBの主表面MSにp+ソース領域SC、p+ドレイン領域DCおよびn+コンタクト領域WCが形成される。
図4に示されるように、層間絶縁膜IS、プラグ導電層PL、配線層INCなどが形成されることにより、本実施の形態の半導体装置が製造される。
なお、図15における導電膜GE1、GE2、GE3は、図4において1つのゲート電極GEとして示されている。また図15における絶縁膜IL、BIは、図4において1つの分離絶縁膜SISとして示されている。また、図15における側壁絶縁膜SWは図4において省略されている。
また図におけるnLDMOSトランジスタLNTは、上記pLDMOSトランジスタLPTとは逆導電型の構成を有している。具体的には、n+埋め込み領域BL上に、p-ウエル領域HWL(第1ウエル領域)が配置されている。そのp-ウエル領域HWL上には、n-ドリフト領域DFTとp型ウエル領域WL(第2ウエル領域)とが配置されている。pウエル領域WL内の主表面MSには、n+ソース領域SCと、p+コンタクト領域WCとが形成されている。n-ドリフト領域DFT内の主表面MSには、n+ドレイン領域DCが形成されている。n-ドリフト領域DFTの下側には、凹部HLの真下に位置する部分を有するようにp型不純物領域PH(第1不純物領域)が配置されている。
次に、本実施の形態の作用効果について、図4におけるn型不純物領域NHを有しない比較例と対比して説明する。
BiC−DMOS(Bipolar Complementary Metal Oxide Semiconductor)分野においては、図2に示されるように、LDMOSトランジスタ、CMOSトランジスタおよびバイポーラトランジスタが混載される。このような分野においても、デザインスケーリングが進んできている。これにより従来のLOCOS(LoCal Oxidation of Silicon)に代えてSTIが用いられるようになってきている。
この場合、LDMOSトランジスタのドリフト領域にもSTIが用いられることになる。STIにおいては、分離溝のコーナー部の形状がシャープである。このため、ドレインに高電圧が印加された場合に電界が分離溝のコーナー部に集中しやすい。この電界集中により、STIの端部でインパクトイオン化が発生しやすい。インパクトイオン化により発生した電子・ホール対は、界面準位を生成したり、散乱により酸化膜に注入される。これによりホットキャリア変動が大きくなるという問題が顕著になる。特にpLDMOSトランジスタにおいては、ゲート絶縁膜に電子が注入されることによりゲート絶縁膜が絶縁破壊を生じる。
そこで本発明者は、図4における本実施の形態の構成と、図4におけるn型不純物領域NHを有しない比較例の構成とについて、デバイス・シミュレーションによってインパクトイオン化の抑制効果について調べた。その結果を図16および図17に示す。
図16は比較例における半導体装置のインパクトイオン化率分布を示しており、図17は本実施の形態における半導体装置のインパクトイオン化率分布を示している。この結果から、比較例においては、図16に示すようにSTIのソース領域側の下端においてインパクトイオン化率が高くなっていることがわかる。これに対して本実施の形態においては、図17に示すようにSTIのソース領域側の下端においてインパクトイオン化率が比較例よりも低くなっていることがわかる。
また本発明者は、図16および図17の各々のA−A線に沿う電界強度と、インパクトイオン化発生率とを調べた。その結果を図18および図19に示す。
図18は図16および図17のA−A線に沿う電界強度を示し、図19は図16および図17のA−A線に沿うインパクトイオン化発生率を示している。図18および図19の結果から、本実施の形態においては比較例よりも電界強度およびインパクトイオン化発生率の双方が低くなっていることがわかる。特にSTIのソース領域側の下端付近において、本実施の形態の電界強度およびインパクトイオン化発生率が、比較例よりも低くなっていることがわかる。
さらに本発明者は、本実施の形態と比較例との各々におけるオン抵抗Rspとゲート電流Igとの関係と、オフ耐圧BVoffとゲート電流Igとの関係とについて調べた。その結果を図20および図21に示す。
図20は本実施の形態と比較例との各々におけるオン抵抗Rspとゲート電流Igとの関係を示し、図21は本実施の形態と比較例との各々におけるオフ耐圧BVoffとゲート電流Igとの関係を示している。図20および図21の結果から、本実施の形態においては比較例に比べて、オン抵抗Rspが1〜2%増加しているものの、オフ耐圧BVoffを維持したままゲート電流Igを低下できることがわかる。
ここでゲート電流Igとは、半導体基板SUBとゲート電極GEとの間にゲート絶縁膜GIなどを介在して流れる電流のことである。このため、ゲート電流Igが小さいとは、ゲート電極GEに半導体基板SUBから注入されるキャリアの量が少ないことを意味する。よって、ゲート電流Igが低減されるとの上記結果から、本実施の形態では比較例よりもゲート電極GE内へのホットキャリアの注入が抑制できていることがわかる。
加えて本発明者は、本実施の形態と比較例との各々において、測定素子に対し一定のストレスを与えたときの半導体基板内の電位分布について調べた。その結果を図22および図23に示す。
図22は比較例における半導体装置の等電位線を示し、図23は本実施の形態における半導体装置の等電位線を示している。このシミュレーションにおいては、オン耐圧80Vの素子に対し、ゲート電圧Vgを−1.3Vとし、かつドレイン電圧Vdを−80Vとして電位分布を観察した。
図22および図23の結果から、比較例においてはSTIのソース領域側の下端において−10Vとなっているのに対し、本実施の形態においてはSTIのソース領域側の下端において−8Vとなっている。また本実施の形態においては、比較例よりもSTIのソース領域側の端部近傍において等電位線の間隔が広がっており、電界が緩和されていることがわかる。
これらの結果から、本実施の形態においては、n型不純物領域NH(図4)が配置されたことによって、STI端部における電界が緩和され、それによりインパクトイオン化が抑えられたことでホットキャリアのゲート電極GEへの注入がさらに抑制されたと考えられる。
以上より、本実施の形態においては図4に示すようにp型ドリフト領域DFTの下側であって凹部HLの真下領域にn型不純物領域NHが配置されている。このため、上記のとおりオフ耐圧BVoffを維持したままゲート電極GEへのホットキャリアの注入がさらに抑制でき、その結果、ゲート電流Igを抑制することができる。
また本実施の形態において凹部HLの真下領域にのみn型不純物領域NHが配置されている場合には、ゲート電極GEへのホットキャリアの注入を抑制しつつ、RESURF(REduced SURface Field)効果により高耐圧を得ることもできる。以下、そのことを説明する。
図4の構成において、仮に凹部HLが分離絶縁膜SISに設けられておらず、かつn型不純物領域NHが分離溝TNCの真下領域の全体に配置されている場合について想定する。この場合、n型不純物領域NHが分離溝TNCの真下領域の全体に配置されているため、p-ドリフト領域DFTとn-ウエル領域HWLとの横方向の接合により得られるRESURF効果が得られなくなる。この結果、電界集中が生じやすくなり、耐圧が低下する。
係る耐圧の低下を抑えるためには、p-ドリフト領域DFTのp型不純物濃度を高くする必要がある。しかしp-ドリフト領域DFTのp型不純物濃度を高くすると、STIの端部近傍での電界集中が促進される。これによりゲート電極GEへのホットキャリアの注入が促進される。
これに対して本実施の形態では、凹部HLの真下領域にのみn型不純物領域NHが配置されている。このためp-ドリフト領域DFTとn-ウエル領域HWLとの横方向の接合長さを十分に確保することができる。これにより、RESURF効果によって高耐圧を得ることができる。
つまり、空乏層がp-ドリフト領域DFTとn-ウエル領域HWLとのpn接合部から上下に拡がり、これにより電界分布が均一化され電界集中が緩和される結果、耐圧が向上する。
また高耐圧を得るためにp-ドリフト領域DFTのp型不純物濃度を高くする必要がない。このためp-ドリフト領域DFTのp型不純物濃度を高くした場合に生じるホットキャリア注入促進も生じない。
以上より、ゲート電極GEへのホットキャリアの注入を抑制しつつ、RESURF効果により高耐圧を得ることもできる。
また本実施の形態においては、n型不純物領域NHは、分離溝TNCのソース領域SC側の端部TNCSから、分離溝TNCの長さLdの3分の1の寸法の範囲内に位置している。このような範囲内にn型不純物領域NHが位置していることにより、上述したRESURF効果による高耐圧を維持することができる。
また仮に凹部HLのソース領域SC側の端部HLSと分離溝TNCのソース領域SC側の端部TNCSとの間の寸法Lsがゲート絶縁膜GIの膜厚未満である場合、その薄い分離絶縁膜SISの部分を通過してホットキャリアがゲート電極GEに注入されやすくなる。このため上記寸法Lsがゲート絶縁膜GIの膜厚以上であることにより、その薄い分離絶縁膜SISの部分を通じてゲート電極GEにホットキャリアが注入されることが抑制される。
またn型不純物領域NHのソース領域SC側の端部NHSと分離溝TNCのソース領域SC側の端部TNCSとの間の上記ソース−ドレイン方向の寸法が上記分離溝TNCの長さLdの3分の1以下である。これにより、n型不純物領域NHによって、ゲート電極GEへのホットキャリアの注入を十分に抑制することができる。
また図6に示されるように、n型不純物領域NHのドレイン領域DC側の端部NHDは、上記位置P1よりもソース領域SC側に位置している。これによりゲート電極GEへのホットキャリアの注入が抑制されるとともに、上記のRESURF効果を得ることができる。
また図4に示されるように、n型ウエル領域NWLよりもn型不純物濃度の低いn+ウエル領域がp+ドリフト領域DFTと横方向に沿って接続されてpn接合を構成している。これにより上記のRESURF効果を得ることができる。
(実施の形態2)
図24に示されるように、本実施の形態の構成は実施の形態1の構成と比較してp型不純物領域PH(第2不純物領域)が追加されている点において異なる。p型不純物領域PHは、p-ドリフト領域DFTよりも高いp型不純物濃度を有している。このp型不純物領域PHは、n型不純物領域NHの濃度ピークよりも低い濃度ピークを有していることが好ましい。
p型不純物領域PHは、凹部HLの真下領域に配置されている。p型不純物領域PHは、p-ドリフト領域DFT内に配置されていれば、分離絶縁膜SISに接していてもよく、また接していなくてもよい。p型不純物領域PHは、n型不純物領域NHと深さ方向に間隔をあけて配置されていることが好ましい。
p型不純物領域PHのドレイン領域DC側の端部PHDは、図6で説明した位置P1よりもソース領域SC側に位置している。p型不純物領域PHのソース領域SC側の端部PHSは、図6で説明した位置P2よりもドレイン領域DC側に位置していることが好ましい。
またp型不純物領域PHは、凹部HLの真下領域のみに配置されていることが好ましい。具体的にはp型不純物領域PHは、平面視において図3で説明した領域RDB内に配置されており、この領域RDBからはみださないことが好ましい。
またp型不純物領域PHのソース領域SC側の端部PHSは、分離溝TNCのソース領域SC側の端部TNCSよりもドレイン領域DC側に位置している。またp型不純物領域PHのソース領域SC側の端部PHSは、p-ドリフト領域DFTのソース側端部DFTSよりもドレイン領域DC側に位置している。
しかし図7に示すn型不純物領域NHと同様に、p型不純物領域PHのソース側端部PHSは、分離溝TNCのソース領域SC側の端部TNCSよりもソース領域SC側に位置していてもよい。またp型不純物領域PHのソース側端部PHSは、p-ドリフト領域DFTのソース領域SC側の端部DFTSよりもソース領域SC側に位置していてもよい。
またp型不純物領域PHは、分離溝TNCのソース領域SC側の端部TNCSから、ドリフト領域DFTの長さLdの3分の1の寸法の範囲内に位置している。
具体的には、p型不純物領域PHのドレイン領域DC側の端部PHDと分離溝TNCのソース領域SC側の端部TNCSとの間の上記ソース−ドレイン方向の寸法は、上記ドリフト領域DFTの長さLdの3分の1以下である。
またp型不純物領域PHのソース領域SC側の端部PHSと分離溝TNCのソース領域SC側の端部TNCSとの間の上記ソース−ドレイン方向の寸法は、上記ドリフト領域DFTの長さLdの3分の1以下である。
なお本実施の形態の上記以外の構成は、上述した実施の形態1の構成をほぼ同じであるため同一の要素については同一の符号を付し、その説明を繰り返さない。
次に、本実施の形態の半導体装置の製造方法について図25を用いて説明する。
本実施の形態の製造方法は、まず図8〜図10に示す実施の形態1の工程と同様の工程を経る。この後、本実施の形態においては図25に示されるように、絶縁膜BIの貫通孔THを通じてn型不純物およびp型不純物が半導体基板SUBに注入される。これにより、n型不純物領域NHとp型不純物領域PHとが半導体基板SUBに形成される。
p型不純物領域PHを形成するためのp型不純物のイオン注入条件は、たとえばエネルギーが数十keVで、ドーズ量が1011〜1012cm-2である。このp型不純物のイオン注入は、注入イオンのノックオンを防ぐため、n型不純物領域NHを形成するためのn型不純物のイオン注入よりも先に行われることが好ましい。
この後、本実施の形態の製造方法は、図12〜図15に示す実施の形態1の工程と同様の工程を経る。これにより、図24に示される本実施の形態の半導体装置が製造される。
次に、本実施の形態の作用効果について説明する。
本発明者は、本実施の形態におけるオン抵抗Rspおよびゲート電流Igの関係と、オフ耐圧BVoffおよびゲート電流Igの関係とについて調べた。その結果を図26および図27に示す。
図26は本実施の形態と実施の形態1と比較例との各々におけるオン抵抗Rspとゲート電流Igとの関係を示している。また図27は本実施の形態と実施の形態1と比較例との各々におけるオフ耐圧BVoffとゲート電流Igとの関係を示している。図26および図27の結果から、本実施の形態においては比較例に比べてゲート電流Igを低減できるとともに、実施の形態1に比べて、オン抵抗Rspをさらに低減できることがわかる。
以上より、本実施の形態によれば、凹部HLの真下にp型不純物領域PHが追加されたことにより、ゲート電流Igを低減できるとともに、オン抵抗Rspをさらに低減することができる。
また仮にp型不純物領域PHがn型不純物領域NHの濃度ピークよりも高い濃度ピークを有する場合、n型不純物領域NHによる電界緩和の効果がp型不純物領域PHにより相殺されるおそれがある。
本実施の形態においては、p型不純物領域PHは、n型不純物領域NHの濃度ピークよりも低い濃度ピークを有している。これによりn型不純物領域NHによる電界緩和の効果がp型不純物領域PHにより相殺されることが抑制される。
またp型不純物領域PHのドレイン領域DC側の端部PHDは、凹部HLの底部から分離溝TNCの底部までの深さ方向の寸法H分だけ、凹部HLからドレイン領域DC側へ離れた位置よりもソース領域SC側に位置している。これにより、ゲート電極GEへのホットキャリアの注入が抑制されるとともに、上記のRESURF効果を得ることができる。
(実施の形態3)
図28に示されるように、本実施の形態の半導体装置は、実施の形態1の構成と比較して、凹部HLが複数個の凹部分HLPを有している点と、n型不純物領域NHが複数個のn型領域部分(第1領域部分)NHPを有している点とにおいて異なっている。
複数個の凹部分HLPは、平面視において互いに間隔を隔てて並走するように配置されている。つまり、平面視において複数個の凹部分HLPはいわゆる短冊状に形成されている。複数個の凹部分HLPの各々の幅WAは、複数個の凹部分HLPのうち互いに隣り合う凹部分HLP間の距離WBよりも大きい。
また複数個のn型領域部分NHPの各々は、互いに間隔を隔てて配置されている。複数個のn型領域部分NHPの各々は、複数個の凹部分HLPの各々の真下領域に配置されている。
本実施の形態の上記以外の構成は、実施の形態1の構成とほぼ同じであるため、同一の要素については同一の符号を付し、その説明を繰り返さない。
次に、本実施の形態の半導体装置の製造方法について図29〜図33を用いて説明する。なお図29〜図33においては2つの凹部分HLPと2つのn型領域部分が示されているが、図24に示されるように3つの凹部分HLPと3つのn型領域部分が設けられてもよい。
本実施の形態の製造方法は、まず図8、図9に示す実施の形態1の工程と同様の工程を経る。この後、本実施の形態においては図29に示されるように、通常の写真製版技術により、フォトレジストパターンPR2が形成される。このフォトレジストパターンPR2は、絶縁膜BIの一部表面を露出する開口を有する。このフォトレジストパターンPR2をマスクとして絶縁膜BIがエッチングされる。このエッチングの後、フォトレジストパターンPR2がたとえばアッシングなどにより除去される。
図30に示されるように、上記のエッチングにより絶縁膜BIを貫通してp型ドリフト領域DFTに達する複数の貫通孔部THPが絶縁膜BIに形成される。この複数の貫通孔部THPを通じて半導体基板SUBにn型の不純物が注入される。n型不純物のイオン注入の条件は、たとえば注入エネルギーが数百keV〜数MeVで、ドーズ量が1012〜1013cm-2である。このn型不純物の注入により、複数の貫通孔部THPの各々の真下領域であってp型ドリフト領域DFTの下側に複数のn型領域部分NHPが形成される。複数のn型領域部分NHPによりn型不純物領域NHが構成される。
図31に示されるように、複数の貫通孔部THPの各々の内壁面を覆い、かつハードマスク層HMおよび絶縁膜BIの各上面を覆うように、たとえばシリコン酸化膜よりなる絶縁膜ILが形成される。絶縁膜ILは、たとえば貫通孔部THPの深さの1/3程度の膜厚で形成される。貫通孔部THPの内壁面を覆う絶縁膜ILの上面により凹部分HLPの内壁面が構成される。
この後、ドープドポリシリコンよりなる導電膜GE2が、複数の凹部分HLP内を埋め込むように、かつ絶縁膜ILの上面上を覆うように形成される。導電膜GE2は、たとえば数百nmの膜厚で形成される。この後、たとえばCMPで絶縁膜ILの表面が露出するまで導電膜GE2が研磨される。
図32に示されるように、上記のCMPにより複数の凹部分HLPの各々の内部にのみ導電膜GE2が残存される。この後、絶縁膜ILの一部およびハードマスク層HMがたとえばエッチングにより除去される。
図33に示されるように、上記エッチング除去により導電膜GE1の表面が露出する。また上記エッチング除去により絶縁膜ILは貫通孔TH内にのみ残存される。この貫通孔IL内に残存する絶縁膜ILと絶縁膜BIとにより分離絶縁膜SISが形成される。
半導体基板SUBの主表面MS上の全面に、たとえばドープドポリシリコンよりなる導電膜GE3が形成される。導電膜GE3は、たとえば数十nmの膜厚で形成される。この後、通常の写真製版技術およびエッチング技術により導電膜GE3、GE1がパターニングされる。これにより、導電膜GE1、GE2、GE3よりなるゲート電極GEが形成される。
この後、本実施の形態の製造方法は、図15に示す実施の形態1の工程と同様の工程を経る。これにより、図28に示されるのと同等の構成を有する本実施の形態の半導体装置が製造される。
次に、本実施の形態の作用効果について図34〜図35に示す比較例と対比して説明する。
比較例においては、図34に示されるように、幅の広い1つの凹部HLが形成される。この場合、導電膜GE2が形成され、図35に示されるように導電膜GE2がエッチバックされると、導電膜GE2は凹部HLを埋め込むことができない。この場合、導電膜GE2は、凹部HLの側壁にのみ、サイドウォール形状で残る。
これに対して本実施の形態においては、図28に示されるように凹部HLが複数の凹部分HLPを有している。このため、1つの凹部分HLPの幅WAを小さくしつつも、複数の凹部分HLP全体の幅(たとえば3×WA+2×WB)を大きく確保することができる。
このためゲート電極GEへのホットキャリアの注入を抑制できながら、各凹部分HLPを導電膜GE2で埋め込むことが可能となる。
また本実施の形態の製造方法においては、実施の形態1と比較して、フォトマスクを追加することなく複数の凹部分HLPを形成することができる。
また凹部HLの幅Lt(図1参照)が大きくなると、電界が緩和されて寿命(ΔTTF)が向上する(以下の論文参照)。このため寿命向上の観点からは凹部HLの幅が大きいことが好ましい。
論文:H. Fujii et al., "A Recessed Gate LDMOSFET for Alleviating HCI Effects", Proceedings of the 2016 28th ISPSD, June 12-16, 2016, Prague, Czech Republic, pp.167-170
そこで本実施の形態では、複数の凹部分HLPの各々の幅WAは、複数の凹部分HLPのうちの互いに隣り合う凹部分HLP間の距離WBよりも大きく設定されている。これにより、複数の凹部分HLPの幅WAの合計を可能な限り大きく確保することが可能となり、寿命が向上する。
なお、図36に示されるように、実施の形態3の構成に、p型不純物領域PHが追加されてもよい。p型不純物領域PHは、複数のp型領域部分PHPを有している。複数のp型領域部分PHPの各々は、複数の凹部分HLPの各々の真下領域に配置されている。
この変形例は、図30に示す実施の形態3の製造工程に代えて、図37に示すようにn型不純物だけでなく、p型不純物も注入することにより製造される。これ以外の上記変形例の製造方法は、実施の形態3とほぼ同じであるため、その説明は繰り返さない。
この変形例においては、複数のp型領域部分PHPを有するp型不純物領域PHが追加されることにより、実施の形態2と同様の作用効果を得ることができる。
なお上記の実施の形態1〜3においては、pLDMOSトランジスタについて説明したが、本開示は図38に示すようなnLDMOSトランジスタにも適用することができる。この場合においても上記と同様の作用効果を得ることができる。
また上記においてはpLDMOSトランジスタおよびnLDMOSトランジスタについて説明した。しかし、本開示はpLDMIS(Laterally Diffused Metal Insulator Semiconductor)トランジスタまたはnLDMISトランジスタのようにゲート絶縁膜GIがシリコン酸化膜以外の材質のものにも同様に適用することができる。
以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
ANA アナログ回路、BC ベース領域、BIL,IL 絶縁膜、BL n+埋め込み領域、BTR バイポーラトランジスタ、CH 半導体装置、CN,CN1,CN2,CN3 コンタクトホール、DC ドレイン領域、DFT p型ドリフト領域、DFTS,NHS,PHS,TNCS ソース側端部、HLD,NHD,PHD ドレイン側端部、DRI ドライバ回路、DTR 溝、EC エミッタ領域、GE ゲート電極、GE1,GE2,GE3 導電膜、GI ゲート絶縁膜、HL 凹部、HLP 凹部分、HM ハードマスク層、HWL ウエル領域、INC 配線層、IOC 入出力回路、IS 層間絶縁膜、LC ロジック回路、LNT nLDMOSトランジスタ、LPT pLDMOSトランジスタ、MS 主表面、NH n型不純物領域、NHP n型領域部分、NTR nMOSトランジスタ、NWL n型ウエル領域、P1,P2 位置、PC 電源回路、PDR プリドライバ回路、PH p型不純物領域、PHP p型領域部分、PL プラグ導電層、PR1,PR2 フォトレジスト、PTR pMOSトランジスタ、PWL p型ウエル領域、SB 基板領域、SC ソース領域、SIS 分離絶縁膜、SUB 半導体基板、SW 側壁絶縁膜、TH 貫通孔、THP 貫通孔部、TNC 分離溝、WC コンタクト領域。

Claims (11)

  1. 主表面を有し、前記主表面に分離溝を有する半導体基板と、
    前記半導体基板の前記主表面に配置された、第1導電型のソース領域と、
    前記ソース領域との間で前記分離溝を挟むように前記主表面に配置された、第1導電型のドレイン領域と、
    前記分離溝の下側に位置し、かつ前記ドレイン領域に接続された、第1導電型のドリフト領域と、
    前記分離溝内を埋め込み、かつ上面に凹部を有する分離絶縁膜と、
    前記ソース領域と前記ドリフト領域とに挟まれる前記主表面に絶縁しながら対向し、かつ前記凹部内を埋め込むゲート電極と、
    前記ドリフト領域の下側であって前記凹部の真下に位置する部分を有する、第2導電型の第1不純物領域とを備え
    前記第1不純物領域は前記凹部の真下にのみ位置する、半導体装置。
  2. 前記ソース領域から前記ドレイン領域へ向かう方向における前記ドリフト領域の長さがLdであり、
    前記第1不純物領域は、前記分離溝の前記ソース領域側の端部から前記長さLdの3分の1の寸法の範囲内に位置している、請求項1に記載の半導体装置。
  3. 前記第1不純物領域の前記ドレイン領域側の端部は、前記凹部の底部から前記分離溝の底部までの深さ方向の寸法分だけ前記凹部から前記ドレイン領域側へ離れた位置よりも前記ソース領域側に位置している、請求項1に記載の半導体装置。
  4. 前記ドリフト領域の下側に位置する第2導電型の第1ウエル領域と、
    前記ソース領域と前記ドリフト領域との間の前記主表面に位置する第2導電型の第2ウエル領域とをさらに備え、
    前記第1ウエル領域は、前記第2ウエル領域よりも低い不純物濃度を有する、請求項1に記載の半導体装置。
  5. 前記ドリフト領域内であって、前記凹部の真下に位置する、第1導電型の第2不純物領域をさらに備えた、請求項1に記載の半導体装置。
  6. 前記第2不純物領域は、前記第1不純物領域の濃度ピークよりも低い濃度ピークを有する、請求項に記載の半導体装置。
  7. 前記第2不純物領域の前記ドレイン領域側の端部は、前記凹部の底部から前記分離溝の底部までの深さ方向の寸法分だけ前記凹部から前記ドレイン領域側へ離れた位置よりも前記ソース領域側に位置している、請求項に記載の半導体装置。
  8. 前記凹部は、複数の凹部分を有し、
    前記第2不純物領域は、前記複数の凹部分のそれぞれの真下領域に位置する複数の第2領域部分を有している、請求項に記載の半導体装置。
  9. 前記凹部は、複数の凹部分を有し、
    前記第1不純物領域は、前記複数の凹部分のそれぞれの真下領域に位置する複数の第1領域部分を有している、請求項1に記載の半導体装置。
  10. 前記複数の凹部分の各々の幅は、前記複数の凹部分のうちの互いに隣り合う凹部分間の距離よりも大きい、請求項に記載の半導体装置。
  11. 主表面を有し、前記主表面に位置する分離溝と、前記主表面に位置する第1導電型のソース領域と、前記ソース領域との間で前記分離溝を挟むように前記主表面に位置する第1導電型のドレイン領域と、前記分離溝の下側に位置して前記ドレイン領域に接続された第1導電型のドリフト領域と、を有する半導体基板を形成する工程と、
    前記分離溝内を埋め込み、かつ上面に凹部を有する分離絶縁膜を形成する工程と、
    前記ドリフト領域の下側であって前記凹部の真下に位置する第2導電型の第1不純物領域を形成する工程と、
    前記ソース領域と前記ドリフト領域とに挟まれる前記主表面の上にゲート絶縁膜を挟んで対向し、かつ前記凹部内を埋め込むゲート電極を形成する工程とを備え
    前記上面に前記凹部を有する前記分離絶縁膜を形成する工程は、
    前記分離溝内を埋め込む埋込絶縁膜を形成する工程と、
    前記埋込絶縁膜を貫通する貫通孔を形成する工程と、
    前記貫通孔の内壁を覆う被覆絶縁膜を形成する工程とを有し、
    前記第1不純物領域を形成する工程は、前記貫通孔を通じて第2導電型の不純物を前記半導体基板に導入する工程を有する、半導体装置の製造方法。
JP2016246521A 2016-12-20 2016-12-20 半導体装置およびその製造方法 Active JP6710627B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2016246521A JP6710627B2 (ja) 2016-12-20 2016-12-20 半導体装置およびその製造方法
US15/847,342 US10468523B2 (en) 2016-12-20 2017-12-19 Semiconductor device and method for manufacturing the same
CN201711381037.3A CN108321203B (zh) 2016-12-20 2017-12-20 半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016246521A JP6710627B2 (ja) 2016-12-20 2016-12-20 半導体装置およびその製造方法

Publications (3)

Publication Number Publication Date
JP2018101683A JP2018101683A (ja) 2018-06-28
JP2018101683A5 JP2018101683A5 (ja) 2019-05-30
JP6710627B2 true JP6710627B2 (ja) 2020-06-17

Family

ID=62556332

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016246521A Active JP6710627B2 (ja) 2016-12-20 2016-12-20 半導体装置およびその製造方法

Country Status (3)

Country Link
US (1) US10468523B2 (ja)
JP (1) JP6710627B2 (ja)
CN (1) CN108321203B (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6837384B2 (ja) * 2017-05-23 2021-03-03 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US10424647B2 (en) 2017-10-19 2019-09-24 Texas Instruments Incorporated Transistors having gates with a lift-up region
JP7195167B2 (ja) * 2019-02-08 2022-12-23 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
US11195915B2 (en) * 2019-04-15 2021-12-07 Texas Instruments Incorporated Semiconductor devices with a sloped surface
US11222955B2 (en) * 2020-04-22 2022-01-11 Wolfspeed, Inc. Semiconductor power devices having gate dielectric layers with improved breakdown characteristics and methods of forming such devices
US11469307B2 (en) * 2020-09-29 2022-10-11 Taiwan Semiconductor Manufacturing Company, Ltd. Thicker corner of a gate dielectric structure around a recessed gate electrode for an MV device
US12057475B2 (en) * 2021-03-11 2024-08-06 Taiwan Semiconductor Manufacturing Company Limited Field effect transistor including a downward-protruding gate electrode and methods for forming the same
TWI828536B (zh) * 2023-02-08 2024-01-01 力晶積成電子製造股份有限公司 電晶體結構及其製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1116273B1 (en) * 1999-06-03 2006-07-26 Koninklijke Philips Electronics N.V. Semiconductor device comprising a high-voltage circuit element
JP2005183633A (ja) * 2003-12-18 2005-07-07 Toyota Central Res & Dev Lab Inc 半導体装置とその製造方法
JP5385679B2 (ja) * 2008-05-16 2014-01-08 旭化成エレクトロニクス株式会社 横方向半導体デバイスおよびその製造方法
KR101671651B1 (ko) * 2012-10-16 2016-11-16 아사히 가세이 일렉트로닉스 가부시끼가이샤 전계 효과 트랜지스터 및 반도체 장치
JP6279346B2 (ja) * 2014-02-27 2018-02-14 ルネサスエレクトロニクス株式会社 半導体装置

Also Published As

Publication number Publication date
JP2018101683A (ja) 2018-06-28
CN108321203B (zh) 2023-06-30
US10468523B2 (en) 2019-11-05
CN108321203A (zh) 2018-07-24
US20180175192A1 (en) 2018-06-21

Similar Documents

Publication Publication Date Title
JP6710627B2 (ja) 半導体装置およびその製造方法
US8168494B2 (en) Trench MOS transistor and method of manufacturing the same
US11374124B2 (en) Protection of drain extended transistor field oxide
KR101531882B1 (ko) 반도체 소자 및 그 제조 방법
US11152505B2 (en) Drain extended transistor
JP2013012577A (ja) 半導体装置
US9583616B2 (en) Semiconductor structure including backgate regions and method for the formation thereof
US10910492B2 (en) Semiconductor device and method for manufacturing the same
KR20110078621A (ko) 반도체 소자 및 그 제조 방법
JP4477309B2 (ja) 高耐圧半導体装置及びその製造方法
US9054185B2 (en) Semiconductor device
JP2012079742A (ja) 半導体装置の製造方法
KR100922557B1 (ko) Cmos 트랜지스터 및 그 제조 방법
US20180342577A1 (en) Semiconductor device and method of manufacturing the same
JP2014192361A (ja) 半導体装置およびその製造方法
JP2006013450A (ja) 半導体装置およびその製造方法
US9112013B2 (en) Semiconductor device and method for producing the same
US10950600B2 (en) Semiconductor device and method of manufacturing the same
KR20110079021A (ko) 반도체 소자 및 그의 제조방법
JP7201473B2 (ja) 半導体装置およびその製造方法
US10672903B2 (en) Semiconductor device with drain active area
CN114823904A (zh) 半导体结构及其形成方法
KR20100111021A (ko) 반도체 소자 및 그 제조 방법

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190419

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190419

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200128

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200131

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20200318

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200519

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200527

R150 Certificate of patent or registration of utility model

Ref document number: 6710627

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150