JP6765940B2 - 画像処理装置およびその制御方法 - Google Patents
画像処理装置およびその制御方法 Download PDFInfo
- Publication number
- JP6765940B2 JP6765940B2 JP2016223292A JP2016223292A JP6765940B2 JP 6765940 B2 JP6765940 B2 JP 6765940B2 JP 2016223292 A JP2016223292 A JP 2016223292A JP 2016223292 A JP2016223292 A JP 2016223292A JP 6765940 B2 JP6765940 B2 JP 6765940B2
- Authority
- JP
- Japan
- Prior art keywords
- memory chip
- chip
- image processing
- mode
- integrated circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/02—Disposition of storage elements, e.g. in the form of a matrix array
- G11C5/04—Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T1/00—General purpose image data processing
- G06T1/20—Processor architectures; Processor configuration, e.g. pipelining
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/04—Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1023—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1047—Details of electrical connections between containers
- H01L2225/1058—Bump or bump-like electrical connections, e.g. balls, pillars, posts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
- H01L2924/1533—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
- H01L2924/15331—Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Studio Devices (AREA)
- Memory System (AREA)
Description
[第1実施形態]
図1は、本実施形態における画像処理装置10の断面図である。画像処理装置10は例えば、デジタルカメラ、ビデオカメラ、カメラヘッド、携帯端末、監視カメラ、車載カメラなどのように、画像データを処理する装置である。画像処理装置10は、LSI(Large Scale Integration)チップ(集積回路チップ)100、第1のメモリチップ101、第2のメモリチップ102、メイン基板103を備える。LSIチップ100は、さらにインターポーザ104、中継基板105、マイクロバンプ106、半田ボール107〜110を備える。
例えば、ユーザによりデジタルカメラのモードが、メニューモード、ライブビューモード、静止画単写モード、再生モードなどに設定された場合、LSIチップ100は、第1の動作モードを設定する。また、ユーザによりデジタルカメラのモードが、静止画連写モード、動画記録モードなどに設定された場合、LSIチップ100は、第2の動作モードを設定する。
現像回路1004は、第2のメモリチップ102からRAWデータを読み出し、動画データ(画像データ)に変換する。現像回路1004は、動画データに画像処理を行い、第1のメモリチップ101および第2のメモリチップ102のそれぞれに動画データを格納する。
認識回路1006、表示制御回路1008はそれぞれ、第1のメモリチップ101から動画データを読み出す。以降のレンズ制御回路1007までのデータパスおよび表示部203までのデータパスは図3(a)と同一であるため、説明を省略する。
動画符号化回路1010は、第2のメモリチップ102から動画データを読み出し、動画符号化処理を行い、圧縮符号化された動画データを第1のメモリチップ101へ格納する。記録制御回路1011は、第1のメモリチップ101から動画データを読み出し、記録媒体204へ動画データを記録する。
また、本実施形態では、第1の動作モードにおいて、第2のメモリチップ102へのクロックの供給を停止したが、供給するクロックの周波数を低くするようにしてもよい。即ち、クロック生成回路1012が生成するクロックの周波数を変更できるように構成する。そして、CPU1001は、第1の動作モードにおいては、第2の動作モードにおいて第2のメモリチップ102に供給するクロックの周波数よりも低い周波数のクロックを供給するようにクロック生成回路1012を制御する。
第1実施形態では、画像処理装置10において、第1の動作モード時には第2のメモリチップ102へのクロック供給を停止することで、第2のメモリチップ102からの発熱を低減する構成を説明した。本実施形態では、第1の動作モード時に第2のメモリチップ102に対する電源の供給を停止することにより、第2のメモリチップ102からの発熱をより低減する構成を説明する。
以上、本発明の好ましい実施形態について説明したが、本発明はこれらの実施形態に限定されず、その要旨の範囲内で種々の変形および変更が可能である。例えば、メモリチップの動作の制限とは、メモリチップの動作を停止させることだけでなく、メモリチップにおける消費電流の一部を削減させる状態を含み得る。第1の実施形態において、LSIチップ100は、第2のメモリチップ102へ供給するクロックの周波数を低下させることにより、第2のメモリチップ102の動作を制限し、第2のメモリチップ102における発熱を抑制してもよい。
また、第2実施形態では、第1の動作モードにおいて第2のメモリチップ102に対する電源の供給を遮断(停止)した。これ以外にも、例えば、第1の動作モードにおいては、第2のメモリチップ102が正常に動作可能な電圧よりも低い電圧を供給するようにしてもよい。
100 LSIチップ(集積回路チップ)
101 第1のメモリチップ
102 第2のメモリチップ
103 メイン基板
1001 CPU
Claims (13)
- 基板上に配置され、画像データの処理を行う集積回路チップと、
前記基板上に前記集積回路チップと隣接して配置され、前記集積回路チップと接続された第1のメモリチップと、
前記集積回路チップに積層され、前記集積回路チップと接続された第2のメモリチップとを備え、
前記集積回路チップは、前記第1のメモリチップを動作させかつ前記第2のメモリチップの動作を制限する第1の動作モードと、前記第1のメモリチップおよび前記第2のメモリチップを動作させる第2の動作モードとを含む複数の動作モードのいずれかを、前記処理の内容に応じて設定することを特徴とする画像処理装置。 - 前記第2の動作モードにおける前記第1のメモリチップおよび前記第2のメモリチップへの単位時間あたりのデータ転送量は、前記第1の動作モードにおける前記第1のメモリチップへの単位時間あたりのデータ転送量よりも多いことを特徴とする請求項1に記載の画像処理装置。
- 前記集積回路チップは、前記処理を行うための複数の回路を有し、前記第1のメモリチップは、前記複数の回路からアクセス可能であり、前記第2のメモリチップは、前記複数の回路のうちの一部の回路からアクセス可能であることを特徴とする請求項1または2に記載の画像処理装置。
- 前記一部の回路は、RAWデータから画像データを生成する現像処理を行う回路と画像データを圧縮する符号化処理を行う回路の少なくとも何れかを含むことを特徴とする請求項3に記載の画像処理装置。
- 前記集積回路チップは、前記第1の動作モードにおいて、前記第2のメモリチップへのクロック供給を停止することを特徴とする請求項1から4のいずれか1項に記載の画像処理装置。
- 前記集積回路チップは、前記第1の動作モードにおいて、前記第2のメモリチップに対する電源の供給を停止することを請求項1から5のいずれか1項に記載の画像処理装置。
- 前記集積回路チップは、前記第2のメモリチップとのデータ転送を行うインターフェース回路および前記データ転送を制御するメモリ制御回路を有し、前記第1の動作モードにおいて、前記インターフェース回路および前記メモリ制御回路に対する電源の供給を停止することを特徴とする請求項1から6のいずれか1項に記載の画像処理装置。
- 前記画像処理装置は、前記画像処理装置の設定を行うメニューモード、前記画像処理装置により処理された動画データを記録せずに表示するライブビューモード、1枚の静止画データを記録する静止画単写モード、記録した画像データを再生して表示する再生モードを含む複数のモードを有し、前記集積回路チップは、前記メニューモード、前記ライブビューモード、前記静止画単写モード、及び、前記再生モードの何れかが前記画像処理装置のモードとして設定された場合に、前記第1の動作モードを設定することを特徴とする請求項1から7のいずれか1項に記載の画像処理装置。
- 前記画像処理装置は、動画データを記録する動画記録モード、及び、複数枚の静止画データを連続して記録する静止画連写モードを有し、前記集積回路チップは、前記動画記録モードと前記静止画連写モードの何れかが前記画像処理装置のモードとして設定された場合、前記第2の動作モードを設定することを特徴とする請求項1から8のいずれか1項に記載の画像処理装置。
- 前記集積回路チップは、記録する動画データまたは静止画データの解像度が所定の閾値よりも大きい場合に前記第2の動作モードを設定し、前記解像度が所定の閾値以下である場合には、前記第1の動作モードを設定することを特徴とする請求項9に記載の画像処理装置。
- 前記集積回路チップは、記録する動画データまたは静止画データのフレームレートが所定の閾値よりも大きい場合に前記第2の動作モードを設定し、前記フレームレートが所定の閾値以下である場合には、前記第1の動作モードを設定することを特徴とする請求項9に記載の画像処理装置。
- 前記第2のメモリチップは、中継基板を介して前記集積回路チップに積層されていることを特徴とする請求項1から11のいずれか1項に記載の画像処理装置。
- 基板上に配置され、画像データの処理を行う集積回路チップと、
前記基板上に前記集積回路チップと隣接して配置され、前記集積回路チップと接続された第1のメモリチップと、
前記集積回路チップに積層され、前記集積回路チップと接続された第2のメモリチップとを備える画像処理装置の制御方法であって、
前記処理の内容を判断するステップと、
前記第1のメモリチップを動作させかつ前記第2のメモリチップの動作を制限する第1の動作モードと、前記第1のメモリチップおよび前記第2のメモリチップを動作させる第2の動作モードとを含む複数の動作モードのいずれかを設定するステップとを有することを特徴とする画像処理装置の制御方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016223292A JP6765940B2 (ja) | 2016-11-16 | 2016-11-16 | 画像処理装置およびその制御方法 |
US15/801,527 US10410995B2 (en) | 2016-11-16 | 2017-11-02 | Image processing device having an integrated circuit chip, a first memory chip and a second memory chip, and control method therefor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016223292A JP6765940B2 (ja) | 2016-11-16 | 2016-11-16 | 画像処理装置およびその制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018081488A JP2018081488A (ja) | 2018-05-24 |
JP6765940B2 true JP6765940B2 (ja) | 2020-10-07 |
Family
ID=62108696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016223292A Active JP6765940B2 (ja) | 2016-11-16 | 2016-11-16 | 画像処理装置およびその制御方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10410995B2 (ja) |
JP (1) | JP6765940B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10541264B2 (en) * | 2017-11-29 | 2020-01-21 | China Wafer Level Csp Co., Ltd. | Package-on-package structure and package-on-package method |
JP7094828B2 (ja) * | 2018-08-21 | 2022-07-04 | キヤノン株式会社 | 集積回路装置 |
JP2021140837A (ja) * | 2020-03-02 | 2021-09-16 | キオクシア株式会社 | 半導体記憶装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3768761B2 (ja) * | 2000-01-31 | 2006-04-19 | 株式会社日立製作所 | 半導体装置およびその製造方法 |
JP4587676B2 (ja) | 2004-01-29 | 2010-11-24 | ルネサスエレクトロニクス株式会社 | チップ積層構成の3次元半導体装置 |
JP5065618B2 (ja) * | 2006-05-16 | 2012-11-07 | 株式会社日立製作所 | メモリモジュール |
JP5453983B2 (ja) * | 2009-07-28 | 2014-03-26 | セイコーエプソン株式会社 | 集積回路装置及び電子機器 |
JP5088395B2 (ja) * | 2010-04-15 | 2012-12-05 | 株式会社ニコン | 電子カメラ |
JP2014002826A (ja) * | 2012-06-20 | 2014-01-09 | Elpida Memory Inc | 半導体装置及びこれを備える情報処理システム |
JP2014075002A (ja) * | 2012-10-03 | 2014-04-24 | Canon Inc | 情報処理装置及びその制御方法、並びにプログラム |
US9342443B2 (en) * | 2013-03-15 | 2016-05-17 | Micron Technology, Inc. | Systems and methods for memory system management based on thermal information of a memory system |
JP6060770B2 (ja) * | 2013-03-28 | 2017-01-18 | 富士通株式会社 | 情報処理装置、情報処理装置の制御方法及び情報処理装置の制御プログラム |
JP6173022B2 (ja) * | 2013-05-07 | 2017-08-02 | キヤノン株式会社 | 画像処理装置 |
US9263370B2 (en) * | 2013-09-27 | 2016-02-16 | Qualcomm Mems Technologies, Inc. | Semiconductor device with via bar |
JP5969139B2 (ja) * | 2013-11-08 | 2016-08-17 | 富士フイルム株式会社 | カメラシステム、カメラ本体及び通信方法 |
EP3127322B1 (en) * | 2014-04-04 | 2019-05-08 | Red.Com, Llc | Video camera with capture modes |
JP6214520B2 (ja) * | 2014-12-26 | 2017-10-18 | キヤノン株式会社 | 半導体回路装置 |
-
2016
- 2016-11-16 JP JP2016223292A patent/JP6765940B2/ja active Active
-
2017
- 2017-11-02 US US15/801,527 patent/US10410995B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20180138153A1 (en) | 2018-05-17 |
JP2018081488A (ja) | 2018-05-24 |
US10410995B2 (en) | 2019-09-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9426359B2 (en) | Digital image signal processing method, medium for recording the method, and digital image signal processing apparatus | |
US8792774B2 (en) | Image processing device, development apparatus, image processing method, development method, image processing program, development program and raw moving image format | |
US10082723B2 (en) | Image capturing apparatus for generating a high dynamic range video frame from multiple image frames with different characteristics | |
JP6765940B2 (ja) | 画像処理装置およびその制御方法 | |
WO2015141490A1 (ja) | 撮像素子、制御方法、並びに、撮像装置 | |
JP6173022B2 (ja) | 画像処理装置 | |
US8976276B2 (en) | Image processing apparatus, image capturing apparatus, and image processing method | |
US10091415B2 (en) | Image processing apparatus, method for controlling image processing apparatus, image pickup apparatus, method for controlling image pickup apparatus, and recording medium | |
US20110193988A1 (en) | Semiconductor device and semiconductor integrated circuit | |
US20130177287A1 (en) | Reproduction apparatus, image capturing apparatus, and program | |
US11394849B2 (en) | Image capture apparatus and control method thereof | |
JP2013211715A (ja) | 撮像装置 | |
US20190297250A1 (en) | Image pickup apparatus of which display start timing and display quality are selectable, method of controlling the same | |
US11910115B2 (en) | Imaging element, imaging apparatus, operation method of imaging element, and program | |
US10397587B2 (en) | Image processing apparatus and control method thereof | |
US10863158B2 (en) | Image processing apparatus, image processing method, and program | |
JP2009044639A (ja) | 映像記録装置及び映像記録方法 | |
JP7094828B2 (ja) | 集積回路装置 | |
JP7497205B2 (ja) | 撮像装置およびその制御方法 | |
US20110279696A1 (en) | Imaging apparatus and information display method for imaging apparatus | |
JP5463881B2 (ja) | 電子機器及びデジタルカメラ | |
WO2019003850A1 (ja) | 画像処理装置及び方法 | |
JP6757199B2 (ja) | 撮像素子およびその駆動方法、ならびに電子機器 | |
US10382771B2 (en) | Image processing apparatus | |
JP2013219622A (ja) | 撮像装置及び画像処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20171214 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20180126 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20191030 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200812 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200818 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200916 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6765940 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |