JP6763716B2 - 負荷電流検出回路 - Google Patents
負荷電流検出回路 Download PDFInfo
- Publication number
- JP6763716B2 JP6763716B2 JP2016141966A JP2016141966A JP6763716B2 JP 6763716 B2 JP6763716 B2 JP 6763716B2 JP 2016141966 A JP2016141966 A JP 2016141966A JP 2016141966 A JP2016141966 A JP 2016141966A JP 6763716 B2 JP6763716 B2 JP 6763716B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- drain
- load current
- voltage
- current detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 title claims description 108
- 229920006395 saturated elastomer Polymers 0.000 claims description 4
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 6
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 6
- 238000010586 diagram Methods 0.000 description 6
- 230000003321 amplification Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Images
Landscapes
- Electronic Switches (AREA)
Description
図1に本発明の第1実施例の負荷電流検出回路10Aを示す。1は電圧生成用のチャージポンプ回路、2はチャージポンプ回路1から電源を供給される負荷駆動制御回路、3は電圧がVDD1の第1電源端子、4は電圧がVDD2(VDD2>VDD1)の第2電源端子、5は接地端子、6は出力端子、7は負荷、8は判定回路(図示せず)等が接続される負荷電流検出端子である。また、M1,M2はエンハンスメント型のNMOSトランジスタ、M3,M4はデプレッション型のNMOSトランジスタ、M5,M6はエンハンスメント型のPMOSトランジスタである。R1は検出抵抗である。
Id3=(β/2)・Vt・Vt (1)
と表せる。ここでβは、トランジスタM3のチャネル長をL、チャネル幅をW、電子の移動度をμ、単位面積当たりの酸化膜容量Cを用いて、β=(W/L)・μ・Cと表せる係数である。トランジスタM4のドレイン電流Id4は、
Id4=(β/2)・(Vr−Vt)・(Vr−Vt) (2)
と表せる。
Id4−Id3=(β/2)・Vr・(Vr−2Vt) (3)
となる。式3で表される電流Id4とId3の差分の電流が、トランジスタM5のドレイン電流としてトランジスタM4のドレインに流入し、トランジスタM5とカレントミラーを構成しているトランジスタM6にも、トランジスタM5,M6のカレントミラー比が1:Nとすれば、トランジスタM5のN倍のドレイン電流Id6
Id6=(Id4−Id3)・N (4)
が流れる。
Id6=(β/2)・R1・Id2・(R1・Id2−2Vt)・N (5)
となり、検出電流Id6として、検出トランジスタM2に流れた電流Id2の2次式に比例した電流が得られる。
−Vt>>(R1・Id2) (6)
の場合は、
R1・Id2−2Vt≒−2Vt (7)
と近似できるので、式(5)は、
Id6≒−β・R1・Id2・Vt・N (8)
に変形できる。
図2に本発明の第2の実施形態に係る負荷電流検出回路10Bを示す。図2は、図1における第2電源端子4の電圧VDD2を、負荷駆動制御回路2に電圧を供給するチャージポンプ回路1から供給できるように、第2電源端子4をチャージポンプ回路1に接続したものである。
図3に本発明の第3実施例の負荷電流検出回路10Cを示す。図3は図1におけるトランジスタM5のドレインとトランジスタM4のドレインとの間に、ドレインとゲートを短絡してダイオード接続したエンハンスメント型のPMOSトランジスタM7,M8,M9の直列接続回路を挿入したものである。図3では3個のトランジスタを直列接続して挿入しているが、挿入するトランジスタの数に制限はない。
Vgs=√{2・(Id4−Id3)/β2}+Vt2 (9)
で表され、トランジスタM7〜M9の挿入によりトランジスタM4のドレイン電圧Vd4が決まる。これにより、トランジスタM3,M4のドレイン・ソース間電圧の差を小さくすることができるので、チャネル長変調の効果による影響を減らすことができ、負荷電流検出の精度を高めることができる。
Vd4=(VDD2+VDD1)/2 (10)
なるように設定することが望ましい。
図4に本発明の第4実施例の負荷電流検出回路10Dを示す。本実施例は図1の負荷電流検出回路10AにおけるトランジスタM5のドレインとトランジスタM4のドレインとの間にドレインとゲートを短絡したエンハンスメント型のPMOSトランジスタM10を挿入し、さらにトランジスタM6のドレインに、バッファとなるエンハンスメント型のPMOSトランジスタM11のソースを接続し、そのトランジスタM11のゲートをトランジスタM4のドレインに接続して、トランジスタM11のドレインを負荷電流検出端子8に接続したものである。
1:チャージポンプ回路、2:負荷駆動制御回路、3:第1電源端子、4:第2電源端子、5:接地端子、6:出力端子、7:負荷、8:負荷電流検出端子
21:負荷駆動制御回路、22:電源端子、23:接地端子、24:出力端子、25:負荷、26:負荷電流検出端子、27:電流源、28:オペアンプ
Claims (5)
- 第1電源端子にドレインが接続され出力端子にソースが接続された第1導電型の第1トランジスタによって前記出力端子と接地端子との間に接続された負荷を駆動する負荷駆動回路の負荷電流を検出する負荷電流検出回路であって、
前記第1トランジスタと同一制御電圧で制御されドレインが前記第1電源端子に接続される第1導電型の第2トランジスタと、前記第1トランジスタのソースと前記第2トランジスタのソース間に接続された検出抵抗と、第2電源端子にドレインが接続されゲートとソースが共通接続されたデプレッション型で第1導電型の第3トランジスタと、前記検出抵抗がゲート・ソース間に接続され前記第3トランジスタのソースにドレインが接続されたデプレッション型で第1導電型の第4トランジスタと、前記第3トランジスタのソースと前記第4トランジスタのドレインの共通接続点にゲートとドレインが接続されソースが前記第2電源端子に接続された第2導電型の第5トランジスタと、該第5トランジスタのゲートにゲートが接続されソースが前記第2電源端子に接続されドレインが負荷電流検出端子に接続された第2導電型の第6トランジスタとを備え、
前記第2トランジスタは前記第1トランジスタよりサイズ比が小さく設定され、前記第3及び第4トランジスタは同一構造同一サイズ比に設定され、前記第2電源端子の電圧は前記第1電源端子の電圧より高い電圧に設定され、前記検出抵抗の両端に発生する電圧は前記第3及び第4トランジスタの閾値電圧の絶対値より小さく設定されていることを特徴とする負荷電流検出回路。 - 請求項1に記載の負荷電流検出回路において、
前記第2電源端子の電圧は、前記第3トランジスタ及び前記第4トランジスタが飽和状態で動作する電圧に設定されていることを特徴とする負荷電流検出回路。 - 請求項1又は2に記載の負荷電流検出回路において、
前記第1トランジスタ及び前記第2トランジスタを同時駆動する負荷駆動制御回路が設けられ、該負荷駆動制御回路がチャージポンプ回路で生成された電圧で動作し、前記第2電源端子に前記チャージポンプ回路で生成された別の電圧が印加されるようにしたことを特徴とする負荷電流検出回路。 - 請求項1、2又は3に記載の負荷電流検出回路において、
前記第4トランジスタのドレインと前記第5トランジスタのドレインとの間に、ダイオードまたはダイオード接続したトランジスタを、1又は2以上直列に接続して挿入したことを特徴とする負荷電流検出回路。 - 請求項1、2又は3に記載の負荷電流検出回路において、
前記第4トランジスタのドレインと前記第5トランジスタのドレインの間にドレインとゲートを短絡した第1導電型又は第2導電型の第10トランジスタを挿入し、前記第6トランジスタのドレインに第2導電型の第11トランジスタのソースを接続し、該第11トランジスタのゲートを前記第4トランジスタのドレインに接続し、ドレインを前記負荷電流検出端子に接続したことを特徴とする負荷電流検出回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016141966A JP6763716B2 (ja) | 2016-07-20 | 2016-07-20 | 負荷電流検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016141966A JP6763716B2 (ja) | 2016-07-20 | 2016-07-20 | 負荷電流検出回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018014577A JP2018014577A (ja) | 2018-01-25 |
JP6763716B2 true JP6763716B2 (ja) | 2020-09-30 |
Family
ID=61021245
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016141966A Active JP6763716B2 (ja) | 2016-07-20 | 2016-07-20 | 負荷電流検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6763716B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7177720B2 (ja) * | 2019-02-13 | 2022-11-24 | 日清紡マイクロデバイス株式会社 | 負荷電流検出回路 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS579250B2 (ja) * | 1971-09-11 | 1982-02-20 | ||
JP3011727B2 (ja) * | 1989-10-26 | 2000-02-21 | 富士電機株式会社 | 過電流検出回路 |
JP3523462B2 (ja) * | 1997-09-12 | 2004-04-26 | 松下電器産業株式会社 | Mos半導体集積回路 |
JP2000330657A (ja) * | 1999-05-17 | 2000-11-30 | Toshiba Corp | 半導体装置 |
JP3928515B2 (ja) * | 2002-07-31 | 2007-06-13 | ヤマハ株式会社 | D級増幅器 |
JP4068022B2 (ja) * | 2003-07-16 | 2008-03-26 | Necエレクトロニクス株式会社 | 過電流検出回路及び負荷駆動回路 |
JP4751309B2 (ja) * | 2006-12-19 | 2011-08-17 | 川崎マイクロエレクトロニクス株式会社 | 電圧制御発振回路 |
JP5129701B2 (ja) * | 2008-09-12 | 2013-01-30 | ルネサスエレクトロニクス株式会社 | 過電流検出回路 |
JP2013074537A (ja) * | 2011-09-28 | 2013-04-22 | Rohm Co Ltd | コンパレータおよびそれを用いたdc/dcコンバータの制御回路、電子機器 |
JP5708457B2 (ja) * | 2011-11-25 | 2015-04-30 | 株式会社デンソー | 過電流検出回路および負荷駆動装置 |
JP6110133B2 (ja) * | 2012-12-27 | 2017-04-05 | ルネサスエレクトロニクス株式会社 | 半導体装置および電子制御装置 |
JP2014165956A (ja) * | 2013-02-21 | 2014-09-08 | Aisin Aw Co Ltd | 回転電機駆動装置 |
-
2016
- 2016-07-20 JP JP2016141966A patent/JP6763716B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018014577A (ja) | 2018-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4789136B2 (ja) | 演算増幅器 | |
JP4768339B2 (ja) | 温度検出回路およびそれを用いた発振周波数補正装置 | |
JP4713280B2 (ja) | 基準電圧発生回路及び基準電圧発生回路を使用した定電圧回路 | |
JP3185698B2 (ja) | 基準電圧発生回路 | |
KR101451468B1 (ko) | 정전류 회로 및 기준 전압 회로 | |
JP2008015925A (ja) | 基準電圧発生回路 | |
CN101989842A (zh) | 运算放大器和使用运算放大器的半导体器件 | |
JP5300085B2 (ja) | 基準電圧発生回路 | |
US10838445B2 (en) | Constant-voltage power supply circuit | |
JP4118562B2 (ja) | 低電圧カレントミラー回路 | |
JP2010009423A (ja) | 基準電圧発生回路 | |
EP3416287A1 (en) | High voltage comparator | |
JP4829650B2 (ja) | 差動増幅回路 | |
JP6763716B2 (ja) | 負荷電流検出回路 | |
JP5889586B2 (ja) | 基準電流生成回路、基準電圧生成回路、及び温度検出回路 | |
JP2009273073A (ja) | コンパレータ回路 | |
JP2010086013A (ja) | リニアレギュレータ回路及び半導体装置 | |
CN113131885B (zh) | 一种输出级电路和ab类放大器 | |
JPH1188072A (ja) | Mos半導体集積回路 | |
JP7177720B2 (ja) | 負荷電流検出回路 | |
JP2004274207A (ja) | バイアス電圧発生回路および差動増幅器 | |
US11249118B2 (en) | Current sensing circuit | |
JP4749105B2 (ja) | 基準電圧発生回路 | |
JP5801333B2 (ja) | 電源回路 | |
JP4072148B2 (ja) | 演算増幅器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190617 |
|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20200207 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200312 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200324 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20200408 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200721 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200805 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200818 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200910 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6763716 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |