JP6529174B2 - 同期整流fet駆動回路 - Google Patents
同期整流fet駆動回路 Download PDFInfo
- Publication number
- JP6529174B2 JP6529174B2 JP2015191557A JP2015191557A JP6529174B2 JP 6529174 B2 JP6529174 B2 JP 6529174B2 JP 2015191557 A JP2015191557 A JP 2015191557A JP 2015191557 A JP2015191557 A JP 2015191557A JP 6529174 B2 JP6529174 B2 JP 6529174B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- synchronous rectification
- output
- signal
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000001360 synchronised effect Effects 0.000 title claims description 39
- 230000001934 delay Effects 0.000 claims description 5
- 230000003111 delayed effect Effects 0.000 claims description 4
- 230000005669 field effect Effects 0.000 description 17
- 239000003990 capacitor Substances 0.000 description 11
- 238000002955 isolation Methods 0.000 description 8
- 238000009413 insulation Methods 0.000 description 4
- 238000004804 winding Methods 0.000 description 4
- 101100489717 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND2 gene Proteins 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 101100489713 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND1 gene Proteins 0.000 description 2
- 244000145845 chattering Species 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000001276 controlling effect Effects 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
Landscapes
- Dc-Dc Converters (AREA)
Description
本発明の第1の態様は、互いに反転する2つのパルス信号を生成して出力する制御回路と、前記2つのパルス信号に基づいて2つの同期整流FETの駆動信号を生成して出力する駆動回路と、前記2つのパルス信号の論理和を出力する論理回路と、前記論理回路の出力信号を入力し、所定時間だけ遅延させて出力する信号遅延回路と、を備え、前記駆動回路は、前記信号遅延回路の出力信号がローレベルである間は前記2つの同期整流FETの駆動信号を停止する、同期整流FET駆動回路である。
尚、本発明は、以下説明する実施例に特に限定されるものではなく、特許請求の範囲に記載された発明の範囲内で種々の変形が可能であることは言うまでもない。
図1は、本発明に係る同期整流FET駆動回路を備える絶縁型DC‐DCコンバータ1の回路図である。
ここで従来技術の絶縁型DC‐DCコンバータは、論理回路35及び信号遅延回路36が設けられていない以外は図1に図示した絶縁型DC‐DCコンバータ1と同じ構成である。また従来技術の絶縁型DC‐DCコンバータにおいて、二次側ドライバ32は、絶縁型DC‐DCコンバータの動作中は常に第1スイッチQ1及び第2スイッチQ2へ駆動信号を出力する。
図3に示す2つの波形は、従来技術の絶縁型DC‐DCコンバータの停止時から再起動した後までの出力Voutと第1スイッチQ1及び第2スイッチQ2のドレインソース間電圧Vdsとを示す。従来技術の絶縁型DC‐DCコンバータの停止時において出力Voutの波形は、出力側に接続された電子機器の負荷コンデンサに電荷が残っていることにより、ある程度の大きさの電圧を示すことになる。この状態で従来技術の絶縁型DC‐DCコンバータを再起動すると、出力Voutは、電圧が一旦低下した後、出力側の負荷コンデンサ容量に応じて徐々に回復していく。一方、ドレインソース間電圧Vdsは、再起動時に電圧が急激に増大し、本実施例のFETの定格電圧である100Vを超過している。このため場合によっては第1スイッチQ1及び第2スイッチQ2が破損する虞がある。
図4に示す2つの波形は、本発明に係る絶縁型DC‐DCコンバータ1の停止時から再起動した後までの出力Voutと、第1スイッチQ1及び第2スイッチQ2のドレインソース間電圧Vdsとを示す。本発明に係る絶縁型DC‐DCコンバータ1の出力Voutの波形は、再起動後の電圧の低下幅が小さく、その後の電圧の回復までに要する時間が短い。また第1スイッチQ1及び第2スイッチQ2のFETにおけるドレインソース間電圧Vdsについても、再起動時の増大は抑制されており、FETの定格電圧以下に抑えられている。
10 インバータ回路
20 同期整流回路
31 一次側ドライバ
32 二次側ドライバ
33、38 アイソレータ
34 制御回路
35 論理回路
36 信号遅延回路
37 エラーアンプ
C11、C21 コンデンサ
L1、L2 コイル
Q11〜Q14 電界効果トランジスタ
Q1 第1スイッチ
Q2 第2スイッチ
Claims (1)
- 互いに反転する2つのパルス信号を生成して出力する制御回路と、
前記2つのパルス信号に基づいて2つの同期整流FETの駆動信号を生成して出力する駆動回路と、
前記2つのパルス信号の論理和を出力する論理回路と、
前記論理回路の出力信号を入力し、所定時間だけ遅延させて出力する信号遅延回路と、を備え、
前記駆動回路は、前記信号遅延回路の出力信号がローレベルである間は前記2つの同期整流FETの駆動信号を停止する、同期整流FET駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015191557A JP6529174B2 (ja) | 2015-09-29 | 2015-09-29 | 同期整流fet駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015191557A JP6529174B2 (ja) | 2015-09-29 | 2015-09-29 | 同期整流fet駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017070059A JP2017070059A (ja) | 2017-04-06 |
JP6529174B2 true JP6529174B2 (ja) | 2019-06-12 |
Family
ID=58495354
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015191557A Active JP6529174B2 (ja) | 2015-09-29 | 2015-09-29 | 同期整流fet駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6529174B2 (ja) |
-
2015
- 2015-09-29 JP JP2015191557A patent/JP6529174B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2017070059A (ja) | 2017-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8374003B2 (en) | Isolated switching power supply apparatus | |
US8120343B2 (en) | Switching power supply and semiconductor device used for the same | |
US8218340B2 (en) | Switching power supply apparatus and primary side control circuit | |
US9025348B2 (en) | Drive circuit | |
US20100172160A1 (en) | System and method for providing control for switch-mode power supply | |
US8724352B2 (en) | Power supply apparatus driving circuit, power supply apparatus driving integrated circuit, and power supply apparatus | |
US20130294115A1 (en) | Control driven synchronous rectifier scheme for isolated active clamp forward power converters | |
US9099928B2 (en) | Synchronous rectifying apparatus and controlling method thereof | |
JP4481879B2 (ja) | スイッチング電源装置 | |
TWI844670B (zh) | 電力轉換器及用於電力轉換器之主動箝位電路 | |
CN111277119A (zh) | 用于防止雪崩击穿的两级开关驱动器 | |
JP2004173480A (ja) | Dc−dcコンバータ | |
US20160126850A1 (en) | Integrated primary startup bias and mosfet driver | |
JP2002281750A (ja) | スイッチング電源装置 | |
US20170222573A1 (en) | Resonant Decoupled Auxiliary Supply for a Switched-Mode Power Supply Controller | |
US11075582B2 (en) | Switching converter | |
US9564819B2 (en) | Switching power supply circuit | |
JP6529174B2 (ja) | 同期整流fet駆動回路 | |
JP6660699B2 (ja) | 同期整流fet駆動回路 | |
JP6566565B2 (ja) | 同期整流fet駆動回路 | |
JP6673622B2 (ja) | 電源回路 | |
JP5126889B2 (ja) | 同期整流のスタート制御回路 | |
JP2006246625A (ja) | スイッチング電源回路 | |
JP7364316B2 (ja) | 電力変換装置、及び電力変換制御方法 | |
JP3944126B2 (ja) | スイッチング電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20170511 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180718 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190508 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190426 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190513 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6529174 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |