JP6239093B2 - 自己整列浮遊及び消去ゲートを有する不揮発性メモリセル及びその製造方法 - Google Patents
自己整列浮遊及び消去ゲートを有する不揮発性メモリセル及びその製造方法 Download PDFInfo
- Publication number
- JP6239093B2 JP6239093B2 JP2016509058A JP2016509058A JP6239093B2 JP 6239093 B2 JP6239093 B2 JP 6239093B2 JP 2016509058 A JP2016509058 A JP 2016509058A JP 2016509058 A JP2016509058 A JP 2016509058A JP 6239093 B2 JP6239093 B2 JP 6239093B2
- Authority
- JP
- Japan
- Prior art keywords
- pair
- region
- gate
- insulated
- trench
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000007667 floating Methods 0.000 title claims description 106
- 238000004519 manufacturing process Methods 0.000 title description 7
- 239000000758 substrate Substances 0.000 claims description 90
- 238000000034 method Methods 0.000 claims description 63
- 230000008878 coupling Effects 0.000 claims description 47
- 238000010168 coupling process Methods 0.000 claims description 47
- 238000005859 coupling reaction Methods 0.000 claims description 47
- 239000004065 semiconductor Substances 0.000 claims description 41
- 239000000463 material Substances 0.000 claims description 31
- 239000011810 insulating material Substances 0.000 claims description 21
- 238000005530 etching Methods 0.000 claims description 20
- 125000006850 spacer group Chemical group 0.000 claims description 11
- 239000004020 conductor Substances 0.000 claims description 10
- 230000005689 Fowler Nordheim tunneling Effects 0.000 claims description 4
- 235000003913 Coccoloba uvifera Nutrition 0.000 claims 2
- 240000008976 Pterocarpus marsupium Species 0.000 claims 2
- 230000003796 beauty Effects 0.000 claims 2
- 239000010410 layer Substances 0.000 description 74
- 230000008569 process Effects 0.000 description 30
- 238000002955 isolation Methods 0.000 description 17
- 150000004767 nitrides Chemical class 0.000 description 17
- 239000007943 implant Substances 0.000 description 12
- 230000003647 oxidation Effects 0.000 description 10
- 238000007254 oxidation reaction Methods 0.000 description 10
- 229920002120 photoresistant polymer Polymers 0.000 description 9
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 6
- 239000012212 insulator Substances 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 238000000151 deposition Methods 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 230000008021 deposition Effects 0.000 description 4
- 230000000873 masking effect Effects 0.000 description 4
- 235000012239 silicon dioxide Nutrition 0.000 description 4
- 239000000377 silicon dioxide Substances 0.000 description 4
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 3
- 238000003491 array Methods 0.000 description 3
- 229910052785 arsenic Inorganic materials 0.000 description 3
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 3
- 238000005137 deposition process Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000010304 firing Methods 0.000 description 3
- 238000005468 ion implantation Methods 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 229910052698 phosphorus Inorganic materials 0.000 description 3
- 239000011574 phosphorus Substances 0.000 description 3
- 230000005641 tunneling Effects 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000015556 catabolic process Effects 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 238000011065 in-situ storage Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000005380 borophosphosilicate glass Substances 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 230000035515 penetration Effects 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/14—Circuits for erasing electrically, e.g. erase voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
- G11C16/0416—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and no select transistor, e.g. UV EPROM
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42324—Gate electrodes for transistors with a floating gate
- H01L29/42328—Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42324—Gate electrodes for transistors with a floating gate
- H01L29/42336—Gate electrodes for transistors with a floating gate with one gate at least partly formed in a trench
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66825—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a floating gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
- H01L29/7881—Programmable transistors with only two possible levels of programmation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
- H01L29/7889—Vertical transistors, i.e. transistors having source and drain not in the same horizontal plane
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
本願は、2013年4月16日に出願された米国特許仮出願第61/812,685号の優先権を主張し、その内容は参照により本明細書に組み込まれる。
本発明は、浮遊ゲートメモリセルの半導体メモリアレイを形成するための自己整列を伴う方法に関する。本発明は更に、当該種類の浮遊ゲートメモリセルの半導体メモリアレイに関する。
第1導電型と、表面を有する半導体材料の基板と、
対向する側壁組を有し、前記基板の前記表面内へと設けられたトレンチと、
前記トレンチ下の前記基板に形成された第1領域と、
前記基板内に形成された第2領域組であって、チャネル領域組がそれぞれ前記基板内で前記第1領域と前記第2領域の1つとの間に設けられ、前記第1及び第2領域は第2導電型を有し、前記チャネル領域はそれぞれ、前記対向するトレンチ側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有する第2領域組と、
少なくとも部分的に前記トレンチ内部で前記チャネル領域第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該チャネル領域第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の浮遊ゲート組と、
前記トレンチ内で前記浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートと、
前記トレンチ内に配置され、前記浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲート下に絶縁された状態で配置される、導電性のカップリングゲートと、
それぞれ絶縁された状態で前記チャネル領域第2部分の1つの上に配置されることで、チャネル領域第2部分の当該1つが制御されるようにする、導電性の制御ゲート組と、を有するメモリセル組。
第1導電型を有する半導体の基板の表面内へと、対向する側壁組を有するトレンチを形成することと、
第1領域を前記トレンチ下の前記基板に形成することと、
第2領域組であって、チャネル領域組がそれぞれ前記基板内で前記第1領域と前記第2領域の1つとの間に設けられ、前記第1及び第2領域は第2導電型を有し、前記チャネル領域はそれぞれ、前記対向するトレンチ側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有するような第2領域組を前記基板内に形成することと、
少なくとも部分的に前記トレンチ内部で前記チャネル領域第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該チャネル領域第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の浮遊ゲート組を形成することと、
前記トレンチ内で前記浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートを形成することと、
前記トレンチ内に配置され、前記浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲート下に絶縁された状態で配置される、導電性のカップリングゲートを形成することと、
それぞれ絶縁された状態で前記チャネル領域第2部分の1つの上に配置されることで、チャネル領域第2部分の当該1つの導電性が制御されるようにする、導電性の制御ゲート組を形成することと、を含む方法。
正電圧を前記第2領域の1つにかけることと、
正電圧を前記制御ゲートの1つにかけることと、
正電圧を前記第1領域にかけることと、
正電圧を前記カップリングゲートにかけることと、
正電圧を前記消去ゲートにかけることと、を含み、
前記第1領域にかけられる前記正電圧は、前記カップリングゲートにかけられる前記正電圧とは異なる、方法。
前記カップリングゲートに負電圧をかけることと、
前記消去ゲートに正電圧をかけることと、を含む方法。
図1A〜図1Fは、基板に分離領域を形成する公知のSTI法を示している。図1Aは、半導体基板10(又は半導体ウェル)の上面図を示しており、好ましくはP型であり、本技術分野では公知である。第1及び第2の材料層12、14は、基板の上に形成される(例えば、成長する又は蒸着される)。例えば、第1の層12は、二酸化珪素(以下、「酸化物」)で、基板10上に、約50〜150Åの厚さとなるよう、酸化又は酸化蒸着(例えば、化学蒸着(CVD))のような任意の公知の技術により形成される。窒素ドープ酸化物又は他の絶縁性誘電体も使用されてもよい。第2の層14は、窒化珪素(以下、「窒化物」)で、酸化物層12上に約1000〜5000Åの厚さとなるよう、好ましくはCVD又はPECVDにより形成される。図1Bは、結果得られる構造の断面を図示する。
図1Fに示す構造は、更に以下のとおりに処理される。図2A〜図2Jは、図1Fに対して直交する方向から(図1C及び図1Fに示す線2A−2Aに沿って)見た、活性領域22の構造の断面図を示す。本発明の処理における次の工程は両方の領域に同時に実行される。
メモリセルの動作について説明する。上記のようなメモリセルの動作及び動作原理は、浮遊ゲート、ゲート間トンネリング、メモリセルアレイが形成された不揮発性メモリセルの動作及び動作原理について、参照により本書に組み込まれる米国特許第5,572,054号にも説明されている。最終的な構造では、メモリセル組が共通のソース領域46を共有している。制御(ワードライン)ゲート62が、下のチャネル領域72の水平部分72bを制御するため、基板上に形成されている。浮遊ゲート42は、チャネル領域72の(トレンチ36の側壁に沿った)垂直部分72aを制御するため、第2トレンチ36内に設けられている。消去ゲート60は、浮遊ゲート42の縁42a周りに延びる切欠き80を有する。カップリングゲート50はトレンチ36内に設けられ、浮遊ゲート42及びソース領域46の両方から絶縁されている。好ましくは、カップリングゲート50下の絶縁物(絶縁層38及び48を成す)は、浮遊ゲート42下の絶縁物(絶縁層38のみを成す)よりも厚い。
Claims (20)
- 一対のメモリセルであって、
第1導電型と、表面を有する半導体材料の基板と、
対向する一対の側壁を有し、前記基板の前記表面内へと設けられたトレンチと、
前記トレンチ下の前記基板に形成された第1領域と、
前記基板内に形成された一対の第2領域であって、一対のチャネル領域がそれぞれ前記基板内で前記第1領域と前記一対の第2領域の1つとの間に設けられ、前記第1領域及び前記一対の第2領域は第2導電型を有し、前記一対のチャネル領域はそれぞれ、前記トレンチの対向する前記一対の側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有する一対の第2領域と、
少なくとも部分的に前記トレンチ内部で前記一対のチャネル領域の前記第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該一対のチャネル領域の前記第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の一対の浮遊ゲートと、
前記トレンチ内で前記一対の浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートと、
前記トレンチ内に配置され、前記一対の浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲートの前記下部の完全に下に絶縁された状態で配置される、導電性のカップリングゲートと、
それぞれ絶縁された状態で前記一対のチャネル領域の前記第2部分の1つの上に配置されることで、前記一対のチャネル領域の前記第2部分の当該1つの導電性が制御されるようにする、導電性の一対の制御ゲートと、を有し、前記カップリングゲートが、前記一対の浮遊ゲートを前記第1の領域から絶縁する絶縁材料よりも厚い絶縁材料により、前記第1領域から絶縁されていることを特徴とする一対のメモリセル。 - 請求項1に記載の一対のメモリセルであり、
前記カップリングゲートは、第1総厚さの絶縁材料により前記第1領域から絶縁されており、
前記一対の浮遊ゲートは、第2総厚さの絶縁材料により前記第1領域から絶縁されており、
前記第1総厚さは前記第2総厚さよりも大きいことを特徴とする、請求項1に記載の一対のメモリセル。 - 前記一対の制御ゲート及び前記一対の浮遊ゲートが、垂直方向に重なっていないことを特徴とする、請求項1に記載の一対のメモリセル。
- 前記消去ゲートは、前記一対の浮遊ゲートに対し隣接して配置され、ファウラーノルドハイムトンネリングが可能となる厚さを有する絶縁材料により絶縁されていることを特徴とする、請求項1に記載の一対のメモリセル。
- 前記消去ゲートは一対の切欠きを有し、前記一対の浮遊ゲートはそれぞれ、前記一対の切欠きの1つに対して直接対向し、絶縁されている縁を有することを特徴とする、請求項1に記載の一対のメモリセル。
- 前記消去ゲートは、第1幅を持つ上部を有し、前記消去ゲートの下部は、前記第1幅よりも小さい第2幅を持つことを特徴とする、請求項5に記載の一対のメモリセル。
- 前記一対の切欠きは、前記消去ゲートの前記上部及び下部が交わる箇所に設けられることを特徴とする、請求項6に記載の一対のメモリセル。
- 一対のメモリセルを形成する方法であって、
第1導電型を有する半導体の基板の表面内へと、対向する一対の側壁を有するトレンチを形成することと、
第1領域を前記トレンチ下の前記基板に形成することと、
一対の第2領域であって、一対のチャネル領域がそれぞれ前記基板内で前記第1領域と前記一対の第2領域の1つとの間に設けられ、前記第1領域及び一対の第2領域は第2導電型を有し、前記一対のチャネル領域はそれぞれ、前記トレンチの対向する前記一対の側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有するような一対の第2領域を前記基板内に形成することと、
少なくとも部分的に前記トレンチ内部で前記一対のチャネル領域の前記第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該一対のチャネル領域の前記第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の一対の浮遊ゲートを形成することと、
前記トレンチ内で前記一対の浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートを形成することと、
前記トレンチ内に配置され、前記一対の浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲートの前記下部の完全に下に絶縁された状態で配置される、導電性のカップリングゲートを形成することと、
それぞれ絶縁された状態で前記一対のチャネル領域の第2部分の1つの上に配置されることで、前記一対のチャネル領域の第2部分の当該1つの導電性が制御されるようにする、導電性の一対の制御ゲートを形成することと、を含み、前記カップリングゲートが、前記一対の浮遊ゲートを前記第1の領域から絶縁する絶縁材料より物よりも厚い絶縁材料により、前記第1領域から絶縁されていることを特徴とする方法。 - 請求項8に記載の方法であり、
前記カップリングゲートは、第1総厚さの絶縁材料により前記第1領域から絶縁されており、
前記一対の浮遊ゲートは、第2総厚さの絶縁材料により前記第1領域から絶縁されており、
前記第1総厚さは前記第2総厚さよりも大きいことを特徴とする、請求項8に記載の方法。 - 前記一対の制御ゲート及び前記一対の浮遊ゲートが、垂直方向に重なっていないことを特徴とする、請求項8に記載の方法。
- 前記消去ゲートは一対の切欠きを有し、前記一対の浮遊ゲートはそれぞれ、前記一対の切欠きの1つに対して直接対向し、絶縁されている縁を有することを特徴とする、請求項8に記載の方法。
- 前記消去ゲートを形成することは、
前記消去ゲートの第1幅を持つ上部を形成することと、
前記消去ゲートの前記第1幅よりも小さい第2幅をもつ下部を形成することと、を含む請求項11に記載の方法。 - 前記一対の切欠きは、前記消去ゲートの前記上部及び下部が交わる箇所に設けられることを特徴とする、請求項12に記載の方法。
- 請求項8に記載の方法であり、
前記トレンチの前記対向する側壁に、酸化物犠牲層を生成することと、
前記酸化物犠牲層を除去することと、を更に含む請求項8に記載の方法。 - 前記一対の浮遊ゲートを形成することは、
導電性材料を前記トレンチ内に形成することと、
対向する一対の絶縁材料スペーサを、前記導電性材料の一部が前記対向する一対の絶縁材料スペーサの間から露出するように、前記導電性材料上に設けることと、
前記導電性材料の前記露出部分を除去することと、を含む請求項8に記載の方法。 - 前記導電性材料の前記露出部分を除去することは、異方性エッチングすることを含む、
請求項15に記載の方法。 - 前記消去ゲート及び一対の制御ゲートを形成することは、
前記対向するスペーサ間に設けられた第1部分と、前記対向するスペーサを挟んで前記基板表面上に設けられる第2及び第3部分とを有する導電性材料層を形成することを含む、請求項15に記載の方法。 - 第1導電型と、表面を有する半導体材料の基板と、対向する一対の側壁を有し、前記基板の前記表面内へと設けられたトレンチと、前記トレンチ下の前記基板に形成された第1領域と、前記基板内に形成された一対の第2領域であって、一対のチャネル領域がそれぞれ前記基板内で前記第1領域と前記一対の第2領域の1つとの間に設けられ、前記第1領域及び一対の第2領域は第2導電型を有し、前記一対のチャネル領域はそれぞれ、前記トレンチの対向する前記一対の側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有する一対の第2領域と、少なくとも部分的に前記トレンチ内部で前記一対のチャネル領域の前記第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該一対のチャネル領域の前記第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の一対の浮遊ゲートと、前記トレンチ内で前記一対の浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートと、前記トレンチ内に配置され、前記一対の浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲートの前記下部の完全に下に絶縁された状態で配置される、導電性のカップリングゲートと、それぞれ絶縁された状態で前記一対のチャネル領域の前記第2部分の1つの上に配置されることで、前記一対のチャネル領域の前記第2部分の当該1つの導電性が制御されるようにする、導電性の一対の制御ゲートと、を有し、前記カップリングゲートが、前記一対の浮遊ゲートを前記第1の領域から絶縁する絶縁材料よりも厚い絶縁材料により、前記第1領域から絶縁されていることを特徴とする一対のメモリセルの1つをプログラミングする方法であって、
正電圧を前記一対の第2領域の1つにかけることと、
正電圧を前記一対の制御ゲートの1つにかけることと、
正電圧を前記第1領域にかけることと、
正電圧を前記カップリングゲートにかけることと、
正電圧を前記消去ゲートにかけることと、を含み、
前記第1領域にかけられる前記正電圧は、前記カップリングゲートにかけられる前記正電圧とは異なる、方法。 - 前記カップリングゲートにかけられる前記正電圧は、前記第1領域にかけられる前記正電圧よりも大きいことを特徴とする、請求項18記載の方法。
- 第1導電型と、表面を有する半導体材料の基板と、対向する一対の側壁を有し、前記基板の前記表面内へと設けられたトレンチと、前記トレンチ下の前記基板に形成された第1領域と、前記基板内に形成された一対の第2領域であって、一対のチャネル領域がそれぞれ前記基板内で前記第1領域と前記一対の第2領域の1つとの間に設けられ、前記第1及び第2領域は第2導電型を有し、前記一対のチャネル領域はそれぞれ、前記トレンチの対向する前記一対の側壁の1つにほぼ沿って延在する第1部分と、前記基板表面にほぼ沿って延在する第2部分とを有する一対の第2領域と、少なくとも部分的に前記トレンチ内部で前記一対のチャネル領域の前記第1部分のうちの1つに絶縁された状態で隣接して配置されることで当該一対のチャネル領域の前記第1部分のうちの前記1つの導電性が制御されるようにし、更に前記第1領域上に絶縁された状態でそれぞれ配置される導電性の一対の浮遊ゲートと、前記トレンチ内で前記一対の浮遊ゲートに絶縁された状態で隣接する下部を有する導電性の消去ゲートと、前記トレンチ内に配置され、前記一対の浮遊ゲート間に絶縁された状態で配置され、前記第1領域上に絶縁された状態で配置され、前記消去ゲートの前記下部の完全に下に絶縁された状態で配置される、導電性のカップリングゲートと、それぞれ絶縁された状態で前記一対のチャネル領域の前記第2部分の1つの上に配置されることで、前記一対のチャネル領域の前記第2部分の当該1つの導電性が制御されるようにする、導電性の一対の制御ゲートと、を有し、前記カップリングゲートが、前記一対の浮遊ゲートを前記第1の領域から絶縁する絶縁材料よりも厚い絶縁材料により、前記第1領域から絶縁されていることを特徴とする一対のメモリセルを消去する方法であって、
前記カップリングゲートに負電圧をかけることと、
前記消去ゲートに正電圧をかけることと、を含む方法。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361812685P | 2013-04-16 | 2013-04-16 | |
US61/812,685 | 2013-04-16 | ||
US14/252,929 | 2014-04-15 | ||
US14/252,929 US9293204B2 (en) | 2013-04-16 | 2014-04-15 | Non-volatile memory cell with self aligned floating and erase gates, and method of making same |
PCT/US2014/034318 WO2014172433A1 (en) | 2013-04-16 | 2014-04-16 | Non-volatile memory cell with self aligned floating and erase gates, and method of making same |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016515771A JP2016515771A (ja) | 2016-05-30 |
JP6239093B2 true JP6239093B2 (ja) | 2017-11-29 |
Family
ID=51686703
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016509058A Active JP6239093B2 (ja) | 2013-04-16 | 2014-04-16 | 自己整列浮遊及び消去ゲートを有する不揮発性メモリセル及びその製造方法 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9293204B2 (ja) |
EP (1) | EP2987183B1 (ja) |
JP (1) | JP6239093B2 (ja) |
KR (1) | KR101731202B1 (ja) |
CN (1) | CN105122455B (ja) |
TW (1) | TWI527161B (ja) |
WO (1) | WO2014172433A1 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9922715B2 (en) * | 2014-10-03 | 2018-03-20 | Silicon Storage Technology, Inc. | Non-volatile split gate memory device and a method of operating same |
CN107210203B (zh) * | 2015-01-22 | 2020-10-16 | 硅存储技术公司 | 高密度分裂栅存储器单元 |
US9728545B2 (en) * | 2015-04-16 | 2017-08-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for preventing floating gate variation |
US9761680B2 (en) * | 2015-10-26 | 2017-09-12 | United Microelectronics Corp. | Semiconductor device with embedded non-volatile memory and method of fabricating semiconductor device |
US9711516B2 (en) * | 2015-10-30 | 2017-07-18 | Taiwan Semiconductor Manufacturing Company Ltd. | Non-volatile memory having a gate-layered triple well structure |
CN109328385B (zh) * | 2016-05-17 | 2023-03-21 | 硅存储技术公司 | 采用单独存储器单元读取、编程和擦除的存储器单元阵列 |
TWI741204B (zh) * | 2017-09-15 | 2021-10-01 | 美商綠芯智慧財產有限責任公司 | 電可抹除可程式化記憶體單元、電可程式化及可抹除非揮發性記憶體單元及操作記憶體單元之方法 |
TWI742299B (zh) * | 2017-09-15 | 2021-10-11 | 美商綠芯智慧財產有限責任公司 | 電可抹除可程式化非揮發性記憶體單元及操作記憶體單元之方法 |
US10658479B2 (en) | 2017-11-15 | 2020-05-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Flash memory cell structure with step-shaped floating gate |
CN110010606B (zh) * | 2018-01-05 | 2023-04-07 | 硅存储技术公司 | 衬底沟槽中具有浮栅的双位非易失性存储器单元 |
CN110021602B (zh) * | 2018-01-05 | 2023-04-07 | 硅存储技术公司 | 在专用沟槽中具有浮栅的非易失性存储器单元 |
US10868027B2 (en) | 2018-07-13 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and method for preventing silicide contamination during the manufacture of micro-processors with embedded flash memory |
TWI737374B (zh) * | 2020-07-01 | 2021-08-21 | 力晶積成電子製造股份有限公司 | 非揮發性記憶體結構 |
CN114335186A (zh) * | 2020-09-30 | 2022-04-12 | 硅存储技术股份有限公司 | 具有设置在字线栅上方的擦除栅的分裂栅非易失性存储器单元及其制备方法 |
KR20230026602A (ko) * | 2021-08-17 | 2023-02-27 | 삼성전자주식회사 | 반도체 메모리 장치 |
KR20230026608A (ko) * | 2021-08-17 | 2023-02-27 | 삼성전자주식회사 | 반도체 메모리 장치 |
WO2024163915A2 (en) * | 2023-02-03 | 2024-08-08 | Greenliant Ip Llc | Nor memory cell with floating gate |
CN117596878B (zh) * | 2024-01-15 | 2024-04-09 | 上海朔集半导体科技有限公司 | 一种u型的浮栅型分栅嵌入式非挥发存储器及其制造方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5572054A (en) | 1990-01-22 | 1996-11-05 | Silicon Storage Technology, Inc. | Method of operating a single transistor non-volatile electrically alterable semiconductor memory device |
WO1991011026A1 (en) * | 1990-01-22 | 1991-07-25 | Silicon Storage Technology, Inc. | Single transistor non-volatile electrically alterable semiconductor memory device with a re-crystallized floating gate |
JPH0567791A (ja) * | 1991-06-20 | 1993-03-19 | Mitsubishi Electric Corp | 電気的に書込および消去可能な半導体記憶装置およびその製造方法 |
US5467305A (en) * | 1992-03-12 | 1995-11-14 | International Business Machines Corporation | Three-dimensional direct-write EEPROM arrays and fabrication methods |
US5780341A (en) | 1996-12-06 | 1998-07-14 | Halo Lsi Design & Device Technology, Inc. | Low voltage EEPROM/NVRAM transistors and making method |
US6891220B2 (en) | 2002-04-05 | 2005-05-10 | Silicon Storage Technology, Inc. | Method of programming electrons onto a floating gate of a non-volatile memory cell |
US6906379B2 (en) * | 2003-08-28 | 2005-06-14 | Silicon Storage Technology, Inc. | Semiconductor memory array of floating gate memory cells with buried floating gate |
TW200601461A (en) * | 2004-03-09 | 2006-01-01 | Silicon Storage Tech Inc | Buried bit line non-volatile floating gate memory cell with independent controllable control gate in a trench, and array thereof, and method of formation |
JP2006253685A (ja) * | 2005-03-07 | 2006-09-21 | Samsung Electronics Co Ltd | スプリットゲート不揮発性メモリ装置及びそれの形成方法 |
US7592224B2 (en) * | 2006-03-30 | 2009-09-22 | Freescale Semiconductor, Inc | Method of fabricating a storage device including decontinuous storage elements within and between trenches |
US7598561B2 (en) * | 2006-05-05 | 2009-10-06 | Silicon Storage Technolgy, Inc. | NOR flash memory |
US20090098721A1 (en) * | 2007-10-16 | 2009-04-16 | Michael-Y Liu | Method of fabricating a flash memory |
US8008702B2 (en) * | 2008-02-20 | 2011-08-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-transistor non-volatile memory element |
US8148768B2 (en) * | 2008-11-26 | 2012-04-03 | Silicon Storage Technology, Inc. | Non-volatile memory cell with self aligned floating and erase gates, and method of making same |
US7851846B2 (en) | 2008-12-03 | 2010-12-14 | Silicon Storage Technology, Inc. | Non-volatile memory cell with buried select gate, and method of making same |
US20150179749A1 (en) * | 2013-12-19 | 2015-06-25 | Silicon Storage Technology, Inc | Non-volatile Memory Cell With Self Aligned Floating And Erase Gates, And Method Of Making Same |
-
2014
- 2014-04-15 US US14/252,929 patent/US9293204B2/en active Active
- 2014-04-16 WO PCT/US2014/034318 patent/WO2014172433A1/en active Application Filing
- 2014-04-16 CN CN201480021799.0A patent/CN105122455B/zh active Active
- 2014-04-16 EP EP14724961.9A patent/EP2987183B1/en active Active
- 2014-04-16 KR KR1020157031692A patent/KR101731202B1/ko active IP Right Grant
- 2014-04-16 JP JP2016509058A patent/JP6239093B2/ja active Active
- 2014-04-16 TW TW103113894A patent/TWI527161B/zh active
Also Published As
Publication number | Publication date |
---|---|
TW201503292A (zh) | 2015-01-16 |
KR20150141990A (ko) | 2015-12-21 |
EP2987183A1 (en) | 2016-02-24 |
US20140307511A1 (en) | 2014-10-16 |
WO2014172433A1 (en) | 2014-10-23 |
CN105122455B (zh) | 2018-04-17 |
JP2016515771A (ja) | 2016-05-30 |
TWI527161B (zh) | 2016-03-21 |
EP2987183B1 (en) | 2019-09-11 |
CN105122455A (zh) | 2015-12-02 |
KR101731202B1 (ko) | 2017-04-27 |
US9293204B2 (en) | 2016-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6239093B2 (ja) | 自己整列浮遊及び消去ゲートを有する不揮発性メモリセル及びその製造方法 | |
JP6291584B2 (ja) | 自己整列浮遊及び消去ゲートを有する不揮発性メモリセル及びその製造方法 | |
US8148768B2 (en) | Non-volatile memory cell with self aligned floating and erase gates, and method of making same | |
US7851846B2 (en) | Non-volatile memory cell with buried select gate, and method of making same | |
JP5035775B2 (ja) | ソース側消去を伴うフローティングゲートメモリセルの半導体メモリアレイを形成する自己整合法及びこれによって形成されるメモリアレイ | |
US6873006B2 (en) | Semiconductor memory array of floating gate memory cells with burried floating gate and pointed channel region | |
TWI600144B (zh) | 使用增強橫向控制閘至浮閘耦合之改良尺度之分離閘快閃記憶體單元 | |
JP6503077B2 (ja) | 高密度スプリットゲート型メモリセル | |
US8546217B2 (en) | Flash memory and method for forming the same | |
US20070205459A1 (en) | Nonvolatile memory devices and methods of forming the same | |
US10090399B2 (en) | Semiconductor device and a manufacturing method thereof | |
KR102031703B1 (ko) | Nor형 플래시 메모리 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20151014 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160920 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161215 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170410 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170706 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170925 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170926 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171010 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171031 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6239093 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |