JP6205250B2 - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP6205250B2 JP6205250B2 JP2013242787A JP2013242787A JP6205250B2 JP 6205250 B2 JP6205250 B2 JP 6205250B2 JP 2013242787 A JP2013242787 A JP 2013242787A JP 2013242787 A JP2013242787 A JP 2013242787A JP 6205250 B2 JP6205250 B2 JP 6205250B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- voltage
- input
- circuit
- capacitor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 claims description 48
- 238000012544 monitoring process Methods 0.000 claims description 21
- 238000001514 detection method Methods 0.000 claims description 16
- 230000001934 delay Effects 0.000 claims description 3
- 230000007423 decrease Effects 0.000 description 16
- 230000003071 parasitic effect Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 3
- 230000002265 prevention Effects 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 230000000087 stabilizing effect Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Images
Landscapes
- Direct Current Feeding And Distribution (AREA)
- Control Of Electrical Variables (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Description
で表される。
となるため、トランジスタMP3が無い場合、その出力電圧Voutが出力端子P2に接続された負荷回路の動作可能電圧を下回る可能性がある。
となり、入力電圧Vinが基準電圧Vref1より低くなったときでも、負荷回路を駆動することが可能となる。
本発明の第1の実施例の電源回路を図1に示す。この電源回路は、電圧Vinが入力する入力端子P1にソースが接続されたカレントミラー接続のPMOSトランジスタMP1,MP2、そのトランジスタMP1のゲートとドレインに接続された電流Iref1の定電流源回路1、トランジスタMP2のドレインにソースが接続されたPMOSトランジスタMP4、そのトランジスタMP4のドレインに接続され基準電圧Vref1をツェナー電圧として発生するツェナーダイオードD1、その基準電圧Vref1に応じて出力端子P2に出力電圧Voutを出力するソースフォロア構成のNMOSトランジスタMN1、そのトランジスタMN1のゲートに接続された基準電圧保持用の容量C2、入力端子P1の電圧Vinが予め設定された閾値電圧Vth以下のときに“L”レベルの検出信号を出力する入力電圧監視回路2、その入力電圧監視回路2から入力する“L”レベルの検出信号を遅延時間T1だけ遅延して出力する遅延回路3、その遅延回路3の出力信号が“L”レベルになったときオンして出力端子P2に電流を供給するPMOSトランジスタMP3、および出力電圧安定化用の容量C1を備える。
で表される。
本発明の第2の実施例の電源回路を図2に示す。本電源回路は、トランジスタMP2とツェナーダイオードD1との共通接続端子とトランジスタMN1のゲートとの間に、抵抗R1とダイオードD2の並列回路を挿入している。ツェナーダイオードD1で生成された基準電圧Vref1は、ダイオードD2を介して容量C2に保持され、トランジスタMN1のゲートに伝達される。
となるが、本実施例の電源回路ではその出力電圧Voutが式(5)に示す値であるので、そのときの入力電圧Vinは、
となる。したがって、等しい出力電圧Voutを出力するとき、本実施例の電源回路の方が、より低い入力電圧Vinに対応できる。
本発明の第3の実施例の電源回路を図3に示す。本実施例では、図2の電源回路のダイオードD2の部分を遅延回路3Aを構成するトランジスタの寄生ダイオードへ置き換えたものである。
加えて、図2の電源回路では容量C2の充電を速めるために特別にダイオードD2を付加しているが、本実施例では遅延回路3A内のトランジスタMP5,MP6の寄生ダイオードを利用することで、回路素子の増加を防いでいる。
P2:出力端子
1:定電流源回路
2:入力電圧監視回路
3,3A:遅延回路、31:定電流源回路
Claims (3)
- 入力端子の入力電圧が所定値を超えるときに流れる電流で基準電圧を発生する基準電圧発生素子と、該基準電圧発生素子で発生された基準電圧を保持する第1の容量と、該第1の容量と前記基準電圧発生素子との間に接続した充電用素子と、該充電用素子に並列接続された放電防止用素子と、前記第1の容量の電圧に応じて前記入力電圧を変換して出力端子に出力する第1のトランジスタと、前記入力電圧が予め設定した電圧以下になると検出信号を出力する入力電圧監視回路と、該入力電圧監視回路から入力する前記検出信号を所定の遅延時間だけ遅延させて出力する遅延回路と、該遅延回路から前記検出信号が出力すると前記入力端子と前記出力端子の間を接続する第2のトランジスタと、を備えることを特徴とする電源回路。
- 請求項1に記載の電源回路において、
前記遅延回路は、前記検出信号を入力したときオフし前記検出信号を入力しないときオンする第3のトランジスタと、該第3のトランジスタがオフすると電荷が充電されオンすると電荷が放電される第2の容量と、該第2の容量の充電電圧が所定値を超えると前記第2のトランジスタをオンさせる第4のトランジスタと、前記基準電圧発生素子で発生された前記基準電圧により前記第2の容量に前記充電用の電流を供給するようカレントミラー接続された第5および第6のトランジスタとを備え、前記第5および第6のトランジスタのソースとバックゲートを前記放電防止用素子の各端子に接続して前記充電用素子としたことを特徴とする電源回路。 - 請求項1に記載の電源回路において、
前記第1の容量の放電時定数を、前記遅延回路の遅延時間よりも長い値に設定したことを特徴とする電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013242787A JP6205250B2 (ja) | 2013-11-25 | 2013-11-25 | 電源回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013242787A JP6205250B2 (ja) | 2013-11-25 | 2013-11-25 | 電源回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015102999A JP2015102999A (ja) | 2015-06-04 |
JP6205250B2 true JP6205250B2 (ja) | 2017-09-27 |
Family
ID=53378656
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013242787A Active JP6205250B2 (ja) | 2013-11-25 | 2013-11-25 | 電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6205250B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6510828B2 (ja) | 2015-02-05 | 2019-05-08 | ローム株式会社 | リニア電源及びこれを用いた電子機器 |
KR102402607B1 (ko) * | 2015-09-30 | 2022-05-25 | 엘지디스플레이 주식회사 | 게이트 드라이버 및 이를 이용한 표시장치 |
JP6721231B2 (ja) * | 2016-03-25 | 2020-07-08 | 新日本無線株式会社 | 電源回路 |
JP6672067B2 (ja) * | 2016-05-02 | 2020-03-25 | 新日本無線株式会社 | 安定化電源回路 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5664123U (ja) * | 1979-10-19 | 1981-05-29 | ||
JPH09120316A (ja) * | 1995-10-23 | 1997-05-06 | Sony Corp | 安定化電源装置 |
-
2013
- 2013-11-25 JP JP2013242787A patent/JP6205250B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015102999A (ja) | 2015-06-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10461634B2 (en) | Charge pump circuit for providing voltages to multiple switch circuits | |
US9136833B2 (en) | Power source connection circuit | |
JP2012070333A (ja) | レベルシフト回路及びそれを用いたスイッチングレギュレータ | |
EP2919344B1 (en) | Overvoltage protection device and method | |
JP2010166110A (ja) | 電圧検出回路 | |
JP6205250B2 (ja) | 電源回路 | |
US20150097601A1 (en) | Semiconductor device | |
CN111693759B (zh) | 电压检测器 | |
JP2008125176A (ja) | ヒステリシスコンパレータ回路および電源切り替え回路 | |
US8896277B2 (en) | Voltage regulator | |
JP5989482B2 (ja) | 電源切替え回路 | |
US20170117888A1 (en) | Voltage comparison circuit | |
JP4655850B2 (ja) | 電源供給制御回路 | |
US9000810B2 (en) | Quantizer, comparator circuit, and semiconductor integrated circuit | |
US9218009B2 (en) | Power supply of a load at a floating-potential | |
JP4542972B2 (ja) | 過電流検出回路及びそれを用いた電源装置 | |
KR20160118026A (ko) | 내부전압 생성회로 | |
EP3477841A1 (en) | Power supply device, and method for controlling power supply device | |
US8872490B2 (en) | Voltage regulator | |
KR20170104394A (ko) | 출력 회로 | |
US10025749B2 (en) | Tracking circuit and method | |
JP2023009279A (ja) | 半導体装置及びパワーオンリセット信号の生成方法 | |
JP2011188361A (ja) | パワーオンリセット回路 | |
JP2013252041A (ja) | 直流電源装置 | |
JP2009065819A (ja) | チャージポンプ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161004 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170706 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170713 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170810 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170824 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170904 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6205250 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |