[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5809722B2 - Liquid crystal display - Google Patents

Liquid crystal display Download PDF

Info

Publication number
JP5809722B2
JP5809722B2 JP2014040246A JP2014040246A JP5809722B2 JP 5809722 B2 JP5809722 B2 JP 5809722B2 JP 2014040246 A JP2014040246 A JP 2014040246A JP 2014040246 A JP2014040246 A JP 2014040246A JP 5809722 B2 JP5809722 B2 JP 5809722B2
Authority
JP
Japan
Prior art keywords
transistor
wiring
signal
source
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014040246A
Other languages
Japanese (ja)
Other versions
JP2014149908A (en
Inventor
敦司 梅崎
敦司 梅崎
三宅 博之
博之 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2014040246A priority Critical patent/JP5809722B2/en
Publication of JP2014149908A publication Critical patent/JP2014149908A/en
Application granted granted Critical
Publication of JP5809722B2 publication Critical patent/JP5809722B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electroluminescent Light Sources (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Liquid Crystal (AREA)

Description

本発明はトランジスタを用いて構成された回路を有する表示装置に関する。特に液晶等の
電気光学素子若しくは発光素子等を表示媒体として用いる表示装置及びその駆動方法に関
する。
The present invention relates to a display device having a circuit formed using a transistor. In particular, the present invention relates to a display device using an electro-optic element such as liquid crystal or a light emitting element as a display medium, and a driving method thereof.

近年、表示装置は、液晶テレビなどの大型表示装置の増加から、活発に開発が進められて
いる。特に、絶縁基板上に非結晶半導体(以下、アモルファスシリコンともいう)によっ
て構成されたトランジスタを用いて、画素回路及びシフトレジスタ等を含む駆動回路(以
下、内部回路ともいう)を一体形成する技術は、低消費電力化、低コスト化に大きく貢献
するため、活発に開発が進められている。絶縁体上に形成された内部回路は、FPC等を
介してコントローラIC等(以下、外部回路ともいう)に接続され、その動作が制御され
る。
In recent years, display devices have been actively developed due to an increase in large display devices such as liquid crystal televisions. In particular, a technique for integrally forming a driver circuit (hereinafter also referred to as an internal circuit) including a pixel circuit and a shift register using a transistor formed of an amorphous semiconductor (hereinafter also referred to as amorphous silicon) on an insulating substrate is described. In order to greatly contribute to the reduction of power consumption and cost, development is being actively promoted. An internal circuit formed on the insulator is connected to a controller IC or the like (hereinafter also referred to as an external circuit) via an FPC or the like, and its operation is controlled.

上記示した内部回路の中でも、非結晶半導体によって構成されたトランジスタ(以下、ア
モルファスシリコントランジスタともいう)を用いたシフトレジスタが考案されている。
従来のシフトレジスタが有するフリップフロップの構成を図30(A)に示す(特許文献
1)。図30(A)のフリップフロップは、トランジスタ11、トランジスタ12、トラ
ンジスタ13、トランジスタ14、トランジスタ15及びトランジスタ17を有し、信号
線21、信号線22、配線23、信号線24、電源線25、電源線26に接続されている
。信号線21、信号線22、信号線24、電源線25、電源線26には、それぞれスター
ト信号、リセット信号、クロック信号、電源電位VDD、電源電位VSSが入力される。
図30(A)のフリップフロップの動作期間は、図30(B)のタイミングチャートに示
すように、セット期間、選択期間、リセット期間、非選択期間に分割され、動作期間のう
ちのほとんどが非選択期間となる。
Among the internal circuits shown above, a shift register using a transistor formed of an amorphous semiconductor (hereinafter also referred to as an amorphous silicon transistor) has been devised.
A structure of a flip-flop included in a conventional shift register is illustrated in FIG. The flip-flop in FIG. 30A includes a transistor 11, a transistor 12, a transistor 13, a transistor 14, a transistor 15, and a transistor 17, and includes a signal line 21, a signal line 22, a wiring 23, a signal line 24, a power supply line 25, The power supply line 26 is connected. A start signal, a reset signal, a clock signal, a power supply potential VDD, and a power supply potential VSS are input to the signal line 21, the signal line 22, the signal line 24, the power supply line 25, and the power supply line 26, respectively.
The operation period of the flip-flop in FIG. 30A is divided into a set period, a selection period, a reset period, and a non-selection period as shown in the timing chart of FIG. Selection period.

ここで、非選択期間においてトランジスタ12及びトランジスタ16がオンしている。よ
って、トランジスタ12及びトランジスタ16の半導体層にアモルファスシリコンを用い
ているので、劣化等によりしきい値電圧(Vth)に変動が生じる。より具体的には、し
きい値電圧が上昇する。つまり、従来のシフトレジスタは、トランジスタ12及びトラン
ジスタ16のしきい値電圧が上昇してオンできなくなるため、ノード41及び配線23に
VSSを供給することができずに誤動作を起こす。
Here, the transistor 12 and the transistor 16 are on in the non-selection period. Therefore, since amorphous silicon is used for the semiconductor layers of the transistors 12 and 16, the threshold voltage (Vth) varies due to deterioration or the like. More specifically, the threshold voltage increases. That is, the conventional shift register cannot be turned on because the threshold voltages of the transistors 12 and 16 are increased, so that VSS cannot be supplied to the node 41 and the wiring 23 and malfunction occurs.

この問題を解決すべく、非特許文献1、非特許文献2及び非特許文献3において、トラン
ジスタ12のしきい値電圧のシフトを抑制できるシフトレジスタが考案されている。非特
許文献1、非特許文献2及び非特許文献3では、新たなトランジスタ(第1のトランジス
タとする)をトランジスタ12(第2のトランジスタとする)と並列に配置し、非選択期
間において、第1のトランジスタのゲート電極及び第2のトランジスタのゲート電極にそ
れぞれ反転した信号を入力することで、第1のトランジスタ及び第2のトランジスタのし
きい値電圧のシフトを抑制している。
In order to solve this problem, Non-Patent Document 1, Non-Patent Document 2, and Non-Patent Document 3 devise shift registers that can suppress the shift of the threshold voltage of the transistor 12. In Non-Patent Document 1, Non-Patent Document 2, and Non-Patent Document 3, a new transistor (referred to as a first transistor) is arranged in parallel with a transistor 12 (referred to as a second transistor). By inputting inverted signals to the gate electrode of the first transistor and the gate electrode of the second transistor, the threshold voltage shift of the first transistor and the second transistor is suppressed.

さらに、非特許文献4では、トランジスタ12だけでなく、トランジスタ16のしきい値
電圧のシフトも抑制できるシフトレジスタが考案されている。非特許文献4では、新たな
トランジスタ(第1のトランジスタとする)をトランジスタ12(第2のトランジスタと
する)と並列に配置し、さらに別の新たなトランジスタ(第3のトランジスタとする)を
トランジスタ16(第4のトランジスタとする)と並列に配置する。そして、非選択期間
において、第1のトランジスタのゲート電極及び第2のトランジスタのゲート電極にそれ
ぞれ反転した信号を入力し、第3のトランジスタのゲート電極及び第4のトランジスタの
ゲート電極にそれぞれ反転した信号を入力することで、第1のトランジスタ、第2のトラ
ンジスタ、第3のトランジスタ及び第4のトランジスタのしきい値電圧のシフトを抑制し
ている。
Further, Non-Patent Document 4 devises a shift register that can suppress the shift of the threshold voltage of the transistor 16 as well as the transistor 12. In Non-Patent Document 4, a new transistor (referred to as a first transistor) is arranged in parallel with a transistor 12 (referred to as a second transistor), and another new transistor (referred to as a third transistor) is provided as a transistor 16 (referred to as a fourth transistor) is arranged in parallel. In the non-selection period, inverted signals are input to the gate electrode of the first transistor and the gate electrode of the second transistor, respectively, and inverted to the gate electrode of the third transistor and the gate electrode of the fourth transistor, respectively. By inputting a signal, a shift in threshold voltage of the first transistor, the second transistor, the third transistor, and the fourth transistor is suppressed.

さらに、非特許文献5では、トランジスタ12のゲート電極に交流パルスを印加すること
で、トランジスタ12のしきい値電圧のシフトを抑制している。
Further, in Non-Patent Document 5, the shift of the threshold voltage of the transistor 12 is suppressed by applying an AC pulse to the gate electrode of the transistor 12.

なお、非特許文献6及び非特許文献7の表示装置は、アモルファスシリコントランジスタ
で構成されるシフトレジスタを走査線駆動回路として用いて、さらにR、G、Bのサブ画
素に1つの信号線からビデオ信号を入力することで、信号線の数を1/3に減らしている
。こうして、非特許文献6及び非特許文献7の表示装置は、表示パネルとドライバICと
の接続数を減らしている。
Note that the display devices of Non-Patent Document 6 and Non-Patent Document 7 use a shift register formed of an amorphous silicon transistor as a scanning line driving circuit, and further video from one signal line to R, G, and B subpixels. By inputting signals, the number of signal lines is reduced to 1/3. Thus, the display devices of Non-Patent Document 6 and Non-Patent Document 7 reduce the number of connections between the display panel and the driver IC.

特開2004−157508号公報JP 2004-157508 A

Soo Young Yoon, et al., ”Highly Stable Integrated Gate Driver Circuit using a−Si TFT with Dual Pull−down Structure”, SOCIETY FOR INFORMATION DISPLAY 2005 INTERNATIONAL SYMPOSIUM DIGEST OF TECHNICAL PAPERS, Volume XXXVI, p.348−351Soo Young Yoon, et al. , "Highly Stable Integrated Gate Driver A-Si TFT with Dual Pull-down STRUCTURE", SICIETY FOR INFORMATION DISPLAY. 348-351 Binn Kim, et al., ”a−Si Gate Driver Integration with Time Shared Data Driving”, Proceedings of The 12th International Display Workshops in conjunction with Asia Display 2005, p.1073−1076Binn Kim, et al. , "A-Si Gate Driver Integration with Time Shared Data Driving", Proceedings of The 12th International Display Workshops in Conjunction. 1073-1076 Mindoo Chun, et al., ”Integrated Gate Driver Using Highly Stable a−Si TFT’s”, Proceedings of The 12th International Display Workshops in conjunction with Asia Display 2005, p.1077−1080Mindoo Chun, et al. , "Integrated Gate Driver Using Highly Stable a-Si TFT's", Proceedings of The 12th International Display Workshops in junction with Asp. 1077-1080 Chun−Ching, et al., ”Integrated Gate Driver Circuit Using a−Si TFT”, Proceedings of The 12th International Display Workshops in conjunction with Asia Display 2005, p.1023−1026Chun-Ching, et al. , “Integrated Gate Driver Using a-Si TFT”, Processeds of The 12th International Display Workshops in junction with Asia Disp. 5, 1023-1026 Yong Ho Jang, et al., ”A−Si TFT lntegrated Gate Driver with AC−Driven Single Pull−down Structure”, SOCIETY FOR INFORMATION DISPLAY 2006 INTERNATIONAL SYMPOSIUM DIGEST OF TECHNICAL PAPERS, Volume XXXVII, p.208−211Yong Ho Jang, et al. , “A-Si TFT Integrated Gate Driver with AC-Driving Single Pull-Down Structure X, SOCIETY FOR INFORMATION DISPLAY TECHNO TECHNO TECHNO TECHN 208-211 Jin Young Choi, et al., ”A Compact and Cost−efficient TFT−LCD through the Triple−Gate Pixcel Structure”, SOCIETY FOR INFORMATION DISPLAY 2006 INTERNATIONAL SYMPOSIUM DIGEST OF TECHNICAL PAPERS, Volume XXXVII, p.274−276Jin Young Choi, et al. , “A Compact and Cost-Efficient TFT-LCD through the Triple-Gate Pixel Structure II XOPIC TECHN TECHN TECHNO TECHN TECHN 274-276 Yong Soon Lee, et al., ”Advanced TFT−LCD Data Line Reduction Method”, SOCIETY FOR INFORMATION DISPLAY 2006 INTERNATIONAL SYMPOSIUM DIGEST OF TECHNICAL PAPERS, Volume XXXVII, p.1083−1086Yong Soon Lee, et al. , "Advanced TFT-LCD Data Line Reduction Method", SOCIETY FOR INFORMATION DISPLAY 2006 INTERNIONAL SYMPOSIUM DIGITAL OF TECHNICAL PAPERS, X. 1083-1086

従来の技術によれば、劣化しやすいトランジスタのゲートに交流パルスを印加することで
、当該トランジスタのしきい値電圧のシフトを抑制している。しかしながら、トランジス
タの半導体層としてアモルファスシリコンを用いた場合、当然、交流パルスを生成する回
路を構成するトランジスタも、しきい値電圧のシフトを生じてしまうことが問題となる。
According to the conventional technique, the shift of the threshold voltage of the transistor is suppressed by applying an AC pulse to the gate of the transistor that is easily deteriorated. However, when amorphous silicon is used as the semiconductor layer of the transistor, it is a problem that the transistor constituting the circuit that generates the AC pulse also causes a threshold voltage shift.

また、信号線の数を1/3に減らして表示パネルとドライバICとの接点の数を削減する
ことが提案されているが(非特許文献6及び非特許文献7)、実用的にはドライバICの
接点の数をより削減することが求められている。
In addition, although it has been proposed to reduce the number of contact points between the display panel and the driver IC by reducing the number of signal lines to 1/3 (Non-Patent Document 6 and Non-Patent Document 7), the driver is practically used. There is a need to further reduce the number of IC contacts.

すなわち従来の技術で解決されないものとして、トランジスタのしきい値電圧の変動を抑
制する回路技術が課題として残されている。表示パネルに実装するドライバICの接点数
を削減する技術が課題として残されている。表示装置の低消費電力化が課題として残され
ている。表示装置の大型化又は高精細化が課題として残されている。
That is, as a problem that cannot be solved by the conventional technique, a circuit technique that suppresses the fluctuation of the threshold voltage of the transistor remains as a problem. A technique for reducing the number of contact points of a driver IC mounted on a display panel remains as a problem. Lowering power consumption of display devices remains a problem. There remains a problem of enlargement or high definition of the display device.

本明細書で開示する発明は、このような課題の一又は複数を解決することにより産業上有
益な技術を提供することを目的としている。
An object of the invention disclosed in this specification is to provide an industrially useful technique by solving one or more of these problems.

本発明に係わる表示装置は、劣化しやすいトランジスタのゲート電極に、正電源、及び負
電源を交互に印加することによって、当該トランジスタのしきい値電圧のシフトを抑制で
きる。
The display device according to the present invention can suppress a shift in threshold voltage of a transistor by alternately applying a positive power source and a negative power source to a gate electrode of a transistor that is likely to deteriorate.

さらに、本発明に係わる表示装置は、劣化しやすいトランジスタのゲート電極に、スイッ
チを介して高電位(VDD)、またはスイッチを介して低電位(VSS)を、交互に供給
することで、当該トランジスタのしきい値電圧のシフトを抑制できる。
Further, the display device according to the present invention alternately supplies a high potential (VDD) or a low potential (VSS) through a switch to a gate electrode of a transistor that is likely to deteriorate, whereby the transistor The threshold voltage shift can be suppressed.

具体的には、劣化しやすいトランジスタのゲート電極を、第1のスイッチングトランジス
タを介して高電位が供給される配線、及び第2のスイッチングトランジスタを介して低電
位が供給される配線に接続し、第1のスイッチングトランジスタのゲート電極にクロック
信号を入力し、第2のスイッチングトランジスタのゲート電極に反転クロック信号を入力
することで、劣化しやすいトランジスタのゲート電極に高電位、又は低電位を交互に供給
する。
Specifically, the gate electrode of the transistor that is easily deteriorated is connected to a wiring to which a high potential is supplied via the first switching transistor and a wiring to which a low potential is supplied via the second switching transistor, By inputting a clock signal to the gate electrode of the first switching transistor and inputting an inverted clock signal to the gate electrode of the second switching transistor, a high potential or a low potential is alternately applied to the gate electrode of the transistor that is likely to deteriorate. Supply.

なお、本書類(明細書、特許請求の範囲又は図面など)に示すスイッチは、様々な形態の
ものを用いることができる。例としては、電気的スイッチや機械的なスイッチなどがある
。つまり、電流の流れを制御できるものであればよく、特定のものに限定されない。例え
ば、スイッチとして、トランジスタ(例えば、バイポーラトランジスタ、MOSトランジ
スタなど)、ダイオード(例えば、PNダイオード、PINダイオード、ショットキーダ
イオード、MIM(MetalInsulatorMetal)ダイオード、MIS(M
etalInsulatorSemiconductor)ダイオード、ダイオード接続
のトランジスタなど)、サイリスタなどを用いることが出来る。または、これらを組み合
わせた論理回路をスイッチとして用いることが出来る。
Note that a variety of switches can be used as a switch described in this document (specification, claims, drawings, or the like). Examples include electrical switches and mechanical switches. That is, it is only necessary to be able to control the current flow, and is not limited to a specific one. For example, as a switch, a transistor (eg, bipolar transistor, MOS transistor, etc.), diode (eg, PN diode, PIN diode, Schottky diode, MIM (Metal Insulator Metal) diode, MIS (M
etalInsulatorSemiconductor), a diode-connected transistor, or the like), a thyristor, or the like can be used. Alternatively, a logic circuit combining these can be used as a switch.

スイッチとしてトランジスタを用いる場合、そのトランジスタは、単なるスイッチとして
動作するため、トランジスタの極性(導電型)は特に限定されない。ただし、オフ電流を
抑えたい場合、オフ電流が少ない方の極性のトランジスタを用いることが望ましい。オフ
電流が少ないトランジスタとしては、LDD領域を有するトランジスタやマルチゲート構
造を有するトランジスタ等がある。または、スイッチとして動作させるトランジスタのソ
ース端子の電位が、低電位側電源(Vss、GND、0Vなど)に近い状態で動作する場
合はNチャネル型トランジスタを用いることが望ましい。反対に、ソース端子の電位が、
高電位側電源(Vddなど)に近い状態で動作する場合はPチャネル型トランジスタを用
いることが望ましい。なぜなら、Nチャネル型トランジスタではソース端子が低電位側電
源に近い状態で動作するとき、Pチャネル型トランジスタではソース端子が高電位側電源
に近い状態で動作するとき、ゲートソース間電圧の絶対値を大きくできるため、スイッチ
として、より確実に動作するからである。また、ソースフォロワ動作をしてしまうことが
少ないため、出力電圧の大きさが小さくなってしまうことが少ないからである。
In the case where a transistor is used as a switch, the transistor operates as a mere switch, and thus the polarity (conductivity type) of the transistor is not particularly limited. However, when it is desired to suppress off-state current, it is desirable to use a transistor having a polarity with smaller off-state current. As a transistor with low off-state current, a transistor having an LDD region, a transistor having a multi-gate structure, and the like can be given. Alternatively, an N-channel transistor is preferably used in the case where the transistor operates as a switch when the potential of the source terminal of the transistor is close to a low potential power source (Vss, GND, 0 V, or the like). On the other hand, the potential of the source terminal is
In the case of operating in a state close to a high potential side power source (Vdd or the like), it is desirable to use a P-channel transistor. This is because when the N-channel transistor operates with the source terminal close to the low-potential side power supply, and the P-channel transistor operates with the source terminal close to the high-potential side power supply, the absolute value of the gate-source voltage is This is because it can be made larger, so that it operates more reliably as a switch. Moreover, since the source follower operation is rarely performed, the output voltage is rarely reduced.

なお、Nチャネル型トランジスタとPチャネル型トランジスタの両方を用いて、CMOS
型のスイッチをスイッチとして用いてもよい。CMOS型のスイッチにすると、Pチャネ
ル型トランジスタまたはNチャネル型トランジスタのどちらか一方のトランジスタが導通
すれば電流が流れるため、スイッチとして機能しやすくなる。例えば、スイッチへの入力
信号の電圧が高い場合でも、低い場合でも、適切に電圧を出力させることが出来る。さら
に、スイッチをオン・オフさせるための信号の電圧振幅値を小さくすることが出来るので
、消費電力を小さくすることも出来る。
Note that both N-channel and P-channel transistors are used for CMOS.
A type of switch may be used as the switch. When a CMOS switch is used, a current flows when one of the P-channel transistor and the N-channel transistor is turned on, so that the switch can easily function as a switch. For example, the voltage can be appropriately output regardless of whether the voltage of the input signal to the switch is high or low. Furthermore, since the voltage amplitude value of the signal for turning on / off the switch can be reduced, the power consumption can be reduced.

なお、スイッチとしてトランジスタを用いる場合、スイッチは、入力端子(ソース端子ま
たはドレイン端子の一方)と、出力端子(ソース端子またはドレイン端子の他方)と、導
通を制御する端子(ゲート端子)とを有している。一方、スイッチとしてダイオードを用
いる場合、スイッチは、導通を制御する端子を有していない場合がある。そのため、トラ
ンジスタよりもダイオードをスイッチとして用いた方が、端子を制御するための配線を少
なくすることが出来る。
Note that when a transistor is used as a switch, the switch has an input terminal (one of a source terminal or a drain terminal), an output terminal (the other of the source terminal or the drain terminal), and a terminal for controlling conduction (a gate terminal). doing. On the other hand, when a diode is used as the switch, the switch may not have a terminal for controlling conduction. Therefore, the use of a diode as a switch rather than a transistor can reduce the wiring for controlling the terminal.

なお、本明細書において、AとBとが接続されている、と明示的に記載する場合は、Aと
Bとが電気的に接続されている場合と、AとBとが機能的に接続されている場合と、Aと
Bとが直接接続されている場合とを含むものとする。ここで、A、Bは、対象物(例えば
、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。したがって
、本明細書が開示する構成において、所定の接続関係、例えば、図または文章に示された
接続関係に限定されず、図または文章に示された接続関係以外のものも含むものとする。
In this specification, when A and B are explicitly described as being connected, A and B are electrically connected and A and B are functionally connected. And the case where A and B are directly connected. Here, A and B are objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.). Therefore, the configuration disclosed in this specification is not limited to a predetermined connection relationship, for example, the connection relationship illustrated in the drawing or text, and includes other than the connection relationship illustrated in the drawing or text.

例えば、AとBとが電気的に接続されている場合として、AとBとの電気的な接続を可能
とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイ
オードなど)が、AとBとの間に1個以上配置されていてもよい。あるいは、AとBとが
機能的に接続されている場合として、AとBとの機能的な接続を可能とする回路(例えば
、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回
路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、
降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、
切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、
差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制
御回路など)が、AとBとの間に1個以上配置されていてもよい。あるいは、AとBとが
直接接続されている場合として、AとBとの間に他の素子や他の回路を挟まずに、AとB
とが直接接続されていてもよい。
For example, when A and B are electrically connected, an element (for example, a switch, a transistor, a capacitor, an inductor, a resistance element, a diode, or the like) that enables electrical connection between A and B is provided. 1 or more may be arranged between A and B. Alternatively, when A and B are functionally connected, a circuit (for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.), a signal conversion circuit that enables functional connection between A and B (DA conversion circuit, AD conversion circuit, gamma correction circuit, etc.), potential level conversion circuit (power supply circuit (boost circuit,
Step-down circuit), level shifter circuit that changes signal potential level), voltage source, current source,
Switching circuit, amplifier circuit (circuit that can increase signal amplitude or current, etc., operational amplifier,
One or more differential amplifier circuits, source follower circuits, buffer circuits, etc.), signal generation circuits, memory circuits, control circuits, etc.) may be arranged between A and B. Alternatively, when A and B are directly connected, A and B without interposing other elements or other circuits between A and B.
And may be directly connected.

なお、AとBとが直接接続されている、と明示的に記載する場合は、AとBとが直接接続
されている場合(つまり、AとBとの間に他の素子や他の回路を間に介さずに接続されて
いる場合)と、AとBとが電気的に接続されている場合(つまり、AとBとの間に別の素
子や別の回路を挟んで接続されている場合)とを含むものとする。
Note that in the case where it is explicitly described that A and B are directly connected, when A and B are directly connected (that is, another element or other circuit between A and B). ) And A and B are electrically connected (that is, A and B are connected with another element or another circuit sandwiched between them). ).

なお、AとBとが電気的に接続されている、と明示的に記載する場合は、AとBとが電気
的に接続されている場合(つまり、AとBとの間に別の素子や別の回路を挟んで接続され
ている場合)と、AとBとが機能的に接続されている場合(つまり、AとBとの間に別の
回路を挟んで機能的に接続されている場合)と、AとBとが直接接続されている場合(つ
まり、AとBとの間に別の素子や別の回路を挟まずに接続されている場合)とを含むもの
とする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続され
ている、とのみ明示的に記載されている場合と同じであるとする。
Note that in the case where it is explicitly described that A and B are electrically connected, another element is connected between A and B (that is, between A and B). Or when A and B are functionally connected (that is, they are functionally connected with another circuit between A and B). And a case where A and B are directly connected (that is, a case where another element or another circuit is not connected between A and B). That is, when it is explicitly described that it is electrically connected, it is the same as when it is explicitly only described that it is connected.

なお、表示素子、表示素子を有する装置である表示装置、発光素子、発光素子を有する装
置である発光装置は、様々な形態を用いたり、様々な素子を有することが出来る。例えば
、表示素子、表示装置、発光素子または発光装置としては、EL素子(有機EL素子、無
機EL素子又は有機物及び無機物を含むEL素子)、電子放出素子、液晶素子、電子イン
ク、電気泳動素子、グレーティングライトバルブ(GLV)、プラズマディスプレイ(P
DP)、デジタルマイクロミラーデバイス(DMD)、圧電セラミックディスプレイ、カ
ーボンナノチューブ、など、電気磁気的作用により、コントラスト、輝度、反射率、透過
率などが変化する表示媒体を用いることができる。なお、EL素子を用いた表示装置とし
てはELディスプレイ、電子放出素子を用いた表示装置としてはフィールドエミッション
ディスプレイ(FED)やSED方式平面型ディスプレイ(SED:Surface−c
onductionElectron−emitterDisply)など、液晶素子を
用いた表示装置としては液晶ディスプレイ(透過型液晶ディスプレイ、半透過型液晶ディ
スプレイ、反射型液晶ディスプレイ、直視型液晶ディスプレイ、投射型液晶ディスプレイ
)、電子インクや電気泳動素子を用いた表示装置としては電子ペーパーがある。
Note that a display element, a display device that is a device including a display element, a light-emitting element, and a light-emitting device that is a device including a light-emitting element can have various modes or have various elements. For example, as a display element, a display device, a light-emitting element, or a light-emitting device, an EL element (an organic EL element, an inorganic EL element, or an EL element including an organic substance and an inorganic substance), an electron-emitting element, a liquid crystal element, electronic ink, an electrophoretic element, Grating light valve (GLV), plasma display (P
DP, a digital micromirror device (DMD), a piezoelectric ceramic display, a carbon nanotube, and other display media whose contrast, luminance, reflectance, transmittance, and the like change due to an electromagnetic action can be used. An EL display is used as a display device using an EL element, and a field emission display (FED) or a SED type flat display (SED: Surface-c) is used as a display device using an electron-emitting device.
Liquid crystal displays (transmission type liquid crystal display, transflective type liquid crystal display, reflective type liquid crystal display, direct view type liquid crystal display, projection type liquid crystal display), electronic ink, and electrophoresis as display devices using liquid crystal elements such as an inductance electron-emitter display There is electronic paper as a display device using an element.

なお、本書類(明細書、特許請求の範囲又は図面など)に記載されたトランジスタとして
、様々な形態のトランジスタを用いることが出来る。よって、用いるトランジスタの種類
に限定はない。例えば、非晶質シリコン、多結晶シリコン、微結晶(マイクロクリスタル
、セミアモルファスとも言う)シリコンなどに代表される非単結晶半導体膜を有する薄膜
トランジスタ(TFT)などを用いることが出来る。TFTを用いる場合、様々なメリッ
トがある。例えば、単結晶シリコンの場合よりも低い温度で製造できるため、製造コスト
の削減、又は製造装置の大型化を図ることができる。製造装置を大きくできるため、大型
基板上に製造できる。そのため、同時に多くの個数の表示装置を製造できるため、低コス
トで製造できる。さらに、製造温度が低いため、耐熱性の弱い基板を用いることができる
。そのため、透明基板上にトランジスタを製造できる。そして、透明な基板上のトランジ
スタを用いて表示素子での光の透過を制御することが出来る。あるいは、トランジスタの
膜厚が薄いため、トランジスタを構成する膜の一部は、光を透過させることが出来る。そ
のため、開口率が向上させることができる。
Note that various types of transistors can be used as the transistor described in this document (the specification, the claims, the drawings, or the like). Thus, there is no limitation on the type of transistor used. For example, a thin film transistor (TFT) including a non-single-crystal semiconductor film typified by amorphous silicon, polycrystalline silicon, microcrystalline (also referred to as semi-amorphous) silicon, or the like can be used. When using TFT, there are various advantages. For example, since manufacturing can be performed at a lower temperature than that of single crystal silicon, manufacturing cost can be reduced or a manufacturing apparatus can be increased in size. Since the manufacturing apparatus can be enlarged, it can be manufactured on a large substrate. Therefore, since a large number of display devices can be manufactured at the same time, it can be manufactured at low cost. Furthermore, since the manufacturing temperature is low, a substrate with low heat resistance can be used. Therefore, a transistor can be manufactured on a transparent substrate. Then, light transmission through the display element can be controlled using a transistor over a transparent substrate. Alternatively, since the thickness of the transistor is small, part of the film included in the transistor can transmit light. Therefore, the aperture ratio can be improved.

なお、多結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。その
結果、ゲートドライバ回路(走査線駆動回路)やソースドライバ回路(信号線駆動回路)
、信号処理回路(信号生成回路、ガンマ補正回路、DA変換回路など)を基板上に一体形
成することが出来る。
Note that by using a catalyst (such as nickel) when manufacturing polycrystalline silicon, it is possible to further improve crystallinity and to manufacture a transistor with favorable electrical characteristics. As a result, a gate driver circuit (scan line driver circuit) and a source driver circuit (signal line driver circuit)
The signal processing circuit (signal generation circuit, gamma correction circuit, DA conversion circuit, etc.) can be integrally formed on the substrate.

なお、微結晶シリコンを製造するときに、触媒(ニッケルなど)を用いることにより、結
晶性をさらに向上させ、電気特性のよいトランジスタを製造することが可能となる。この
とき、レーザーを用いず、熱処理を加えるだけで、結晶性を向上させることができる。そ
の結果、ゲートドライバ回路(走査線駆動回路)やソースドライバ回路の一部(アナログ
スイッチなど)を基板上に一体形成することが出来る。さらに、結晶化のためにレーザー
を用いない場合は、シリコンの結晶性のムラを抑えることができる。そのため、綺麗な画
像を表示することが出来る。
Note that when a microcrystalline silicon is manufactured, by using a catalyst (such as nickel), crystallinity can be further improved and a transistor with favorable electrical characteristics can be manufactured. At this time, crystallinity can be improved only by applying heat treatment without using a laser. As a result, a part of the gate driver circuit (scanning line driver circuit) and the source driver circuit (analog switch or the like) can be integrally formed on the substrate. Further, when a laser is not used for crystallization, unevenness in crystallinity of silicon can be suppressed. Therefore, a beautiful image can be displayed.

ただし、触媒(ニッケルなど)を用いずに、多結晶シリコンや微結晶シリコンを製造する
ことは可能である。
However, it is possible to produce polycrystalline silicon or microcrystalline silicon without using a catalyst (such as nickel).

または、半導体基板やSOI基板などを用いてトランジスタを形成することが出来る。そ
の場合、MOS型トランジスタ、接合型トランジスタ、バイポーラトランジスタなどを本
明細書に記載されたトランジスタとして用いることが出来る。これらにより、特性やサイ
ズや形状などのバラツキが少なく、電流供給能力が高く、サイズの小さいトランジスタを
製造することができる。これらのトランジスタを用いると、回路の低消費電力化、又は回
路の高集積化を図ることができる。
Alternatively, a transistor can be formed using a semiconductor substrate, an SOI substrate, or the like. In that case, a MOS transistor, a junction transistor, a bipolar transistor, or the like can be used as the transistor described in this specification. Accordingly, a transistor with small variations in characteristics, size, shape, and the like, high current supply capability, and small size can be manufactured. When these transistors are used, low power consumption of the circuit or high integration of the circuit can be achieved.

または、ZnO、a−InGaZnO、SiGe、GaAs、IZO、ITO、SnOな
どの化合物半導体または酸化物半導体を有するトランジスタや、さらに、これらの化合物
半導体または酸化物半導体を薄膜化した薄膜トランジスタなどを用いることが出来る。こ
れらにより、製造温度を低くでき、例えば、室温でトランジスタを製造することが可能と
なる。その結果、耐熱性の低い基板、例えばプラスチック基板やフィルム基板に直接トラ
ンジスタを形成することが出来る。なお、これらの化合物半導体または酸化物半導体を、
トランジスタのチャネル部分に用いるだけでなく、それ以外の用途で用いることも出来る
。例えば、これらの化合物半導体または酸化物半導体を抵抗素子、画素電極、透明電極と
して用いることができる。さらに、それらをトランジスタと同時に成膜又は形成できるた
め、コストを低減できる。
Alternatively, a transistor having a compound semiconductor or an oxide semiconductor such as ZnO, a-InGaZnO, SiGe, GaAs, IZO, ITO, or SnO, or a thin film transistor in which these compound semiconductor or oxide semiconductor is thinned can be used. I can do it. Accordingly, the manufacturing temperature can be lowered, and for example, the transistor can be manufactured at room temperature. As a result, the transistor can be formed directly on a substrate having low heat resistance, such as a plastic substrate or a film substrate. These compound semiconductors or oxide semiconductors are
It can be used not only for the channel portion of the transistor but also for other purposes. For example, these compound semiconductors or oxide semiconductors can be used as resistance elements, pixel electrodes, and transparent electrodes. Furthermore, since these can be formed or formed simultaneously with the transistor, cost can be reduced.

または、インクジェットや印刷法を用いて形成したトランジスタなどを用いることが出来
る。これらにより、室温で製造、低真空度で製造、又は大型基板上に製造することができ
る。また、マスク(レチクル)を用いなくても製造することが可能となるため、トランジ
スタのレイアウトを容易に変更することが出来る。さらに、レジストを用いる必要がない
ので、材料費が安くなり、工程数を削減できる。さらに、必要な部分にのみ膜を付けるた
め、全面に成膜した後でエッチングする、という製法よりも、材料が無駄にならず、低コ
ストにできる。
Alternatively, a transistor formed using an inkjet method or a printing method can be used. By these, it can manufacture at room temperature, manufacture at a low vacuum degree, or can manufacture on a large sized board | substrate. Further, since the transistor can be manufactured without using a mask (reticle), the layout of the transistor can be easily changed. Furthermore, since it is not necessary to use a resist, the material cost is reduced and the number of processes can be reduced. Further, since a film is formed only on a necessary portion, the material is not wasted and cost can be reduced as compared with a manufacturing method in which etching is performed after film formation on the entire surface.

または、有機半導体やカーボンナノチューブを有するトランジスタ等を用いることができ
る。これらにより、曲げることが可能な基板上にトランジスタを形成することが出来る。
そのため、衝撃に強くできる。
Alternatively, a transistor including an organic semiconductor or a carbon nanotube can be used. Thus, a transistor can be formed over a substrate that can be bent.
Therefore, it can be strong against impact.

その他、様々なトランジスタを用いることができる。 In addition, various transistors can be used.

なお、トランジスタが形成されている基板の種類は、様々なものを用いることができ、特
定のものに限定されることはない。トランジスタが形成される基板としては、例えば、単
結晶基板、SOI基板、ガラス基板、石英基板、プラスチック基板、紙基板、セロファン
基板、石材基板、木材基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポ
リウレタン、ポリエステル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生
ポリエステル)などを含む)、皮革基板、ゴム基板、ステンレス・スチル基板、ステンレ
ス・スチル・ホイルを有する基板などを用いることが出来る。あるいは、人などの動物の
皮膚(皮表、真皮)又は皮下組織を基板として用いてもよい。または、ある基板でトラン
ジスタを形成し、その後、別の基板にトランジスタを転置し、別の基板上にトランジスタ
を配置してもよい。トランジスタが転置される基板としては、単結晶基板、SOI基板、
ガラス基板、石英基板、プラスチック基板、紙基板、セロファン基板、石材基板、、木材
基板、布基板(天然繊維(絹、綿、麻)、合成繊維(ナイロン、ポリウレタン、ポリエス
テル)若しくは再生繊維(アセテート、キュプラ、レーヨン、再生ポリエステル)などを
含む)、皮革基板、ゴム基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを
有する基板などを用いることができる。あるいは、人などの動物の皮膚(皮表、真皮)又
は皮下組織を基板として用いてもよい。これらの基板を用いることにより、特性のよいト
ランジスタの形成、消費電力の小さいトランジスタの形成、壊れにくい装置の製造、耐熱
性の付与、又は軽量化を図ることができる。
Note that various types of substrates on which transistors are formed can be used and are not limited to specific types. As a substrate on which a transistor is formed, for example, a single crystal substrate, an SOI substrate, a glass substrate, a quartz substrate, a plastic substrate, a paper substrate, a cellophane substrate, a stone substrate, a wood substrate, a cloth substrate (natural fiber (silk, cotton, hemp) ), Synthetic fibers (nylon, polyurethane, polyester) or recycled fibers (including acetate, cupra, rayon, recycled polyester), leather substrates, rubber substrates, stainless steel substrates, substrates with stainless steel foil, etc. Can be used. Alternatively, the skin (skin surface, dermis) or subcutaneous tissue of an animal such as a human may be used as the substrate. Alternatively, a transistor may be formed over a certain substrate, and then the transistor may be transferred to another substrate, and the transistor may be disposed over another substrate. As a substrate to which the transistor is transferred, a single crystal substrate, an SOI substrate,
Glass substrate, quartz substrate, plastic substrate, paper substrate, cellophane substrate, stone substrate, wood substrate, cloth substrate (natural fiber (silk, cotton, hemp), synthetic fiber (nylon, polyurethane, polyester) or recycled fiber (acetate, A plastic substrate, a rubber substrate, a stainless steel substrate, a stainless steel substrate, a foil substrate, and the like. Alternatively, the skin (skin surface, dermis) or subcutaneous tissue of an animal such as a human may be used as the substrate. By using these substrates, it is possible to form a transistor with good characteristics, a transistor with low power consumption, manufacture a device that is not easily broken, impart heat resistance, or reduce weight.

なお、トランジスタの構成は、様々な形態をとることができる。特定の構成に限定されな
い。例えば、ゲート電極が2個以上のマルチゲート構造を用いてもよい。マルチゲート構
造にすると、チャネル領域が直列に接続されるため、複数のトランジスタが直列に接続さ
れた構成となる。マルチゲート構造により、オフ電流の低減、トランジスタの耐圧向上に
よる信頼性の向上を図ることができる。あるいは、マルチゲート構造により、飽和領域で
動作する時に、ドレイン・ソース間電圧が変化しても、ドレイン・ソース間電流があまり
変化せず、電圧・電流特性の傾きがフラットな特性にすることができる。電圧・電流特性
の傾きがフラットである特性を利用すると、理想的な電流源回路や、非常に高い抵抗値を
もつ能動負荷を実現することが出来る。その結果、特性のよい差動回路やカレントミラー
回路を実現することが出来る。また、チャネルの上下にゲート電極が配置されている構造
でもよい。チャネルの上下にゲート電極が配置されている構造にすることにより、チャネ
ル領域が増えるため、電流値の増加、、又は空乏層ができやすくなることによるS値の低
減を図ることができる。チャネルの上下にゲート電極が配置されると、複数のトランジス
タが並列に接続されたような構成となる。
Note that the structure of the transistor can take a variety of forms. It is not limited to a specific configuration. For example, a multi-gate structure having two or more gate electrodes may be used. When the multi-gate structure is employed, the channel regions are connected in series, so that a plurality of transistors are connected in series. With the multi-gate structure, the off-state current can be reduced and the reliability can be improved by improving the withstand voltage of the transistor. Or, when operating in the saturation region, the drain-source current does not change much even when the drain-source voltage changes, and the slope of the voltage / current characteristic is flat due to the multi-gate structure. it can. By using the characteristic that the slope of the voltage / current characteristic is flat, an ideal current source circuit and an active load having a very high resistance value can be realized. As a result, a differential circuit or a current mirror circuit with good characteristics can be realized. Alternatively, a structure in which gate electrodes are arranged above and below the channel may be employed. With the structure in which the gate electrodes are arranged above and below the channel, the channel region increases, so that the current value can be increased or the S value can be reduced due to the easy formation of a depletion layer. When gate electrodes are provided above and below a channel, a structure in which a plurality of transistors are connected in parallel is obtained.

あるいは、チャネル領域の上にゲート電極が配置されている構造でもよいし、チャネル領
域の下にゲート電極が配置されている構造でもよい。あるいは、正スタガ構造または逆ス
タガ構造でもよいし、チャネル領域が複数の領域に分かれていてもよいし、チャネル領域
が並列に接続されていてもよいし、チャネル領域が直列に接続されていてもよい。また、
チャネル領域(もしくはその一部)にソース電極やドレイン電極が重なっていてもよい。
チャネル領域(もしくはその一部)にソース電極やドレイン電極が重なる構造にすること
により、チャネル領域の一部に電荷がたまって、動作が不安定になることを防ぐことがで
きる。また、LDD領域を設けても良い。LDD領域を設けることにより、オフ電流の低
減、又はトランジスタの耐圧向上による信頼性の向上を図ることができる。あるいは、L
DD領域を設けることにより、、飽和領域で動作する時に、ドレイン・ソース間電圧が変
化しても、ドレイン・ソース間電流があまり変化せず、電圧・電流特性の傾きがフラット
な特性にすることができる。
Alternatively, a structure in which a gate electrode is disposed over a channel region may be employed, or a structure in which a gate electrode is disposed under a channel region may be employed. Alternatively, a normal stagger structure or an inverted stagger structure may be used, the channel region may be divided into a plurality of regions, the channel regions may be connected in parallel, or the channel regions may be connected in series. Good. Also,
A source electrode or a drain electrode may overlap with the channel region (or a part thereof).
With the structure in which the source electrode or the drain electrode overlaps with the channel region (or part thereof), it is possible to prevent electric charges from being accumulated in part of the channel region and unstable operation. Further, an LDD region may be provided. By providing the LDD region, the off-state current can be reduced or the reliability can be improved by improving the withstand voltage of the transistor. Or L
By providing a DD region, when operating in the saturation region, even if the drain-source voltage changes, the drain-source current does not change so much and the slope of the voltage / current characteristic is flat. Can do.

なお、本明細書におけるトランジスタは、様々なタイプを用いることができ、様々な基板
上に形成させることができる。したがって、所定の機能を実現させるために必要な回路の
全てが、同一の基板に形成されていてもよい。例えば、所定の機能を実現させるために必
要な回路の全てが、ガラス基板、プラスチック基板、単結晶基板、またはSOI基板上に
形成されていてもよく、さまざまな基板上に形成されていてもよい。所定の機能を実現さ
せるために必要な回路の全てが同じ基板上に形成されていることにより、部品点数を減ら
してコストを低減し、回路部品との接続点数を減らして信頼性を向上させたりすることが
できる。あるいは、所定の機能を実現させるために必要な回路の一部が、ある基板に形成
されており、所定の機能を実現させるために必要な回路の別の一部が、別の基板に形成さ
れていてもよい。つまり、所定の機能を実現させるために必要な回路の全てが同じ基板上
に形成されていなくてもよい。例えば、所定の機能を実現させるために必要な回路の一部
は、ガラス基板上にトランジスタを用いて形成され、所定の機能を実現させるために必要
な回路の別の一部は、単結晶基板上に形成され、単結晶基板上のトランジスタで構成され
たICチップをCOG(ChipOnGlass)でガラス基板に接続して、ガラス基板
上にそのICチップを配置してもよい。あるいは、そのICチップをTAB(TapeA
utomatedBonding)やプリント基板を用いてガラス基板と接続してもよい
。このように、回路の一部が同じ基板に形成されていることにより、部品点数を減らして
コストを低減し、回路部品との接続点数を減らして信頼性を向上させたりすることができ
る。また、駆動電圧が高い部分や駆動周波数が高い部分の回路は、消費電力が大きくなっ
てしまうので、そのような部分の回路は同じ基板に形成せず、そのかわりに、例えば、単
結晶基板上にその部分の回路を形成して、その回路で構成されたICチップを用いるよう
にすれば、消費電力の増加を防ぐことができる。
Note that various types of transistors can be used in this specification, and the transistor can be formed over various substrates. Therefore, all of the circuits necessary for realizing a predetermined function may be formed on the same substrate. For example, all circuits necessary for realizing a predetermined function may be formed over a glass substrate, a plastic substrate, a single crystal substrate, or an SOI substrate, or may be formed over various substrates. . Since all the circuits necessary to realize a given function are formed on the same board, the number of parts can be reduced to reduce costs, and the number of connection points with circuit parts can be reduced to improve reliability. can do. Alternatively, a part of the circuit necessary for realizing the predetermined function is formed on a certain substrate, and another part of the circuit necessary for realizing the predetermined function is formed on another substrate. It may be. That is, not all of the circuits necessary for realizing a predetermined function may be formed on the same substrate. For example, a part of a circuit necessary for realizing a predetermined function is formed using a transistor over a glass substrate, and another part of a circuit required for realizing a predetermined function is a single crystal substrate. The IC chip formed on the single crystal substrate and formed of a transistor may be connected to the glass substrate by COG (Chip On Glass), and the IC chip may be arranged on the glass substrate. Alternatively, the IC chip is TAB (Tape A
(automated Bonding) or a printed board may be used for connection to the glass substrate. As described above, since a part of the circuit is formed on the same substrate, the number of parts can be reduced to reduce the cost, and the number of connection points with the circuit parts can be reduced to improve the reliability. In addition, since the power consumption of a circuit having a high driving voltage or a high driving frequency is large, such a circuit is not formed on the same substrate. Instead, for example, on a single crystal substrate. If the circuit of that portion is formed and an IC chip constituted by the circuit is used, an increase in power consumption can be prevented.

なお、本明細書においては、一画素とは、明るさを制御できる要素一つ分を示すものとす
る。よって、一例としては、一画素とは、一つの色要素を示すものとし、その色要素一つ
で明るさを表現する。従って、そのときは、R(赤)G(緑)B(青)の色要素からなる
カラー表示装置の場合には、画像の最小単位は、Rの画素とGの画素とBの画素との三画
素から構成されるものとする。なお、色要素は、三色に限定されず、三色以上を用いても
良いし、RGB以外の色を用いても良い。例えば、白色を加えて、RGBW(Wは白)と
してもよい。また、RGBに、例えば、イエロー、シアン、マゼンタ、エメラルドグリー
ン、朱色などを一色以上追加してもよい。また、例えば、RGBの中の少なくとも一色に
類似した色を、RGBに追加してもよい。例えば、R、G、B1、B2としてもよい。B
1とB2とは、どちらも青色であるが、少し周波数が異なっている。同様に、R1、R2
、G、Bとしてもよい。このような色要素を用いることにより、より実物に近い表示を行
うことができたり、消費電力を低減することが出来る。また、別の例としては、1つの色
要素について、複数の領域を用いて明るさを制御する場合は、その領域一つ分を一画素と
してもよい。よって、一例として、面積階調を行う場合または副画素(サブ画素)を有し
ている場合、一つの色要素につき、明るさを制御する領域が複数あり、その全体で階調を
表現するわけであるが、明るさを制御する領域の一つ分を一画素としてもよい。よって、
その場合は、一つの色要素は、複数の画素で構成されることとなる。あるいは、明るさを
制御する領域が1つの色要素の中に複数あっても、それらをまとめて、1つの色要素を1
画素としてもよい。よって、その場合は、一つの色要素は、一つの画素で構成されること
となる。また、1つの色要素について、複数の領域を用いて明るさを制御する場合、画素
によって、表示に寄与する領域の大きさが異なっている場合がある。また、一つの色要素
につき複数ある、明るさを制御する領域において、各々に供給する信号を僅かに異ならせ
るようにして、視野角を広げるようにしてもよい。つまり、1つの色要素について、複数
個ある領域が各々有する画素電極の電位が、各々異なっていてもよい。その結果、液晶分
子に加わる電圧が各画素電極によって各々異なる。よって、視野角を広くすることが出来
る。
Note that in this specification, one pixel represents one element whose brightness can be controlled. Therefore, as an example, one pixel represents one color element, and brightness is expressed by one color element. Therefore, at that time, in the case of a color display device composed of R (red), G (green), and B (blue) color elements, the minimum unit of an image is an R pixel, a G pixel, and a B pixel. It is assumed to be composed of three pixels. Note that the color elements are not limited to three colors, and three or more colors may be used, or colors other than RGB may be used. For example, RGBW (W is white) may be added by adding white. Further, one or more colors such as yellow, cyan, magenta, emerald green, vermilion, and the like may be added to RGB. Further, for example, a color similar to at least one of RGB may be added to RGB. For example, R, G, B1, and B2 may be used. B
1 and B2 are both blue, but have slightly different frequencies. Similarly, R1, R2
, G, and B may be used. By using such color elements, it is possible to perform display closer to the real thing or to reduce power consumption. As another example, when brightness is controlled using a plurality of areas for one color element, one area may be used as one pixel. Therefore, as an example, when area gradation is performed or when sub-pixels (sub-pixels) are provided, there are a plurality of brightness control areas for one color element, and the gradation is expressed as a whole. However, one pixel for controlling the brightness may be one pixel. Therefore,
In that case, one color element is composed of a plurality of pixels. Alternatively, even if there are a plurality of areas for controlling the brightness in one color element, they are combined into one color element.
It may be a pixel. Therefore, in that case, one color element is composed of one pixel. When brightness is controlled using a plurality of areas for one color element, the size of the area contributing to display may be different depending on the pixel. In addition, in a plurality of brightness control areas for one color element, a signal supplied to each may be slightly different to widen the viewing angle. That is, for one color element, the potentials of the pixel electrodes in each of a plurality of regions may be different from each other. As a result, the voltage applied to the liquid crystal molecules is different for each pixel electrode. Therefore, the viewing angle can be widened.

なお、一画素(三色分)と明示的に記載する場合は、RとGとBの三画素分を一画素と考
える場合であるとする。一画素(一色分)と明示的に記載する場合は、一つの色要素につ
き、複数の領域がある場合、それらをまとめて一画素と考える場合であるとする。
In addition, when it is explicitly described as one pixel (for three colors), it is assumed that three pixels of R, G, and B are considered as one pixel. When it is explicitly described as one pixel (for one color), it is assumed that when there are a plurality of areas for one color element, they are considered as one pixel.

なお、本書類(明細書、特許請求の範囲又は図面など)において、画素は、マトリクス状
に配置(配列)されている場合がある。ここで、画素がマトリクスに配置(配列)されて
いるとは、縦方向もしくは横方向において、画素が直線上に並んで配置されている場合や
、ギザギザな線上に配置されている場合を含む。よって、例えば三色の色要素(例えばR
GB)でフルカラー表示を行う場合に、ストライプ配置されている場合や、三つの色要素
のドットがデルタ配置されている場合も含む。さらに、ベイヤー配置されている場合も含
む。なお、色要素は、三色に限定されず、それ以上でもよく、例えば、RGBW(Wは白
)や、RGBに、イエロー、シアン、マゼンタなどを一色以上追加したものなどがある。
また、色要素のドット毎にその表示領域の大きさが異なっていてもよい。これにより、低
消費電力化、又は表示素子の長寿命化を図ることができる。
Note that in this document (the specification, the claims, the drawings, or the like), the pixels may be arranged (arranged) in a matrix. Here, the pixel being arranged (arranged) in the matrix includes a case where the pixels are arranged in a straight line or a jagged line in the vertical direction or the horizontal direction. Thus, for example, three color elements (for example, R
When full-color display is performed in GB), this includes the case where stripes are arranged and the case where dots of three color elements are arranged in delta. Furthermore, the case where a Bayer is arranged is included. Note that the color elements are not limited to three colors, and may be more than that, for example, RGBW (W is white) or RGB in which one or more colors of yellow, cyan, magenta, etc. are added.
Further, the size of the display area may be different for each dot of the color element. Thereby, it is possible to reduce power consumption or extend the life of the display element.

なお、本書類(明細書、特許請求の範囲又は図面など)において、画素に能動素子を有す
るアクティブマトリクス方式、または、画素に能動素子を有しないパッシブマトリクス方
式を用いることが出来る。
Note that in this document (the specification, the claims, the drawings, or the like), an active matrix method in which an active element is included in a pixel or a passive matrix method in which an active element is not included in a pixel can be used.

アクティブマトリクス方式では、能動素子(アクティブ素子、非線形素子)として、トラ
ンジスタだけでなく、さまざまな能動素子(アクティブ素子、非線形素子)を用いること
が出来る。例えば、MIM(MetalInsulatorMetal)やTFD(Th
inFilmDiode)などを用いることも可能である。これらの素子は、製造工程が
少ないため、製造コストの低減、又は歩留まりの向上を図ることができる。さらに、素子
のサイズが小さいため、開口率を向上させることができ、低消費電力化や高輝度化をはか
ることが出来る。
In the active matrix system, not only transistors but also various active elements (active elements and nonlinear elements) can be used as active elements (active elements and nonlinear elements). For example, MIM (Metal Insulator Metal) or TFD (Th
inFilmDiode) or the like can also be used. Since these elements have few manufacturing steps, manufacturing cost can be reduced or yield can be improved. Furthermore, since the size of the element is small, the aperture ratio can be improved, and low power consumption and high luminance can be achieved.

なお、アクティブマトリクス方式以外のものとして、能動素子(アクティブ素子、非線形
素子)を用いないパッシブマトリクス型を用いることも可能である。能動素子(アクティ
ブ素子、非線形素子)を用いないため、製造工程が少なく、製造コストの低減、又は歩留
まりの向上を図ることができる。また、能動素子(アクティブ素子、非線形素子)を用い
ないため、開口率を向上させることができ、低消費電力化や高輝度化をはかることが出来
る。
Note that as a method other than the active matrix method, a passive matrix type that does not use active elements (active elements, nonlinear elements) can be used. Since no active element (active element or nonlinear element) is used, the number of manufacturing steps is small, and manufacturing cost can be reduced or yield can be improved. In addition, since an active element (an active element or a non-linear element) is not used, the aperture ratio can be improved, and low power consumption and high luminance can be achieved.

なお、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子
を有する素子であり、ドレイン領域とソース領域の間にチャネル領域を有しており、ドレ
イン領域とチャネル領域とソース領域とを介して電流を流すことが出来る。ここで、ソー
スとドレインとは、トランジスタの構造や動作条件等によって変わるため、いずれがソー
スまたはドレインであるかを限定することが困難である。そこで、本明細書においては、
ソース及びドレインとして機能する領域を、ソースもしくはドレインと呼ばない場合があ
る。その場合、一例としては、それぞれを第1端子、第2端子と表記する場合がある。あ
るいは、それぞれを第1の電極、第2の電極と表記する場合がある。あるいは、ソース領
域、ドレイン領域と表記する場合がある。
Note that a transistor is an element having at least three terminals including a gate, a drain, and a source. The transistor has a channel region between the drain region and the source region, and the drain region, the channel region, and the source region. A current can be passed through. Here, since the source and the drain vary depending on the structure and operating conditions of the transistor, it is difficult to limit which is the source or the drain. Therefore, in this specification,
A region functioning as a source and a drain may not be referred to as a source or a drain. In that case, as an example, there are cases where they are referred to as a first terminal and a second terminal, respectively. Alternatively, they may be referred to as a first electrode and a second electrode, respectively. Alternatively, they may be referred to as a source region and a drain region.

なお、トランジスタは、ベースとエミッタとコレクタとを含む少なくとも三つの端子を有
する素子であってもよい。この場合も同様に、エミッタとコレクタとを、第1端子、第2
端子と表記する場合がある。
Note that the transistor may be an element having at least three terminals including a base, an emitter, and a collector. Similarly, in this case, the emitter and collector are connected to the first terminal and the second terminal.
Sometimes referred to as a terminal.

なお、ゲートとは、ゲート電極とゲート配線(ゲート線、ゲート信号線、走査線、走査信
号線等とも言う)とを含んだ全体、もしくは、それらの一部のことを言う。ゲート電極と
は、チャネル領域を形成する半導体と、ゲート絶縁膜を介してオーバーラップしている部
分の導電膜のことを言う。なお、ゲート電極の一部は、LDD(LightlyDope
dDrain)領域またはソース領域とドレイン領域と、ゲート絶縁膜を介してオーバー
ラップしている場合もある。ゲート配線とは、各トランジスタのゲート電極の間を接続す
るための配線、各画素の有するゲート電極の間を接続するための配線、又はゲート電極と
別の配線とを接続するための配線のことを言う。
Note that a gate refers to the whole or part of a gate electrode and a gate wiring (also referred to as a gate line, a gate signal line, a scan line, a scan signal line, or the like). A gate electrode refers to a portion of a conductive film that overlaps with a semiconductor forming a channel region with a gate insulating film interposed therebetween. Note that part of the gate electrode is an LDD (Lightly Dope
dDrain) region or the source region and the drain region may overlap with the gate insulating film. A gate wiring is a wiring for connecting the gate electrodes of each transistor, a wiring for connecting the gate electrodes of each pixel, or a wiring for connecting the gate electrode to another wiring. Say.

ただし、ゲート電極としても機能し、ゲート配線としても機能するような部分(領域、導
電膜、配線など)も存在する。そのような部分(領域、導電膜、配線など)は、ゲート電
極と呼んでも良いし、ゲート配線と呼んでも良い。つまり、ゲート電極とゲート配線とが
、明確に区別できないような領域も存在する。例えば、延伸して配置されているゲート配
線の一部とチャネル領域がオーバーラップしている場合、その部分(領域、導電膜、配線
など)はゲート配線として機能しているが、ゲート電極としても機能していることになる
。よって、そのような部分(領域、導電膜、配線など)は、ゲート電極と呼んでも良いし
、ゲート配線と呼んでも良い。
However, there are portions (regions, conductive films, wirings, etc.) that also function as gate electrodes and function as gate wirings. Such a portion (region, conductive film, wiring, or the like) may be called a gate electrode or a gate wiring. That is, there is a region where the gate electrode and the gate wiring cannot be clearly distinguished. For example, when a part of the gate wiring extended and the channel region overlap, the portion (region, conductive film, wiring, etc.) functions as the gate wiring, but also as the gate electrode It is functioning. Therefore, such a portion (region, conductive film, wiring, or the like) may be called a gate electrode or a gate wiring.

なお、ゲート電極と同じ材料で形成され、ゲート電極と同じ島(アイランド)を形成して
つながっている部分(領域、導電膜、配線など)も、ゲート電極と呼んでも良い。同様に
、ゲート配線と同じ材料で形成され、ゲート配線と同じ島(アイランド)を形成してつな
がっている部分(領域、導電膜、配線など)も、ゲート配線と呼んでも良い。このような
部分(領域、導電膜、配線など)は、厳密な意味では、チャネル領域とオーバーラップし
ていない場合、又は別のゲート電極と接続させる機能を有していない場合がある。しかし
、製造工程における条件などの関係で、ゲート電極またはゲート配線と同じ材料で形成さ
れ、ゲート電極またはゲート配線と同じ島(アイランド)を形成してつながっている部分
(領域、導電膜、配線など)がある。よって、そのような部分(領域、導電膜、配線など
)もゲート電極またはゲート配線と呼んでも良い。
Note that a portion (a region, a conductive film, a wiring, or the like) formed using the same material as the gate electrode and connected to form the same island (island) as the gate electrode may be called a gate electrode. Similarly, a portion (a region, a conductive film, a wiring, or the like) formed using the same material as the gate wiring and connected by forming the same island (island) as the gate wiring may be referred to as a gate wiring. In a strict sense, such a portion (region, conductive film, wiring, or the like) may not overlap with the channel region or may not have a function of being connected to another gate electrode. However, due to conditions in the manufacturing process, etc., a portion (region, conductive film, wiring, etc.) that is formed of the same material as the gate electrode or gate wiring and forms the same island (island) as the gate electrode or gate wiring. ) Therefore, such a portion (region, conductive film, wiring, or the like) may also be referred to as a gate electrode or a gate wiring.

なお、例えば、マルチゲートのトランジスタにおいて、1つのゲート電極と、別のゲート
電極とは、ゲート電極と同じ材料で形成された導電膜で接続される場合が多い。そのよう
な部分(領域、導電膜、配線など)は、ゲート電極とゲート電極とを接続させるための部
分(領域、導電膜、配線など)であるため、ゲート配線と呼んでも良いが、マルチゲート
のトランジスタを1つのトランジスタと見なすことも出来るため、ゲート電極と呼んでも
良い。つまり、ゲート電極またはゲート配線と同じ材料で形成され、ゲート電極またはゲ
ート配線と同じ島(アイランド)を形成してつながっている部分(領域、導電膜、配線な
ど)は、ゲート電極やゲート配線と呼んでも良い。さらに、例えば、ゲート電極とゲート
配線とを接続させている部分の導電膜であって、ゲート電極またはゲート配線とは異なる
材料で形成された導電膜も、ゲート電極と呼んでも良いし、ゲート配線と呼んでも良い。
Note that, for example, in a multi-gate transistor, one gate electrode and another gate electrode are often connected to each other with a conductive film formed using the same material as the gate electrode. Such a portion (region, conductive film, wiring, or the like) is a portion (region, conductive film, wiring, or the like) for connecting the gate electrode to the gate electrode, and may be called a gate wiring. These transistors can be regarded as a single transistor, and may be referred to as a gate electrode. That is, a portion (region, conductive film, wiring, or the like) that is formed using the same material as the gate electrode or gate wiring and is connected to form the same island (island) as the gate electrode or gate wiring is connected to the gate electrode or gate wiring. You can call it. Further, for example, a conductive film in a portion where the gate electrode and the gate wiring are connected and formed of a material different from the gate electrode or the gate wiring may be referred to as a gate electrode. You may call it.

なお、ゲート端子とは、ゲート電極の部分(領域、導電膜、配線など)または、ゲート電
極と電気的に接続されている部分(領域、導電膜、配線など)について、その一部分のこ
とを言う。
Note that a gate terminal means a part of a part of a gate electrode (a region, a conductive film, a wiring, or the like) or a part electrically connected to the gate electrode (a region, a conductive film, a wiring, or the like). .

なお、ゲート配線、ゲート線、ゲート信号線、走査線、走査信号線などと呼ぶ場合、配線
にトランジスタのゲートが接続されていない場合もある。この場合、ゲート配線、ゲート
線、ゲート信号線、走査線、走査信号線は、トランジスタのゲートと同じ層で形成された
配線、トランジスタのゲートと同じ材料で形成された配線またはトランジスタのゲートと
同時に成膜された配線を意味している場合がある。例としては、保持容量用配線、電源線
、基準電位供給配線などがある。
Note that in the case of calling a gate wiring, a gate line, a gate signal line, a scanning line, a scanning signal line, or the like, the gate of the transistor may not be connected to the wiring. In this case, the gate wiring, the gate line, the gate signal line, the scanning line, and the scanning signal line are simultaneously formed with the wiring formed in the same layer as the gate of the transistor, the wiring formed of the same material as the gate of the transistor, or the gate of the transistor. It may mean a deposited wiring. Examples include a storage capacitor wiring, a power supply line, a reference potential supply wiring, and the like.

なお、ソースとは、ソース領域とソース電極とソース配線(ソース線、ソース信号線、デ
ータ線、データ信号線等とも言う)とを含んだ全体、もしくは、それらの一部のことを言
う。ソース領域とは、P型不純物(ボロンやガリウムなど)やN型不純物(リンやヒ素な
ど)が多く含まれる半導体領域のことを言う。従って、少しだけP型不純物やN型不純物
が含まれる領域、いわゆる、LDD(LightlyDopedDrain)領域は、ソ
ース領域には含まれない。ソース電極とは、ソース領域とは別の材料で形成され、ソース
領域と電気的に接続されて配置されている部分の導電層のことを言う。ただし、ソース電
極は、ソース領域も含んでソース電極と呼ぶこともある。ソース配線とは、各トランジス
タのソース電極の間を接続するための配線、各画素の有するソース電極の間を接続するた
めの配線、又はソース電極と別の配線とを接続するための配線のことを言う。
Note that a source refers to the whole or part of a source region, a source electrode, and a source wiring (also referred to as a source line, a source signal line, a data line, a data signal line, or the like). The source region refers to a semiconductor region containing a large amount of P-type impurities (such as boron and gallium) and N-type impurities (such as phosphorus and arsenic). Therefore, a region containing a little P-type impurity or N-type impurity, that is, a so-called LDD (Lightly Doped Drain) region is not included in the source region. A source electrode refers to a portion of a conductive layer which is formed using a material different from that of a source region and is electrically connected to the source region. However, the source electrode may be referred to as a source electrode including the source region. The source wiring is a wiring for connecting the source electrodes of the transistors, a wiring for connecting the source electrodes of each pixel, or a wiring for connecting the source electrode to another wiring. Say.

しかしながら、ソース電極としても機能し、ソース配線としても機能するような部分(領
域、導電膜、配線など)も存在する。そのような部分(領域、導電膜、配線など)は、ソ
ース電極と呼んでも良いし、ソース配線と呼んでも良い。つまり、ソース電極とソース配
線とが、明確に区別できないような領域も存在する。例えば、延伸して配置されているソ
ース配線の一部とソース領域とがオーバーラップしている場合、その部分(領域、導電膜
、配線など)はソース配線として機能しているが、ソース電極としても機能していること
になる。よって、そのような部分(領域、導電膜、配線など)は、ソース電極と呼んでも
良いし、ソース配線と呼んでも良い。
However, there are portions (regions, conductive films, wirings, and the like) that also function as source electrodes and function as source wirings. Such a portion (region, conductive film, wiring, or the like) may be called a source electrode or a source wiring. That is, there is a region where the source electrode and the source wiring cannot be clearly distinguished. For example, in the case where a part of a source wiring that is extended and the source region overlap with each other, the portion (region, conductive film, wiring, etc.) functions as a source wiring, but as a source electrode Will also work. Thus, such a portion (region, conductive film, wiring, or the like) may be called a source electrode or a source wiring.

なお、ソース電極と同じ材料で形成され、ソース電極と同じ島(アイランド)を形成して
つながっている部分(領域、導電膜、配線など)や、ソース電極とソース電極とを接続す
る部分(領域、導電膜、配線など)も、ソース電極と呼んでも良い。さらに、ソース領域
とオーバーラップしている部分も、ソース電極と呼んでも良い。同様に、ソース配線と同
じ材料で形成され、ソース配線と同じ島(アイランド)を形成してつながっている領域も
、ソース配線と呼んでも良い。このような部分(領域、導電膜、配線など)は、厳密な意
味では、別のソース電極と接続させる機能を有していない場合がある。しかし、製造工程
における条件などの関係で、ソース電極またはソース配線と同じ材料で形成され、ソース
電極またはソース配線とつながっている部分(領域、導電膜、配線など)がある。よって
、そのような部分(領域、導電膜、配線など)もソース電極またはソース配線と呼んでも
良い。
Note that a portion (region, conductive film, wiring, or the like) that is formed using the same material as the source electrode and forms the same island (island) as the source electrode, or a portion (region) that connects the source electrode and the source electrode , Conductive film, wiring, etc.) may also be referred to as source electrodes. Further, a portion overlapping with the source region may be called a source electrode. Similarly, a region formed of the same material as the source wiring and connected by forming the same island as the source wiring may be called a source wiring. Such a portion (region, conductive film, wiring, or the like) may not have a function of connecting to another source electrode in a strict sense. However, there is a portion (a region, a conductive film, a wiring, or the like) that is formed using the same material as the source electrode or the source wiring and connected to the source electrode or the source wiring due to conditions such as conditions in the manufacturing process. Therefore, such a portion (region, conductive film, wiring, or the like) may also be referred to as a source electrode or a source wiring.

なお、例えば、ソース電極とソース配線とを接続させている部分の導電膜であって、ソー
ス電極またはソース配線とは異なる材料で形成された導電膜も、ソース電極と呼んでも良
いし、ソース配線と呼んでも良い。
Note that, for example, a conductive film in a portion where the source electrode and the source wiring are connected and formed using a material different from that of the source electrode or the source wiring may be referred to as a source electrode or a source wiring. You may call it.

なお、ソース端子とは、ソース領域の領域や、ソース電極や、ソース電極と電気的に接続
されている部分(領域、導電膜、配線など)について、その一部分のことを言う。
Note that a source terminal refers to a part of a source region, a source electrode, or a portion (region, conductive film, wiring, or the like) electrically connected to the source electrode.

なお、ソース配線、ソース線、ソース信号線、データ線、データ信号線などと呼ぶ場合、
配線にトランジスタのソース(ドレイン)が接続されていない場合もある。この場合、ソ
ース配線、ソース線、ソース信号線、データ線、データ信号線は、トランジスタのソース
(ドレイン)と同じ層で形成された配線、トランジスタのソース(ドレイン)と同じ材料
で形成された配線またはトランジスタのソース(ドレイン)と同時に成膜された配線を意
味している場合がある。例としては、保持容量用配線、電源線、基準電位供給配線などが
ある。
In addition, when calling a source wiring, a source line, a source signal line, a data line, a data signal line, etc.
In some cases, the source (drain) of the transistor is not connected to the wiring. In this case, the source wiring, the source line, the source signal line, the data line, and the data signal line are the wiring formed in the same layer as the source (drain) of the transistor and the wiring formed of the same material as the source (drain) of the transistor. Alternatively, it may mean a wiring formed simultaneously with the source (drain) of the transistor. Examples include a storage capacitor wiring, a power supply line, a reference potential supply wiring, and the like.

なお、ドレインについては、ソースと同様である。 The drain is the same as the source.

なお、半導体装置とは半導体素子(トランジスタ、ダイオード、サイリスタなど)を含む
回路を有する装置のことをいう。さらに、半導体特性を利用することで機能しうる装置全
般を半導体装置と呼んでもよい。
Note that a semiconductor device refers to a device having a circuit including a semiconductor element (a transistor, a diode, a thyristor, or the like). Furthermore, a device that can function by utilizing semiconductor characteristics may be called a semiconductor device.

なお、表示素子とは、光学変調素子、液晶素子、発光素子、EL素子(有機EL素子、無
機EL素子又は有機物及び無機物を含むEL素子)、電子放出素子、電気泳動素子、放電
素子、光反射素子、光回折素子、デジタルマイクロミラーデバイス(DMD)、などのこ
とを言う。ただし、これに限定されない。
Note that a display element means an optical modulation element, a liquid crystal element, a light emitting element, an EL element (an organic EL element, an inorganic EL element or an EL element containing an organic substance and an inorganic substance), an electron-emitting element, an electrophoretic element, a discharge element, and a light reflection element. An element, a light diffraction element, a digital micromirror device (DMD), etc. are said. However, it is not limited to this.

なお、表示装置とは、表示素子を有する装置のことを言う。なお、表示装置とは、表示素
子を含む複数の画素またはそれらの画素を駆動させる周辺駆動回路が同一基板上に形成さ
れた表示パネル本体のことでもよい。なお、表示装置は、ワイヤボンディングやバンプな
どによって基板上に配置された周辺駆動回路、いわゆる、チップオングラス(COG)で
接続されたICチップ、または、TABなどで接続されたICチップを含んでいても良い
。なお、表示装置は、ICチップ、抵抗素子、容量素子、インダクタ、トランジスタなど
が取り付けられたフレキシブルプリントサーキット(FPC)を含んでもよい。なお、表
示装置は、フレキシブルプリントサーキット(FPC)などを介して接続され、ICチッ
プ、抵抗素子、容量素子、インダクタ、トランジスタなどが取り付けられたプリント配線
基盤(PWB)を含んでいても良い。なお、表示装置は、偏光板または位相差板などの光
学シートを含んでいても良い。なお、表示装置は、照明装置、筐体、音声入出力装置、光
センサなどを含んでいても良い。ここで、バックライトユニットのような照明装置は、導
光板、プリズムシート、拡散シート、反射シート、光源(LED、冷陰極管など)、冷却
装置(水冷式、空冷式)などを含んでいても良い。
Note that a display device refers to a device having a display element. Note that the display device may be a display panel body in which a plurality of pixels including display elements or a peripheral drive circuit for driving the pixels is formed over the same substrate. Note that the display device includes a peripheral drive circuit arranged on the substrate by wire bonding or bumps, an IC chip connected by so-called chip on glass (COG), or an IC chip connected by TAB or the like. May be. Note that the display device may include a flexible printed circuit (FPC) to which an IC chip, a resistor element, a capacitor element, an inductor, a transistor, and the like are attached. Note that the display device may include a printed wiring board (PWB) connected via a flexible printed circuit (FPC) or the like to which an IC chip, a resistor element, a capacitor element, an inductor, a transistor, or the like is attached. Note that the display device may include an optical sheet such as a polarizing plate or a retardation plate. Note that the display device may include a lighting device, a housing, a voice input / output device, an optical sensor, and the like. Here, the illumination device such as the backlight unit may include a light guide plate, a prism sheet, a diffusion sheet, a reflection sheet, a light source (LED, cold cathode tube, etc.), a cooling device (water cooling type, air cooling type) and the like. good.

なお、照明装置は、バックライトユニット、導光板、プリズムシート、拡散シート、反射
シート、光源(LED、冷陰極管、熱陰極管など)、冷却装置などを有している装置のこ
とをいう。
Note that the lighting device refers to a device including a backlight unit, a light guide plate, a prism sheet, a diffusion sheet, a reflective sheet, a light source (such as an LED, a cold cathode tube, a hot cathode tube), a cooling device, and the like.

なお、発光装置とは、発光素子などを有している装置のことをいう。 Note that a light-emitting device refers to a device having a light-emitting element or the like.

なお、反射装置とは、光反射素子、光回折素子、光反射電極などを有している装置のこと
をいう。
In addition, a reflection apparatus means the apparatus which has a light reflection element, a light diffraction element, a light reflection electrode, etc.

なお、液晶表示装置とは、液晶素子を有している表示装置をいう。液晶表示装置には、直
視型、投写型、透過型、反射型、半透過型などがある。
Note that a liquid crystal display device refers to a display device having a liquid crystal element. Liquid crystal display devices include direct view type, projection type, transmission type, reflection type, and transflective type.

なお、駆動装置とは、半導体素子、電気回路、電子回路を有する装置のことを言う。例え
ば、ソース信号線から画素内への信号の入力を制御するトランジスタ(選択用トランジス
タ、スイッチング用トランジスタなどと呼ぶことがある)、画素電極に電圧または電流を
供給するトランジスタ、発光素子に電圧または電流を供給するトランジスタなどは、駆動
装置の一例である。さらに、ゲート信号線に信号を供給する回路(ゲートドライバ、ゲー
ト線駆動回路などと呼ぶことがある)、ソース信号線に信号を供給する回路(ソースドラ
イバ、ソース線駆動回路などと呼ぶことがある)などは、駆動装置の一例である。
Note that a driving device refers to a device having a semiconductor element, an electric circuit, and an electronic circuit. For example, a transistor that controls input of a signal from a source signal line into a pixel (sometimes referred to as a selection transistor or a switching transistor), a transistor that supplies voltage or current to a pixel electrode, or a voltage or current to a light-emitting element A transistor that supplies the voltage is an example of a driving device. Further, a circuit for supplying a signal to the gate signal line (sometimes referred to as a gate driver or a gate line driver circuit) and a circuit for supplying a signal to the source signal line (sometimes referred to as a source driver or source line driver circuit). ) Is an example of a driving device.

なお、表示装置、半導体装置、照明装置、冷却装置、発光装置、反射装置、駆動装置など
は、互いに重複して有している場合がある。例えば、表示装置が、半導体装置および発光
装置を有している場合がある。あるいは、半導体装置が、表示装置および駆動装置を有し
ている場合がある。
Note that a display device, a semiconductor device, a lighting device, a cooling device, a light-emitting device, a reflecting device, a driving device, and the like may overlap with each other. For example, the display device may include a semiconductor device and a light-emitting device. Alternatively, the semiconductor device may include a display device and a driving device.

なお、本書類(明細書、特許請求の範囲又は図面など)において、Aの上にBが形成され
ている、あるいは、A上にBが形成されている、と明示的に記載する場合は、Aの上にB
が直接接して形成されていることに限定されない。直接接してはいない場合、つまり、A
とBと間に別の対象物が介在する場合も含むものとする。ここで、A、Bは、対象物(例
えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
In addition, in this document (specifications, claims or drawings, etc.), if it is explicitly stated that B is formed on A or B is formed on A, B on A
Is not limited to being formed in direct contact. If not in direct contact, that is, A
And a case where another object is interposed between B and B. Here, A and B are objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.).

従って例えば、層Aの上に(もしくは層A上に)、層Bが形成されている、と明示的に記
載されている場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直
接接して別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが
形成されている場合とを含むものとする。なお、別の層(例えば層Cや層Dなど)は、単
層でもよいし、複層でもよい。
Therefore, for example, when it is explicitly described that the layer B is formed on the layer A (or on the layer A), the layer B is formed in direct contact with the layer A. And the case where another layer (for example, layer C or layer D) is formed in direct contact with the layer A, and the layer B is formed in direct contact therewith. Note that another layer (for example, the layer C or the layer D) may be a single layer or a multilayer.

さらに、Aの上方にBが形成されている、と明示的に記載されている場合についても同様
であり、Aの上にBが直接接していることに限定されず、AとBとの間に別の対象物が介
在する場合も含むものとする。従って例えば、層Aの上方に、層Bが形成されている、と
いう場合は、層Aの上に直接接して層Bが形成されている場合と、層Aの上に直接接して
別の層(例えば層Cや層Dなど)が形成されていて、その上に直接接して層Bが形成され
ている場合とを含むものとする。なお、別の層(例えば層Cや層Dなど)は、単層でもよ
いし、複層でもよい。
Furthermore, the same applies to the case where B is explicitly described as being formed above A, and is not limited to the direct contact of B on A. This includes the case where another object is interposed in. Therefore, for example, when the layer B is formed above the layer A, the case where the layer B is formed in direct contact with the layer A and the case where another layer is formed in direct contact with the layer A. (For example, the layer C or the layer D) is formed, and the layer B is formed in direct contact therewith. Note that another layer (for example, the layer C or the layer D) may be a single layer or a multilayer.

なお、Aの上にBが直接接して形成されている、と明示的に記載する場合は、Aの上に直
接接してBが形成されている場合を含み、AとBと間に別の対象物が介在する場合は含ま
ないものとする。
In addition, when it is explicitly described that B is formed in direct contact with A, it includes a case in which B is formed in direct contact with A. It shall not be included when an object is present.

なお、Aの下にBが、あるいは、Aの下方にBが、の場合についても、同様である。 The same applies to the case where B is below A or B is below A.

本明細書によって、シフトレジスタが有する全てのトランジスタの特性劣化を抑制するこ
とができる。そのため、液晶表示装置をはじめとする当該シフトレジスタを適用した半導
体装置の誤動作を抑制することができる。
According to this specification, deterioration of characteristics of all transistors included in the shift register can be suppressed. Therefore, malfunction of a semiconductor device to which the shift register such as a liquid crystal display device is applied can be suppressed.

実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 図1で示したフリップフロップの動作を説明するタイミングチャート。2 is a timing chart illustrating the operation of the flip-flop illustrated in FIG. 1. 図1で示したフリップフロップの動作を説明する図。3A and 3B illustrate operation of the flip-flop illustrated in FIG. 1. 図1で示したフリップフロップの動作を説明する図。3A and 3B illustrate operation of the flip-flop illustrated in FIG. 1. 実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 実施の形態1に示すフリップフロップの動作を説明するタイミングチャート。3 is a timing chart illustrating operation of the flip-flop described in Embodiment 1; 実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 実施の形態1に示すフリップフロップの構造を説明する図。3A and 3B illustrate a structure of a flip-flop described in Embodiment 1. 実施の形態1に示すシフトレジスタの構造を説明する図。3A and 3B illustrate a structure of a shift register described in Embodiment 1. 図11で示したシフトレジスタの動作を説明するタイミングチャート。12 is a timing chart illustrating operation of the shift register illustrated in FIG. 11. 図11で示したシフトレジスタの動作を説明するタイミングチャート。12 is a timing chart illustrating operation of the shift register illustrated in FIG. 11. 実施の形態1に示すシフトレジスタの構造を説明する図。3A and 3B illustrate a structure of a shift register described in Embodiment 1. 図14で示したバッファの構成を説明する図。FIG. 15 is a diagram illustrating the configuration of the buffer illustrated in FIG. 14. 図14で示したバッファの構成を説明する図。FIG. 15 is a diagram illustrating the configuration of the buffer illustrated in FIG. 14. 実施の形態1に示す表示装置の構造を説明する図。3A and 3B illustrate a structure of a display device described in Embodiment 1. 図17で示した表示装置の書き込み動作を説明するタイミングチャート。18 is a timing chart illustrating a writing operation of the display device illustrated in FIG. 実施の形態1に示す表示装置の構造を説明する図。3A and 3B illustrate a structure of a display device described in Embodiment 1. 実施の形態1に示す表示装置の構造を説明する図。3A and 3B illustrate a structure of a display device described in Embodiment 1. 図20で示した表示装置の書き込み動作を説明するタイミングチャート。FIG. 21 is a timing chart illustrating a writing operation of the display device illustrated in FIG. 20. 実施の形態2に示すフリップフロップの動作を説明するタイミングチャート。6 is a timing chart illustrating operation of the flip-flop described in Embodiment 2. 実施の形態2に示すフリップフロップの動作を説明するタイミングチャート。6 is a timing chart illustrating operation of the flip-flop described in Embodiment 2. 実施の形態2に示すシフトレジスタの構造を説明する図。FIG. 5 illustrates a structure of a shift register shown in Embodiment 2; 図24で示したシフトレジスタの動作を説明するタイミングチャート。25 is a timing chart illustrating operation of the shift register illustrated in FIG. 図24で示したシフトレジスタの動作を説明するタイミングチャート。25 is a timing chart illustrating operation of the shift register illustrated in FIG. 実施の形態2に示す表示装置の構造を説明する図。3A and 3B illustrate a structure of a display device described in Embodiment 2. 実施の形態2に示す表示装置の構造を説明する図。3A and 3B illustrate a structure of a display device described in Embodiment 2. 図7(A)のフリップフロップの上面図。FIG. 8 is a top view of the flip-flop in FIG. 従来のフリップフロップの構造を示す図。The figure which shows the structure of the conventional flip-flop. 実施の形態5に示す信号線駆動回路の構成を説明する図。7A and 7B illustrate a structure of a signal line driver circuit described in Embodiment 5. 図31で示した信号線駆動回路の動作を説明するタイミングチャート。FIG. 32 is a timing chart illustrating operation of the signal line driver circuit illustrated in FIG. 31. FIG. 実施の形態5に示す信号線駆動回路の構成を説明する図。7A and 7B illustrate a structure of a signal line driver circuit described in Embodiment 5. 図33で示した信号線駆動回路の動作を説明するタイミングチャート。34 is a timing chart illustrating operation of the signal line driver circuit illustrated in FIG. 実施の形態5に示す信号線駆動回路の構成を説明する図。7A and 7B illustrate a structure of a signal line driver circuit described in Embodiment 5. 実施の形態6に示す保護ダイオードの構成を説明する図。7A and 7B illustrate a structure of a protection diode described in Embodiment 6. 実施の形態6に示す保護ダイオードの構成を説明する図。7A and 7B illustrate a structure of a protection diode described in Embodiment 6. 実施の形態6に示す保護ダイオードの構成を説明する図。7A and 7B illustrate a structure of a protection diode described in Embodiment 6. 実施の形態7に示す表示装置の構成を説明する図。8A and 8B illustrate a structure of a display device described in Embodiment 7. 実施の形態3に示すフリップフロップの構造を説明する図。FIG. 5 illustrates a structure of a flip-flop shown in Embodiment 3; 図40で示したフリップフロップの動作を説明するタイミングチャート。41 is a timing chart illustrating operation of the flip-flop illustrated in FIG. 実施の形態3に示すシフトレジスタの構造を説明する図。FIG. 5 illustrates a structure of a shift register shown in Embodiment 3; 図42で示したシフトレジスタの動作を説明するタイミングチャート。43 is a timing chart illustrating operation of the shift register illustrated in FIG. 実施の形態4に示すフリップフロップの構造を説明する図。FIG. 5 illustrates a structure of a flip-flop shown in Embodiment 4; 図44で示したフリップフロップの動作を説明するタイミングチャート。45 is a timing chart illustrating operation of the flip-flop illustrated in FIG. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の表示素子の断面図。Sectional drawing of the display element of the semiconductor device which concerns on this invention. 本発明に係る半導体装置の表示素子の断面図。Sectional drawing of the display element of the semiconductor device which concerns on this invention. 本発明に係る半導体装置の表示素子の断面図。Sectional drawing of the display element of the semiconductor device which concerns on this invention. 本発明に係る半導体装置の表示素子の上面図。FIG. 6 is a top view of a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の表示素子の上面図。FIG. 6 is a top view of a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の表示素子の上面図。FIG. 6 is a top view of a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺回路構成を説明する図。FIG. 6 illustrates a peripheral circuit configuration of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺回路構成を説明する図。FIG. 6 illustrates a peripheral circuit configuration of a semiconductor device according to the present invention. 本発明に係る半導体装置のパネル回路構成を説明する図。4A and 4B illustrate a panel circuit configuration of a semiconductor device according to the invention. 本発明に係る半導体装置のパネル回路構成を説明する図。4A and 4B illustrate a panel circuit configuration of a semiconductor device according to the invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺回路構成を説明する図。FIG. 6 illustrates a peripheral circuit configuration of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の断面図。1 is a cross-sectional view of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺構成部材を説明する図。8A and 8B illustrate a peripheral component member of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺回路構成を説明する図。FIG. 6 illustrates a peripheral circuit configuration of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺構成部材を説明する図。8A and 8B illustrate a peripheral component member of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺構成部材を説明する図。8A and 8B illustrate a peripheral component member of a semiconductor device according to the present invention. 本発明に係る半導体装置の周辺構成部材を説明する図。8A and 8B illustrate a peripheral component member of a semiconductor device according to the present invention. 本発明に係る半導体装置を説明する図。6A and 6B illustrate a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の画素レイアウト例と断面図。4A and 4B are a pixel layout example and a cross-sectional view of a semiconductor device according to the invention. 本発明に係る半導体装置の表示素子の断面図。Sectional drawing of the display element of the semiconductor device which concerns on this invention. 本発明に係る半導体装置の表示素子を形成する装置を説明する図。8A and 8B illustrate a device for forming a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の表示素子を形成する装置を説明する図。8A and 8B illustrate a device for forming a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の駆動方法の一を説明する図。8A and 8B illustrate one method for driving a semiconductor device according to the present invention. 本発明に係る半導体装置の画素回路の一を説明する図。6A and 6B illustrate one pixel circuit of a semiconductor device according to the present invention. 本発明に係る半導体装置の画素回路の一を説明する図。6A and 6B illustrate one pixel circuit of a semiconductor device according to the present invention. 本発明に係る半導体装置を製造するプロセスを説明する図。8A and 8B illustrate a process for manufacturing a semiconductor device according to the present invention. 本発明に係る半導体装置の表示素子を説明する図。8A and 8B illustrate a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の表示素子を説明する図。8A and 8B illustrate a display element of a semiconductor device according to the present invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置の構造を説明する図。6A and 6B illustrate a structure of a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention. 本発明に係る半導体装置を用いた電子機器を説明する図。4A and 4B each illustrate an electronic device including a semiconductor device according to the invention.

以下、本発明の実施の形態について図面を参照しながら説明する。但し、本発明は多くの
異なる態様で実施することが可能であり、本発明の趣旨及びその範囲から逸脱することな
くその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って
本実施の形態の記載内容に限定して解釈されるものではない。
Hereinafter, embodiments of the present invention will be described with reference to the drawings. However, the present invention can be implemented in many different modes, and those skilled in the art can easily understand that the modes and details can be variously changed without departing from the spirit and scope of the present invention. Is done. Therefore, the present invention is not construed as being limited to the description of this embodiment mode.

(実施の形態1)
本実施の形態では、フリップフロップ、当該フリップフロップを有する駆動回路、及び当
該駆動回路を有する表示装置の構成並びに駆動方法について説明する。
(Embodiment 1)
In this embodiment, a structure and a driving method of a flip-flop, a driver circuit including the flip-flop, and a display device including the driver circuit are described.

本実施の形態のフリップフロップの基本構成について、図1(A)を参照して説明する。
図1(A)に示すフリップフロップは、第1のトランジスタ101、第2のトランジスタ
102、第3のトランジスタ103、第4のトランジスタ104、第5のトランジスタ1
05、第6のトランジスタ106、第7のトランジスタ107及び第8のトランジスタ1
08を有する。本実施の形態において、第1のトランジスタ101〜第8のトランジスタ
108は、Nチャネル型トランジスタとし、ゲートとソース間電圧(Vgs)がしきい値
電圧(Vth)を上回ったとき導通状態になるものとする。
A basic structure of the flip-flop of this embodiment is described with reference to FIG.
The flip-flop illustrated in FIG. 1A includes a first transistor 101, a second transistor 102, a third transistor 103, a fourth transistor 104, and a fifth transistor 1.
05, sixth transistor 106, seventh transistor 107, and eighth transistor 1
08. In this embodiment, the first transistor 101 to the eighth transistor 108 are N-channel transistors and are turned on when a gate-source voltage (Vgs) exceeds a threshold voltage (Vth). And

なお、本実施の形態のフリップフロップは、第1のトランジスタ101〜第8のトランジ
スタ108が全てNチャネル型トランジスタで構成されていることを特徴とする。したが
って、本実施の形態のフリップフロップは、トランジスタの半導体層として、アモルファ
スシリコンを用いることができるため、製造工程の簡略化を図ることができ、製造コスト
の削減や歩留まりの向上を図ることができる。ただし、トランジスタの半導体層として、
ポリシリコンや多結晶シリコンを用いても製造工程の簡略化を図ることができる。
Note that the flip-flop of this embodiment is characterized in that the first transistor 101 to the eighth transistor 108 are all N-channel transistors. Therefore, in the flip-flop of this embodiment, amorphous silicon can be used as a semiconductor layer of a transistor, so that a manufacturing process can be simplified, and manufacturing cost can be reduced and yield can be improved. . However, as the semiconductor layer of the transistor,
Even when polysilicon or polycrystalline silicon is used, the manufacturing process can be simplified.

図1(A)のフリップフリップフロップの接続関係について説明する。第1のトランジス
タ101の第1の電極(ソース電極及びドレイン電極の一方)が第5の配線125に接続
され、第1のトランジスタ101の第2の電極(ソース電極及びドレイン電極の他方)が
第3の配線123に接続される。第2のトランジスタ102の第1の電極が第4の配線1
24に接続され、第2のトランジスタ102第2の電極が第3の配線123に接続され、
第2のトランジスタ102のゲート電極が第8の配線128に接続される。第3のトラン
ジスタ103の第1の電極が第6の配線126に接続され、第3のトランジスタ103の
第2の電極が第6のトランジスタ106のゲート電極に接続され、第3のトランジスタ1
03のゲート電極が第7の配線127に接続される。第4のトランジスタ104の第1の
電極が第10の配線130に接続され、第4のトランジスタ104の第2の電極が第6の
トランジスタ106のゲート電極に接続され、第4のトランジスタ104のゲート電極が
第8の配線128に接続される。第5のトランジスタ105の第1の電極が第9の配線1
29に接続され、第5のトランジスタ105の第2の電極が第1のトランジスタ101の
ゲート電極に接続され、第5のトランジスタ105のゲート電極が第1の配線121に接
続される。第6のトランジスタ106の第1の電極が第12の配線132に接続され、第
6のトランジスタ106の第2の電極が第1のトランジスタ101のゲート電極に接続さ
れる。第7のトランジスタ107の第1の電極が第13の配線133に接続され、第7の
トランジスタ107の第2の電極が第1のトランジスタ101のゲート電極に接続され、
第7のトランジスタ107のゲート電極が第2の配線122に接続される。第8のトラン
ジスタ108の第1の電極が第11の配線131に接続され、第8のトランジスタ108
の第2の電極が第6のトランジスタ106のゲート電極に接続され、第8のトランジスタ
108のゲート電極が第1のトランジスタ101のゲート電極に接続される。
A connection relation of the flip-flop of FIG. The first electrode (one of the source electrode and the drain electrode) of the first transistor 101 is connected to the fifth wiring 125, and the second electrode (the other of the source electrode and the drain electrode) of the first transistor 101 is the first electrode. 3 wiring 123. The first electrode of the second transistor 102 is the fourth wiring 1
24, the second electrode of the second transistor 102 is connected to the third wiring 123,
A gate electrode of the second transistor 102 is connected to the eighth wiring 128. The first electrode of the third transistor 103 is connected to the sixth wiring 126, the second electrode of the third transistor 103 is connected to the gate electrode of the sixth transistor 106, and the third transistor 1
The gate electrode 03 is connected to the seventh wiring 127. The first electrode of the fourth transistor 104 is connected to the tenth wiring 130, the second electrode of the fourth transistor 104 is connected to the gate electrode of the sixth transistor 106, and the gate of the fourth transistor 104 The electrode is connected to the eighth wiring 128. The first electrode of the fifth transistor 105 is connected to the ninth wiring 1
29, the second electrode of the fifth transistor 105 is connected to the gate electrode of the first transistor 101, and the gate electrode of the fifth transistor 105 is connected to the first wiring 121. The first electrode of the sixth transistor 106 is connected to the twelfth wiring 132, and the second electrode of the sixth transistor 106 is connected to the gate electrode of the first transistor 101. The first electrode of the seventh transistor 107 is connected to the thirteenth wiring 133, the second electrode of the seventh transistor 107 is connected to the gate electrode of the first transistor 101,
A gate electrode of the seventh transistor 107 is connected to the second wiring 122. The first electrode of the eighth transistor 108 is connected to the eleventh wiring 131, and the eighth transistor 108
The second electrode is connected to the gate electrode of the sixth transistor 106, and the gate electrode of the eighth transistor 108 is connected to the gate electrode of the first transistor 101.

なお、第1のトランジスタ101のゲート電極、第6のトランジスタ106の第2の電極
、第7のトランジスタ107の第2の電極及び第8のトランジスタ108のゲート電極の
接続箇所をノード141とする。さらに、第3のトランジスタ103の第2の電極、第4
のトランジスタ104の第2の電極、第6のトランジスタ106のゲート電極及び第8の
トランジスタ108の第2の電極の接続箇所をノード142とする。
Note that a connection position of the gate electrode of the first transistor 101, the second electrode of the sixth transistor 106, the second electrode of the seventh transistor 107, and the gate electrode of the eighth transistor 108 is a node 141. Further, the second electrode of the third transistor 103, the fourth electrode
A connection portion of the second electrode of the transistor 104, the gate electrode of the sixth transistor 106, and the second electrode of the eighth transistor 108 is a node 142.

なお、第1の配線121、第2の配線122、第3の配線123、第5の配線125、第
7の配線127及び第8の配線128を、それぞれ第1の信号線、第2の信号線、第3の
信号線、第4の信号線、第5の信号線、第6の信号線と呼んでもよい。さらに、第4の配
線124、第6の配線126、第9の配線129、第10の配線130、第11の配線1
31、第12の配線132及び第13の配線133を、それぞれ第1の電源線、第2の電
源線、第3の電源線、第4の電源線、第5の電源線、第6の電源線、第7の電源線と呼ん
でもよい。
Note that the first wiring 121, the second wiring 122, the third wiring 123, the fifth wiring 125, the seventh wiring 127, and the eighth wiring 128 are respectively connected to the first signal line and the second signal 128. May be called a line, a third signal line, a fourth signal line, a fifth signal line, or a sixth signal line. Furthermore, the fourth wiring 124, the sixth wiring 126, the ninth wiring 129, the tenth wiring 130, and the eleventh wiring 1
31, the 12th wiring 132, and the 13th wiring 133 are respectively connected to the first power supply line, the second power supply line, the third power supply line, the fourth power supply line, the fifth power supply line, and the sixth power supply. May be referred to as a power line or a seventh power line.

次に、図1(A)に示したフリップフロップの動作について、図2のタイミングチャート
、図3及び図4を参照して説明する。さらに、図2のタイミングチャートをセット期間、
選択期間、リセット期間、第1の非選択期間、第2の非選択期間に分割して説明する。た
だし、セット期間、リセット期間、第1の非選択期間及び第2の非選択期間を合わせて非
選択期間と呼ぶこともある。
Next, operation of the flip-flop illustrated in FIG. 1A is described with reference to a timing chart of FIG. 2 and FIGS. 3 and 4. Furthermore, the timing chart of FIG.
The description will be divided into a selection period, a reset period, a first non-selection period, and a second non-selection period. However, the set period, the reset period, the first non-selection period, and the second non-selection period may be collectively referred to as a non-selection period.

なお、第6の配線126及び第9の配線129にはV1の電位が供給され、第4の配線1
24、第10の配線130、第11の配線131、第12の配線132及び第13の配線
133にはV2の電位が供給される。ここで、V1>V2である。
Note that the potential of V1 is supplied to the sixth wiring 126 and the ninth wiring 129, and the fourth wiring 1
24, the potential of V2 is supplied to the tenth wiring 130, the eleventh wiring 131, the twelfth wiring 132, and the thirteenth wiring 133. Here, V1> V2.

なお、第1の配線121、第5の配線125、第8の配線128、第7の配線127及び
第2の配線122には、それぞれ図2に示す信号221、信号225、信号228、信号
227、信号222が入力される。そして、第3の配線123からは、図2に示す信号2
23が出力される。ここで、信号221、信号225、信号228、信号227、信号2
22及び信号223は、H信号の電位がV1(以下、Hレベルともいう)、L信号の電位
がV2(以下、Lレベルともいう)のデジタル信号である。さらに、信号221、信号2
25、信号228、信号227、信号222及び信号223を、それぞれスタート信号、
パワークロック信号(PCK)、第1の制御クロック信号(CCK1)、第2の制御クロ
ック信号(CCK2)、リセット信号、出力信号と呼んでもよい。
Note that the first wiring 121, the fifth wiring 125, the eighth wiring 128, the seventh wiring 127, and the second wiring 122 are respectively provided with a signal 221, a signal 225, a signal 228, and a signal 227 shown in FIG. , A signal 222 is input. Then, the signal 2 shown in FIG.
23 is output. Here, signal 221, signal 225, signal 228, signal 227, signal 2
22 and the signal 223 are digital signals in which the potential of the H signal is V1 (hereinafter also referred to as H level) and the potential of the L signal is V2 (hereinafter also referred to as L level). Furthermore, signal 221 and signal 2
25, signal 228, signal 227, signal 222 and signal 223, respectively, start signal,
You may call a power clock signal (PCK), a 1st control clock signal (CCK1), a 2nd control clock signal (CCK2), a reset signal, and an output signal.

ただし、第1の配線121、第2の配線122、第4の配線124〜第13の配線133
には、それぞれ様々な信号、電位及び電流が入力されてもよい。
However, the first wiring 121, the second wiring 122, the fourth wiring 124 to the thirteenth wiring 133 are used.
Various signals, potentials, and currents may be input to each.

まず、図2(A)及び図3(A)に示すセット期間において、信号221がHレベルとな
り第5のトランジスタ105がオンし、信号222がLレベルなので第7のトランジスタ
107がオフし、信号228がHレベルとなり第2のトランジスタ102及び第4のトラ
ンジスタ104がオンし、信号227がLレベルとなり第3のトランジスタ103がオフ
する。このときのノード141の電位(電位241)は、第5のトランジスタ105の第
2の電極がソース電極となって、第9の配線129の電位から第5のトランジスタ105
のしきい値電圧を引いた値となるためV1−Vth105(Vth105:第5のトラン
ジスタ105のしきい値電圧)となる。よって、第1のトランジスタ101及び第8のト
ランジスタ108がオンし、第5のトランジスタ105がオフする。このときのノード1
42の電位(電位242)は、V2となって、第6のトランジスタ106がオフする。こ
のように、セット期間では、第3の配線123はL信号が入力される第5の配線125及
びV2が供給される第4の配線124と導通するため、第3の配線123の電位がV2と
なる。したがって、L信号が第3の配線123から出力される。さらに、ノード141は
、電位をV1−Vth105に維持したまま浮遊状態となる。
First, in the set period shown in FIGS. 2A and 3A, the signal 221 becomes H level, the fifth transistor 105 is turned on, and the signal 222 is L level, so that the seventh transistor 107 is turned off. 228 becomes H level, the second transistor 102 and the fourth transistor 104 are turned on, the signal 227 becomes L level, and the third transistor 103 is turned off. At this time, the potential of the node 141 (the potential 241) is changed from the potential of the ninth wiring 129 to the fifth transistor 105 with the second electrode of the fifth transistor 105 serving as a source electrode.
Therefore, V1-Vth105 (Vth105: threshold voltage of the fifth transistor 105) is obtained. Accordingly, the first transistor 101 and the eighth transistor 108 are turned on, and the fifth transistor 105 is turned off. Node 1 at this time
The potential 42 (potential 242) becomes V2, and the sixth transistor 106 is turned off. In this manner, in the set period, the third wiring 123 is electrically connected to the fifth wiring 125 to which the L signal is input and the fourth wiring 124 to which V2 is supplied, so that the potential of the third wiring 123 is V2. It becomes. Therefore, the L signal is output from the third wiring 123. Further, the node 141 is in a floating state with the potential maintained at V1−Vth105.

なお、本実施の形態のフリップフロップは、図5(A)に示すように、第5のトランジス
タ105の第1の電極が第1の配線121に接続されても、上記説明したセット期間と同
様な動作を行うことができる。図5(A)のフリップフロップは、第9の配線129が不
要となるため、歩留まりの向上を図ることができる。さらに、図5(A)のフリップフロ
ップは、レイアウト面積の縮小を図ることができる。
Note that as shown in FIG. 5A, the flip-flop of this embodiment mode is similar to the above-described set period even when the first electrode of the fifth transistor 105 is connected to the first wiring 121. Operation can be performed. In the flip-flop in FIG. 5A, the ninth wiring 129 is unnecessary, so that the yield can be improved. Further, the flip-flop in FIG. 5A can reduce the layout area.

なお、本実施の形態のフリップフロップは、図5(C)に示すように、トランジスタ50
1を新たに配置してもよい。トランジスタ501は第1の電極がV2が供給されている配
線511に接続され、第2の電極がノード141に接続され、ゲート電極が第1の配線1
21に接続される。図5(C)のフリップフロップは、トランジスタ501によって、ノ
ード142の電位が下がる時間を短くできるので、第6のトランジスタ106を早くオフ
できる。したがって、図5(C)のフリップフロップは、ノード141の電位がV1−V
th105となるまでの時間を短くできるため、高速動作が可能となり、より大型の表示
装置又はより高精細な表示装置に適用できる。
Note that the flip-flop of this embodiment includes a transistor 50 as illustrated in FIG.
1 may be newly arranged. The transistor 501 has a first electrode connected to the wiring 511 to which V2 is supplied, a second electrode connected to the node 141, and a gate electrode connected to the first wiring 1
21. In the flip-flop in FIG. 5C, the time during which the potential of the node 142 is decreased by the transistor 501 can be shortened, so that the sixth transistor 106 can be quickly turned off. Therefore, in the flip-flop in FIG. 5C, the potential of the node 141 is V1-V.
Since the time to reach th105 can be shortened, high-speed operation is possible, and the invention can be applied to a larger display device or a higher definition display device.

図2(B)及び図3(B)に示す選択期間では、信号221がLレベルとなり第5のトラ
ンジスタ105がオフし、信号222がLレベルのままなので第7のトランジスタ107
がオフのままであり、信号228がLレベルとなり第2のトランジスタ102及び第4の
トランジスタ104がオフし、信号227がHレベルとなり第3のトランジスタ103が
オンする。このときのノード141は電位をV1−Vth105に維持している。よって
、第1のトランジスタ101及び第8のトランジスタ108はオンのままである。このと
きのノード142の電位は、第11の配線131の電位(V2)と第6の配線126の電
位(V1)との電位差(V1−V2)が第3のトランジスタ103及び第8のトランジス
タ108によって分圧され、V2+β(β:任意の正の数)となる。さらに、β<Vth
106(第6のトランジスタ106のしきい値電圧)とする。よって第6のトランジスタ
106がオフのままである。ここで、第5の配線125にH信号が入力されるので、第3
の配線123の電位が上昇し始める。すると、ノード141の電位は、ブートストラップ
動作によってV1−Vth105から上昇し、V1+Vth101+α(Vth101:
第1のトランジスタ101のしきい値電圧、α:任意の正の数)となる。したがって、第
3の配線123の電位は、第5の配線125と等しい電位となるのでV1となる。このよ
うに、選択期間では、第3の配線123はH信号が入力されている第5の配線125と導
通するため、第3の配線123の電位がV1となる。したがって、H信号が第3の配線1
23から出力される。
In the selection period illustrated in FIGS. 2B and 3B, the signal 221 is at the L level, the fifth transistor 105 is turned off, and the signal 222 remains at the L level.
Remains off, the signal 228 becomes L level, the second transistor 102 and the fourth transistor 104 are turned off, the signal 227 becomes H level, and the third transistor 103 is turned on. At this time, the node 141 maintains the potential at V1−Vth105. Therefore, the first transistor 101 and the eighth transistor 108 are kept on. At this time, the potential of the node 142 is such that the potential difference (V1−V2) between the potential (V2) of the eleventh wiring 131 and the potential (V1) of the sixth wiring 126 is the third transistor 103 and the eighth transistor 108. Is divided into V2 + β (β: an arbitrary positive number). Furthermore, β <Vth
106 (the threshold voltage of the sixth transistor 106). Accordingly, the sixth transistor 106 remains off. Here, since the H signal is input to the fifth wiring 125, the third wiring 125
The potential of the wiring 123 starts to rise. Then, the potential of the node 141 rises from V1−Vth105 by the bootstrap operation, and V1 + Vth101 + α (Vth101:
The threshold voltage of the first transistor 101, α: an arbitrary positive number). Therefore, the potential of the third wiring 123 is equal to that of the fifth wiring 125 and thus becomes V1. In this manner, in the selection period, the third wiring 123 is electrically connected to the fifth wiring 125 to which the H signal is input, so that the potential of the third wiring 123 is V1. Therefore, the H signal is the third wiring 1
23.

なお、このブートストラップ動作は、第1のトランジスタ101のゲート電極と第2の電
極との間の寄生容量の容量結合によって行われる。ただし、図1(B)に示すように、第
1のトランジスタ101のゲート電極と第2の電極との間に容量素子151を配置するこ
とで、安定してブートストラップ動作を行うことができ、第1のトランジスタ101の寄
生容量を小さくできる。ここで、容量素子151は、絶縁層としてゲート絶縁膜を用いて
導電層としてゲート電極層及び配線層を用いてもよいし、絶縁層としてゲート絶縁膜を用
いて導電層としてゲート電極層及び不純物が添加された半導体層を用いてもよいし、絶縁
層として層間膜(絶縁膜)を用いて導電層として配線層及び透明電極層を用いてもよい。
ただし、容量素子151は、導電膜としてゲート電極層及び配線層を用いる場合、ゲート
電極層を第1のトランジスタ101のゲート電極と接続し、配線層を第1のトランジスタ
101の第2の電極と接続するとよい。より望ましくは、導電膜としてゲート電極層及び
配線層を用いる場合、ゲート電極層を第1のトランジスタ101のゲート電極と直接接続
し、配線層を第1のトランジスタ101の第2の電極と直接接続するとよい。なぜなら、
容量素子151の配置によるフリップフロップのレイアウト面積の増加が小さくなるから
である。
Note that this bootstrap operation is performed by capacitive coupling of parasitic capacitance between the gate electrode and the second electrode of the first transistor 101. However, as shown in FIG. 1B, by disposing the capacitor 151 between the gate electrode and the second electrode of the first transistor 101, a bootstrap operation can be stably performed. The parasitic capacitance of the first transistor 101 can be reduced. Here, the capacitor 151 may use a gate insulating film as an insulating layer and a gate electrode layer and a wiring layer as a conductive layer, or use a gate insulating film as an insulating layer and a gate electrode layer and an impurity as a conductive layer. May be used, or an interlayer film (insulating film) may be used as an insulating layer, and a wiring layer and a transparent electrode layer may be used as a conductive layer.
However, in the capacitor 151, when a gate electrode layer and a wiring layer are used as the conductive film, the gate electrode layer is connected to the gate electrode of the first transistor 101, and the wiring layer is connected to the second electrode of the first transistor 101. It is good to connect. More preferably, when a gate electrode layer and a wiring layer are used as the conductive film, the gate electrode layer is directly connected to the gate electrode of the first transistor 101, and the wiring layer is directly connected to the second electrode of the first transistor 101. Good. Because
This is because the increase in the layout area of the flip-flop due to the arrangement of the capacitor 151 is reduced.

さらに、図1(C)に示すように、容量素子151としてトランジスタ152を用いても
よい。トランジスタ152は、ゲート電極がノード141に接続され、第1の電極及び第
2の電極が第3の配線123に接続されることで、大きな容量成分を持つ容量素子として
機能することができる。ただし、トランジスタ152は、第1の電極及び第2の電極のう
ちどちらか一方を浮遊としても容量素子として機能できる。
Further, a transistor 152 may be used as the capacitor 151 as illustrated in FIG. The transistor 152 can function as a capacitor having a large capacitance component by connecting the gate electrode to the node 141 and connecting the first electrode and the second electrode to the third wiring 123. Note that the transistor 152 can function as a capacitor even when one of the first electrode and the second electrode is floating.

なお、第1のトランジスタ101は、第3の配線123にH信号を供給しなければならな
い。したがって、信号223の立ち下がり時間及び立ち上がり時間を短くするために、第
1のトランジスタ101のW/Lの値は、第1のトランジスタ101〜第8のトランジス
タ108のそれぞれのW/Lの値の中で最大とすることが望ましい。
Note that the first transistor 101 must supply an H signal to the third wiring 123. Therefore, in order to shorten the fall time and the rise time of the signal 223, the W / L value of the first transistor 101 is set to the W / L value of each of the first transistor 101 to the eighth transistor 108. It is desirable to maximize it.

さらに、第5のトランジスタ105は、セット期間において、ノード142(第1のトラ
ンジスタ101のゲート電極)の電位をV1−Vth105としなれければならないため
、第5のトランジスタ105のW/Lの値は第1のトランジスタ101のW/Lの値より
も1/2倍〜1/5倍、より望ましくは1/3倍〜1/4倍とする。
Further, in the fifth transistor 105, the potential of the node 142 (the gate electrode of the first transistor 101) must be V1−Vth105 in the set period. Therefore, the value of W / L of the fifth transistor 105 is The W / L value of the first transistor 101 is 1/2 times to 1/5 times, more preferably 1/3 times to 1/4 times.

なお、ノード142の電位をV2+βとするために、第8のトランジスタ108のチャネ
ル幅Wとチャネル長Lとの比W/Lの値は、第3のトランジスタ103のW/Lの値より
も、少なくとも10倍以上にすることが好ましい。したがって、第8のトランジスタ10
8のトランジスタサイズ(W×L)が大きくなってしまう。ここで、第3のトランジスタ
103のチャネル長Lの値を第8のトランジスタ108のチャネル長Lの値よりも大きく
、より好ましくは2倍〜3倍とすることで、第8のトランジスタ108のトランジスタサ
イズを小さくできるため、レイアウト面積の縮小を図ることができる。
Note that in order to set the potential of the node 142 to V2 + β, the ratio W / L of the channel width W to the channel length L of the eighth transistor 108 is larger than the value of W / L of the third transistor 103. It is preferable to make it at least 10 times or more. Therefore, the eighth transistor 10
8 transistor size (W × L) becomes large. Here, the value of the channel length L of the third transistor 103 is larger than the value of the channel length L of the eighth transistor 108, more preferably 2 to 3 times, so that the transistor of the eighth transistor 108 Since the size can be reduced, the layout area can be reduced.

図2(C)及び図3(C)に示すリセット期間では、信号221がLレベルのままなので
第5のトランジスタ105がオフのままであり、信号222がHレベルとなり第7のトラ
ンジスタ107がオンし、信号228がHレベルとなり第2のトランジスタ102及び第
4のトランジスタ104がオンし、信号227がLレベルとなり第3のトランジスタ10
3がオフする。このときのノード141の電位は、第13の配線133の電位(V2)が
第7のトランジスタ107を介して供給されるためV2となる。よって、第1のトランジ
スタ101及び第8のトランジスタ108がオフする。このときのノード142の電位は
、第4のトランジスタ104がオンするので、V2となる。よって、第6のトランジスタ
106がオフする。このように、リセット期間では、第3の配線123はV2が供給され
ている第4の配線124と導通するため、第3の配線123の電位がV2となる。したが
って、L信号が第3の配線123から出力される。
In the reset period illustrated in FIGS. 2C and 3C, since the signal 221 remains at the L level, the fifth transistor 105 remains off, the signal 222 becomes the H level, and the seventh transistor 107 is turned on. Then, the signal 228 becomes H level, the second transistor 102 and the fourth transistor 104 are turned on, the signal 227 becomes L level, and the third transistor 10
3 turns off. The potential of the node 141 at this time is V 2 because the potential (V 2) of the thirteenth wiring 133 is supplied through the seventh transistor 107. Accordingly, the first transistor 101 and the eighth transistor 108 are turned off. The potential of the node 142 at this time is V2 because the fourth transistor 104 is turned on. Accordingly, the sixth transistor 106 is turned off. Thus, in the reset period, the third wiring 123 is electrically connected to the fourth wiring 124 to which V2 is supplied, so that the potential of the third wiring 123 becomes V2. Therefore, the L signal is output from the third wiring 123.

なお、第7のトランジスタ107がオンするタイミングを遅延させることで、信号223
の立ち下がり時間を短くできる。なぜなら、第5の配線125に入力されるL信号が、W
/Lの値が大きい第1のトランジスタ101を介して第3の配線123に供給できるから
である。
Note that the signal 223 is delayed by delaying the timing at which the seventh transistor 107 is turned on.
The fall time can be shortened. This is because the L signal input to the fifth wiring 125 is W
This is because the voltage can be supplied to the third wiring 123 through the first transistor 101 having a large / L value.

あるいは、第7のトランジスタ107のW/Lの値を小さくして、ノード141の電位が
V2となるまでの立ち下がり時間を長くしても、信号223の立ち下がり時間を短くでき
る。この場合は、第7のトランジスタW/Lの値を第1のトランジスタ101のW/Lの
値よりも1/10〜1/40倍、より好ましくは1/20〜1/30倍とする。
Alternatively, even if the W / L value of the seventh transistor 107 is reduced and the fall time until the potential of the node 141 becomes V2 is increased, the fall time of the signal 223 can be shortened. In this case, the value of the seventh transistor W / L is set to 1/10 to 1/40 times, more preferably 1/20 to 1/30 times the value of W / L of the first transistor 101.

なお、図5(B)に示すように、第7のトランジスタ107をなくても、上記説明したセ
ット期間と同様な動作を行うことができる。図5(B)のフリップフロップは、トランジ
スタ及び配線を少なくできるため、レイアウト面積の縮小を図ることができる。
Note that as shown in FIG. 5B, the operation similar to that in the set period described above can be performed without the seventh transistor 107. In the flip-flop in FIG. 5B, the number of transistors and wirings can be reduced, so that the layout area can be reduced.

図2(D)及び図4(D)に示す第1の非選択期間において、信号221がLレベルのま
まなので第5のトランジスタ105がオフのままであり、信号222がLレベルとなり第
7のトランジスタ107がオフし、信号228がLレベルとなり第2のトランジスタ10
2及び第4のトランジスタ104がオフし、信号227がHレベルとなり第3のトランジ
スタ103がオンする。このときのノード142の電位は、第3のトランジスタ103の
第2の電極がソース電極となって、第7の配線127の電位(V1)から第3のトランジ
スタ103のしきい値電圧を引いた値となるためV1−Vth103(Vth103:第
3のトランジスタ103のしきい値電圧)となる。よって、第6のトランジスタ106が
オンする。このときのノード141の電位は第6のトランジスタ106がオンするので、
V2となる。よって、第1のトランジスタ101及び第8のトランジスタ108はオフの
ままである。このように、第1の非選択期間では、第3の配線123は浮遊状態となって
、電位をV2に維持する。
In the first non-selection period shown in FIGS. 2D and 4D, since the signal 221 remains at the L level, the fifth transistor 105 remains off, and the signal 222 becomes the L level. The transistor 107 is turned off, the signal 228 becomes L level, and the second transistor 10
The second and fourth transistors 104 are turned off, the signal 227 becomes H level, and the third transistor 103 is turned on. The potential of the node 142 at this time is obtained by subtracting the threshold voltage of the third transistor 103 from the potential (V1) of the seventh wiring 127 with the second electrode of the third transistor 103 serving as a source electrode. Therefore, V1−Vth103 (Vth103: threshold voltage of the third transistor 103). Accordingly, the sixth transistor 106 is turned on. Since the sixth transistor 106 is turned on at this time, the potential of the node 141 is turned on.
V2. Accordingly, the first transistor 101 and the eighth transistor 108 remain off. Thus, in the first non-selection period, the third wiring 123 is in a floating state and maintains the potential at V2.

なお、本実施の形態のフリップフロップは、第2のトランジスタ102をオフすることに
よって、第2のトランジスタ102のしきい値電圧のシフトを抑制できる。
Note that the flip-flop of this embodiment can suppress a shift in threshold voltage of the second transistor 102 by turning off the second transistor 102.

なお、信号227の電位をV1以下にして、第3のトランジスタ103のゲート電極の電
位を下げることで、第3のトランジスタ103のしきい値電圧のシフトを抑制できる。さ
らに、信号228の電位をV2以下にして、第4のトランジスタ104及び第2のトラン
ジスタ102に逆バイアスを印加することで、第4のトランジスタ104及び第2のトラ
ンジスタ102のしきい値電圧のシフトを抑制できる。
Note that the threshold voltage shift of the third transistor 103 can be suppressed by setting the potential of the signal 227 to be equal to or lower than V1 and decreasing the potential of the gate electrode of the third transistor 103. Further, the threshold voltage of the fourth transistor 104 and the second transistor 102 is shifted by applying a reverse bias to the fourth transistor 104 and the second transistor 102 by setting the potential of the signal 228 to V2 or less. Can be suppressed.

なお、図9(A)に示すように、トランジスタ901を新たに配置することで、第3の配
線123にV2を供給できる。トランジスタ901は、第1の電極が第4の配線124に
接続され、トランジスタ901の第2の電極が第3の配線123に接続され、ゲート電極
がノード142に接続されるため、第6のトランジスタ106と同じタイミングでオン・
オフが制御される。したがって、図9(A)のフリップフロップは、第3の配線123が
浮遊状態にならないため、ノイズに強くできる。さらに、図9(B)に示すように、第2
のトランジスタ102の代わりに、トランジスタ901を配置することもできる。
Note that as illustrated in FIG. 9A, V2 can be supplied to the third wiring 123 by newly arranging the transistor 901. Since the transistor 901 has a first electrode connected to the fourth wiring 124, a second electrode of the transistor 901 is connected to the third wiring 123, and a gate electrode is connected to the node 142, the sixth transistor On at the same timing as 106
Off is controlled. Therefore, the flip-flop in FIG. 9A can be resistant to noise because the third wiring 123 does not enter a floating state. Further, as shown in FIG.
Instead of the transistor 102, a transistor 901 can be provided.

図2(E)及び図4(E)に示す第2の非選択期間において、信号221がLレベルのま
まなので第5のトランジスタ105がオフのままであり、信号222がLレベルのままな
ので第7のトランジスタ107がオフのままであり、信号228がHレベルとなり第2の
トランジスタ102及び第4のトランジスタ104がオンし、信号227がLレベルとな
り第3のトランジスタ103がオフする。このときノード142の電位が第4のトランジ
スタ104がオンするのでV2となる。よって、第6のトランジスタ106がオフする。
このときのノード141は浮遊状態となるため電位をV2に維持する。よって、第1のト
ランジスタ101及び第8のトランジスタ108はオフのままである。このように、第2
の非選択期間では、第3の配線123はV2が供給されている第4の配線124と導通す
るため、第3の配線123の電位がV2となる。したがって、L信号が第3の配線123
から出力される。
In the second non-selection period shown in FIGS. 2E and 4E, since the signal 221 remains at the L level, the fifth transistor 105 remains off and the signal 222 remains at the L level. 7 transistor 107 remains off, the signal 228 becomes H level, the second transistor 102 and the fourth transistor 104 are turned on, the signal 227 becomes L level, and the third transistor 103 is turned off. At this time, the potential of the node 142 is V2 because the fourth transistor 104 is turned on. Accordingly, the sixth transistor 106 is turned off.
Since the node 141 at this time is in a floating state, the potential is maintained at V2. Accordingly, the first transistor 101 and the eighth transistor 108 remain off. Thus, the second
In the non-selection period, since the third wiring 123 is electrically connected to the fourth wiring 124 to which V2 is supplied, the potential of the third wiring 123 is V2. Therefore, the L signal is output from the third wiring 123.
Is output from.

なお、本実施の形態のフリップフロップは、第6のトランジスタ106をオフすることに
よって、第6のトランジスタ106のしきい値電圧のシフトを抑制できる。
Note that the flip-flop in this embodiment can suppress a shift in threshold voltage of the sixth transistor 106 by turning off the sixth transistor 106.

なお、本実施の形態のフリップフロップは、第2の非選択期間において、第3の配線12
3の電位がノイズによって変動しても、第3の配線123の電位をV2とすることができ
る。さらに、本実施の形態のフリップフロップは、ノード141の電位がノイズによって
変動しても、第1の非選択期間においてノード141の電位をV2とすることができる。
Note that the flip-flop of this embodiment includes the third wiring 12 in the second non-selection period.
Even if the potential of 3 fluctuates due to noise, the potential of the third wiring 123 can be set to V2. Further, in the flip-flop of this embodiment, even when the potential of the node 141 varies due to noise, the potential of the node 141 can be set to V2 in the first non-selection period.

なお、信号227の電位をV2以下にして、第3のトランジスタ103に逆バイアスを印
加することで、第3のトランジスタ103のしきい値電圧のシフトを抑制できる。さらに
、信号228の電位をV1以下にして、第4のトランジスタ104のゲート電極及び第2
のトランジスタ102の電極の電位を下げることで、第4のトランジスタ104及び第2
のトランジスタ102のしきい値電圧のシフトを抑制できる。
Note that the threshold voltage shift of the third transistor 103 can be suppressed by setting the potential of the signal 227 to V2 or less and applying a reverse bias to the third transistor 103. Further, the potential of the signal 228 is set to V1 or lower so that the gate electrode of the fourth transistor 104 and the second
By reducing the potential of the electrode of the transistor 102, the fourth transistor 104 and the second transistor
The shift of the threshold voltage of the transistor 102 can be suppressed.

以上のことから、本実施の形態のフリップフロップは、第2のトランジスタ102及び第
6のトランジスタ106のしきい値シフトを抑制できるため、長寿命化を図ることができ
る。さらに、本実施の形態のフリップフロップは、全てのトランジスタのしきい値電圧の
シフトを抑制できるため、長寿命化を図ることができる。さらに、本実施の形態のフリッ
プフロップは、ノイズに強いため、信頼性の向上を図ることができる。
From the above, the flip-flop of this embodiment can suppress a threshold shift of the second transistor 102 and the sixth transistor 106, and thus can have a long lifetime. Further, the flip-flop of this embodiment can suppress a shift in threshold voltage of all transistors, so that the lifetime can be extended. Further, since the flip-flop of this embodiment is resistant to noise, reliability can be improved.

ここで、第1のトランジスタ101乃至第8のトランジスタ108が有する機能を説明す
る。第1のトランジスタ101は、第5の配線125の電位を第3の配線123に供給す
るタイミングを選択し、ノード141の電位をブートストラップ動作によって上昇させる
機能を有し、ブートストラップ用トランジスタとして機能する。第2のトランジスタ10
2は、第4の配線124の電位を第3の配線123に供給するタイミングを選択する機能
を有し、スイッチングトランジスタとして機能する。第3のトランジスタ103は、第6
の配線126の電位をノード142に供給するタイミングを選択する機能を有し、スイッ
チングトランジスタとして機能する。第4のトランジスタ104は、第10の配線130
の電位をノード124に供給するタイミングを選択する機能を有し、スイッチングトラン
ジスタとして機能する。第5のトランジスタ105は、第9の配線129の電位をノード
141に供給するタイミングを選択する機能を有し、入力用トランジスタとして機能する
。第6のトランジスタ106は、第12の配線132の電位をノード141に供給するタ
イミングを選択する機能を有し、スイッチングトランジスタとして機能する。第7のトラ
ンジスタ107は、第13の配線133の電位をノード141に供給するタイミングを選
択する機能を有し、スイッチングトランジスタとして機能する。第8のトランジスタ10
8は、第11の配線131の電位をノード142に供給するタイミングを選択する機能を
有し、スイッチングトランジスタとして機能する。
Here, functions of the first transistor 101 to the eighth transistor 108 are described. The first transistor 101 has a function of selecting the timing at which the potential of the fifth wiring 125 is supplied to the third wiring 123 and increasing the potential of the node 141 by a bootstrap operation, and functions as a bootstrap transistor. To do. Second transistor 10
2 has a function of selecting timing for supplying the potential of the fourth wiring 124 to the third wiring 123 and functions as a switching transistor. The third transistor 103 is the sixth transistor
The wiring 126 has a function of selecting the timing for supplying the potential of the wiring 126 to the node 142 and functions as a switching transistor. The fourth transistor 104 includes a tenth wiring 130.
Has a function of selecting the timing of supplying the potential to the node 124 and functions as a switching transistor. The fifth transistor 105 has a function of selecting timing for supplying the potential of the ninth wiring 129 to the node 141 and functions as an input transistor. The sixth transistor 106 has a function of selecting timing for supplying the potential of the twelfth wiring 132 to the node 141 and functions as a switching transistor. The seventh transistor 107 has a function of selecting timing for supplying the potential of the thirteenth wiring 133 to the node 141 and functions as a switching transistor. Eighth transistor 10
8 has a function of selecting the timing at which the potential of the eleventh wiring 131 is supplied to the node 142 and functions as a switching transistor.

ただし、第1のトランジスタ101乃至第8のトランジスタ108は上記説明した機能を
有していれば、トランジスタとは限定されない。例えば、スイッチングトランジスタとし
て機能する第2のトランジスタ102、第4のトランジスタ104、第3のトランジスタ
103、第4のトランジスタ104、第6のトランジスタ106、第7のトランジスタ1
07及び第8のトランジスタ108は、スイッチング機能を有する素子であれば、ダイオ
ード、CMOSアナログスイッチ又は様々な論理回路などを適用してもよい。さらに、入
力用トランジスタとして機能する第5のトランジスタ105は、ノード141の電位を上
昇させてオフするタイミングを選択する機能有していればよく、PN接合ダイオード又は
ダイオード接続したトランジスタなどを適用してもよい。
Note that the first transistor 101 to the eighth transistor 108 are not limited to transistors as long as they have the functions described above. For example, the second transistor 102, the fourth transistor 104, the third transistor 103, the fourth transistor 104, the sixth transistor 106, and the seventh transistor 1 functioning as switching transistors.
As long as the 07 and the eighth transistors 108 are elements having a switching function, diodes, CMOS analog switches, various logic circuits, or the like may be applied. Further, the fifth transistor 105 that functions as an input transistor only needs to have a function of selecting the timing of turning off by increasing the potential of the node 141. A PN junction diode or a diode-connected transistor is used as the fifth transistor 105. Also good.

なお、図1と同様の動作を行うものであれば、各トランジスタの配置及び数などは図1に
限定されない。図1のフリップフロップの動作を説明した図3及び図4から分かるように
、本実施の形態では、セット期間、選択期間、リセット期間、第1の非選択期間、第2の
非選択期間は、それぞれ図3(A)乃至(C)、図4(D)、図4(E)に示す実線のよ
うに導通がとれていればよい。よって、これを満たすようにトランジスタ等を配置し、動
作させうる構成であれば、トランジスタ、その他の素子(抵抗素子、容量素子など)、ダ
イオード、スイッチ、様々な論理回路などを新たに配置してもよい。
Note that the arrangement and the number of the transistors are not limited to those in FIG. 1 as long as the operation similar to that in FIG. 1 is performed. As can be seen from FIGS. 3 and 4 describing the operation of the flip-flop of FIG. 1, in this embodiment, the set period, the selection period, the reset period, the first non-selection period, and the second non-selection period are: It suffices that the continuity is taken as indicated by the solid lines in FIGS. 3A to 3C, 4D, and 4E, respectively. Therefore, transistors, other elements (resistive elements, capacitive elements, etc.), diodes, switches, various logic circuits, etc. are newly arranged if the transistor can be arranged and operated to satisfy this requirement. Also good.

例えば、ノード142の電位は、第3のトランジスタ103をオンするか、第4のトラン
ジスタ104をオンするかによって、決定される。しかし、図10(A)に示すように、
第7の配線127と第8の配線128との間に、抵抗素子1011及び抵抗素子1012
を接続しても、図1(A)と同様の動作が可能である。図10(A)のフリップフロップ
は、トランジスタ数及び配線数を減らすことができるため、レイアウト面積の縮小、歩留
まりの向上などを図ることができる。
For example, the potential of the node 142 is determined depending on whether the third transistor 103 is turned on or the fourth transistor 104 is turned on. However, as shown in FIG.
Between the seventh wiring 127 and the eighth wiring 128, the resistance element 1011 and the resistance element 1012
Even if they are connected, the same operation as in FIG. 1A is possible. The flip-flop in FIG. 10A can reduce the number of transistors and the number of wirings, so that the layout area can be reduced, the yield can be improved, and the like.

さらに、図10(B)に示すように、第7の配線127とノード142との間に抵抗素子
1011の代わりにダイオード接続のトランジスタ1021及びダイオード接続のトラン
ジスタ1022を配置し、第8の配線128とノード142との間に抵抗素子1012の
代わりにダイオード接続のトランジスタ1023及びダイオード接続のトランジスタ10
24を配置してもよい。第7の配線127には、トランジスタ1021の第1の電極、ト
ランジスタ1021のゲート電極及びトランジスタ1022の第1の電極が接続され、第
8の配線128にはトランジスタ1023の第1の電極、トランジスタ1024の第1の
電極及びトランジスタ1024のゲート電極が接続され、ノード142にはトランジスタ
1021の第2の電極、トランジスタ1022の第2の電極、トランジスタ1022のゲ
ート電極、トランジスタ1023の第2の電極、トランジスタ1023のゲート電極及び
トランジスタ1024の第2の電極が接続される。つまり、第7の配線127とノード1
42との間、及び第8の配線128とノード142との間に、それぞれ2つのダイオード
が逆向きに、かつ、並列に接続される。
Further, as shown in FIG. 10B, a diode-connected transistor 1021 and a diode-connected transistor 1022 are arranged between the seventh wiring 127 and the node 142 instead of the resistance element 1011, and the eighth wiring 128. Instead of the resistance element 1012, the diode-connected transistor 1023 and the diode-connected transistor 10 are connected between the node 142 and the node 142.
24 may be arranged. The seventh wiring 127 is connected to the first electrode of the transistor 1021, the gate electrode of the transistor 1021, and the first electrode of the transistor 1022. The eighth wiring 128 is connected to the first electrode of the transistor 1023 and the transistor 1024. And the gate electrode of the transistor 1024 are connected to each other. The node 142 has a second electrode of the transistor 1021, a second electrode of the transistor 1022, a gate electrode of the transistor 1022, a second electrode of the transistor 1023, and a transistor The gate electrode of 1023 and the second electrode of the transistor 1024 are connected. That is, the seventh wiring 127 and the node 1
42, and between the eighth wiring 128 and the node 142, two diodes are connected in opposite directions and in parallel, respectively.

なお、図1と同様の動作を行うものであれば、本実施の形態のフリップフロップの駆動タ
イミングは、図2のタイミングチャートに限定されない。
Note that as long as the operation similar to that in FIG. 1 is performed, the driving timing of the flip-flop of this embodiment is not limited to the timing chart in FIG.

例えば、図6のタイミングチャートに示すように、第1の配線121、第2の配線122
、第5の配線125、第7の配線127、第8の配線128にH信号を入力する期間を短
くしてもよい。図6は、図2のタイミングチャートと比較して、信号がLレベルからHレ
ベルに切り替わるタイミングが期間Ta1だけ遅延し、信号がHレベルからLレベルに切
り替わるタイミングが期間Ta2だけ早くなっている。したがって、図6のタイミングチ
ャートを適用したフリップフロップは、各配線の瞬間電流が小さくなるため、省電力化、
誤動作の抑制、動作する条件の範囲の向上などを図ることができる。さらに、図6のタイ
ミングチャートを適用したフリップフロップは、リセット期間において、第3の配線12
3から出力される信号の立ち下がり時間を短くできる。なぜなら、ノード141の電位が
Lレベルとなるタイミングが期間Ta1+期間Ta2だけ遅延するので、第5の配線12
5に入力されているL信号が電流能力の大きい(チャネル幅が大きい)第1のトランジス
タ101を介して第3の配線123に供給されるからである。なお、図2のタイミングチ
ャートと共通するところは共通の符号を用いてその説明を省略する。
For example, as shown in the timing chart of FIG. 6, the first wiring 121 and the second wiring 122 are used.
The period during which the H signal is input to the fifth wiring 125, the seventh wiring 127, and the eighth wiring 128 may be shortened. In FIG. 6, the timing at which the signal switches from the L level to the H level is delayed by the period Ta1, and the timing at which the signal switches from the H level to the L level is advanced by the period Ta2, as compared with the timing chart of FIG. Therefore, in the flip-flop to which the timing chart of FIG. 6 is applied, since the instantaneous current of each wiring becomes small, power saving,
It is possible to suppress malfunctions and improve the range of operating conditions. Further, the flip-flop to which the timing chart of FIG. 6 is applied has the third wiring 12 in the reset period.
The fall time of the signal output from 3 can be shortened. This is because the timing at which the potential of the node 141 becomes the L level is delayed by the period Ta1 + the period Ta2, and thus the fifth wiring 12
This is because the L signal input to 5 is supplied to the third wiring 123 through the first transistor 101 having a large current capability (a channel width is large). Note that portions common to the timing chart of FIG. 2 are denoted by common reference numerals, and description thereof is omitted.

なお、期間Ta1、期間Ta2及び期間Tbの関係は、((Ta1+Tb)/(Ta1+
Ta2+Tb))×100<10[%]とすることが望ましい。より望ましくは、((T
a1+Tb)/(Ta1+Ta2+Tb))×100<5[%]とすることが望ましい。
さらに、期間Ta1≒期間Ta2とすることが望ましい。
Note that the relationship between the period Ta1, the period Ta2, and the period Tb is ((Ta1 + Tb) / (Ta1 +
Ta2 + Tb)) × 100 <10 [%] is desirable. More preferably, ((T
a1 + Tb) / (Ta1 + Ta2 + Tb)) × 100 <5 [%] is desirable.
Further, it is desirable that the period Ta1≈the period Ta2.

なお、図1と同様の動作を行うものであれば、第1の配線121〜第13の配線131は
自由に接続することができる。例えば、図7(A)に示すように、第2のトランジスタ1
02の第1の電極、第4のトランジスタ104の第1の電極、第6のトランジスタ106
の第1の電極、第7のトランジスタ107の第1の電極及び第8のトランジスタ108の
第1の電極が第7の配線707に接続されてもよい。さらに、第5のトランジスタ105
の第1の電極及び第3のトランジスタ103の第1の電極が第6の配線706に接続され
てもよい。さらに、第1のトランジスタ101の第1の電極及び第3のトランジスタ10
3のゲート電極が第4の配線704に接続されてもよい。ただし、図7(B)に示すよう
に、第1のトランジスタ101の第1の電極が第8の配線708に接続されてもよい。さ
らに、図8(A)に示すように、第3のトランジスタ103の第1の電極が第9の配線7
09に接続されてもよい。さらに、図8(B)に示すように、第4のトランジスタ104
の第1の電極が第10の配線710に接続されてもよい。なお、図1の構成と共通すると
ころは共通の符号を用いてその説明を省略する。
Note that the first wiring 121 to the thirteenth wiring 131 can be freely connected as long as the operation similar to that in FIG. 1 is performed. For example, as shown in FIG. 7A, the second transistor 1
02 first electrode, first electrode of the fourth transistor 104, sixth transistor 106
The first electrode of the seventh transistor 107, the first electrode of the seventh transistor 107, and the first electrode of the eighth transistor 108 may be connected to the seventh wiring 707. Further, the fifth transistor 105
The first electrode and the first electrode of the third transistor 103 may be connected to the sixth wiring 706. Further, the first electrode of the first transistor 101 and the third transistor 10
3 gate electrodes may be connected to the fourth wiring 704. Note that the first electrode of the first transistor 101 may be connected to the eighth wiring 708 as illustrated in FIG. Further, as shown in FIG. 8A, the first electrode of the third transistor 103 is connected to the ninth wiring 7.
09 may be connected. Further, as shown in FIG. 8B, the fourth transistor 104
The first electrode may be connected to the tenth wiring 710. Note that portions common to the configuration in FIG. 1 are denoted by common reference numerals and description thereof is omitted.

図7(A)のフリップフロップは、配線数を削減できるため、歩留まりの向上、レイアウ
ト面積の縮小、信頼性の向上、又は動作する条件の範囲の向上を図ることができる。さら
に、図7(B)のフリップフロップは、第3のトランジスタ103に印加する電位を小さ
くし、逆バイアスを印加できるので第3のトランジスタ103のしきい値電圧のシフトを
さらに抑制できる。さらに、図8(A)のフリップフロップは、第9の配線709に供給
する電位を小さくできるため、第7のトランジスタ107のしきい値電圧のシフトをさら
に抑制できる。さらに、図8(B)のフリップフロップは、第3のトランジスタ103及
び第4のトランジスタ104に流れる電流が他のトランジスタの動作にしないようにでき
るため、動作する条件の範囲の向上を図ることができる。
In the flip-flop in FIG. 7A, the number of wirings can be reduced; thus, yield, reduction in layout area, improvement in reliability, or improvement in a range of operating conditions can be achieved. Further, since the flip-flop in FIG. 7B can reduce the potential applied to the third transistor 103 and apply a reverse bias, the shift of the threshold voltage of the third transistor 103 can be further suppressed. Further, since the potential supplied to the ninth wiring 709 can be reduced in the flip-flop in FIG. 8A, the shift of the threshold voltage of the seventh transistor 107 can be further suppressed. Further, since the flip-flop in FIG. 8B can prevent the current flowing through the third transistor 103 and the fourth transistor 104 from operating as other transistors, the range of operating conditions can be improved. it can.

図7(A)に示したフリップフロップの上面図の一例を図29に示す。導電層2901は
、第1のトランジスタ101の第1の電極として機能する部分を含み、配線2951を介
して第4の配線704に接続される。導電層2902は、第1のトランジスタ101の第
2の電極としての機能を含み、配線2952を介して第3の配線703に接続される。導
電層2903は、第1のトランジスタ101のゲート電極、及び第8のトランジスタ10
8のゲート電極としての機能を含む。導電層2904は、第2のトランジスタ102の第
2の電極として機能する部分を含み、配線2952を介して第3の配線703に接続され
る。導電層2905は、第2のトランジスタ102の第1の電極、第4のトランジスタ1
04の第1の電極、及び第8のトランジスタ108の第1の電極としての機能を含み、第
7の配線707と接続される。導電層2906は第2のトランジスタ102のゲート電極
、及び第4のトランジスタ104のゲート電極としての機能を含み、配線2953を介し
て第5の配線705と接続される。導電層2907は、第3のトランジスタ103の第1
の電極としての機能を含み、配線2954を介して第6の配線706と接続される。導電
層2908は、第3のトランジスタ103の第2の電極、第4のトランジスタ104の第
2の電極、及び第8のトランジスタ108の第2の電極としての機能を含む。導電層29
09は、第3のトランジスタ103のゲート電極としての機能を含み、配線2955を介
して第4の配線704と接続される。導電層2910は、第5のトランジスタ105の第
1の電極としての機能を含み、配線2956を介して第6の配線706と接続される。導
電層2911は、第5のトランジスタ105の第2の電極、第7のトランジスタ107の
第2の電極としての機能を含み、配線2957を介して導電層2903と接続される。導
電層2912は、第5のトランジスタ105のゲート電極としての機能を含み、配線29
58を介して第1の配線701に接続される。導電層2913は、第6のトランジスタ1
06の第2の電極としての機能を含み、配線2595を介して導電層2903と接続され
る。導電層2914は、第6のトランジスタ106のゲート電極としての機能を含み、配
線2954を介して導電層2908と接続される。導電層2915は、第7のトランジス
タ107の第2の電極としての機能を含み、配線707と接続される。導電層2916は
、第7のトランジスタ107のゲート電極としての機能を含み、配線2960を介して第
2の配線702と接続される。
FIG. 29 illustrates an example of a top view of the flip-flop illustrated in FIG. The conductive layer 2901 includes a portion functioning as the first electrode of the first transistor 101 and is connected to the fourth wiring 704 through the wiring 2951. The conductive layer 2902 functions as the second electrode of the first transistor 101 and is connected to the third wiring 703 through the wiring 2952. The conductive layer 2903 includes the gate electrode of the first transistor 101 and the eighth transistor 10.
8 function as a gate electrode. The conductive layer 2904 includes a portion functioning as the second electrode of the second transistor 102 and is connected to the third wiring 703 through the wiring 2952. The conductive layer 2905 includes the first electrode of the second transistor 102 and the fourth transistor 1.
The first electrode of 04 and the first electrode of the eighth transistor 108 are connected to the seventh wiring 707. The conductive layer 2906 functions as the gate electrode of the second transistor 102 and the gate electrode of the fourth transistor 104 and is connected to the fifth wiring 705 through the wiring 2953. The conductive layer 2907 includes the first transistor 103 of the third transistor 103.
And is connected to a sixth wiring 706 through a wiring 2954. The conductive layer 2908 functions as the second electrode of the third transistor 103, the second electrode of the fourth transistor 104, and the second electrode of the eighth transistor 108. Conductive layer 29
09 includes a function as the gate electrode of the third transistor 103 and is connected to the fourth wiring 704 through the wiring 2955. The conductive layer 2910 functions as the first electrode of the fifth transistor 105 and is connected to the sixth wiring 706 through the wiring 2956. The conductive layer 2911 functions as the second electrode of the fifth transistor 105 and the second electrode of the seventh transistor 107 and is connected to the conductive layer 2903 through the wiring 2957. The conductive layer 2912 includes a function as a gate electrode of the fifth transistor 105 and includes the wiring 29
It is connected to the first wiring 701 through 58. The conductive layer 2913 is the sixth transistor 1
06 includes a function as the second electrode of 06 and is connected to the conductive layer 2903 through the wiring 2595. The conductive layer 2914 includes a function as a gate electrode of the sixth transistor 106 and is connected to the conductive layer 2908 through a wiring 2954. The conductive layer 2915 has a function as the second electrode of the seventh transistor 107 and is connected to the wiring 707. The conductive layer 2916 includes a function as the gate electrode of the seventh transistor 107 and is connected to the second wiring 702 through the wiring 2960.

なお、第1のトランジスタ101のゲート電極、第1の電極及び第2の電極として機能す
る部分は、それぞれを含む導電層と半導体層2981とが重なって形成される部分である
。第2のトランジスタ102のゲート電極、第1の電極及び第2の電極として機能する部
分は、それぞれを含む導電層と半導体層2982とが重なって形成される部分である。第
3のトランジスタ103のゲート電極、第1の電極及び第2の電極として機能する部分は
、それぞれを含む導電層と半導体層2983とが重なって形成される部分である。第4の
トランジスタ104のゲート電極、第1の電極及び第2の電極として機能する部分は、そ
れぞれを含む導電層と半導体層2984とが重なって形成される部分である。第5のトラ
ンジスタ105のゲート電極、第1の電極及び第2の電極として機能する部分は、それぞ
れを含む導電層と半導体層2985とが重なって形成される部分である。第6のトランジ
スタ106のゲート電極、第1の電極及び第2の電極として機能する部分は、それぞれを
含む導電層と半導体層2986とが重なって形成される部分である。第7のトランジスタ
107のゲート電極、第1の電極及び第2の電極として機能する部分は、それぞれを含む
導電層と半導体層2987とが重なって形成される部分である。第8のトランジスタ10
8のゲート電極、第1の電極及び第2の電極として機能する部分は、それぞれを含む導電
層と半導体層2988とが重なって形成される部分である。
Note that portions functioning as the gate electrode, the first electrode, and the second electrode of the first transistor 101 are portions where a conductive layer including each of them overlaps with the semiconductor layer 2981. The portions functioning as the gate electrode, the first electrode, and the second electrode of the second transistor 102 are portions where a conductive layer including each of them overlaps with the semiconductor layer 2982. The portions functioning as the gate electrode, the first electrode, and the second electrode of the third transistor 103 are portions where a conductive layer including each of them overlaps with the semiconductor layer 2983. The portions functioning as the gate electrode, the first electrode, and the second electrode of the fourth transistor 104 are portions where a conductive layer including each of them overlaps with the semiconductor layer 2984. The portion functioning as the gate electrode, the first electrode, and the second electrode of the fifth transistor 105 is a portion where the conductive layer including each of them overlaps with the semiconductor layer 2985. The portion functioning as the gate electrode, the first electrode, and the second electrode of the sixth transistor 106 is a portion where the conductive layer including each of them overlaps with the semiconductor layer 2986. The portions functioning as the gate electrode, the first electrode, and the second electrode of the seventh transistor 107 are portions where a conductive layer including each of them overlaps with the semiconductor layer 2987. Eighth transistor 10
The portions functioning as the eight gate electrodes, the first electrode, and the second electrode are portions where a conductive layer including each of them overlaps with the semiconductor layer 2988.

続いて、上述した本実施の形態のフリップフロップを有するシフトレジスタの構成及び駆
動方法について説明する。
Next, a structure and driving method of the shift register including the flip-flop of this embodiment described above will be described.

本実施の形態のシフトレジスタの構成について図11を参照して説明する。図11のシフ
トレジスタは、n個のフリップフロップ(フリップフロップ1101_1〜フリップフロ
ップ1101_n)を有する。
A structure of the shift register of this embodiment is described with reference to FIG. The shift register in FIG. 11 includes n flip-flops (flip-flops 1101_1 to 1101_n).

図11のシフトレジスタの接続関係について説明する。図11のシフトレジスタは、i段
目のフリップフロップ1101_i(フリップフロップ1101_1〜1101_nのう
ちいずれか一)は、図1(A)に示した第1の配線121が第7の配線1117_i−1
に接続され、図1(A)に示した第2の配線122が第7の配線1117_i+1に接続
され、図1(A)に示した第3の配線123が第7の配線1117_iに接続され、図1
(A)に示した第4の配線124、第10の配線130、第11の配線131、第12の
配線132及び第13の配線133が第5の配線1115に接続され、図1(A)に示し
た第5の配線125及び第7の配線127が奇数段目のフリップフロップでは第2の配線
1112に接続され、偶数段目のフリップフロップでは第3の配線1113に接続され、
図1(A)に示した第8の配線128が奇数段目のフリップフロップでは第3の配線11
13に接続され、偶数段目のフリップフロップでは第2の配線1112に接続され、図1
(A)に示した第6の配線126及び第9の配線129が第4の配線1114に接続され
る。ただし、1段目のフリップフリップ1101_1の図1(A)に示す第1の配線12
1は第1の配線1111に接続され、n段目のフリップフロップ1101_nの図1(A
)に示す第2の配線122は第6の配線1116に接続される。
Connection relations of the shift register in FIG. 11 are described. In the shift register in FIG. 11, the i-th flip-flop 1101_i (any one of the flip-flops 1101_1 to 1101_n) has the first wiring 121 illustrated in FIG.
1A, the second wiring 122 illustrated in FIG. 1A is connected to the seventh wiring 1117_i + 1, the third wiring 123 illustrated in FIG. 1A is connected to the seventh wiring 1117_i, FIG.
The fourth wiring 124, the tenth wiring 130, the eleventh wiring 131, the twelfth wiring 132, and the thirteenth wiring 133 shown in FIG. 1A are connected to the fifth wiring 1115, and FIG. Are connected to the second wiring 1112 in the odd-numbered flip-flops, and are connected to the third wiring 1113 in the even-numbered flip-flops.
If the eighth wiring 128 shown in FIG. 1A is an odd-numbered flip-flop, the third wiring 11
13 is connected to the second wiring 1112 in the even-numbered flip-flops.
The sixth wiring 126 and the ninth wiring 129 shown in FIG. 9A are connected to the fourth wiring 1114. However, the first wiring 12 shown in FIG. 1A of the first-stage flip-flip 1101_1.
1 is connected to the first wiring 1111 and the n-th flip-flop 1101_n in FIG.
) Is connected to the sixth wiring 1116.

なお、第1の配線1111、第2の配線1112、第3の配線1113、第6の配線11
16を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでも
よい。さらに、第4の配線1114、第5の配線1115を、それぞれ第1の電源線、第
2の電源線と呼んでもよい。
Note that the first wiring 1111, the second wiring 1112, the third wiring 1113, and the sixth wiring 11 are used.
16 may be referred to as a first signal line, a second signal line, a third signal line, and a fourth signal line, respectively. Further, the fourth wiring 1114 and the fifth wiring 1115 may be referred to as a first power supply line and a second power supply line, respectively.

次に、図11に示したシフトレジスタの動作について、図12のタイミングチャート及び
図13のタイミングチャートを参照して説明する。ここで、図12のタイミングチャート
は、走査期間と帰線期間とに分割されている。走査期間は、第7の配線1117_1から
の選択信号の出力が開始されて第7の配線1117_nからの選択信号の出力が終了する
までの期間である。帰線期間は、第7の配線1117_nからの選択信号の出力が終了し
て第7の配線1117_1からの選択信号の出力が開始されるまでの期間である。
Next, operation of the shift register illustrated in FIG. 11 is described with reference to a timing chart of FIG. 12 and a timing chart of FIG. Here, the timing chart of FIG. 12 is divided into a scanning period and a blanking period. The scan period is a period from when the selection signal is output from the seventh wiring 1117_1 to when the selection signal is output from the seventh wiring 1117_n. The blanking period is a period from when the output of the selection signal from the seventh wiring 1117 — n is finished until the output of the selection signal from the seventh wiring 1117 — 1 is started.

なお、第4の配線1114にはV1の電位が供給され、第5の配線1115にはV2の電
位が供給される。
Note that the potential of V 1 is supplied to the fourth wiring 1114 and the potential of V 2 is supplied to the fifth wiring 1115.

なお、第1の配線1111、第2の配線1112、第3の配線1113、第6の配線11
16には、それぞれ図12に示す信号1211、信号1212、信号1213、信号12
16が入力される。ここで、信号1211、信号1212、信号1213、信号1216
は、H信号の電位がV1(以下、Hレベルともいう)、L信号の電位がV2(以下、Lレ
ベルともいう)のデジタル信号である。さらに、信号1211、信号1212、信号12
13、信号1216を、それぞれスタート信号、第1のクロック信号、第2のクロック信
号(反転クロック信号)、リセット信号と呼んでもよい。
Note that the first wiring 1111, the second wiring 1112, the third wiring 1113, and the sixth wiring 11 are used.
16, signal 1211, signal 1212, signal 1213, signal 12 shown in FIG.
16 is input. Here, the signal 1211, the signal 1212, the signal 1213, and the signal 1216
Is a digital signal in which the potential of the H signal is V1 (hereinafter also referred to as H level) and the potential of the L signal is V2 (hereinafter also referred to as L level). Furthermore, the signal 1211, the signal 1212, and the signal 12
13 and signal 1216 may be referred to as a start signal, a first clock signal, a second clock signal (inverted clock signal), and a reset signal, respectively.

ただし、第1の配線1111〜第6の配線1116にはそれぞれ様々な信号、電位及び電
流が入力されてもよい。
Note that various signals, potentials, and currents may be input to the first wiring 1111 to the sixth wiring 1116, respectively.

なお、第7の配線1117_1〜第7の配線1117_nからは、それぞれH信号の電位
がV1(以下、Hレベルともいう)、L信号の電位がV2(以下、Lレベルともいう)の
デジタル信号が出力される。ただし、図14に示すように、第7の配線1117_1〜第
7の配線1117_nからそれぞれバッファ1401_1〜バッファ1401_nを介し
て信号が出力され、シフトレジスタの出力信号と各フリップフロップの転送信号とを分割
できるので、動作する条件の範囲を大きくすることができる。
Note that from the seventh wiring 1117_1 to the seventh wiring 1117_n, digital signals having an H signal potential of V1 (hereinafter also referred to as H level) and an L signal potential of V2 (hereinafter also referred to as L level) are received. Is output. However, as shown in FIG. 14, signals are output from the seventh wiring 1117_1 to the seventh wiring 1117_n through the buffers 1401_1 to 1401_n, respectively, and the output signal of the shift register and the transfer signal of each flip-flop are divided. As a result, the range of operating conditions can be increased.

ここで、図14に示すシフトレジスタが有するバッファ1401_1〜バッファ1401
_nの一例について図15(A)及び図15(B)を参照して説明する。図15(A)に
示すバッファ8000は、配線8011と配線8012と間にインバータ8001a、イ
ンバータ8001b、インバータ8001cが接続されることで、配線8011に入力さ
れる信号の反転信号が配線8012から出力される。ただし、配線8011と配線801
2と間に接続されるインバータの数に限定はなく、例えば配線8011と配線8012と
間に偶数個のインバータが接続される場合は、配線8011に入力される信号と同じ極性
の信号が配線8012から出力される。さらに、図15(B)のバッファ8100に示す
ように、直列に接続されたインバータ8002a、インバータ8002b及びインバータ
8002cと、直列に配置されたインバータ8003a、インバータ8003b及びイン
バータ8003cとが並列に接続されてもよい。図15(B)のバッファ8100は、ト
ランジスタの特性のバラツキを平均化できるため、配線8012から出力される信号の遅
延及びなまりを低減できる。さらに、インバータ8002a及びインバータ8002aの
出力、並びにインバータ8002b及びインバータ8002bの出力は、接続されてもよ
い。
Here, the buffers 1401_1 to 1401 included in the shift register illustrated in FIG.
An example of _n will be described with reference to FIGS. In the buffer 8000 illustrated in FIG. 15A, an inverter 8001a, an inverter 8001b, and an inverter 8001c are connected between the wiring 8011 and the wiring 8012, so that an inverted signal of the signal input to the wiring 8011 is output from the wiring 8012. The However, the wiring 8011 and the wiring 801
There is no limitation on the number of inverters connected to 2; for example, when an even number of inverters are connected between the wiring 8011 and the wiring 8012, a signal having the same polarity as the signal input to the wiring 8011 is displayed. Is output from. Further, as shown in a buffer 8100 in FIG. 15B, an inverter 8002a, an inverter 8002b, and an inverter 8002c connected in series, and an inverter 8003a, an inverter 8003b, and an inverter 8003c arranged in series are connected in parallel. Also good. The buffer 8100 in FIG. 15B can average variation in transistor characteristics, so that delay and rounding of a signal output from the wiring 8012 can be reduced. Further, the outputs of the inverter 8002a and the inverter 8002a and the outputs of the inverter 8002b and the inverter 8002b may be connected.

なお、図15(A)において、インバータ8001aが有するトランジスタのW<インバ
ータ8001bが有するトランジスタのW<インバータ8001cが有するトランジスタ
のWとすることが好ましい。なぜなら、インバータ8001aのWが小さいことで、フリ
ップフロップの駆動能力(具体的には図1のトランジスタ101のW/Lの値)を小さく
できるので、本発明のシフトレジスタは、レイアウト面積を小さくできる。同様に、図1
5(B)において、インバータ8002aが有するトランジスタのW<インバータ800
2bが有するトランジスタのW<インバータ8002cが有するトランジスタのWとする
ことが好ましい。同様に、図15(B)において、インバータ8003aが有するトラン
ジスタのW<インバータ8003bが有するトランジスタのW<インバータ8003cが
有するトランジスタのWとすることが好ましい。さらに、インバータ8002aが有する
トランジスタのW=インバータ8003aが有するトランジスタのW、インバータ800
2bが有するトランジスタのW=インバータ8003bが有するトランジスタのW、イン
バータ8002cが有するトランジスタのW=インバータ8003cが有するトランジス
タのWとすることが好ましい。
Note that in FIG. 15A, it is preferable that W of a transistor included in the inverter 8001a <W of a transistor included in the inverter 8001b <W of a transistor included in the inverter 8001c. This is because when the inverter 8001a has a small W, the driving capability of the flip-flop (specifically, the W / L value of the transistor 101 in FIG. 1) can be reduced, so that the shift register of the present invention can reduce the layout area. . Similarly, FIG.
5B, the transistor W included in the inverter 8002a <the inverter 800
It is preferable that W of the transistor included in 2b <W of the transistor included in the inverter 8002c. Similarly, in FIG. 15B, it is preferable that W of the transistor included in the inverter 8003a <W of the transistor included in the inverter 8003b <W of the transistor included in the inverter 8003c. Further, W of the transistor included in the inverter 8002a = W of the transistor included in the inverter 8003a, and the inverter 800
It is preferable that W of the transistor included in 2b = W of the transistor included in the inverter 8003b, W of the transistor included in the inverter 8002c = W of the transistor included in the inverter 8003c.

なお、図15(A)及び図15(B)に示すインバータとしては、入力された信号を反転
して出力できるものであれば特に限定されない。例えば、図15(C)に示すように、第
1のトランジスタ8201及び第2のトランジスタ8202によってインバータを構成し
てもよい。さらに、第1の配線には信号が入力され、第2の配線8212からは信号が出
力され、第3の配線8213にはV1が供給され、第4の配線8214にはV2が供給さ
れる。図15(C)のインバータは、第1の配線8211にH信号を入力すると、V1−
V2を第1のトランジスタ8201と第2のトランジスタ8202で分割した電位(第1
のトランジスタ8201のW/L<第2のトランジスタ8202のW/L)を、第2の配
線8212から出力する。さらに、図15(C)のインバータは、第1の配線8211に
L信号を入力すると、V1−Vth8201(Vth8201:第1のトランジスタ82
01のしきい値電圧)を第2の配線8212から出力する。さらに、第1のトランジスタ
8201は抵抗成分を有する素子であればPN接合ダイオードでもよいし、単に抵抗素子
としてもよい。
Note that there is no particular limitation on the inverter illustrated in FIGS. 15A and 15B as long as it can output an inverted signal. For example, an inverter may be formed using the first transistor 8201 and the second transistor 8202 as illustrated in FIG. Further, a signal is input to the first wiring, a signal is output from the second wiring 8212, V 1 is supplied to the third wiring 8213, and V 2 is supplied to the fourth wiring 8214. When an H signal is input to the first wiring 8211, the inverter in FIG.
A potential obtained by dividing V2 by the first transistor 8201 and the second transistor 8202 (the first transistor
(W / L of the transistor 8201 <W / L of the second transistor 8202) is output from the second wiring 8212. Further, in the inverter in FIG. 15C, when an L signal is input to the first wiring 8211, V1−Vth8201 (Vth8201: the first transistor 82).
01 threshold voltage) is output from the second wiring 8212. Further, the first transistor 8201 may be a PN junction diode as long as it is an element having a resistance component, or may simply be a resistance element.

さらに、図15(D)に示すように、第1のトランジスタ8301、第2のトランジスタ
8302、第3のトランジスタ8303及び第4のトランジスタ8304によってインバ
ータを構成してもよい。さらに、第1の配線8311には信号が入力され、第2の配線8
312からは信号が出力され、第3の配線8313及び第5の配線8315にはV1が供
給され、第4の配線8314及び第6の配線8316にはV2が供給される。図15(D
)のインバータは、第1の配線8311にH信号を入力すると、V2を第2の配線831
2から出力する。このとき、ノード8341は電位をLレベルとするため第1のトランジ
スタ8301はオフする。さらに、図15(D)のインバータは、第1の配線8311に
L信号を入力すると、V1を第2の配線8312から出力する。このとき、ノード834
1の電位がV1−Vth8303(Vth8303:第3のトランジスタ8303のしき
い値電圧)となると、ノード8341が浮遊状態となり、ノード8341の電位がブート
ストラップ動作によってV1+Vth8301(Vth8301:第1のトランジスタ8
301のしきい値電圧)よりも高くなるので、第1のトランジスタ8301はオンする。
さらに、第1のトランジスタ8301はブートストラップ用トランジスタとして機能する
ため、第2の電極とゲート電極との間に容量素子が配置されてもよい。
Further, as illustrated in FIG. 15D, an inverter may be formed using the first transistor 8301, the second transistor 8302, the third transistor 8303, and the fourth transistor 8304. Further, a signal is input to the first wiring 8311, and the second wiring 8
A signal is output from 312, V 1 is supplied to the third wiring 8313 and the fifth wiring 8315, and V 2 is supplied to the fourth wiring 8314 and the sixth wiring 8316. FIG. 15 (D
When the H signal is input to the first wiring 8311, the inverter of (2) converts V2 into the second wiring 831.
2 is output. At this time, since the potential of the node 8341 is set to the L level, the first transistor 8301 is turned off. Further, when the L signal is input to the first wiring 8311, the inverter in FIG. 15D outputs V1 from the second wiring 8312. At this time, the node 834
When the potential of 1 becomes V1−Vth8303 (Vth8303: threshold voltage of the third transistor 8303), the node 8341 is in a floating state, and the potential of the node 8341 is V1 + Vth8301 (Vth8301: the first transistor 8) due to the bootstrap operation.
301, the first transistor 8301 is turned on.
Further, since the first transistor 8301 functions as a bootstrap transistor, a capacitor may be provided between the second electrode and the gate electrode.

さらに、図16(A)に示すように、第1のトランジスタ8401、第2のトランジスタ
8402、第3のトランジスタ8403及び第4のトランジスタ8404によってインバ
ータを構成してもよい。図16(A)のインバータは、2入力型のインバータであり、ブ
ートストラップ動作が可能である。さらに、第1の配線8411には信号が入力され、第
2の配線8412には反転信号が入力され、第3の配線8413からは信号が出力され、
第4の配線8414及び第6の配線8416にはV1が供給され、第5の配線8415及
び第7の配線8417にはV2が供給される。図16(A)のインバータは、第1の配線
8411にL信号、第2の配線8412にH信号を入力すると、V2を第3の配線841
3から出力する。このとき、ノード8441の電位はV2となるため、第1のトランジス
タ8401はオフする。さらに、図16(A)のインバータは、第1の配線8411にH
信号、第2の配線8412にL信号を入力すると、V1を第3の配線8413から出力す
る。このとき、ノード8441の電位がV1−Vth8403(Vth8403:第3の
トランジスタ8403のしきい値電圧)となると、ノード8441が浮遊状態となり、ノ
ード8441の電位がブートストラップ動作によってV1+Vth8401(Vth84
01:第1のトランジスタ8401のしきい値電圧)よりも高くなるので、第1のトラン
ジスタ8401はオンする。さらに、第1のトランジスタ8401はブートストラップ用
トランジスタとして機能するため、第2の電極とゲート電極との間に容量素子が配置され
てもよい。さらに、第1の配線8411及び第2の配線8412のうち一方には、図1(
A)に示す第3の配線123を接続し、他方には図1(A)に示すノード142を接続す
るとよい。
Further, as illustrated in FIG. 16A, an inverter may be formed using the first transistor 8401, the second transistor 8402, the third transistor 8403, and the fourth transistor 8404. The inverter in FIG. 16A is a two-input inverter and can perform a bootstrap operation. Further, a signal is input to the first wiring 8411, an inverted signal is input to the second wiring 8412, and a signal is output from the third wiring 8413.
V1 is supplied to the fourth wiring 8414 and the sixth wiring 8416, and V2 is supplied to the fifth wiring 8415 and the seventh wiring 8417. In the inverter illustrated in FIG. 16A, when an L signal is input to the first wiring 8411 and an H signal is input to the second wiring 8412, V2 is supplied to the third wiring 841.
3 is output. At this time, since the potential of the node 8441 is V2, the first transistor 8401 is turned off. Further, the inverter in FIG. 16A is connected to the first wiring 8411 with H
When an L signal is input to the signal and the second wiring 8412, V 1 is output from the third wiring 8413. At this time, when the potential of the node 8441 becomes V1−Vth8403 (Vth8403: threshold voltage of the third transistor 8403), the node 8441 is in a floating state, and the potential of the node 8441 is V1 + Vth8401 (Vth84) by the bootstrap operation.
01: threshold voltage of the first transistor 8401), the first transistor 8401 is turned on. Further, since the first transistor 8401 functions as a bootstrap transistor, a capacitor may be provided between the second electrode and the gate electrode. Further, one of the first wiring 8411 and the second wiring 8412 is connected to FIG.
A third wiring 123 shown in A) is connected, and a node 142 shown in FIG.

さらに、図16(B)に示すように、第1のトランジスタ8501、第2のトランジスタ
8502及び第3のトランジスタ8503によって、インバータを構成してもよい。図1
6(B)のインバータは、2入力型のインバータであり、ブートストラップ動作が可能で
ある。さらに、第1の配線8511には信号が入力され、第2の配線8512には反転信
号が入力され、第3の配線8513からは信号が出力され、第4の配線8514及び第6
の配線8516にはV2が供給され、第5の配線8515にはV2が供給される。図16
(B)のインバータは、第1の配線8511にL信号、第2の配線8512にH信号を入
力すると、V2を第3の配線8513から出力する。このとき、ノード8541の電位は
V2となるため、第1のトランジスタ8501はオフする。さらに、図16(B)のイン
バータは、第1の配線8511にH信号、第2の配線8512にL信号を入力すると、V
1を第3の配線8513から出力する。このとき、ノード8541の電位がV1−Vth
8503(Vth8503:第3のトランジスタ8503のしきい値電圧)となると、ノ
ード8541が浮遊状態となり、ノード8541の電位がブートストラップ動作によって
V1+Vth8501(Vth8501:第1のトランジスタ8501のしきい値電圧)
よりも高くなるので、第1のトランジスタ8501はオンする。さらに、第1のトランジ
スタ8501はブートストラップ用トランジスタとして機能するため、第2の電極とゲー
ト電極との間に容量素子が配置されてもよい。さらに、第1の配線8511及び第2の配
線8512のうち一方には、図1(A)に示す第3の配線123を接続し、他方には図1
(A)に示すノード142を接続するとよい。
Further, as illustrated in FIG. 16B, an inverter may be formed using the first transistor 8501, the second transistor 8502, and the third transistor 8503. FIG.
The inverter 6 (B) is a two-input inverter and can perform a bootstrap operation. Further, a signal is input to the first wiring 8511, an inverted signal is input to the second wiring 8512, a signal is output from the third wiring 8513, and the fourth wiring 8514 and the sixth wiring
The second wiring 8516 is supplied with V2, and the fifth wiring 8515 is supplied with V2. FIG.
When an L signal is input to the first wiring 8511 and an H signal is input to the second wiring 8512, the inverter of FIG. 5B outputs V2 from the third wiring 8513. At this time, since the potential of the node 8541 is V2, the first transistor 8501 is turned off. Further, when the H signal is input to the first wiring 8511 and the L signal is input to the second wiring 8512, the inverter in FIG.
1 is output from the third wiring 8513. At this time, the potential of the node 8541 is V1−Vth.
When 8503 (Vth8503: threshold voltage of the third transistor 8503) is reached, the node 8541 is in a floating state, and the potential of the node 8541 is V1 + Vth8501 (Vth8501: threshold voltage of the first transistor 8501) by bootstrap operation.
Therefore, the first transistor 8501 is turned on. Further, since the first transistor 8501 functions as a bootstrap transistor, a capacitor may be provided between the second electrode and the gate electrode. Further, one of the first wiring 8511 and the second wiring 8512 is connected to the third wiring 123 illustrated in FIG. 1A, and the other is connected to FIG.
The node 142 shown in FIG.

さらに、図16(C)に示すように、第1のトランジスタ8601、第2のトランジスタ
8602、第3のトランジスタ8603及び第4のトランジスタ8604によってインバ
ータを構成してもよい。図16(C)のインバータは、2入力型のインバータであり、ブ
ートストラップ動作が可能である。さらに、第1の配線8611には信号が入力され、第
2の配線8612には反転信号が入力され、第3の配線8613からは信号が出力され、
第4の配線8614にはV1が供給され、第5の配線8615及び第6の配線8616に
はV2が供給される。図16(A)のインバータは、第1の配線8611にL信号、第2
の配線8612にH信号を入力すると、V2を第3の配線8613から出力する。このと
き、ノード8641の電位はV2となるため、第1のトランジスタ8601はオフする。
さらに、図16(C)のインバータは、第1の配線8611にH信号、第2の配線861
2にL信号を入力すると、V1を第3の配線8613から出力する。このとき、ノード8
641の電位がV1−Vth8603(Vth8603:第3のトランジスタ8603の
しきい値電圧)となると、ノード8641が浮遊状態となり、ノード8641の電位がブ
ートストラップ動作によってV1+Vth8601(Vth8601:第1のトランジス
タ8601のしきい値電圧)よりも高くなるので、第1のトランジスタ8601はオンす
る。さらに、第1のトランジスタ8601はブートストラップ用トランジスタとして機能
するため、第2の電極とゲート電極との間に容量素子が配置されてもよい。さらに、第1
の配線8611及び第2の配線8612のうち一方には、図1(A)に示す第3の配線1
23を接続し、他方には図1(A)に示すノード142を接続するとよい。
Further, as illustrated in FIG. 16C, an inverter may be formed using the first transistor 8601, the second transistor 8602, the third transistor 8603, and the fourth transistor 8604. The inverter in FIG. 16C is a two-input inverter and can perform a bootstrap operation. Further, a signal is input to the first wiring 8611, an inverted signal is input to the second wiring 8612, and a signal is output from the third wiring 8613.
V1 is supplied to the fourth wiring 8614 and V2 is supplied to the fifth wiring 8615 and the sixth wiring 8616. In the inverter in FIG. 16A, an L signal is supplied to the first wiring 8611, the second
When an H signal is input to the second wiring 8612, V 2 is output from the third wiring 8613. At this time, since the potential of the node 8641 becomes V2, the first transistor 8601 is turned off.
Further, in the inverter in FIG. 16C, the first wiring 8611 has an H signal and the second wiring 861.
When an L signal is input to 2, V 1 is output from the third wiring 8613. At this time, node 8
When the potential of 641 becomes V1−Vth8603 (Vth8603: threshold voltage of the third transistor 8603), the node 8641 is in a floating state, and the potential of the node 8641 becomes V1 + Vth8601 (Vth8601: the first transistor 8601 of the first transistor 8601). Therefore, the first transistor 8601 is turned on. Further, since the first transistor 8601 functions as a bootstrap transistor, a capacitor may be provided between the second electrode and the gate electrode. In addition, the first
One of the second wiring 8611 and the second wiring 8612 includes the third wiring 1 illustrated in FIG.
23 is connected, and a node 142 shown in FIG.

なお、フリップフロップ1101_iのスタート信号として第7の配線1117_i−1
から出力される信号を用い、リセット信号として第7の配線1117_i+1から出力さ
れる信号を用いる。ここで、フリップフロップ1101_1のスタート信号は第1の配線
1111から入力され、フリップフロップ1101_nのリセット信号は第6の配線11
16から入力される。ただし、フリップフロップ1101_nのリセット信号として、第
7の配線1117_1から出力される信号を用いてもよいし、第7の配線1117_2か
ら出力される信号を用いてもよい。あるいは、ダミーのフリップフロップを新たに配置し
て、ダミーのフリップフロップの出力信号を用いてもよい。こうすることで、配線数及び
信号数を減らすことができる。
Note that the seventh wiring 1117 — i−1 is used as a start signal of the flip-flop 1101 — i.
The signal output from the seventh wiring 1117 — i + 1 is used as the reset signal. Here, the start signal of the flip-flop 1101_1 is input from the first wiring 1111 and the reset signal of the flip-flop 1101_n is the sixth wiring 11.
16 is input. Note that as the reset signal of the flip-flop 1101_n, a signal output from the seventh wiring 1117_1 or a signal output from the seventh wiring 1117_2 may be used. Alternatively, a dummy flip-flop may be newly disposed and the output signal of the dummy flip-flop may be used. By doing so, the number of wirings and the number of signals can be reduced.

図13に示すように、例えば、フリップフロップ1101_iが選択期間となると、第7
の配線1117_iからH信号(選択信号)が出力される。このとき、フリップフロップ
1101_i+1はセット期間となる。その後、フリップフロップ1101_iがリセッ
ト期間となって、第7の配線1117_iからL信号が出力される。このとき、フリップ
フロップ1101_i+1は選択期間となる。その後、フリップフロップ1101_iが
第1の非選択期間となって、第7の配線1117_iが浮遊となり電位をV2に維持する
。このとき、フリップフロップ1101_i+1はリセット期間となる。その後、フリッ
プフロップ1101_iが第2の非選択期間となって、第7の配線1117_iからL信
号が出力される。このとき、フリップフロップ1101_i+1は第1の非選択期間期間
となる。
As shown in FIG. 13, for example, when the flip-flop 1101_i enters the selection period,
H signal (selection signal) is output from the wiring 1117_i. At this time, the flip-flop 1101_i + 1 is in the set period. After that, the flip-flop 1101_i enters a reset period, and an L signal is output from the seventh wiring 1117_i. At this time, the flip-flop 1101_i + 1 is in a selection period. After that, the flip-flop 1101_i enters the first non-selection period, the seventh wiring 1117_i becomes floating, and the potential is maintained at V2. At this time, the flip-flop 1101_i + 1 is in the reset period. After that, the flip-flop 1101_i enters the second non-selection period, and the L signal is output from the seventh wiring 1117_i. At this time, the flip-flop 1101_i + 1 is in the first non-selection period.

こうして、図11のシフトレジスタは、選択信号を第7の配線1117_1から順に第7
の配線1117_nまで出力できる。つまり、図11のシフトレジスタは、第7の配線1
117_1〜第7の配線717_nを走査できる。
In this manner, the shift register in FIG. 11 transmits the selection signal from the seventh wiring 1117_1 to the seventh wiring in order.
The wiring 1117_n can be output. That is, the shift register of FIG.
117_1 to the seventh wiring 717_n can be scanned.

さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、トランジスタの
しきい値電圧のシフトを抑制できるので、長寿命化を図ることができる。さらに、本実施
の形態のフリップフロップを適用したシフトレジスタは、信頼性の向上を図ることができ
る。さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、誤動作の抑
制を図ることができる。
Further, the shift register to which the flip-flop of this embodiment is applied can suppress a shift in threshold voltage of the transistor, so that the lifetime can be extended. Further, the shift register to which the flip-flop of this embodiment is applied can improve reliability. Further, the shift register to which the flip-flop of this embodiment is applied can suppress malfunction.

さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、高速に動作でき
るので、より高精細な表示装置、又はより大型の表示装置に適用できる。さらに、本実施
の形態のフリップフロップを適用したシフトレジスタは、工程の簡略化を図ることができ
る。さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、製造コスト
の削減を図ることができる。さらに、本実施の形態のフリップフロップを適用したシフト
レジスタは、歩留まりの向上を図ることができる。
Further, the shift register to which the flip-flop of this embodiment is applied can operate at high speed, and thus can be applied to a higher-definition display device or a larger display device. Further, the shift register to which the flip-flop of this embodiment is applied can simplify the process. Further, a shift register to which the flip-flop of this embodiment is applied can reduce manufacturing costs. Further, the shift register to which the flip-flop of this embodiment is applied can improve yield.

続いて、上述した本実施の形態のシフトレジスタを有する表示装置の構造及び駆動方法に
ついて説明する。ただし、本実施の形態の表示装置は、少なくとも本実施の形態のフリッ
プフロップを有していればよい。
Next, a structure and driving method of the display device including the shift register of this embodiment described above will be described. Note that the display device of this embodiment mode includes at least the flip-flop of this embodiment mode.

本実施の形態の表示装置の構成について図17を参照して説明する。図17の表示装置は
、信号線駆動回路1701、走査線駆動回路1702及び画素部1704を有し、画素部
1704には、信号線駆動回路1701から列方向に伸張して配置された複数の信号線S
1〜Sm、走査線駆動回路1702から行方向に伸張して配置された複数の走査線G1〜
Gn及び信号線S1〜Sm並びに走査線G1〜Gnに対応してマトリクス状に配置された
複数の画素1703を有する。そして、各画素1703は、信号線Sj(信号線S1〜S
mのうちいずれか一)、走査線Gi(走査線G1〜Gnのうちいずれか一)と接続される
。さらに、走査線駆動回路1702を駆動回路と呼んでもよい。
The structure of the display device of this embodiment will be described with reference to FIG. The display device in FIG. 17 includes a signal line driver circuit 1701, a scan line driver circuit 1702, and a pixel portion 1704, and the pixel portion 1704 includes a plurality of signals that extend from the signal line driver circuit 1701 in the column direction. Line S
1 to Sm, a plurality of scanning lines G1 to G1 arranged extending in the row direction from the scanning line driving circuit 1702
A plurality of pixels 1703 are arranged in a matrix corresponding to Gn, signal lines S1 to Sm, and scanning lines G1 to Gn. Each pixel 1703 includes a signal line Sj (signal lines S1 to S1).
any one of m) and the scanning line Gi (any one of the scanning lines G1 to Gn). Further, the scan line driver circuit 1702 may be referred to as a driver circuit.

なお、走査線駆動回路1702として、本実施の形態のシフトレジスタを適用することが
できる。もちろん、信号線駆動回路1701にも本実施の形態のシフトレジスタを用いて
もよい。
Note that as the scan line driver circuit 1702, the shift register of this embodiment can be used. Needless to say, the shift register of this embodiment may also be used for the signal line driver circuit 1701.

なお、走査線G1〜Gnは、図11及び図14に示した第7の配線1117_1〜第7の
配線1117_nに接続される。
Note that the scan lines G1 to Gn are connected to the seventh wiring 1117_1 to the seventh wiring 1117_n illustrated in FIGS.

なお、信号線及び走査線は、単に配線と呼んでもよい。さらに、信号線駆動回路1701
及び走査線駆動回路1702は、それぞれを駆動回路と呼んでもよい。
Note that the signal line and the scanning line may be simply referred to as wiring. Further, the signal line driver circuit 1701
The scan line driver circuit 1702 may be called a driver circuit.

なお、画素1703は、少なくとも1つのスイッチング素子、1つの容量素子及び画素電
極を有している。ただし、画素1703は、複数のスイッチング素子又は複数の容量素子
を有していてもよい。さらに、容量素子は必ずしも必要ではない。さらに、画素1703
は、さらに飽和領域で動作するトランジスタを有していてもよい。さらに、画素1703
は、液晶素子又はEL素子などの表示素子を有していてもよい。ここで、スイッチング素
子として、トランジスタ及びPN接合ダイオードを用いることができる。ただし、スイッ
チング素子としてトランジスタを用いる場合は、トランジスタが線形領域で動作すること
が望ましい。さらに、走査線駆動回路1702がNチャネル型のトランジスタのみで構成
される場合は、スイッチング素子としてNチャネル型トランジスタを用いることが望まし
い。さらに、走査線駆動回路1702がPチャネル型のトランジスタのみで構成される場
合は、スイッチング素子としてPチャネル型トランジスタを用いることが望ましい。
Note that the pixel 1703 includes at least one switching element, one capacitor element, and a pixel electrode. Note that the pixel 1703 may include a plurality of switching elements or a plurality of capacitor elements. Furthermore, a capacitive element is not always necessary. Further, the pixel 1703
May further include a transistor operating in a saturation region. Further, the pixel 1703
May have a display element such as a liquid crystal element or an EL element. Here, a transistor and a PN junction diode can be used as the switching element. However, when a transistor is used as the switching element, it is preferable that the transistor operates in a linear region. Further, in the case where the scan line driver circuit 1702 includes only N-channel transistors, it is preferable to use N-channel transistors as switching elements. Further, in the case where the scan line driver circuit 1702 includes only P-channel transistors, it is preferable to use P-channel transistors as switching elements.

なお、走査線駆動回路1702及び画素部1704は絶縁基板1705上に形成され、信
号線駆動回路1701は絶縁基板1705上に形成されない。信号線駆動回路1701は
、単結晶基板上、SOI基板上又は絶縁基板1705とは別の絶縁基板上に形成されてい
る。そして、信号線駆動回路1701は、FPCなどのプリント基板を介して、信号線S
1〜Smと接続される。ただし、信号線駆動回路1701は絶縁基板1705上に形成さ
れていてもよいし、信号線駆動回路1701の一部の機能を構成する回路が絶縁基板17
05上に形成されてもよい。
なお、配線、電極、導電層、導電膜、端子などは、アルミニウム(Al)、タンタル(T
a)、チタン(Ti)、モリブデン(Mo)、タングステン(W)、ネオジウム(Nd)
、クロム(Cr)、ニッケル(Ni)、白金(Pt)、金(Au)、銀(Ag)、銅(C
u)、マグネシウム(Mg)、スカンジウム(Sc)、コバルト(Co)、亜鉛(Zn)
、ニオブ(Nb)、シリコン(Si)、リン(P)、ボロン(B)、ヒ素(As)、ガリ
ウム(Ga)、インジウム(In)、錫(Sn)、酸素(O)で構成された群から選ばれ
た一つもしくは複数の元素、または、前記群から選ばれた一つもしくは複数の元素を成分
とする化合物、合金材料(例えば、インジウム錫酸化物(ITO)、インジウム亜鉛酸化
物(IZO)、酸化珪素を含むインジウム錫酸化物(ITSO)、酸化亜鉛(ZnO)、
酸化錫(SnO)、酸化錫カドミウム(CTO)、アルミネオジウム(Al−Nd)、マ
グネシウム銀(Mg−Ag)、モリブデンニオブ(Mo−Nb)など)で形成されること
が望ましい。または、配線、電極、導電層、導電膜、端子などは、これらの化合物を組み
合わせた物質などを有して形成されることが望ましい。もしくは、前記群から選ばれた一
つもしくは複数の元素とシリコンの化合物(シリサイド)(例えば、アルミシリコン、モ
リブデンシリコン、ニッケルシリサイドなど)、前記群から選ばれた一つもしくは複数の
元素と窒素の化合物(例えば、窒化チタン、窒化タンタル、窒化モリブデン等)を有して
形成されることが望ましい。
Note that the scan line driver circuit 1702 and the pixel portion 1704 are formed over the insulating substrate 1705, and the signal line driver circuit 1701 is not formed over the insulating substrate 1705. The signal line driver circuit 1701 is formed over a single crystal substrate, an SOI substrate, or an insulating substrate different from the insulating substrate 1705. The signal line driving circuit 1701 is connected to the signal line S via a printed circuit board such as an FPC.
1 to Sm. However, the signal line driver circuit 1701 may be formed on the insulating substrate 1705, and a circuit constituting a part of the function of the signal line driver circuit 1701 is the insulating substrate 17.
05 may be formed.
Note that wiring, electrodes, conductive layers, conductive films, terminals, etc. are made of aluminum (Al), tantalum (T
a), titanium (Ti), molybdenum (Mo), tungsten (W), neodymium (Nd)
, Chromium (Cr), nickel (Ni), platinum (Pt), gold (Au), silver (Ag), copper (C
u), magnesium (Mg), scandium (Sc), cobalt (Co), zinc (Zn)
, Niobium (Nb), Silicon (Si), Phosphorus (P), Boron (B), Arsenic (As), Gallium (Ga), Indium (In), Tin (Sn), Oxygen (O) Or one or more elements selected from the above, or a compound or alloy material (for example, indium tin oxide (ITO), indium zinc oxide (IZO) containing one or more elements selected from the above group as a component) ), Indium tin oxide containing silicon oxide (ITSO), zinc oxide (ZnO),
It is desirable to be formed of tin oxide (SnO), tin cadmium oxide (CTO), aluminum neodymium (Al—Nd), magnesium silver (Mg—Ag), molybdenum niobium (Mo—Nb), or the like. Alternatively, the wiring, the electrode, the conductive layer, the conductive film, the terminal, and the like are preferably formed using a substance in which these compounds are combined. Or one or more elements selected from the group and a silicon compound (silicide) (for example, aluminum silicon, molybdenum silicon, nickel silicide, etc.), one or more elements selected from the group and nitrogen It is desirable to form with a compound (eg, titanium nitride, tantalum nitride, molybdenum nitride, or the like).

なお、シリコン(Si)には、n型不純物(リンなど)またはp型不純物(ボロンなど)
を含んでいてもよい。シリコンが不純物を含むことにより、導電率が向上し、通常の導体
と同様な振る舞いをすることが可能となる。従って、配線、電極などとして利用しやすく
なる。
Note that silicon (Si) includes n-type impurities (such as phosphorus) or p-type impurities (such as boron).
May be included. When silicon contains impurities, the conductivity is improved and the same behavior as a normal conductor can be achieved. Therefore, it becomes easy to use as wiring, electrodes, and the like.

なお、シリコンは、単結晶、多結晶(ポリシリコン)、非晶質(アモルファスシリコン)
、微結晶(マイクロクリスタルシリコン)など、様々な結晶性を有するシリコンを用いる
ことが出来る。単結晶シリコンまたは多結晶シリコンを用いることにより、配線、電極、
導電層、導電膜、端子などの抵抗を小さくすることが出来る。非晶質シリコンまたは微結
晶シリコンを用いることにより、簡単な工程で配線などを形成することが出来る。
Silicon is monocrystalline, polycrystalline (polysilicon), or amorphous (amorphous silicon).
Silicon having various crystallinity such as microcrystal (microcrystal silicon) can be used. By using single crystal silicon or polycrystalline silicon, wiring, electrodes,
Resistance of a conductive layer, a conductive film, a terminal, or the like can be reduced. By using amorphous silicon or microcrystalline silicon, a wiring or the like can be formed by a simple process.

なお、アルミニウムまたは銀は、導電率が高いため、信号遅延を低減することができる。
さらに、エッチングしやすいので、パターニングしやすく、微細加工を行うことが出来る
Note that since aluminum or silver has high conductivity, signal delay can be reduced.
Further, since etching is easy, patterning is easy and fine processing can be performed.

なお、銅は、導電率が高いため、信号遅延を低減することが出来る。銅を用いる場合は、
密着性を向上させるため、積層構造にすることが望ましい。
Note that since copper has high conductivity, signal delay can be reduced. When using copper,
In order to improve adhesion, it is desirable to have a laminated structure.

なお、モリブデンまたはチタンは、酸化物半導体(ITO、IZOなど)またはシリコン
と接触しても、不良を起こさない、エッチングしやすい、耐熱性が高いなどの利点を有す
るため、望ましい。
Molybdenum or titanium is preferable because it has advantages such as no defects, easy etching, and high heat resistance even when in contact with an oxide semiconductor (ITO, IZO, or the like) or silicon.

なお、タングステンは、耐熱性が高いなどの利点を有するため、望ましい。 Tungsten is desirable because it has advantages such as high heat resistance.

なお、ネオジウムは、耐熱性が高いなどの利点を有するため、望ましい。特に、ネオジウ
ムとアルミニウムとの合金にすると、耐熱性が向上し、アルミニウムがヒロックをおこし
にくくなる。
Neodymium is desirable because it has advantages such as high heat resistance. In particular, when an alloy of neodymium and aluminum is used, the heat resistance is improved, and aluminum does not easily cause hillocks.

なお、シリコンは、トランジスタが有する半導体層と同時に形成できる、耐熱性が高いな
どの利点を有するため、望ましい。
Silicon is preferable because it can be formed at the same time as a semiconductor layer included in a transistor and has high heat resistance.

なお、ITO、IZO、ITSO、酸化亜鉛(ZnO)、シリコン(Si)、酸化錫(S
nO)、酸化錫カドミウム(CTO)は、透光性を有しているため、光を透過させる部分
に用いることができる。たとえば、画素電極や共通電極として用いることができる。
In addition, ITO, IZO, ITSO, zinc oxide (ZnO), silicon (Si), tin oxide (S
nO) and tin cadmium oxide (CTO) have a light-transmitting property, and thus can be used for a portion that transmits light. For example, it can be used as a pixel electrode or a common electrode.

なお、IZOは、エッチングしやすく、加工しやすいため、望ましい。IZOは、エッチ
ングしたときに、残渣が残ってしまう、ということも起こりにくい。したがって、画素電
極としてIZOを用いると、液晶素子や発光素子に不具合(ショート、配向乱れなど)を
もたらすことを低減出来る。
Note that IZO is desirable because it is easy to etch and process. It is difficult for IZO to leave a residue when it is etched. Therefore, when IZO is used as the pixel electrode, it is possible to reduce the occurrence of defects (short circuit, alignment disorder, etc.) in the liquid crystal element and the light emitting element.

なお、配線、電極、導電層、導電膜、端子などは、単層構造でもよいし、多層構造になっ
ていてもよい。単層構造にすることにより、配線、電極、導電層、導電膜、端子などの製
造工程を簡略化することができ、工程日数を少なくでき、コストを低減することが出来る
。あるいは、多層構造にすることにより、それぞれの材料のメリットを生かしつつ、デメ
リットを低減させ、性能の良い配線、電極などを形成することが出来る。たとえば、低抵
抗材料(アルミニウムなど)を多層構造の中に含むことにより、配線の低抵抗化を図るこ
とができる。また、低耐熱性の材料を、高耐熱性の材料で挟む積層構造にすることにより
、低耐熱性の材料の持つメリットを生かしつつ、配線、電極などの耐熱性を高くすること
が出来る。例えば、アルミニウムを含む層を、モリブデン、チタン、ネオジウムなどを含
む層で挟む積層構造にすると望ましい。
Note that a wiring, an electrode, a conductive layer, a conductive film, a terminal, or the like may have a single-layer structure or a multilayer structure. With a single-layer structure, a manufacturing process of wiring, electrodes, conductive layers, conductive films, terminals, and the like can be simplified, the number of process days can be reduced, and cost can be reduced. Alternatively, by using a multilayer structure, it is possible to reduce the demerits while making use of the merits of each material, and to form wirings, electrodes, and the like with good performance. For example, by including a low resistance material (such as aluminum) in the multilayer structure, the resistance of the wiring can be reduced. In addition, by using a laminated structure in which a low heat resistant material is sandwiched between high heat resistant materials, the heat resistance of a wiring, an electrode, or the like can be increased while taking advantage of the low heat resistant material. For example, a layered structure in which a layer containing aluminum is sandwiched between layers containing molybdenum, titanium, neodymium, or the like is preferable.

また、配線、電極など同士が直接接する場合、お互いに悪影響を及ぼすことがある。例え
ば、一方の配線、電極などが他方の配線、電極など材料の中に入っていって、性質を変え
てしまい、本来の目的を果たせなくなったり、高抵抗な部分の形成を行ったり、製造する
ときに、問題が生じて、正常に製造できなくなったりすることがある。そのような場合、
積層構造により反応しやすい材料を、反応しにくい材料で挟んだり、覆ったりするとよい
。例えば、ITOとアルミニウムとを接続させる場合は、ITOとアルミニウムとの間に
、チタン、モリブデン、ネオジウム合金を挟むことが望ましい。また、シリコンとアルミ
ニウムとを接続させる場合は、ITOとアルミニウムとの間に、チタン、モリブデン、ネ
オジウム合金を挟むことが望ましい。
In addition, when wires, electrodes, etc. are in direct contact with each other, they may adversely affect each other. For example, one wiring, electrode, etc. is contained in the other wiring, electrode, etc. material, changing its properties, making it impossible to achieve its original purpose, forming a high resistance part, and manufacturing Occasionally, problems may occur that prevent successful manufacture. In such a case,
It is preferable to sandwich or cover a material that easily reacts by a laminated structure with a material that does not easily react. For example, when ITO and aluminum are connected, it is desirable to sandwich titanium, molybdenum, or a neodymium alloy between ITO and aluminum. When silicon and aluminum are connected, it is desirable to sandwich titanium, molybdenum, or a neodymium alloy between ITO and aluminum.

なお、配線とは、導電体が配置されているものを言う。線状に伸びていても良いし、伸び
ずに短く配置されていてもよい。したがって、電極は、配線に含まれている。
In addition, wiring means what the conductor is arrange | positioned. It may extend linearly or may be arranged short without extending. Therefore, the electrode is included in the wiring.

なお、上記説明した配線や電極は、他の表示装置、シフトレジスタ及び画素にも適用する
ことができる。
Note that the wirings and electrodes described above can also be applied to other display devices, shift registers, and pixels.

なお、信号線駆動回路1701は、信号線S1〜Smにビデオ信号として電圧又は電流を
入力する。ただし、ビデオ信号はデジタル信号でもよいし、アナログ信号でもよい。さら
に、ビデオ信号は、1フレームごとに正極・負極が反転してもよいし(フレーム反転駆動
)、1行毎に正極・負極が反転してもよいし(ゲートライン反転駆動)、1列毎に正極・
負極が反転してもよいし(ソースライン反転駆動)、1行及び1列毎に正極・負極が反転
してもよい(ドットライン反転駆動)。さらに、ビデオ信号は、信号線S1〜Smに点順
次駆動で入力されてもよいし、線順次駆動で入力されてもよい。さらに、信号線駆動回路
1701は、ビデオ信号だけでなくプリチャージ電圧などの一定電圧を信号線S1〜Sm
に入力してもよい。プリチャージ電圧などの一定電圧は、1ゲート選択期間毎、1フレー
ム毎に入力することが望ましい。
Note that the signal line driver circuit 1701 inputs voltage or current as video signals to the signal lines S1 to Sm. However, the video signal may be a digital signal or an analog signal. Further, the positive / negative polarity of the video signal may be inverted every frame (frame inversion driving), or the positive / negative polarity may be inverted every row (gate line inversion driving). Positive electrode
The negative electrode may be inverted (source line inversion driving), and the positive electrode and the negative electrode may be inverted for each row and column (dot line inversion driving). Further, the video signal may be input to the signal lines S1 to Sm by dot sequential driving or may be input by line sequential driving. Further, the signal line driver circuit 1701 applies not only a video signal but also a constant voltage such as a precharge voltage to the signal lines S1 to Sm.
May be entered. It is desirable to input a constant voltage such as a precharge voltage for each gate selection period and for each frame.

なお、走査線駆動回路1702は、走査線G1〜Gnに信号を入力し、走査線G1〜Gn
を1行目から順に選択(以下、走査するともいう)する。そして、走査線駆動回路170
2は、選択された走査線に接続される複数の画素1703を選択する。ここで、1つの走
査線が選択されている期間を1ゲート選択期間と呼び、当該走査線が選択されていない期
間を非選択期間と呼ぶ。さらに、走査線駆動回路1702が走査線に出力する信号を走査
信号と呼ぶ。さらに、走査信号の最大値はビデオ信号の最大値又は信号線の最大電圧より
も大きく、走査信号の最小値はビデオ信号の最小値又は信号線の最小電圧よりも小さいこ
とを特徴とする。
Note that the scan line driver circuit 1702 inputs signals to the scan lines G1 to Gn, and scan lines G1 to Gn.
Are selected in order from the first line (hereinafter also referred to as scanning). Then, the scanning line driving circuit 170
2 selects a plurality of pixels 1703 connected to the selected scanning line. Here, a period in which one scanning line is selected is referred to as one gate selection period, and a period in which the scanning line is not selected is referred to as a non-selection period. Further, a signal output from the scanning line driver circuit 1702 to the scanning line is referred to as a scanning signal. Further, the maximum value of the scanning signal is larger than the maximum value of the video signal or the maximum voltage of the signal line, and the minimum value of the scanning signal is smaller than the minimum value of the video signal or the minimum voltage of the signal line.

なお、画素1703が選択されている場合には、信号線駆動回路1701から信号線を介
して画素1703にビデオ信号が入力される。さらに、画素1703が選択されない場合
には、画素1703は選択期間に入力されたビデオ信号(ビデオ信号に対応した電位)を
保持している。
Note that when the pixel 1703 is selected, a video signal is input from the signal line driver circuit 1701 to the pixel 1703 through the signal line. Further, when the pixel 1703 is not selected, the pixel 1703 holds a video signal (a potential corresponding to the video signal) input in the selection period.

なお、図示はしないが、信号線駆動回路1701及び走査線駆動回路1702には、複数
の電位及び複数の信号が供給されている。
Note that although not illustrated, the signal line driver circuit 1701 and the scan line driver circuit 1702 are supplied with a plurality of potentials and a plurality of signals.

次に、図17に示した表示装置の動作について、図18のタイミングチャートを参照して
説明する。さらに、図18において、1画面分の画像を表示する期間に相当する1フレー
ム期間を示す。ただし、1フレーム期間は特に限定はしないが、画像を見る人がちらつき
(フリッカー)を感じないように少なくとも1/60秒以下とすることが好ましい。
Next, operation of the display device illustrated in FIG. 17 will be described with reference to a timing chart of FIG. Further, FIG. 18 shows one frame period corresponding to a period for displaying an image for one screen. However, the period of one frame is not particularly limited, but is preferably set to at least 1/60 second or less so that a person viewing the image does not feel flicker.

なお、図18のタイミングチャートでは、1行目の走査線G1、i行目の走査線Gi、i
+1行目の走査線Gi+1及びn行目の走査線Gnがそれぞれ選択されるタイミングを示
している。
In the timing chart of FIG. 18, the first scanning line G1 and the i-th scanning line Gi, i
The timing at which the + 1st scanning line Gi + 1 and the nth scanning line Gn are selected is shown.

図18において、例えばi行目の走査線Giが選択され、走査線Giに接続される複数の
画素1703が選択される。そして、走査線Giに接続される複数の画素1703は、そ
れぞれビデオ信号を入力し、ビデオ信号に応じた電位を保持する。その後、i行目の走査
線Giが非選択になって、i+1行目の走査線Gi+1が選択され、走査線Gi+1に接
続される複数の画素1703が選択される。そして、走査線Gi+1に接続される複数の
画素1703は、それぞれビデオ信号を入力し、ビデオ信号に応じた電位を保持する。こ
のように、1フレーム期間において、走査線G1から走査線Gnまで順に選択され、各々
の走査線に接続される画素1703も順に選択される。そして、各々の走査線に接続され
る複数の画素1703は、それぞれビデオ信号を入力し、ビデオ信号に応じた電位を保持
する。
In FIG. 18, for example, the i-th scanning line Gi is selected, and a plurality of pixels 1703 connected to the scanning line Gi are selected. The plurality of pixels 1703 connected to the scanning line Gi each input a video signal and hold a potential corresponding to the video signal. Thereafter, the i-th scanning line Gi is deselected, the i + 1-th scanning line Gi + 1 is selected, and the plurality of pixels 1703 connected to the scanning line Gi + 1 are selected. The plurality of pixels 1703 connected to the scanning line Gi + 1 each input a video signal and hold a potential corresponding to the video signal. Thus, in one frame period, the scanning lines G1 to Gn are sequentially selected, and the pixels 1703 connected to the respective scanning lines are also selected in order. A plurality of pixels 1703 connected to each scanning line each input a video signal and hold a potential corresponding to the video signal.

さらに、本実施の形態のシフトレジスタを走査線駆動回路1702として用いた表示装置
は、高速動作が可能となるので、より高精細、又はより大型化を図ることができる。さら
に、本実施の形態の表示装置は、工程の簡略化を図ることができる。さらに、本実施の形
態の表示装置は、製造コストの削減を図ることができる。さらに、本実施の形態の表示装
置は、歩留まりの向上を図ることができる。
Further, a display device using the shift register of this embodiment as the scan line driver circuit 1702 can operate at high speed, and thus can have higher definition or larger size. Further, the display device of this embodiment can simplify the process. Furthermore, the display device of this embodiment can reduce manufacturing costs. Further, the display device in this embodiment can improve yield.

さらに、図17の表示装置は、高速動作が必要な信号線駆動回路1701と、走査線駆動
回路1702及び画素部1703とを別々の基板上に形成するため、走査線駆動回路17
02が有するトランジスタの半導体層及び画素1703が有するトランジスタの半導体層
として、アモルファスシリコンを用いることができる。したがって、図17の表示装置は
、製造工程の簡略化を図ることができる。さらに、図17の表示装置は、製造コストの削
減を図ることができる。さらに、図17の表示装置は、歩留まりの向上を図ることができ
る。さらに、図17の表示装置は、大型化を図ることができる。あるいは、図17の表示
装置は、トランジスタの半導体層として、ポリシリコンや多結晶シリコンを用いても製造
工程の簡略化を図ることができる。
Further, since the display device in FIG. 17 forms the signal line driver circuit 1701, which requires high-speed operation, the scan line driver circuit 1702, and the pixel portion 1703 on different substrates, the scan line driver circuit 17
As the semiconductor layer of the transistor included in 02 and the semiconductor layer of the transistor included in the pixel 1703, amorphous silicon can be used. Accordingly, the display device of FIG. 17 can simplify the manufacturing process. Further, the display device of FIG. 17 can reduce the manufacturing cost. Further, the display device in FIG. 17 can improve yield. Furthermore, the display device in FIG. 17 can be increased in size. Alternatively, the display device in FIG. 17 can simplify the manufacturing process even when polysilicon or polycrystalline silicon is used for the semiconductor layer of the transistor.

なお、信号線駆動回路1701と、走査線駆動回路1702及び画素1703とを同一基
板上に形成する場合は、走査線駆動回路1702が有するトランジスタの半導体層及び画
素1703が有するトランジスタの半導体層としてポリシリコン又は多結晶シリコンを用
いるとよい。
Note that in the case where the signal line driver circuit 1701, the scan line driver circuit 1702, and the pixel 1703 are formed over the same substrate, a semiconductor layer of a transistor included in the scan line driver circuit 1702 and a semiconductor layer of a transistor included in the pixel 1703 are used as poly Silicon or polycrystalline silicon may be used.

なお、図17のように、画素を選択し、画素に独立してビデオ信号を書き込むことができ
れば、各駆動回路の数や配置などは図17に限定されない。
Note that as shown in FIG. 17, the number and arrangement of the driver circuits are not limited to those in FIG. 17 as long as a pixel can be selected and a video signal can be written to the pixel independently.

例えば、図19に示すように、走査線G1〜走査線Gnが第1の走査線駆動回路1902
a及び第2の走査線駆動回路1902bによって走査されてもよい。第1の走査線駆動回
路1902a及び第2の駆動回路1902bは、図17に示した走査線駆動回路1702
と同様の構成であり、同じタイミングで走査線G1〜走査線Gnを走査する。さらに、第
1の走査線駆動回路1902a及び第2の駆動回路1902bを、それぞれ第1の駆動回
路、第2の駆動回路と呼んでもよい。
For example, as shown in FIG. 19, the scanning lines G1 to Gn are converted into the first scanning line driving circuit 1902.
Scanning may be performed by a and the second scanning line driving circuit 1902b. The first scan line driver circuit 1902a and the second drive circuit 1902b are the same as the scan line driver circuit 1702 shown in FIG.
The scanning lines G1 to Gn are scanned at the same timing. Further, the first scan line driver circuit 1902a and the second driver circuit 1902b may be referred to as a first driver circuit and a second driver circuit, respectively.

図19の表示装置は、第1の走査線駆動回路1902a及び第2の走査線駆動回路190
2bのうち一方に不良が生じても、走査線駆動回路1902a及び第2の走査線駆動回路
1902bのうち他方が走査線G1〜走査線Gnを走査できるため、冗長性を持つことが
できる。さらに、図19の表示装置は、第1の走査線駆動回路1902aの負荷(走査線
の配線抵抗及び走査線の寄生容量)及び第2の走査線駆動回路1902bの負荷を図17
に比べ半分程度にできるため、走査線G1〜走査線Gnに入力される信号(第1の走査線
駆動回路1902a及び第2の駆動回路1902bの出力信号)の遅延及びなまりを低減
できる。さらに、図19の表示装置は、第1の走査線駆動回路1902aの負荷及び第2
の走査線駆動回路1902bの負荷が低減されるので、走査線G1〜走査線Gnを高速に
走査することができる。さらに、走査線G1〜走査線Gnを高速に走査することができる
ので、パネルの大型化又はパネルの高精細化を可能にできる。なお、図17の構成と共通
するところは共通の符号を用いてその説明を省略する。
The display device in FIG. 19 includes a first scan line driver circuit 1902a and a second scan line driver circuit 190.
Even if a defect occurs in one of 2b, the other of the scanning line driving circuit 1902a and the second scanning line driving circuit 1902b can scan the scanning lines G1 to Gn, so that redundancy can be provided. Further, in the display device of FIG. 19, the load of the first scan line driver circuit 1902a (the wiring resistance of the scan line and the parasitic capacitance of the scan line) and the load of the second scan line driver circuit 1902b are shown in FIG.
Therefore, the delay and rounding of signals input to the scanning lines G1 to Gn (output signals of the first scanning line driver circuit 1902a and the second driving circuit 1902b) can be reduced. Further, the display device in FIG. 19 includes the load of the first scan line driver circuit 1902a and the second scan line driver circuit 1902a.
Since the load on the scanning line driving circuit 1902b is reduced, the scanning lines G1 to Gn can be scanned at high speed. Furthermore, since the scanning lines G1 to Gn can be scanned at high speed, the panel can be enlarged or the panel can be made high definition. Note that portions common to the configuration in FIG. 17 are denoted by common reference numerals and description thereof is omitted.

別の例として、図20は、画素にビデオ信号を高速に書き込むことができる表示装置であ
る。図20の表示装置は、奇数行目の画素1703には奇数列目の信号線からビデオ信号
を入力し、偶数行目の画素1703には偶数列目の信号線からビデオ信号を入力する。さ
らに、図20の表示装置は、走査線G1〜走査線Gnのうち奇数段目の走査線が第1の走
査線駆動回路2002aによって走査され、走査線G1〜走査線Gnのうち偶数段目の走
査線が第2の走査線駆動回路2002bによって走査される。さらに、第1の走査線駆動
回路2002bに入力されるスタート信号は、第1の走査線駆動回路2002a入力され
るスタート信号よりもクロック信号の1/4周期分遅延して入力される。
As another example, FIG. 20 illustrates a display device capable of writing video signals to pixels at high speed. In the display device of FIG. 20, a video signal is input to the odd-numbered pixel 1703 from the odd-numbered signal line, and a video signal is input to the even-numbered pixel 1703 from the even-numbered signal line. Further, in the display device of FIG. 20, the odd-numbered scanning lines among the scanning lines G1 to Gn are scanned by the first scanning line drive circuit 2002a, and the even-numbered scanning lines G1 to Gn. The scan line is scanned by the second scan line driver circuit 2002b. Further, the start signal input to the first scan line driver circuit 2002b is input with a delay of ¼ period of the clock signal from the start signal input to the first scan line driver circuit 2002a.

なお、図20の表示装置は、1フレーム期間において各信号線に1列毎に正極のビデオ信
号と負極のビデオ信号とを入力するだけで、ドット反転駆動をすることができる。さらに
、図20の表示装置は、1フレーム期間毎に、各信号線に入力するビデオ信号の極性を反
転することでフレーム反転駆動をすることができる。
Note that the display device in FIG. 20 can perform dot inversion driving only by inputting a positive video signal and a negative video signal for each column to each signal line in one frame period. Furthermore, the display device in FIG. 20 can perform frame inversion driving by inverting the polarity of a video signal input to each signal line for each frame period.

図20の表示装置の動作について、図21のタイミングチャートを参照して説明する。図
21のタイミングチャートでは、1行目の走査線G1、i−1行目の走査線Gi−1、i
行目の走査線Gi、i+1行目の走査線Gi+1及びn行目の走査線Gnがそれぞれ選択
されるタイミングを示している。さらに、図21のタイミングチャートでは、1つの選択
期間を選択期間aと選択期間bとに分割している。さらに、図21のタイミングチャート
では、図20の表示装置がドット反転駆動及びフレーム反転駆動を行う場合について説明
する。
The operation of the display device in FIG. 20 will be described with reference to the timing chart in FIG. In the timing chart of FIG. 21, the first scanning line G1, the i-1th scanning line Gi-1, i.
The timing of selecting the scanning line Gi of the row, the scanning line Gi + 1 of the i + 1th row, and the scanning line Gn of the nth row is shown. Furthermore, in the timing chart of FIG. 21, one selection period is divided into a selection period a and a selection period b. Further, in the timing chart of FIG. 21, a case where the display device of FIG. 20 performs dot inversion driving and frame inversion driving will be described.

図21において、例えばi行目の走査線Giの選択期間aは、i−1行目の走査線Gi−
1の選択期間bと重なっており、i行目の走査線Giの選択期間Tbは、i+1行目の走
査線Gi+1の選択期間aと重なっている。したがって、選択期間aにおいて、i−1行
・j+1列目の画素1703に入力されるビデオ信号と同様なものが、i行j列目の画素
1703に入力される。さらに、選択期間bにおいて、i行j列目の画素1703に入力
されるビデオ信号と同様なものが、i+1行・j+1列目の画素1703に入力される。
なお、選択期間bにおいて画素1703に入力されるビデオ信号が本来のビデオ信号であ
り、選択期間aにおいて画素1703に入力されるビデオ信号が画素1703のプリチャ
ージ用のビデオ信号である。したがって、画素1703それぞれは、選択期間aにおいて
i−1行・j+1列目の画素1703に入力されるビデオ信号によってプリチャージした
あとに、選択期間bにおいて本来(i行・j列目)のビデオ信号を入力する。
In FIG. 21, for example, the selection period a of the scanning line Gi of the i-th row is the i-th scanning line Gi−.
The selection period Tb of the i-th scanning line Gi overlaps the selection period a of the i + 1-th scanning line Gi + 1. Therefore, in the selection period a, the same video signal input to the pixel 1703 in the i−1 row and j + 1 column is input to the pixel 1703 in the i row j column. Further, in the selection period b, the same video signal input to the pixel 1703 in the i row and j column is input to the pixel 1703 in the i + 1 row and j + 1 column.
Note that a video signal input to the pixel 1703 in the selection period b is an original video signal, and a video signal input to the pixel 1703 in the selection period a is a video signal for precharging the pixel 1703. Accordingly, each pixel 1703 is precharged by the video signal input to the pixel 1703 in the (i−1) th row and the (j + 1) th column in the selection period “a”, and then the original (i th row and the jth column) video in the selection period “b”. Input the signal.

以上のことから、図20の表示装置は、画素1703に高速にビデオ信号を書き込むこと
ができるため、大型化、又は高精細化を容易に実現することができる。さらに、図20の
表示装置は、1フレーム期間において信号線各々は同じ極性のビデオ信号が入力されるた
め、各信号線の充放電が少なく、低消費電力化を実現できる。さらに、図20の表示装置
は、ビデオ信号を入力するためのICの負荷が大幅に低減されるため、ICの発熱及びI
Cの消費電力などを低減することができる。さらに、図20の表示装置は、第1の走査線
駆動回路2002a及び第2の走査線駆動回路2002bの駆動周波数を約半分にできる
ため、省電力化を図ることができる。
From the above, the display device in FIG. 20 can write a video signal to the pixel 1703 at high speed, and thus can easily be increased in size or increased in definition. Furthermore, since the video signal having the same polarity is input to each of the signal lines in one frame period, the display device in FIG. 20 can realize low power consumption with less charge / discharge of each signal line. Furthermore, since the load on the IC for inputting the video signal is greatly reduced, the display device of FIG.
C power consumption and the like can be reduced. Further, the display device in FIG. 20 can reduce the driving frequency of the first scan line driver circuit 2002a and the second scan line driver circuit 2002b by about half, so that power saving can be achieved.

なお、本実施の形態の表示装置は、画素1703の構成及び駆動方法によって、様々な駆
動方法を行うことができる。例えば、1フレーム期間において、走査線駆動回路は、走査
線を複数回走査してもよい。
Note that the display device of this embodiment can perform various driving methods depending on the structure and driving method of the pixel 1703. For example, in one frame period, the scan line driver circuit may scan the scan line a plurality of times.

なお、図17、図19及び図20の表示装置は、画素1703の構成によって別の配線な
どを追加してもよい。例えば、一定の電位に保たれている電源線、容量線及び新たな走査
線などを追加してもよい。ただし、新たに走査線を追加する場合には、本実施の形態のシ
フトレジスタを適用した走査線駆動回路を新たに追加してもよい。別の例として、ダミー
の走査線、信号線、電源線又は容量線が画素部に配置されていてもよい。
17, 19, and 20, another wiring or the like may be added depending on the configuration of the pixel 1703. For example, a power supply line, a capacitor line, a new scanning line, or the like maintained at a constant potential may be added. However, when a scan line is newly added, a scan line driver circuit to which the shift register of this embodiment is applied may be newly added. As another example, dummy scanning lines, signal lines, power supply lines, or capacitor lines may be arranged in the pixel portion.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態2)
本実施の形態では、実施の形態1とは別のフリップフロップ、当該フリップフロップを有
する駆動回路、及び当該駆動回路を有する表示装置の構成並びに駆動方法について説明す
る。なお、実施の形態1と同様なものに関しては共通の符号を用いて示し、同一部分又は
同様な機能を有する部分の詳細な説明は省略する。
(Embodiment 2)
In this embodiment, a structure and a driving method of a flip-flop different from that in Embodiment 1, a driver circuit including the flip-flop, and a display device including the driver circuit will be described. Note that components similar to those in Embodiment 1 are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

本実施の形態のフリップフロップの構成は、実施の形態1と同様のフリップフロップの構
成を用いることができる。ただ、フリップフロップを駆動するタイミングが実施の形態1
とは異なる。よって、本実施の形態では、フリップフロップの構成の説明を省略する。
As the structure of the flip-flop in this embodiment, the same flip-flop structure as in Embodiment 1 can be used. However, the timing for driving the flip-flop is the first embodiment.
Is different. Therefore, in this embodiment mode, description of the structure of the flip-flop is omitted.

なお、本実施の形態の駆動タイミングを図1(A)に適用した場合について説明するが、
本実施の形態の駆動タイミングを図1(B)、図1(C)、図5(A)、図5(B)、図
5(C)、図7(A)、図7(B)、図8(A)、図8(B)、図9(A)、図9(B)
、図10(A)及び図10(B)のフリップフロップと自由に組み合わせて実施すること
もできる。さらに、本実施の形態の駆動タイミングは、実施の形態1に記載の駆動タイミ
ングと自由に組み合わせて実施するこもできる。
Note that the case where the driving timing of this embodiment is applied to FIG.
The drive timing of this embodiment is shown in FIGS. 1B, 1C, 5A, 5B, 5C, 7A, 7B, 8A, FIG. 8B, FIG. 9A, and FIG. 9B
The flip-flops shown in FIGS. 10A and 10B can be freely combined. Furthermore, the drive timing of this embodiment can be implemented by freely combining with the drive timing described in Embodiment 1.

本実施の形態のフリップフロップの動作について、図1(A)のフリップフロップ及び図
22のタイミングチャートを参照して説明する。さらに、図22のタイミングチャートを
セット期間、選択期間、リセット期間、第1の非選択期間、第2の非選択期間に分割して
説明する。ただし、セット期間は、第1のセット期間及び第2のセット期間に分割され、
選択期間は第1の選択期間及び第2の選択期間に分割される。
The operation of the flip-flop of this embodiment is described with reference to the flip-flop in FIG. 1A and the timing chart in FIG. Further, the timing chart of FIG. 22 will be described by being divided into a set period, a selection period, a reset period, a first non-selection period, and a second non-selection period. However, the set period is divided into a first set period and a second set period,
The selection period is divided into a first selection period and a second selection period.

なお、第1の配線121、第5の配線125、第8の配線128、第7の配線127及び
第2の配線122には、それぞれ図22に示す信号2221、信号2225、信号222
8、信号2227、信号2222が入力される。そして、第3の配線123からは、図2
2に示す信号2223が出力される。ここで、信号2221、信号2225、信号222
8、信号2227、信号2222及び信号2223は、H信号の電位がV1(以下、Hレ
ベルともいう)、L信号の電位がV2(以下、Lレベルともいう)のデジタル信号である
。さらに、信号2221、信号2225、信号2228、信号2227、信号2222及
び信号2223を、それぞれスタート信号、パワークロック信号(PCK)、第1の制御
クロック信号(CCK1)、第2の制御クロック信号(CCK2)、リセット信号、出力
信号と呼んでもよい。
Note that the first wiring 121, the fifth wiring 125, the eighth wiring 128, the seventh wiring 127, and the second wiring 122 are respectively provided with a signal 2221, a signal 2225, and a signal 222 illustrated in FIG.
8, a signal 2227 and a signal 2222 are input. Then, from the third wiring 123, FIG.
2 is output. Here, signal 2221, signal 2225, signal 222
8. The signal 2227, the signal 2222, and the signal 2223 are digital signals having an H signal potential of V1 (hereinafter also referred to as H level) and an L signal potential of V2 (hereinafter also referred to as L level). Further, the signal 2221, the signal 2225, the signal 2228, the signal 2227, the signal 2222, and the signal 2223 are respectively converted into a start signal, a power clock signal (PCK), a first control clock signal (CCK1), and a second control clock signal (CCK2). ), May be called a reset signal or an output signal.

なお、本実施の形態のフリップフロップは、基本的には実施の形態1で説明したフリップ
フロップと同様の動作を行う。ただし、本実施の形態のフリップフロップは、第1の配線
121にH信号が入力されるタイミングがクロック信号の1/4周期分遅延しているとこ
ろが、実施の形態1のフリップフロップと異なる。
Note that the flip-flop of this embodiment basically performs the same operation as the flip-flop described in Embodiment 1. However, the flip-flop of this embodiment is different from the flip-flop of Embodiment 1 in that the timing at which the H signal is input to the first wiring 121 is delayed by ¼ period of the clock signal.

なお、本実施の形態のフリップフロップは、図22に示す第1のセット期間(A1)、第
2のセット期間(A2)、リセット期間(C)、第1の非選択期間(D)、第2の非選択
期間では、それぞれ図2に示した第2の非選択期間(E)、セット期間(A)、リセット
期間(C)、第1の非選択期間(D)、第2の非選択期間と同様の動作を行うので説明を
省略する。
Note that the flip-flop of this embodiment includes the first set period (A1), the second set period (A2), the reset period (C), the first non-selection period (D), and the first In the two non-selection periods, the second non-selection period (E), the set period (A), the reset period (C), the first non-selection period (D), and the second non-selection shown in FIG. Since the same operation as that of the period is performed, the description is omitted.

本実施の形態のフリップフロップは、図22(B1)に示す第1の選択期間において、第
1の配線121にH信号が入力されたまま、ブートストラップ動作によってノード141
の電位がV1+Vth101+αとなって、H信号が第3の配線123から出力される。
そして、本実施の形態のフリップフロップは、図22(B2)に示す第2の選択期間にお
いて、第1の配線121に入力される信号がLレベルとなるが、ノード141は電位をV
1+Vth101+αに維持し、H信号が第3の配線123から出力されたままである。
In the first selection period illustrated in FIG. 22B1, the flip-flop of this embodiment has the node 141 through the bootstrap operation while the H signal is input to the first wiring 121.
Becomes V 1 + Vth 101 + α, and the H signal is output from the third wiring 123.
In the flip-flop of this embodiment, the signal input to the first wiring 121 is at an L level in the second selection period illustrated in FIG.
1 + Vth101 + α is maintained, and the H signal is output from the third wiring 123.

なお、図23に示すように、本実施の形態のフリップフロップは、第2の配線122にH
信号を入力するタイミングがクロック信号の1/4周期分遅延させることで、出力信号の
立ち下がり時間を大幅に短くすることができる。つまり、図22を適用した本実施の形態
のフリップフロップは、図22(C1)に示す第1のリセット期間において、第5の配線
125にL信号が入力され、ノード141の電位がおおむねV1+Vth101まで下が
る。したがって、第1のトランジスタ101はオンのままであり、L信号が第3の配線1
23から出力される。第3の123にはW/Lの値が大きい第1のトランジスタ101を
介してL信号が入力されるため、第3の配線123の電位がHレベルからLレベルになる
までの時間を大幅に短くできる。その後、図22を適用した本実施の形態のフリップフロ
ップは、図22(C2)に示す第2のリセット期間において、第7のトランジスタ107
がオンして、ノード141の電位がV2となる。このときのノード142の電位はV1−
Vth103となって第3のトランジスタ103がオンするため、L信号が第3の配線1
03から出力される。
Note that as illustrated in FIG. 23, the flip-flop in this embodiment includes the second wiring 122 with H
By delaying the signal input timing by ¼ period of the clock signal, the fall time of the output signal can be significantly shortened. That is, in the flip-flop of this embodiment to which FIG. 22 is applied, the L signal is input to the fifth wiring 125 in the first reset period illustrated in FIG. 22C1, and the potential of the node 141 is approximately V1 + Vth101. Go down. Accordingly, the first transistor 101 remains on, and the L signal is output from the third wiring 1.
23. Since the L signal is input to the third 123 through the first transistor 101 having a large W / L value, the time until the potential of the third wiring 123 changes from the H level to the L level is significantly increased. Can be shortened. After that, the flip-flop of this embodiment to which FIG. 22 is applied has the seventh transistor 107 in the second reset period illustrated in FIG.
Is turned on, and the potential of the node 141 becomes V2. At this time, the potential of the node 142 is V1-
Since the third transistor 103 is turned on as Vth103, the L signal becomes the third wiring 1
03 is output.

なお、本実施の形態のフリップフロップは、実施の形態1に示したフリップフロップと同
様に、トランジスタのしきい値電圧のシフトを抑制できるので、長寿命化を図ることがで
きる。さらに、本実施の形態のフリップフロップは、ノイズに強いため、信頼性の向上、
又は誤動作の抑制を図ることができる。
Note that the flip-flop of this embodiment can suppress a shift in threshold voltage of a transistor as in the flip-flop described in Embodiment 1, and thus can have a long lifetime. Furthermore, since the flip-flop of this embodiment is resistant to noise, the reliability is improved.
Alternatively, malfunction can be suppressed.

さらに、本実施の形態のフリップフロップは、高速に動作できるので、より高精細な表示
装置、又はより大型の表示装置に適用できる。さらに、本実施の形態のフリップフロップ
は、工程の簡略化を図ることができる。さらに、本実施の形態のフリップフロップは、製
造コストの削減を図ることができる。さらに、本実施の形態のフリップフロップは、歩留
まりの向上を図ることができる。
Furthermore, since the flip-flop of this embodiment can operate at high speed, it can be applied to a higher-definition display device or a larger display device. Further, the flip-flop of this embodiment can simplify the process. Further, the flip-flop of this embodiment can reduce manufacturing costs. Further, the flip-flop of this embodiment can improve yield.

続いて、上述した本実施の形態のフリップフロップを有するシフトレジスタの構成及び駆
動方法について説明する。
Next, a structure and driving method of the shift register including the flip-flop of this embodiment described above will be described.

本実施の形態のシフトレジスタの構成について図24を参照して説明する。図24のシフ
トレジスタは、n個のフリップフロップ(フリップフロップ2401_1〜フリップフロ
ップ2401_n)を有する。
A structure of the shift register of this embodiment is described with reference to FIG. The shift register in FIG. 24 includes n flip-flops (flip-flops 2401_1 to 2401_n).

図24のシフトレジスタの接続関係について説明する。図24のシフトレジスタは、i段
目のフリップフロップ2401_i(フリップフロップ2401_1〜2401_nのう
ちいずれか一)は、図1(A)に示した第1の配線121が第10の配線2420_i−
1に接続され、図1(A)に示した第2の配線122が第10の配線2420_i+2に
接続され、図1(A)に示した第3の配線123が第10の配線2420_iに接続され
、図1(A)に示した第4の配線124、第10の配線130、第11の配線131、第
12の配線132及び第13の配線133が第7の配線2417に接続され、図1(A)
に示した第5の配線125及び第7の配線127が4N−3(Nは1以上の自然数)段目
のフリップフロップでは第2の配線2412に接続され、4N−2段目のフリップフロッ
プでは第3の配線2413に接続され、4N−1段目のフリップフロップでは第4の配線
2414に接続され、4N段目のフリップフロップでは第5の配線2415に接続され、
図1(A)に示した第8の配線128が4N−3段目のフリップフロップでは第4の配線
2414に接続され、4N−2段目のフリップフロップでは第5の配線2415に接続さ
れ、4N−1段目のフリップフロップでは第2の配線2412に接続され、4N段目のフ
リップフロップでは第3の配線2413に接続され、図1(A)に示す第6の配線126
及び第9の配線129が第6の配線2416に接続される。ただし、1段目のフリップフ
ロップ2401_1の図1(A)に示す第1の配線121が第1の配線2411に接続さ
れ、n−1段目のフリップフロップ2401_n−1の図1(A)に示す第2の配線12
2が第9の配線2419に接続され、n段目のフリップフロップ2401_nの図1(A
)に示す第2の配線122が第8の配線2418に接続される。
Connection relations of the shift register in FIG. 24 are described. In the shift register in FIG. 24, the i-th flip-flop 2401_i (any one of the flip-flops 2401_1 to 2401_n) has the first wiring 121 illustrated in FIG. 1A as the tenth wiring 2420_i−.
1, the second wiring 122 illustrated in FIG. 1A is connected to the tenth wiring 2420_i + 2, and the third wiring 123 illustrated in FIG. 1A is connected to the tenth wiring 2420_i. The fourth wiring 124, the tenth wiring 130, the eleventh wiring 131, the twelfth wiring 132, and the thirteenth wiring 133 illustrated in FIG. 1A are connected to the seventh wiring 2417. FIG. (A)
The fifth wiring 125 and the seventh wiring 127 shown in FIG. 4 are connected to the second wiring 2412 in the 4N-3 (N is a natural number of 1 or more) stage flip-flop, and in the 4N-2 stage flip-flop. Connected to the third wiring 2413, connected to the fourth wiring 2414 in the 4N-1 stage flip-flop, connected to the fifth wiring 2415 in the 4N-stage flip-flop,
The eighth wiring 128 illustrated in FIG. 1A is connected to the fourth wiring 2414 in the 4N-3 stage flip-flop, and is connected to the fifth wiring 2415 in the 4N-2 stage flip-flop. The 4N−1 flip-flop is connected to the second wiring 2412, and the 4Nth flip-flop is connected to the third wiring 2413. The sixth wiring 126 illustrated in FIG.
The ninth wiring 129 is connected to the sixth wiring 2416. Note that the first wiring 121 illustrated in FIG. 1A of the first-stage flip-flop 2401_1 is connected to the first wiring 2411, and the first-stage flip-flop 2401_n−1 illustrated in FIG. Second wiring 12 shown
2 is connected to the ninth wiring 2419, and the n-th flip-flop 2401_n in FIG.
) Is connected to the eighth wiring 2418.

ただし、本実施の形態のフリップフロップに図23のタイミングチャートを適用した場合
は、i段目のフリップフロップ2401_iの図1(A)に示す第2の配線122は、第
10の配線2420_i+3と接続される。したがって、n−3段目のフリップフロップ
1801_n−3の図1(A)に示す第2の配線122には、新たに追加した配線と接続
される。
Note that in the case where the timing chart in FIG. 23 is applied to the flip-flop of this embodiment, the second wiring 122 illustrated in FIG. 1A of the i-th flip-flop 2401_i is connected to the tenth wiring 2420_i + 3. Is done. Therefore, the second wiring 122 illustrated in FIG. 1A of the n-3th flip-flop 1801_n-3 is connected to the newly added wiring.

なお、第1の配線2411、第2の配線2412、第3の配線2413、第4の配線19
14、第5の配線2415、第8の配線2424、第9の配線2419を、それぞれ第1
の信号線、第2の信号線、第3の信号線、第4の信号線、第5の信号線、第6の信号線、
第7の配線と呼んでもよい。さらに、第6の配線2416、第7の配線2417を、それ
ぞれ第1の電源線、第2の電源線と呼んでもよい。
Note that the first wiring 2411, the second wiring 2412, the third wiring 2413, and the fourth wiring 19 are used.
14, the fifth wiring 2415, the eighth wiring 2424, and the ninth wiring 2419 are respectively connected to the first wiring 2415.
Signal line, second signal line, third signal line, fourth signal line, fifth signal line, sixth signal line,
You may call it the 7th wiring. Further, the sixth wiring 2416 and the seventh wiring 2417 may be referred to as a first power supply line and a second power supply line, respectively.

次に、図18に示したシフトレジスタの動作について、図25のタイミングチャート及び
図26のタイミングチャートを参照して説明する。ここで、図25のタイミングチャート
は、走査期間と帰線期間とに分割されている。
Next, operation of the shift register illustrated in FIG. 18 is described with reference to a timing chart in FIG. 25 and a timing chart in FIG. Here, the timing chart of FIG. 25 is divided into a scanning period and a blanking period.

なお、第4の配線2416にはV1の電位が供給され、第5の配線2417にはV2の電
位が供給される。
Note that the potential of V 1 is supplied to the fourth wiring 2416 and the potential of V 2 is supplied to the fifth wiring 2417.

なお、第1の配線2411、第2の配線2412、第3の配線2413、第4の配線25
14、第5の配線2415、第8の配線2418、第9の配線2419には、それぞれ図
25に示す信号2511、信号2512、信号2513、信号2514、信号2515、
信号2518、信号2519が入力される。ここで、信号2511、信号2512、信号
2513、信号2514、信号2515、信号2518、信号2519は、H信号の電位
がV1(以下、Hレベルともいう)、L信号の電位がV2(以下、Lレベルともいう)の
デジタル信号である。さらに、信号2511、信号2512、信号2513、信号251
4、信号2515、信号2518、信号2519を、それぞれスタート信号、第1のクロ
ック信号、第2のクロック信号、第3のクロック信号、第4のクロック信号、第1のリセ
ット信号、第2のリセット信号と呼んでもよい。
Note that the first wiring 2411, the second wiring 2412, the third wiring 2413, and the fourth wiring 25 are used.
14, the fifth wiring 2415, the eighth wiring 2418, and the ninth wiring 2419 are respectively a signal 2511, a signal 2512, a signal 2513, a signal 2514, a signal 2515, and a signal 2515 shown in FIG.
Signals 2518 and 2519 are input. Here, in the signal 2511, the signal 2512, the signal 2513, the signal 2514, the signal 2515, the signal 2518, and the signal 2519, the potential of the H signal is V1 (hereinafter also referred to as H level), and the potential of the L signal is V2 (hereinafter referred to as L). Digital signal). Further, the signal 2511, the signal 2512, the signal 2513, and the signal 251
4, the signal 2515, the signal 2518, and the signal 2519 are respectively a start signal, a first clock signal, a second clock signal, a third clock signal, a fourth clock signal, a first reset signal, and a second reset. You may call it a signal.

ただし、第1の配線2411〜第9の配線2419にはそれぞれ様々な信号、電位及び電
流が入力されてもよい。
Note that various signals, potentials, and currents may be input to the first wiring 2411 to the ninth wiring 2419, respectively.

なお、第10の配線2420_1〜第10の配線2420_nからは、それぞれH信号の
電位がV1(以下、Hレベルともいう)、L信号の電位がV2(以下、Lレベルともいう
)のデジタル信号が出力される。さらに、実施の形態1と同様に、第10の配線2420
_1〜第10の配線2420_nにそれぞれバッファ接続することで、動作する条件の範
囲を大きくすることができる。
Note that the tenth wiring 2420_1 to the tenth wiring 2420_n each receive a digital signal with an H signal potential of V1 (hereinafter also referred to as an H level) and an L signal potential of V2 (hereinafter also referred to as an L level). Is output. Further, as in the first embodiment, a tenth wiring 2420 is provided.
The range of operating conditions can be increased by buffer connection to each of the first to tenth wirings 2420_n.

なお、フリップフロップ2401_iのスタート信号として第10の配線2420_i−
1から出力される信号を用い、リセット信号として第10の配線2420_i+2から出
力される信号を用いる。ここで、フリップフロップ2401_1のスタート信号は第1の
配線2411から入力され、フリップフロップ2401_n−1の第2のリセット信号は
第9の配線2419から入力され、フリップフロップ2401_nの第1のリセット信号
は第8の配線2418から入力される。ただし、フリップフロップ2401_n−1の第
2のリセット信号として、第10の配線2420_1から出力される信号を用い、フリッ
プフロップ2401_nの第1のリセット信号として、第10の配線2420_2から出
力される信号を用いてもよい。あるいは、フリップフロップ2401_n−1の第2のリ
セット信号として、第10の配線2420_2から出力される信号を用い、フリップフロ
ップ2401_nの第1のリセット信号として、第10の配線2420_3から出力され
る信号を用いてもよい。あるいは、第1のダミーのフリップフロップ及び第2のダミーの
フリップフロップを新たに配置して、第1のダミーのフリップフロップの出力信号及び第
2のダミーのフリップフロップの出力信号を、それぞれ第1のリセット信号、第2のリセ
ット信号として用いてもよい。こうすることで、配線数及び信号数を減らすことができる
Note that the tenth wiring 2420_i− is used as a start signal of the flip-flop 2401_i.
1 is used, and a signal output from the tenth wiring 2420_i + 2 is used as a reset signal. Here, the start signal of the flip-flop 2401_1 is input from the first wiring 2411, the second reset signal of the flip-flop 2401_n−1 is input from the ninth wiring 2419, and the first reset signal of the flip-flop 2401_n is Input from the eighth wiring 2418. Note that a signal output from the tenth wiring 2420_1 is used as the second reset signal of the flip-flop 2401_n-1, and a signal output from the tenth wiring 2420_2 is used as the first reset signal of the flip-flop 2401_n. It may be used. Alternatively, a signal output from the tenth wiring 2420_2 is used as the second reset signal of the flip-flop 2401_n-1, and a signal output from the tenth wiring 2420_3 is used as the first reset signal of the flip-flop 2401_n. It may be used. Alternatively, a first dummy flip-flop and a second dummy flip-flop are newly arranged, and an output signal of the first dummy flip-flop and an output signal of the second dummy flip-flop are respectively set to the first dummy flip-flop and the second dummy flip-flop. The reset signal and the second reset signal may be used. By doing so, the number of wirings and the number of signals can be reduced.

図26に示すように、例えば、フリップフロップ2401_iが第1の選択期間となると
、第10の配線2420_iからH信号(選択信号)が出力される。このとき、フリップ
フロップ2401_i+1は第2のセット期間となる。その後、フリップフロップ240
1_iが第2の選択期間となると、配線10の配線2420_iからH信号が出力された
ままである。このとき、フリップフロップ2401_i+1は第1の選択期間となる。そ
の後、フリップフロップ2401_iがリセット期間となると、第10の配線2420_
iからL信号が出力される。このとき、フリップフロップ2401_i+1は第2の選択
期間となる。その後、フリップフロップ2401_iが第1の非選択期間となると、第1
0の配線2420_iは浮遊状態となり電位をV2に維持する。このとき、フリップフロ
ップ2401_i+1はリセット期間となる。その後、フリップフロップ2401_iが
第2の非選択期間となると、第10の配線2420_iからL信号が出力される。このと
き、フリップフロップ2401_i+1は第2の非選択期間となる。
As illustrated in FIG. 26, for example, when the flip-flop 2401_i enters the first selection period, an H signal (selection signal) is output from the tenth wiring 2420_i. At this time, the flip-flop 2401_i + 1 is in the second set period. Thereafter, flip-flop 240
When 1_i is the second selection period, the H signal is still output from the wiring 2420_i of the wiring 10. At this time, the flip-flop 2401_i + 1 is in the first selection period. After that, when the flip-flop 2401_i enters the reset period, the tenth wiring 2420_
The L signal is output from i. At this time, the flip-flop 2401_i + 1 is in the second selection period. After that, when the flip-flop 2401_i enters the first non-selection period, the first
The 0 wiring 2420_i is in a floating state and maintains the potential at V2. At this time, the flip-flop 2401_i + 1 is in a reset period. After that, when the flip-flop 2401_i enters the second non-selection period, an L signal is output from the tenth wiring 2420_i. At this time, the flip-flop 2401_i + 1 is in the second non-selection period.

こうして、図24のシフトレジスタは、選択信号を第10の配線2420_1から順に第
10の配線2420_nまで出力できる。さらに、図24のシフトレジスタは、フリップ
フロップ2401_iの第2の選択期間と、フリップフリップ2402_i+1の第1の
選択期間とが同一の期間となるため、同じ期間に第10の配線2420_iと第10の配
線2420_i+1から選択信号を出力できる。
In this manner, the shift register in FIG. 24 can output selection signals from the tenth wiring 2420_1 to the tenth wiring 2420_n in order. Further, in the shift register in FIG. 24, the second selection period of the flip-flop 2401_i and the first selection period of the flip-flop 2402_i + 1 are the same period; therefore, the tenth wiring 2420_i and the tenth selection period are the same. A selection signal can be output from the wiring 2420 — i + 1.

さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、トランジスタの
しきい値電圧のシフトを抑制できるので、長寿命化を図ることができる。さらに、本実施
の形態のフリップフロップを適用したシフトレジスタは、ノイズに強いため、信頼性の向
上をを図ることができる。さらに、本実施の形態のフリップフロップを適用したシフトレ
ジスタは、誤動作の抑制を図ることができる。
Further, the shift register to which the flip-flop of this embodiment is applied can suppress a shift in threshold voltage of the transistor, so that the lifetime can be extended. Furthermore, since the shift register to which the flip-flop of this embodiment is applied is resistant to noise, reliability can be improved. Further, the shift register to which the flip-flop of this embodiment is applied can suppress malfunction.

さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、高速に動作でき
るので、より高精細な表示装置、又はより大型の表示装置に適用できる。さらに、本実施
の形態のフリップフロップを工程の簡略化を図ることができる。さらに、本実施の形態の
フリップフロップを適用したシフトレジスタは、製造コストの削減を図ることができる。
さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、歩留まりの向上
を図ることができる。
Further, the shift register to which the flip-flop of this embodiment is applied can operate at high speed, and thus can be applied to a higher-definition display device or a larger display device. Further, the process of the flip-flop of this embodiment can be simplified. Further, a shift register to which the flip-flop of this embodiment is applied can reduce manufacturing costs.
Further, the shift register to which the flip-flop of this embodiment is applied can improve yield.

続いて、上述した本実施の形態のシフトレジスタを有する表示装置の構成及び駆動方法に
ついて説明する。ただし、本実施の形態の表示装置は、少なくとも本実施の形態のフリッ
プフロップを有していればよい。
Next, a structure and driving method of the display device including the shift register of this embodiment described above will be described. Note that the display device of this embodiment mode includes at least the flip-flop of this embodiment mode.

本実施の形態の表示装置の構成について図27を参照して説明する。図27の表示装置は
、走査線G1〜走査線Gnが走査線駆動回路2702によって走査される。さらに、図2
7の表示装置は、奇数行目の画素1703には奇数行目の信号線からビデオ信号を入力し
、偶数行目の画素1703には偶数行目の信号線からビデオ信号を入力する。なお、図1
7の構成と共通するところは共通の符号を用いてその説明を省略する。
A structure of the display device of this embodiment is described with reference to FIG. In the display device of FIG. 27, the scanning lines G1 to Gn are scanned by the scanning line driving circuit 2702. In addition, FIG.
In the display device 7, a video signal is input to the odd-numbered pixel 1703 from the odd-numbered signal line, and a video signal is input to the even-numbered pixel 1703 from the even-numbered signal line. In addition, FIG.
Parts common to the configuration of FIG.

なお、図27の表示装置は、走査線駆動回路2702に本実施の形態のシフトレジスタを
適用することによって、図20の表示装置と同様の動作を1つの走査線駆動回路によって
行うことができる。したがって、図27の表示装置は、画素にビデオ信号を高速に書き込
むことができる。さらに、図27の表示装置は、長寿命化を図ることができる。さらに、
図27の表示装置は、大型化を図ることができる。さらに、図27の表示装置は、高精細
化を図ることができる。さらに、図27の表示装置は、省電力化を図ることができる。さ
らに、図27の表示装置は、ICの発熱の抑制を図ることができる。さらに、図27の表
示装置は、ICの省電力化を図ることができる。
Note that the display device in FIG. 27 can perform the same operation as the display device in FIG. 20 with one scan line driver circuit by applying the shift register of this embodiment to the scan line driver circuit 2702. Therefore, the display device in FIG. 27 can write a video signal to a pixel at high speed. Further, the display device in FIG. 27 can have a long lifetime. further,
The display device in FIG. 27 can be increased in size. Further, the display device in FIG. 27 can achieve higher definition. Further, the display device in FIG. 27 can save power. Further, the display device of FIG. 27 can suppress the heat generation of the IC. Further, the display device in FIG. 27 can save power in the IC.

なお、図28に示すように、走査線G1〜走査線Gnが第1の走査線駆動回路2802a
及び第2の走査線駆動回路2802bによって走査されてもよい。第1の走査線駆動回路
2802a及び第2の駆動回路2802bは、図27に示した走査線駆動回路2702と
同様の構成であり、同じタイミングで走査線G1〜走査線Gnを走査する。さらに、第1
の走査線駆動回路2802a及び第2の駆動回路2802bを、それぞれ第1の駆動回路
、第2の駆動回路と呼んでもよい。
Note that as shown in FIG. 28, the scanning lines G1 to Gn correspond to the first scanning line driving circuit 2802a.
Further, scanning may be performed by the second scan line driver circuit 2802b. The first scan line driver circuit 2802a and the second drive circuit 2802b have the same configuration as the scan line driver circuit 2702 shown in FIG. 27, and scan the scan lines G1 to Gn at the same timing. In addition, the first
The scan line driver circuit 2802a and the second driver circuit 2802b may be referred to as a first driver circuit and a second driver circuit, respectively.

図28の表示装置は、第1の走査線駆動回路2802a及び第2の走査線駆動回路280
2bのうち一方に不良が生じても、走査線駆動回路2802a及び第2の走査線駆動回路
2802bのうち他方が走査線G1〜走査線Gnを走査できるため、冗長性を持つことが
できる。さらに、図28の表示装置は、第1の走査線駆動回路2802a及び第2の走査
線駆動回路2802bが走査線G1〜走査線Gnを走査するため、第1の走査線駆動回路
2802aの負荷(走査線の配線抵抗及び走査線の寄生容量)及び第2の走査線駆動回路
2802bの負荷を図27に比べ半分にすることができる。したがって、図28の表示装
置は、第1の走査線駆動回路2802aの負荷及び第2の走査線駆動回路2802bの負
荷が低減されるので、走査線G1〜走査線Gnに入力される信号(第1の走査線駆動回路
2802a及び第2の駆動回路2802bの出力信号)の遅延及びなまりを低減すること
ができる。さらに、図28の表示装置は、第1の走査線駆動回路2802aの負荷及び第
2の走査線駆動回路2802bの負荷が低減されるので、走査線G1〜走査線Gnを高速
に走査することができる。さらに、走査線G1〜走査線Gnを高速に走査することができ
るので、パネルの大型化又はパネルの高精細化を可能にできる。なお、図17の構成と共
通するところは共通の符号を用いてその説明を省略する。
The display device in FIG. 28 includes a first scan line driver circuit 2802a and a second scan line driver circuit 280.
Even if a defect occurs in one of 2b, the other of the scanning line driving circuit 2802a and the second scanning line driving circuit 2802b can scan the scanning lines G1 to Gn, so that redundancy can be provided. Further, in the display device in FIG. 28, since the first scan line driver circuit 2802a and the second scan line driver circuit 2802b scan the scan lines G1 to Gn, the load on the first scan line driver circuit 2802a ( The wiring resistance of the scanning line and the parasitic capacitance of the scanning line) and the load of the second scanning line driver circuit 2802b can be halved compared to FIG. Accordingly, in the display device in FIG. 28, the load on the first scan line driver circuit 2802a and the load on the second scan line driver circuit 2802b are reduced, and thus signals (first signals) input to the scan lines G1 to Gn. Delay and rounding of output signals of one scan line driver circuit 2802a and second driver circuit 2802b can be reduced. Further, since the load on the first scan line driver circuit 2802a and the load on the second scan line driver circuit 2802b are reduced, the display device in FIG. 28 can scan the scan lines G1 to Gn at high speed. it can. Furthermore, since the scanning lines G1 to Gn can be scanned at high speed, the panel can be enlarged or the panel can be made high definition. Note that portions common to the configuration in FIG. 17 are denoted by common reference numerals and description thereof is omitted.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態3)
本実施の形態では、実施の形態1及び実施の形態2とは別のフリップフロップ、当該フリ
ップフロップを有する駆動回路、及び当該駆動回路を有する表示装置の構成並びに駆動方
法について説明する。本実施の形態のフリップフロップは、フリップフロップの出力信号
と、フリップフロップの転送信号とを、別々のトランジスタによって別々の配線から出力
することを特徴とする。なお、実施の形態1及び実施の形態2と同様なものに関しては共
通の符号を用いて示し、同一部分又は同様な機能を有する部分の詳細な説明は省略する。
(Embodiment 3)
In this embodiment, a structure and a driving method of a flip-flop different from those in Embodiments 1 and 2, a driving circuit including the flip-flop, and a display device including the driving circuit will be described. The flip-flop of this embodiment is characterized in that the output signal of the flip-flop and the transfer signal of the flip-flop are output from different wirings by different transistors. Note that components similar to those in Embodiments 1 and 2 are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

本実施の形態のフリップフロップの基本構成について、図40を参照して説明する。図4
0に示すフリップフロップは、第1のトランジスタ101、第2のトランジスタ102、
第3のトランジスタ103、第4のトランジスタ104、第5のトランジスタ105、第
6のトランジスタ106、第7のトランジスタ107、第8のトランジスタ108、第9
のトランジスタ109及び第10のトランジスタ110を有する。本実施の形態において
、第9のトランジスタ109及び第10のトランジスタ110は、Nチャネル型トランジ
スタとし、ゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回ったとき導
通状態になるものとする。
A basic structure of the flip-flop of this embodiment is described with reference to FIG. FIG.
The flip-flop shown at 0 includes a first transistor 101, a second transistor 102,
The third transistor 103, the fourth transistor 104, the fifth transistor 105, the sixth transistor 106, the seventh transistor 107, the eighth transistor 108, the ninth transistor
The transistor 109 and the tenth transistor 110 are included. In this embodiment, the ninth transistor 109 and the tenth transistor 110 are N-channel transistors and are turned on when a gate-source voltage (Vgs) exceeds a threshold voltage (Vth). And

なお、図40のフリップフロップは、図1(A)のフリップフロップに第9のトランジス
タ109及び第10のトランジスタ110を追加したものと同様である。したがって、第
1のトランジスタ101、第2のトランジスタ102、第3のトランジスタ103、第4
のトランジスタ104、第5のトランジスタ105、第6のトランジスタ106、7のト
ランジスタ107及び第8のトランジスタ108は、図1と同様のものを用いることがで
きる。
Note that the flip-flop in FIG. 40 is similar to the flip-flop in FIG. 1A in which a ninth transistor 109 and a tenth transistor 110 are added. Therefore, the first transistor 101, the second transistor 102, the third transistor 103, the fourth transistor
The transistor 104, the fifth transistor 105, the sixth transistor 106, the transistor 107 of the transistor 7, and the eighth transistor 108 can be the same as those in FIG.

図40のフリップフリップフロップの接続関係について説明する。第1のトランジスタ1
01の第1の電極(ソース電極およびドレイン電極の一方)が第5の配線125に接続さ
れ、第1のトランジスタ101の第2の電極(ソース電極およびドレイン電極の他方)が
第3の配線123に接続される。第2のトランジスタ102の第1の電極が第4の配線1
24に接続され、第2のトランジスタ102の第2の電極が第3の配線123に接続され
、第2のトランジスタ102のゲート電極が第8の配線128に接続される。第3のトラ
ンジスタ103の第1の電極が第6の配線126に接続され、第3のトランジスタ103
の第2の電極が第6のトランジスタ106のゲート電極に接続され、第3のトランジスタ
103のゲート電極が第7の配線127に接続される。第4のトランジスタ104の第1
の電極が第10の配線130に接続され、第4のトランジスタ104の第2の電極が第6
のトランジスタ106のゲート電極に接続され、第4のトランジスタ104のゲート電極
が第8の配線128に接続される。第5のトランジスタ105の第1の電極が第9の配線
129に接続され、第5のトランジスタ105の第2の電極が第1のトランジスタ101
のゲート電極に接続され、第5のトランジスタ105のゲート電極が第1の配線121に
接続される。第6のトランジスタ106の第1の電極が第12の配線132に接続され、
第6のトランジスタ106の第2の電極が第1のトランジスタ101のゲート電極に接続
される。第7のトランジスタ107の第1の電極が第13の配線133に接続され、第7
のトランジスタ107の第2の電極が第1のトランジスタ101のゲート電極に接続され
、第7のトランジスタ107のゲート電極が第2の配線122に接続される。第8のトラ
ンジスタ108の第1の電極が第11の配線131に接続され、第8のトランジスタ10
8の第2の電極が第6のトランジスタ106のゲート電極に接続され、第8のトランジス
タ108のゲート電極が第1のトランジスタ101のゲート電極に接続される。第9のト
ランジスタ109の第1の電極が第15の配線135に接続され、第9のトランジスタ1
09の第2の電極が第14の配線134に接続され、第9のトランジスタ109のゲート
電極が第1のトランジスタ101のゲート電極に接続される。第10のトランジスタ11
0の第1の電極が第16の配線136に接続され、第10のトランジスタ110の第2の
電極が第14の配線134に接続され、第10のトランジスタ110のゲート電極が第8
の配線128に接続される。
Connection relations of the flip-flop of FIG. 40 will be described. First transistor 1
The first electrode (one of the source electrode and the drain electrode) of 01 is connected to the fifth wiring 125, and the second electrode (the other of the source electrode and the drain electrode) of the first transistor 101 is the third wiring 123. Connected to. The first electrode of the second transistor 102 is the fourth wiring 1
24, the second electrode of the second transistor 102 is connected to the third wiring 123, and the gate electrode of the second transistor 102 is connected to the eighth wiring 128. The first electrode of the third transistor 103 is connected to the sixth wiring 126, and the third transistor 103
The second electrode is connected to the gate electrode of the sixth transistor 106, and the gate electrode of the third transistor 103 is connected to the seventh wiring 127. The first of the fourth transistor 104
Are connected to the tenth wiring 130, and the second electrode of the fourth transistor 104 is connected to the sixth wiring 130.
The gate electrode of the fourth transistor 104 is connected to the eighth wiring 128. The first electrode of the fifth transistor 105 is connected to the ninth wiring 129, and the second electrode of the fifth transistor 105 is connected to the first transistor 101.
The gate electrode of the fifth transistor 105 is connected to the first wiring 121. The first electrode of the sixth transistor 106 is connected to the twelfth wiring 132;
The second electrode of the sixth transistor 106 is connected to the gate electrode of the first transistor 101. The first electrode of the seventh transistor 107 is connected to the thirteenth wiring 133,
The second electrode of the transistor 107 is connected to the gate electrode of the first transistor 101, and the gate electrode of the seventh transistor 107 is connected to the second wiring 122. The first electrode of the eighth transistor 108 is connected to the eleventh wiring 131, and the eighth transistor 10
The eighth second electrode is connected to the gate electrode of the sixth transistor 106, and the gate electrode of the eighth transistor 108 is connected to the gate electrode of the first transistor 101. The first electrode of the ninth transistor 109 is connected to the fifteenth wiring 135, and the ninth transistor 1
The second electrode of 09 is connected to the fourteenth wiring 134, and the gate electrode of the ninth transistor 109 is connected to the gate electrode of the first transistor 101. Tenth transistor 11
The first electrode of 0 is connected to the sixteenth wiring 136, the second electrode of the tenth transistor 110 is connected to the fourteenth wiring 134, and the gate electrode of the tenth transistor 110 is connected to the eighth wiring 134.
The wiring 128 is connected.

なお、第1の配線121、第2の配線122、第3の配線123、第5の配線125、第
7の配線127、第8の配線128、第14の配線134及び第15の配線135を、そ
れぞれ第1の信号線、第2の信号、第3の信号線、第4の信号線、第5の信号線、第6の
信号線、第7の信号線、第8の信号線と呼んでもよい。さらに、第4の配線124、第6
の配線126、第9の配線129、第10の配線130、11の配線131、第12の配
線132、第13の配線133及び第16の配線136を、それぞれ第1の電源線、第2
の電源線、第3の電源線、第4の電源線、第5の電源線、第6の電源線、第7の電源線、
第8の電源線と呼んでもよい。
Note that the first wiring 121, the second wiring 122, the third wiring 123, the fifth wiring 125, the seventh wiring 127, the eighth wiring 128, the fourteenth wiring 134, and the fifteenth wiring 135 are connected. , Called a first signal line, a second signal, a third signal line, a fourth signal line, a fifth signal line, a sixth signal line, a seventh signal line, and an eighth signal line, respectively. But you can. Further, the fourth wiring 124, the sixth wiring
Wiring 126, ninth wiring 129, tenth wiring 130, eleventh wiring 131, twelfth wiring 132, thirteenth wiring 133, and sixteenth wiring 136 are connected to the first power line and the second wiring 136, respectively.
Power line, third power line, fourth power line, fifth power line, sixth power line, seventh power line,
It may be called an eighth power line.

次に、図40に示したフリップフロップの動作について、図41のタイミングチャートを
参照して説明する。さらに、図41のタイミングチャートをセット期間、選択期間、リセ
ット期間、第1の非選択期間、第2の非選択期間に分割して説明する。ただし、セット期
間、リセット期間、第1の非選択期間及び第2の非選択期間を合わせて非選択期間と呼ぶ
こともある。
Next, the operation of the flip-flop shown in FIG. 40 will be described with reference to the timing chart of FIG. Further, the timing chart of FIG. 41 will be described by being divided into a set period, a selection period, a reset period, a first non-selection period, and a second non-selection period. However, the set period, the reset period, the first non-selection period, and the second non-selection period may be collectively referred to as a non-selection period.

なお、第6の配線126及び第9の配線129にはV1の電位が供給され、第4の配線1
24、第10の配線130、第11の配線131、第12の配線132、第13の配線1
33及び第16の配線136にはV2の電位が供給される。ここで、V1>V2である。
Note that the potential of V1 is supplied to the sixth wiring 126 and the ninth wiring 129, and the fourth wiring 1
24, tenth wiring 130, eleventh wiring 131, twelfth wiring 132, thirteenth wiring 1
The potential of V2 is supplied to the 33rd and 16th wirings 136. Here, V1> V2.

なお、第1の配線121、第5の配線125、第8の配線128、第7の配線127及び
第2の配線122には、それぞれ図24に示す信号221、信号225、信号228、信
号227、信号222が入力される。さらに、第15の配線135には図24に示す信号
225が入力される。ここで、信号221、信号225、信号228、信号227、信号
222は、図2又は図6と同様なものを用いることができる。
Note that the first wiring 121, the fifth wiring 125, the eighth wiring 128, the seventh wiring 127, and the second wiring 122 are respectively provided with a signal 221, a signal 225, a signal 228, and a signal 227 illustrated in FIG. , A signal 222 is input. Further, a signal 225 shown in FIG. 24 is input to the fifteenth wiring 135. Here, as the signal 221, the signal 225, the signal 228, the signal 227, and the signal 222, the same signals as in FIG. 2 or FIG. 6 can be used.

ただし、第1の配線121、第2の配線122、第4の配線124〜第13の配線133
、第15の配線135、第16の配線136には、それぞれ様々な信号、電位及び電流が
入力されてもよい。
However, the first wiring 121, the second wiring 122, the fourth wiring 124 to the thirteenth wiring 133 are used.
Various signals, potentials, and currents may be input to the fifteenth wiring 135 and the sixteenth wiring 136, respectively.

なお、第3の配線123及び第14の配線134からは、それぞれ信号223、信号23
4が出力される。信号234はフリップフロップの出力信号であり、信号223はフリッ
プフロップの転送信号である。ただし、信号223をフリップフロップの出力信号、信号
234をフリップフロップの転送信号としてもよい。
Note that a signal 223 and a signal 23 are respectively transmitted from the third wiring 123 and the fourteenth wiring 134.
4 is output. Signal 234 is an output signal of the flip-flop, and signal 223 is a transfer signal of the flip-flop. However, the signal 223 may be the output signal of the flip-flop, and the signal 234 may be the transfer signal of the flip-flop.

したがって、信号234をフリップフロップの出力信号、信号223をフリップフロップ
の転送信号として用いる場合は、第9のトランジスタ109のW/Lの値を第1のトラン
ジスタ101〜第10のトランジスタ110のW/Lの中で最大とするとよい。ただし、
信号223をフリップフロップの出力信号、信号234をフリップフロップの転送信号と
して用いる場合は、第1のトランジスタ101のW/Lの値を第1のトランジスタ101
〜第10のトランジスタ110のW/Lの中で最大とする。
Therefore, when the signal 234 is used as an output signal of the flip-flop and the signal 223 is used as a transfer signal of the flip-flop, the value of W / L of the ninth transistor 109 is set to W / L of the first transistor 101 to the tenth transistor 110. It is good to make it the maximum in L. However,
In the case where the signal 223 is used as an output signal of the flip-flop and the signal 234 is used as a transfer signal of the flip-flop, the value of W / L of the first transistor 101 is used as the first transistor 101.
To the maximum of W / L of the tenth transistor 110.

本実施の形態では、すでに述べたように、フリップフロップの出力信号と、フリップフロ
ップの転送信号とを、別々のトランジスタによって別々の配線から出力することを特徴と
する。つまり、図40のフリップフロップは、第1のトランジスタ101及び第2のトラ
ンジスタ102によって第3の配線123から信号を出力し、第9のトランジスタ109
及び第10のトランジスタ110によって第14の配線134から信号を出力する。さら
に、第9のトランジスタ109及び第10のトランジスタ110は第1のトランジスタ1
01及び第2のトランジスタ102と同じように接続されるため、図41に示すように第
14の配線134から出力される信号(信号234)は第3の配線123から出力される
信号(信号223)とおおむね同じ波形である。
In this embodiment mode, as described above, the output signal of the flip-flop and the transfer signal of the flip-flop are output from different wirings by different transistors. That is, the flip-flop in FIG. 40 outputs a signal from the third wiring 123 by the first transistor 101 and the second transistor 102, and the ninth transistor 109.
The tenth transistor 110 outputs a signal from the fourteenth wiring 134. Further, the ninth transistor 109 and the tenth transistor 110 are the first transistor 1.
Since the transistors are connected in the same manner as 01 and the second transistor 102, a signal (signal 234) output from the fourteenth wiring 134 is output from the third wiring 123 (signal 223) as shown in FIG. The waveform is almost the same as).

なお、第1のトランジスタ101は、次の段の第5のトランジスタ105のゲート電極に
電荷を供給できればよいので、第1のトランジスタ101のW/Lの値は、第5のトラン
ジスタ105のW/Lの値の2倍以下とすることが好ましく、より好ましくは第5のトラ
ンジスタ105のW/Lの値以下とする。
Note that the first transistor 101 only needs to supply electric charge to the gate electrode of the fifth transistor 105 in the next stage. Therefore, the value of W / L of the first transistor 101 is set to W / L of the fifth transistor 105. It is preferable that the value be equal to or less than twice the value of L, more preferably, be equal to or less than the value of W / L of the fifth transistor 105.

なお、第9のトランジスタ109及び第10のトランジスタ110は、それぞれ第1のト
ランジスタ101、第2のトランジスタ102と同様の機能を有する。さらに、第9のト
ランジスタ109及び第10のトランジスタ110をバッファ部と呼んでもよい。
Note that the ninth transistor 109 and the tenth transistor 110 have functions similar to those of the first transistor 101 and the second transistor 102, respectively. Further, the ninth transistor 109 and the tenth transistor 110 may be referred to as a buffer portion.

以上のことから、図40のフリップフロップは、第14の配線134に大きな負荷が接続
され、信号234に遅延、なまりなどが生じても、誤動作を防止することができる。なぜ
なら、図40のフリップフロップは、フリップフロップの出力信号と、フリップフロップ
の転送信号とを、別々のトランジスタによって別々の配線から出力することによって、出
力信号の遅延、なまりなどの影響を受けないからである。
As described above, the flip-flop in FIG. 40 can prevent malfunction even when a large load is connected to the fourteenth wiring 134 and a delay or a rounding occurs in the signal 234. This is because the flip-flop in FIG. 40 is not affected by delay or rounding of the output signal by outputting the output signal of the flip-flop and the transfer signal of the flip-flop from different wirings by different transistors. It is.

さらに、本実施の形態のフリップフロップは、高速に動作できるので、より高精細な表示
装置、又はより大型の表示装置に適用できる。さらに、本実施の形態のフリップフロップ
は、工程の簡略化を図ることができる。さらに、本実施の形態のフリップフロップは、製
造コストの削減を図ることができる。さらに、本実施の形態のフリップフロップは、歩留
まりの向上を図ることができる。
Furthermore, since the flip-flop of this embodiment can operate at high speed, it can be applied to a higher-definition display device or a larger display device. Further, the flip-flop of this embodiment can simplify the process. Further, the flip-flop of this embodiment can reduce manufacturing costs. Further, the flip-flop of this embodiment can improve yield.

なお、本実施の形態のフリップフロップは、図1(B)、図1(C)、図5(A)、図5
(B)、図5(C)、図7(A)、図7(B)、図8(A)、図8(B)、図9(A)、
図9(B)、図10(A)及び図10(B)と自由に組み合わせて実施することができる
。さらに、本実施の形態のフリップフロップは、実施の形態1に記載の駆動タイミング及
び実施の形態2に記載の駆動タイミングと自由に組み合わせて実施することができる。
Note that in the flip-flop of this embodiment, FIGS. 1B, 1C, 5A, and 5 are used.
(B), FIG. 5 (C), FIG. 7 (A), FIG. 7 (B), FIG. 8 (A), FIG. 8 (B), FIG. 9 (A),
9B, 10A, and 10B can be freely combined. Further, the flip-flop of this embodiment can be implemented by being freely combined with the driving timing described in Embodiment 1 and the driving timing described in Embodiment 2.

続いて、上述した本実施の形態のフリップフロップを有するシフトレジスタの構成及び駆
動方法について説明する。
Next, a structure and driving method of the shift register including the flip-flop of this embodiment described above will be described.

本実施の形態のシフトレジスタの構成について図42を参照して説明する。図42のシフ
トレジスタは、n個のフリップフロップ(フリップフロップ4201_1〜フリップフロ
ップ4201_n)を有する。
The structure of the shift register of this embodiment is described with reference to FIG. The shift register in FIG. 42 includes n flip-flops (flip-flop 4201_1 to flip-flop 4201_n).

図42のシフトレジスタの接続関係について説明する。図42のシフトレジスタは、i段
目のフリップフロップ4201_i(フリップフロップ4201_1〜4201_nのう
ちいずれか一)は、図40に示した第1の配線121が第7の配線4217_i−1に接
続され、図40に示した第2の配線122が第7の配線4217_i+1に接続され、図
40に示した第3の配線123が第7の配線4217_iに接続され、図40に示した第
4の配線124、第10の配線130、第11の配線131、第12の配線132、第1
3の配線133及び第16の配線136が第5の配線4215に接続され、図40に示し
た第5の配線125、第7の配線127及び第15の配線135が奇数段目のフリップフ
ロップでは第2の配線4212に接続され、偶数段目のフリップフロップでは第3の配線
4213に接続され、図40に示した第8の配線128が奇数段目のフリップフロップで
は第3の配線4213に接続され、偶数段目のフリップフロップでは第2の配線4212
に接続され、図40に示した第6の配線126及び第9の配線129が第4の配線421
4に接続され、図40に示した第14の配線134が第8の配線4218_iに接続され
る。ただし、1段目のフリップフリップ4201_1の図40に示す第1の配線121は
第1の配線4211に接続され、n段目のフリップフロップ4201_nの図40に示す
第2の配線122は第6の配線4216に接続される。
Connection relations of the shift register in FIG. 42 are described. In the shift register in FIG. 42, the i-th flip-flop 4201_i (any one of the flip-flops 4201_1 to 4201_n) has the first wiring 121 illustrated in FIG. 40 connected to the seventh wiring 4217_i−1. The second wiring 122 illustrated in FIG. 40 is connected to the seventh wiring 4217_i + 1, the third wiring 123 illustrated in FIG. 40 is connected to the seventh wiring 4217_i, and the fourth wiring 124 illustrated in FIG. , Tenth wiring 130, eleventh wiring 131, twelfth wiring 132, first
The third wiring 133 and the sixteenth wiring 136 are connected to the fifth wiring 4215, and the fifth wiring 125, the seventh wiring 127, and the fifteenth wiring 135 shown in FIG. Connected to the second wiring 4212, connected to the third wiring 4213 in the even-numbered flip-flops, and connected to the third wiring 4213 in the odd-numbered flip-flops of the eighth wiring 128 shown in FIG. In the even-numbered flip-flop, the second wiring 4212
The sixth wiring 126 and the ninth wiring 129 illustrated in FIG. 40 are connected to the fourth wiring 421.
4 and the 14th wiring 134 shown in FIG. 40 is connected to the 8th wiring 4218_i. Note that the first wiring 121 illustrated in FIG. 40 of the first flip-flop 4201_1 is connected to the first wiring 4211, and the second wiring 122 illustrated in FIG. 40 of the n-th flip-flop 4201_n is the sixth wiring. Connected to the wiring 4216.

なお、第1の配線4211、第2の配線4212、第3の配線4213、第6の配線42
16を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでも
よい。さらに、第4の配線4214、第5の配線4215を、それぞれ第1の電源線、第
2の電源線と呼んでもよい。
Note that the first wiring 4211, the second wiring 4212, the third wiring 4213, and the sixth wiring 42 are used.
16 may be referred to as a first signal line, a second signal line, a third signal line, and a fourth signal line, respectively. Further, the fourth wiring 4214 and the fifth wiring 4215 may be referred to as a first power supply line and a second power supply line, respectively.

次に、図42に示したシフトレジスタの動作について、図43のタイミングチャートを参
照して説明する。
Next, operation of the shift register illustrated in FIG. 42 is described with reference to a timing chart in FIG.

なお、第1の配線4211、第2の配線4212、第3の配線4213、第4の配線42
14、第5の配線4215、第6の配線4216には、信号4311、信号4312、信
号4313、信号4314、信号4315、信号4216が入力される。信号4311、
信号4312、信号4313、信号4314、信号4315及び信号4216は、それぞ
れ信号211、信号212、信号213、信号214、信号215、信号216に相当す
る。
Note that the first wiring 4211, the second wiring 4212, the third wiring 4213, and the fourth wiring 42 are used.
14, the signal 4311, the signal 4312, the signal 4313, the signal 4314, the signal 4315, and the signal 4216 are input to the fifth wiring 4215 and the sixth wiring 4216. Signal 4311,
A signal 4312, a signal 4313, a signal 4314, a signal 4315, and a signal 4216 correspond to the signal 211, the signal 212, the signal 213, the signal 214, the signal 215, and the signal 216, respectively.

なお、第7の配線4217_1〜第7の配線4217_n、及び第8の配線4218_1
〜第8の配線4218_nからはそれぞれH信号の電位がV1(以下、Hレベルともいう
)、L信号の電位がV2(以下、Lレベルともいう)のデジタル信号が出力される。
Note that the seventh wiring 4217_1 to the seventh wiring 4217_n and the eighth wiring 4218_1 are included.
Through the eighth wiring 4218_n, digital signals with an H signal potential V1 (hereinafter also referred to as H level) and an L signal potential V2 (hereinafter also referred to as L level) are output.

図43に示すように、例えば、フリップフロップ4201_iが選択期間となると、第7
の配線4217_i及び第8の配線4218_iからH信号(選択信号)が出力される。
このとき、フリップフロップ4201_i+1はセット期間となる。その後、フリップフ
ロップ4201_iがリセット期間となって、第7の配線4217_i及び第8の配線4
218_iからL信号が出力される。このとき、フリップフロップ4201_i+1は選
択期間となる。その後、フリップフロップ4201_iが第1の非選択期間となって、第
7の配線4217_i及び第8の配線4218_iは浮遊状態となり電位をV2に維持す
る。このとき、フリップフロップ4201_i+1はリセット期間となる。その後、フリ
ップフロップ4201_iが第2の非選択期間となって、第7の配線4217_i及び第
8の配線4218_iからL信号が出力される。このとき、フリップフロップ4201_
i+1は第1の非選択期間となる。
As shown in FIG. 43, for example, when the flip-flop 4201_i enters the selection period, the seventh
The H signal (selection signal) is output from the wiring 4217_i and the eighth wiring 4218_i.
At this time, the flip-flop 4201_i + 1 is in the set period. After that, the flip-flop 4201_i enters a reset period, and the seventh wiring 4217_i and the eighth wiring 4
The L signal is output from 218_i. At this time, the flip-flop 4201_i + 1 is in a selection period. After that, the flip-flop 4201_i enters the first non-selection period, and the seventh wiring 4217_i and the eighth wiring 4218_i are in a floating state and maintain the potential at V2. At this time, the flip-flop 4201_i + 1 is in a reset period. After that, the flip-flop 4201_i enters the second non-selection period, and an L signal is output from the seventh wiring 4217_i and the eighth wiring 4218_i. At this time, the flip-flop 4201_
i + 1 is the first non-selection period.

こうして、図42のシフトレジスタは、転送信号を第7の配線4217_1から順に第7
の配線4217_nまで出力できる。さらに、図42のシフトレジスタは、選択信号を第
8の配線4218_1から順に第8の配線4218_nまで出力できる。つまり、図42
のシフトレジスタは、第8の配線4218_1〜第8の配線4218_nを走査すること
ができる。したがって、図42のシフトレジスタは、シフトレジスタとしての機能を十分
得ることができる。
In this manner, the shift register in FIG. 42 transmits transfer signals to the seventh wiring 4217_1 in order from the seventh wiring 4217_1.
The wiring 4217_n can be output. Further, the shift register in FIG. 42 can output selection signals from the eighth wiring 4218_1 to the eighth wiring 4218_n in order. That is, FIG.
The shift register can scan the eighth wiring 4218_1 to the eighth wiring 4218_n. Therefore, the shift register in FIG. 42 can sufficiently obtain a function as a shift register.

さらに、図42のシフトレジスタは、第8の配線4218_1〜第8の配線4218_n
に大きな負荷(抵抗及び容量など)が接続されも、負荷の影響を受けずに動作することが
できる。さらに、図42のシフトレジスタは、第8の配線4218_1〜第8の配線42
18_nのいずれかが電源線又は信号線とショートしても、正常動作を続けることができ
る。したがって、図42のシフトレジスタは、動作する条件の範囲の向上を図ることがで
きる。さらに、図42のシフトレジスタは、信頼性の向上を図ることができる。さらに、
図42のシフトレジスタは、歩留まりの向上を図ることができる。なぜなら、図42のシ
フトレジスタは、各フリップフロップの転送信号と、各フリップフロップの出力信号とを
分割しているからである。
Further, the shift register in FIG. 42 includes the eighth wiring 4218_1 to the eighth wiring 4218_n.
Even when a large load (such as a resistor and a capacitor) is connected to the power supply, it can operate without being affected by the load. Further, the shift register in FIG. 42 includes the eighth wiring 4218_1 to the eighth wiring 42.
Even if any of 18_n is short-circuited with the power supply line or the signal line, the normal operation can be continued. Therefore, the shift register of FIG. 42 can improve the range of operating conditions. Further, the shift register in FIG. 42 can improve reliability. further,
The shift register in FIG. 42 can improve yield. This is because the shift register of FIG. 42 divides the transfer signal of each flip-flop and the output signal of each flip-flop.

さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、トランジスタの
しきい値電圧のシフトを抑制できる。さらに、本実施の形態のフリップフロップを適用し
たシフトレジスタは、長寿命化を図ることができる。さらに、本実施の形態のフリップフ
ロップを適用したシフトレジスタは、信頼性の向上を図ることができる。さらに、本実施
の形態のフリップフロップを適用したシフトレジスタは、誤動作の抑制を図ることができ
る。さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、より高精細
な表示装置、又はより大型の表示装置に適用できる。さらに、本実施の形態のフリップフ
ロップを適用したシフトレジスタは、工程の簡略化を図ることができる。さらに、本実施
の形態のフリップフロップを適用したシフトレジスタは、製造コストの削減を図ることが
できる。さらに、本実施の形態のフリップフロップを適用したシフトレジスタは、歩留ま
りの向上を図ることができる。
Further, the shift register to which the flip-flop of this embodiment is applied can suppress a shift in threshold voltage of the transistor. Further, the life of the shift register to which the flip-flop of this embodiment is applied can be extended. Further, the shift register to which the flip-flop of this embodiment is applied can improve reliability. Further, the shift register to which the flip-flop of this embodiment is applied can suppress malfunction. Further, the shift register to which the flip-flop of this embodiment is applied can be applied to a higher-definition display device or a larger display device. Further, the shift register to which the flip-flop of this embodiment is applied can simplify the process. Further, a shift register to which the flip-flop of this embodiment is applied can reduce manufacturing costs. Further, the shift register to which the flip-flop of this embodiment is applied can improve yield.

本実施の形態の表示装置として、図17、図19、図20、図27、図28の表示装置を
用いることができる。したがって、走査線駆動回路として本実施の形態のシフトレジスタ
用いた表示装置は、トランジスタのしきい値電圧のシフトを抑制できる。さらに、本実施
の形態の表示装置は、長寿命化を図ることができる。さらに、本実施の形態の表示装置は
、信頼性の向上を図ることができる。さらに、本実施の形態の表示装置は、誤動作の抑制
を図ることができる。さらに、本実施の形態の表示装置は、より高精細、又はより大型化
を図ることができる。さらに、本実施の形態の表示装置は、工程の簡略化を図ることがで
きる。さらに、本実施の形態の表示装置は、製造コストの削減を図ることができる。さら
に、本実施の形態の表示装置は、歩留まりの向上を図ることができる。さらに、本実施の
形態の表示装置は、ドライバICの省電力化を図ることができる。さらに、本実施の形態
の表示装置は、ドライバICの発熱の抑制を図ることができる。
As the display device in this embodiment, the display devices in FIGS. 17, 19, 20, 27, and 28 can be used. Therefore, the display device using the shift register of this embodiment as the scan line driver circuit can suppress a shift in the threshold voltage of the transistor. Furthermore, the display device of this embodiment can have a long lifetime. Furthermore, the display device of this embodiment can improve reliability. Furthermore, the display device in this embodiment can suppress malfunction. Furthermore, the display device in this embodiment can have higher definition or larger size. Further, the display device of this embodiment can simplify the process. Furthermore, the display device of this embodiment can reduce manufacturing costs. Further, the display device in this embodiment can improve yield. Furthermore, the display device of this embodiment can save power in the driver IC. Furthermore, the display device of this embodiment can suppress the heat generation of the driver IC.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態4)
本実施の形態では、本明細書のフリップフロップが有するトランジスタにPチャネル型ト
ランジスタを適用した場合について説明する。さらに、当該フリップフロップを有する駆
動回路、及び当該駆動回路を有する表示装置の構成並びに駆動方法について説明する。
(Embodiment 4)
In this embodiment, the case where a p-channel transistor is used as a transistor included in the flip-flop of this specification will be described. Further, a structure and a driving method of a driver circuit including the flip-flop and a display device including the driver circuit are described.

本実施の形態のフリップフロップは、図1(A)のフリップフロップが有するトランジス
タの極性をPチャネル型とした場合について説明する。ただし、図1(B)、図1(C)
、図5(A)、図5(B)、図5(C)、図7(A)、図7(B)、図8(A)、図8(
B)、図9(A)、図9(B)、図10(A)、図10(B)又は図40に示したフリッ
プフロップが有すトランジスタの極性をPチャネル型とすることもできる。さらに、本実
施の形態のフリップフロップは、実施の形態1乃至実施の形態3の記載と自由に組み合わ
せて実施することもできる。
In the flip-flop of this embodiment, the case where the polarity of the transistor included in the flip-flop in FIG. However, FIG. 1 (B), FIG. 1 (C)
5A, FIG. 5B, FIG. 5C, FIG. 7A, FIG. 7B, FIG. 8A, FIG.
The polarity of the transistor included in the flip-flop illustrated in B), FIG. 9A, FIG. 9B, FIG. 10A, FIG. 10B, or FIG. Further, the flip-flop of this embodiment can be implemented by being freely combined with the description in Embodiments 1 to 3.

本実施の形態のフリップフロップの基本構成について、図44を参照して説明する。図4
4に示すフリップフロップは、第1のトランジスタ4401、第2のトランジスタ440
2、第3のトランジスタ4403、第4のトランジスタ4404、第5のトランジスタ4
405、第6のトランジスタ4406、第7のトランジスタ4407及び第8のトランジ
スタ4408を有する。本実施の形態において、第1のトランジスタ4401、第2のト
ランジスタ4402、第3のトランジスタ4403、第4のトランジスタ4404、第5
のトランジスタ4405、第6のトランジスタ4406、第7のトランジスタ4407及
びトランジスタ4408は、Pチャネル型トランジスタとし、ゲート・ソース間電圧の絶
対値(|Vgs|)がしきい値電圧の絶対値(|Vth|)を上回ったとき(VgsがV
thを下回ったとき)導通状態になるものとする。
A basic structure of the flip-flop of this embodiment is described with reference to FIG. FIG.
4 includes a first transistor 4401 and a second transistor 440.
2, third transistor 4403, fourth transistor 4404, fifth transistor 4
405, a sixth transistor 4406, a seventh transistor 4407, and an eighth transistor 4408. In this embodiment, the first transistor 4401, the second transistor 4402, the third transistor 4403, the fourth transistor 4404, and the fifth
The transistor 4405, the sixth transistor 4406, the seventh transistor 4407, and the transistor 4408 are P-channel transistors, and the absolute value of the gate-source voltage (| Vgs |) is the absolute value of the threshold voltage (| Vth When | is exceeded (Vgs is V
It shall be in the conducting state (below th).

なお、本実施の形態のフリップフロップは、第1のトランジスタ4401〜第8のトラン
ジスタ4408が全てPチャネル型トランジスタで構成されていることを特徴とする。し
たがって、本実施の形態のフリップフロップは、製造工程の簡略化を図ることができる。
さらに、本実施の形態のフリップフロップは、製造コストの削減を図ることができる。さ
らに、本実施の形態のフリップフロップは、歩留まりの向上を図ることができる。
Note that the flip-flop of this embodiment is characterized in that the first transistor 4401 to the eighth transistor 4408 are all P-channel transistors. Therefore, the flip-flop of this embodiment can simplify the manufacturing process.
Further, the flip-flop of this embodiment can reduce manufacturing costs. Further, the flip-flop of this embodiment can improve yield.

図44のフリップフリップフロップの接続関係について説明する。第1のトランジスタ4
401の第1の電極(ソース電極およびドレイン電極の一方)が第5の配線4425に接
続され、第1のトランジスタ4401の第2の電極(ソース電極およびドレイン電極の他
方)が第3の配線4423に接続される。第2のトランジスタ4402の第1の電極が第
4の配線4424に接続され、第2のトランジスタ4402第2の電極が第3の配線44
23に接続され、第2のトランジスタ4402のゲート電極が第8の配線4428に接続
される。第3のトランジスタ4403の第1の電極が第6の配線4426に接続され、第
3のトランジスタ4403の第2の電極が第6のトランジスタ4406のゲート電極に接
続され、第3のトランジスタ4403のゲート電極が第7の配線4427に接続される。
第4のトランジスタ4404の第1の電極が第10の配線4430に接続され、第4のト
ランジスタ4404の第2の電極が第6のトランジスタ4406のゲート電極に接続され
、第4のトランジスタ4404のゲート電極が第8の配線4428に接続される。第5の
トランジスタ4405の第1の電極が第9の配線4429に接続され、第5のトランジス
タ4405の第2の電極が第1のトランジスタ4401のゲート電極に接続され、第5の
トランジスタ4405のゲート電極が第1の配線4421に接続される。第6のトランジ
スタ4406の第1の電極が第12の配線4432に接続され、第6のトランジスタ44
06の第2の電極が第1のトランジスタ4401のゲート電極に接続される。第7のトラ
ンジスタ4407の第1の電極が第13の配線4433に接続され、第7のトランジスタ
4407の第2の電極が第1のトランジスタ4401のゲート電極に接続され、第7のト
ランジスタ4407のゲート電極が第2の配線4422に接続される。第8のトランジス
タ4408の第1の電極が第11の配線4431に接続され、第8のトランジスタ440
8の第2の電極が第6のトランジスタ4406のゲート電極に接続され、第8のトランジ
スタ4408のゲート電極が第1のトランジスタ4401のゲート電極に接続される。
A connection relation of the flip-flop of FIG. 44 will be described. First transistor 4
The first electrode 401 (one of the source electrode and the drain electrode) 401 is connected to the fifth wiring 4425, and the second electrode (the other of the source electrode and the drain electrode) of the first transistor 4401 is the third wiring 4423. Connected to. The first electrode of the second transistor 4402 is connected to the fourth wiring 4424, and the second electrode of the second transistor 4402 is connected to the third wiring 44.
23, and the gate electrode of the second transistor 4402 is connected to the eighth wiring 4428. The first electrode of the third transistor 4403 is connected to the sixth wiring 4426, the second electrode of the third transistor 4403 is connected to the gate electrode of the sixth transistor 4406, and the gate of the third transistor 4403 The electrode is connected to the seventh wiring 4427.
The first electrode of the fourth transistor 4404 is connected to the tenth wiring 4430, the second electrode of the fourth transistor 4404 is connected to the gate electrode of the sixth transistor 4406, and the gate of the fourth transistor 4404 The electrode is connected to the eighth wiring 4428. A first electrode of the fifth transistor 4405 is connected to the ninth wiring 4429, a second electrode of the fifth transistor 4405 is connected to a gate electrode of the first transistor 4401, and a gate of the fifth transistor 4405 The electrode is connected to the first wiring 4421. The first electrode of the sixth transistor 4406 is connected to the twelfth wiring 4432, and the sixth transistor 44
The second electrode of 06 is connected to the gate electrode of the first transistor 4401. The first electrode of the seventh transistor 4407 is connected to the thirteenth wiring 4433, the second electrode of the seventh transistor 4407 is connected to the gate electrode of the first transistor 4401, and the gate of the seventh transistor 4407 The electrode is connected to the second wiring 4422. A first electrode of the eighth transistor 4408 is connected to the eleventh wiring 4431, and the eighth transistor 440
The second electrode of the eighth transistor is connected to the gate electrode of the sixth transistor 4406, and the gate electrode of the eighth transistor 4408 is connected to the gate electrode of the first transistor 4401.

なお、第1のトランジスタ4401のゲート電極、第5のトランジスタ4405の第2の
電極、第6のトランジスタ4406の第2の電極、第7のトランジスタ4407の第2の
電極及び第8のトランジスタ4408のゲート電極の接続箇所をノード4441とする。
さらに、第3のトランジスタ4403の第2の電極、第4のトランジスタ4404の第2
の電極、第6のトランジスタ4406のゲート電極及び第8のトランジスタ4408の第
2の電極の接続箇所をノード4442とする。
Note that the gate electrode of the first transistor 4401, the second electrode of the fifth transistor 4405, the second electrode of the sixth transistor 4406, the second electrode of the seventh transistor 4407, and the eighth transistor 4408 A connection position of the gate electrode is a node 4441.
Further, the second electrode of the third transistor 4403 and the second electrode of the fourth transistor 4404
A connection portion of the first electrode, the gate electrode of the sixth transistor 4406, and the second electrode of the eighth transistor 4408 is a node 4442.

なお、第1の配線4421、第2の配線4422、第3の配線4423、第5の配線44
25、第7の配線4427及び第8の配線4428を、それぞれ第1の信号線、第2の信
号、第3の信号線、第4の信号線、第5の信号線、第6の信号線と呼んでもよい。さらに
、第4の配線4424、第6の配線4426、第9の配線4429、第10の配線443
0、11の配線4431、第12の配線4432及び第13の配線4433を、それぞれ
第1の電源線、第2の電源線、第3の電源線、第4の電源線、第5の電源線、第6の電源
線、第7の電源線と呼んでもよい。
Note that the first wiring 4421, the second wiring 4422, the third wiring 4423, and the fifth wiring 44 are used.
25, the seventh wiring 4427, and the eighth wiring 4428 are respectively connected to the first signal line, the second signal, the third signal line, the fourth signal line, the fifth signal line, and the sixth signal line. You may call it. Further, the fourth wiring 4424, the sixth wiring 4426, the ninth wiring 4429, and the tenth wiring 443 are used.
The 0th and 11th wirings 4431, the 12th wiring 4432, and the 13th wiring 4433 are respectively connected to the first power supply line, the second power supply line, the third power supply line, the fourth power supply line, and the fifth power supply line. , And may be called a sixth power line and a seventh power line.

次に、図44に示したフリップフロップの動作について、図45のタイミングチャートを
参照して説明する。さらに、図45のタイミングチャートをセット期間、選択期間、リセ
ット期間、第1の非選択期間、第2の非選択期間に分割して説明する。ただし、セット期
間、リセット期間、第1の非選択期間及び第2の非選択期間を合わせて非選択期間と呼ぶ
こともある。
Next, the operation of the flip-flop shown in FIG. 44 will be described with reference to the timing chart of FIG. Further, the timing chart of FIG. 45 will be described by being divided into a set period, a selection period, a reset period, a first non-selection period, and a second non-selection period. However, the set period, the reset period, the first non-selection period, and the second non-selection period may be collectively referred to as a non-selection period.

なお、図45のタイミングチャートは、図2のタイミングチャートのHレベル・Lレベル
を反転したものと同様である。
Note that the timing chart of FIG. 45 is the same as that obtained by inverting the H level and L level of the timing chart of FIG.

なお、第6の配線4426及び第9の配線4429にはV2の電位が供給され、第4の配
線4424、第10の配線4430、第11の配線4431、第12の配線4432及び
第13の配線4433にはV1の電位が供給される。ここで、V1>V2である。
Note that the potential of V2 is supplied to the sixth wiring 4426 and the ninth wiring 4429, and the fourth wiring 4424, the tenth wiring 4430, the eleventh wiring 4431, the twelfth wiring 4432, and the thirteenth wiring. 4433 is supplied with the potential of V1. Here, V1> V2.

なお、第1の配線4421、第5の配線4425、第8の配線4428、第7の配線44
27及び第2の配線4422には、それぞれ図45に示す信号4521、信号4525、
信号4528、信号4527、信号4522が入力される。そして、第3の配線4423
からは、図45に示す信号4423が出力される。ここで、信号4421、信号4425
、信号4428、信号4427、信号4422及び信号4423は、H信号の電位がV1
(以下、Hレベルともいう)、L信号の電位がV2(以下、Lレベルともいう)のデジタ
ル信号である。さらに、信号4421、信号4425、信号4428、信号4427、信
号4422及び信号4423を、それぞれスタート信号、パワークロック信号(PCK)
、第1の制御クロック信号(CCK1)、第2の制御クロック信号(CCK2)、リセッ
ト信号、出力信号と呼んでもよい。
Note that the first wiring 4421, the fifth wiring 4425, the eighth wiring 4428, and the seventh wiring 44 are used.
27 and the second wiring 4422 are respectively a signal 4521, a signal 4525,
A signal 4528, a signal 4527, and a signal 4522 are input. Then, the third wiring 4423
Outputs a signal 4423 shown in FIG. Here, the signal 4421 and the signal 4425
, The signal 4428, the signal 4427, the signal 4422, and the signal 4423 have an H signal potential V1
(Hereinafter, also referred to as H level), a digital signal whose potential of the L signal is V2 (hereinafter also referred to as L level). Further, a signal 4421, a signal 4425, a signal 4428, a signal 4427, a signal 4422, and a signal 4423 are respectively converted into a start signal and a power clock signal (PCK)
The first control clock signal (CCK1), the second control clock signal (CCK2), a reset signal, and an output signal may be called.

ただし、第1の配線4421、第2の配線4422、第4の配線4424〜第13の配線
4433には、それぞれ様々な信号、電位及び電流が入力されてもよい。
Note that various signals, potentials, and currents may be input to the first wiring 4421, the second wiring 4422, and the fourth wiring 4424 to the thirteenth wiring 4433, respectively.

まず、図45(A)に示すセット期間において、信号4521がLレベルとなり第5のト
ランジスタ4405がオンし、信号4422がHレベルなので第7のトランジスタ440
7がオフし、信号4528がLレベルとなり第2のトランジスタ4402及び第4のトラ
ンジスタ4404がオンし、信号4527がHレベルとなり第3のトランジスタ4403
がオフする。このときのノード4441の電位(電位4541)は、第5のトランジスタ
4405の第2の電極がソース電極となって、第9の配線4429の電位と第5のトラン
ジスタ4405のしきい値電圧の絶対値との和となるためV2+|Vth4405|(V
th4405:第5のトランジスタ4405のしきい値電圧)となる。よって、第1のト
ランジスタ4401及び第8のトランジスタ4408がオンし、第5のトランジスタ44
05がオフする。このときのノード4442の電位(電位4542)は、V1となって、
第6のトランジスタ4406がオフする。このように、セット期間では、第3の配線44
23はH信号が入力されている第5の配線4425及び第4の配線4424と導通するた
め、第3の配線4423の電位がV1となる。したがって、H信号が第3の配線4423
から出力される。さらに、ノード4441は、電位をV2+|Vth4405|に維持し
たまま浮遊状態となる。
First, in the set period illustrated in FIG. 45A, since the signal 4521 becomes L level, the fifth transistor 4405 is turned on, and the signal 4422 is H level, the seventh transistor 440 is turned on.
7 is turned off, the signal 4528 becomes L level, the second transistor 4402 and the fourth transistor 4404 are turned on, the signal 4527 becomes H level, and the third transistor 4403 is turned on.
Turns off. At this time, the potential of the node 4441 (the potential 4541) is the absolute value of the potential of the ninth wiring 4429 and the threshold voltage of the fifth transistor 4405 with the second electrode of the fifth transistor 4405 serving as a source electrode. V2 + | Vth4405 | (V
th4405: threshold voltage of the fifth transistor 4405). Accordingly, the first transistor 4401 and the eighth transistor 4408 are turned on, and the fifth transistor 44 is turned on.
05 turns off. At this time, the potential of the node 4442 (the potential 4542) is V1,
The sixth transistor 4406 is turned off. Thus, in the set period, the third wiring 44
23 is electrically connected to the fifth wiring 4425 and the fourth wiring 4424 to which an H signal is input, so that the potential of the third wiring 4423 becomes V1. Accordingly, the H signal is supplied to the third wiring 4423.
Is output from. Further, the node 4441 is in a floating state with the potential maintained at V2 + | Vth4405 |.

図45(B)に示す選択期間では、信号4521がHレベルとなり第5のトランジスタ4
405がオフし、信号4522がHレベルのままなので第7のトランジスタ4407がオ
フのままであり、信号4528がHレベルとなり第2のトランジスタ4402及び第4の
トランジスタ4404がオフし、信号4527がLレベルとなり第3のトランジスタ45
03がオンする。このときのノード4441は電位をV1+|Vth4405|に維持し
ている。よって、第1のトランジスタ4401及び第8のトランジスタ4408はオンの
ままである。このときのノード4442の電位は、第11の配線4431の電位(V1)
と第6の配線4426の電位(V2)との電位差(V1−V2)が第3のトランジスタ4
403及び第8のトランジスタ4408によって分圧され、V1−θ(θ:任意の正の数
)となる。さらに、θ<|Vth4406|(第6のトランジスタ4406のしきい値電
圧)とする。よって、第6のトランジスタ4406がオフのままである。ここで、第5の
配線4425にL信号が入力されるので、第3の配線4423の電位が下がり始める。す
ると、ノード4441の電位は、ブートストラップ動作によってV2+|Vth4405
|から下がり、V2−|Vth4401|−γ(Vth4401:第1のトランジスタ4
401のしきい値電圧、γ:任意の正の数)となる。したがって、第3の配線4423の
電位は、第5の配線4425と等しい電位となるのでV2となる。このように、選択期間
では、第3の配線4423はL信号が入力されている第5の配線4425と導通するため
、第3の配線4423の電位がV2となる。したがって、L信号が第3の配線4423か
ら出力される。
In the selection period shown in FIG. 45B, the signal 4521 is at the H level, and the fifth transistor 4
Since the signal 405 is turned off and the signal 4522 remains at the H level, the seventh transistor 4407 remains off, the signal 4528 becomes the H level, the second transistor 4402 and the fourth transistor 4404 are turned off, and the signal 4527 becomes the L level. The third transistor 45
03 turns on. At this time, the potential of the node 4441 is maintained at V1 + | Vth4405 |. Accordingly, the first transistor 4401 and the eighth transistor 4408 remain on. At this time, the potential of the node 4442 is the potential (V1) of the eleventh wiring 4431.
And the potential of the sixth wiring 4426 (V2) is a potential difference (V1-V2).
The voltage is divided by 403 and the eighth transistor 4408 to be V1−θ (θ is an arbitrary positive number). Further, θ <| Vth4406 | (the threshold voltage of the sixth transistor 4406). Accordingly, the sixth transistor 4406 remains off. Here, since an L signal is input to the fifth wiring 4425, the potential of the third wiring 4423 starts to decrease. Then, the potential of the node 4441 becomes V2 + | Vth4405 by the bootstrap operation.
V2- | Vth4401 | -γ (Vth4401: first transistor 4
401 threshold voltage, γ: any positive number). Accordingly, the potential of the third wiring 4423 is equal to that of the fifth wiring 4425 and thus becomes V2. In this manner, in the selection period, the third wiring 4423 is electrically connected to the fifth wiring 4425 to which the L signal is input, so that the potential of the third wiring 4423 becomes V2. Accordingly, the L signal is output from the third wiring 4423.

図45(C)に示すリセット期間では、信号4521がHレベルのままなので第5のトラ
ンジスタ4405がオフのままであり、信号4522がLレベルとなり第7のトランジス
タ4407がオンし、信号4528がLレベルとなり第2のトランジスタ4402及び第
4のトランジスタ4404がオンし、信号4527がHレベルとなり第3のトランジスタ
4403がオフする。このときのノード4441の電位は、第13の配線4433の電位
(V1)が第7のトランジスタ4407を介して供給されるためV1となる。よって、第
1のトランジスタ4401及び第8のトランジスタ4408がオフする。このときのノー
ド4442の電位は、第4のトランジスタ4404がオンするのでV1となる。よって、
第6のトランジスタ4406がオフする。このように、リセット期間では、第3の配線4
423はV1が供給されている第4の配線4424と導通するため、第3の配線4423
の電位がV1となる。したがって、H信号が第3の配線4423から出力される。
In the reset period illustrated in FIG. 45C, since the signal 4521 remains at H level, the fifth transistor 4405 remains off, the signal 4522 becomes L level, the seventh transistor 4407 turns on, and the signal 4528 becomes L The second transistor 4402 and the fourth transistor 4404 are turned on, and the signal 4527 becomes the H level, and the third transistor 4403 is turned off. The potential of the node 4441 at this time is V1 because the potential (V1) of the thirteenth wiring 4433 is supplied through the seventh transistor 4407. Accordingly, the first transistor 4401 and the eighth transistor 4408 are turned off. At this time, the potential of the node 4442 becomes V1 because the fourth transistor 4404 is turned on. Therefore,
The sixth transistor 4406 is turned off. Thus, in the reset period, the third wiring 4
Since 423 is electrically connected to the fourth wiring 4424 to which V1 is supplied, the third wiring 4423 is provided.
The potential becomes V1. Accordingly, the H signal is output from the third wiring 4423.

図45(D)に示す第1の非選択期間において、信号4521がHレベルのままなので第
5のトランジスタ4405がオフのままであり、信号4522がHレベルとなり第7のト
ランジスタ4407がオフし、信号4528がHレベルとなり第2のトランジスタ440
2及び第4のトランジスタ4404がオフし、信号4527がLレベルとなり第3のトラ
ンジスタ4403がオンする。このときのノード4442の電位は、第3のトランジスタ
4403の第2の電極がソース電極となって、第7の配線4427の電位(V2)と第3
のトランジスタ4403のしきい値電圧の絶対値との和となるためV2+|Vth440
3|(Vth4403:第3のトランジスタ4403のしきい値電圧)となる。よって、
第6のトランジスタ4406がオンする。このときのノード4441の電位は第6のトラ
ンジスタ4406がオンするのでV1となる。よって、第1のトランジスタ4401及び
第8のトランジスタ4408はオフのままである。このように、第1の非選択期間では、
第3の配線4423は浮遊状態となって、電位をV1に維持する。
In the first non-selection period illustrated in FIG. 45D, since the signal 4521 remains at the H level, the fifth transistor 4405 remains off, the signal 4522 becomes the H level, and the seventh transistor 4407 is turned off. The signal 4528 becomes the H level and the second transistor 440
The second and fourth transistors 4404 are turned off, the signal 4527 becomes L level, and the third transistor 4403 is turned on. At this time, the potential of the node 4442 is the same as the potential (V2) of the seventh wiring 4427 and the third electrode of the third transistor 4403 as the source electrode.
V2 + | Vth440 because it is the sum of the absolute values of the threshold voltages of the transistor 4403
3 | (Vth4403: threshold voltage of the third transistor 4403). Therefore,
The sixth transistor 4406 is turned on. At this time, the potential of the node 4441 becomes V1 because the sixth transistor 4406 is turned on. Accordingly, the first transistor 4401 and the eighth transistor 4408 remain off. Thus, in the first non-selection period,
The third wiring 4423 is in a floating state and maintains the potential at V1.

なお、本実施の形態のフリップフロップは、第2のトランジスタ4402をオフすること
によって、第2のトランジスタ4402のしきい値電圧のシフトを抑制できる。
Note that the flip-flop of this embodiment can suppress a threshold voltage shift of the second transistor 4402 by turning off the second transistor 4402.

図45(E)に示す第2の非選択期間において、信号4521がHレベルのままなので第
5のトランジスタ4405がオフのままであり、信号4522がHレベルのままなので第
7のトランジスタ4407がオフのままであり、信号4528がLレベルとなり第2のト
ランジスタ4402及び第4のトランジスタ4404がオンし、信号4527がHレベル
となり第3のトランジスタ4403がオフする。このときノード4442の電位がV1と
なって第6のトランジスタ4406がオフする。このときのノード4441は浮遊状態と
なるため電位をV1に維持する。よって、第1のトランジスタ4401及び第8のトラン
ジスタ4408はオフのままである。このように、第2の非選択期間では、第3の配線4
423はV1が供給されている第4の配線4424と導通するため、第3の配線4423
の電位がV1となる。したがって、H信号が第3の配線4423から出力される。
In the second non-selection period shown in FIG. 45E, since the signal 4521 remains at the H level, the fifth transistor 4405 remains off, and since the signal 4522 remains at the H level, the seventh transistor 4407 is off. Thus, the signal 4528 becomes L level, the second transistor 4402 and the fourth transistor 4404 are turned on, the signal 4527 becomes H level, and the third transistor 4403 is turned off. At this time, the potential of the node 4442 becomes V1 and the sixth transistor 4406 is turned off. Since the node 4441 at this time is in a floating state, the potential is maintained at V1. Accordingly, the first transistor 4401 and the eighth transistor 4408 remain off. Thus, in the second non-selection period, the third wiring 4
Since 423 is electrically connected to the fourth wiring 4424 to which V1 is supplied, the third wiring 4423 is provided.
The potential becomes V1. Accordingly, the H signal is output from the third wiring 4423.

なお、本実施の形態のフリップフロップは、第6のトランジスタ4406をオフすること
によって、第6のトランジスタ4406のしきい値電圧のシフトを抑制できる。
Note that the flip-flop of this embodiment can suppress a shift in threshold voltage of the sixth transistor 4406 by turning off the sixth transistor 4406.

以上のことから、本実施の形態のフリップフロップは、第2のトランジスタ4402及び
第6のトランジスタ4406のしきい値電圧のシフトを抑制できるため、長寿命化を図る
ことができる。さらに、本実施の形態のフリップフロップは、全てのトランジスタのしき
い値電圧のシフトを抑制できるため、長寿命化を図ることができる。さらに、本実施の形
態のフリップフロップは、信頼性を向上するこができる。さらに、本実施の形態のフリッ
プフロップは誤動作の抑制を図ることができる。
From the above, the flip-flop of this embodiment can suppress a shift in threshold voltage of the second transistor 4402 and the sixth transistor 4406, and thus can have a long lifetime. Further, the flip-flop of this embodiment can suppress a shift in threshold voltage of all transistors, so that the lifetime can be extended. Further, the flip-flop of this embodiment can improve reliability. Further, the flip-flop of this embodiment can suppress malfunction.

なお、本実施の形態のシフトレジスタは、本実施の形態のフリップフロップを実施の形態
1乃至実施の形態3に記載のシフトレジスタと自由に組み合わせて実施することができる
。例えば、本実施の形態のシフトレジスタは、本実施の形態のフリップフロップを図11
、図14、図24及び図42のシフトレジスタと自由に組み合わせて実施することができ
る。ただし、本実施の形態のシフトレジスタは、実施の形態1乃至実施の形態3に記載の
シフトレジスタと比較して、Hレベル・Lレベルが反転している。
Note that the shift register of this embodiment can be implemented by freely combining the flip-flop of this embodiment with the shift register described in any of Embodiments 1 to 3. For example, the shift register of this embodiment includes the flip-flop of this embodiment as illustrated in FIG.
14, 24, and 42 can be freely combined with the shift register. However, in the shift register of this embodiment, the H level and the L level are inverted as compared with the shift register described in any of Embodiments 1 to 3.

なお、本実施の形態の表示装置は、本実施の形態のシフトレジスタを実施の形態1乃至実
施の形態3に記載の表示装置と自由に組み合わせて実施することができる。例えば、本実
施の形態の表示装置は、図17、図19、図20、図27、図28の表示装置と自由に組
み合わせて実施することができる。ただし、本実施の形態の表示装置は、実施の形態1乃
至実施の形態3に記載の表示装置と比較して、Hレベル・Lレベルが反転している。
Note that the display device of this embodiment can be implemented by freely combining the shift register of this embodiment with the display device described in any of Embodiments 1 to 3. For example, the display device of this embodiment mode can be implemented in combination with the display devices of FIGS. 17, 19, 20, 27, and 28 freely. However, in the display device of this embodiment, the H level and the L level are inverted as compared with the display devices described in Embodiments 1 to 3.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態5)
本実施の形態では、実施の形態1乃至実施の形態4に示した表示装置が有する信号線駆動
回路について説明する。
(Embodiment 5)
In this embodiment, a signal line driver circuit included in the display device described in any of Embodiments 1 to 4 is described.

図31の信号線駆動回路について説明する。図31に示す信号線駆動回路は、ドライバI
C5601、スイッチ群5602_1〜5602_M、第1の配線5611、第2の配線
5612、第3の配線5613及び配線5621_1〜5621_Mを有する。スイッチ
群5602_1〜5602_Mそれぞれは、第1のスイッチ5603a、第2のスイッチ
5603b及び第3のスイッチ5603cを有する。
The signal line driver circuit of FIG. 31 will be described. The signal line driver circuit shown in FIG.
C5601, switch groups 5602_1 to 5602_M, a first wiring 5611, a second wiring 5612, a third wiring 5613, and wirings 5621_1 to 5621_M. Each of the switch groups 5602_1 to 5602_M includes a first switch 5603a, a second switch 5603b, and a third switch 5603c.

ドライバIC5601は第1の配線5611、第2の配線5612、第3の配線5613
及び配線5621_1〜5621_Mに接続される。そして、スイッチ群5602_1〜
5602_Mそれぞれは、第1の配線5611、第2の配線5612、第3の配線561
3及びスイッチ群5602_1〜5602_Mそれぞれに対応した配線5621_1〜5
621_Mのうちいずれかに接続される。そして、配線5621_1〜5621_Mそれ
ぞれは、第1のスイッチ5603a、第2のスイッチ5603b及び第3のスイッチ56
03cを介して、3つの信号線に接続される。例えば、J列目の配線5621_J(配線
5621_1〜配線5621_Mのうちいずれか一)は、スイッチ群5602_Jが有す
る第1のスイッチ5603a、第2のスイッチ5603b及び第3のスイッチ5603c
を介して、信号線Sj−1、信号線Sj、信号線Sj+1に接続される。
The driver IC 5601 includes a first wiring 5611, a second wiring 5612, and a third wiring 5613.
And the wirings 5621_1 to 5621_M. And switch group 5602_1-
Each of 5602_M includes a first wiring 5611, a second wiring 5612, and a third wiring 561.
3 and switches 5621_1 to 5602_1 to 5602_1 to 5602_M respectively.
Connected to one of 621_M. Each of the wirings 5621_1 to 5621_M includes a first switch 5603a, a second switch 5603b, and a third switch 56.
It is connected to three signal lines via 03c. For example, the wiring 5621_J (any one of the wirings 5621_1 to 5621_M) in the J column includes a first switch 5603a, a second switch 5603b, and a third switch 5603c included in the switch group 5602_J.
To the signal line Sj-1, the signal line Sj, and the signal line Sj + 1.

なお、第1の配線5611、第2の配線5612、第3の配線5613には、それぞれ信
号が入力される。
Note that a signal is input to each of the first wiring 5611, the second wiring 5612, and the third wiring 5613.

なお、ドライバIC5601は、単結晶基板若しくは多結晶半導体を用いたガラス基板上
に形成されていることが望ましい。さらに、スイッチ群5602は、実施の形態1乃至実
施の形態4に示した画素部と同一基板上に形成されていることが望ましい。したがって、
ドライバIC5601とスイッチ群5602とはFPCなどを介して接続するとよい。
Note that the driver IC 5601 is preferably formed over a single crystal substrate or a glass substrate using a polycrystalline semiconductor. Further, the switch group 5602 is preferably formed over the same substrate as the pixel portion described in Embodiments 1 to 4. Therefore,
The driver IC 5601 and the switch group 5602 are preferably connected via an FPC or the like.

次に、図31に示した信号線駆動回路の動作について、図32のタイミングチャートを参
照して説明する。なお、図32のタイミングチャートは、i行目の走査線Giが選択され
ている場合のタイミングチャートを示している。さらに、i行目の走査線Giの選択期間
は、第1のサブ選択期間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3に分
割されている。さらに、図31の信号線駆動回路は、他の行の走査線が選択されている場
合でも図32と同様の動作をする。
Next, operation of the signal line driver circuit illustrated in FIG. 31 is described with reference to a timing chart of FIG. Note that the timing chart of FIG. 32 shows the timing chart when the i-th scanning line Gi is selected. Further, the selection period of the i-th scanning line Gi is divided into a first sub-selection period T1, a second sub-selection period T2, and a third sub-selection period T3. Further, the signal line driver circuit in FIG. 31 operates in the same manner as in FIG. 32 even when a scan line in another row is selected.

なお、図32のタイミングチャートは、J列目の配線5621_Jが第1のスイッチ56
03a、第2のスイッチ5603b及び第3のスイッチ5603cを介して、信号線Sj
−1、信号線Sj、信号線Sj+1に接続される場合について示している。
Note that in the timing chart of FIG. 32, the wiring 5621_J in the J-th column is the first switch 56.
03a, the signal line Sj through the second switch 5603b and the third switch 5603c.
-1, signal line Sj, and signal line Sj + 1 are connected.

なお、図32のタイミングチャートは、i行目の走査線Giが選択されるタイミング、第
1のスイッチ5603aのオン・オフのタイミング5703a、第2のスイッチ5603
bのオン・オフのタイミング5703b、第3のスイッチ5603cのオン・オフのタイ
ミング5703c及びJ列目の配線5621_Jに入力される信号5721_Jを示して
いる。
Note that in the timing chart of FIG. 32, the timing when the i-th scanning line Gi is selected, the on / off timing 5703a of the first switch 5603a, and the second switch 5603.
The ON / OFF timing 5703b of b, the ON / OFF timing 5703c of the third switch 5603c, and the signal 5721_J input to the wiring 5621_J in the J-th column are shown.

なお、配線5621_1〜配線5621_Mには第1のサブ選択期間T1、第2のサブ選
択期間T2及び第3のサブ選択期間T3において、それぞれ別のビデオ信号が入力される
。例えば、第1のサブ選択期間T1において配線5621_Jに入力されるビデオ信号は
信号線Sj−1に入力され、第2のサブ選択期間T2において配線5621_Jに入力さ
れるビデオ信号は信号線Sjに入力され、第3のサブ選択期間T3において配線5621
_Jに入力されるビデオ信号は信号線Sj+1に入力される。さらに、選択期間T1、第
2のサブ選択期間T2及び第3のサブ選択期間T3において、配線5621_Jに入力さ
れるビデオ信号をそれぞれDataj−1、Dataj、Dataj+1とする。
Note that different video signals are input to the wirings 5621_1 to 5621_M in the first sub-selection period T1, the second sub-selection period T2, and the third sub-selection period T3. For example, a video signal input to the wiring 5621_J in the first sub-selection period T1 is input to the signal line Sj-1, and a video signal input to the wiring 5621_J in the second sub-selection period T2 is input to the signal line Sj. In the third sub-selection period T3, the wiring 5621
The video signal input to _J is input to the signal line Sj + 1. Further, in the selection period T1, the second sub-selection period T2, and the third sub-selection period T3, video signals input to the wiring 5621_J are Dataj-1, Dataj, and Dataj + 1, respectively.

図32に示すように、第1のサブ選択期間T1において第1のスイッチ5603aがオン
し、第2のスイッチ5603b及び第3のスイッチ5603cがオフする。このとき、配
線5621_Jに入力されるDataj−1が、第1のスイッチ5603aを介して信号
線Sj−1に入力される。第2のサブ選択期間T2では、第2のスイッチ5603bがオ
ンし、第1のスイッチ5603a及び第3のスイッチ5603cがオフする。このとき、
配線5621_Jに入力されるDatajが、第2のスイッチ5603bを介して信号線
Sjに入力される。第3のサブ選択期間T3では、第3のスイッチ5603cがオンし、
第1のスイッチ5603a及び第2のスイッチ5603bがオフする。このとき、配線5
621_Jに入力されるDataj+1が、第3のスイッチ5603cを介して信号線S
j+1に入力される。
As shown in FIG. 32, in the first sub-selection period T1, the first switch 5603a is turned on, and the second switch 5603b and the third switch 5603c are turned off. At this time, Dataj-1 input to the wiring 5621_J is input to the signal line Sj-1 through the first switch 5603a. In the second sub-selection period T2, the second switch 5603b is turned on, and the first switch 5603a and the third switch 5603c are turned off. At this time,
Dataj input to the wiring 5621_J is input to the signal line Sj through the second switch 5603b. In the third sub-selection period T3, the third switch 5603c is turned on,
The first switch 5603a and the second switch 5603b are turned off. At this time, the wiring 5
Dataj + 1 input to 621_J is connected to the signal line S via the third switch 5603c.
j + 1.

以上のことから、図31の信号線駆動回路は、1ゲート選択期間を3つに分割することで
、1ゲート選択期間中に1つの配線5621から3つの信号線にビデオ信号を入力するこ
とができる。したがって、図31の信号線駆動回路は、ドライバIC5601が形成され
る基盤と、画素部が形成されている基盤との接続数を信号線の数に比べて約1/3にする
ことができる。接続数が約1/3になることによって、図31の信号線駆動回路は、信頼
性、歩留まりなどを向上できる。
From the above, the signal line driver circuit in FIG. 31 can divide one gate selection period into three to input video signals from one wiring 5621 to three signal lines during one gate selection period. it can. Therefore, the signal line driver circuit in FIG. 31 can reduce the number of connections between the substrate on which the driver IC 5601 is formed and the substrate on which the pixel portion is formed to about 1/3 of the number of signal lines. When the number of connections is about 3, the signal line driver circuit in FIG. 31 can improve reliability, yield, and the like.

なお、本実施形態の信号線駆動回路を実施形態1乃至実施形態4に示した表示装置に適用
することによって、さらに画素部が形成されている基盤と外部基盤との接続数を減らすこ
とができる。したがって、本発明の表示装置は、信頼性の向上を図ることができる。さら
に、本発明の表示装置は、歩留まりを高くすることができる。
Note that the number of connections between the substrate on which the pixel portion is formed and the external substrate can be further reduced by applying the signal line driver circuit of this embodiment to the display device described in Embodiments 1 to 4. . Therefore, the display device of the present invention can improve reliability. Furthermore, the display device of the present invention can increase the yield.

次に、第1のスイッチ5603a、第2のスイッチ5603b及び第3のスイッチ560
3cにNチャネル型のトランジスタを適用した場合について図33を参照して説明する。
なお、図31と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能
を有する部分の詳細な説明は省略する。
Next, the first switch 5603a, the second switch 5603b, and the third switch 560
A case where an N-channel transistor is applied to 3c will be described with reference to FIG.
Note that components similar to those in FIG. 31 are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

第1のトランジスタ5903aが第1のスイッチ5603aに相当し、第2のトランジス
タ5903bが第2のスイッチ5603bに相当し、第3のトランジスタ5903cが第
3のスイッチ5603cに相当する。
The first transistor 5903a corresponds to the first switch 5603a, the second transistor 5903b corresponds to the second switch 5603b, and the third transistor 5903c corresponds to the third switch 5603c.

例えば、スイッチ群5602_Jの場合、第1のトランジスタ5903aは、第1の電極
が配線5621_Jに接続され、第2の電極が信号線Sj−1に接続され、ゲート電極が
第1の配線5611に接続される。第2のトランジスタ5903bは、第1の電極が配線
5621_Jに接続され、第2の電極が信号線Sjに接続され、ゲート電極が第2の配線
5612に接続される。第3のトランジスタ5903cは、第1の電極が配線5621_
Jに接続され、第2の電極が信号線Sj+1に接続され、ゲート電極が第3の配線561
3に接続される。
For example, in the case of the switch group 5602_J, the first transistor 5903a includes a first electrode connected to the wiring 5621_J, a second electrode connected to the signal line Sj-1, and a gate electrode connected to the first wiring 5611. Is done. In the second transistor 5903b, the first electrode is connected to the wiring 5621_J, the second electrode is connected to the signal line Sj, and the gate electrode is connected to the second wiring 5612. The third transistor 5903c has a first electrode whose wiring is 5621_
J, the second electrode is connected to the signal line Sj + 1, and the gate electrode is the third wiring 561.
3 is connected.

なお、第1のトランジスタ5903a、第2のトランジスタ5903b、第3のトランジ
スタ5903cは、それぞれスイッチングトランジスタとして機能する。さらに、第1の
トランジスタ5903a、第2のトランジスタ5903b、第3のトランジスタ5903
cは、それぞれゲート電極に入力される信号がHレベルのときにオンとなり、ゲート電極
に入力される信号がLレベルのときにオフとなる。
Note that the first transistor 5903a, the second transistor 5903b, and the third transistor 5903c each function as a switching transistor. Further, the first transistor 5903a, the second transistor 5903b, and the third transistor 5903
c is turned on when the signal input to the gate electrode is at the H level, and is turned off when the signal input to the gate electrode is at the L level.

なお、第1のスイッチ5603a、第2のスイッチ5603b及び第3のスイッチ560
3cとしてNチャネル型のトランジスタを用いることによって、トランジスタの半導体層
として、アモルファスシリコンを用いることができるため、製造工程の簡略化を図ること
ができ、製造コストの削減や歩留まりの向上を図ることができるからである。さらに、大
型の表示パネルなどの半導体装置を作製することも可能となるからである。また、トラン
ジスタの半導体層として、ポリシリコンや多結晶シリコンを用いても製造工程の簡略化を
図ることができる。
Note that the first switch 5603a, the second switch 5603b, and the third switch 560 are provided.
By using an N-channel transistor as 3c, amorphous silicon can be used as a semiconductor layer of the transistor. Therefore, the manufacturing process can be simplified, and manufacturing cost can be reduced and yield can be improved. Because it can. Further, it is possible to manufacture a semiconductor device such as a large display panel. Further, the manufacturing process can be simplified even if polysilicon or polycrystalline silicon is used for the semiconductor layer of the transistor.

図33の信号線駆動回路では、第1のトランジスタ5903a、第2のトランジスタ59
03b、第3のトランジスタ5903cとしてNチャネル型のトランジスタを用いた場合
について説明したが、第1のトランジスタ5903a、第2のトランジスタ5903b、
第3のトランジスタ5903cとしてPチャネル型のトランジスタを用いてもよい。この
とき、トランジスタはゲート電極に入力される信号がLレベルのときにオンとなり、ゲー
ト電極に入力される信号がHレベルのときにオフとなる。
In the signal line driver circuit in FIG. 33, the first transistor 5903a and the second transistor 59
03b and the case where an N-channel transistor is used as the third transistor 5903c has been described, the first transistor 5903a, the second transistor 5903b,
A P-channel transistor may be used as the third transistor 5903c. At this time, the transistor is turned on when the signal input to the gate electrode is at L level, and is turned off when the signal input to the gate electrode is at H level.

なお、図31のように、1ゲート選択期間を複数のサブ選択期間に分割し、複数のサブ選
択期間それぞれにおいてある1つの配線から複数の信号線それぞれにビデオ信号を入力す
ることができれば、スイッチの配置や数、駆動方法などは限定されない。
As shown in FIG. 31, if one gate selection period is divided into a plurality of sub-selection periods and a video signal can be input to each of a plurality of signal lines from one wiring in each of the plurality of sub-selection periods, There are no restrictions on the arrangement, number, or driving method.

例えば、3つ以上のサブ選択期間それぞれにおいて1つの配線から3つ以上の信号線それ
ぞれにビデオ信号を入力する場合は、スイッチ及びスイッチを制御するための配線を追加
すればよい。ただし、1ゲート選択期間を4つ以上のサブ選択期間に分割すると、1つの
サブ選択期間が短くなる。したがって、1ゲート選択期間は、2つ又は3つのサブ選択期
間に分割されることが望ましい。
For example, when a video signal is input from one wiring to each of three or more signal lines in each of three or more sub-selection periods, a switch and a wiring for controlling the switch may be added. However, if one gate selection period is divided into four or more sub selection periods, one sub selection period is shortened. Therefore, it is desirable that one gate selection period is divided into two or three sub selection periods.

別の例として、図34のタイミングチャートに示すように、1つの選択期間をプリチャー
ジ期間Tp、第1のサブ選択期間T1、第2のサブ選択期間T2、第3の選択期間T3に
分割してもよい。さらに、図34のタイミングチャートは、i行目の走査線Giが選択さ
れるタイミング、第1のスイッチ5603aのオン・オフのタイミング5803a、第2
のスイッチ5603bのオン・オフのタイミング5803b、第3のスイッチ5603c
のオン・オフのタイミング5803c及びJ列目の配線5621_Jに入力される信号5
821_Jを示している。図34に示すように、プリチャージ期間Tpにおいて第1のス
イッチ5603a、第2のスイッチ5603b及び第3のスイッチ5603cがオンする
。このとき、配線5621_Jに入力されるプリチャージ電圧Vpが第1のスイッチ56
03a、第2のスイッチ5603b及び第3のスイッチ5603cを介してそれぞれ信号
線Sj−1、信号線Sj、信号線Sj+1に入力される。第1のサブ選択期間T1におい
て第1のスイッチ5603aがオンし、第2のスイッチ5603b及び第3のスイッチ5
603cがオフする。このとき、配線5621_Jに入力されるDataj−1が、第1
のスイッチ5603aを介して信号線Sj−1に入力される。第2のサブ選択期間T2で
は、第2のスイッチ5603bがオンし、第1のスイッチ5603a及び第3のスイッチ
5603cがオフする。このとき、配線5621_Jに入力されるDatajが、第2の
スイッチ5603bを介して信号線Sjに入力される。第3のサブ選択期間T3では、第
3のスイッチ5603cがオンし、第1のスイッチ5603a及び第2のスイッチ560
3bがオフする。このとき、配線5621_Jに入力されるDataj+1が、第3のス
イッチ5603cを介して信号線Sj+1に入力される。
As another example, as shown in the timing chart of FIG. 34, one selection period is divided into a precharge period Tp, a first sub selection period T1, a second sub selection period T2, and a third selection period T3. May be. Further, the timing chart of FIG. 34 shows the timing when the i-th scanning line Gi is selected, the ON / OFF timing 5803a of the first switch 5603a, and the second timing.
Switch 5603b ON / OFF timing 5803b, third switch 5603c
ON / OFF timing 5803c and signal 5 input to the wiring 5621_J in the J-th column
821_J is shown. As shown in FIG. 34, the first switch 5603a, the second switch 5603b, and the third switch 5603c are turned on in the precharge period Tp. At this time, the precharge voltage Vp input to the wiring 5621_J is changed to the first switch 56.
03a, the second switch 5603b, and the third switch 5603c, respectively, are input to the signal line Sj-1, the signal line Sj, and the signal line Sj + 1. In the first sub-selection period T1, the first switch 5603a is turned on, and the second switch 5603b and the third switch 5
603c turns off. At this time, Dataj-1 input to the wiring 5621_J is the first
The signal 5j is input to the signal line Sj-1. In the second sub-selection period T2, the second switch 5603b is turned on, and the first switch 5603a and the third switch 5603c are turned off. At this time, Dataj input to the wiring 5621_J is input to the signal line Sj through the second switch 5603b. In the third sub-selection period T3, the third switch 5603c is turned on, and the first switch 5603a and the second switch 560 are turned on.
3b turns off. At this time, Dataj + 1 input to the wiring 5621_J is input to the signal line Sj + 1 through the third switch 5603c.

以上のことから、図34のタイミングチャートを適用した図31の信号線駆動回路は、サ
ブ選択期間の前にプリチャージ選択期間を設けることによって、信号線をプリチャージで
きるため、画素へのビデオ信号の書き込みを高速に行うことができる。なお、図32と同
様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有する部分の詳
細な説明は省略する。
From the above, the signal line driver circuit in FIG. 31 to which the timing chart in FIG. 34 is applied can precharge the signal line by providing the precharge selection period before the sub selection period. Can be written at high speed. Note that components similar to those in FIG. 32 are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

図35においても、図31のように、1ゲート選択期間を複数のサブ選択期間に分割し、
複数のサブ選択期間それぞれにおいてある1つの配線から複数の信号線それぞれにビデオ
信号を入力することができる。なお、図35は、信号線駆動回路のうちJ列目のスイッチ
群6022_Jのみを示している。スイッチ群6022_Jは、第1のトランジスタ60
01、第2のトランジスタ6002、第3のトランジスタ6003、第4のトランジスタ
6004、第5のトランジスタ6005、第6のトランジスタ6006を有している。第
1のトランジスタ6001、第2のトランジスタ6002、第3のトランジスタ6003
、第4のトランジスタ6004、第5のトランジスタ6005、第6のトランジスタ60
06はNチャネル型のトランジスタである。スイッチ群6022_Jは、第1の配線60
11、第2の配線6012、第3の配線6013、第4の配線6014、第5の配線60
15、第6の配線6016、配線5621_J、信号線Sj−1、信号線Sj、信号線S
j+1に接続される。
35, as shown in FIG. 31, one gate selection period is divided into a plurality of sub-selection periods,
A video signal can be input to each of a plurality of signal lines from one wiring in each of a plurality of sub-selection periods. Note that FIG. 35 illustrates only the switch group 6022 </ b> _J in the J column in the signal line driver circuit. The switch group 6022_J includes the first transistor 60.
01, a second transistor 6002, a third transistor 6003, a fourth transistor 6004, a fifth transistor 6005, and a sixth transistor 6006. First transistor 6001, second transistor 6002, third transistor 6003
, Fourth transistor 6004, fifth transistor 6005, sixth transistor 60.
06 is an N-channel transistor. The switch group 6022_J includes the first wiring 60
11, second wiring 6012, third wiring 6013, fourth wiring 6014, and fifth wiring 60.
15, sixth wiring 6016, wiring 5621_J, signal line Sj-1, signal line Sj, signal line S
connected to j + 1.

第1のトランジスタ6001の第1の電極は配線5621_Jに接続され、第2の電極は
信号線Sj−1に接続され、ゲート電極は第1の配線6011に接続される。第2のトラ
ンジスタ6002の第1の電極は配線5621_Jに接続され、第2の電極は信号線Sj
−1に接続され、ゲート電極は第2の配線6012に接続される。第3のトランジスタ6
003の第1の電極は配線5621_Jに接続され、第2の電極は信号線Sjに接続され
、ゲート電極は第3の配線6013に接続される。第4のトランジスタ6004の第1の
電極は配線5621_Jに接続され、第2の電極は信号線Sjに接続され、ゲート電極は
第4の配線6014に接続される。第5のトランジスタ6005の第1の電極は配線56
21_Jに接続され、第2の電極は信号線Sj+1に接続され、ゲート電極は第5の配線
6015に接続される。第6のトランジスタ6006の第1の電極は配線5621_Jに
接続され、第2の電極は信号線Sj+1に接続され、ゲート電極は第6の配線6016に
接続される。
The first electrode of the first transistor 6001 is connected to the wiring 5621_J, the second electrode is connected to the signal line Sj-1, and the gate electrode is connected to the first wiring 6011. The first electrode of the second transistor 6002 is connected to the wiring 5621_J, and the second electrode is connected to the signal line Sj.
−1 and the gate electrode is connected to the second wiring 6012. Third transistor 6
The first electrode of 003 is connected to the wiring 5621_J, the second electrode is connected to the signal line Sj, and the gate electrode is connected to the third wiring 6013. A first electrode of the fourth transistor 6004 is connected to the wiring 5621_J, a second electrode is connected to the signal line Sj, and a gate electrode is connected to the fourth wiring 6014. The first electrode of the fifth transistor 6005 is connected to the wiring 56.
21_J, the second electrode is connected to the signal line Sj + 1, and the gate electrode is connected to the fifth wiring 6015. A first electrode of the sixth transistor 6006 is connected to the wiring 5621_J, a second electrode is connected to the signal line Sj + 1, and a gate electrode is connected to the sixth wiring 6016.

なお、第1のトランジスタ6001、第2のトランジスタ6002、第3のトランジスタ
6003、第4のトランジスタ6004、第5のトランジスタ6005、第6のトランジ
スタ6006は、それぞれスイッチングトランジスタとして機能する。さらに、第1のト
ランジスタ6001、第2のトランジスタ6002、第3のトランジスタ6003、第4
のトランジスタ6004、第5のトランジスタ6005、第6のトランジスタ6006は
、それぞれゲート電極に入力される信号がHレベルのときにオンとなり、ゲート電極に入
力される信号がLレベルのときにオフとなる。
Note that the first transistor 6001, the second transistor 6002, the third transistor 6003, the fourth transistor 6004, the fifth transistor 6005, and the sixth transistor 6006 each function as a switching transistor. Further, the first transistor 6001, the second transistor 6002, the third transistor 6003, the fourth transistor
The transistor 6004, the fifth transistor 6005, and the sixth transistor 6006 are turned on when the signal input to the gate electrode is at the H level, and turned off when the signal input to the gate electrode is at the L level. .

なお、第1の配線6011及び第2の配線6012は、図33の第1の配線5911に相
当する。第3の配線6013及び第4の配線6014は、図33の第2の配線5912に
相当する。第5の配線6015及び第6の配線6016は、図33の第3の配線5913
に相当する。なお、第1のトランジスタ6001及び第2のトランジスタ6002は、図
33の第1のトランジスタ5903aに相当する。第3のトランジスタ6003及び第4
のトランジスタ6004は、図33の第2のトランジスタ5903bに相当する。第5の
トランジスタ6005及び第6のトランジスタ6006は、図33の第3のトランジスタ
5903cに相当する。
Note that the first wiring 6011 and the second wiring 6012 correspond to the first wiring 5911 in FIG. The third wiring 6013 and the fourth wiring 6014 correspond to the second wiring 5912 in FIG. The fifth wiring 6015 and the sixth wiring 6016 are the third wiring 5913 in FIG.
It corresponds to. Note that the first transistor 6001 and the second transistor 6002 correspond to the first transistor 5903a in FIG. Third transistor 6003 and fourth transistor
The transistor 6004 corresponds to the second transistor 5903b in FIG. The fifth transistor 6005 and the sixth transistor 6006 correspond to the third transistor 5903c in FIG.

図35では、図32に示した第1のサブ選択期間T1において第1のトランジスタ600
1又は第2のトランジスタ6002のどちらかがオンする。第2のサブ選択期間T2にお
いて第3のトランジスタ6003又は第4のトランジスタ6004のどちらかがオンする
。第3のサブ選択期間T3において第5のトランジスタ6005又は第6のトランジスタ
6006のどちらかがオンする。さらに、図34に示したプリチャージ期間Tpにおいて
第1のトランジスタ6001、第3のトランジスタ6003及び第5のトランジスタ60
05か、第2のトランジスタ6002、第4のトランジスタ6004及び第6のトランジ
スタ6006のどちらかがオンする。
35, the first transistor 600 in the first sub-selection period T1 shown in FIG.
Either the first or second transistor 6002 is turned on. In the second sub-selection period T2, either the third transistor 6003 or the fourth transistor 6004 is turned on. In the third sub-selection period T3, either the fifth transistor 6005 or the sixth transistor 6006 is turned on. Further, the first transistor 6001, the third transistor 6003, and the fifth transistor 60 in the precharge period Tp shown in FIG.
05, or any one of the second transistor 6002, the fourth transistor 6004, and the sixth transistor 6006 is turned on.

したがって、図35では、各トランジスタのオン時間を短くすることができるため、各ト
ランジスタの特性劣化を抑制することができる。なぜなら、例えば図32に示した第1の
サブ選択期間T1においては、第1のトランジスタ6001又は第2のトランジスタ60
02のどちらかがオンしていればビデオ信号を信号線Sj−1に入力することができるか
らである。なお、例えば図32に示した第1のサブ選択期間T1において、第1のトラン
ジスタ6001及び第2のトランジスタ6002を同時にオンすることによって、高速に
ビデオ信号を信号線Sj−1に入力することもできる。
Therefore, in FIG. 35, since the on-time of each transistor can be shortened, deterioration of characteristics of each transistor can be suppressed. This is because, for example, in the first sub-selection period T1 shown in FIG. 32, the first transistor 6001 or the second transistor 60 is used.
This is because a video signal can be input to the signal line Sj-1 if either one of 02 is on. Note that, for example, in the first sub-selection period T1 illustrated in FIG. 32, the first transistor 6001 and the second transistor 6002 are simultaneously turned on, so that a video signal can be input to the signal line Sj-1 at high speed. it can.

なお、図35では、2つのトランジスタを配線5621と信号線との間に並列に接続する
場合について説明した。しかし、これに限定されず、3つ以上のトランジスタを配線56
21と信号線との間に並列に接続してもよい。こうすることで、さらに各トランジスタの
特性劣化を抑制することができる。
Note that FIG. 35 illustrates the case where two transistors are connected in parallel between the wiring 5621 and the signal line. However, the present invention is not limited to this, and three or more transistors are connected to the wiring 56.
You may connect in parallel between 21 and a signal line. By doing so, it is possible to further suppress the characteristic deterioration of each transistor.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容ま
たは内容の一部を、別の図で述べた内容または内容の一部にも適用できる。あるいは、組
み合わせることが出来る。さらに、これまでに述べた図において、各々の部分に関して、
別の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Note that although various drawings are used in this embodiment mode, the contents or part of the contents described in each figure can be applied to the contents or part of the contents described in another figure. Or they can be combined. Furthermore, in the figures described so far, for each part,
More figures can be constructed by combining different parts.

同様に、本実施の形態の各々の図で述べた内容または内容の一部を、別の実施の形態の図
で述べた内容または内容の一部にも適用できる。あるいは、組み合わせることが出来る。
。さらに、本実施の形態の図において、各々の部分に関して、別の実施の形態の部分を組
み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents or part of the contents described in each drawing in this embodiment mode can be applied to the contents or a part of the contents described in the drawing in another embodiment mode. Or they can be combined.
. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容を、具現化した場合の一例、少し変
形した場合の一例、一部を変更した場合の一例、改良した場合の一例、詳細に述べた場合
の一例、応用した場合の一例、関連がある部分についての一例などを示している。したが
って、他の実施の形態で述べた内容は、本実施の形態にも適用できる。あるいは、組み合
わせることが出来る。。
Note that this embodiment is an example in which the content described in the other embodiments is embodied, an example in which the content is slightly modified, an example in which a part is changed, an example in which the content is improved, and details An example of the case described, an example of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be applied to this embodiment. Or they can be combined. .

(実施の形態6)
本実施の形態では、実施の形態1乃至実施の形態4に示した表示装置の静電破壊による不
良を防止するための構成について説明する。
(Embodiment 6)
In this embodiment, a structure for preventing a defect due to electrostatic breakdown of the display device described in any of Embodiments 1 to 4 will be described.

なお、静電破壊とは、人体又は物体に蓄積された、正又は負の電荷が半導体デバイスに触
れた時にデバイスの入出力端子を介して瞬時に放電されることで、デバイス内部に大電流
が流れて発生する破壊のことである。
Note that electrostatic breakdown means that when a positive or negative charge accumulated in a human body or object is instantaneously discharged through the input / output terminals of the device when a semiconductor device is touched, a large current is generated inside the device. It is the destruction that occurs by flowing.

図36(A)は、保護ダイオードによって走査線に発生する静電破壊を防止するための構
成を示す。図36(A)は、保護ダイオードを配線6111と走査線との間に配置した構
成である。なお、図示はしないが、i行目の走査線Giには複数の画素が接続される。な
お、保護ダイオードとしては、トランジスタ6101を用いる。なお、トランジスタ61
01はNチャネル型のトランジスタである。ただし、Pチャネル型のトランジスタを用い
てもよく、トランジスタ6101の極性は走査線駆動回路や画素が有するトランジスタの
極性と同様なものを用いればよい。
FIG. 36A shows a structure for preventing electrostatic breakdown generated in the scanning line by the protective diode. FIG. 36A illustrates a structure in which the protective diode is provided between the wiring 6111 and the scan line. Although not shown, a plurality of pixels are connected to the i-th scanning line Gi. Note that a transistor 6101 is used as the protective diode. Note that the transistor 61
01 is an N-channel transistor. Note that a p-channel transistor may be used, and the transistor 6101 may have a polarity similar to that of the transistor included in the scan line driver circuit or the pixel.

なお、保護ダイオードは1つだけ配置されているが、複数個の保護ダイオードが直列に配
置されていてもよいし、並列に配置されていてもよいし、直並列に配置されていてもよい
Although only one protective diode is arranged, a plurality of protective diodes may be arranged in series, may be arranged in parallel, or may be arranged in series-parallel.

トランジスタ6101は第1の電極がi行目の走査線Giに接続され、第2の電極が配線
6111に接続され、ゲート電極がi行目の走査線Giに接続される。
The transistor 6101 has a first electrode connected to the i-th scanning line Gi, a second electrode connected to the wiring 6111, and a gate electrode connected to the i-th scanning line Gi.

図36(A)の動作について説明する。配線6111にはある電位が入力されており、そ
の電位は、i行目の走査線Giに入力される信号のLレベルよりも低い電位である。正又
は負の電荷がi行目の走査線Giに放電されていない場合、i行目の走査線Giの電位は
Hレベル若しくはLレベルであるため、トランジスタ6101はオフしている。一方、負
の電荷がi行目の走査線Giに放電された場合、i行目の走査線Giの電位は瞬間的に下
がる。このとき、i行目の走査線Giの電位が配線6111の電位からトランジスタ61
01のしきい値電圧を引いた値よりも低くなると、トランジスタ6101がオンして、電
流がトランジスタ6101を介して配線6111に流れる。したがって、図36(A)に
示した構成によって、大電流が画素に流れ込むことを防ぐことができるため、画素の静電
破壊を防止することができる。
The operation of FIG. 36A will be described. A certain potential is input to the wiring 6111, and the potential is lower than the L level of the signal input to the i-th scanning line Gi. When positive or negative charges are not discharged to the i-th scanning line Gi, the transistor 6101 is off because the potential of the i-th scanning line Gi is at the H level or the L level. On the other hand, when negative charges are discharged to the i-th scanning line Gi, the potential of the i-th scanning line Gi drops instantaneously. At this time, the potential of the i-th scanning line Gi is changed from the potential of the wiring 6111 to the transistor 61.
When lower than the value obtained by subtracting the threshold voltage of 01, the transistor 6101 is turned on, and a current flows to the wiring 6111 through the transistor 6101. Therefore, with the structure illustrated in FIG. 36A, a large current can be prevented from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented.

なお、図36(B)は、正の電荷がi行目の走査線Giに放電された場合に静電破壊を防
止するための構成である。保護ダイオードとして機能するトランジスタ6102が走査線
と配線6112との間に配置されている。なお、保護ダイオードは1つだけ配置されてい
るが、複数個の保護ダイオードが直列に配置されていてもよいし、並列に配置されていて
もよいし、直並列に配置されていてもよい。なお、トランジスタ6102はNチャネル型
のトランジスタである。ただし、Pチャネル型のトランジスタを用いてもよく、トランジ
スタ6102の極性は走査線駆動回路や画素が有するトランジスタの極性と同様なものを
用いればよい。トランジスタ6102は第1の電極がi行目の走査線Giに接続され、第
2の電極が配線6112に接続され、ゲート電極が配線6112に接続される。なお、配
線6112には、i行目の走査線Giに入力される信号のHレベルよりも高い電位が入力
されている。したがって、トランジスタ6102は、電荷がi行目の走査線Giに放電さ
れていない場合ときには、オフしている。一方、正の電荷がi行目の走査線Giに放電さ
れた場合、i行目の走査線Giの電位は瞬間的に上昇する。このとき、i行目の走査線G
iの電位が配線6112の電位とトランジスタ6102のしきい値電圧との和よりも高く
なると、トランジスタ6102がオンして、電流がトランジスタ6102を介して配線6
112に流れる。したがって、図36(B)に示した構成によって、大電流が画素に流れ
込むことを防ぐことができるため、画素の静電破壊を防止することができる。
Note that FIG. 36B illustrates a structure for preventing electrostatic breakdown when positive charges are discharged to the i-th scanning line Gi. A transistor 6102 functioning as a protective diode is provided between the scan line and the wiring 6112. Although only one protective diode is arranged, a plurality of protective diodes may be arranged in series, may be arranged in parallel, or may be arranged in series-parallel. Note that the transistor 6102 is an N-channel transistor. Note that a p-channel transistor may be used, and the transistor 6102 may have a polarity similar to that of the transistor included in the scan line driver circuit or the pixel. The transistor 6102 has a first electrode connected to the i-th scanning line Gi, a second electrode connected to the wiring 6112, and a gate electrode connected to the wiring 6112. Note that a potential higher than the H level of the signal input to the i-th scanning line Gi is input to the wiring 6112. Accordingly, the transistor 6102 is off when the electric charge is not discharged to the i-th scanning line Gi. On the other hand, when positive charges are discharged to the i-th scanning line Gi, the potential of the i-th scanning line Gi rises instantaneously. At this time, the i-th scanning line G
When the potential of i becomes higher than the sum of the potential of the wiring 6112 and the threshold voltage of the transistor 6102, the transistor 6102 is turned on and current flows through the transistor 6102.
It flows to 112. Therefore, the structure illustrated in FIG. 36B can prevent a large current from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented.

なお、図36(C)に示すように、図36(A)と図36(B)とを組み合わせた構成に
することで、正の電荷がi行目の走査線Giに放電された場合でも、負の電荷がi行目の
走査線Giに放電された場合でも、画素の静電破壊を防止することができる。なお、図3
6(A)、(B)と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な
機能を有する部分の詳細な説明は省略する。
Note that as shown in FIG. 36C, by combining FIGS. 36A and 36B, even when positive charges are discharged to the i-th scanning line Gi. Even when negative charges are discharged to the i-th scanning line Gi, electrostatic breakdown of the pixels can be prevented. Note that FIG.
6 (A) and (B) are denoted by common reference numerals, and detailed description of the same portion or a portion having a similar function is omitted.

図37(A)は、保護ダイオードとして機能するトランジスタ6201を走査線と保持容
量線との間に接続した場合の構成を示す。なお、保護ダイオードは1つだけ配置されいる
が、複数個の保護ダイオードが直列に配置されていてもよいし、並列に配置されていても
よいし、直並列に配置されていてもよい。なお、トランジスタ6201はNチャネル型の
トランジスタである。ただし、Pチャネル型のトランジスタを用いてもよく、トランジス
タ6201の極性は走査線駆動回路や画素が有するトランジスタの極性と同様なものを用
いればよい。なお、配線6211は、保持容量線として機能する。トランジスタ6201
の第1の電極はi行目の走査線Giに接続され、第2の電極は配線6211に接続され、
ゲート電極はi行目の走査線Giに接続される。なお、配線6211には、i行目の走査
線Giに入力される信号のLレベルよりも低い電位が入力されている。したがって、トラ
ンジスタ6201は、電荷がi行目の走査線Giに放電されていない場合ときには、オフ
している。一方、負の電荷がi行目の走査線Giに放電された場合、i行目の走査線Gi
の電位は瞬間的に下がる。このとき、i行目の走査線Giの電位が配線6211の電位か
らトランジスタ6201のしきい値電圧を引いた値よりも低くなると、トランジスタ62
01がオンして、電流がトランジスタ6201を介して配線6211に流れる。したがっ
て、図37(A)に示した構成によって、大電流が画素に流れ込むことを防ぐことができ
るため、画素の静電破壊を防止することができる。さらに、図37(A)に示した構成で
は、保持容量線を電荷を逃がす配線として利用しているので、新たに配線を追加する必要
がない。
FIG. 37A illustrates a structure in the case where a transistor 6201 functioning as a protection diode is connected between a scan line and a storage capacitor line. Although only one protective diode is arranged, a plurality of protective diodes may be arranged in series, may be arranged in parallel, or may be arranged in series-parallel. Note that the transistor 6201 is an N-channel transistor. Note that a p-channel transistor may be used, and the transistor 6201 may have a polarity similar to that of the transistor included in the scan line driver circuit or the pixel. Note that the wiring 6211 functions as a storage capacitor line. Transistor 6201
The first electrode is connected to the i-th scanning line Gi, the second electrode is connected to the wiring 6211,
The gate electrode is connected to the i-th scanning line Gi. Note that a potential lower than an L level of a signal input to the i-th scanning line Gi is input to the wiring 6211. Accordingly, the transistor 6201 is turned off when the electric charge is not discharged to the i-th scanning line Gi. On the other hand, when negative charges are discharged to the i-th scanning line Gi, the i-th scanning line Gi.
The potential drops instantaneously. At this time, when the potential of the i-th scanning line Gi is lower than the potential of the wiring 6211 minus the threshold voltage of the transistor 6201, the transistor 62
01 is turned on and current flows to the wiring 6211 through the transistor 6201. Therefore, the structure illustrated in FIG. 37A can prevent a large current from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented. Further, in the structure illustrated in FIG. 37A, since the storage capacitor line is used as a wiring for releasing charge, it is not necessary to add a new wiring.

なお、図37(B)は、正の電荷がi行目の走査線Giに放電された場合に静電破壊を防
止するための構成である。ここでは、配線6211には、i行目の走査線Giに入力され
る信号のHレベルよりも高い電位が入力されている。したがって、トランジスタ6201
は、電荷がi行目の走査線Giに放電されていない場合ときには、オフしている。一方、
正の電荷がi行目の走査線Giに放電された場合、i行目の走査線Giの電位は瞬間的に
上昇する。このとき、i行目の走査線Giの電位が配線6211の電位とトランジスタ6
201のしきい値電圧との和よりも高くなると、トランジスタ6201がオンして、電流
がトランジスタ6201を介して配線6211に流れる。したがって、図37(B)に示
した構成によって、大電流が画素に流れ込むことを防ぐことができるため、画素の静電破
壊を防止することができる。さらに、図37(B)に示した構成では、保持容量線を電荷
を逃がす配線として利用しているので、新たに配線を追加する必要がない。なお、図37
(B)と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有す
る部分の詳細な説明は省略する。
Note that FIG. 37B illustrates a structure for preventing electrostatic breakdown when positive charges are discharged to the i-th scanning line Gi. Here, a potential higher than the H level of the signal input to the i-th scanning line Gi is input to the wiring 6211. Thus, transistor 6201
Is turned off when the electric charge is not discharged to the i-th scanning line Gi. on the other hand,
When positive charges are discharged to the i-th scanning line Gi, the potential of the i-th scanning line Gi rises instantaneously. At this time, the potential of the i-th scanning line Gi is equal to the potential of the wiring 6211 and the transistor 6.
When it becomes higher than the sum of the threshold voltage of 201, the transistor 6201 is turned on, and a current flows to the wiring 6211 through the transistor 6201. Therefore, the structure illustrated in FIG. 37B can prevent a large current from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented. Further, in the structure illustrated in FIG. 37B, since the storage capacitor line is used as a wiring for releasing charge, it is not necessary to add a new wiring. Note that FIG.
Components similar to those in (B) are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

次に、保護ダイオードによって信号線に発生する静電破壊を防止するための構成を図38
(A)に示す。図38(A)は、保護ダイオードを配線6411と信号線との間に配置し
た場合の構成である。なお、図示はしないがj列目の信号線Sjには複数の画素が接続さ
れる。なお、保護ダイオードとしては、トランジスタ6401を用いる。なお、なお、ト
ランジスタ6401はNチャネル型のトランジスタである。ただし、Pチャネル型のトラ
ンジスタを用いてもよく、トランジスタ6401の極性は信号線駆動回路や画素が有する
トランジスタの極性と同様なものを用いればよい。
Next, FIG. 38 shows a configuration for preventing electrostatic breakdown generated in the signal line by the protective diode.
Shown in (A). FIG. 38A illustrates a structure in the case where a protective diode is provided between the wiring 6411 and the signal line. Although not shown, a plurality of pixels are connected to the signal line Sj in the j-th column. Note that a transistor 6401 is used as the protective diode. Note that the transistor 6401 is an N-channel transistor. Note that a p-channel transistor may be used, and the polarity of the transistor 6401 may be similar to that of the signal line driver circuit or the transistor included in the pixel.

なお、保護ダイオードは1つだけ配置されているが、複数個の保護ダイオードが直列に配
置されていてもよいし、並列に配置されていてもよいし、直並列に配置されていてもよい
Although only one protective diode is arranged, a plurality of protective diodes may be arranged in series, may be arranged in parallel, or may be arranged in series-parallel.

トランジスタ6401は第1の電極がj行目の信号線Sjに接続され、第2の電極が配線
6411に接続され、ゲート電極がj行目の信号線Sjに接続される。
The transistor 6401 has a first electrode connected to the j-th signal line Sj, a second electrode connected to the wiring 6411, and a gate electrode connected to the j-th signal line Sj.

図38(A)の動作について説明する。配線6411にはある電位が入力されており、そ
の電位は、j行目の信号線Sjに入力されるビデオ信号の最小値も低い電位である。正又
は負の電荷がj行目の信号線Sjに放電されていない場合、j行目の信号線Sjの電位は
ビデオ信号と同電位であるため、トランジスタ6401はオフしている。一方、負の電荷
がj行目の信号線Sjに放電された場合、j行目の信号線Sjの電位は瞬間的に下がる。
このとき、j行目の信号線Sjの電位が配線6411の電位からトランジスタ6401の
しきい値電圧を引いた値よりも低くなると、トランジスタ6401がオンして、電流がト
ランジスタ6401を介して配線6411に流れる。したがって、図38(A)に示した
構成によって、大電流が画素に流れ込むことを防ぐことができるため、画素の静電破壊を
防止することができる。
The operation of FIG. 38A will be described. A certain potential is input to the wiring 6411, and the potential is also a potential at which the minimum value of the video signal input to the signal line Sj in the j-th row is low. When positive or negative charges are not discharged to the j-th signal line Sj, the potential of the j-th signal line Sj is the same as that of the video signal, so that the transistor 6401 is off. On the other hand, when negative charges are discharged to the j-th signal line Sj, the potential of the j-th signal line Sj drops instantaneously.
At this time, when the potential of the signal line Sj in the j-th row is lower than a value obtained by subtracting the threshold voltage of the transistor 6401 from the potential of the wiring 6411, the transistor 6401 is turned on and current flows through the transistor 6401. Flowing into. Therefore, with the structure illustrated in FIG. 38A, a large current can be prevented from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented.

なお、図38(B)は、正の電荷がj行目の信号線Sjに放電された場合に静電破壊を防
止するための構成である。保護ダイオードとして機能するトランジスタ6402が走査線
と配線6412との間に配置されている。なお、保護ダイオードは1つだけ配置されてい
るが、複数個の保護ダイオードが直列に配置されていてもよいし、並列に配置されていて
もよいし、直並列に配置されていてもよい。なお、トランジスタ6402はNチャネル型
のトランジスタである。ただし、Pチャネル型のトランジスタを用いてもよく、トランジ
スタ6402の極性は走査線駆動回路や画素が有するトランジスタの極性と同様なものを
用いればよい。トランジスタ6402は第1の電極がj行目の信号線Sjに接続され、第
2の電極が配線6412に接続され、ゲート電極が配線6412に接続される。なお、配
線6412には、j行目の信号線Sjに入力されるビデオ信号の最大値よりも高い電位が
入力されている。したがって、トランジスタ6402は、電荷がj行目の信号線Sjに放
電されていない場合ときには、オフしている。一方、正の電荷がj行目の信号線Sjに放
電された場合、j行目の信号線Sjの電位は瞬間的に上昇する。このとき、j行目の信号
線Sjの電位が配線6412の電位とトランジスタ6402のしきい値電圧との和よりも
高くなると、トランジスタ6402がオンして、電流がトランジスタ6402を介して配
線6412に流れる。したがって、図38(B)に示した構成によって、大電流が画素に
流れ込むことを防ぐことができるため、画素の静電破壊を防止することができる。
Note that FIG. 38B illustrates a structure for preventing electrostatic breakdown when positive charges are discharged to the signal line Sj in the j-th row. A transistor 6402 functioning as a protective diode is provided between the scan line and the wiring 6412. Although only one protective diode is arranged, a plurality of protective diodes may be arranged in series, may be arranged in parallel, or may be arranged in series-parallel. Note that the transistor 6402 is an N-channel transistor. Note that a p-channel transistor may be used, and the transistor 6402 may have a polarity similar to that of the transistor included in the scan line driver circuit or the pixel. The transistor 6402 has a first electrode connected to the signal line Sj in the j-th row, a second electrode connected to the wiring 6412, and a gate electrode connected to the wiring 6412. Note that a potential higher than the maximum value of the video signal input to the j-th signal line Sj is input to the wiring 6412. Accordingly, the transistor 6402 is off when the electric charge is not discharged to the signal line Sj in the j-th row. On the other hand, when positive charges are discharged to the j-th signal line Sj, the potential of the j-th signal line Sj rises instantaneously. At this time, when the potential of the signal line Sj in the j-th row becomes higher than the sum of the potential of the wiring 6412 and the threshold voltage of the transistor 6402, the transistor 6402 is turned on and current flows to the wiring 6412 through the transistor 6402. Flowing. Therefore, with the structure illustrated in FIG. 38B, a large current can be prevented from flowing into the pixel, so that electrostatic breakdown of the pixel can be prevented.

なお、図38(C)に示すように、図38(A)と図38(B)とを組み合わせた構成に
することで、正の電荷がj行目の信号線Sjに放電された場合でも、負の電荷がj行目の
信号線Sjに放電された場合でも、画素の静電破壊を防止することができる。なお、図3
8(A)、(B)と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な
機能を有する部分の詳細な説明は省略する。
Note that as shown in FIG. 38C, by combining FIG. 38A and FIG. 38B, even when positive charges are discharged to the signal line Sj in the j-th row. Even when negative charges are discharged to the signal line Sj in the j-th row, the electrostatic breakdown of the pixel can be prevented. Note that FIG.
8 (A) and (B) are denoted by the same reference numerals, and detailed description of the same portion or a portion having a similar function is omitted.

本実施の形態では、走査線及び信号線に接続された画素の静電破壊を防止するための構成
を説明した。しかし、本実施の形態の構成は、走査線及び信号線に接続された画素の静電
破壊の防止だけに適用されるものではない。例えば、実施の形態1乃至実施の形態4に示
した走査線駆動回路及び信号線駆動回路に接続される信号又は電位が入力された配線に本
実施の形態を適用する場合は、走査線駆動回路及び信号線駆動回路の静電破壊を防止する
ことができる。
In this embodiment mode, a configuration for preventing electrostatic breakdown of pixels connected to a scan line and a signal line has been described. However, the configuration of this embodiment is not applied only to prevention of electrostatic breakdown of pixels connected to the scanning line and the signal line. For example, in the case where this embodiment is applied to the scan line driver circuit described in Embodiments 1 to 4 and a wiring to which a signal or a potential connected to the signal line driver circuit is input, the scan line driver circuit In addition, electrostatic breakdown of the signal line driver circuit can be prevented.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容ま
たは内容の一部を、別の図で述べた内容または内容の一部にも適用できる。あるいは、組
み合わせることが出来る。さらに、これまでに述べた図において、各々の部分に関して、
別の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Note that although various drawings are used in this embodiment mode, the contents or part of the contents described in each figure can be applied to the contents or part of the contents described in another figure. Or they can be combined. Furthermore, in the figures described so far, for each part,
More figures can be constructed by combining different parts.

同様に、本実施の形態の各々の図で述べた内容または内容の一部を、別の実施の形態の図
で述べた内容または内容の一部にも適用できる。あるいは、組み合わせることが出来る。
さらに、本実施の形態の図において、各々の部分に関して、別の実施の形態の部分を組み
合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents or part of the contents described in each drawing in this embodiment mode can be applied to the contents or a part of the contents described in the drawing in another embodiment mode. Or they can be combined.
Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容を、具現化した場合の一例、少し変
形した場合の一例、一部を変更した場合の一例、改良した場合の一例、詳細に述べた場合
の一例、応用した場合の一例、関連がある部分についての一例などを示している。したが
って、他の実施の形態で述べた内容は、本実施の形態にも適用できる。あるいは、組み合
わせることが出来る。
Note that this embodiment is an example in which the content described in the other embodiments is embodied, an example in which the content is slightly modified, an example in which a part is changed, an example in which the content is improved, and details An example of the case described, an example of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be applied to this embodiment. Or they can be combined.

(実施の形態7)
本実施の形態では、実施の形態1乃至実施の形態4に示した表示装置に適用できる表示装
置の新たな構成について説明する。
(Embodiment 7)
In this embodiment, a new structure of a display device which can be applied to the display devices described in Embodiments 1 to 4 will be described.

図39(A)は、ダイオード接続されたトランジスタをある走査線と別の走査線との間に
配置した場合の構成である。図39(A)では、i−1行目の走査線Gi−1とi行目の
走査線Giとの間にダイオード接続されたトランジスタ6301aを配置し、i行目の走
査線Giとi+1行目の走査線Gi+1との間にダイオード接続されたトランジスタ63
01bを配置した場合の構成を示している。なお、トランジスタ6301a及びトランジ
スタ6301bはNチャネル型のトランジスタである。ただし、Pチャネル型のトランジ
スタを用いてもよく、トランジスタ6301a及びトランジスタ6301bの極性は走査
線駆動回路や画素が有するトランジスタの極性と同様なものを用いればよい。
FIG. 39A illustrates a structure in which a diode-connected transistor is provided between one scan line and another scan line. In FIG. 39A, a diode-connected transistor 6301a is arranged between the (i-1) th scanning line Gi-1 and the ith scanning line Gi, and the ith scanning line Gi and the (i + 1) th row are arranged. Transistor 63 which is diode-connected between the scanning line Gi + 1 of the eye
The configuration when 01b is arranged is shown. Note that the transistors 6301a and 6301b are N-channel transistors. Note that a p-channel transistor may be used, and the transistors 6301a and 6301b may have the same polarity as that of the transistor included in the scan line driver circuit or the pixel.

なお、図39(A)では、代表してi−1行目の走査線Gi−1、i行目の走査線Gi及
びi+1行目の走査線Gi+1を示しているが、他の走査線も同様にダイオード接続され
たトランジスタが配置されている。
In FIG. 39A, the i-1th scanning line Gi-1, the ith scanning line Gi, and the i + 1th scanning line Gi + 1 are representatively shown, but other scanning lines are also shown. Similarly, diode-connected transistors are arranged.

トランジスタ6301aの第1の電極はi行目の走査線Giに接続され、第2の電極はi
−1行目の走査線Gi−1に接続され、ゲート電極はGi−1行目の走査線Gi−1に接
続される。トランジスタ6301bの第1の電極はi+1行目の走査線Gi+1に接続さ
れ、第2の電極はi行目の走査線Giに接続され、ゲート電極はi行目の走査線Giに接
続される。
The first electrode of the transistor 6301a is connected to the i-th scanning line Gi, and the second electrode is i
The gate electrode is connected to the (Gi-1) th scanning line Gi-1 and connected to the (-1th) th scanning line Gi-1. The first electrode of the transistor 6301b is connected to the (i + 1) th scanning line Gi + 1, the second electrode is connected to the ith scanning line Gi, and the gate electrode is connected to the ith scanning line Gi.

図39(A)の動作について説明する。実施の形態1乃至実施の形態4に示した走査線駆
動回路では、非選択期間において、i−1行目の走査線Gi−1、i行目の走査線Gi及
びi+1行目の走査線Gi+1はLレベルを維持していてる。したがって、トランジスタ
6301a及びトランジスタ6301bはオフしている。しかしながら、例えばノイズな
どによってi行目の走査線Giの電位が上昇した場合、i行目の走査線Giが画素を選択
しまい、画素に不正なビデオ信号が書き込まれてしまう。そこで、図39(A)のように
ダイオード接続したトランジスタを走査線間に配置しておくことで、画素に不正なビデオ
信号が書き込まれることを防止することができる。なぜなら、i行目の走査線Giの電位
がi−1行目の走査線Gi−1の電位とトランジスタ6301aのしきい値電圧との和以
上に上昇すると、トランジスタ6301aがオンして、i行目の走査線Giの電位が下が
る。したがって、i行目の走査線Giによって画素が選択されることはないからである。
The operation of FIG. 39A will be described. In the scanning line driver circuit described in any of Embodiments 1 to 4, in the non-selection period, the i−1th scanning line Gi−1, the ith scanning line Gi, and the i + 1th scanning line Gi + 1. Maintains the L level. Accordingly, the transistor 6301a and the transistor 6301b are off. However, for example, when the potential of the i-th scanning line Gi increases due to noise or the like, the i-th scanning line Gi selects a pixel, and an invalid video signal is written to the pixel. Thus, by arranging diode-connected transistors as shown in FIG. 39A between scan lines, it is possible to prevent an illegal video signal from being written to a pixel. This is because when the potential of the i-th scanning line Gi rises to the sum of the potential of the (i-1) -th scanning line Gi-1 and the threshold voltage of the transistor 6301a, the transistor 6301a is turned on. The potential of the scanning line Gi of the eye is lowered. Therefore, no pixel is selected by the i-th scanning line Gi.

なお、図39(A)の構成は、特に走査線駆動回路と画素部とを同一基板上に一体形成し
た場合に有利である。なぜなら、Nチャネル型のトランジスタ、又はPチャネル型のトラ
ンジスタだけで構成されている走査線駆動回路では、走査線が浮遊状態になることがあり
、走査線にノイズが発生しやすいからである。
Note that the structure in FIG. 39A is particularly advantageous when the scan line driver circuit and the pixel portion are formed over the same substrate. This is because in a scan line driver circuit including only an N-channel transistor or a P-channel transistor, the scan line may be in a floating state, and noise is easily generated in the scan line.

なお、図39(B)は、走査線間に配置するダイオード接続されたトランジスタの向きを
逆にした場合の構成である。なお、トランジスタ6302a及びトランジスタ6302b
はNチャネル型のトランジスタである。ただし、Pチャネル型のトランジスタを用いても
よく、トランジスタ6302a及びトランジスタ6302bの極性は走査線駆動回路や画
素が有するトランジスタの極性と同様なものを用いればよい。図39(B)では、トラン
ジスタ6302aの第1の電極がi行目の走査線Giに接続され、第2の電極がi−1行
目の走査線Gi−1に接続され、ゲート電極がi行目の走査線Giに接続される。トラン
ジスタ6302bの第1の電極がi+1行目の走査線Gi+1に接続され、第2の電極が
i行目の走査線Giに接続され、ゲート電極がi+1行目の走査線Gi+1に接続される
。図39(B)は、図38(A)と同様に、i行目の走査線Giの電位がi−1行目の走
査線Gi+1の電位とトランジスタ6302bのしきい値電圧との和以上に上昇すると、
トランジスタ6302bがオンして、i行目の走査線Giの電位が下がる。したがって、
i行目の走査線Giによって画素が選択されることはなく、画素に不正なビデオ信号が書
き込まれることを防止することができる。
Note that FIG. 39B illustrates a structure in which the direction of a diode-connected transistor provided between scan lines is reversed. Note that the transistor 6302a and the transistor 6302b
Is an N-channel transistor. Note that a p-channel transistor may be used, and the transistors 6302a and 6302b may have the same polarity as that of the transistor included in the scan line driver circuit or the pixel. In FIG. 39B, the first electrode of the transistor 6302a is connected to the i-th scanning line Gi, the second electrode is connected to the (i-1) th scanning line Gi-1, and the gate electrode is i. Connected to the scanning line Gi of the row. The first electrode of the transistor 6302b is connected to the (i + 1) th scanning line Gi + 1, the second electrode is connected to the ith scanning line Gi, and the gate electrode is connected to the i + 1th scanning line Gi + 1. In FIG. 39B, similarly to FIG. 38A, the potential of the i-th scanning line Gi is higher than the sum of the potential of the (i−1) -th scanning line Gi + 1 and the threshold voltage of the transistor 6302b. When it rises,
The transistor 6302b is turned on, and the potential of the i-th scanning line Gi is lowered. Therefore,
The pixel is not selected by the i-th scanning line Gi, and an illegal video signal can be prevented from being written to the pixel.

なお、図39(C)に示すように、図39(A)と図39(B)とを組み合わせた構成に
することで、i行目の走査線Giの電位が上昇しても、トランジスタ6301a及びトラ
ンジスタ6302bがオンするので、i行目の走査線Giの電位が下がる。なお、図39
(C)では、電流が2つのトランジスタを介して流れるので、より大きいノイズを除去す
ることが可能である。なお、図39(A)、(B)と同様なものに関しては共通の符号を
用いて示し、同一部分又は同様な機能を有する部分の詳細な説明は省略する。
Note that as shown in FIG. 39C, by combining FIGS. 39A and 39B, the transistor 6301a can be used even when the potential of the i-th scanning line Gi rises. Since the transistor 6302b is turned on, the potential of the i-th scanning line Gi is lowered. Note that FIG.
In (C), since the current flows through the two transistors, larger noise can be removed. Note that components similar to those in FIGS. 39A and 39B are denoted by common reference numerals, and detailed description of the same portions or portions having similar functions is omitted.

なお、図37(A)及び(B)に示すように、走査線と保持容量線との間にダイオード接
続したトランジスタを配置しても図39(A)、(B)、(C)と同様の効果を得ること
ができる。
Note that as shown in FIGS. 37A and 37B, a diode-connected transistor is arranged between the scanning line and the storage capacitor line as in FIGS. 39A, 39B, and 39C. The effect of can be obtained.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容ま
たは内容の一部を、別の図で述べた内容または内容の一部にも適用できる。あるいは、組
み合わせることが出来る。さらに、これまでに述べた図において、各々の部分に関して、
別の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Note that although various drawings are used in this embodiment mode, the contents or part of the contents described in each figure can be applied to the contents or part of the contents described in another figure. Or they can be combined. Furthermore, in the figures described so far, for each part,
More figures can be constructed by combining different parts.

同様に、本実施の形態の各々の図で述べた内容または内容の一部を、別の実施の形態の図
で述べた内容または内容の一部にも適用できる。あるいは、組み合わせることが出来る。
さらに、本実施の形態の図において、各々の部分に関して、別の実施の形態の部分を組み
合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents or part of the contents described in each drawing in this embodiment mode can be applied to the contents or a part of the contents described in the drawing in another embodiment mode. Or they can be combined.
Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容を、具現化した場合の一例、少し変
形した場合の一例、一部を変更した場合の一例、改良した場合の一例、詳細に述べた場合
の一例、応用した場合の一例、関連がある部分についての一例などを示している。したが
って、他の実施の形態で述べた内容は、本実施の形態にも適用できる。あるいは、組み合
わせることが出来る。
Note that this embodiment is an example in which the content described in the other embodiments is embodied, an example in which the content is slightly modified, an example in which a part is changed, an example in which the content is improved, and details An example of the case described, an example of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be applied to this embodiment. Or they can be combined.

(実施の形態8)
本実施形態においては、表示装置の画素構造について説明する。特に、液晶表示装置の画
素構造について説明する。
(Embodiment 8)
In this embodiment, a pixel structure of a display device will be described. In particular, a pixel structure of a liquid crystal display device will be described.

図46は、液晶表示装置の画素構造のうち、TN方式と呼ばれるものに、薄膜トランジス
タ(TFT)を組み合わせた場合の画素の断面図と上面図である。図46の(A)は、画
素の断面図であり、図46の(B)は、画素の上面図である。また、図46の(A)に示
す画素の断面図は、図46の(B)に示す画素の上面図における線分a−a’に対応して
いる。図46に示す画素構造の液晶表示装置に本実施の形態の表示装置を適用することに
よって、安価に液晶表示装置を製造することができる。
FIG. 46 is a cross-sectional view and a top view of a pixel in the case where a thin film transistor (TFT) is combined with a so-called TN mode of a pixel structure of a liquid crystal display device. 46A is a cross-sectional view of a pixel, and FIG. 46B is a top view of the pixel. A cross-sectional view of the pixel shown in FIG. 46A corresponds to a line segment aa ′ in the top view of the pixel shown in FIG. By applying the display device of this embodiment mode to the liquid crystal display device having the pixel structure shown in FIG. 46, the liquid crystal display device can be manufactured at low cost.

図46の(A)を参照して、TN方式の液晶表示装置の画素構造について説明する。液晶
表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネルは、
加工を施した2枚の基板を、数μmのギャップを持たせて貼り合わせ、2枚の基板間に液
晶材料を注入することで作製される。図46の(A)において、2枚の基板は、第1の基
板10101および第2の基板10116である。第1の基板には、TFTおよび画素電
極を作製し、第2の基板には、遮光膜10114、カラーフィルタ10115、第4の導
電層10113、スペーサ10117、および第2の配向膜10112を作製してもよい
A pixel structure of a TN liquid crystal display device is described with reference to FIG. The liquid crystal display device has a basic part that displays an image, called a liquid crystal panel. LCD panel
The two processed substrates are bonded together with a gap of several μm, and a liquid crystal material is injected between the two substrates. In FIG. 46A, the two substrates are a first substrate 10101 and a second substrate 10116. A TFT and a pixel electrode are formed over the first substrate, and a light shielding film 10114, a color filter 10115, a fourth conductive layer 10113, a spacer 10117, and a second alignment film 10112 are formed over the second substrate. May be.

なお、本実施の形態の表示装置は、第1の基板10101にTFTを作製しなくとも実施
可能である。TFTを作製しない場合は、工程数が減少するため、製造コストを低減する
ことができる。さらに、構造が簡単であるので、歩留まりを向上させることができる。一
方、TFTを作製する場合は、より大型の表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming a TFT over the first substrate 10101. When the TFT is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. Furthermore, since the structure is simple, the yield can be improved. On the other hand, when a TFT is manufactured, a larger display device can be obtained.

なお、図46に示すTFTは、非晶質半導体を用いたボトムゲート型のTFTである。非
結晶半導体を用いたTFTを適応した液晶パネルは、大面積の基板を用いて、安価に作製
できるという利点がある。しかし、本実施の形態の表示装置はこれに限定されるものでは
ない。使用できるTFTの構造は、ボトムゲート型のTFTではチャネルエッチ型、チャ
ネル保護型などがある。また、トップゲート型でもよい。さらに、非晶質半導体だけでは
なく、多結晶半導体も用いることができる。
Note that the TFT illustrated in FIG. 46 is a bottom-gate TFT using an amorphous semiconductor. A liquid crystal panel to which a TFT using an amorphous semiconductor is applied has an advantage that it can be manufactured at low cost using a large-area substrate. However, the display device of the present embodiment is not limited to this. TFT structures that can be used include a channel etch type, a channel protection type, and the like for bottom-gate TFTs. A top gate type may also be used. Furthermore, not only an amorphous semiconductor but also a polycrystalline semiconductor can be used.

なお、本実施の形態の表示装置は、第2の基板10116に遮光膜10114を作製しな
くとも実施可能である。遮光膜10114を作製しない場合は、工程数が減少するため、
製造コストを低減することができる。また、構造が簡単であるので、歩留まりを向上させ
ることができる。一方、遮光膜10114を作製する場合は、黒表示時に光漏れの少ない
表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the light-blocking film 10114 over the second substrate 10116. In the case where the light shielding film 10114 is not manufactured, the number of steps is reduced.
Manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, when the light-blocking film 10114 is formed, a display device with little light leakage at the time of black display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10116にカラーフィルタ10115を
作製しなくとも実施可能である。カラーフィルタ10115を作製しない場合は、工程数
が減少するため、製造コストを低減することができる。また、構造が簡単であるので、歩
留まりを向上させることができる。ただし、カラーフィルタ10115を作製しない場合
でも、フィールドシーケンシャル駆動によってカラー表示ができる表示装置を得ることが
できる。一方、カラーフィルタ10115を作製する場合は、カラー表示ができる表示装
置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the color filter 10115 over the second substrate 10116. In the case where the color filter 10115 is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. Note that a display device capable of color display by field sequential driving can be obtained even when the color filter 10115 is not manufactured. On the other hand, when the color filter 10115 is manufactured, a display device capable of color display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10116にスペーサ10117を作製せ
ず、球状のスペーサを散布することでも実施可能である。球状のスペーサを散布する場合
は、工程数が減少するため、製造コストを低減することができる。また、構造が簡単であ
るので、歩留まりを向上させることができる。一方、スペーサ10117を作製する場合
は、スペーサの位置がばらつかないため、2枚の基板間の距離を一様にすることができ、
表示ムラの少ない表示装置を得ることができる。
Note that the display device in this embodiment can be implemented by spraying spherical spacers without forming the spacers 10117 over the second substrate 10116. When the spherical spacers are dispersed, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the spacer 10117, since the position of the spacer does not vary, the distance between the two substrates can be made uniform,
A display device with little display unevenness can be obtained.

次に、第1の基板10101に施す加工について説明する。第1の基板10101は透光
性を有する基板が好適であり、例えば石英基板、ガラス基板またはプラスチック基板でも
よい。なお、第1の基板10101は遮光性の基板でもよく、半導体基板又はSOI(S
ilicon on Insulator)基板でもよい。
Next, processing performed on the first substrate 10101 will be described. The first substrate 10101 is preferably a light-transmitting substrate, and may be a quartz substrate, a glass substrate, or a plastic substrate, for example. Note that the first substrate 10101 may be a light-blocking substrate, and may be a semiconductor substrate or SOI (S
An silicon on Insulator board may be used.

まず、第1の基板10101に第1の絶縁膜10102を成膜してもよい。第1の絶縁膜
10102は、酸化シリコン膜、窒化シリコン膜または酸化窒化シリコン膜(SiOxN
y)等の絶縁膜であってもよい。あるいは、第1の絶縁膜10102は、酸化シリコン膜
、窒化シリコン膜または酸化窒化シリコン膜(SiOxNy)等のうちの2つ以上の膜を
組み合わせた積層構造の絶縁膜を用いてもよい。第1の絶縁膜10102を成膜する場合
は、基板からの不純物が半導体層に影響を及ぼし、TFTの性質が変化してしまうのを防
ぐことができる。また、TFTの性質の変化を抑制できるので、信頼性の高い表示装置を
得ることができる。なお、第1の絶縁膜10102を成膜しない場合は、工程数が減少す
るため、製造コストを低減することができる。また、構造が簡単であるので、歩留まりを
向上させることができる。
First, the first insulating film 10102 may be formed over the first substrate 10101. The first insulating film 10102 is formed using a silicon oxide film, a silicon nitride film, or a silicon oxynitride film (SiOxN
An insulating film such as y) may be used. Alternatively, the first insulating film 10102 may be an insulating film having a stacked structure in which two or more films of a silicon oxide film, a silicon nitride film, a silicon oxynitride film (SiOxNy), and the like are combined. In the case where the first insulating film 10102 is formed, impurities from the substrate can be prevented from affecting the semiconductor layer and changing the properties of the TFT. In addition, since a change in properties of the TFT can be suppressed, a highly reliable display device can be obtained. Note that in the case where the first insulating film 10102 is not formed, the number of steps is reduced, so that manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved.

次に、第1の基板10101または第1の絶縁膜10102上に、第1の導電層1010
3を形成する。なお、第1の導電層10103は、形状を加工して形成してもよい。形状
を加工する工程は、次のようなものであることが好適である。まず、第1の導電層101
03を全面に成膜する。このとき、第1の導電層10103は、スパッタ装置、またはC
VD装置などの成膜装置を用いて成膜されてもよい。次に、全面に成膜した第1の導電層
上に、感光性のレジスト材料を全面に形成する。次に、フォトリソグラフィ法やレーザー
直描法などによって、形成したい形状に従ってレジスト材料を感光させる。次に、感光さ
せたレジスト材料、または感光させなかったレジスト材料のうち、どちらか一方を、エッ
チングによって除去することで、第1の導電層10103を形状加工するためのマスクを
得ることができる。その後、形成したマスクパターンに従って、第1の導電層10103
をエッチングにより除去することで、所望のパターンに第1の導電層10103を形状加
工することができる。なお、第1の導電層10103をエッチングする方法には、化学的
な方法(ウェットエッチング)と、物理的な方法(ドライエッチング)があるが、第1の
導電層10103の材料や、第1の導電層10103の下層にある材料の性質などを勘案
し、適宜選択する。なお、第1の導電層10103に使用する材料は、Mo、Ti、Al
、Nd、Crなどが好適である。あるいは、Mo、Ti、Al、Nd、Crなどのうちの
2つ以上を組み合わせた積層構造であってもよい。
Next, the first conductive layer 1010 is formed over the first substrate 10101 or the first insulating film 10102.
3 is formed. Note that the first conductive layer 10103 may be formed by processing a shape. The step of processing the shape is preferably as follows. First, the first conductive layer 101
03 is formed on the entire surface. At this time, the first conductive layer 10103 is formed using a sputtering apparatus or C
The film may be formed using a film forming apparatus such as a VD apparatus. Next, a photosensitive resist material is formed over the entire surface over the first conductive layer formed over the entire surface. Next, the resist material is exposed according to the shape to be formed by photolithography or laser direct drawing. Next, either one of the resist material that has been exposed or the resist material that has not been exposed is removed by etching, whereby a mask for processing the shape of the first conductive layer 10103 can be obtained. After that, according to the formed mask pattern, the first conductive layer 10103
Is removed by etching, the first conductive layer 10103 can be processed into a desired pattern. Note that there are a chemical method (wet etching) and a physical method (dry etching) as a method for etching the first conductive layer 10103. The material of the first conductive layer 10103, the first conductive layer 10103, The material is selected as appropriate in consideration of the properties of the material under the conductive layer 10103 and the like. Note that materials used for the first conductive layer 10103 are Mo, Ti, and Al.
Nd, Cr and the like are preferable. Or the laminated structure which combined 2 or more of Mo, Ti, Al, Nd, Cr etc. may be sufficient.

次に、第2の絶縁膜10104を形成する。このとき、第2の絶縁膜10104は、スパ
ッタ装置またはCVD装置などの成膜装置を用いて成膜されてもよい。なお、第2の絶縁
膜10104に使用する材料は、熱酸化膜、酸化シリコン膜、窒化シリコン膜または酸化
窒化シリコン膜などが好適である。あるいは、熱酸化膜、酸化シリコン膜、窒化シリコン
膜または酸化窒化シリコン膜などのうち2以上を組み合わせた積層構造であってもよい。
なお、第1の半導体層10105に接する部分の第2の絶縁膜10104は、酸化シリコ
ン膜であることが、特に好適である。なぜならば、酸化シリコン膜にすると半導体層10
105との界面におけるトラップ準位が少なくなるからである。なお、第1の導電層10
103をMoで形成するときは、第1の導電層10103と接する部分の第2の絶縁膜1
0104は窒化シリコン膜が好ましい。なぜならば、窒化シリコン膜はMoを酸化させな
いからである。
Next, a second insulating film 10104 is formed. At this time, the second insulating film 10104 may be formed using a film formation apparatus such as a sputtering apparatus or a CVD apparatus. Note that a material used for the second insulating film 10104 is preferably a thermal oxide film, a silicon oxide film, a silicon nitride film, a silicon oxynitride film, or the like. Alternatively, a stacked structure in which two or more of a thermal oxide film, a silicon oxide film, a silicon nitride film, a silicon oxynitride film, and the like are combined may be used.
Note that the second insulating film 10104 in contact with the first semiconductor layer 10105 is particularly preferably a silicon oxide film. This is because when a silicon oxide film is used, the semiconductor layer 10
This is because the trap level at the interface with 105 is reduced. The first conductive layer 10
When 103 is formed of Mo, a portion of the second insulating film 1 in contact with the first conductive layer 10103 is formed.
0104 is preferably a silicon nitride film. This is because the silicon nitride film does not oxidize Mo.

次に、第1の半導体層10105を形成する。その後、第2の半導体層10106を連続
して形成するのが好適である。なお、第1の半導体層10105および第2の半導体層1
0106は、形状を加工して形成してもよい。形状を加工する工程は、前述したフォトリ
ソグラフィ法等の方法であることが好適である。なお、第1の半導体層10105に使用
する材料は、シリコンまたはシリコンゲルマニウム(SiGe)などが好適である。また
、第2の半導体層10106に使用する材料は、リン等を含んだシリコン等が好適である
Next, a first semiconductor layer 10105 is formed. After that, the second semiconductor layer 10106 is preferably formed continuously. Note that the first semiconductor layer 10105 and the second semiconductor layer 1
0106 may be formed by processing the shape. The step of processing the shape is preferably a method such as the photolithography method described above. Note that a material used for the first semiconductor layer 10105 is preferably silicon, silicon germanium (SiGe), or the like. The material used for the second semiconductor layer 10106 is preferably silicon containing phosphorus or the like.

次に、第2の導電層10107を形成する。このとき、第2の導電層10107の形成方
法としては、スパッタ法または印刷法を用いるのが好適である。なお、第2の導電層10
107に使用する材料は、透明性を有していても、反射性を有していてもよい。透明性を
有する場合は、例えば、酸化インジウムに酸化スズを混ぜたインジウムスズ酸化物(IT
O)膜、インジウムスズ酸化物(ITO)に酸化珪素を混ぜたインジウムスズ珪素酸化物
(ITSO)膜、酸化インジウムに酸化亜鉛を混ぜたインジウム亜鉛酸化物(IZO)膜
、酸化亜鉛膜または酸化スズ膜を用いることができる。なお、IZOとは、ITOに2〜
20wt%の酸化亜鉛(ZnO)を混合させたターゲットを用いてスパッタリングにより
形成される透明導電材料である。一方、反射性を有する場合は、Ti、Mo、Ta、Cr
、W、Alなどを用いることができる。また、Ti、Mo、Ta、Cr、WとAlを積層
させた2層構造、AlをTi、Mo、Ta、Cr、Wなどの金属で挟んだ3層積層構造と
してもよい。なお、第2の導電層10107は、形状を加工して形成されてもよい。形状
を加工する方法は、前述したフォトリソグラフィ法等の方法であることが好適である。な
お、エッチング方法は、ドライエッチングで行なうのが好適である。ドライエッチングは
ECR(Electron Cycrotron Resonance)やICP(In
ductive Coupled Plazma)などの高密度プラズマ源を用いたドラ
イエッチング装置によって行われてもよい。
Next, a second conductive layer 10107 is formed. At this time, as a formation method of the second conductive layer 10107, it is preferable to use a sputtering method or a printing method. The second conductive layer 10
The material used for 107 may be transparent or reflective. In the case of having transparency, for example, indium tin oxide in which tin oxide is mixed with indium oxide (IT
O) film, indium tin oxide (ITSO) film in which silicon oxide is mixed with indium tin oxide (ITO), indium zinc oxide (IZO) film in which zinc oxide is mixed in zinc oxide, zinc oxide film or tin oxide A membrane can be used. In addition, IZO is 2 to ITO.
It is a transparent conductive material formed by sputtering using a target mixed with 20 wt% zinc oxide (ZnO). On the other hand, when it has reflectivity, Ti, Mo, Ta, Cr
, W, Al, or the like can be used. Alternatively, a two-layer structure in which Ti, Mo, Ta, Cr, W and Al are stacked, or a three-layer structure in which Al is sandwiched between metals such as Ti, Mo, Ta, Cr, and W may be used. Note that the second conductive layer 10107 may be formed by processing a shape. The method of processing the shape is preferably a method such as the photolithography method described above. Note that the etching method is preferably dry etching. Dry etching is performed by ECR (Electron Cyclotron Resonance) or ICP (In
It may be carried out by a dry etching apparatus using a high-density plasma source such as a ductile coupled plasma).

次に、TFTのチャネル領域を形成する。このとき、第2の半導体層10106をエッチ
ングするためのマスクとしては、第2の導電層10107を用いてもよいし、第2の導電
層10107をエッチングするためのマスク(レジスト)を用いてもよい。こうすること
で、マスク枚数を減らすことができるので、製造コストを低減することができる。導電性
をもつ第2の半導体層10106のエッチングを行なうことで、除去された部分がTFT
のチャネル領域となる。なお、第1の半導体層10105と第2の半導体層10106を
連続で形成せずに、第1の半導体層10105の形成のあと、TFTのチャネル領域とな
る部分にストッパーとなる膜を成膜およびパターン加工し、その後、第2の半導体層10
106を形成してもよい。なお、第1の半導体層10105と第2の半導体層10106
は、第2の導電層10107を前述したフォトリソグラフィ法等の方法で形状を加工する
ときに、同じマスクを用いてエッチングされる。こうすることで、第2の導電層1010
7をマスクとして用いないで、TFTのチャネル領域を形成することができるので、レイ
アウトパターンの自由度が大きくなる利点がある。また、第2の半導体層10106のエ
ッチング時に第1の半導体層10105までエッチングしてしまわないため、エッチング
不良を起こすことなく、確実にTFTのチャネル領域が形成できる利点がある。
Next, a channel region of the TFT is formed. At this time, as a mask for etching the second semiconductor layer 10106, the second conductive layer 10107 may be used, or a mask (resist) for etching the second conductive layer 10107 may be used. Good. By doing so, the number of masks can be reduced, so that the manufacturing cost can be reduced. By etching the second semiconductor layer 10106 having conductivity, the removed portion becomes a TFT.
Channel region. Note that without forming the first semiconductor layer 10105 and the second semiconductor layer 10106 in succession, after the formation of the first semiconductor layer 10105, a film serving as a stopper is formed in a portion to be a channel region of the TFT. After patterning, the second semiconductor layer 10
106 may be formed. Note that the first semiconductor layer 10105 and the second semiconductor layer 10106 are used.
Are etched using the same mask when the shape of the second conductive layer 10107 is processed by the above-described photolithography method or the like. In this way, the second conductive layer 1010
Since the TFT channel region can be formed without using 7 as a mask, there is an advantage that the degree of freedom of the layout pattern is increased. In addition, since the first semiconductor layer 10105 is not etched when the second semiconductor layer 10106 is etched, there is an advantage that the channel region of the TFT can be surely formed without causing etching failure.

次に、第3の絶縁膜10108を形成する。第3の絶縁膜は、透明性を有していることが
好適である。なお、第3の絶縁膜10108に用いる材料は、無機材料(酸化シリコン、
窒化シリコン、酸化窒化シリコンなど)または、低誘電率の有機化合物材料(感光性又は
非感光性の有機樹脂材料)などが好適である。また、シロキサンを含む材料を用いてもよ
い。シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成される材料
である。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水
素)が用いられる。あるいは、置換基としてフルオロ基を用いてもよい。あるいは、置換
基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。なお、第3の
絶縁膜10108には、をエッチングによって、選択的にコンタクトホールが形成される
。また、コンタクトホールは少なくとも第2の導電層10107上に形成される。なお、
第3の絶縁膜10108をエッチングすると同時に第2の絶縁膜10104もエッチング
することで、第2の導電層10107だけではなく、第1の導電層10103とのコンタ
クトホールを形成することができる。なお、第3の絶縁膜10108の表面は、できるだ
け平坦であることが好適である。なぜならば、液晶が接する面の凹凸により、液晶分子の
配向が影響を受けてしまうからである。
Next, a third insulating film 10108 is formed. It is preferable that the third insulating film has transparency. Note that a material used for the third insulating film 10108 is an inorganic material (silicon oxide,
Silicon nitride, silicon oxynitride, or the like) or an organic compound material with low dielectric constant (photosensitive or non-photosensitive organic resin material) is preferable. Further, a material containing siloxane may be used. Siloxane is a material in which a skeleton structure is formed by a bond of silicon (Si) and oxygen (O). As a substituent, an organic group containing at least hydrogen (for example, an alkyl group or an aromatic hydrocarbon) is used. Alternatively, a fluoro group may be used as a substituent. Alternatively, an organic group containing at least hydrogen and a fluoro group may be used as a substituent. Note that a contact hole is selectively formed in the third insulating film 10108 by etching. The contact hole is formed at least over the second conductive layer 10107. In addition,
By etching the second insulating film 10104 at the same time as etching the third insulating film 10108, a contact hole can be formed not only with the second conductive layer 10107 but also with the first conductive layer 10103. Note that the surface of the third insulating film 10108 is preferably as flat as possible. This is because the alignment of liquid crystal molecules is affected by the unevenness of the surface in contact with the liquid crystal.

次に、第3の導電層10109を形成する。このとき、第3の導電層10109の形成方
法としては、スパッタ法または印刷法を用いるのが好適である。なお、第3の導電層10
109に使用する材料は、第2の導電層10107と同じく、透明性を有していても、反
射性を有していてもよい。なお、第3の導電層10109として使用できる材料は、第2
の導電層10107と同様でもよい。また、第3の導電層10109は、形状を加工して
形成してもよい。形状を加工する方法は、第2の導電層10107と同様でもよい。
Next, a third conductive layer 10109 is formed. At this time, as a formation method of the third conductive layer 10109, a sputtering method or a printing method is preferably used. The third conductive layer 10
The material used for 109 may have transparency or reflectivity as in the second conductive layer 10107. Note that a material that can be used for the third conductive layer 10109 is a second material.
The conductive layer 10107 may be the same. Further, the third conductive layer 10109 may be formed by processing a shape. A method for processing the shape may be the same as that of the second conductive layer 10107.

次に、第1の配向膜10110を形成する。配向膜10110には、ポリイミドなどの高
分子膜を用いることができる。なお、第1の配向膜10110を形成後、液晶分子の配向
を制御するために、ラビングを行なってもよい。ラビングは、布で配向膜をこすることに
よって、配向膜にスジをつける工程である。ラビングを行なうことによって、配向膜に配
向性を持たせることができる。
Next, a first alignment film 10110 is formed. As the alignment film 10110, a polymer film such as polyimide can be used. Note that after the first alignment film 10110 is formed, rubbing may be performed in order to control the alignment of liquid crystal molecules. The rubbing is a process of streaking the alignment film by rubbing the alignment film with a cloth. By performing rubbing, the alignment film can be provided with orientation.

以上のように作製した第1の基板10101と、遮光膜10114、カラーフィルタ10
115、第4の導電層10113、スペーサ10117および第2の配向膜10112を
作製した第2の基板10116とは、シール材によって数μmのギャップを持たせて貼り
合わせられる。そして、2枚の基板間に液晶材料を注入することで、液晶パネルが作製で
きる。なお、図46に示すようなTN方式の液晶パネルにおいては、第4の導電層101
13は、第2の基板10116の全面に作製されていてもよい。
The first substrate 10101 manufactured as described above, the light-shielding film 10114, and the color filter 10
115, the fourth conductive layer 10113, the spacer 10117, and the second substrate 10116 on which the second alignment film 10112 is manufactured are bonded to each other with a gap of several μm by a sealant. A liquid crystal panel can be manufactured by injecting a liquid crystal material between two substrates. Note that in the TN liquid crystal panel as shown in FIG. 46, the fourth conductive layer 101 is used.
13 may be formed on the entire surface of the second substrate 10116.

次に、図46に示す、TN方式の液晶パネルの画素構造の特徴について説明する。図46
の(A)に示した液晶分子10118は、長軸と短軸を持った細長い分子である。液晶分
子10118の向きを示すため、図46の(A)においては、その長さによって表現して
いる。すなわち、長く表現された液晶分子10118は、その長軸の向きが紙面に平行で
あり、短く表現された液晶分子10118ほど、その長軸の向きが紙面の法線方向に近く
なっているとする。つまり、図46の(A)に示した液晶分子10118は、第1の基板
10101に近いものと、第2の基板10116に近いものとでは、その長軸の向きが9
0度異なっており、これらの中間に位置する液晶分子10118の長軸の向きは、これら
を滑らかにつなぐような向きとなる。すなわち、図46の(A)に示した液晶分子101
18は、第1の基板10101と第2の基板10116の間で、90度ねじれているよう
な配向状態となっている。
Next, features of the pixel structure of the TN liquid crystal panel shown in FIG. 46 will be described. Figure 46
The liquid crystal molecules 10118 shown in (A) are elongated molecules having a major axis and a minor axis. In order to show the direction of the liquid crystal molecules 10118, the length is expressed in FIG. That is, the longer expressed liquid crystal molecules 10118 are parallel to the paper surface, and the shorter expressed liquid crystal molecules 10118 are closer to the normal direction of the paper surface. . That is, the liquid crystal molecules 10118 shown in FIG. 46A have a major axis orientation of 9 for those close to the first substrate 10101 and those close to the second substrate 10116.
The direction of the major axis of the liquid crystal molecules 10118 located in the middle is 0 degrees, and the orientation is such that they are smoothly connected. That is, the liquid crystal molecules 101 shown in FIG.
18 is in an orientation state in which it is twisted 90 degrees between the first substrate 10101 and the second substrate 10116.

次に、図46の(B)を参照して、TN方式の液晶表示装置に本実施の形態の表示装置を
適用した場合の、画素のレイアウトの一例について説明する。本実施の形態の表示装置を
適用したTN方式の液晶表示装置の画素は、走査線10121と、映像信号線10122
と、容量線10123と、TFT10124と、画素電極10125と、画素容量101
26と、を備えていてもよい。
Next, an example of a pixel layout in the case where the display device of this embodiment is applied to a TN liquid crystal display device will be described with reference to FIG. A pixel of a TN liquid crystal display device to which the display device of this embodiment is applied includes a scan line 10121 and a video signal line 10122.
A capacitor line 10123, a TFT 10124, a pixel electrode 10125, and a pixel capacitor 101.
26 may be provided.

走査線10121は、TFT10124のゲート電極と電気的に接続されるため、第1の
導電層10103で構成されているのが好適である。
The scan line 10121 is preferably formed using the first conductive layer 10103 because it is electrically connected to the gate electrode of the TFT 10124.

映像信号線10122は、TFT10124のソース電極またはドレイン電極と電気的に
接続されるため、第2の導電層10107で構成されているのが好適である。また、走査
線10121と映像信号線10122はマトリックス状に配置されるため、少なくとも、
異なる層の導電層で形成されるのが好適である。
The video signal line 10122 is preferably formed using the second conductive layer 10107 because it is electrically connected to the source electrode or the drain electrode of the TFT 10124. In addition, since the scanning lines 10121 and the video signal lines 10122 are arranged in a matrix, at least
It is preferable that the conductive layers are formed of different layers.

容量線10123は、画素電極10125と平行に配置されることで、画素容量1012
6を形成するための配線であり、第1の導電層10103で構成されているのが好適であ
る。なお、図46の(B)に示すように、容量線10123は、映像信号線10122に
沿って、映像信号線10122を囲むように延設されていてもよい。こうすることで、映
像信号線10122の電位変化に伴って、電位を保持するべき電極の電位が変化してしま
う現象、いわゆるクロストークを低減することができる。なお、映像信号線10122と
の交差容量を低減させるため、図46の(B)に示すように、第1の半導体層10105
を容量線10123と映像信号線10122の交差領域に設けてもよい。
The capacitor line 10123 is arranged in parallel with the pixel electrode 10125 so that the pixel capacitor 1012
6 is preferably formed of the first conductive layer 10103. Note that as illustrated in FIG. 46B, the capacitor line 10123 may extend along the video signal line 10122 so as to surround the video signal line 10122. By doing so, it is possible to reduce a phenomenon in which the potential of the electrode that should hold the potential changes, so-called crosstalk, in accordance with the potential change of the video signal line 10122. Note that in order to reduce cross capacitance with the video signal line 10122, as shown in FIG. 46B, the first semiconductor layer 10105 is used.
May be provided in an intersection region between the capacitor line 10123 and the video signal line 10122.

TFT10124は、映像信号線10122と画素電極10125を導通させるスイッチ
として動作する。なお、図46の(B)に示すように、TFT10124のソース領域ま
たはドレイン領域のどちらか一方を、ソース領域またはドレイン領域の他方を囲むように
配置してもよい。こうすることで、小さい面積で大きなチャネル幅を得ることができ、ス
イッチング能力を大きくすることができる。なお、図46の(B)に示すように、TFT
10124のゲート電極は、第1の半導体層10105を囲むように配置してもよい。
The TFT 10124 operates as a switch for electrically connecting the video signal line 10122 and the pixel electrode 10125. Note that as illustrated in FIG. 46B, either the source region or the drain region of the TFT 10124 may be disposed so as to surround the other of the source region or the drain region. By doing so, a large channel width can be obtained with a small area, and the switching capability can be increased. As shown in FIG. 46B, the TFT
The gate electrode 10124 may be disposed so as to surround the first semiconductor layer 10105.

画素電極10125は、TFT10124のソース電極またはドレイン電極の一方に電気
的に接続される。画素電極10125は、映像信号線10122によって伝達された信号
電圧を液晶素子に与えるための電極である。また、容量線10123を配置することで、
画素容量10126を形成してもよい。こうすることで、画素電極10125は、映像信
号線10122によって伝達された信号電圧を保持しやすくなる。なお、画素電極101
25は、図46の(B)に示すように、矩形であってもよい。こうすることで、画素の開
口率を大きくすることができるので、液晶表示装置の効率が向上する。また、画素電極1
0125を、透明性をもつ材料で作製した場合は、透過型の液晶表示装置を得ることがで
きる。透過型の液晶表示装置は、色の再現性が高く、高い画質を持った映像を表示するこ
とができる。また、画素電極10125を、反射性をもつ材料で作製した場合は、反射型
の液晶表示装置を得ることができる。反射型の液晶表示装置は、屋外などの明るい環境下
における視認性が高く、また、バックライトが不要なので、消費電力を非常に小さくする
ことができる。なお、画素電極10125を、透明性をもつ材料および反射性をもつ材料
の両方を用いて作成した場合は、両者の利点を併せ持つ、半透過型の液晶表示装置を得る
ことができる。なお、画素電極10125を、反射性をもつ材料で作製した場合は、画素
電極10125の表面に凹凸を持たせてもよい。あるいは、第3の絶縁膜10108の表
面に凹凸を持たせることで、画素電極10125を凹凸にすることもできる。こうするこ
とで、反射光が乱反射するので、反射光の強度分布の角度依存性が小さくなる利点がある
。つまり、どの角度で見ても、一定の明るさを持った反射型の液晶表示装置を得ることが
できる。
The pixel electrode 10125 is electrically connected to one of the source electrode and the drain electrode of the TFT 10124. The pixel electrode 10125 is an electrode for applying a signal voltage transmitted through the video signal line 10122 to the liquid crystal element. In addition, by arranging the capacitor line 10123,
A pixel capacitor 10126 may be formed. Thus, the pixel electrode 10125 can easily hold the signal voltage transmitted through the video signal line 10122. The pixel electrode 101
25 may be a rectangle as shown in FIG. By doing so, the aperture ratio of the pixel can be increased, and the efficiency of the liquid crystal display device is improved. Also, the pixel electrode 1
When 0125 is manufactured using a material having transparency, a transmissive liquid crystal display device can be obtained. A transmissive liquid crystal display device has high color reproducibility and can display an image with high image quality. In the case where the pixel electrode 10125 is formed using a reflective material, a reflective liquid crystal display device can be obtained. The reflective liquid crystal display device has high visibility in a bright environment such as outdoors and does not require a backlight, so that power consumption can be extremely reduced. Note that in the case where the pixel electrode 10125 is formed using both a transparent material and a reflective material, a transflective liquid crystal display device having both advantages can be obtained. Note that in the case where the pixel electrode 10125 is formed using a reflective material, the surface of the pixel electrode 10125 may have unevenness. Alternatively, the surface of the third insulating film 10108 can be uneven so that the pixel electrode 10125 can be uneven. By doing so, since the reflected light is irregularly reflected, there is an advantage that the angle dependence of the intensity distribution of the reflected light is reduced. That is, it is possible to obtain a reflective liquid crystal display device having a certain brightness at any angle.

次に、図47を参照して、VA(Vertical Alignment)モードの液晶
表示装置に、本実施の形態の表示装置を適用した場合を説明する。図47は、VAモード
の液晶表示装置の画素構造のうち、配向制御用突起を用いることで、液晶分子が様々な向
きを持つように制御し、視野角を大きくした、いわゆるMVA(Multi−domai
n Vertical Alignment)方式に、本実施の形態の表示装置を適用し
た場合の、画素の断面図と上面図である。図47の(A)は、画素の断面図であり、図4
7の(B)は、画素の上面図である。また、図47の(A)に示す画素の断面図は、図4
7の(B)に示す画素の上面図における線分a−a’に対応している。図47に示す画素
構造の液晶表示装置に本実施の形態の表示装置を適用することによって、視野角が大きく
、応答速度が速く、コントラストの大きい液晶表示装置を得ることができる。
Next, a case where the display device of this embodiment is applied to a VA (Vertical Alignment) mode liquid crystal display device will be described with reference to FIG. FIG. 47 shows a so-called MVA (Multi-domei) in which liquid crystal molecules are controlled to have various orientations by using alignment control protrusions in a pixel structure of a VA mode liquid crystal display device, thereby increasing the viewing angle.
2A and 2B are a cross-sectional view and a top view of a pixel in the case where the display device of this embodiment is applied to an (Vertical Alignment) method. FIG. 47A is a cross-sectional view of a pixel, and FIG.
7B is a top view of the pixel. A cross-sectional view of the pixel shown in FIG.
7 corresponds to the line segment aa ′ in the top view of the pixel shown in FIG. By applying the display device of this embodiment mode to the liquid crystal display device having the pixel structure shown in FIG. 47, a liquid crystal display device with a wide viewing angle, a high response speed, and a high contrast can be obtained.

図47の(A)を参照して、MVA方式の液晶表示装置の画素構造について説明する。液
晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネルは
、加工を施した2枚の基板を、数μmのギャップを持たせて貼り合わせ、2枚の基板間に
液晶材料を注入することで作製される。図47の(A)において、2枚の基板は、第1の
基板10201および第2の基板10216である。第1の基板には、TFTおよび画素
電極を作製し、第2の基板には、遮光膜10214、カラーフィルタ10215、第4の
導電層10213、スペーサ10217、第2の配向膜10212、および配向制御用突
起10219を作製してもよい。
The pixel structure of the MVA liquid crystal display device is described with reference to FIG. The liquid crystal display device has a basic part that displays an image, called a liquid crystal panel. A liquid crystal panel is manufactured by bonding two processed substrates together with a gap of several μm and injecting a liquid crystal material between the two substrates. In FIG. 47A, the two substrates are a first substrate 10201 and a second substrate 10216. A TFT and a pixel electrode are formed over the first substrate, and a light shielding film 10214, a color filter 10215, a fourth conductive layer 10213, a spacer 10217, a second alignment film 10212, and an alignment control are formed over the second substrate. The protrusion 10219 for use may be produced.

なお、本実施の形態の表示装置は、第1の基板10201にTFTを作製しなくとも実施
可能である。TFTを作製しない場合は、工程数が減少するため、製造コストを低減する
ことができる。さらに、構造が簡単であるので、歩留まりを向上させることができる。一
方、TFTを作製する場合は、より大型の表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming a TFT over the first substrate 10201. When the TFT is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. Furthermore, since the structure is simple, the yield can be improved. On the other hand, when a TFT is manufactured, a larger display device can be obtained.

なお、図47に示すTFTは、非晶質半導体を用いたボトムゲート型のTFTである。非
結晶半導体を用いたTFTを適応した液晶パネルは、大面積の基板を用いて、安価に作製
できるという利点がある。しかし、本実施の形態の表示装置はこれに限定されるものでは
ない。使用できるTFTの構造は、ボトムゲート型のTFTではチャネルエッチ型、チャ
ネル保護型などがある。また、トップゲート型でもよい。さらに、非晶質半導体だけでは
なく、多結晶半導体も用いることができる。
Note that the TFT illustrated in FIG. 47 is a bottom-gate TFT using an amorphous semiconductor. A liquid crystal panel to which a TFT using an amorphous semiconductor is applied has an advantage that it can be manufactured at low cost using a large-area substrate. However, the display device of the present embodiment is not limited to this. TFT structures that can be used include a channel etch type, a channel protection type, and the like for bottom-gate TFTs. A top gate type may also be used. Furthermore, not only an amorphous semiconductor but also a polycrystalline semiconductor can be used.

なお、本実施の形態の表示装置は、第2の基板10216に遮光膜10214を作製しな
くとも実施可能である。遮光膜10214を作製しない場合は、工程数が減少するため、
製造コストを低減することができる。また、構造が簡単であるので、歩留まりを向上させ
ることができる。一方、遮光膜10214を作製する場合は、黒表示時に光漏れの少ない
表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the light-blocking film 10214 over the second substrate 10216. In the case where the light-shielding film 10214 is not manufactured, the number of steps is reduced.
Manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, when the light-blocking film 10214 is formed, a display device with little light leakage at the time of black display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10216にカラーフィルタ10215を
作製しなくとも実施可能である。カラーフィルタ10215を作製しない場合は、工程数
が減少するため、製造コストを低減することができる。また、構造が簡単であるので、歩
留まりを向上させることができる。ただし、カラーフィルタ10215を作製しない場合
でも、フィールドシーケンシャル駆動によってカラー表示ができる表示装置を得ることが
できる。一方、カラーフィルタ10215を作製する場合は、カラー表示ができる表示装
置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the color filter 10215 over the second substrate 10216. In the case where the color filter 10215 is not manufactured, the number of steps is reduced, so that manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. However, even when the color filter 10215 is not manufactured, a display device capable of color display by field sequential driving can be obtained. On the other hand, when the color filter 10215 is manufactured, a display device capable of color display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10216にスペーサ10217を作製せ
ず、球状のスペーサを散布することでも実施可能である。球状のスペーサを散布する場合
は、工程数が減少するため、製造コストを低減することができる。また、構造が簡単であ
るので、歩留まりを向上させることができる。一方、スペーサ10217を作製する場合
は、スペーサの位置がばらつかないため、2枚の基板間の距離を一様にすることができ、
表示ムラの少ない表示装置を得ることができる。
Note that the display device in this embodiment can be implemented by spraying spherical spacers without forming the spacers 10217 over the second substrate 10216. When the spherical spacers are dispersed, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the spacer 10217, since the position of the spacer does not vary, the distance between the two substrates can be made uniform,
A display device with little display unevenness can be obtained.

次に、第1の基板10201に施す加工については、図46で説明した方法を用いてもよ
いため、省略する。ここで、第1の基板10201、第1の絶縁膜10202、第1の導
電層10203、第2の絶縁膜10204、第1の半導体層10205、第2の半導体層
10206、第2の導電層10207、第3の絶縁膜10208、第3の導電層1020
9、第1の配向膜10210が、それぞれ、図46における第1の基板10101、第1
の絶縁膜10102、第1の導電層10103、第2の絶縁膜10104、第1の半導体
層10105、第2の半導体層10106、第2の導電層10107、第3の絶縁膜10
108、第3の導電層10109、第1の配向膜10110、と対応する。なお、図示は
しないが、第1の基板側にも、配向制御用突起を設けてもよい。こうすることで、より確
実に液晶分子の配向を制御することができる。また、第1の配向膜10210および第2
の配向膜10212は、垂直配向膜でもよい。こうすることで、液晶分子10218を垂
直に配向することができる。
Next, processing performed on the first substrate 10201 may be omitted because the method described in FIG. 46 may be used. Here, the first substrate 10201, the first insulating film 10202, the first conductive layer 10203, the second insulating film 10204, the first semiconductor layer 10205, the second semiconductor layer 10206, and the second conductive layer 10207 are used. , Third insulating film 10208, third conductive layer 1020
9 and the first alignment film 10210 are the first substrate 10101 and the first alignment film in FIG.
Insulating film 10102, first conductive layer 10103, second insulating film 10104, first semiconductor layer 10105, second semiconductor layer 10106, second conductive layer 10107, third insulating film 10
108, the third conductive layer 10109, and the first alignment film 10110. Although not shown, an alignment control protrusion may be provided also on the first substrate side. By doing so, the orientation of the liquid crystal molecules can be controlled more reliably. In addition, the first alignment film 10210 and the second alignment film
The alignment film 10212 may be a vertical alignment film. By doing so, the liquid crystal molecules 10218 can be vertically aligned.

以上のように作製した第1の基板10201と、遮光膜10214、カラーフィルタ10
215、第4の導電層10213、スペーサ10217、および第2の配向膜10212
を作製した第2の基板10216を、シール材によって数μmのギャップを持たせて貼り
合わせ、2枚の基板間に液晶材料を注入することで、液晶パネルが作製できる。なお、図
47に示すようなMVA方式の液晶パネルにおいては、第4の導電層10213は、第2
の基板10216の全面に作製されていてもよい。また、第4の導電層10213に接し
て、配向制御用突起10219を作製してもよい。なお、配向制御用突起10219の形
状に限定はないが、滑らかな曲面を持った形状であるのが好適である。こうすることで、
近接する液晶分子10218の配向が極近いものとなるため、配向不良が低減する。また
、第2の配向膜10212が、配向制御用突起10219によって段切れを起こしてしま
うことによる、配向膜の不良も低減することができる。
The first substrate 10201 manufactured as described above, the light shielding film 10214, and the color filter 10
215, a fourth conductive layer 10213, a spacer 10217, and a second alignment film 10212
A liquid crystal panel can be manufactured by bonding the second substrate 10216 manufactured by attaching a gap of several μm with a sealing material and injecting a liquid crystal material between the two substrates. Note that in the MVA mode liquid crystal panel illustrated in FIG. 47, the fourth conductive layer 10213 includes the second conductive layer 10213.
The entire substrate 10216 may be manufactured. Alternatively, the alignment control protrusion 10219 may be formed in contact with the fourth conductive layer 10213. The shape of the orientation control protrusion 10219 is not limited, but is preferably a shape having a smooth curved surface. By doing this,
Since the alignment of the adjacent liquid crystal molecules 10218 is very close, poor alignment is reduced. In addition, defects in the alignment film due to the second alignment film 10212 being stepped by the alignment control protrusion 10219 can be reduced.

次に、図47に示す、MVA方式の液晶パネルの画素構造の特徴について説明する。図4
7の(A)に示した液晶分子10218は、長軸と短軸を持った細長い分子である。液晶
分子10218の向きを示すため、図47の(A)においては、その長さによって表現し
ている。すなわち、長く表現された液晶分子10218は、その長軸の向きが紙面に平行
であり、短く表現された液晶分子10218ほど、その長軸の向きが紙面の法線方向に近
くなっているとする。つまり、図47の(A)に示した液晶分子10218は、その長軸
の向きが配向膜の法線方向を向くように配向している。よって、配向制御用突起1021
9のある部分の液晶分子10218は、配向制御用突起10219を中心として放射状に
配向する。この状態となることによって、視野角の大きい液晶表示装置を得ることができ
る。
Next, features of the pixel structure of the MVA liquid crystal panel illustrated in FIG. 47 will be described. FIG.
A liquid crystal molecule 10218 shown in (A) of FIG. 7 is an elongated molecule having a major axis and a minor axis. In order to show the direction of the liquid crystal molecules 10218, the length is expressed in FIG. That is, the longer expressed liquid crystal molecules 10218 are parallel to the paper surface, and the shorter expressed liquid crystal molecules 10218 are closer to the normal direction of the paper surface. . That is, the liquid crystal molecules 10218 shown in FIG. 47A are aligned so that the direction of the major axis is the normal direction of the alignment film. Therefore, the alignment control projection 1021
The liquid crystal molecules 10218 in the portion with 9 are aligned radially around the alignment control protrusion 10219. In this state, a liquid crystal display device with a large viewing angle can be obtained.

次に、図47の(B)を参照して、MVA方式の液晶表示装置に本実施の形態の表示装置
を適用した場合の、画素のレイアウトの一例について説明する。本実施の形態の表示装置
を適用したMVA方式の液晶表示装置の画素は、走査線10221と、映像信号線102
22と、容量線10223と、TFT10224と、画素電極10225と、画素容量1
0226と、配向制御用突起10219と、を備えていてもよい。
Next, an example of a pixel layout in the case where the display device of this embodiment is applied to an MVA liquid crystal display device will be described with reference to FIG. A pixel of an MVA liquid crystal display device to which the display device of this embodiment is applied includes a scan line 10221 and a video signal line 102.
22, the capacitor line 10223, the TFT 10224, the pixel electrode 10225, and the pixel capacitor 1
0226 and an alignment control protrusion 10219 may be provided.

走査線10221は、TFT10224のゲート電極と電気的に接続されるため、第1の
導電層10203で構成されているのが好適である。
The scan line 10221 is preferably formed using the first conductive layer 10203 because it is electrically connected to the gate electrode of the TFT 10224.

映像信号線10222は、TFT10224のソース電極またはドレイン電極と電気的に
接続されるため、第2の導電層10207で構成されているのが好適である。また、走査
線10221と映像信号線10222はマトリックス状に配置されるため、少なくとも、
異なる層の導電層で形成されるのが好適である。
The video signal line 10222 is preferably formed using the second conductive layer 10207 because it is electrically connected to the source electrode or the drain electrode of the TFT 10224. Further, since the scanning lines 10221 and the video signal lines 10222 are arranged in a matrix, at least
It is preferable that the conductive layers are formed of different layers.

容量線10223は、画素電極10225と平行に配置されることで、画素容量1022
6を形成するための配線であり、第1の導電層10203で構成されているのが好適であ
る。なお、図47の(B)に示すように、容量線10223は、映像信号線10222に
沿って、映像信号線10222を囲むように延設されていてもよい。こうすることで、映
像信号線10222の電位変化に伴って、電位を保持するべき電極の電位が変化してしま
う現象、いわゆるクロストークを低減することができる。なお、映像信号線10222と
の交差容量を低減させるため、図47の(B)に示すように、第1の半導体層10205
を容量線10223と映像信号線10222の交差領域に設けてもよい。
The capacitor line 10223 is arranged in parallel with the pixel electrode 10225 so that the pixel capacitor 1022
6 is preferably formed of the first conductive layer 10203. Note that as illustrated in FIG. 47B, the capacitor line 10223 may be extended along the video signal line 10222 so as to surround the video signal line 10222. By doing so, it is possible to reduce a phenomenon in which the potential of the electrode that should hold the potential changes, that is, so-called crosstalk, with the change in the potential of the video signal line 10222. Note that in order to reduce cross capacitance with the video signal line 10222, as shown in FIG. 47B, the first semiconductor layer 10205 is used.
May be provided in an intersection region between the capacitor line 10223 and the video signal line 10222.

TFT10224は、映像信号線10222と画素電極10225を導通させるスイッチ
として動作する。なお、図47の(B)に示すように、TFT10224のソース領域ま
たはドレイン領域のどちらか一方を、ソース領域またはドレイン領域の他方を囲むように
配置してもよい。こうすることで、小さい面積で大きなチャネル幅を得ることができ、ス
イッチング能力を大きくすることができる。なお、図47の(B)に示すように、TFT
10224のゲート電極は、第1の半導体層10205を囲むように配置してもよい。
The TFT 10224 operates as a switch for electrically connecting the video signal line 10222 and the pixel electrode 10225. Note that as shown in FIG. 47B, either the source region or the drain region of the TFT 10224 may be arranged so as to surround the other of the source region or the drain region. By doing so, a large channel width can be obtained with a small area, and the switching capability can be increased. As shown in FIG. 47B, the TFT
The gate electrode 10224 may be disposed so as to surround the first semiconductor layer 10205.

画素電極10225は、TFT10224のソース電極またはドレイン電極の一方に電気
的に接続される。画素電極10225は、映像信号線10222によって伝達された信号
電圧を液晶素子に与えるための電極である。また、容量線10223を配置することで、
画素容量10226を形成してもよい。こうすることで、画素電極10225は、映像信
号線10222によって伝達された信号電圧を保持しやすくなる。なお、画素電極102
25は、図47の(B)に示すように、矩形であってもよい。こうすることで、画素の開
口率を大きくすることができるので、液晶表示装置の効率が向上する。また、画素電極1
0225を、透明性をもつ材料で作製した場合は、透過型の液晶表示装置を得ることがで
きる。透過型の液晶表示装置は、色の再現性が高く、高い画質を持った映像を表示するこ
とができる。また、画素電極10225を、反射性をもつ材料で作製した場合は、反射型
の液晶表示装置を得ることができる。反射型の液晶表示装置は、屋外などの明るい環境下
における視認性が高く、また、バックライトが不要なので、消費電力を非常に小さくする
ことができる。なお、画素電極10225を、透明性をもつ材料および反射性をもつ材料
の両方を用いて作成した場合は、両者の利点を併せ持つ、半透過型の液晶表示装置を得る
ことができる。なお、画素電極10225を、反射性をもつ材料で作製した場合は、画素
電極10225の表面に凹凸を持たせてもよい。あるいは、第3の絶縁膜10208の表
面に凹凸を持たせることで、画素電極10225を凹凸にすることもできる。こうするこ
とで、反射光が乱反射するので、反射光の強度分布の角度依存性が小さくなる利点がある
。つまり、どの角度で見ても、一定の明るさを持った反射型の液晶表示装置を得ることが
できる。
The pixel electrode 10225 is electrically connected to one of a source electrode and a drain electrode of the TFT 10224. The pixel electrode 10225 is an electrode for applying a signal voltage transmitted through the video signal line 10222 to the liquid crystal element. In addition, by arranging the capacitor line 10223,
A pixel capacitor 10226 may be formed. Thus, the pixel electrode 10225 can easily hold the signal voltage transmitted through the video signal line 10222. The pixel electrode 102
25 may be a rectangle as shown in FIG. By doing so, the aperture ratio of the pixel can be increased, and the efficiency of the liquid crystal display device is improved. Also, the pixel electrode 1
When 0225 is formed using a material having transparency, a transmissive liquid crystal display device can be obtained. A transmissive liquid crystal display device has high color reproducibility and can display an image with high image quality. In the case where the pixel electrode 10225 is formed using a reflective material, a reflective liquid crystal display device can be obtained. The reflective liquid crystal display device has high visibility in a bright environment such as outdoors and does not require a backlight, so that power consumption can be extremely reduced. Note that in the case where the pixel electrode 10225 is formed using both a transparent material and a reflective material, a transflective liquid crystal display device having both advantages can be obtained. Note that in the case where the pixel electrode 10225 is formed using a reflective material, the surface of the pixel electrode 10225 may have unevenness. Alternatively, when the surface of the third insulating film 10208 is uneven, the pixel electrode 10225 can be uneven. By doing so, since the reflected light is irregularly reflected, there is an advantage that the angle dependence of the intensity distribution of the reflected light is reduced. That is, it is possible to obtain a reflective liquid crystal display device having a certain brightness at any angle.

次に、図48を参照して、VA(Vertical Alignment)モードの液晶
表示装置に、本実施の形態の表示装置を適用した場合の、別の例を説明する。図48は、
VAモードの液晶表示装置の画素構造のうち、第4の導電層10313にパターン加工を
施すことで、液晶分子が様々な向きを持つように制御し、視野角を大きくした、いわゆる
PVA(Paterned Vertical Alignment)方式に、本実施の
形態の表示装置を適用した場合の、画素の断面図と上面図である。図48の(A)は、画
素の断面図であり、図48の(B)は、画素の上面図である。また、図48の(A)に示
す画素の断面図は、図48の(B)に示す画素の上面図における線分a−a’に対応して
いる。図48に示す画素構造の液晶表示装置に本実施の形態の表示装置を適用することに
よって、視野角が大きく、応答速度が速く、コントラストの大きい液晶表示装置を得るこ
とができる。
Next, another example in which the display device of this embodiment is applied to a VA (Vertical Alignment) mode liquid crystal display device will be described with reference to FIG. FIG.
Of the pixel structure of the VA mode liquid crystal display device, the fourth conductive layer 10313 is subjected to pattern processing, so that liquid crystal molecules are controlled to have various orientations, and the viewing angle is increased, so-called PVA (Patterned Vertical). FIGS. 7A and 7B are a cross-sectional view and a top view of a pixel in the case where the display device of this embodiment is applied to an alignment method. FIGS. 48A is a cross-sectional view of a pixel, and FIG. 48B is a top view of the pixel. Further, the cross-sectional view of the pixel shown in FIG. 48A corresponds to a line segment aa ′ in the top view of the pixel shown in FIG. By applying the display device of this embodiment mode to the pixel structure liquid crystal display device shown in FIG. 48, a liquid crystal display device with a wide viewing angle, a high response speed, and a high contrast can be obtained.

図48の(A)を参照して、PVA方式の液晶表示装置の画素構造について説明する。液
晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネルは
、加工を施した2枚の基板を、数μmのギャップを持たせて貼り合わせ、2枚の基板間に
液晶材料を注入することで作製される。図48の(A)において、2枚の基板は、第1の
基板10301、および第2の基板10316である。第1の基板には、TFTおよび画
素電極を作製し、また、第2の基板には、遮光膜10314、カラーフィルタ10315
、第4の導電層10313、スペーサ10317、および第2の配向膜10312を作製
してもよい。
A pixel structure of a PVA liquid crystal display device will be described with reference to FIG. The liquid crystal display device has a basic part that displays an image, called a liquid crystal panel. A liquid crystal panel is manufactured by bonding two processed substrates together with a gap of several μm and injecting a liquid crystal material between the two substrates. In FIG. 48A, the two substrates are a first substrate 10301 and a second substrate 10316. A TFT and a pixel electrode are formed on the first substrate, and a light shielding film 10314 and a color filter 10315 are formed on the second substrate.
The fourth conductive layer 10313, the spacer 10317, and the second alignment film 10312 may be formed.

なお、本実施の形態の表示装置は、第1の基板10301にTFTを作製しなくとも実施
可能である。TFTを作製しない場合は、工程数が減少するため、製造コストを低減する
ことができる。さらに、構造が簡単であるので、歩留まりを向上させることができる。一
方、TFTを作製する場合は、より大型の表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming a TFT over the first substrate 10301. When the TFT is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. Furthermore, since the structure is simple, the yield can be improved. On the other hand, when a TFT is manufactured, a larger display device can be obtained.

なお、図48に示すTFTは、非晶質半導体を用いたボトムゲート型のTFTである。非
結晶半導体を用いたTFTを適応した液晶パネルは、大面積の基板を用いて、安価に作製
できるという利点がある。しかし、本実施の形態の表示装置はこれに限定されるものでは
ない。使用できるTFTの構造は、ボトムゲート型のTFTではチャネルエッチ型、チャ
ネル保護型などがある。また、トップゲート型でもよい。さらに、非晶質半導体だけでは
なく、多結晶半導体も用いることができる。
Note that the TFT illustrated in FIG. 48 is a bottom-gate TFT using an amorphous semiconductor. A liquid crystal panel to which a TFT using an amorphous semiconductor is applied has an advantage that it can be manufactured at low cost using a large-area substrate. However, the display device of the present embodiment is not limited to this. TFT structures that can be used include a channel etch type, a channel protection type, and the like for bottom-gate TFTs. A top gate type may also be used. Furthermore, not only an amorphous semiconductor but also a polycrystalline semiconductor can be used.

なお、本実施の形態の表示装置は、第2の基板10316に遮光膜10314を作製しな
くとも実施可能である。遮光膜10314を作製しない場合は、工程数が減少するため、
製造コストを低減することができる。また、構造が簡単であるので、歩留まりを向上させ
ることができる。一方、遮光膜10314を作製する場合は、黒表示時に光漏れの少ない
表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the light-blocking film 10314 over the second substrate 10316. In the case where the light-shielding film 10314 is not manufactured, the number of steps is reduced.
Manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the light-blocking film 10314, a display device with little light leakage during black display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10316にカラーフィルタ10315を
作製しなくとも実施可能である。カラーフィルタ10315を作製せしない場合は、工程
数が減少するため、製造コストを低減することができる。また、構造が簡単であるので、
歩留まりを向上させることができる。ただし、カラーフィルタ10315を作製しない場
合でも、フィールドシーケンシャル駆動によってカラー表示ができる表示装置を得ること
ができる。一方、カラーフィルタ10315を作製する場合は、カラー表示ができる表示
装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the color filter 10315 over the second substrate 10316. In the case where the color filter 10315 is not manufactured, the number of steps is reduced, so that manufacturing cost can be reduced. Also, since the structure is simple,
Yield can be improved. Note that a display device capable of color display by field sequential driving can be obtained even when the color filter 10315 is not manufactured. On the other hand, when the color filter 10315 is manufactured, a display device capable of color display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10316にスペーサ10317を作製せ
ず、球状のスペーサを散布することでも実施可能である。球状のスペーサを散布する場合
は、工程数が減少するため、製造コストを低減することができる。また、構造が簡単であ
るので、歩留まりを向上させることができる。一方、スペーサ10317を作製する場合
は、スペーサの位置がばらつかないため、2枚の基板間の距離を一様にすることができ、
表示ムラの少ない表示装置を得ることができる。
Note that the display device of this embodiment can also be implemented by spraying spherical spacers without forming the spacers 10317 over the second substrate 10316. When the spherical spacers are dispersed, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the spacer 10317, since the spacer position does not vary, the distance between the two substrates can be made uniform,
A display device with little display unevenness can be obtained.

次に、第1の基板10301に施す加工については、図46で説明した方法を用いてもよ
いため、省略する。ここで、第1の基板10301、第1の絶縁膜10302、第1の導
電層10303、第2の絶縁膜10304、第1の半導体層10305、第2の半導体層
10306、第2の導電層10307、第3の絶縁膜10308、第3の導電層1030
9、第1の配向膜10310が、それぞれ、図46における第1の基板10101、第1
の絶縁膜10102、第1の導電層10103、第2の絶縁膜10104、第1の半導体
層10105、第2の半導体層10106、第2の導電層10107、第3の絶縁膜10
108、第3の導電層10109、第1の配向膜10110、と対応する。なお、第1の
基板10301側の第3の導電層10309に、電極切り欠き部を設けてもよい。こうす
ることで、より確実に液晶分子の配向を制御することができる。また、第1の配向膜10
310および第2の配向膜10312は、垂直配向膜でもよい。こうすることで、液晶分
子10318を垂直に配向することができる。
Next, processing performed on the first substrate 10301 may be omitted because the method described in FIG. 46 may be used. Here, the first substrate 10301, the first insulating film 10302, the first conductive layer 10303, the second insulating film 10304, the first semiconductor layer 10305, the second semiconductor layer 10306, and the second conductive layer 10307 , Third insulating film 10308, third conductive layer 1030
9 and the first alignment film 10310 are the first substrate 10101 and the first alignment film in FIG.
Insulating film 10102, first conductive layer 10103, second insulating film 10104, first semiconductor layer 10105, second semiconductor layer 10106, second conductive layer 10107, third insulating film 10
108, the third conductive layer 10109, and the first alignment film 10110. Note that an electrode notch portion may be provided in the third conductive layer 10309 on the first substrate 10301 side. By doing so, the orientation of the liquid crystal molecules can be controlled more reliably. Also, the first alignment film 10
310 and the second alignment film 10312 may be vertical alignment films. By doing so, the liquid crystal molecules 10318 can be vertically aligned.

以上のように作製した第1の基板10301と、遮光膜10314、カラーフィルタ10
315、第4の導電層10313、スペーサ10317、および第2の配向膜10312
を作製した第2の基板10316を、シール材によって数μmのギャップを持たせて貼り
合わせ、2枚の基板間に液晶材料を注入することで、液晶パネルが作製できる。なお、図
48に示すようなPVA方式の液晶パネルにおいては、第4の導電層10313は、パタ
ーン加工を施して、電極切り欠き部10319を作製してもよい。なお、電極切り欠き部
10319の形状に限定はないが、異なる向きを持った複数の矩形を組み合わせた形状で
あるのが好適である。こうすることで、配向の異なる複数の領域が形成できるので、視野
角の大きな液晶表示装置を得ることができる。また、電極切り欠き部10319と第4の
導電層10313の境界における第4の導電層10313の形状は、滑らかな曲線である
ことが好適である。こうすることで、近接する液晶分子10318の配向が極近いものと
なるため、配向不良が低減する。また、第2の配向膜10312が、電極切り欠き部10
319によって段切れを起こしてしまうことによる、配向膜の不良も低減することができ
る。
The first substrate 10301 manufactured as described above, the light shielding film 10314, and the color filter 10
315, a fourth conductive layer 10313, a spacer 10317, and a second alignment film 10312
A liquid crystal panel can be manufactured by bonding the second substrate 10316 manufactured by attaching a gap of several μm with a sealing material and injecting a liquid crystal material between the two substrates. Note that in the PVA liquid crystal panel as illustrated in FIG. 48, the fourth conductive layer 10313 may be subjected to patterning to form the electrode notch portion 10319. Note that the shape of the electrode notch 10319 is not limited, but a shape in which a plurality of rectangles having different directions are combined is preferable. By doing so, a plurality of regions having different orientations can be formed, so that a liquid crystal display device with a large viewing angle can be obtained. In addition, the shape of the fourth conductive layer 10313 at the boundary between the electrode notch 10319 and the fourth conductive layer 10313 is preferably a smooth curve. By doing so, the alignment of the liquid crystal molecules 10318 that are close to each other becomes extremely close, so that alignment defects are reduced. In addition, the second alignment film 10312 includes the electrode notch 10.
Defects in the alignment film due to the disconnection caused by 319 can also be reduced.

次に、図48に示す、PVA方式の液晶パネルの画素構造の特徴について説明する。図4
8の(A)に示した液晶分子10318は、長軸と短軸を持った細長い分子である。液晶
分子10318の向きを示すため、図48の(A)においては、その長さによって表現し
ている。すなわち、長く表現された液晶分子10318は、その長軸の向きが紙面に平行
であり、短く表現された液晶分子10318ほど、その長軸の向きが紙面の法線方向に近
くなっているとする。つまり、図48の(A)に示した液晶分子10318は、その長軸
の向きが配向膜の法線方向を向くように配向している。よって、電極切り欠き部1031
9のある部分の液晶分子10318は、電極切り欠き部10319と第4の導電層103
13の境界を中心として放射状に配向する。この状態となることによって、視野角の大き
い液晶表示装置を得ることができる。
Next, characteristics of the pixel structure of the PVA liquid crystal panel shown in FIG. 48 will be described. FIG.
A liquid crystal molecule 10318 shown in FIG. 8A is an elongated molecule having a major axis and a minor axis. In order to show the direction of the liquid crystal molecules 10318, the length is expressed in FIG. In other words, the liquid crystal molecule 10318 expressed in a long direction has a long axis direction parallel to the paper surface, and the liquid crystal molecule 10318 expressed in a short direction has a long axis direction closer to the normal direction of the paper surface. . That is, the liquid crystal molecules 10318 shown in FIG. 48A are aligned so that the direction of the long axis is in the normal direction of the alignment film. Therefore, the electrode notch 1031
The liquid crystal molecules 10318 in the portion with 9 are formed by the electrode notch 10319 and the fourth conductive layer 103.
It is oriented radially around 13 boundaries. In this state, a liquid crystal display device with a large viewing angle can be obtained.

次に、図48の(B)を参照して、PVA方式の液晶表示装置に本実施の形態の表示装置
を適用した場合の、画素のレイアウトの一例について説明する。本実施の形態の表示装置
を適用したPVA方式の液晶表示装置の画素は、走査線10321と、映像信号線103
22と、容量線10323と、TFT10324と、画素電極10325と、画素容量1
0326と、電極切り欠き部10319と、を備えていてもよい。
Next, an example of a pixel layout in the case where the display device of this embodiment is applied to a PVA liquid crystal display device will be described with reference to FIG. A pixel of a PVA liquid crystal display device to which the display device of this embodiment is applied includes a scan line 10321 and a video signal line 103.
22, the capacitor line 10323, the TFT 10324, the pixel electrode 10325, and the pixel capacitor 1
0326 and an electrode notch 10319 may be provided.

走査線10321は、TFT10324のゲート電極と電気的に接続されるため、第1の
導電層10303で構成されているのが好適である。
Since the scan line 10321 is electrically connected to the gate electrode of the TFT 10324, the scan line 10321 is preferably formed using the first conductive layer 10303.

映像信号線10322は、TFT10324のソース電極またはドレイン電極と電気的に
接続されるため、第2の導電層10307で構成されているのが好適である。また、走査
線10321と映像信号線10322はマトリックス状に配置されるため、少なくとも、
異なる層の導電層で形成されるのが好適である。
Since the video signal line 10322 is electrically connected to the source electrode or the drain electrode of the TFT 10324, the video signal line 10322 is preferably formed using the second conductive layer 10307. Further, since the scanning lines 10321 and the video signal lines 10322 are arranged in a matrix, at least
It is preferable that the conductive layers are formed of different layers.

容量線10323は、画素電極10325と平行に配置されることで、画素容量1032
6を形成するための配線であり、第1の導電層10303で構成されているのが好適であ
る。なお、図48の(B)に示すように、容量線10323は、映像信号線10322に
沿って、映像信号線10322を囲むように延設されていてもよい。こうすることで、映
像信号線10322の電位変化に伴って、電位を保持するべき電極の電位が変化してしま
う現象、いわゆるクロストークを低減することができる。なお、映像信号線10322と
の交差容量を低減させるため、図48の(B)に示すように、第1の半導体層10305
を容量線10323と映像信号線10322の交差領域に設けてもよい。
The capacitor line 10323 is arranged in parallel with the pixel electrode 10325 so that the pixel capacitor 1032 is formed.
6 is preferably formed of the first conductive layer 10303. Note that as illustrated in FIG. 48B, the capacitor line 10323 may be extended along the video signal line 10322 so as to surround the video signal line 10322. By doing so, it is possible to reduce a phenomenon in which the potential of the electrode that should hold the potential changes, so-called crosstalk, in accordance with the potential change of the video signal line 10322. Note that in order to reduce cross capacitance with the video signal line 10322, as shown in FIG. 48B, the first semiconductor layer 10305 is used.
May be provided in an intersection region between the capacitor line 10323 and the video signal line 10322.

TFT10324は、映像信号線10322と画素電極10325を導通させるスイッチ
として動作する。なお、図48の(B)に示すように、TFT10324のソース領域ま
たはドレイン領域のどちらか一方を、ソース領域またはドレイン領域の他方を囲むように
配置してもよい。こうすることで、小さい面積で大きなチャネル幅を得ることができ、ス
イッチング能力を大きくすることができる。なお、図48の(B)に示すように、TFT
10324のゲート電極は、第1の半導体層10305を囲むように配置してもよい。
The TFT 10324 operates as a switch for electrically connecting the video signal line 10322 and the pixel electrode 10325. Note that as shown in FIG. 48B, either the source region or the drain region of the TFT 10324 may be disposed so as to surround the other of the source region or the drain region. By doing so, a large channel width can be obtained with a small area, and the switching capability can be increased. As shown in FIG. 48B, the TFT
The gate electrode 10324 may be disposed so as to surround the first semiconductor layer 10305.

画素電極10325は、TFT10324のソース電極またはドレイン電極の一方に電気
的に接続される。画素電極10325は、映像信号線10322によって伝達された信号
電圧を液晶素子に与えるための電極である。また、容量線10323を配置することで、
画素容量10326を形成してもよい。こうすることで、画素電極10325は、映像信
号線10322によって伝達された信号電圧を保持しやすくなる。なお、画素電極103
25は、図48の(B)に示すように、第4の導電層10313に設けた電極切り欠き部
10319の形状に合わせて、電極切り欠き部10319のない部分に、画素電極103
25を切り欠いた部分を形成するのが好適である。こうすることで、液晶分子10318
の配向が異なる複数の領域を形成することができるので、視野角の大きな液晶表示装置を
得ることができる。また、画素電極10325を、透明性をもつ材料で作製した場合は、
透過型の液晶表示装置を得ることができる。透過型の液晶表示装置は、色の再現性が高く
、高い画質を持った映像を表示することができる。また、画素電極10325を、反射性
をもつ材料で作製した場合は、反射型の液晶表示装置を得ることができる。反射型の液晶
表示装置は、屋外などの明るい環境下における視認性が高く、また、バックライトが不要
なので、消費電力を非常に小さくすることができる。なお、画素電極10325を、透明
性をもつ材料および反射性をもつ材料の両方を用いて作成した場合は、両者の利点を併せ
持つ、半透過型の液晶表示装置を得ることができる。なお、画素電極10325を、反射
性をもつ材料で作製した場合は、画素電極10325の表面に凹凸を持たせてもよい。あ
るいは、第3の絶縁膜10308の表面に凹凸を持たせることで、画素電極10325を
凹凸にすることもできる。こうすることで、反射光が乱反射するので、反射光の強度分布
の角度依存性が小さくなる利点がある。つまり、どの角度で見ても、一定の明るさを持っ
た反射型の液晶表示装置を得ることができる。
The pixel electrode 10325 is electrically connected to one of the source electrode and the drain electrode of the TFT 10324. The pixel electrode 10325 is an electrode for applying a signal voltage transmitted through the video signal line 10322 to the liquid crystal element. In addition, by arranging the capacitor line 10323,
A pixel capacitor 10326 may be formed. Thus, the pixel electrode 10325 can easily hold the signal voltage transmitted through the video signal line 10322. The pixel electrode 103
48B, as shown in FIG. 48B, in accordance with the shape of the electrode notch 10319 provided in the fourth conductive layer 10313, the pixel electrode 103
It is preferable to form a portion where 25 is cut out. In this way, liquid crystal molecules 10318 are obtained.
Since a plurality of regions having different orientations can be formed, a liquid crystal display device having a large viewing angle can be obtained. In the case where the pixel electrode 10325 is made of a material having transparency,
A transmissive liquid crystal display device can be obtained. A transmissive liquid crystal display device has high color reproducibility and can display an image with high image quality. In the case where the pixel electrode 10325 is formed using a reflective material, a reflective liquid crystal display device can be obtained. The reflective liquid crystal display device has high visibility in a bright environment such as outdoors and does not require a backlight, so that power consumption can be extremely reduced. Note that in the case where the pixel electrode 10325 is formed using both a transparent material and a reflective material, a transflective liquid crystal display device having both advantages can be obtained. Note that in the case where the pixel electrode 10325 is formed using a reflective material, the surface of the pixel electrode 10325 may have unevenness. Alternatively, when the surface of the third insulating film 10308 is uneven, the pixel electrode 10325 can be uneven. By doing so, since the reflected light is irregularly reflected, there is an advantage that the angle dependence of the intensity distribution of the reflected light is reduced. That is, it is possible to obtain a reflective liquid crystal display device having a certain brightness at any angle.

次に、図49を参照して、横電界方式の液晶表示装置に、本実施の形態の表示装置を適用
した場合を説明する。図49は、液晶分子の配向が基板に対して常に水平であるようにス
イッチングを行なうために、横方向に電界をかける方式の液晶表示装置の画素構造のうち
、画素電極10425と共通電極10423に櫛歯状のパターン加工を施すことで、横方
向に電界をかける方式、いわゆるIPS(In−Plane−Switching)方式
に、本実施の形態の表示装置を適用した場合の、画素の断面図と上面図である。図49の
(A)は、画素の断面図であり、図49の(B)は、画素の上面図である。また、図49
の(A)に示す画素の断面図は、図49の(B)に示す画素の上面図における線分a−a
’に対応している。図49に示す画素構造の液晶表示装置に本実施の形態の表示装置を適
用することによって、原理的に視野角が大きく、応答速度の階調依存性の小さい液晶表示
装置を得ることができる。
Next, a case where the display device of this embodiment is applied to a horizontal electric field type liquid crystal display device will be described with reference to FIG. FIG. 49 shows the pixel electrode 10425 and the common electrode 10423 in the pixel structure of a liquid crystal display device in which an electric field is applied in the lateral direction in order to perform switching so that the alignment of liquid crystal molecules is always horizontal with respect to the substrate. Cross-sectional view and upper surface of a pixel when the display device of this embodiment is applied to a method of applying an electric field in a lateral direction by performing comb-like pattern processing, that is, a so-called IPS (In-Plane-Switching) method FIG. 49A is a cross-sectional view of a pixel, and FIG. 49B is a top view of the pixel. In addition, FIG.
A cross-sectional view of the pixel shown in (A) of FIG. 49 is a line aa in the top view of the pixel shown in FIG. 49 (B).
It corresponds to '. By applying the display device of this embodiment to the liquid crystal display device having the pixel structure shown in FIG. 49, a liquid crystal display device having a large viewing angle in principle and a small dependence of response speed on gray scale can be obtained.

図49の(A)を参照して、IPS方式の液晶表示装置の画素構造について説明する。液
晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネルは
、加工を施した2枚の基板を、数μmのギャップを持たせて貼り合わせ、2枚の基板間に
液晶材料を注入することで作製される。図49の(A)において、2枚の基板は、第1の
基板10401、および第2の基板10416である。第1の基板には、TFTおよび画
素電極を作製し、また、第2の基板には、遮光膜10414、カラーフィルタ10415
、スペーサ10417、および第2の配向膜10412を作製してもよい。
A pixel structure of an IPS liquid crystal display device is described with reference to FIG. The liquid crystal display device has a basic part that displays an image, called a liquid crystal panel. A liquid crystal panel is manufactured by bonding two processed substrates together with a gap of several μm and injecting a liquid crystal material between the two substrates. In FIG. 49A, the two substrates are a first substrate 10401 and a second substrate 10416. A TFT and a pixel electrode are formed on the first substrate, and a light shielding film 10414 and a color filter 10415 are formed on the second substrate.
Alternatively, the spacer 10417 and the second alignment film 10412 may be manufactured.

なお、本実施の形態の表示装置は、第1の基板10401にTFTを作製しなくとも実施
可能である。TFTを作製しない場合は、工程数が減少するため、製造コストを低減する
ことができる。さらに、構造が簡単であるので、歩留まりを向上させることができる。一
方、TFTを作製する場合は、より大型の表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming a TFT over the first substrate 10401. When the TFT is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. Furthermore, since the structure is simple, the yield can be improved. On the other hand, when a TFT is manufactured, a larger display device can be obtained.

なお、図49に示すTFTは、非晶質半導体を用いたボトムゲート型のTFTである。非
結晶半導体を用いたTFTを適応した液晶パネルは、大面積の基板を用いて、安価に作製
できるという利点がある。しかし、本実施の形態の表示装置はこれに限定されるものでは
ない。使用できるTFTの構造は、ボトムゲート型のTFTではチャネルエッチ型、チャ
ネル保護型などがある。また、トップゲート型でもよい。さらに、非晶質半導体だけでは
なく、多結晶半導体も用いることができる。
Note that the TFT illustrated in FIG. 49 is a bottom-gate TFT using an amorphous semiconductor. A liquid crystal panel to which a TFT using an amorphous semiconductor is applied has an advantage that it can be manufactured at low cost using a large-area substrate. However, the display device of the present embodiment is not limited to this. TFT structures that can be used include a channel etch type, a channel protection type, and the like for bottom-gate TFTs. A top gate type may also be used. Furthermore, not only an amorphous semiconductor but also a polycrystalline semiconductor can be used.

なお、本実施の形態の表示装置は、第2の基板10416に遮光膜10414を作製しな
くとも実施可能である。遮光膜10414を作製しない場合は、工程数が減少するため、
製造コストを低減することができる。また、構造が簡単であるので、歩留まりを向上させ
ることができる。一方、遮光膜10414を作製する場合は、黒表示時に光漏れの少ない
表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the light-blocking film 10414 over the second substrate 10416. In the case where the light-blocking film 10414 is not manufactured, the number of steps is reduced.
Manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the light-blocking film 10414, a display device with little light leakage during black display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10416にカラーフィルタ10415を
作製しなくとも実施可能である。カラーフィルタ10415を作製しない場合は、工程数
が減少するため、製造コストを低減することができる。ただし、カラーフィルタ1041
5を作製しない場合でも、フィールドシーケンシャル駆動によってカラー表示ができる表
示装置を得ることができる。また、構造が簡単であるので、歩留まりを向上させることが
できる。一方、カラーフィルタ10415を作製する場合は、カラー表示ができる表示装
置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the color filter 10415 over the second substrate 10416. In the case where the color filter 10415 is not manufactured, the number of steps is reduced, so that manufacturing cost can be reduced. However, the color filter 1041
Even when 5 is not manufactured, a display device capable of color display by field sequential driving can be obtained. In addition, since the structure is simple, the yield can be improved. On the other hand, when the color filter 10415 is manufactured, a display device capable of color display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10416にスペーサ10417を作製せ
ず、球状のスペーサを散布することでも実施可能である。球状のスペーサを散布する場合
は、工程数が減少するため、製造コストを低減することができる。また、構造が簡単であ
るので、歩留まりを向上させることができる。一方、スペーサ10417を作製する場合
は、スペーサの位置がばらつかないため、2枚の基板間の距離を一様にすることができ、
表示ムラの少ない表示装置を得ることができる。
Note that the display device of this embodiment can also be implemented by spraying spherical spacers without forming the spacers 10417 over the second substrate 10416. When the spherical spacers are dispersed, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case of manufacturing the spacer 10417, since the position of the spacer does not vary, the distance between the two substrates can be made uniform,
A display device with little display unevenness can be obtained.

次に、第1の基板10401に施す加工については、図46で説明した方法を用いてもよ
いため、省略する。ここで、第1の基板10401、第1の絶縁膜10402、第1の導
電層10403、第2の絶縁膜10404、第1の半導体層10405、第2の半導体層
10406、第2の導電層10407、第3の絶縁膜10408、第3の導電層1040
9、第1の配向膜10410が、それぞれ、図46における第1の基板10101、第1
の絶縁膜10102、第1の導電層10103、第2の絶縁膜10104、第1の半導体
層10105、第2の半導体層10106、第2の導電層10107、第3の絶縁膜10
108、第3の導電層10109、第1の配向膜10110、と対応する。なお、第1の
基板10401側の第3の導電層10409にパターン加工を施し、互いにかみ合った2
つの櫛歯状の形状に形成してもよい。また、一方の櫛歯状の電極は、TFT10424の
ソース電極またはドレイン電極の一方と電気的に接続され、他方の櫛歯状の電極は、共通
電極10423と電気的に接続されていてもよい。こうすることで、液晶分子10418
に効果的に横方向の電界をかけることができる。
Next, processing performed on the first substrate 10401 may be omitted because the method described in FIG. 46 may be used. Here, the first substrate 10401, the first insulating film 10402, the first conductive layer 10403, the second insulating film 10404, the first semiconductor layer 10405, the second semiconductor layer 10406, and the second conductive layer 10407 are used. , A third insulating film 10408, a third conductive layer 1040
9 and the first alignment film 10410 are the first substrate 10101 and the first alignment film in FIG.
Insulating film 10102, first conductive layer 10103, second insulating film 10104, first semiconductor layer 10105, second semiconductor layer 10106, second conductive layer 10107, third insulating film 10
108, the third conductive layer 10109, and the first alignment film 10110. Note that the third conductive layer 10409 on the first substrate 10401 side was subjected to patterning and meshed with each other.
You may form in the shape of two comb teeth. One comb-like electrode may be electrically connected to one of a source electrode or a drain electrode of the TFT 10424, and the other comb-like electrode may be electrically connected to the common electrode 10423. In this way, liquid crystal molecules 10418 are obtained.
Can effectively apply a lateral electric field.

以上のように作製した第1の基板10401と、遮光膜10414、カラーフィルタ10
415、スペーサ10417、および第2の配向膜10412を作製した第2の基板10
416を、シール材によって数μmのギャップを持たせて貼り合わせ、2枚の基板間に液
晶材料を注入することで、液晶パネルが作製できる。なお、図示しないが、第2の基板1
0416側に、導電層を形成してもよい。第2の基板10416側に導電層を形成するこ
とで、外部からの電磁波ノイズの影響を受けにくくすることができる。
The first substrate 10401 manufactured as described above, the light-shielding film 10414, and the color filter 10
415, the spacer 10417, and the second substrate 10 on which the second alignment film 10412 is manufactured.
A liquid crystal panel can be manufactured by bonding 416 with a sealant with a gap of several μm and injecting a liquid crystal material between two substrates. Although not shown, the second substrate 1
A conductive layer may be formed on the 0416 side. By forming the conductive layer on the second substrate 10416 side, it is possible to reduce the influence of electromagnetic wave noise from the outside.

次に、図49に示す、IPS方式の液晶パネルの画素構造の特徴について説明する。図4
9の(A)に示した液晶分子10418は、長軸と短軸を持った細長い分子である。液晶
分子10418の向きを示すため、図49の(A)においては、その長さによって表現し
ている。すなわち、長く表現された液晶分子10418は、その長軸の向きが紙面に平行
であり、短く表現された液晶分子10418ほど、その長軸の向きが紙面の法線方向に近
くなっているとする。つまり、図49の(A)に示した液晶分子10418は、その長軸
の向きが常に基板と水平の方向を向くように配向している。図49の(A)においては、
電界のない状態における配向を表しているが、液晶分子10418に電界がかかったとき
は、その長軸の向きが常に基板と水平の方向を保ったまま、水平面内で回転する。この状
態となることによって、視野角の大きい液晶表示装置を得ることができる。
Next, features of the pixel structure of the IPS liquid crystal panel shown in FIG. 49 will be described. FIG.
A liquid crystal molecule 10418 shown in 9A is an elongated molecule having a major axis and a minor axis. In order to show the direction of the liquid crystal molecules 10418, the length is expressed in FIG. In other words, the liquid crystal molecule 10418 expressed in a long direction has a long axis direction parallel to the paper surface, and the liquid crystal molecule 10418 expressed in a short direction has a long axis direction closer to the normal direction of the paper surface. . That is, the liquid crystal molecules 10418 shown in FIG. 49A are aligned so that the major axis is always in the horizontal direction to the substrate. In FIG. 49A,
Although the orientation is shown in the absence of an electric field, when an electric field is applied to the liquid crystal molecules 10418, the orientation of the major axis always rotates in a horizontal plane while maintaining the horizontal direction. In this state, a liquid crystal display device with a large viewing angle can be obtained.

次に、図49の(B)を参照して、IPS方式の液晶表示装置に本実施の形態の表示装置
を適用した場合の、画素のレイアウトの一例について説明する。本実施の形態の表示装置
を適用したIPS方式の液晶表示装置の画素は、走査線10421と、映像信号線104
22と、共通電極10423と、TFT10424と、画素電極10425と、を備えて
いてもよい。
Next, an example of a pixel layout in the case where the display device of this embodiment is applied to an IPS liquid crystal display device will be described with reference to FIG. A pixel of an IPS liquid crystal display device to which the display device of this embodiment is applied includes a scan line 10421 and a video signal line 104.
22, a common electrode 10423, a TFT 10424, and a pixel electrode 10425 may be provided.

走査線10421は、TFT10424のゲート電極と電気的に接続されるため、第1の
導電層10403で構成されているのが好適である。
Since the scan line 10421 is electrically connected to the gate electrode of the TFT 10424, the scan line 10421 is preferably formed using the first conductive layer 10403.

映像信号線10422は、TFT10424のソース電極またはドレイン電極と電気的に
接続されるため、第2の導電層10407で構成されているのが好適である。また、走査
線10421と映像信号線10422はマトリックス状に配置されるため、少なくとも、
異なる層の導電層で形成されるのが好適である。なお、図49の(B)に示すように、映
像信号線10422は、画素電極10425および共通電極10423の形状に合わせる
ように、画素内で屈曲して形成されていてもよい。こうすることで、画素の開口率を大き
くすることができるため、液晶表示装置の効率を向上させることができる。
Since the video signal line 10422 is electrically connected to the source electrode or the drain electrode of the TFT 10424, the video signal line 10422 is preferably formed using the second conductive layer 10407. Further, since the scanning lines 10421 and the video signal lines 10422 are arranged in a matrix, at least
It is preferable that the conductive layers are formed of different layers. Note that as illustrated in FIG. 49B, the video signal line 10422 may be formed to be bent in the pixel so as to match the shape of the pixel electrode 10425 and the common electrode 10423. By doing so, the aperture ratio of the pixel can be increased, so that the efficiency of the liquid crystal display device can be improved.

共通電極10423は、画素電極10425と平行に配置されることで、横方向の電界を
発生させるための電極であり、第1の導電層10403および第3の導電層10409で
構成されているのが好適である。なお、図49の(B)に示すように、共通電極1042
3は、映像信号線10422に沿って、映像信号線10422を囲むように延設されてい
てもよい。こうすることで、映像信号線10422の電位変化に伴って、電位を保持する
べき電極の電位が変化してしまう現象、いわゆるクロストークを低減することができる。
なお、映像信号線10422との交差容量を低減させるため、図49の(B)に示すよう
に、第1の半導体層10405を共通電極10423と映像信号線10422の交差領域
に設けてもよい。
The common electrode 10423 is an electrode for generating a horizontal electric field by being arranged in parallel with the pixel electrode 10425, and includes the first conductive layer 10403 and the third conductive layer 10409. Is preferred. As shown in FIG. 49B, the common electrode 1042
3 may extend along the video signal line 10422 so as to surround the video signal line 10422. By doing so, it is possible to reduce a phenomenon in which the potential of the electrode that should hold the potential changes, so-called crosstalk, in accordance with the potential change of the video signal line 10422.
Note that in order to reduce cross capacitance with the video signal line 10422, a first semiconductor layer 10405 may be provided in a cross region of the common electrode 10423 and the video signal line 10422 as illustrated in FIG.

TFT10424は、映像信号線10422と画素電極10425を導通させるスイッチ
として動作する。なお、図49の(B)に示すように、TFT10424のソース領域ま
たはドレイン領域のどちらか一方を、ソース領域またはドレイン領域の他方を囲むように
配置してもよい。こうすることで、小さい面積で大きなチャネル幅を得ることができ、ス
イッチング能力を大きくすることができる。なお、図49の(B)に示すように、TFT
10424のゲート電極は、第1の半導体層10405を囲むように配置してもよい。
The TFT 10424 operates as a switch for electrically connecting the video signal line 10422 and the pixel electrode 10425. Note that as illustrated in FIG. 49B, either the source region or the drain region of the TFT 10424 may be disposed so as to surround the other of the source region or the drain region. By doing so, a large channel width can be obtained with a small area, and the switching capability can be increased. As shown in FIG. 49B, the TFT
The gate electrode of 10424 may be disposed so as to surround the first semiconductor layer 10405.

画素電極10425は、TFT10424のソース電極またはドレイン電極の一方に電気
的に接続される。画素電極10425は、映像信号線10422によって伝達された信号
電圧を液晶素子に与えるための電極である。また、共通電極10423を配置することで
、画素容量を形成してもよい。こうすることで、画素電極10325は、映像信号線10
422によって伝達された信号電圧を保持しやすくなる。なお、画素電極10425およ
び櫛歯状の共通電極10423は、図49の(B)に示すように、屈曲した櫛歯状の形状
として形成するのが好適である。こうすることで、液晶分子10418の配向が異なる複
数の領域を形成することができるので、視野角の大きな液晶表示装置を得ることができる
。また、画素電極10425および櫛歯状の共通電極10423を、透明性をもつ材料で
作製した場合は、透過型の液晶表示装置を得ることができる。透過型の液晶表示装置は、
色の再現性が高く、高い画質を持った映像を表示することができる。さらに、透過型の液
晶表示装置は、画素が高開口率となって、光効率を向上することができる。ただし、画素
電極10425および櫛歯状の共通電極10423を透明性をもたず、かつ、反射性をも
たいない材料で作製した場合でも、透過型の液晶表示装置を得ることができる。当該透過
型の液晶表示装置は、横電界が存在する部分の液晶分子10418のみを光が透過するた
め、色の再現性が高く、高い画質を持った映像を表示することができる。また、画素電極
10425および櫛歯状の共通電極10423を、反射性をもつ材料で作製した場合は、
半透過型の液晶表示装置を得ることができる。半透過型の液晶表示装置は、屋外などの明
るい環境下における視認性が高く、消費電力を非常に小さくすることができる。さらに、
半透過型の液晶表示装置は、色の再現性が高く、高い画質を持った映像を表示することが
できる。ただし、画素電極10425および櫛歯状の共通電極10423を、透明性をも
つ材料および反射性をもつ材料の両方を用いて作成した場合でもは半透過型の液晶表示装
置を得ることができる。なお、画素電極10425および櫛歯状の共通電極10423を
、反射性をもつ材料で作製した場合は、画素電極10425および櫛歯状の共通電極10
423の表面に凹凸を持たせてもよい。あるいは、第3の絶縁膜10408の表面に凹凸
を持たせることで、画素電極10425および櫛歯状の共通電極10423を凹凸にする
こともできる。こうすることで、反射光が乱反射するので、反射光の強度分布の角度依存
性が小さくなる利点がある。つまり、どの角度で見ても、一定の明るさを持った反射型の
液晶表示装置を得ることができる。
The pixel electrode 10425 is electrically connected to one of a source electrode and a drain electrode of the TFT 10424. The pixel electrode 10425 is an electrode for applying a signal voltage transmitted through the video signal line 10422 to the liquid crystal element. Further, a pixel capacitor may be formed by providing the common electrode 10423. In this way, the pixel electrode 10325 is connected to the video signal line 10.
It becomes easy to hold the signal voltage transmitted by 422. Note that the pixel electrode 10425 and the comb-like common electrode 10423 are preferably formed in a bent comb-like shape as illustrated in FIG. Thus, a plurality of regions with different alignment of the liquid crystal molecules 10418 can be formed, so that a liquid crystal display device with a wide viewing angle can be obtained. In the case where the pixel electrode 10425 and the comb-like common electrode 10423 are formed using a transparent material, a transmissive liquid crystal display device can be obtained. The transmissive liquid crystal display device
High color reproducibility and high image quality can be displayed. Further, in the transmissive liquid crystal display device, the pixel has a high aperture ratio, and light efficiency can be improved. Note that a transmissive liquid crystal display device can be obtained even when the pixel electrode 10425 and the comb-like common electrode 10423 are formed using a material that is not transparent and does not have reflectivity. In the transmissive liquid crystal display device, light is transmitted through only the liquid crystal molecules 10418 in a portion where a lateral electric field exists, so that an image with high color reproducibility and high image quality can be displayed. In the case where the pixel electrode 10425 and the comb-like common electrode 10423 are formed using a reflective material,
A transflective liquid crystal display device can be obtained. The transflective liquid crystal display device has high visibility in a bright environment such as outdoors, and can greatly reduce power consumption. further,
A transflective liquid crystal display device has high color reproducibility and can display images with high image quality. Note that a transflective liquid crystal display device can be obtained even when the pixel electrode 10425 and the comb-like common electrode 10423 are formed using both a transparent material and a reflective material. Note that in the case where the pixel electrode 10425 and the comb-like common electrode 10423 are formed using a reflective material, the pixel electrode 10425 and the comb-like common electrode 10
The surface of 423 may be uneven. Alternatively, the surface of the third insulating film 10408 can be uneven so that the pixel electrode 10425 and the comb-shaped common electrode 10423 can be uneven. By doing so, since the reflected light is irregularly reflected, there is an advantage that the angle dependence of the intensity distribution of the reflected light is reduced. That is, it is possible to obtain a reflective liquid crystal display device having a certain brightness at any angle.

なお、櫛歯状の画素電極10425と、櫛歯状の共通電極10423は、ともに第3の導
電層10409で形成されるとしたが、本実施の形態の表示装置が適用できる画素構成は
、これに限定されず、適宜選択することができる。たとえば、櫛歯状の画素電極1042
5と、櫛歯状の共通電極10423を、ともに第2の導電層10407で形成してもよい
し、ともに第1の導電層10403で形成してもよいし、どちらか一方を第3の導電層1
0409で形成し、他方を第2の導電層10407で形成してもよいし、どちらか一方を
第3の導電層10409で形成し、他方を第1の導電層10407で形成してもよいし、
どちらか一方を第2の導電層10409で形成し、他方を第1の導電層10407で形成
してもよい。
Note that the comb-like pixel electrode 10425 and the comb-like common electrode 10423 are both formed using the third conductive layer 10409; however, the pixel structure to which the display device in this embodiment can be applied is described here. It is not limited to, It can select suitably. For example, a comb-like pixel electrode 1042
5 and the comb-like common electrode 10423 may be formed of the second conductive layer 10407, or may be formed of the first conductive layer 10403, or one of them may be formed of the third conductive layer 10407. Tier 1
The second conductive layer 10407 may be formed with the other, and the other may be formed with the third conductive layer 10409, and the other may be formed with the first conductive layer 10407. ,
Either one may be formed using the second conductive layer 10409 and the other may be formed using the first conductive layer 10407.

次に、図50を参照して、別の横電界方式の液晶表示装置に、本実施の形態の表示装置を
適用した場合を説明する。図50は、液晶分子の配向が基板に対して常に水平であるよう
にスイッチングを行なうために、横方向に電界をかける方式の液晶表示装置の別の画素構
造を示す図である。より詳細には、画素電極10525と共通電極10523のうち、ど
ちらか一方に櫛歯状のパターン加工を施し、他方は櫛歯状の形状に重なる領域に一様に電
極を形成することで、横方向に電界をかける方式、いわゆるFFS(Fringe Fi
eld Switching)方式に、本実施の形態の表示装置を適用した場合の、画素
の断面図と上面図である。図50の(A)は、画素の断面図であり、図50の(B)は、
画素の上面図である。また、図50の(A)に示す画素の断面図は、図50の(B)に示
す画素の上面図における線分a−a’に対応している。図50に示す画素構造の液晶表示
装置に本実施の形態の表示装置を適用することによって、原理的に視野角が大きく、応答
速度の階調依存性の小さい液晶表示装置を得ることができる。
Next, a case where the display device of this embodiment is applied to another horizontal electric field type liquid crystal display device will be described with reference to FIG. FIG. 50 is a diagram showing another pixel structure of a liquid crystal display device of a system in which an electric field is applied in the lateral direction in order to perform switching so that the alignment of liquid crystal molecules is always horizontal with respect to the substrate. More specifically, one of the pixel electrode 10525 and the common electrode 10523 is subjected to comb-like pattern processing, and the other is formed by uniformly forming an electrode in a region overlapping the comb-like shape. A method of applying an electric field in the direction, so-called FFS (Fringe Fi
11A and 11B are a cross-sectional view and a top view of a pixel in the case where the display device of this embodiment is applied to an eld switching method. FIG. 50A is a cross-sectional view of a pixel, and FIG.
It is a top view of a pixel. Further, the cross-sectional view of the pixel shown in FIG. 50A corresponds to a line segment aa ′ in the top view of the pixel shown in FIG. By applying the display device of this embodiment to the liquid crystal display device having the pixel structure shown in FIG. 50, a liquid crystal display device having a large viewing angle in principle and a small dependence of response speed on gray scale can be obtained.

図50の(A)を参照して、FFS方式の液晶表示装置の画素構造について説明する。液
晶表示装置は、液晶パネルと呼ばれる、画像を表示する基幹部分を有する。液晶パネルは
、加工を施した2枚の基板を、数μmのギャップを持たせて貼り合わせ、2枚の基板間に
液晶材料を注入することで作製される。図50の(A)において、2枚の基板は、第1の
基板10501および第2の基板10516である。第1の基板には、TFTおよび画素
電極を作製し、第2の基板には、遮光膜10514、カラーフィルタ10515、スペー
サ10517、および第2の配向膜10512を作製してもよい。
A pixel structure of an FFS liquid crystal display device is described with reference to FIG. The liquid crystal display device has a basic part that displays an image, called a liquid crystal panel. A liquid crystal panel is manufactured by bonding two processed substrates together with a gap of several μm and injecting a liquid crystal material between the two substrates. In FIG. 50A, the two substrates are a first substrate 10501 and a second substrate 10516. A TFT and a pixel electrode may be formed over the first substrate, and a light-shielding film 10514, a color filter 10515, a spacer 10517, and a second alignment film 10512 may be formed over the second substrate.

なお、本実施の形態の表示装置は、第1の基板10501にTFTを作製しなくとも実施
可能である。TFTを作製しない場合は、工程数が減少するため、製造コストを低減する
ことができる。また、構造が簡単であるので、歩留まりを向上させることができる。一方
、TFTを作製する場合は、より大型の表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming a TFT over the first substrate 10501. When the TFT is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, when a TFT is manufactured, a larger display device can be obtained.

なお、図50に示すTFTは、非晶質半導体を用いたボトムゲート型のTFTである。非
結晶半導体を用いたTFTを適応した液晶パネルは、大面積の基板を用いて、安価に作製
できるという利点がある。しかし、本実施の形態の表示装置はこれに限定されるものでは
ない。使用できるTFTの構造は、ボトムゲート型のTFTではチャネルエッチ型、チャ
ネル保護型などがある。また、トップゲート型でもよい。さらに、非晶質半導体だけでは
なく、多結晶半導体も用いることができる。
Note that the TFT illustrated in FIG. 50 is a bottom-gate TFT using an amorphous semiconductor. A liquid crystal panel to which a TFT using an amorphous semiconductor is applied has an advantage that it can be manufactured at low cost using a large-area substrate. However, the display device of the present embodiment is not limited to this. TFT structures that can be used include a channel etch type, a channel protection type, and the like for bottom-gate TFTs. A top gate type may also be used. Furthermore, not only an amorphous semiconductor but also a polycrystalline semiconductor can be used.

なお、本実施の形態の表示装置は、第2の基板10516に遮光膜10514を作製しな
くとも実施可能である。遮光膜10514を作製しない場合は、工程数が減少するため、
製造コストを低減することができる。また、構造が簡単であるので、歩留まりを向上させ
ることができる。一方、遮光膜10514を作製する場合は、黒表示時に光漏れの少ない
表示装置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the light-blocking film 10514 over the second substrate 10516. In the case where the light-shielding film 10514 is not manufactured, the number of steps is reduced.
Manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, when the light-shielding film 10514 is manufactured, a display device with little light leakage at the time of black display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10516にカラーフィルタ10515を
作製しなくとも実施可能である。カラーフィルタ10515を作製しない場合は、工程数
が減少するため、製造コストを低減することができる。また、構造が簡単であるので、歩
留まりを向上させることができる。ただし、カラーフィルタ10515を作製しない場合
でも、フィールドシーケンシャル駆動によってカラー表示ができる表示装置を得ることが
できる。一方、カラーフィルタ10515を作製する場合は、カラー表示ができる表示装
置を得ることができる。
Note that the display device of this embodiment can be implemented without forming the color filter 10515 over the second substrate 10516. In the case where the color filter 10515 is not manufactured, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. Note that a display device capable of color display by field sequential driving can be obtained even when the color filter 10515 is not manufactured. On the other hand, when the color filter 10515 is manufactured, a display device capable of color display can be obtained.

なお、本実施の形態の表示装置は、第2の基板10516にスペーサ10517を作製せ
ず、球状のスペーサを散布することでも実施可能である。球状のスペーサを散布する場合
は、工程数が減少するため、製造コストを低減することができる。また、構造が簡単であ
るので、歩留まりを向上させることができる。一方、スペーサ10517を作製本実施の
形態の表示装置する場合は、スペーサの位置がばらつかないため、2枚の基板間の距離を
一様にすることができ、表示ムラの少ない表示装置を得ることができる。
Note that the display device in this embodiment can be implemented by spraying spherical spacers without forming the spacer 10517 over the second substrate 10516. When the spherical spacers are dispersed, the number of steps is reduced, so that the manufacturing cost can be reduced. In addition, since the structure is simple, the yield can be improved. On the other hand, in the case where the spacer 10517 is manufactured and the display device of this embodiment is used, the distance between the two substrates can be made uniform because the spacer position does not vary, and a display device with little display unevenness is obtained. be able to.

次に、第1の基板10501に施す加工については、図46で説明した方法を用いてもよ
いため、省略する。ここで、第1の基板10501、第1の絶縁膜10502、第1の導
電層10503、第2の絶縁膜10504、第1の半導体層10505、第2の半導体層
10506、第2の導電層10507、第3の絶縁膜10508、第3の導電層1050
9、第1の配向膜10510が、それぞれ、図46における第1の基板10101、第1
の絶縁膜10102、第1の導電層10103、第2の絶縁膜10104、第1の半導体
層10105、第2の半導体層10106、第2の導電層10107、第3の絶縁膜10
108、第3の導電層10109、第1の配向膜10110、と対応する。
Next, processing performed on the first substrate 10501 may be performed by using the method described with reference to FIG. Here, the first substrate 10501, the first insulating film 10502, the first conductive layer 10503, the second insulating film 10504, the first semiconductor layer 10505, the second semiconductor layer 10506, and the second conductive layer 10507 are used. , A third insulating film 10508, a third conductive layer 1050
9 and the first alignment film 10510 are respectively the first substrate 10101 and the first alignment film in FIG.
Insulating film 10102, first conductive layer 10103, second insulating film 10104, first semiconductor layer 10105, second semiconductor layer 10106, second conductive layer 10107, third insulating film 10
108, the third conductive layer 10109, and the first alignment film 10110.

ただし、図46と異なる点は、第1の基板10501側に、第4の絶縁膜10519およ
び第4の導電層10513を形成してもよいという点である。より詳細には、第3の導電
層10509にパターン加工を施したあと、第4の絶縁膜10519を成膜し、パターン
加工を施してコンタクトホールを形成した後、第4の導電層10513を成膜し、同様に
パターン加工を施した後、第1の配向膜10510を形成してもよい。なお、第4の絶縁
膜10519および第4の導電層10513に使用できる材料および加工方法は、第3の
絶縁膜10508および第3の導電層10509に用いるものと同様のものを用いること
ができる。また、一方の櫛歯状の電極は、TFT10524のソース電極またはドレイン
電極の一方と電気的に接続され、他方の一様な電極は、共通電極10523と電気的に接
続されていてもよい。こうすることで、液晶分子10518に効果的に横方向の電界をか
けることができる。
46 differs from FIG. 46 in that a fourth insulating film 10519 and a fourth conductive layer 10513 may be formed on the first substrate 10501 side. More specifically, after pattern processing is performed on the third conductive layer 10509, a fourth insulating film 10519 is formed, and after pattern processing is performed to form a contact hole, the fourth conductive layer 10513 is formed. The first alignment film 10510 may be formed after film formation and patterning in the same manner. Note that materials and processing methods that can be used for the fourth insulating film 10519 and the fourth conductive layer 10513 can be the same as those used for the third insulating film 10508 and the third conductive layer 10509. One comb-like electrode may be electrically connected to one of a source electrode and a drain electrode of the TFT 10524, and the other uniform electrode may be electrically connected to the common electrode 10523. Thus, a horizontal electric field can be effectively applied to the liquid crystal molecules 10518.

以上のように作製した第1の基板10501と、遮光膜10514、カラーフィルタ10
515、スペーサ10517、および第2の配向膜10512を作製した第2の基板10
516を、シール材によって数μmのギャップを持たせて貼り合わせ、2枚の基板間に液
晶材料を注入することで、液晶パネルが作製できる。なお、図示しないが、第2の基板1
0516側に、導電層を形成してもよい。第2の基板10516側に導電層を形成するこ
とで、外部からの電磁波ノイズの影響を受けにくくすることができる。
The first substrate 10501 manufactured as described above, the light-shielding film 10514, and the color filter 10
515, spacer 10517, and second substrate 10 on which second alignment film 10512 is fabricated
A liquid crystal panel can be manufactured by bonding 516 with a sealant with a gap of several μm and injecting a liquid crystal material between two substrates. Although not shown, the second substrate 1
A conductive layer may be formed on the 0516 side. By forming the conductive layer on the second substrate 10516 side, the influence of electromagnetic noise from the outside can be reduced.

次に、図50に示す、FFS方式の液晶パネルの画素構造の特徴について説明する。図5
0の(A)に示した液晶分子10518は、長軸と短軸を持った細長い分子である。液晶
分子10518の向きを示すため、図50の(A)においては、その長さによって表現し
ている。すなわち、長く表現された液晶分子10518は、その長軸の向きが紙面に平行
であり、短く表現された液晶分子10518ほど、その長軸の向きが紙面の法線方向に近
くなっているとする。つまり、図50の(A)に示した液晶分子10518は、その長軸
の向きが常に基板と水平の方向を向くように配向している。図50の(A)においては、
電界のない状態における配向を表しているが、液晶分子10518に電界がかかったとき
は、その長軸の向きが常に基板と水平の方向を保ったまま、水平面内で回転する。この状
態となることによって、視野角の大きい液晶表示装置を得ることができる。
Next, features of the pixel structure of the FFS mode liquid crystal panel illustrated in FIG. 50 will be described. FIG.
A liquid crystal molecule 10518 shown in (A) of 0 is an elongated molecule having a major axis and a minor axis. In order to show the direction of the liquid crystal molecules 10518, the length is expressed in FIG. In other words, the longer expressed liquid crystal molecule 10518 has a major axis direction parallel to the paper surface, and the shorter expressed liquid crystal molecule 10518 has a longer axis direction closer to the normal direction of the paper surface. . That is, the liquid crystal molecules 10518 shown in FIG. 50A are aligned so that the major axis is always in the horizontal direction to the substrate. In FIG. 50A,
Although the orientation is shown in the absence of an electric field, when an electric field is applied to the liquid crystal molecules 10518, the orientation of the major axis always rotates in a horizontal plane while maintaining the horizontal direction. In this state, a liquid crystal display device with a large viewing angle can be obtained.

次に、図50の(B)を参照して、FFS方式の液晶表示装置に本実施の形態の表示装置
を適用した場合の、画素のレイアウトの一例について説明する。本実施の形態の表示装置
を適用したFFS方式の液晶表示装置の画素は、走査線10521と、映像信号線105
22と、共通電極10523と、TFT10524と、画素電極10525と、を備えて
いてもよい。
Next, an example of a pixel layout in the case where the display device of this embodiment is applied to an FFS liquid crystal display device will be described with reference to FIG. A pixel of an FFS liquid crystal display device to which the display device of this embodiment is applied includes a scan line 10521 and a video signal line 105.
22, a common electrode 10523, a TFT 10524, and a pixel electrode 10525 may be provided.

走査線10521は、TFT10524のゲート電極と電気的に接続されるため、第1の
導電層10503で構成されているのが好適である。
Since the scan line 10521 is electrically connected to the gate electrode of the TFT 10524, the scan line 10521 is preferably formed using the first conductive layer 10503.

映像信号線10522は、TFT10524のソース電極またはドレイン電極と電気的に
接続されるため、第2の導電層10507で構成されているのが好適である。また、走査
線10521と映像信号線10522はマトリックス状に配置されるため、少なくとも、
異なる層の導電層で形成されるのが好適である。なお、図50の(B)に示すように、映
像信号線10522は、画素電極10525の形状に合わせるように、画素内で屈曲して
形成されていてもよい。こうすることで、画素の開口率を大きくすることができるため、
液晶表示装置の効率を向上させることができる。
Since the video signal line 10522 is electrically connected to the source electrode or the drain electrode of the TFT 10524, the video signal line 10522 is preferably formed using the second conductive layer 10507. Further, since the scanning lines 10521 and the video signal lines 10522 are arranged in a matrix, at least
It is preferable that the conductive layers are formed of different layers. Note that as shown in FIG. 50B, the video signal line 10522 may be bent in the pixel so as to match the shape of the pixel electrode 10525. By doing this, the aperture ratio of the pixel can be increased,
The efficiency of the liquid crystal display device can be improved.

共通電極10523は、第1の導電層10503および第3の導電層10509で構成さ
れているのが好適である。なお、映像信号線10522との交差容量を低減させるため、
図50の(B)に示すように、第1の半導体層10505を共通電極10523と映像信
号線10522の交差領域に設けてもよい。
The common electrode 10523 is preferably formed using a first conductive layer 10503 and a third conductive layer 10509. In order to reduce the cross capacitance with the video signal line 10522,
As shown in FIG. 50B, the first semiconductor layer 10505 may be provided in an intersection region between the common electrode 10523 and the video signal line 10522.

TFT10524は、映像信号線10522と画素電極10525を導通させるスイッチ
として動作する。なお、図50の(B)に示すように、TFT10524のソース領域ま
たはドレイン領域のどちらか一方を、ソース領域またはドレイン領域の他方を囲むように
配置してもよい。こうすることで、小さい面積で大きなチャネル幅を得ることができ、ス
イッチング能力を大きくすることができる。なお、図50の(B)に示すように、TFT
10524のゲート電極は、第1の半導体層10505を囲むように配置してもよい。
The TFT 10524 operates as a switch for electrically connecting the video signal line 10522 and the pixel electrode 10525. Note that as illustrated in FIG. 50B, either the source region or the drain region of the TFT 10524 may be arranged so as to surround the other of the source region or the drain region. By doing so, a large channel width can be obtained with a small area, and the switching capability can be increased. As shown in FIG. 50B, the TFT
The gate electrode 10524 may be disposed so as to surround the first semiconductor layer 10505.

画素電極10525は、TFT10524のソース電極またはドレイン電極の一方に電気
的に接続される。画素電極10525は、映像信号線10522によって伝達された信号
電圧を液晶素子に与えるための電極である。また、共通電極10523を配置することで
、画素容量を形成してもよい。こうすることで、画素電極10525は、映像信号線10
522によって伝達された信号電圧を保持しやすくなる。なお、画素電極10525は、
図50の(B)に示すように、屈曲した櫛歯状の形状として形成するのが好適である。こ
うすることで、液晶分子10518の配向が異なる複数の領域を形成することができるの
で、視野角の大きな液晶表示装置を得ることができる。また、櫛歯状の画素電極1052
5および共通電極10523を、透明性をもつ材料で作製した場合は、透過型の液晶表示
装置を得ることができる。ただし、櫛歯状の画素電極10525を反射性をもたない材料
で作製し、かつ、共通電極10523を透明性をもつ材料で作製した場合でも、透過型の
液晶表示装置を得ることができる。透過型の液晶表示装置は、色の再現性が高く、高い画
質を持った映像を表示することができる。また、櫛歯状の画素電極10525および共通
電極10523を、反射性をもつ材料で作製した場合は、反射型の液晶表示装置を得るこ
とができる。ただし、すくなくとも共通電極10523を反射性をもつ材料で作製すれば
、反射型の液晶表示装置を得ることができる。反射型の液晶表示装置は、屋外などの明る
い環境下における視認性が高く、また、バックライトが不要なので、消費電力を非常に小
さくすることができる。なお、櫛歯状の画素電極10525および共通電極10523を
、透明性をもつ材料および反射性をもつ材料の両方を用いて作成した場合は、両者の利点
を併せ持つ、半透過型の液晶表示装置を得ることができる。ただし、櫛歯状の画素電極1
0525を反射性をもつ材料で作製し、画素電極10525を透過性を持つ材料で作製し
た場合でも、半透過型の液晶表示装置を得ることができる。なお、画素電極10525お
よび櫛歯状の共通電極10523を、反射性をもつ材料で作製した場合は、櫛歯状の画素
電極10525および共通電極10523の表面に凹凸を持たせてもよい。あるいは、第
3の絶縁膜10508の表面に凹凸を持たせることで、櫛歯状の画素電極10525およ
び共通電極10523を凹凸にすることもできる。こうすることで、反射光が乱反射する
ので、反射光の強度分布の角度依存性が小さくなる利点がある。つまり、どの角度で見て
も、一定の明るさを持った反射型の液晶表示装置を得ることができる。
The pixel electrode 10525 is electrically connected to one of the source electrode and the drain electrode of the TFT 10524. The pixel electrode 10525 is an electrode for applying a signal voltage transmitted through the video signal line 10522 to the liquid crystal element. Further, a pixel capacitor may be formed by disposing the common electrode 10523. In this way, the pixel electrode 10525 is connected to the video signal line 10.
It becomes easier to hold the signal voltage transmitted by 522. Note that the pixel electrode 10525 includes
As shown in FIG. 50B, it is preferable to form a bent comb-like shape. Thus, a plurality of regions with different alignment of the liquid crystal molecules 10518 can be formed, so that a liquid crystal display device with a wide viewing angle can be obtained. In addition, the comb-like pixel electrode 1052
5 and the common electrode 10523 are made of a transparent material, a transmissive liquid crystal display device can be obtained. Note that a transmissive liquid crystal display device can be obtained even when the comb-like pixel electrode 10525 is formed using a non-reflective material and the common electrode 10523 is formed using a transparent material. A transmissive liquid crystal display device has high color reproducibility and can display an image with high image quality. In the case where the comb-like pixel electrode 10525 and the common electrode 10523 are formed using a reflective material, a reflective liquid crystal display device can be obtained. However, if at least the common electrode 10523 is made of a reflective material, a reflective liquid crystal display device can be obtained. The reflective liquid crystal display device has high visibility in a bright environment such as outdoors and does not require a backlight, so that power consumption can be extremely reduced. Note that in the case where the comb-like pixel electrode 10525 and the common electrode 10523 are formed using both a transparent material and a reflective material, a transflective liquid crystal display device having both advantages is obtained. Can be obtained. However, the comb-like pixel electrode 1
Even when 0525 is formed using a reflective material and the pixel electrode 10525 is formed using a transmissive material, a transflective liquid crystal display device can be obtained. Note that in the case where the pixel electrode 10525 and the comb-shaped common electrode 10523 are formed using a reflective material, the surfaces of the comb-shaped pixel electrode 10525 and the common electrode 10523 may be uneven. Alternatively, the surface of the third insulating film 10508 can be uneven so that the comb-like pixel electrode 10525 and the common electrode 10523 can be uneven. By doing so, since the reflected light is irregularly reflected, there is an advantage that the angle dependence of the intensity distribution of the reflected light is reduced. That is, it is possible to obtain a reflective liquid crystal display device having a certain brightness at any angle.

なお、櫛歯状の画素電極10525は、第4の導電層10513で形成され、一様な共通
電極10523は、第3の導電層10509で形成されるとしたが、本実施の形態の表示
装置が適用できる画素構成は、これに限定されず、ある条件を満たしていれば、適宜選択
することができる。より詳細には、第1の基板10501から見て、櫛歯状の電極が、一
様な電極より液晶に近いほうに位置していればよい。なぜならば、横方向の電界は、櫛歯
状の電極から見た場合、常に、一様な電極とは逆方向に発生するからである。つまり、液
晶に横電界をかけるためには、櫛歯状の電極は、一様な電極よりも液晶よりに位置してい
なければならないからである。
Note that although the comb-like pixel electrode 10525 is formed using the fourth conductive layer 10513 and the uniform common electrode 10523 is formed using the third conductive layer 10509, the display device of this embodiment The pixel configuration to which can be applied is not limited to this, and can be appropriately selected as long as a certain condition is satisfied. More specifically, it is only necessary that the comb-like electrode is positioned closer to the liquid crystal than the uniform electrode when viewed from the first substrate 10501. This is because the horizontal electric field is always generated in the opposite direction to the uniform electrode when viewed from the comb-like electrode. That is, in order to apply a lateral electric field to the liquid crystal, the comb-like electrode must be positioned closer to the liquid crystal than the uniform electrode.

この条件を満たすには、たとえば、櫛歯状の電極を第4の導電層10513で形成し、一
様な電極を第3の導電層10509で形成してもよいし、櫛歯状の電極を第4の導電層1
0513で形成し、一様な電極を第2の導電層10507で形成してもよいし、櫛歯状の
電極を第4の導電層10513で形成し、一様な電極を第1の導電層10503で形成し
てもよいし、櫛歯状の電極を第3の導電層10509で形成し、一様な電極を第2の導電
層10507で形成してもよいし、櫛歯状の電極を第3の導電層10509で形成し、一
様な電極を第1の導電層10503で形成してもよいし、櫛歯状の電極を第2の導電層1
0507で形成し、一様な電極を第1の導電層10503で形成してもよい。なお、櫛歯
状の電極は、TFT10524のソース領域またはドレイン領域の一方と電気的に接続さ
れ、一様な電極は、共通電極10523と電気的に接続されるとしたが、この接続は、逆
でもよい。その場合は、一様な電極が画素ごとに独立して形成されていてもよい。
In order to satisfy this condition, for example, a comb-like electrode may be formed of the fourth conductive layer 10513, a uniform electrode may be formed of the third conductive layer 10509, or a comb-like electrode may be formed. Fourth conductive layer 1
The uniform electrode may be formed of the second conductive layer 10507, the comb-like electrode may be formed of the fourth conductive layer 10513, and the uniform electrode may be formed of the first conductive layer. 10503, a comb-like electrode may be formed of the third conductive layer 10509, a uniform electrode may be formed of the second conductive layer 10507, or a comb-like electrode may be formed. The third conductive layer 10509 may be used, and a uniform electrode may be formed using the first conductive layer 10503, or a comb-like electrode may be formed using the second conductive layer 1
A uniform electrode may be formed using the first conductive layer 10503. Note that the comb-like electrode is electrically connected to one of the source region and the drain region of the TFT 10524, and the uniform electrode is electrically connected to the common electrode 10523, but this connection is reversed. But you can. In that case, a uniform electrode may be formed independently for each pixel.

続いて、本実施形態の液晶表示装置に適応しうる各種液晶モードについて、説明する。 Next, various liquid crystal modes applicable to the liquid crystal display device of this embodiment will be described.

まず図51(A1)(A2)にはTNモードの液晶表示装置の模式図を示す。 First, FIGS. 51A1 and 51A2 are schematic views of a TN mode liquid crystal display device.

上記実施の形態と同様に、互いに対向するように配置された第1の基板10601及び第
2の基板10602に、液晶層10600が挟持されている。そして、第1の基板106
01側には、第1の偏光子を含む層10603が積層され、第2の基板10602側には
、第2の偏光子を含む層10604が配置されている。なお、第1の偏光子を含む層10
603と、第2の偏光子を含む層10604とは、クロスニコルになるように配置されて
いる。
As in the above embodiment mode, the liquid crystal layer 10600 is sandwiched between the first substrate 10601 and the second substrate 10602 which are arranged to face each other. Then, the first substrate 106
A layer 10603 including a first polarizer is stacked on the 01 side, and a layer 10604 including a second polarizer is disposed on the second substrate 10602 side. Note that the layer 10 containing the first polarizer
603 and the layer 10604 including the second polarizer are arranged so as to be crossed Nicols.

なお、図示しないが、バックライト等は、第2の偏光子を含む層の外側に配置される。第
1の基板10601、及び第2の基板10602上には、それぞれ第1の電極10605
、第2の電極10606が設けられている。そして、バックライトと反対側、つまり視認
側の電極である第1の電極10605は、少なくとも透光性を有するように形成する。
Although not shown, the backlight or the like is disposed outside the layer including the second polarizer. A first electrode 10605 is formed over the first substrate 10601 and the second substrate 10602, respectively.
A second electrode 10606 is provided. The first electrode 10605 which is the electrode on the side opposite to the backlight, that is, the viewing side is formed so as to have at least translucency.

図51(A1)(A2)のような構成を有する液晶表示装置において、ノーマリホワイト
モードの場合、第1の電極10605及び第2の電極10606に電圧が印加(縦電界方
式と呼ぶ)されると、図51(A1)に示すように黒色表示が行われる。このとき液晶分
子は縦に並んだ状態となる。すると、バックライトからの光は、基板を通過することがで
きず黒色表示となる。
In the liquid crystal display device having the structure as illustrated in FIGS. 51A1 and 51A, in the normally white mode, voltage is applied to the first electrode 10605 and the second electrode 10606 (referred to as a vertical electric field mode). Then, black display is performed as shown in FIG. At this time, the liquid crystal molecules are aligned vertically. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

そして、図51(A2)に示すように、第1の電極10605及び第2の電極10606
の間に電圧が印加されていないときは白色表示となる。このとき、液晶分子は横に並び、
平面内で回転している状態となる。その結果、バックライトからの光は、クロスニコルに
なるように配置された一対の偏光子を含む層(第1の偏光子を含む層10603、及び第
2の偏光子を含む層10604)を通過することができ、所定の映像表示が行われる。
Then, as shown in FIG. 51A2, the first electrode 10605 and the second electrode 10606 are used.
When no voltage is applied during this period, the display is white. At this time, the liquid crystal molecules are aligned horizontally,
It will be in the state rotated in the plane. As a result, light from the backlight passes through a layer including a pair of polarizers (a layer including a first polarizer 10603 and a layer 10604 including a second polarizer) arranged to be crossed Nicols. And a predetermined video display is performed.

図51(A1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを設ける
ことによって、フルカラー表示を行うことができる。カラーフィルタは、第1の基板10
601側、又は第2の基板10602側のいずれかに設けることができる。ただし、図5
1(A1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを設けなくて
もバックライトからの光が経時的に変化すれば、フィールドシーケンシャル駆動によって
フルカラー表示を行うことができる。
A liquid crystal display device having a structure illustrated in FIGS. 51A1 and 51A2 can perform full-color display by being provided with a color filter. The color filter is formed on the first substrate 10.
It can be provided on either the 601 side or the second substrate 10602 side. However, FIG.
A liquid crystal display device having a configuration such as 1 (A1) or (A2) can perform full-color display by field sequential driving if light from a backlight changes with time without providing a color filter.

TNモードに使用される液晶材料は、公知のものを使用すればよい。 A known liquid crystal material may be used for the TN mode.

図51(B1)にはVAモードの液晶表示装置の模式図を示す。VAモードは、無電界の
時に液晶分子が基板に垂直となるように配向されているモードである。
FIG. 51B1 is a schematic view of a VA mode liquid crystal display device. The VA mode is a mode in which liquid crystal molecules are aligned so as to be perpendicular to the substrate when there is no electric field.

図51(A1)(A2)と同様に、第1の基板10601、及び第2の基板10602上
には、それぞれ第1の電極10605、第2の電極10606が設けられている。そして
、バックライトと反対側、つまり視認側の電極である第1の電極10605は、少なくと
も透光性を有するように形成する。そして、第1の基板10601側には、第1の偏光子
を含む層10603が積層され、第2の基板10602側には、第2の偏光子を含む層1
0604が配置されている。なお、第1の偏光子を含む層10603と、第2の偏光子を
含む層10604とは、クロスニコルになるように配置されている。
Similarly to FIGS. 51A1 and 51A2, a first electrode 10605 and a second electrode 10606 are provided over the first substrate 10601 and the second substrate 10602, respectively. The first electrode 10605 which is the electrode on the side opposite to the backlight, that is, the viewing side is formed so as to have at least translucency. A layer 10603 including a first polarizer is stacked on the first substrate 10601 side, and a layer 1 including a second polarizer is stacked on the second substrate 10602 side.
0604 is arranged. Note that the layer 10603 including the first polarizer and the layer 10604 including the second polarizer are arranged so as to be crossed Nicols.

図51(A1)(A2)のような構成を有する液晶表示装置において、第1の電極106
05、及び第2の電極10606に電圧が印加される(縦電界方式)と、図51(B1)
に示すように白色表示が行われるオン状態となる。このとき液晶分子は横に並んだ状態と
なる。すると、バックライトからの光は、クロスニコルになるように配置された一対の偏
光子を含む層(第1の偏光子を含む層10603、及び第2の偏光子を含む層10604
)を通過することができ、所定の映像表示が行われる。このとき、カラーフィルタを設け
ることにより、フルカラー表示を行うことができる。カラーフィルタは、第1の基板10
601側、又は第2の基板10602側のいずれかに設けることができる。
In the liquid crystal display device having the structure illustrated in FIGS. 51A1 and 51A1, the first electrode 106 is used.
05 and when a voltage is applied to the second electrode 10606 (vertical electric field method), FIG. 51 (B1)
As shown in FIG. 2, the white display is performed. At this time, the liquid crystal molecules are arranged side by side. Then, light from the backlight is a layer including a pair of polarizers (layer 10603 including a first polarizer and layer 10604 including a second polarizer) which are arranged so as to be crossed Nicols.
), And a predetermined video display is performed. At this time, a full color display can be performed by providing a color filter. The color filter is formed on the first substrate 10.
It can be provided on either the 601 side or the second substrate 10602 side.

そして、図51(B2)に示すように、第1の電極10605及び第2の電極10606
の間に電圧が印加されていないときは黒色表示、つまりオフ状態とする。このとき、液晶
分子は縦に並んだ状態となる。その結果、バックライトからの光は基板を通過することが
できず、黒色表示となる。
Then, as illustrated in FIG. 51B2, the first electrode 10605 and the second electrode 10606 are used.
When no voltage is applied during this period, the display is black, that is, an off state. At this time, the liquid crystal molecules are aligned vertically. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

オフ状態では、液晶分子が基板に対して垂直に立ち上がって、黒表示となり、オン状態で
は液晶分子が基板に対して水平に倒れて白表示となる。オフ状態では液晶分子が立ち上が
っているため、偏光されたバックライトからの光は、液晶分子の複屈折の影響を受けるこ
となくセル内を通過し、対向基板側の偏光子を含む層で遮断することができる。
In the off state, the liquid crystal molecules rise perpendicularly to the substrate and display black, and in the on state, the liquid crystal molecules tilt horizontally with respect to the substrate and display white. Since the liquid crystal molecules are standing up in the off state, the light from the polarized backlight passes through the cell without being affected by the birefringence of the liquid crystal molecules and is blocked by the layer containing the polarizer on the counter substrate side. be able to.

ここで、液晶の配向が分割されたMVAモードに、本実施の形態の表示装置の積層された
偏光子を含む層を適用する例を図51(C1)(C2)に示す。MVAモードは、それぞ
れの部分の視野角依存性を互いに補償する方法である。図51(C1)に示すように、M
VAモードでは、第1の電極10605、及び第2の電極10606上に配向制御用に断
面が三角の突起物10607、及び10608が設けられている。第1の電極10605
、及び第2の電極10606に電圧が印加される(縦電界方式)と、図51(C1)に示
すように白色表示が行われるオン状態となる。このとき液晶分子は突起物10607、及
び10608に対して倒れて並んだ状態となる。すると、バックライトからの光は、クロ
スニコルになるように配置された一対の偏光子を含む層(第1の偏光子を含む層1060
3、及び第2の偏光子を含む層10604)を通過することができ、所定の映像表示が行
われる。なお、図51(C1)(C2)のような構成を有する液晶表示装置は、カラーフ
ィルタを設けることによって、フルカラー表示を行うことができる。カラーフィルタは、
第1の基板10601側、又は第2の基板10602側のいずれかに設けることができる
。もちろん、図51(C1)(C2)のような構成を有する液晶表示装置は、カラーフィ
ルタを設けなくても、フィールドシーケンシャル駆動によってフルカラー表示を行うこと
ができる。
Here, FIGS. 51C1 and 51C2 illustrate examples in which the layer including the stacked polarizers of the display device of this embodiment is applied to the MVA mode in which the alignment of the liquid crystal is divided. The MVA mode is a method for mutually compensating the viewing angle dependency of each part. As shown in FIG. 51 (C1), M
In the VA mode, protrusions 10607 and 10608 having a triangular cross section are provided on the first electrode 10605 and the second electrode 10606 for alignment control. First electrode 10605
When a voltage is applied to the second electrode 10606 (vertical electric field method), a white display is performed as shown in FIG. 51C1. At this time, the liquid crystal molecules are tilted with respect to the protrusions 10607 and 10608. Then, the light from the backlight is a layer including a pair of polarizers (layer 1060 including the first polarizer) arranged to be crossed Nicols.
3 and the second polarizer-containing layer 10604), and a predetermined video display is performed. Note that a liquid crystal display device having a structure illustrated in FIGS. 51C1 and 51C2 can perform full-color display by being provided with a color filter. The color filter
It can be provided on either the first substrate 10601 side or the second substrate 10602 side. Needless to say, the liquid crystal display device having the structure shown in FIGS. 51C1 and 51C2 can perform full-color display by field sequential driving without providing a color filter.

そして、図51(C2)に示すように、第1の電極10605、及び第2の電極1060
6の間に電圧が印加されていないときは黒色表示、つまりオフ状態とする。このとき、液
晶分子は縦に並んだ状態となる。その結果、バックライトからの光は基板を通過すること
ができず、黒色表示となる。
Then, as illustrated in FIG. 51C2, the first electrode 10605 and the second electrode 1060 are used.
When no voltage is applied during 6, the display is black, that is, an off state. At this time, the liquid crystal molecules are aligned vertically. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

MVAモードの他の例を上面図、及び断面図を図54に示す。図54(A)のように、第
2の電極10606a、10606b、10606cは、くの字型のように屈曲したパタ
ーンに形成されていてもよい。また、液晶層10600に近接して、絶縁層10901お
よび10902が形成されている。なお、絶縁層10901および10902は、配向膜
であってもよい。図54(B)で示すように第1の電極10605に近接して、突起物1
0607が第2の電極10606a、10606b、10606cと対応して形成されて
いてもよい。突起物10607を第2の電極10606a、10606b、10606c
と対応して形成することによって、第2の電極10606a、10606b、10606
cの開口部が、突起物のように機能し、液晶分子を効果的に配向させることができる。な
お、第1の電極10605と突起物10607が形成される順番は、図54(B)と逆で
あってもよい。
FIG. 54 shows a top view and a cross-sectional view of another example of the MVA mode. As shown in FIG. 54A, the second electrodes 10606a, 10606b, and 10606c may be formed in a bent pattern like a dogleg shape. In addition, insulating layers 10901 and 10902 are formed in the vicinity of the liquid crystal layer 10600. Note that the insulating layers 10901 and 10902 may be alignment films. As shown in FIG. 54B, in the vicinity of the first electrode 10605, the protrusion 1
0607 may be formed corresponding to the second electrodes 10606a, 10606b, and 10606c. The protrusion 10607 is connected to the second electrode 10606a, 10606b, 10606c.
To form the second electrodes 10606a, 10606b, 10606.
The opening of c functions like a protrusion and can effectively align liquid crystal molecules. Note that the order in which the first electrode 10605 and the protrusion 10607 are formed may be opposite to that in FIG.

図52(A1)(A2)にはOCBモードの液晶表示装置の模式図を示す。OCBモード
は、液晶層内で液晶分子の配列が光学的に補償状態を形成しており、これはベンド配向と
呼ばれる。
52A1 and 52A2 are schematic views of an OCB mode liquid crystal display device. In the OCB mode, the alignment of liquid crystal molecules forms an optically compensated state in the liquid crystal layer, which is called bend alignment.

図51と同様に、第1の基板10601、及び第2の基板10602上には、それぞれ第
1の電極10605、第2の電極10606が設けられている。また、図示しないが、バ
ックライト等は第2の偏光子を含む層10604の外側に配置される。そして、バックラ
イトと反対側、つまり視認側の電極である第1の電極10605は、少なくとも透光性を
有するように形成する。そして、第1の基板10601側には、第1の偏光子を含む層1
0603が積層され、第2の基板10602側には、第2の偏光子を含む層10604が
配置されている。なお、第1の偏光子を含む層10603と、第2の偏光子を含む層10
604とは、クロスニコルになるように配置されている。
As in FIG. 51, a first electrode 10605 and a second electrode 10606 are provided over the first substrate 10601 and the second substrate 10602, respectively. Although not illustrated, the backlight or the like is disposed outside the layer 10604 including the second polarizer. The first electrode 10605 which is the electrode on the side opposite to the backlight, that is, the viewing side is formed so as to have at least translucency. Then, on the first substrate 10601 side, the layer 1 including the first polarizer
0603 is stacked, and a layer 10604 including a second polarizer is provided on the second substrate 10602 side. Note that the layer 10603 containing the first polarizer and the layer 10 containing the second polarizer.
604 is arranged to be crossed Nicols.

図52(A1)(A2)のような構成を有する液晶表示装置において、第1の電極106
05、及び第2の電極10606に一定のオン電圧が印加される(縦電界方式)と、図5
2(A1)に示すように黒色表示が行われる。このとき液晶分子は縦に並んだ状態となる
。すると、バックライトからの光は、基板を通過することができず、黒色表示となる。
In the liquid crystal display device having the structure shown in FIGS. 52A1 and 52A1, the first electrode 106 is used.
05 and when a constant on-voltage is applied to the second electrode 10606 (vertical electric field method), FIG.
2 (A1), black display is performed. At this time, the liquid crystal molecules are aligned vertically. Then, the light from the backlight cannot pass through the substrate, and a black display is obtained.

そして、図52(A2)に示すように、第1の電極10605、及び第2の電極1060
6の間に一定のオフ電圧が印加されるときは白色表示となる。このとき、液晶分子はベン
ド配向の状態となる。その結果、バックライトからの光は、クロスニコルになるように配
置された一対の偏光子を含む層(第1の偏光子を含む層10603、及び第2の偏光子を
含む層10604)を通過することができ、所定の映像表示が行われる。なお、図52(
A1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを設けることによ
って、フルカラー表示を行うことができる。カラーフィルタは、第1の基板10601側
、又は第2の基板10602側のいずれかに設けることができる。もちろん、図52(A
1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを設けなくても、フ
ィールドシーケンシャル駆動によってフルカラー表示を行うことができる。
Then, as shown in FIG. 52A2, the first electrode 10605 and the second electrode 1060 are used.
When a constant off voltage is applied during 6, the white display is obtained. At this time, the liquid crystal molecules are in a bend alignment state. As a result, light from the backlight passes through a layer including a pair of polarizers (a layer including a first polarizer 10603 and a layer 10604 including a second polarizer) arranged to be crossed Nicols. And a predetermined video display is performed. Note that FIG.
A liquid crystal display device having a configuration such as A1) and (A2) can perform full-color display by providing a color filter. The color filter can be provided on either the first substrate 10601 side or the second substrate 10602 side. Of course, FIG.
1) The liquid crystal display device having the configuration as in (A2) can perform full color display by field sequential driving without providing a color filter.

図52(A1)(A2)のようなOCBモードでは、液晶層内で液晶分子の配列が光学的
に補償できるため視野角依存が少なく、さらに、一対の積層された偏光子を含む層により
コントラスト比を高めることができる。
In the OCB mode as shown in FIGS. 52A1 and 52A, the alignment of the liquid crystal molecules can be optically compensated in the liquid crystal layer, so that the viewing angle dependency is small, and the contrast is increased by the layer including a pair of stacked polarizers. The ratio can be increased.

図52(B1)(B2)には、FLCモード及びAFLCモードの液晶の模式図を示す。 52B1 and 52B are schematic views of liquid crystals in the FLC mode and the AFLC mode.

図51と同様に、第1の基板10601、及び第2の基板10602上には、それぞれ第
1の電極10605、第2の電極10606が設けられている。そして、バックライトと
反対側、つまり視認側の電極である第1の電極10605は、少なくとも透光性を有する
ように形成する。そして第1の基板10601側には、第1の偏光子を含む層10603
が積層され、第2の基板10602側には、第2の偏光子を含む層10604が配置され
ている。なお、第1の偏光子を含む層10603と、第2の偏光子を含む層10604と
は、クロスニコルになるように配置されている。
As in FIG. 51, a first electrode 10605 and a second electrode 10606 are provided over the first substrate 10601 and the second substrate 10602, respectively. The first electrode 10605 which is the electrode on the side opposite to the backlight, that is, the viewing side is formed so as to have at least translucency. A layer 10603 including a first polarizer is provided on the first substrate 10601 side.
Are stacked, and a layer 10604 including a second polarizer is provided on the second substrate 10602 side. Note that the layer 10603 including the first polarizer and the layer 10604 including the second polarizer are arranged so as to be crossed Nicols.

図52(B1)(B2)のような構成を有する液晶表示装置において、第1の電極106
05及び第2の電極10606に電圧が印加(縦電界方式と呼ぶ)されると、図52(B
1)に示すように、白色表示となる。このときの液晶分子はラビング方向からずれた方向
で横に並んでいる状態となる。よって、バックライトからの光は、クロスニコルになるよ
うに配置された一対の偏光子を含む層(第1の偏光子を含む層10603、及び第2の偏
光子を含む層10604)を通過することができ、所定の映像表示が行われる。
In the liquid crystal display device having the structure shown in FIGS. 52B1 and 52B1, the first electrode 106 is used.
When a voltage is applied to 05 and the second electrode 10606 (referred to as a vertical electric field method), FIG.
As shown in 1), the display is white. At this time, the liquid crystal molecules are arranged side by side in a direction shifted from the rubbing direction. Therefore, light from the backlight passes through a layer including a pair of polarizers (a layer 10603 including a first polarizer and a layer 10604 including a second polarizer) which are arranged to be crossed Nicols. And a predetermined video display is performed.

そして、図52(B2)に示すように、第1の電極10605、及び第2の電極1060
6の間に電圧が印加されていないときは、黒色表示が行われる。このときの液晶分子はラ
ビング方向に沿って横に並んだ状態となる。すると、バックライトからの光は、基板を通
過することができず黒色表示となる。
Then, as illustrated in FIG. 52B2, the first electrode 10605 and the second electrode 1060 are used.
When no voltage is applied during 6, black display is performed. At this time, the liquid crystal molecules are arranged side by side along the rubbing direction. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

なお、図52(B1)(B2)のような構成を有する液晶表示装置は、カラーフィルタを
設けることによって、フルカラー表示を行うことができる。カラーフィルタは、第1の基
板10601側、又は第2の基板10602側のいずれかに設けることができる。もちろ
ん、図52(B1)(B2)のような構成を有する液晶表示装置は、カラーフィルタを設
けなくても、フィールドシーケンシャル駆動によってフルカラー表示を行うことができる
Note that a liquid crystal display device having a structure illustrated in FIGS. 52B1 and 52B2 can perform full-color display by being provided with a color filter. The color filter can be provided on either the first substrate 10601 side or the second substrate 10602 side. Needless to say, a liquid crystal display device having a structure as shown in FIGS. 52B1 and 52B2 can perform full-color display by field sequential driving without providing a color filter.

FLCモード及びAFLCモードに使用される液晶材料は、公知のものを使用すればよい
As the liquid crystal material used in the FLC mode and the AFLC mode, a known material may be used.

図53(A1)(A2)にはIPSモードの液晶表示装置の模式図を示す。IPSモード
は、液晶分子を基板に対して常に平面内で回転させるモードであり、電極は一方の基板側
のみに設けた横電界方式をとる。
53A1 and 53A2 are schematic views of an IPS mode liquid crystal display device. The IPS mode is a mode in which liquid crystal molecules are always rotated in a plane with respect to a substrate, and an electrode adopts a horizontal electric field method provided only on one substrate side.

IPSモードは一方の基板に設けられた対となる電極により液晶を制御することを特徴と
する。そのため、第2の基板10602上に対となる電極10801、10802が設け
られている。対となる電極10801、10802は、それぞれ遮光性を有していてもよ
い。そして、第1の基板10601側には、第1の偏光子を含む層10603が積層され
、第2の基板10602側には、第2の偏光子を含む層10604が配置されている。な
お、第1の偏光子を含む層10603と、第2の偏光子を含む層10604とは、クロス
ニコルになるように配置されていてもよい。
The IPS mode is characterized in that the liquid crystal is controlled by a pair of electrodes provided on one substrate. Therefore, a pair of electrodes 10801 and 10802 is provided over the second substrate 10602. The pair of electrodes 10801 and 10802 may each have a light shielding property. A layer 10603 including a first polarizer is stacked on the first substrate 10601 side, and a layer 10604 including a second polarizer is disposed on the second substrate 10602 side. Note that the layer 10603 including the first polarizer and the layer 10604 including the second polarizer may be arranged so as to be crossed Nicols.

図53(A1)(A2)のような構成を有する液晶表示装置において、対となる電極10
801、10802に電圧が印加されると、図53(A1)に示すように液晶分子はラビ
ング方向からずれた電気力線に沿って配向し白色表示が行われるオン状態となる。すると
、バックライトからの光は、クロスニコルになるように配置された一対の偏光子を含む層
(第1の偏光子を含む層10603、及び第2の偏光子を含む層10604)を通過する
ことができ、所定の映像表示が行われる。
In the liquid crystal display device having the configuration as shown in FIGS. 53A1 and 53A2, the pair of electrodes 10
When a voltage is applied to 801 and 10802, as shown in FIG. 53A1, the liquid crystal molecules are aligned along the lines of electric force deviated from the rubbing direction and turned on so that white display is performed. Then, light from the backlight passes through a layer including a pair of polarizers (a layer 10603 including a first polarizer and a layer 10604 including a second polarizer) which are arranged to be crossed Nicols. And a predetermined video display is performed.

なお、図53(A1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを
設けることにより、フルカラー表示を行うことができる。カラーフィルタは、第1の基板
10601側、又は第2の基板10602側のいずれかに設けることができる。もちろん
、図53(A1)(A2)のような構成を有する液晶表示装置は、カラーフィルタを設け
なくても、フィールドシーケンシャル駆動によってフルカラー表示を行うことができる。
Note that a liquid crystal display device having a structure illustrated in FIGS. 53A1 and 53A2 can perform full-color display by being provided with a color filter. The color filter can be provided on either the first substrate 10601 side or the second substrate 10602 side. Needless to say, the liquid crystal display device having the structure illustrated in FIGS. 53A1 and 53A2 can perform full-color display by field sequential driving without a color filter.

そして、図53(A2)に示すように、一対の電極10604、10602の間に電圧が
印加されていないとき黒表示、つまりオフ状態とする。このとき、液晶分子は、ラビング
方向に沿って横に並んだ状態となる。その結果、バックライトからの光は基板を通過する
ことができず、黒色表示となる。
Then, as shown in FIG. 53A2, when no voltage is applied between the pair of electrodes 10604 and 10602, black display, that is, an off state is obtained. At this time, the liquid crystal molecules are arranged side by side along the rubbing direction. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

IPSモードで用いることできる対となる電極10801、10802の例を図55に示
す。図55(A)乃至(D)においては、電極10801は電極10801a、電極10
801b、電極10801cおよび電極10801dと対応する。また、電極10802
は電極10802a、電極10802b、電極10802cおよび電極10802dと対
応する。図55(A)では電極10801a、及び電極10802aはうねりを有する波
状形状であり、図55(B)では電極10801b、及び電極10802bは同心円状の
開口部を有する形状であり、図55(C)では電極10801c、及び電極10802c
は櫛場状であり一部重なっている形状であり、図55(D)では電極10801d、及び
電極10802dは櫛場状であり電極同士がかみ合うような形状である。
An example of a pair of electrodes 10801 and 10802 that can be used in the IPS mode is shown in FIG. In FIGS. 55A to 55D, the electrode 10801 includes the electrode 10801a and the electrode 10.
Corresponds to 801b, electrode 10801c and electrode 10801d. In addition, the electrode 10802
Corresponds to the electrode 10802a, the electrode 10802b, the electrode 10802c, and the electrode 10802d. In FIG. 55A, the electrode 10801a and the electrode 10802a are wavy shapes having waviness, and in FIG. 55B, the electrode 10801b and the electrode 10802b are shapes having concentric openings, and FIG. Then, electrode 10801c and electrode 10802c
Is a comb-like shape and is partially overlapped. In FIG. 55D, the electrode 10801d and the electrode 10802d are comb-like and have a shape in which the electrodes are engaged with each other.

IPSモードのほかにFFSモードも用いることができる。IPSモードは、対となる電
極が同一の絶縁膜上に形成されているのに対し、FFSモードは、図53(B1)、(B
2)に示すように、対となる電極10803、10804が、それぞれ異なる層の絶縁膜
上に形成されていてもよい。
In addition to the IPS mode, an FFS mode can also be used. In the IPS mode, the pair of electrodes are formed on the same insulating film, whereas in the FFS mode, the electrodes in FIGS.
As shown in 2), the pair of electrodes 10803 and 10804 may be formed on different layers of insulating films.

図53(B1)、(B2)に示すような構成を有する液晶表示装置において、対となる電
極10803、10804に電圧が印加されると、図53(B1)に示すように白色表示
が行われるオン状態となる。すると、バックライトからの光は、クロスニコルになるよう
に配置された一対の偏光子を含む層(第1の偏光子を含む層10603、及び第2の偏光
子を含む層10604)を通過することができ、所定の映像表示が行われる。
When a voltage is applied to the pair of electrodes 10803 and 10804 in the liquid crystal display device having the structure illustrated in FIGS. 53B1 and 53B, white display is performed as illustrated in FIG. 53B1. Turns on. Then, light from the backlight passes through a layer including a pair of polarizers (a layer 10603 including a first polarizer and a layer 10604 including a second polarizer) which are arranged to be crossed Nicols. And a predetermined video display is performed.

なお、図53(B1)、(B2)のような構成を有する液晶表示装置は、カラーフィルタ
を設けることにより、フルカラー表示を行うことができる。カラーフィルタは、第1の基
板10601側、又は第2の基板10602側のいずれかに設けることができる。もちろ
ん、図53(B1)、(B2)のような構成を有する液晶表示装置は、カラーフィルタを
設けなくても、フィールドシーケンシャル駆動によってフルカラー表示を行うことができ
る。
Note that a liquid crystal display device having a structure illustrated in FIGS. 53B1 and 53B2 can perform full-color display by being provided with a color filter. The color filter can be provided on either the first substrate 10601 side or the second substrate 10602 side. Needless to say, the liquid crystal display device having the structure shown in FIGS. 53B1 and 53B2 can perform full-color display by field sequential driving without providing a color filter.

そして、図53(B2)に示すように、対となる電極10803、10804の間に電圧
が印加されていないとき黒表示、つまりオフ状態とする。このとき、液晶分子は、横に並
び、且つ平面内で回転した状態となる。その結果、バックライトからの光は基板を通過す
ることができず、黒色表示となる。
Then, as shown in FIG. 53B2, when no voltage is applied between the pair of electrodes 10803 and 10804, black display, that is, an off state is obtained. At this time, the liquid crystal molecules are arranged side by side and rotated in a plane. As a result, the light from the backlight cannot pass through the substrate, resulting in a black display.

FFSモードで用いることできる対となる電極10803、10804の例を図56に示
す。図56(A)乃至(D)においては、電極10803は電極10803a、電極10
803b、電極10803cおよび電極10803dと対応する。また、電極10804
は電極10804a、電極10804b、電極10804cおよび電極10804dと対
応する。図56(A)では電極10803aは屈曲したくの字形状であり、電極1080
4aは画素領域内ではパターン形成されていなくてもよい。図56(B)では電極108
03bは同心円状の形状であり、電極10804bは画素領域内ではパターン形成されて
いなくてもよい。図56(C)では電極10803cは櫛場状で電極同士がかみ合うよう
な形状であり、電極10804cは画素領域内ではパターン形成されていなくてもよい。
図56(D)では電極10803dは櫛場状の形状であり、電極10804dは画素領域
内ではパターン形成されていなくてもよい。
An example of a pair of electrodes 10803 and 10804 that can be used in the FFS mode is shown in FIG. In FIGS. 56A to 56D, the electrode 10803 includes the electrode 10803a and the electrode 10.
803b corresponds to the electrode 10803c and the electrode 10803d. In addition, the electrode 10804
Corresponds to the electrode 10804a, the electrode 10804b, the electrode 10804c, and the electrode 10804d. In FIG. 56 (A), the electrode 10803a is bent and shaped like an electrode 1080.
4a may not be patterned in the pixel region. In FIG. 56B, the electrode 108
03b has a concentric shape, and the electrode 10804b may not be patterned in the pixel region. In FIG. 56C, the electrode 10803c has a comb-like shape and the electrodes are engaged with each other, and the electrode 10804c is not necessarily patterned in the pixel region.
In FIG. 56D, the electrode 10803d has a comb-like shape, and the electrode 10804d may not be patterned in the pixel region.

なお、電極10803(10803a、10803b、10803c、10803d)お
よび電極10804(10804a、10804b、10804c、10804d)は、
透光性を有していてもよい。透光性を有することで、開口率の大きい透過型の表示装置を
得ることができる。
Note that the electrode 10803 (10803a, 10803b, 10803c, 10803d) and the electrode 10804 (10804a, 10804b, 10804c, 10804d)
It may have translucency. With the light-transmitting property, a transmissive display device with a high aperture ratio can be obtained.

なお、電極10803(10803a、10803b、10803c、10803d)お
よび電極10804(10804a、10804b、10804c、10804d)は、
遮光性または反射性を有していてもよい。遮光性または反射性を有することで、バックラ
イトが不要で消費電力の小さい反射型の表示装置を得ることができる。
Note that the electrode 10803 (10803a, 10803b, 10803c, 10803d) and the electrode 10804 (10804a, 10804b, 10804c, 10804d)
You may have light-shielding property or reflectivity. With the light-shielding property or the reflective property, a reflective display device with low power consumption and no backlight can be obtained.

なお、電極10803(10803a、10803b、10803c、10803d)お
よび電極10804(10804a、10804b、10804c、10804d)は、
透光性を有する領域と、遮光性または反射性を有する領域と、双方の領域を有していても
よい。双方の領域を有することで、屋内のような暗い環境下では表示品質の高い透過型の
表示を行い、屋外のような明るい環境下ではバックライトが不要で消費電力の小さい反射
型の表示を行う、半透過型の表示装置を得ることができる。
Note that the electrode 10803 (10803a, 10803b, 10803c, 10803d) and the electrode 10804 (10804a, 10804b, 10804c, 10804d)
You may have both the area | region which has translucency, the area | region which has light-shielding property or reflectivity, and both. By having both areas, a transmissive display with high display quality is displayed in a dark environment such as indoors, and a reflective display with low power consumption is unnecessary in a bright environment such as outdoors. Thus, a transflective display device can be obtained.

IPSモード及びFFSモードに使用される液晶材料は、公知のものを使用すればよい。 As the liquid crystal material used for the IPS mode and the FFS mode, a known material may be used.

なお、本実施の形態の液晶表示装置に適応しうる液晶モードとして、上述した液晶モード
の他に、ASM(Axially Symmetric aligned Micro−
cell)モード、PDLC(Polymer Dispersed Liquid C
rystal)モードなどがある。
Note that as a liquid crystal mode applicable to the liquid crystal display device of this embodiment mode, in addition to the above-described liquid crystal mode, ASM (Axial Symmetric Aligned Micro-
cell) mode, PDLC (Polymer Dispersed Liquid C)
mode).

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態9)
本実施形態においては、表示装置の表示パネル構成、および周辺構成について説明する。
特に、液晶表示装置の表示パネル(液晶パネルとも記す)構成、および周辺構成について
説明する。
(Embodiment 9)
In the present embodiment, a display panel configuration and a peripheral configuration of the display device will be described.
In particular, a display panel (also referred to as a liquid crystal panel) configuration and a peripheral configuration of a liquid crystal display device will be described.

まず、液晶パネルの簡単な構成について、図57(A)を参照して説明する。また、図5
7(A)は、液晶パネルの上面図である。
First, a simple structure of the liquid crystal panel will be described with reference to FIG. Also, FIG.
FIG. 7A is a top view of the liquid crystal panel.

図57(A)に示す液晶パネルは、基板20100上に、画素部20101、走査線側入
力端子20103及び信号線側入力端子20104が形成されている。走査線側入力端子
20103から走査線が行方向に延在して基板20100上に形成され、信号線入力端子
20104から信号線が列方向に延在して基板20100上に形成されている。また、画
素部20101には、画素20102が走査線と、信号線とが交差するところで、マトリ
クス上に配置されている。また、画素20102には、スイッチング素子と画素電極層と
が配置されている。
In the liquid crystal panel illustrated in FIG. 57A, a pixel portion 20101, a scan line side input terminal 20103, and a signal line side input terminal 20104 are formed over a substrate 20100. A scanning line extends from the scanning line side input terminal 20103 in the row direction and is formed on the substrate 20100, and a signal line extends from the signal line input terminal 20104 in the column direction and is formed on the substrate 20100. In the pixel portion 20101, the pixels 20102 are arranged on the matrix where the scanning lines and the signal lines intersect. In addition, in the pixel 20102, a switching element and a pixel electrode layer are arranged.

図57(A)の液晶パネルに示すように、走査線側入力端子20103は、基板2010
0の行方向の両側に形成されている。信号線入力端子20103は、基板20100の列
方向のうち一方に形成されている。また、一方の走査線側入力端子20103から延在す
る走査線と、他方の走査線側入力端子20103から延在する走査線とは、交互に形成さ
れている。
As shown in the liquid crystal panel of FIG. 57A, the scan line side input terminal 20103 is connected to the substrate 2010.
0 is formed on both sides in the row direction. The signal line input terminal 20103 is formed on one side in the column direction of the substrate 20100. The scanning lines extending from one scanning line side input terminal 20103 and the scanning lines extending from the other scanning line side input terminal 20103 are alternately formed.

また、画素部20101の画素20102それぞれでは、スイッチング素子の第1端子が
信号線に接続され、第2端子が画素電極層に接続されることによって、個々の画素201
02を外部から入力する信号によって独立して制御することができる。なお、スイッチン
グ素子のオン・オフは走査線に供給されている信号によって制御されている。
In each pixel 20102 in the pixel portion 20101, the first terminal of the switching element is connected to the signal line, and the second terminal is connected to the pixel electrode layer.
02 can be independently controlled by a signal input from the outside. Note that on / off of the switching element is controlled by a signal supplied to the scanning line.

なお、走査線側入力端子20103を基板20100の行方向のうち両方に配置すること
で、画素20102を高密度に配置することができる。また、信号線側入力端子2010
3を基板20100の列方向のうち一方に配置することで、液晶パネルの狭額縁化、又は
画素20101の領域の拡大を図ることができる。
Note that the pixels 20102 can be arranged with high density by arranging the scan line side input terminals 20103 in both of the row directions of the substrate 20100. Also, the signal line side input terminal 2010
By arranging 3 in one of the column directions of the substrate 20100, the frame of the liquid crystal panel can be narrowed or the region of the pixel 20101 can be enlarged.

なお、基板20100には、すでに述べたように、単結晶基板、SOI基板、ガラス基板
、石英基板、プラスチック基板、紙基板、セロファン基板、石材基板、ステンレス・スチ
ル基板、ステンレス・スチル・ホイルを有する基板などを用いることができる。
Note that as described above, the substrate 20100 includes a single crystal substrate, an SOI substrate, a glass substrate, a quartz substrate, a plastic substrate, a paper substrate, a cellophane substrate, a stone substrate, a stainless steel substrate, and a stainless steel foil. A substrate or the like can be used.

なお、スイッチング素子には、すでに述べたように、トランジスタ、ダイオード(例えば
、PNダイオード、PINダイオード、ショットキーダイオード、ダイオード接続のトラ
ンジスタなど)、サイリスタ、それらを組み合わせた論理回路などを用いることができる
Note that as described above, a transistor, a diode (for example, a PN diode, a PIN diode, a Schottky diode, a diode-connected transistor, or the like), a thyristor, or a logic circuit combining them can be used as the switching element. .

なお、スイッチング素子として、TFTを用いた場合、TFTのゲートが走査線に接続さ
れ、第1端子が信号線に接続され、第2端子が画素電極層に接続されることにより、個々
の画素20102を外部から入力する信号によって独立して制御することができる。
Note that in the case where a TFT is used as the switching element, the gate of the TFT is connected to the scanning line, the first terminal is connected to the signal line, and the second terminal is connected to the pixel electrode layer. Can be controlled independently by an externally input signal.

なお、走査線側入力端子20103を基板20100の行方向のうち一方に配置してもよ
い。走査線側入力端子20103を基板20100の行方向のうち一方に配置することで
、液晶パネルの狭額縁化、画素20101の領域の拡大を図ることができる。
Note that the scan line side input terminal 20103 may be arranged in one of the row directions of the substrate 20100. By arranging the scan line side input terminal 20103 in one of the row directions of the substrate 20100, the frame of the liquid crystal panel can be narrowed and the region of the pixel 20101 can be enlarged.

なお、一方の走査線側入力端子20103から延在する走査線と、他方の走査線側入力端
子20103から延在する走査線とは、共通にしてもよい。
Note that the scanning line extending from one scanning line side input terminal 20103 and the scanning line extending from the other scanning line side input terminal 20103 may be shared.

なお、信号線側入力端子20103を基板20100の列方向のうち両方に配置してもよ
い。信号線側入力端子20103を基板20100の列方向のうち両方に配置することで
、画素20102を高密度に配置できる。
Note that the signal line side input terminals 20103 may be arranged in both of the column directions of the substrate 20100. By arranging the signal line side input terminals 20103 in both the column directions of the substrate 20100, the pixels 20102 can be arranged with high density.

なお、画素20102には、さらに容量素子を形成してもよい。画素20102に容量素
子を設ける場合、基板20100上に、容量線を形成してもよい。基板20100上に容
量線を形成する場合、容量素子の第1電極が容量線に接続され、第2端子が画素電極層に
接続されるようにする。また、基板20100上に容量線を形成しない場合、容量素子の
第1電極がこの容量素子が配置されている画素20102とは別の走査線に接続され、第
2端子が画素電極層に接続されているようにする。
Note that a capacitor may be further formed in the pixel 20102. In the case where a capacitor is provided in the pixel 20102, a capacitor line may be formed over the substrate 20100. In the case where a capacitor line is formed over the substrate 20100, the first electrode of the capacitor is connected to the capacitor line and the second terminal is connected to the pixel electrode layer. In the case where a capacitor line is not formed over the substrate 20100, the first electrode of the capacitor is connected to a different scan line from the pixel 20102 in which the capacitor is arranged, and the second terminal is connected to the pixel electrode layer. To be.

ここで、図57(A)に示した液晶パネルは、走査線及び信号線に供給する信号を外付け
の駆動回路によって制御する構成を示しているが、図58(A)に示すように、COG(
Chip on Glass)方式によりドライバIC20201を基板20100上に
実装してもよい。また、別の構成として、図58(B)に示すように、TAB(Tape
Automated Bonding)方式によりドライバIC20201をFPC(
Flexible Printed Circuit)20200上に実装してもよい。
また、図58において、ドライバIC20201は、FPC20200と接続されている
Here, the liquid crystal panel illustrated in FIG. 57A has a structure in which signals supplied to the scan lines and the signal lines are controlled by an external driver circuit. As illustrated in FIG. COG (
The driver IC 20201 may be mounted on the substrate 20100 by a Chip on Glass method. As another structure, as shown in FIG. 58B, TAB (Tape
The driver IC 20201 is connected to the FPC (Automated Bonding) method.
(Flexible Printed Circuit) 20200 may be implemented.
In FIG. 58, the driver IC 20201 is connected to the FPC 20200.

なお、ドライバIC20201は単結晶半導体基板上に形成されたものでもよいし、ガラ
ス基板上にTFTで回路を形成したものでもよい。
Note that the driver IC 20201 may be formed over a single crystal semiconductor substrate or a circuit formed with TFTs over a glass substrate.

なお、図57(A)に示した液晶パネルは、図57(B)に示すように、走査線駆動回路
20105を基板20100上に形成してもよい。また、図57(C)に示すように、走
査線駆動回路20105及び信号線駆動回路20106を基板20100上に形成しても
よい。
Note that in the liquid crystal panel illustrated in FIG. 57A, the scan line driver circuit 20105 may be formed over the substrate 20100 as illustrated in FIG. In addition, as illustrated in FIG. 57C, the scan line driver circuit 20105 and the signal line driver circuit 20106 may be formed over the substrate 20100.

なお、走査線駆動回路20105及び走査線駆動回路20106は、多数のNチャネル型
及び多数のPチャネル型のトランジスタから構成されている。ただし、多数のNチャネル
型のトランジスタのみで構成されていてもよいし、多数のPチャネル型のトランジスタの
みで構成されていてもよい。
Note that the scan line driver circuit 20105 and the scan line driver circuit 2010 are each formed using a large number of N-channel transistors and a large number of P-channel transistors. However, it may be composed of only a large number of N-channel transistors or only a large number of P-channel transistors.

続いて、画素20102の詳細について、図59及び図60の回路図を参照して説明する
Next, details of the pixel 20102 will be described with reference to circuit diagrams of FIGS.

図59(A)の画素20102は、トランジスタ20301、液晶素子20302及び容
量素子20303を有している。トランジスタ20301のゲートが配線20305に接
続され、第1端子が配線20304に接続されている。液晶素子20302の第1電極が
対向電極20307に接続され、第2電極がトランジスタ20301の第2端子に接続さ
れている。容量素子20303の第1電極が配線20306に接続され、第2電極がトラ
ンジスタ20301の第2端子に接続されている。
A pixel 20102 in FIG. 59A includes a transistor 20301, a liquid crystal element 20302, and a capacitor 20303. A gate of the transistor 20301 is connected to the wiring 20305 and a first terminal is connected to the wiring 20304. A first electrode of the liquid crystal element 20302 is connected to the counter electrode 20307, and a second electrode is connected to the second terminal of the transistor 20301. A first electrode of the capacitor 20303 is connected to the wiring 20306, and a second electrode is connected to the second terminal of the transistor 20301.

なお、配線20304は信号線であり、配線20305は走査線であり、配線20306
は容量線である。また、トランジスタ20301は、スイッチングトランジスタであり、
Pチャネル型トランジスタでもNチャネル型トランジスタでもよい。また、液晶素子20
307は、動作モードとしてTN(Twisted Nematic)モード、IPS(
In−Plane−Switching)モード、FFS(Fringe Field
Switching)モード、MVA(Multi−domain Vertical
Alignment)モード、PVA(Patterned Vertical Ali
gnment)、ASM(Axially Symmetric aligned Mi
cro−cell)モード、OCB(Optical Compensated Bir
efringence)モード、FLC(Ferroelectric Liquid
Crystal)モード、AFLC(AntiFerroelectric Liqui
d Crystal)などを用いることができる。
Note that the wiring 20304 is a signal line, the wiring 20305 is a scanning line, and the wiring 20306.
Is a capacitance line. The transistor 20301 is a switching transistor,
A P-channel transistor or an N-channel transistor may be used. Further, the liquid crystal element 20
307 is a TN (Twisted Nematic) mode as an operation mode, IPS (
In-Plane-Switching mode, FFS (Fringe Field)
Switching mode, MVA (Multi-domain Vertical)
Alignment mode, PVA (Patterned Vertical Ali)
gmnent), ASM (Axial Symmetric Aligned Mi)
cro-cell) mode, OCB (Optical Compensated Bir)
efficiency mode, FLC (Ferroelectric Liquid)
Crystal) mode, AFLC (Antiferroelectric Liquid)
d Crystal) or the like can be used.

配線20304及び配線20305には、それぞれビデオ信号、走査信号が入力されてい
る。ビデオ信号はアナログの電圧信号であり、走査信号はHレベル又はLレベルのデジタ
ルの電圧信号である。ただし、ビデオ信号は電流信号でもよいし、デジタル信号でもよい
。また、走査信号のHレベル及びLレベルは、トランジスタ20301のオン・オフを制
御できる電位であればよい。
A video signal and a scanning signal are input to the wiring 20304 and the wiring 20305, respectively. The video signal is an analog voltage signal, and the scanning signal is an H level or L level digital voltage signal. However, the video signal may be a current signal or a digital signal. In addition, the H level and the L level of the scanning signal may be any potential that can control on / off of the transistor 20301.

容量線20306には、一定の電源電圧が供給されている。ただし、パルス状の信号が供
給されていてもよい。
A constant power supply voltage is supplied to the capacitor line 20306. However, a pulsed signal may be supplied.

図59(A)の画素20102の動作について説明する。まず、配線20305がHレベ
ルになると、トランジスタ20301がオンし、ビデオ信号が配線20304からオンし
たトランジスタ20301を介して液晶素子20302の第2電極及び容量素子2030
3の第2電極に供給される。そして、容量素子20303は配線203076の電位とビ
デオ信号の電位との電位差を保持する。
An operation of the pixel 20102 in FIG. 59A is described. First, when the wiring 20305 is at an H level, the transistor 20301 is turned on, and the second electrode of the liquid crystal element 20302 and the capacitor 2030 are connected through the transistor 20301 in which the video signal is turned on from the wiring 20304.
3 to the second electrode. The capacitor 20303 holds a potential difference between the potential of the wiring 203076 and the potential of the video signal.

次に、配線20305がLレベルになると、トランジスタ20301がオフし、配線20
304と、液晶素子20302の第2電極及び容量素子20303の第2電極とは、電気
的に遮断される。しかし、容量素子20303が配線203076の電位とビデオ信号の
電位との電位差を保持しているため、容量素子20302の第2電極の電位はビデオ信号
と同様な電位を維持することができる。
Next, when the wiring 20305 is at an L level, the transistor 20301 is turned off and the wiring 20
304 is electrically disconnected from the second electrode of the liquid crystal element 20302 and the second electrode of the capacitor 20303. However, since the capacitor 20303 holds a potential difference between the potential of the wiring 203076 and the potential of the video signal, the potential of the second electrode of the capacitor 20302 can be maintained at the same potential as the video signal.

こうして、図59(A)の画素20102は、液晶素子20302の第2電極の電位をビ
デオ信号と同電位に維持でき、液晶素子20302をビデオ信号に応じた透過率に維持で
きる。
In this manner, the pixel 20102 in FIG. 59A can maintain the potential of the second electrode of the liquid crystal element 20302 at the same potential as the video signal, and can maintain the transmittance of the liquid crystal element 20302 according to the video signal.

なお、図示はしないが、液晶素子20302がビデオ信号を保持できるたけの容量成分を
有していれば、容量素子20303は必ずしも必要ではない。
Note that although not illustrated, the capacitor 20303 is not necessarily required as long as the liquid crystal element 20302 has a capacitance component that can hold a video signal.

なお、図59(B)のように、液晶素子20302の第1電極は、配線20306と接続
されていてもよい。例えば、液晶素子20302の液晶モードがFFSモードのときなど
に、液晶素子20302は図59(B)の構成を用いる。
Note that the first electrode of the liquid crystal element 20302 may be connected to the wiring 20306 as illustrated in FIG. For example, when the liquid crystal mode of the liquid crystal element 20302 is the FFS mode, the liquid crystal element 20302 uses the structure in FIG.

なお、図60のように、容量素子20303の第1電極は前行の配線20305aに接続
されていてもよい。なお、配線20305aをn行目(nは正の整数)の走査線としたと
き、配線20305bはn+1行目の走査線である。同様に、トランジスタ20301a
、画素20102a、容量素子20303aをn行目の素子としたとき、トランジスタ2
0301b、画素20102b、容量素子20303bはn+1行目の素子である。この
ように、容量素子20303bの第1電極が前列の配線20305aに接続されることで
、配線を少なくすることができる。よって、図60の画素20102aおよび20102
bは、開口率を大きくすることができる。
Note that as illustrated in FIG. 60, the first electrode of the capacitor 20303 may be connected to the wiring 20305a in the previous row. Note that when the wiring 20305a is an n-th scanning line (n is a positive integer), the wiring 20305b is an n + 1-th scanning line. Similarly, transistor 20301a
When the pixel 20102a and the capacitor 20303a are elements in the n-th row, the transistor 2
0301b, the pixel 20102b, and the capacitor 20303b are elements in the (n + 1) th row. In this manner, the number of wirings can be reduced by connecting the first electrode of the capacitor 20303b to the wiring 20305a in the previous row. Therefore, the pixels 2010a and 20102 in FIG.
b can increase the aperture ratio.

次に、図57及び図58を参照して説明した液晶パネルの構成よりも、詳細な液晶パネル
の構成について、図61を参照して説明する。具体的には、TFT基板と、対向基板と、
対向基板とTFT基板との間に挟持された液晶層とを有する液晶パネルの構成について説
明する。また、図61(A)は、液晶パネルの上面図である。図61(B)は、図61(
A)の線C−Dにおける断面図である。なお、図61(B)は、基板20100上に、半
導体膜として結晶性半導体膜(ポリシリコン膜)を用いた場合のトップゲート型のトラン
ジスタを形成した場合の断面図である。
Next, a more detailed configuration of the liquid crystal panel than the configuration of the liquid crystal panel described with reference to FIGS. 57 and 58 will be described with reference to FIG. Specifically, a TFT substrate, a counter substrate,
A configuration of a liquid crystal panel having a liquid crystal layer sandwiched between a counter substrate and a TFT substrate will be described. FIG. 61A is a top view of the liquid crystal panel. FIG. 61 (B) is similar to FIG.
It is sectional drawing in line CD of A). FIG. 61B is a cross-sectional view in the case where a top-gate transistor in which a crystalline semiconductor film (polysilicon film) is used as a semiconductor film over a substrate 20100 is formed.

図61(A)に示す液晶パネルは、基板20100上に、画素部20101、走査線駆動
回路20105a、走査線駆動回路20105b及び信号線駆動回路20106が形成さ
れている。画素部20101、走査線駆動回路20105a、走査線駆動回路20105
b及び信号線駆動回路20106は、シール材20516によって、基板20100と対
向基板20515との間に封止されている。また、TAB方式によって、FPC2051
8及びICチップ20530が基板20100上に配置されている。
In a liquid crystal panel illustrated in FIG. 61A, a pixel portion 20101, a scan line driver circuit 20105a, a scan line driver circuit 20105b, and a signal line driver circuit 2010 are formed over a substrate 20100. Pixel portion 20101, scan line driver circuit 20105a, scan line driver circuit 20105
b and the signal line driver circuit 20106 are sealed between the substrate 20100 and the counter substrate 20515 by a sealant 20516. In addition, by the TAB method, FPC2051
8 and the IC chip 20530 are arranged on the substrate 20100.

図61(A)の線C−Dにおける断面構造について、図61(B)を参照して説明する。
基板20100上に、画素部20101と、その周辺駆動回路部(走査線回路20105
a及び走査線回路20105b及び信号線駆動回路20106)が形成されているが、こ
こでは、駆動回路領域20525(走査線駆動回路20105a及び走査線駆動回路20
105b)と、画素領域20526(画素部20101)とが示されている。
A cross-sectional structure taken along line CD in FIG. 61A is described with reference to FIG.
A pixel portion 20101 and its peripheral driver circuit portion (scanning line circuit 20105) are formed over a substrate 20100.
a, a scanning line circuit 20105b, and a signal line driver circuit 20106 are formed. Here, a driver circuit region 20525 (a scanning line driver circuit 20105a and a scanning line driver circuit 20) is formed.
105b) and a pixel region 20526 (pixel portion 20101) are shown.

まず、基板20100上に、下地膜として、絶縁膜20501が成膜されている。絶縁膜
20501としては、酸化シリコン膜、窒化シリコン膜または酸化窒化シリコン膜(Si
OxNy)等の絶縁膜の単層、或いはこれらの膜の少なくとも2つの膜を有する積層構造
を用いてもよい。
First, an insulating film 20501 is formed over the substrate 20100 as a base film. As the insulating film 20501, a silicon oxide film, a silicon nitride film, or a silicon oxynitride film (Si
A single layer of an insulating film such as OxNy) or a stacked structure including at least two of these films may be used.

なお、半導体と接する部分では、酸化シリコン膜を用いる方がよい。その結果、下地膜に
おける電子のトラップやトランジスタ特性のヒステリシスを抑えることが出来る。また、
下地膜として、窒素を多く含む膜を少なくとも1つ配置することが望ましい。それにより
、ガラスからの不純物を低減することが出来る。
Note that a silicon oxide film is preferably used in a portion in contact with the semiconductor. As a result, electron trapping in the base film and hysteresis of transistor characteristics can be suppressed. Also,
It is desirable to dispose at least one film containing a large amount of nitrogen as the base film. Thereby, impurities from the glass can be reduced.

次に、絶縁膜20501上に、フォトリソグラフィ法、インクジェット法又は印刷法など
により、半導体膜20502が形成されている。
Next, a semiconductor film 20502 is formed over the insulating film 20501 by a photolithography method, an inkjet method, a printing method, or the like.

次に、絶縁膜20501上及び半導体膜20502上に、ゲート絶縁膜として、絶縁膜2
0503が形成されている。
Next, the insulating film 2501 is formed over the insulating film 20501 and the semiconductor film 20502 as a gate insulating film.
0503 is formed.

なお、絶縁膜20503としては、熱酸化膜、酸化シリコン膜、窒化シリコン膜または酸
化窒化シリコン膜などの単層または積層構造を用いることができる。半導体膜20503
と接する絶縁膜20503は酸化珪素膜が好ましい。それは、酸化珪素膜にすると半導体
膜20503との界面におけるトラップ準位が少なくなるからである。また、ゲート電極
をMoで形成するときは、ゲート電極と接するゲート絶縁膜は窒化シリコン膜が好ましい
。それは、窒化シリコン膜はMoを酸化させないからである。ここでは絶縁膜20503
として、プラズマCVD法により厚さ115nmの酸化窒化シリコン膜(組成比Si=3
2%、O=59%、N=7%、H=2%)を形成する。
Note that as the insulating film 20503, a single-layer structure or a stacked structure such as a thermal oxide film, a silicon oxide film, a silicon nitride film, or a silicon oxynitride film can be used. Semiconductor film 20503
The insulating film 20503 in contact with the gate electrode is preferably a silicon oxide film. This is because a trap level at the interface with the semiconductor film 20503 decreases when a silicon oxide film is used. When the gate electrode is made of Mo, the gate insulating film in contact with the gate electrode is preferably a silicon nitride film. This is because the silicon nitride film does not oxidize Mo. Here, the insulating film 20503
A silicon oxynitride film having a thickness of 115 nm (composition ratio Si = 3) by plasma CVD
2%, O = 59%, N = 7%, H = 2%).

次に、絶縁膜20503上に、ゲート電極として、フォトリソグラフィ法、インクジェッ
ト法又は印刷法などにより、導電膜20504が形成されている。
Next, a conductive film 20504 is formed as a gate electrode over the insulating film 20503 by a photolithography method, an inkjet method, a printing method, or the like.

なお、導電膜20504としては、Ti、Mo、Ta、Cr、W、Al、Nd、Cu、A
g、Au、Pt、Nb、Si、Zn、Fe、Ba、Geなどや、これら元素の合金等があ
る。もしくは、これら元素またはこれら元素の合金の積層により構成してもよい。ここで
はMoによりゲート電極を形成する。Moは、エッチングしやすく、熱に強いので好適で
ある。
Note that the conductive film 20504 includes Ti, Mo, Ta, Cr, W, Al, Nd, Cu, and A.
g, Au, Pt, Nb, Si, Zn, Fe, Ba, Ge, etc., and alloys of these elements. Or you may comprise by lamination | stacking of these elements or the alloy of these elements. Here, the gate electrode is formed of Mo. Mo is suitable because it is easy to etch and is resistant to heat.

なお、半導体膜20502には、導電膜20504又はレジストをマスクとして半導体膜
20502に不純物元素がドーピングされており、チャネル形成領域と、ソース領域及び
ドレイン領域となる不純物領域とが形成されている。
Note that the semiconductor film 20502 is formed by doping the semiconductor film 20502 with an impurity element using the conductive film 20504 or a resist as a mask to form a channel formation region and impurity regions to be a source region and a drain region.

なお、不純物領域は、不純物濃度を制御して高濃度領域と低濃度領域とを形成されていて
もよい。
The impurity region may be formed as a high concentration region and a low concentration region by controlling the impurity concentration.

なお、トランジスタ20521の導電膜20504は、デュアルゲート構造としている。
トランジスタ20531は、デュアルゲート構造にすることで、トランジスタ20531
のオフ電流を小さくすることができる。なお、デュアルゲート構造とは、2つのゲート電
極を有している構造である。ただし、トランジスタのチャネル領域上に、複数のゲート電
極を有していてもよい。
Note that the conductive film 20504 of the transistor 20521 has a dual gate structure.
The transistor 20531 has a dual gate structure, so that the transistor 20531
The off current can be reduced. Note that the dual gate structure is a structure having two gate electrodes. Note that a plurality of gate electrodes may be provided over the channel region of the transistor.

次に、絶縁膜20503上及び導電膜20504上に、層間膜として、絶縁膜20505
が形成されている。
Next, the insulating film 20505 is formed over the insulating film 20503 and the conductive film 20504 as an interlayer film.
Is formed.

なお、絶縁膜20505としては、有機材料又は無機材料、若しくはそれらの積層構造を
用いることができる。例えば酸化珪素、窒化珪素、酸化窒化珪素、窒化酸化珪素、窒化ア
ルミニウム、酸化窒化アルミニウム、窒素含有量が酸素含有量よりも多い窒化酸化アルミ
ニウムまたは酸化アルミニウム、ダイアモンドライクカーボン(DLC)、ポリシラザン
、窒素含有炭素(CN)、PSG(リンガラス)、BPSG(リンボロンガラス)、アル
ミナ、その他の無機絶縁性材料を含む物質から選ばれた材料で形成することができる。ま
た、有機絶縁性材料を用いてもよく、有機材料としては、感光性、非感光性どちらでも良
く、ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト又はベンゾシクロ
ブテン、シロキサン樹脂などを用いることができる。なお、シロキサン樹脂とは、Si−
O−Si結合を含む樹脂に相当する。シロキサンは、シリコン(Si)と酸素(O)との
結合で骨格構造が構成される。置換基として、少なくとも水素を含む有機基(例えばアル
キル基、芳香族炭化水素)が用いられる。置換基として、フルオロ基を用いてもよい。ま
たは置換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。
Note that as the insulating film 20505, an organic material, an inorganic material, or a stacked structure thereof can be used. For example, silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide or aluminum oxide whose nitrogen content is higher than oxygen content, diamond like carbon (DLC), polysilazane, nitrogen content It can be formed of a material selected from carbon (CN), PSG (phosphorus glass), BPSG (phosphorus boron glass), alumina, and other inorganic insulating materials. An organic insulating material may be used, and the organic material may be either photosensitive or non-photosensitive, and polyimide, acrylic, polyamide, polyimide amide, resist, benzocyclobutene, siloxane resin, or the like can be used. . Siloxane resin is Si-
It corresponds to a resin containing an O—Si bond. Siloxane has a skeleton structure formed of a bond of silicon (Si) and oxygen (O). As a substituent, an organic group containing at least hydrogen (for example, an alkyl group or an aromatic hydrocarbon) is used. A fluoro group may be used as a substituent. Alternatively, an organic group containing at least hydrogen and a fluoro group may be used as a substituent.

なお、絶縁膜20503及び絶縁膜20505には、コンタクトホールが選択的に形成さ
れている。例えば、コンタクトホールは、各トランジスタの不純物領域の上面に形成され
ている。
Note that a contact hole is selectively formed in the insulating film 20503 and the insulating film 20505. For example, the contact hole is formed on the upper surface of the impurity region of each transistor.

次に、絶縁膜20505上に、ドレイン電極、ソース電極及び配線として、フォトリソグ
ラフィ法、インクジェット法又は印刷法などにより、導電膜20506が形成されている
Next, a conductive film 20506 is formed over the insulating film 20505 as a drain electrode, a source electrode, and a wiring by a photolithography method, an inkjet method, a printing method, or the like.

なお、導電膜20506としては、材料としてはTi、Mo、Ta、Cr、W、Al、N
d、Cu、Ag、Au、Pt、Nb、Si、Zn、Fe、Ba、Geなどや、これら元素
の合金等がある。もしくは、これら元素またはこれら元素の合金の積層構造を用いること
ができる。
Note that the conductive film 20506 includes Ti, Mo, Ta, Cr, W, Al, and N as materials.
d, Cu, Ag, Au, Pt, Nb, Si, Zn, Fe, Ba, Ge, and alloys of these elements. Alternatively, a stacked structure of these elements or an alloy of these elements can be used.

なお、絶縁膜20503及び絶縁膜20504のコンタクトホールが形成されている部分
では、導電膜20506とトランジスタの半導体膜20502の不純物領域とが接続され
ている。
Note that the conductive film 20506 and the impurity region of the semiconductor film 20502 of the transistor are connected to each other in a portion where the insulating film 20503 and the contact hole of the insulating film 20504 are formed.

次に、絶縁膜20505及び絶縁膜20505上に形成された導電膜20506上に、平
坦化膜として、絶縁膜20507が形成されている。
Next, an insulating film 20507 is formed as a planarization film over the insulating film 20505 and the conductive film 20506 formed over the insulating film 20505.

なお、絶縁膜20507としては、平坦性や被覆性がよいことが望ましいため、有機材料
を用いて形成されることが多い。なお、絶縁膜20507としては多層構造になっていて
もよく、無機材料(酸化シリコン、窒化シリコン、酸化窒化シリコン)の上に有機材料が
形成されていてもよい。
Note that the insulating film 20507 is preferably formed using an organic material because the insulating film 20507 preferably has good flatness and coverage. Note that the insulating film 20507 may have a multilayer structure, and an organic material may be formed over an inorganic material (silicon oxide, silicon nitride, or silicon oxynitride).

なお、絶縁膜20507には、コンタクトホールが選択的に形成されている。例えば、コ
ンタクトホールは、トランジスタ20521のドレイン電極の上面に形成されている。
Note that a contact hole is selectively formed in the insulating film 20507. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521.

次に、絶縁膜20507上に、画素電極として、フォトリソグラフィ法、インクジェット
法又は印刷法などにより、導電膜20508が形成されている。
Next, a conductive film 20508 is formed as a pixel electrode over the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like.

なお、導電膜20508としては、光を透過する透明電極及び光を反射する反射電極を用
いることができる。
Note that as the conductive film 20508, a transparent electrode that transmits light and a reflective electrode that reflects light can be used.

透明電極の場合は、例えば、酸化インジウムに酸化スズを混ぜたインジウムスズ酸化物(
ITO)膜、インジウムスズ酸化物(ITO)に酸化珪素を混ぜたインジウムスズ珪素酸
化物(ITSO)膜、酸化インジウムに酸化亜鉛を混ぜたインジウム亜鉛酸化物(IZO
)膜、酸化亜鉛膜、または酸化スズ膜などを用いることができる。なお、IZOとは、I
TOに2〜20wt%の酸化亜鉛(ZnO)を混合させたターゲットを用いてスパッタリ
ングにより形成される透明導電材料であるが、これに限定されない。
In the case of a transparent electrode, for example, indium tin oxide in which tin oxide is mixed with indium oxide (
ITO) film, indium tin oxide (ITSO) film in which indium tin oxide (ITO) is mixed with silicon oxide, indium zinc oxide (IZO) in which indium oxide is mixed with zinc oxide
) A film, a zinc oxide film, a tin oxide film, or the like can be used. IZO means I
The transparent conductive material is formed by sputtering using a target in which 2 to 20 wt% zinc oxide (ZnO) is mixed with TO, but is not limited thereto.

反射電極の場合は、例えば、Ti、Mo、Ta、Cr、W、Al、Nd、Cu、Ag、A
u、Pt、Nb、Si、Zn、Fe、Ba、Geなどやそれらの合金などを用いることが
できる。また、Ti、Mo、Ta、Cr、WとAlを積層させた2層構造、AlをTi、
Mo、Ta、Cr、Wなどの金属で挟んだ3層積層構造としてもよい。
In the case of a reflective electrode, for example, Ti, Mo, Ta, Cr, W, Al, Nd, Cu, Ag, A
u, Pt, Nb, Si, Zn, Fe, Ba, Ge, or an alloy thereof can be used. Also, a two-layer structure in which Ti, Mo, Ta, Cr, W and Al are laminated, Al is Ti,
A three-layer structure sandwiched between metals such as Mo, Ta, Cr, and W may also be used.

次に、絶縁膜20507上及び絶縁膜20507上に形成された導電膜20508上に、
配向膜として、絶縁膜20509が形成されている。
Next, over the conductive film 20508 formed over the insulating film 20507 and the insulating film 20507,
An insulating film 20509 is formed as the alignment film.

次に、画素部20101の周辺部、若しくは画素部20101の周辺部とその周辺駆動回
路部の周辺部に、インクジェット法などにより、シール材20516が形成される。
Next, a sealant 20516 is formed on the periphery of the pixel portion 20101, or the periphery of the pixel portion 20101 and the periphery of the peripheral driver circuit portion by an inkjet method or the like.

次に、絶縁膜20514、絶縁膜20513、導電膜20512及び絶縁膜20511な
どが形成された基板20515と、基板20100とがスペーサ20531を介して貼り
合わされており、その隙間に、液晶層20510が配置されている。
Next, the substrate 20515 over which the insulating film 20514, the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed is attached to the substrate 20100 with the spacer 20511 interposed therebetween, and the liquid crystal layer 20510 is disposed in the gap. Has been.

なお、基板20115は、対向基板として機能してもよい。また、絶縁膜20514は、
ブラックマトリックス(遮光膜)として機能してもよい。また、絶縁膜20513は、カ
ラーフィルターとして機能してもよい。また、スペーサ20531は、数μmの粒子を散
布して設ける方法でもよいし、基板全面に樹脂膜を形成した後に、樹脂膜をエッチング加
工して形成する方法でもよい。また、導電膜20512は、対向電極として機能してもよ
い。導電膜20512としては、導電膜20508と同様なものを用いることができる。
また、絶縁膜20511は、配向膜として機能してもよい。
Note that the substrate 20115 may function as a counter substrate. The insulating film 20514 is formed of
It may function as a black matrix (light shielding film). The insulating film 20513 may function as a color filter. Alternatively, the spacer 20531 may be provided by dispersing particles of several μm, or may be formed by etching the resin film after forming the resin film on the entire surface of the substrate. Further, the conductive film 20512 may function as a counter electrode. The conductive film 20512 can be similar to the conductive film 20508.
The insulating film 20511 may function as an alignment film.

なお、絶縁膜20513及び絶縁膜20514と導電膜20512との間には、平坦化膜
として絶縁膜20532を形成してもよい。ただし、図61では、絶縁膜20532を図
示していない。
Note that the insulating film 20532 may be formed between the insulating film 20513 and the insulating film 20514 and the conductive film 20512 as a planarization film. Note that the insulating film 20532 is not illustrated in FIG.

なお、液晶層20510としては公知の液晶を自由に用いることができる。例えば、液晶
20510として強誘電性の液晶を用いてもよいし、反強誘電性の液晶を用いてもよい。
また、液晶の駆動方式は、TN(Twisted Nematic)モード、IPS(I
n−Plane−Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi−domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)、ASM(Axially Symmetric aligned Mic
ro−cell)モード、OCB(Optical Compensated Bire
fringence)モード、FLC(Ferroelectric Liquid C
rystal)モード、AFLC(AntiFerroelectric Liquid
Crystal)等を自由に用いることができる。
Note that a known liquid crystal can be used freely as the liquid crystal layer 20510. For example, a ferroelectric liquid crystal or an anti-ferroelectric liquid crystal may be used as the liquid crystal 20510.
The driving method of the liquid crystal is TN (Twisted Nematic) mode, IPS (I
n-Plane-Switching) mode, FFS (Fringe Field S)
switching) mode, MVA (Multi-domain Vertical A)
license) mode, PVA (Patterned Vertical Align)
nment), ASM (Axial Symmetrical Aligned Mic)
ro-cell) mode, OCB (Optical Compensated Wire)
fringe) mode, FLC (Ferroelectric Liquid C)
crystal) mode, AFLC (Antiferroelectric Liquid)
Crystal) etc. can be used freely.

次に、画素部20101と、その周辺駆動回路部と電気的に接続されている導電膜205
31上に、異方性導電体層20517を介して、FPC20200が配置されている。ま
た、FPC20200上に、異方性導電体層20517を介して、ICチップが配置され
ている。つまり、FPC20200、導電膜20531及びICチップ20530は、電
気的に接続されている。
Next, the conductive film 205 which is electrically connected to the pixel portion 20101 and its peripheral driver circuit portion.
An FPC 20200 is disposed on the layer 31 with an anisotropic conductive layer 20517 interposed therebetween. In addition, an IC chip is provided over the FPC 20200 with an anisotropic conductive layer 20517 interposed therebetween. That is, the FPC 20200, the conductive film 20531, and the IC chip 20530 are electrically connected.

なお、導電膜20531は、FPC20200から入力される信号及び電位を、画素や周
辺回路に伝達する機能を有している。導電膜20531としては、導電膜20506と同
様なものを用いてもよいし、導電膜20504と同様なものを用いてもよいし、半導体膜
20502の不純物領域と同様なものを用いてもよいし、これらを少なくとも2層以上組
み合わせたものを用いてもよい。
Note that the conductive film 20531 has a function of transmitting a signal and a potential input from the FPC 20200 to a pixel or a peripheral circuit. As the conductive film 20531, the same film as the conductive film 20506, the same film as the conductive film 20504, or the same impurity region as the semiconductor film 20502 may be used. A combination of at least two layers may be used.

なお、ICチップ20530は、機能回路(メモリやバッファ)を形成することで、基板
面積を有効利用することができる。
Note that the IC chip 20530 can effectively use the substrate area by forming a functional circuit (memory or buffer).

図61(A)、(B)の液晶パネルは、走査線駆動回路20105a、走査線駆動回路2
0105b及び信号線駆動回路20106を基板20100上に形成した場合の構成につ
いて説明したが、図62(A)の液晶パネルに示すように、信号線駆動回路20106に
相当する駆動回路をドライバIC20601に形成して、COG方式などで液晶パネルに
実装した構成としてもよい。信号線駆動回路20106をドライバIC20601に形成
することで、省電力化を図ることができる。また、ドライバIC20601はシリコンウ
エハ等の半導体チップとすることで、図62(A)の液晶パネルはより高速、且つ低消費
電力化を図ることができる。
61A and 61B includes a scan line driver circuit 20105a and a scan line driver circuit 2.
Although the structure in the case where the 0105b and the signal line driver circuit 20106 are formed over the substrate 20100 has been described, a driver circuit corresponding to the signal line driver circuit 20106 is formed in the driver IC 20601 as illustrated in the liquid crystal panel in FIG. And it is good also as a structure mounted in the liquid crystal panel by the COG system. By forming the signal line driver circuit 20106 in the driver IC 20601, power saving can be achieved. In addition, when the driver IC 20601 is a semiconductor chip such as a silicon wafer, the liquid crystal panel in FIG. 62A can achieve higher speed and lower power consumption.

同様に、図62(B)の液晶パネルに示すように、走査線駆動回路20105a、走査線
駆動回路20105b及び信号線駆動回路20106に相当する駆動回路を、それぞれド
ライバIC20602a、ドライバIC20602b及びドライバIC20601に形成
して、COG方式などで液晶パネルに実装した構成としてもよい。また、走査線駆動回路
20105a、走査線駆動回路20105b及び信号線駆動回路20106に相当する駆
動回路を、それぞれドライバIC20602a、ドライバIC20602b及びドライバ
IC20601に形成することで、低コスト化が図れる。
Similarly, as illustrated in the liquid crystal panel in FIG. 62B, driver circuits corresponding to the scan line driver circuit 20105a, the scan line driver circuit 20105b, and the signal line driver circuit 2010 are assigned to a driver IC 20602a, a driver IC 20602b, and a driver IC 20601, respectively. It may be formed and mounted on a liquid crystal panel by a COG method or the like. In addition, by forming driver circuits corresponding to the scan line driver circuit 20105a, the scan line driver circuit 20105b, and the signal line driver circuit 2010 in the driver IC 20602a, the driver IC 20602b, and the driver IC 20601, cost reduction can be achieved.

なお、トランジスタ20521はデュアルゲート構造としたが、図63の画素部2052
6に示すように、トランジスタ20521はシングルゲート構造としてもよい。ただし、
図63は、画素部20526のみを示している。
Note that although the transistor 20521 has a dual gate structure, the pixel portion 2052 in FIG.
As shown in FIG. 6, the transistor 20521 may have a single gate structure. However,
FIG. 63 shows only the pixel portion 20526.

次に、基板20100上にボトムゲート型トランジスタを形成した場合の断面図について
、図64を参照して説明する。ただし、図64は、画素領域20526のみを示している
Next, a cross-sectional view in the case where a bottom-gate transistor is formed over the substrate 20100 is described with reference to FIGS. However, FIG. 64 shows only the pixel region 20526.

まず、基板20100上に、下地膜として、絶縁膜20501が成膜されている。次に、
絶縁膜20501上に、ゲート電極として、フォトリソグラフィ法、インクジェット法又
は印刷法などにより、導電膜20504が形成されている。なお、トランジスタ2052
1の導電膜20504は、デュアルゲート構造としている。なぜなら、すでに述べたよう
に、トランジスタ20521はデュアルゲート構造にすることで、トランジスタ2052
1のオフ電流を小さくできる。次に、絶縁膜20501上及び導電膜20504上に、ゲ
ート絶縁膜として、絶縁膜20503が形成されている。次に、絶縁膜20503上に、
フォトリソグラフィ法、インクジェット法又は印刷法などにより、半導体膜20502が
形成されている。なお、半導体膜20502には、レジストをマスクとして半導体膜20
502に不純物元素がドーピングされており、チャネル形成領域と、ソース領域及びドレ
イン領域となる不純物領域とが形成されている。なお、不純物領域は、不純物濃度を制御
して高濃度領域と低濃度領域とを形成されていてもよい。次に、絶縁膜20503上及び
半導体層20502上に、層間膜として、絶縁膜20505が形成されている。なお、絶
縁膜20505には、コンタクトホールが選択的に形成されている。例えば、コンタクト
ホールは、各トランジスタの不純物領域の上面に形成されている。次に、絶縁膜2050
5上に、ドレイン電極、ソース電極及び配線として、フォトリソグラフィ法、インクジェ
ット法又は印刷法などにより、導電膜20506が形成されている。なお、絶縁膜205
05のコンタクトホールが形成されている部分では、導電膜20506とトランジスタの
半導体膜20502の不純物領域とが接続されている。次に、絶縁膜20505上及びた
導電膜20506上に、平坦化膜として、絶縁膜20507が形成されている。なお、絶
縁膜20507には、コンタクトホールが選択的に形成されている。例えば、コンタクト
ホールは、トランジスタ20521のドレイン電極の上面に形成されている。次に、絶縁
膜20507上に、画素電極として、フォトリソグラフィ法、インクジェット法又は印刷
法などにより、導電膜20508が形成されている。次に、絶縁膜20507上及び導電
膜20508上に、配向膜として、絶縁膜20509が形成されている。次に、絶縁膜2
0514、絶縁膜20513、導電膜20512及び絶縁膜20511などが形成された
基板20515と、基板20100との隙間に、液晶層20510が配置されている。
First, an insulating film 20501 is formed over the substrate 20100 as a base film. next,
A conductive film 20504 is formed over the insulating film 20501 as a gate electrode by a photolithography method, an inkjet method, a printing method, or the like. Note that the transistor 2052
One conductive film 20504 has a dual gate structure. This is because the transistor 20521 has a dual gate structure as described above, so that the transistor 2052
1 off-current can be reduced. Next, an insulating film 20503 is formed over the insulating film 20501 and the conductive film 20504 as a gate insulating film. Next, over the insulating film 20503,
A semiconductor film 20502 is formed by a photolithography method, an inkjet method, a printing method, or the like. Note that the semiconductor film 20502 is formed using the resist as a mask.
An impurity element is doped in 502, and a channel formation region and impurity regions to be a source region and a drain region are formed. The impurity region may be formed as a high concentration region and a low concentration region by controlling the impurity concentration. Next, an insulating film 20505 is formed over the insulating film 20503 and the semiconductor layer 20502 as an interlayer film. Note that a contact hole is selectively formed in the insulating film 20505. For example, the contact hole is formed on the upper surface of the impurity region of each transistor. Next, the insulating film 2050
On 5, a conductive film 20506 is formed as a drain electrode, a source electrode, and a wiring by a photolithography method, an inkjet method, a printing method, or the like. Note that the insulating film 205
In the portion where the contact hole 05 is formed, the conductive film 20506 and the impurity region of the semiconductor film 20502 of the transistor are connected. Next, an insulating film 20507 is formed as a planarization film over the insulating film 20505 and the conductive film 20506. Note that a contact hole is selectively formed in the insulating film 20507. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, a conductive film 20508 is formed as a pixel electrode over the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20509 is formed as an alignment film over the insulating film 20507 and the conductive film 20508. Next, the insulating film 2
A liquid crystal layer 20510 is provided in a gap between the substrate 20515 and the substrate 20100 on which the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed.

なお、図64では、トランジスタ20521をデュアルゲート構造とした。ただし、図6
5の画素部20526に示すように、トランジスタ20521はシングルゲート構造とし
てもよい。
In FIG. 64, the transistor 20521 has a dual gate structure. However, FIG.
As shown in the fifth pixel portion 20526, the transistor 20521 may have a single gate structure.

次に、基板20100上に、ダブルゲート型のトランジスタを形成した場合の断面図につ
いて、図66を参照して説明する。ただし、図66は、画素領域20526のみを示して
いる。
Next, a cross-sectional view in the case where a double-gate transistor is formed over the substrate 20100 is described with reference to FIGS. However, FIG. 66 shows only the pixel region 20526.

なお、ダブルゲート型のトランジスタとは、半導体膜の上下にゲート電極が、それぞれ配
置されている構造のことをいう。また、ダブルゲート型のトランジスタは、トップゲート
型トランジスタ及びボトムゲート型トランジスタに比べて、同様のサイズ及び同様の印加
電圧であれば流れる電流が2倍になる。つまり、ダブルゲート型のトランジスタは、小さ
いトランジスタサイズでより多くの電流を流すことができる。
Note that a double-gate transistor refers to a structure in which gate electrodes are provided above and below a semiconductor film, respectively. In addition, a double-gate transistor has twice the current flowing if it has the same size and the same applied voltage as the top-gate transistor and the bottom-gate transistor. In other words, the double gate transistor can flow more current with a small transistor size.

まず、基板20100上に、下地膜として、絶縁膜20501が成膜されている。次に、
絶縁膜20501上に、第1のゲート電極として、フォトリソグラフィ法、インクジェッ
ト法又は印刷法などにより、導電膜20504aが形成されている。なお、導電膜205
04aは、導電膜20504と同様な材料及び構造のものを用いることができる。次に、
絶縁膜20501上及び導電膜20504a上に、第1のゲート絶縁膜として、絶縁膜2
0503aが形成されている。なお、絶縁膜20503aは、絶縁膜20503と同様な
材料及び構造のものを用いることができる。次に、絶縁膜20503a上に、フォトリソ
グラフィ法、インクジェット法又は印刷法などにより、半導体膜20502が形成されて
いる。次に、絶縁膜20503a上及び半導体膜20502上に、第2のゲート絶縁膜と
して、絶縁膜20503bが形成されている。なお、導電膜20503bは、導電膜20
503と同様な材料及び構造のものを用いることができる。次に、絶縁膜20504b上
に、第2のゲート電極として、フォトリソグラフィ法、インクジェット法又は印刷法など
により、導電膜20504bが形成されている。なお、導電膜20504bは、導電膜2
0504と同様な材料及び構造のものを用いることができる。なお、半導体膜20502
には、導電膜20504b又はレジストをマスクとして半導体膜20502に不純物元素
がドーピングされており、チャネル形成領域と、ソース領域及びドレイン領域となる不純
物領域とが形成されている。なお、不純物領域は、不純物濃度を制御して高濃度領域と低
濃度領域とを形成されていてもよい。なお、半導体膜20502には、絶縁膜20503
b及び導電膜20504bが形成される前に、レジストをマスクとして半導体膜2050
2に不純物元素がドーピングされ、チャネル形成領域と、ソース領域及びドレイン領域と
なる不純物領域とが形成されていてもよい。次に、絶縁膜20503b上及び導電膜20
504b上に、層間膜として、絶縁膜20505が形成されている。なお、絶縁膜205
03b及び絶縁膜20505には、コンタクトホールが選択的に形成されている。例えば
、コンタクトホールは、各トランジスタの不純物領域の上面に形成されている。次に、絶
縁膜20505上に、ドレイン電極、ソース電極及び配線として、フォトリソグラフィ法
、インクジェット法又は印刷法などにより、導電膜20506が形成されている。なお、
絶縁膜20503及び絶縁膜20504のコンタクトホールが形成されている部分では、
導電膜20506とトランジスタの半導体膜20502の不純物領域とが接続されている
。次に、絶縁膜20505上及び導電膜20506上に、平坦化膜として、絶縁膜205
07が形成されている。なお、絶縁膜20507には、コンタクトホールが選択的に形成
されている。例えば、コンタクトホールは、トランジスタ20521のドレイン電極の上
面に形成されている。次に、絶縁膜20507上に、画素電極として、フォトリソグラフ
ィ法、インクジェット法又は印刷法などにより、導電膜20508が形成されている。次
に、絶縁膜20507上及び導電膜20508上に、配向膜として、絶縁膜20509が
形成されている。次に、絶縁膜20514、絶縁膜20513、導電膜20512及び絶
縁膜20511などが形成された基板20515と、基板20100との隙間に、液晶層
20510が配置されている。
First, an insulating film 20501 is formed over the substrate 20100 as a base film. next,
A conductive film 20504a is formed over the insulating film 20501 as a first gate electrode by a photolithography method, an inkjet method, a printing method, or the like. Note that the conductive film 205
04a can be formed using a material and a structure similar to those of the conductive film 20504. next,
As the first gate insulating film, the insulating film 2 is formed over the insulating film 20501 and the conductive film 20504a.
0503a is formed. Note that the insulating film 20503a can be formed using a material and a structure similar to those of the insulating film 20503. Next, a semiconductor film 20502 is formed over the insulating film 20503a by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20503b is formed as a second gate insulating film over the insulating film 20503a and the semiconductor film 20502. Note that the conductive film 20503b is formed of the conductive film 20
A material and a structure similar to those of 503 can be used. Next, a conductive film 20504b is formed as a second gate electrode over the insulating film 20504b by a photolithography method, an inkjet method, a printing method, or the like. Note that the conductive film 20504b is formed of the conductive film 2
A material and a structure similar to those of 0504 can be used. Note that the semiconductor film 20502
The semiconductor film 20502 is doped with an impurity element using the conductive film 20504b or a resist as a mask, and a channel formation region and impurity regions to be a source region and a drain region are formed. The impurity region may be formed as a high concentration region and a low concentration region by controlling the impurity concentration. Note that the semiconductor film 20502 includes an insulating film 20503.
b and the conductive film 20504b, the semiconductor film 2050 is formed using a resist as a mask.
2 may be doped with an impurity element to form a channel formation region and impurity regions to be a source region and a drain region. Next, the insulating film 20503b and the conductive film 20 are formed.
An insulating film 20505 is formed over the layer 504b as an interlayer film. Note that the insulating film 205
03b and the insulating film 20505 are selectively formed with contact holes. For example, the contact hole is formed on the upper surface of the impurity region of each transistor. Next, a conductive film 20506 is formed over the insulating film 20505 as a drain electrode, a source electrode, and a wiring by a photolithography method, an inkjet method, a printing method, or the like. In addition,
In the portion where the contact holes of the insulating film 20503 and the insulating film 20504 are formed,
The conductive film 20506 is connected to the impurity region of the semiconductor film 20502 of the transistor. Next, over the insulating film 20505 and the conductive film 20506, the insulating film 205 is used as a planarization film.
07 is formed. Note that a contact hole is selectively formed in the insulating film 20507. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, a conductive film 20508 is formed as a pixel electrode over the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20509 is formed as an alignment film over the insulating film 20507 and the conductive film 20508. Next, a liquid crystal layer 20510 is provided in a gap between the substrate 20515 and the substrate 20100 over which the insulating film 20514, the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed.

なお、図61及び図63〜図66では、絶縁膜20505上及び絶縁膜20505上に形
成された導電膜20506上に、平坦膜として、絶縁膜20507が形成されている場合
の断面図について説明した。ただし、絶縁膜20507は、図67に示すように、必ずし
も必要ではない。
Note that FIGS. 61 and 63 to 66 illustrate cross-sectional views in the case where the insulating film 20507 is formed as a flat film over the insulating film 20505 and the conductive film 20506 formed over the insulating film 20505. . However, the insulating film 20507 is not necessarily required as shown in FIG.

なお、図67に示す断面図は、トップゲート型のトランジスタの場合について示している
が、ボトムゲート型のトランジスタ及びダブルゲート型のトランジスタの場合についても
同様である。
Note that the cross-sectional view in FIG. 67 illustrates the case of a top-gate transistor, but the same applies to the case of a bottom-gate transistor and a double-gate transistor.

次に、基板20100上に、半導体膜として非結晶半導体膜(アモルファスシリコン膜)
を用いたトランジスタを形成した場合の断面図について、図68を参照して説明する。図
68に示す断面図は、逆スタガ型のチャネルエッチ構造のトランジスタの断面図である。
Next, an amorphous semiconductor film (amorphous silicon film) is formed over the substrate 20100 as a semiconductor film.
A cross-sectional view in the case of forming a transistor using n is described with reference to FIGS. The cross-sectional view in FIG. 68 is a cross-sectional view of an inverted staggered channel-etched transistor.

まず、基板20100上に、下地膜として、絶縁膜20501が成膜されている。次に、
絶縁膜20501上に、ゲート電極として、フォトリソグラフィ法、インクジェット法又
は印刷法などにより、導電膜20504が形成されている。次に、絶縁膜20501及び
導電膜20504上に、ゲート絶縁膜として、絶縁膜20503が形成されている。次に
、絶縁膜20503上に、フォトリソグラフィ法、インクジェット法又は印刷法などによ
り、半導体膜20502が形成されている。なお、半導体膜20502は第1の半導体膜
及び第2の半導体膜を有しており、第1の半導体膜の上に第2の半導体膜が形成されてい
る。また、第1の半導体膜及び第2の半導体膜は連続して成膜され、同時にフォトリソグ
ラフィ法によってパターニングされてもよい。また、第2の半導体膜は不純物元素を含ん
でいる。次に、絶縁膜20503上及び半導体膜20502上に、フォトリソグラフィ法
、インクジェット法又は印刷法などにより、導電膜20506が形成されている。なお、
半導体膜20502は、導電膜20506をマスクとしてエッチングをすることによって
、チャネル形成領域と、ソース領域及びドレイン領域となる不純物領域とが形成されてい
る。つまり、チャネル領域では、不純物元素を含む第2の半導体膜が除去される。ただし
、半導体膜20502は、導電膜20506をエッチングするためのレジストをマスクに
して、エッチングされてもよい。次に、絶縁膜20503上、半導体膜20502上及び
導電膜20506上に、平坦化膜として、絶縁膜20507が形成されている。なお、絶
縁膜20507には、コンタクトホールが選択的に形成されている。例えば、コンタクト
ホールは、トランジスタ20521のドレイン電極の上面に形成されている。次に、絶縁
膜20507上に、画素電極として、フォトリソグラフィ法、インクジェット法又は印刷
法などにより、導電膜20508が形成されている。次に、絶縁膜20507上及び導電
膜20508上に、配向膜として、絶縁膜20509が形成されている。次に、絶縁膜2
0514、絶縁膜20513、導電膜20512及び絶縁膜20511などが形成された
基板20515と、基板20100との隙間に、液晶層20510が配置されている。
First, an insulating film 20501 is formed over the substrate 20100 as a base film. next,
A conductive film 20504 is formed over the insulating film 20501 as a gate electrode by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20503 is formed over the insulating film 20501 and the conductive film 20504 as a gate insulating film. Next, a semiconductor film 20502 is formed over the insulating film 20503 by a photolithography method, an inkjet method, a printing method, or the like. Note that the semiconductor film 20502 includes a first semiconductor film and a second semiconductor film, and the second semiconductor film is formed over the first semiconductor film. In addition, the first semiconductor film and the second semiconductor film may be successively formed and simultaneously patterned by a photolithography method. The second semiconductor film contains an impurity element. Next, a conductive film 20506 is formed over the insulating film 20503 and the semiconductor film 20502 by a photolithography method, an inkjet method, a printing method, or the like. In addition,
The semiconductor film 20502 is etched using the conductive film 20506 as a mask, so that a channel formation region and impurity regions to be a source region and a drain region are formed. That is, in the channel region, the second semiconductor film containing the impurity element is removed. Note that the semiconductor film 20502 may be etched using a resist for etching the conductive film 20506 as a mask. Next, an insulating film 20507 is formed as a planarization film over the insulating film 20503, the semiconductor film 20502, and the conductive film 20506. Note that a contact hole is selectively formed in the insulating film 20507. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, a conductive film 20508 is formed as a pixel electrode over the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20509 is formed as an alignment film over the insulating film 20507 and the conductive film 20508. Next, the insulating film 2
A liquid crystal layer 20510 is provided in a gap between the substrate 20515 and the substrate 20100 on which the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed.

なお、チャネルエッチ構造のトランジスタについて説明したが、図69に示すように、半
導体膜20502上に絶縁膜21301を設けてもよい。絶縁膜21301は、第1の半
導体膜と第2の半導体膜との間に形成される。また、半導体膜20502は、導電膜20
506を形成するときに、同時にエッチングされる。
Note that although a channel-etched transistor is described, an insulating film 21301 may be provided over the semiconductor film 20502 as illustrated in FIG. The insulating film 21301 is formed between the first semiconductor film and the second semiconductor film. The semiconductor film 20502 is formed of the conductive film 20
When forming 506, it is etched simultaneously.

なお、図68のトランジスタ20521をチャネルエッチ構造と呼び、図69のトランジ
スタ20521をチャネル保護構造と呼ぶ。
Note that the transistor 20521 in FIG. 68 is referred to as a channel etch structure, and the transistor 20521 in FIG. 69 is referred to as a channel protection structure.

次に、基板20100上に、半導体膜として非結晶半導体膜を用いたトップゲート型のト
ランジスタを形成した場合の断面図について、図70を参照して説明する。
Next, a cross-sectional view in the case where a top-gate transistor using an amorphous semiconductor film as a semiconductor film is formed over the substrate 20100 is described with reference to FIGS.

まず、基板20100上に、下地膜として、絶縁膜20501が成膜されている。次に、
絶縁膜20501上に、フォトリソグラフィ法、インクジェット法又は印刷法などにより
、導電膜20506が形成されている。次に、導電膜20506上に、フォトリソグラフ
ィ法、インクジェット法又は印刷法などにより、半導体膜20502aが形成されている
。なお、半導体膜20502aは、半導体膜20502と同様な材料及び構造のものを用
いることができる。また、半導体膜20502aは、不純物元素を含んでいる。次に、絶
縁膜20501上及び半導体膜20502a上に、フォトリソグラフィ法、インクジェッ
ト法又は印刷法などにより、半導体膜20502bが形成されている。なお、半導体膜2
0502bは、半導体膜20502と同様な材料及び構造のものを用いることができる。
次に、絶縁膜20501上、半導体膜20502b上及び導電膜20506上に、ゲート
絶縁膜として、絶縁膜20503が形成されている。次に、絶縁膜20503上に、ゲー
ト電極として、フォトリソグラフィ法、インクジェット法又は印刷法などにより、導電膜
20504が形成されている。次に、絶縁膜20503上及び絶縁膜20503上に形成
された導電膜20504上に、平坦化膜として、絶縁膜20507が形成されている。な
お、絶縁膜20507には、コンタクトホールが選択的に形成されている。例えば、コン
タクトホールは、トランジスタ20521のドレイン電極の上面に形成されている。次に
、絶縁膜20507上に、画素電極として、フォトリソグラフィ法、インクジェット法又
は印刷法などにより、導電膜20508が形成されている。次に、絶縁膜20507上及
び導電膜20508上に、配向膜として、絶縁膜20509が形成されている。次に、絶
縁膜20514、絶縁膜20513、導電膜20512及び絶縁膜20511などが形成
された基板20515と、基板20100との隙間に、液晶層20510が配置されてい
る。
First, an insulating film 20501 is formed over the substrate 20100 as a base film. next,
A conductive film 20506 is formed over the insulating film 20501 by a photolithography method, an inkjet method, a printing method, or the like. Next, a semiconductor film 20502a is formed over the conductive film 20506 by a photolithography method, an inkjet method, a printing method, or the like. Note that the semiconductor film 20502a can be formed using a material and a structure similar to those of the semiconductor film 20502. The semiconductor film 20502a contains an impurity element. Next, a semiconductor film 20502b is formed over the insulating film 20501 and the semiconductor film 20502a by a photolithography method, an inkjet method, a printing method, or the like. Semiconductor film 2
For the 0502b, a material and a structure similar to those of the semiconductor film 20502 can be used.
Next, an insulating film 20503 is formed as a gate insulating film over the insulating film 20501, the semiconductor film 20502b, and the conductive film 20506. Next, a conductive film 20504 is formed as a gate electrode over the insulating film 20503 by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20507 is formed as a planarization film over the insulating film 20503 and the conductive film 20504 formed over the insulating film 20503. Note that a contact hole is selectively formed in the insulating film 20507. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, a conductive film 20508 is formed as a pixel electrode over the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like. Next, an insulating film 20509 is formed as an alignment film over the insulating film 20507 and the conductive film 20508. Next, a liquid crystal layer 20510 is provided in a gap between the substrate 20515 and the substrate 20100 over which the insulating film 20514, the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed.

なお、図69及び図70では、絶縁膜20505上及び絶縁膜20505上に形成された
導電膜20506上に、平坦膜として、絶縁膜20507が形成されている場合の断面図
について説明した。ただし、絶縁膜20507は、図71に示すように、必ずしも必要で
はない。
69 and 70, the cross-sectional views in the case where the insulating film 20507 is formed as a flat film over the insulating film 20505 and the conductive film 20506 formed over the insulating film 20505 are described. However, the insulating film 20507 is not necessarily required as shown in FIG.

なお、図71に示す断面図は、逆スタガ型のチャネルエッチ構造のトランジスタの場合に
ついて示しているが、逆スタガ型のチャネル保護構造のトランジスタの場合についても同
様である。また、図71では、逆スタガ型のトランジスタの場合について示しているが、
トップゲート型トランジスタとしてもよい。トップゲート型トランジスタのトランジスタ
の場合の断面図を図72及び図73に示す。
Note that the cross-sectional view in FIG. 71 illustrates the case of an inverted staggered channel etch transistor, but the same applies to an inverted staggered channel protection transistor. FIG. 71 shows the case of an inverted staggered transistor.
A top-gate transistor may be used. 72 and 73 are cross-sectional views in the case of a top-gate transistor.

なお、図72に示す断面図の場合、絶縁膜20501上及び導電膜20506上に、画素
電極として、フォトリソグラフィ法、インクジェット法又は印刷法などにより、導電膜2
0508が形成されている。また、導電膜20508は、導電膜20506を形成してか
ら絶縁膜20503を形成するまでに、形成される。
In the case of the cross-sectional view in FIG. 72, the conductive film 2 is formed on the insulating film 20501 and the conductive film 20506 as a pixel electrode by a photolithography method, an inkjet method, a printing method, or the like.
0508 is formed. The conductive film 20508 is formed after the conductive film 20506 is formed and before the insulating film 20503 is formed.

なお、図73に示す断面図の場合、絶縁膜20501上に、画素電極として、フォトリソ
グラフィ法、インクジェット法又は印刷法などにより、導電膜20508が形成されてい
る。また、導電膜20508は、絶縁膜20501の形成後、形成される。
Note that in the cross-sectional view in FIG. 73, a conductive film 20508 is formed over the insulating film 20501 as a pixel electrode by a photolithography method, an inkjet method, a printing method, or the like. The conductive film 20508 is formed after the insulating film 20501 is formed.

次に、半透過型の液晶パネルの断面図について、図74を参照して説明する。 Next, a cross-sectional view of the transflective liquid crystal panel will be described with reference to FIG.

なお、図74の断面図は、トランジスタが半導体膜として多結晶半導体を用いた場合の液
晶パネルの断面図である。ただし、トランジスタはボトムゲート型でもよいし、ダブルゲ
ート型でもよい。また、トランジスタのゲート電極は、シングルゲート構造でもよいし、
デュアルゲート構造でもよい。
Note that the cross-sectional view of FIG. 74 is a cross-sectional view of a liquid crystal panel in which a transistor uses a polycrystalline semiconductor as a semiconductor film. However, the transistor may be a bottom gate type or a double gate type. In addition, the gate electrode of the transistor may have a single gate structure,
A dual gate structure may be used.

なお、図74は、導電膜20506が形成されるまでは、図63と同様である。したがっ
て、導電膜20506が形成された後の工程及び構造について説明する。
Note that FIG. 74 is similar to FIG. 63 until the conductive film 20506 is formed. Accordingly, a process and structure after the conductive film 20506 is formed will be described.

まず、絶縁膜20505及び絶縁膜20505上に形成された導電膜20506上に、液
晶層20510の厚さ(いわいるセルギャップ)を薄くするための膜として、フォトリソ
グラフィ法、インクジェット法又は印刷法などにより、絶縁膜21801が形成されてい
る。なお、絶縁膜21801としては、平坦性や被覆性がよいことが望ましいため、有機
材料を用いて形成されることが多い。なお、無機材料(酸化シリコン、窒化シリコン、酸
化窒化シリコン)の上に、有機材料が形成され、多層構造になっていてもよい。なお、絶
縁膜21801には、コンタクトホールが選択的に形成されている。例えば、コンタクト
ホールは、トランジスタ20521のドレイン電極の上面に形成されている。次に、絶縁
膜20505上及び絶縁膜20507上に、第1の画素電極として、フォトリソグラフィ
法、インクジェット法又は印刷法などにより、導電膜20508aが形成されている。な
お、導電膜20508aとしては、導電膜20508と同様な光を透過する透明電極を用
いることができる。次に、導電膜20508a上に、第2の画素電極として、フォトリソ
グラフィ法、インクジェット法又は印刷法などにより、導電膜20508bが形成されて
いる。なお、導電膜20508bとしては、導電膜20508と同様な光を反射する反射
電極を用いることができる。なお、導電膜20508bが形成される領域を反射領域とい
う。また、導電膜20508aが形成されている領域のうち、導電膜20508a上に導
電膜20508bが形成されていない領域を透過領域という。次に、絶縁膜21801上
、導電膜20508a及び導電膜20508b上に、配向膜として、絶縁膜20509が
形成されている。次に、絶縁膜20514、絶縁膜20513、導電膜20512及び絶
縁膜20511などが形成された基板20515と、基板20100との隙間に、液晶層
20510が配置されている。
First, over the insulating film 20505 and the conductive film 20506 formed over the insulating film 20505, a film for reducing the thickness (a so-called cell gap) of the liquid crystal layer 20510 is a photolithography method, an inkjet method, a printing method, or the like. Thus, an insulating film 21801 is formed. Note that the insulating film 21801 is preferably formed using an organic material because it is desirable that the insulating film 21801 has good flatness and coverage. Note that an organic material may be formed over an inorganic material (silicon oxide, silicon nitride, silicon oxynitride) to have a multilayer structure. Note that a contact hole is selectively formed in the insulating film 21801. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, a conductive film 20508a is formed as a first pixel electrode over the insulating film 20505 and the insulating film 20507 by a photolithography method, an inkjet method, a printing method, or the like. Note that as the conductive film 20508a, a transparent electrode that transmits light similar to the conductive film 20508 can be used. Next, a conductive film 20508b is formed as a second pixel electrode over the conductive film 20508a by a photolithography method, an inkjet method, a printing method, or the like. Note that as the conductive film 20508b, a reflective electrode that reflects light similar to the conductive film 20508 can be used. Note that a region where the conductive film 20508b is formed is referred to as a reflective region. In addition, among regions where the conductive film 20508a is formed, a region where the conductive film 20508b is not formed over the conductive film 20508a is referred to as a transmission region. Next, an insulating film 20509 is formed as an alignment film over the insulating film 21801 and over the conductive films 20508a and 20508b. Next, a liquid crystal layer 20510 is provided in a gap between the substrate 20515 and the substrate 20100 over which the insulating film 20514, the insulating film 20513, the conductive film 20512, the insulating film 20511, and the like are formed.

なお、図74では、導電膜20508aが形成された後に導電膜20508bが形成され
ているが、図75に示すように、導電膜20508bが形成された後に導電膜20508
aが形成されていてもよい。
In FIG. 74, the conductive film 20508b is formed after the conductive film 20508a is formed. However, as shown in FIG. 75, the conductive film 20508 is formed after the conductive film 20508b is formed.
a may be formed.

なお、図74及び図75では、液晶層20510(セルギャップ)を調整するための絶縁
膜が導電膜20508aの下及び導電膜20508bの下に、形成されている。しかし、
図76のように絶縁膜22001が基板20515側に形成されていてもよい。絶縁膜2
2001は、絶縁膜21801と同様に、液晶層20510(セルギャップ)を調整する
ための絶縁膜である。
74 and 75, an insulating film for adjusting the liquid crystal layer 20510 (cell gap) is formed under the conductive film 20508a and the conductive film 20508b. But,
As shown in FIG. 76, an insulating film 22001 may be formed on the substrate 20515 side. Insulating film 2
Reference numeral 2001 denotes an insulating film for adjusting the liquid crystal layer 20510 (cell gap) similarly to the insulating film 21801.

なお、図76では、平坦化膜として絶縁膜20507が形成されている場合について説明
したが、図77に示すように、絶縁膜20507が形成されていなくてもよい。図77の
場合は、反射画素電極として導電膜20506を用いることができる。もちろん、反射画
素電極として、別の導電膜が形成されていてもよい。
Note that FIG. 76 illustrates the case where the insulating film 20507 is formed as the planarization film, but the insulating film 20507 may not be formed as illustrated in FIG. 77. In the case of FIG. 77, a conductive film 20506 can be used as the reflective pixel electrode. Of course, another conductive film may be formed as the reflective pixel electrode.

なお、絶縁膜22001は、導電膜20512と絶縁膜20511との間に形成されてい
てもよいし、絶縁膜20511と液晶層20510との間に形成されていてもよい。
Note that the insulating film 22001 may be formed between the conductive film 20512 and the insulating film 20511, or may be formed between the insulating film 20511 and the liquid crystal layer 20510.

次に、半透過型の液晶パネルにおいて、トランジスタの半導体膜として多結晶半導体を用
いられている場合の液晶パネルの断面図を図78に示す。
Next, FIG. 78 shows a cross-sectional view of a liquid crystal panel in the case where a polycrystalline semiconductor is used as a semiconductor film of a transistor in a transflective liquid crystal panel.

なお、図78の断面図は、逆スタガ型のチャネルエッチ構造を用いたトランジスタを有す
る液晶パネルの断面図である。ただし、トランジスタは、トップゲート型でもよいし、逆
スタガ型のチャネル保護構造を用いてもよい。
Note that the cross-sectional view of FIG. 78 is a cross-sectional view of a liquid crystal panel including a transistor using an inverted staggered channel etch structure. However, the transistor may be a top gate type or an inverted stagger type channel protection structure.

なお、図78は、導電膜20506が形成されるまでは、図78と同様である。したがっ
て、導電膜20506が形成された後の工程及び構造について説明する。
Note that FIG. 78 is similar to FIG. 78 until the conductive film 20506 is formed. Accordingly, a process and structure after the conductive film 20506 is formed will be described.

まず、半導体膜20502上、絶縁膜20503及び導電膜20506上に、液晶層20
510の厚さ(いわいるセルギャップ)を薄くするための層として、フォトリソグラフィ
法、インクジェット法又は印刷法などにより、絶縁膜22201が形成されている。なお
、絶縁膜22201としては、平坦性や被覆性がよいことが望ましいため、有機材料を用
いて形成されることが多い。なお、無機材料(酸化シリコン、窒化シリコン、酸化窒化シ
リコン)の上に、有機材料が形成され、多層構造になっていてもよい。なお、絶縁膜22
201には、コンタクトホールが選択的に形成されている。例えば、コンタクトホールは
、トランジスタ20521のドレイン電極の上面に形成されている。次に、絶縁膜205
03上及び絶縁膜22201上に、第1の画素電極として、フォトリソグラフィ法、イン
クジェット法又は印刷法などにより、導電膜20508aが形成されている。次に、導電
膜20508a上に、第2の画素電極として、フォトリソグラフィ法、インクジェット法
又は印刷法などにより、導電膜20508bが形成されている。なお、導電膜20508
bが形成される領域を反射領域という。また、導電膜20508aが形成されている領域
のうち、導電膜20508a上に導電膜20508bが形成されていない領域を透過領域
という。次に、絶縁膜22201上、導電膜20508a及び導電膜20508b上に、
配向膜として、絶縁膜20509が形成されている。次に、絶縁膜20514、絶縁膜2
0513、導電膜20512及び絶縁膜20511などが形成された基板20515と、
基板20100との隙間に、液晶層20510が配置されている。
First, over the semiconductor film 20502, over the insulating film 20503 and the conductive film 20506, the liquid crystal layer 20
As a layer for reducing the thickness 510 (so-called cell gap), an insulating film 22201 is formed by a photolithography method, an inkjet method, a printing method, or the like. Note that the insulating film 22201 is preferably formed using an organic material because the insulating film 22201 preferably has good flatness and coverage. Note that an organic material may be formed over an inorganic material (silicon oxide, silicon nitride, silicon oxynitride) to have a multilayer structure. Insulating film 22
A contact hole is selectively formed in 201. For example, the contact hole is formed on the upper surface of the drain electrode of the transistor 20521. Next, the insulating film 205
A conductive film 20508a is formed over the insulating film 22201 and the insulating film 22201 by a photolithography method, an inkjet method, a printing method, or the like as the first pixel electrode. Next, a conductive film 20508b is formed as a second pixel electrode over the conductive film 20508a by a photolithography method, an inkjet method, a printing method, or the like. Note that the conductive film 20508
A region where b is formed is called a reflective region. In addition, among regions where the conductive film 20508a is formed, a region where the conductive film 20508b is not formed over the conductive film 20508a is referred to as a transmission region. Next, over the insulating film 22201, the conductive films 20508a, and 20508b,
An insulating film 20509 is formed as the alignment film. Next, the insulating film 20514 and the insulating film 2
0513, a substrate 20515 provided with a conductive film 20512, an insulating film 20511, and the like;
A liquid crystal layer 20510 is provided in the gap with the substrate 20100.

なお、図78では、導電膜20508aが形成された後に導電膜20508bが形成され
ているが、図79に示すように、導電膜20508bが形成された後に導電膜20508
aが形成されていてもよい。
78, the conductive film 20508b is formed after the conductive film 20508a is formed. However, as shown in FIG. 79, the conductive film 20508 is formed after the conductive film 20508b is formed.
a may be formed.

なお、図78及び図79では、液晶層20510(セルギャップ)を調整するための絶縁
膜が導電膜20508aの下及び導電膜20508bの下に、形成されている。しかし、
図80のように絶縁膜22001が基板20515側に形成されていてもよい。絶縁膜2
2001は、絶縁膜22201と同様に、液晶層20510(セルギャップ)を調整する
ための絶縁膜である。
78 and 79, an insulating film for adjusting the liquid crystal layer 20510 (cell gap) is formed under the conductive film 20508a and the conductive film 20508b. But,
As shown in FIG. 80, an insulating film 22001 may be formed on the substrate 20515 side. Insulating film 2
Reference numeral 2001 denotes an insulating film for adjusting the liquid crystal layer 20510 (cell gap) similarly to the insulating film 22201.

なお、図79及び図80では、平坦化膜として絶縁膜20507が形成されている場合に
ついて説明したが、図81に示すように、絶縁膜20507が形成されていなくてもよい
。図81の場合は、反射画素電極として導電膜20506を用いることができる。もちろ
ん、反射画素電極として、別の導電膜が形成されていてもよい。
Note that FIGS. 79 and 80 illustrate the case where the insulating film 20507 is formed as the planarization film, but the insulating film 20507 may not be formed as illustrated in FIG. 81. In the case of FIG. 81, a conductive film 20506 can be used as the reflective pixel electrode. Of course, another conductive film may be formed as the reflective pixel electrode.

なお、図61及び図63〜図81では、液晶層20510に電圧を印加する一対の電極(
導電膜20508及び導電膜20512)を異なる基板上に形成した例を示した。しかし
、導電膜20512が基板20100上に設けられていてもよい。こうして、液晶の駆動
方式として、IPS(In−Plane−Switching)モードを用いることがで
きる。また、液晶層20510によっては、2つの配向膜(絶縁膜20509及び絶縁膜
20511)の一方又は両方が無い構造としてもよい。
61 and FIGS. 63 to 81, a pair of electrodes for applying a voltage to the liquid crystal layer 20510 (
An example is shown in which the conductive film 20508 and the conductive film 20512) are formed over different substrates. However, the conductive film 20512 may be provided over the substrate 20100. Thus, an IPS (In-Plane-Switching) mode can be used as a liquid crystal driving method. Further, depending on the liquid crystal layer 20510, one or both of the two alignment films (the insulating film 20509 and the insulating film 20511) may be omitted.

なお、図61及び図63〜図81において、反射画素電極として、導電膜20508(導
電膜20508b)が形成されているが、導電膜20508の形状は凹凸となっているこ
とが望ましい。なぜなら、反射画素電極は、外光を反射させて、表示を行うためのもので
ある。反射電極に入ってきた外光を効率的に活用し、表示輝度を高めるために、反射電極
で乱反射させることができるからである。なお、導電膜20508の下の膜(絶縁膜20
505、絶縁膜20507、絶縁膜21801又は絶縁膜22201など)の形状を凹凸
にすることで、導電膜20508の形状が凹凸になる。
In FIGS. 61 and 63 to 81, the conductive film 20508 (conductive film 20508b) is formed as the reflective pixel electrode, but the conductive film 20508 is preferably uneven. This is because the reflective pixel electrode is used for display by reflecting external light. This is because in order to efficiently use the external light that has entered the reflective electrode and increase the display luminance, it can be diffusely reflected by the reflective electrode. Note that a film below the conductive film 20508 (the insulating film 20
505, the insulating film 20507, the insulating film 21801, the insulating film 22201, and the like) is uneven, whereby the shape of the conductive film 20508 is uneven.

続いて、図61〜図81で説明した液晶パネルを有する液晶表示装置について、図82を
参照して説明する。
Subsequently, a liquid crystal display device having the liquid crystal panel described in FIGS. 61 to 81 will be described with reference to FIG.

まず、図82に示した液晶表示装置には、バックライトユニット22601、液晶パネル
22607、第1の偏光子を含む層22608、第2の偏光子を含む層22609が設け
られている。
First, the liquid crystal display device illustrated in FIG. 82 is provided with a backlight unit 22601, a liquid crystal panel 22607, a layer 22608 including a first polarizer, and a layer 22609 including a second polarizer.

なお、液晶パネル22607は、本実施形態で説明したものと同様なものとすることがで
きる。また、本実施形態の液晶パネルは、各画素にスイッチング素子が設けられたアクテ
ィブ型の構造について説明してきたが、図82の液晶パネルはパッシブ型の構造でもよい
Note that the liquid crystal panel 22607 can be the same as that described in this embodiment. In addition, although the liquid crystal panel of this embodiment has been described with respect to an active structure in which a switching element is provided in each pixel, the liquid crystal panel in FIG. 82 may have a passive structure.

バックライトユニット22601の構造について説明する。バックライトユニット226
01は、拡散板22602、導光板22603、反射板22604、ランプリフレクタ2
2605、光源22606を有するように構成されている。光源22606としては冷陰
極管、熱陰極管、発光ダイオード、無機EL又は有機ELなどが用いられ、光源2260
6は必要に応じて発光する機能を有する。ランプリフレクタ22605は、光源2260
6からの蛍光を効率よく導光板22603に導く機能を有する。導光板22603は、蛍
光を全反射させて、全面に光を導く機能を有する。拡散板22602は、明度のムラを低
減する機能を有する。反射板22604は、導光板22603から下方向(液晶パネル2
2607と反対方向)に漏れた光を反射して再利用する機能を有する。
The structure of the backlight unit 22601 will be described. Backlight unit 226
01 is a diffusion plate 22602, a light guide plate 22603, a reflection plate 22604, a lamp reflector 2
2605 and a light source 22606 are provided. As the light source 22606, a cold cathode tube, a hot cathode tube, a light emitting diode, an inorganic EL, an organic EL, or the like is used.
6 has a function of emitting light as necessary. The lamp reflector 22605 includes a light source 2260.
6 has a function of efficiently guiding the fluorescence from the light guide plate 22603. The light guide plate 22603 has a function of totally reflecting fluorescence and guiding light to the entire surface. The diffusion plate 22602 has a function of reducing brightness unevenness. The reflection plate 22604 is directed downward from the light guide plate 22603 (the liquid crystal panel 2
It has a function of reflecting and reusing light leaked in the direction opposite to 2607).

なお、拡散板22602と第2の偏光子を含む層22609との間に、プリズムシートを
配置することで、本実施形態の液晶表示装置は液晶パネルの画面の明るさを向上させるこ
とができる。
In addition, the liquid crystal display device of this embodiment can improve the brightness of the screen of a liquid crystal panel by arrange | positioning a prism sheet between the diffuser plate 22602 and the layer 22609 containing a 2nd polarizer.

バックライトユニット22601には、光源22606の輝度を調整するための制御回路
が接続されている。制御回路からの信号供給によって、光源22606の輝度を調整する
ことができる。
A control circuit for adjusting the luminance of the light source 22606 is connected to the backlight unit 22601. The luminance of the light source 22606 can be adjusted by supplying a signal from the control circuit.

液晶パネル22607とバックライトユニット22601との間には第2の偏光子を含む
層22609が設けれ、バックライトユニット22601とは反対方向の液晶パネル22
607にも第1の偏光子を含む層22608が設けられている。
A layer 22609 including a second polarizer is provided between the liquid crystal panel 22607 and the backlight unit 22601, and the liquid crystal panel 22 in the direction opposite to the backlight unit 22601 is provided.
A layer 22608 including a first polarizer is also provided at 607.

なお、第1の偏光子を含む層22608と第2の偏光子を含む層22609とは、液晶パ
ネル22607の液晶素子がTNモードで駆動する場合、クロスニコルになるように配置
される。また、第1の偏光子を含む層22608と第2の偏光子を含む層22609とは
、液晶パネル22607の液晶素子がVAモードで駆動する場合、クロスニコルになるよ
うに配置される。また、第1の偏光子を含む層22608と第2の偏光子を含む層226
09とは、液晶パネル22607の液晶素子がIPSモード及びFFSモードで駆動する
場合、クロスニコルになるように配置されていてもよいし、パラレルニコルになるように
配置されていてもよい。
Note that the layer 22608 including the first polarizer and the layer 22609 including the second polarizer are arranged so as to be in a crossed Nicol state when the liquid crystal element of the liquid crystal panel 22607 is driven in the TN mode. In addition, the layer 22608 including the first polarizer and the layer 22609 including the second polarizer are arranged so as to be in a crossed Nicol state when the liquid crystal element of the liquid crystal panel 22607 is driven in the VA mode. In addition, the layer 22608 including the first polarizer and the layer 226 including the second polarizer
When the liquid crystal element of the liquid crystal panel 22607 is driven in the IPS mode and the FFS mode, 09 may be arranged so as to be crossed Nicols or arranged so as to be parallel Nicols.

第1の偏光子を含む層22608及び第2の偏光子を含む層22609の両方又は一方と
、液晶パネル22607との間に位相差板を有していてもよい。
A retardation plate may be provided between both or one of the layer 22608 including the first polarizer and the layer 22609 including the second polarizer and the liquid crystal panel 22607.

なお、図85に示すように、第2の偏光子を含む層22609とバックライトユニット2
2601との間に、スリット(格子)22610を配置することで、本実施形態の液晶表
示装置は3次元表示を行うことができる。
As shown in FIG. 85, the layer 22609 containing the second polarizer and the backlight unit 2
By disposing a slit (grating) 22610 between 2601 and the liquid crystal display device of this embodiment, three-dimensional display can be performed.

バックライトユニット側に配置された開口部を有するスリット22610は、光源より入
射された光をストライプ状にして透過し、表示装置へ入射させる。このスリット2261
0によって、視認側にいる視認者の両目に視差を作ることができ、視認者は右目では右目
用の画素だけを、左目では左目用の画素だけを同時に見ることになる。よって、視認者は
、3次元表示を見ることができる。つまり、スリット22610によって特定の視野角を
与えられた光が右目用画像及び左目用画像のそれぞれに対応する画素を通過することで、
右目用画像と左目用画像とが異なる視野角に分離され、3次元表示が行われる。
A slit 22610 having an opening disposed on the backlight unit side transmits light incident from the light source in a stripe shape and allows the light to enter the display device. This slit 2261
With 0, parallax can be created in both eyes of the viewer on the viewer side, and the viewer sees only the pixels for the right eye in the right eye and only the pixels for the left eye in the left eye. Therefore, the viewer can see the three-dimensional display. That is, the light given a specific viewing angle by the slit 22610 passes through pixels corresponding to the right-eye image and the left-eye image,
The right-eye image and the left-eye image are separated into different viewing angles, and three-dimensional display is performed.

図85の液晶表示装置を用いて、テレビジョン装置、携帯電話などの電子機器を作製すれ
ば、3次元表示を行うことができる高機能でかつ高画質の電子機器を提供することができ
る。
If an electronic device such as a television device or a mobile phone is manufactured using the liquid crystal display device in FIG. 85, an electronic device with high functionality and high image quality capable of three-dimensional display can be provided.

続いて、バックライトの詳細な構成について、図84を参照して説明する。バックライト
は光源を有するバックライトユニットとして液晶表示装置に設けられ、バックライトユニ
ットは効率よく光を散乱させるため、光源は反射板により囲まれている。
Next, a detailed configuration of the backlight will be described with reference to FIG. The backlight is provided in a liquid crystal display device as a backlight unit having a light source, and the light source is surrounded by a reflector so that the backlight unit efficiently scatters light.

図84(A)に示すように、バックライトユニット22852は、光源として冷陰極管2
2801を用いることができる。また、冷陰極管22801からの光を効率よく反射させ
るため、ランプリフレクタ22832を設けることができる。冷陰極管22801は、大
型表示装置に用いることが多い。これは冷陰極管からの輝度の強度のためである。そのた
め、冷陰極管を有するバックライトユニットは、パーソナルコンピュータのディスプレイ
に用いることができる。
As shown in FIG. 84 (A), the backlight unit 22852 is a cold cathode tube 2 as a light source.
2801 can be used. In addition, a lamp reflector 22832 can be provided in order to efficiently reflect light from the cold cathode tube 22801. The cold cathode tube 22801 is often used for a large display device. This is due to the intensity of the luminance from the cold cathode tube. Therefore, a backlight unit having a cold cathode tube can be used for a display of a personal computer.

図84(B)に示すように、バックライトユニット22852は、光源として発光ダイオ
ード(LED)22802を用いることができる。例えば、白色に発する発光ダイオード
(W)22802を所定の間隔に配置する。また、発光ダイオード(W)22802から
の光を効率よく反射させるため、ランプリフレクタ22832を設けることができる。
As shown in FIG. 84B, the backlight unit 22852 can use a light emitting diode (LED) 22802 as a light source. For example, white light emitting diodes (W) 22802 are arranged at predetermined intervals. In addition, a lamp reflector 22832 can be provided in order to efficiently reflect light from the light emitting diode (W) 22802.

また図84(C)に示すように、バックライトユニット22852は、光源として各色R
GBの発光ダイオード(LED)22803、22804、22805を用いることがで
きる。各色RGBの発光ダイオード(LED)22803、22804、22805を用
いることにより、白色を発する発光ダイオード(W)22802のみと比較して、色再現
性を高くすることができる。また、発光ダイオードからの光を効率よく反射させるため、
ランプリフレクタ22832を設けることができる。
As shown in FIG. 84 (C), the backlight unit 22852 has each color R as a light source.
GB light emitting diodes (LEDs) 22803, 22804, 22805 can be used. By using the light emitting diodes (LEDs) 22803, 22804, and 22805 for each color RGB, color reproducibility can be enhanced as compared with only the light emitting diode (W) 22802 that emits white. In addition, in order to efficiently reflect the light from the light emitting diode,
A ramp reflector 22832 may be provided.

またさらに図84(D)に示すように、光源として各色RGBの発光ダイオード(LED
)22803、22804、22805を用いる場合、それらの数や配置を同じとする必
要はない。例えば、発光強度の低い色(例えば緑)を複数配置してもよい。
Furthermore, as shown in FIG. 84D, each color RGB light emitting diode (LED) is used as a light source.
) When using 22803, 22804, and 22805, it is not necessary to make them the same number and arrangement. For example, a plurality of colors with low emission intensity (for example, green) may be arranged.

さらに白色を発する発光ダイオード22802と、各色RGBの発光ダイオード(LED
)22803、22804、22805とを組み合わせて用いてもよい。
Furthermore, a light emitting diode 22802 that emits white light, and a light emitting diode (LED for each color RGB)
) 22803, 22804, 22805 may be used in combination.

なお、RGBの発光ダイオードを有する場合、フィールドシーケンシャルモードを適用す
ると、時間に応じてRGBの発光ダイオードを順次点灯させることによりカラー表示を行
うことができる。
Note that in the case of having RGB light emitting diodes, when the field sequential mode is applied, color display can be performed by sequentially turning on the RGB light emitting diodes according to time.

発光ダイオードを用いると、輝度が高いため、大型表示装置に適する。また、RGB各色
の色純度が良いため冷陰極管と比べて色再現性に優れており、配置面積を小さくすること
ができるため、小型表示装置に適応すると、狭額縁化を図ることができる。
When a light-emitting diode is used, it has high luminance and is suitable for a large display device. Further, since the color purity of each of the RGB colors is good, the color reproducibility is superior to that of the cold cathode tube, and the arrangement area can be reduced. Therefore, when the display is adapted to a small display device, the frame can be narrowed.

また、光源を必ずしも図84に示すバックライトユニットとして配置する必要はない。例
えば、大型表示装置に発光ダイオードを有するバックライトを搭載する場合、発光ダイオ
ードは該基板の背面に配置することができる。このとき発光ダイオードは、所定の間隔を
維持し、各色の発光ダイオードを順に配置させることができる。発光ダイオードの配置に
より、色再現性を高めることができる。
Further, the light source is not necessarily arranged as the backlight unit shown in FIG. For example, when a backlight having a light emitting diode is mounted on a large display device, the light emitting diode can be disposed on the back surface of the substrate. At this time, the light emitting diodes can maintain predetermined intervals, and the light emitting diodes of the respective colors can be arranged in order. The color reproducibility can be improved by the arrangement of the light emitting diodes.

続いて、偏光子を含む層(偏光板又は偏光フィルムともいう)の一例について、図86を
参照して説明する。
Next, an example of a layer including a polarizer (also referred to as a polarizing plate or a polarizing film) is described with reference to FIG.

図86の偏光子を含む層23000は、保護フィルム23001、基板フィルム2300
2、PVA偏光フィルム23003、基板フィルム23004、粘着剤層23005及び
離型フィルム23006を有するように構成されている。
86 includes a protective film 23001 and a substrate film 2300.
2, PVA polarizing film 23003, substrate film 23004, adhesive layer 23005 and release film 23006 are configured.

PVA偏光フィルム23003は、ある振動方向だけの光(直線偏光)を作り出す機能を
有する。具体的には、PVA偏光フィルム23003は、電子の密度が縦と横で大きく異
なる分子(偏光子)を含んでいる。PVA偏光フィルム23003は、この電子の密度が
縦と横で大きく異なる分子の方向を揃えることで、直線偏光を作り出すことができる。
The PVA polarizing film 23003 has a function of generating light only in a certain vibration direction (linearly polarized light). Specifically, the PVA polarizing film 23003 includes molecules (polarizers) in which the electron density differs greatly in the vertical and horizontal directions. The PVA polarizing film 23003 can produce linearly polarized light by aligning the directions of molecules in which the electron density is greatly different in the vertical and horizontal directions.

一例として、PVA偏光フィルム23003は、ポリビニールアルコール(Poly V
inyl Alcohol)の高分子フィルムに、ヨウ素化合物をドープし、PVAフィ
ルムをある方向に引っ張ることで、一定方向にヨウ素分子の並んだフィルムを得ることが
できる。そして、ヨウ素分子の長軸と平行な光は、ヨウ素分子に吸収される。また、高耐
久用途及び高耐熱用途として、ヨウ素の代わりに2色性の染料が用いてもよい。なお、染
料は、車載用LCDやプロジェクタ用LCDなどの耐久性、耐熱性が求められる液晶表示
装置に用いられることが望ましい。
As an example, the PVA polarizing film 23003 is made of polyvinyl alcohol (Poly V).
Inyl Alcohol) is doped with an iodine compound, and the PVA film is pulled in a certain direction, whereby a film in which iodine molecules are arranged in a certain direction can be obtained. And the light parallel to the long axis of an iodine molecule is absorbed by the iodine molecule. In addition, a dichroic dye may be used in place of iodine for high durability use and high heat resistance use. The dye is preferably used in liquid crystal display devices that require durability and heat resistance, such as in-vehicle LCDs and projector LCDs.

PVA偏光フィルム23003は、両側を基材となるフィルム(基板フィルム23002
及び基板フィルム3604)で挟むことで、信頼性を増すことができる。また、PVA偏
光フィルム23003は、高透明性、高耐久性のトリアセチルロース(TAC)フィルム
によって挟まれていてもよい。なお、基板フィルム及びTACフィルムは、PVA偏光フ
ィルム23003が有する偏光子の保護層として機能する。
The PVA polarizing film 23003 is a film (substrate film 23002 which is a base material on both sides).
And the substrate film 3604), the reliability can be increased. The PVA polarizing film 23003 may be sandwiched between highly transparent and highly durable triacetylrose (TAC) films. In addition, a board | substrate film and a TAC film function as a protective layer of the polarizer which PVA polarizing film 23003 has.

一方の基板フィルム(基板フィルム23004)には、液晶パネルのガラス基板に貼るた
めの粘着剤層23005が貼られている。なお、粘着剤層23005は、粘着剤を片側の
基板フィルム(基板フィルム23004)に塗布することで形成される。また、粘着剤層
23005には、離形フィルム23005(セパレートフィルム)が備えられている。
One substrate film (substrate film 23004) has an adhesive layer 23005 attached to a glass substrate of a liquid crystal panel. Note that the pressure-sensitive adhesive layer 23005 is formed by applying a pressure-sensitive adhesive to a substrate film (substrate film 23004) on one side. The pressure-sensitive adhesive layer 23005 is provided with a release film 23005 (separate film).

他方の基板フィルム(基板フィルム23002)には、保護フィルムが備えられている。 The other substrate film (substrate film 23002) is provided with a protective film.

なお、偏光フィルム23000表面に、ハードコート散乱層(アンチグレア層)が備えら
れていてもよい。ハードコート散乱層は、AG処理によって表面に微細な凹凸が形成され
ており、外光を散乱させる防眩機能を有するため、液晶パネルへの外光の映り込みや表面
反射を防ぐことができる。
A hard coat scattering layer (anti-glare layer) may be provided on the surface of the polarizing film 23000. Since the hard coat scattering layer has fine irregularities formed on the surface by AG treatment and has an antiglare function for scattering external light, reflection of external light on the liquid crystal panel and surface reflection can be prevented.

また、偏光フィルム23000表面に、複数の屈折率の異なる光学薄膜層を多層化(アン
チリフレクション処理、若しくはAR処理ともいう)してもよい。多層化された複数の屈
折率のことなる光学薄膜層は、光の干渉効果によって表面の反射率を低減することができ
る。
Further, a plurality of optical thin film layers having different refractive indexes may be formed on the surface of the polarizing film 23000 (also referred to as anti-reflection treatment or AR treatment). The multilayered optical thin film layer having a plurality of refractive indexes can reduce the reflectance of the surface due to the light interference effect.

続いて、液晶表示装置が有する各回路の動作について、図83を参照して説明する。 Next, the operation of each circuit included in the liquid crystal display device will be described with reference to FIG.

図83には、表示装置の画素部22705及び駆動回路部22708のシステムブロック
図を示す。
FIG. 83 shows a system block diagram of the pixel portion 22705 and the driver circuit portion 22708 of the display device.

画素部22705は、複数の画素を有し、各画素となる信号線22712と、走査線22
710との交差領域には、スイッチング素子が設けられている。スイッチング素子により
液晶分子の傾きを制御するための電圧の印加を制御することができる。このように各交差
領域にスイッチング素子が設けられた構造をアクティブ型と呼ぶ。本実施の形態の表示装
置の画素部は、このようなアクティブ型に限定されず、パッシブ型の構成を有してもよい
。パッシブ型は、各画素にスイッチング素子がないため、工程が簡便である。
The pixel portion 22705 includes a plurality of pixels, a signal line 22712 serving as each pixel, and the scanning line 22.
A switching element is provided in a region intersecting with 710. Application of a voltage for controlling the tilt of liquid crystal molecules can be controlled by the switching element. A structure in which switching elements are provided in each intersection region in this way is called an active type. The pixel portion of the display device in this embodiment is not limited to such an active type and may have a passive structure. Since the passive type has no switching element in each pixel, the process is simple.

駆動回路部22708は、制御回路22702、信号線駆動回路22703、走査線駆動
回路22704を有する。映像信号22701が入力される制御回路22702は、画素
部22705の表示内容に応じて、階調制御を行う機能を有する。そのため、制御回路2
2702は、生成された信号を信号線駆動回路22703及び走査線駆動回路22704
に入力する。そして、走査線駆動回路22704に基づき、走査線22710を介してス
イッチング素子が選択されると、選択された交差領域の画素電極に電圧が印加される。こ
の電圧の値は、信号線駆動回路22703から信号線を介して入力される信号に基づき決
定される。
The driver circuit portion 22708 includes a control circuit 22702, a signal line driver circuit 22703, and a scanning line driver circuit 22704. A control circuit 22702 to which the video signal 22701 is input has a function of performing gradation control in accordance with display contents of the pixel portion 22705. Therefore, the control circuit 2
Reference numeral 2702 denotes a signal line driver circuit 22703 and a scan line driver circuit 22704 which are generated signals.
To enter. When a switching element is selected via the scanning line 22710 based on the scanning line driver circuit 22704, a voltage is applied to the pixel electrode in the selected intersection region. The value of this voltage is determined based on a signal input from the signal line driver circuit 22703 via the signal line.

さらに、制御回路22702では、照明手段22706へ供給する電力を制御する信号が
生成され、該信号は、照明手段22706の電源22707に入力される。照明手段には
、上記実施の形態で示したバックライトユニットを用いることができる。なお照明手段は
バックライト以外にフロントライトもある。フロントライトとは、画素部の前面側に取り
つけ、全体を照らす発光体および導光体で構成された板状のライトユニットである。この
ような照明手段により、低消費電力で、均等に画素部を照らすことができる。
Further, the control circuit 22702 generates a signal for controlling the power supplied to the lighting unit 22706, and the signal is input to the power source 22707 of the lighting unit 22706. The backlight unit described in the above embodiment can be used as the illumination unit. The illumination means includes a front light in addition to the backlight. The front light is a plate-like light unit that is mounted on the front side of the pixel portion and is composed of a light emitter and a light guide that illuminate the whole. Such illumination means can illuminate the pixel portion evenly with low power consumption.

図83(B)に示すように走査線駆動回路22704は、シフトレジスタ22741、レ
ベルシフタ22742、バッファ22743として機能する回路を有する。シフトレジス
タ22741にはゲートスタートパルス(GSP)、ゲートクロック信号(GCK)等の
信号が入力される。なお、本実施の形態の表示装置の走査線駆動回路は、図83(B)に
示す構成に限定されない。
As illustrated in FIG. 83B, the scan line driver circuit 22704 includes circuits that function as a shift register 22741, a level shifter 22742, and a buffer 22743. Signals such as a gate start pulse (GSP) and a gate clock signal (GCK) are input to the shift register 22741. Note that the scan line driver circuit of the display device in this embodiment is not limited to the structure illustrated in FIG.

また図83(C)に示すように信号線駆動回路22703は、シフトレジスタ22731
、第1のラッチ22732、第2のラッチ22733、レベルシフタ22734、バッフ
ァ22735として機能する回路を有する。バッファ22735として機能する回路とは
、弱い信号を増幅させる機能を有する回路であり、オペアンプ等を有する。レベルシフタ
22734には、スタートパルス(SSP)等の信号が、第1のラッチ22732にはビ
デオ信号等のデータ(DATA)が入力される。第2のラッチ22733にはラッチ(L
AT)信号を一時保持することができ、一斉に画素部22705へ入力させる。これを線
順次駆動と呼ぶ。そのため、線順次駆動ではなく、点順次駆動を行う画素であれば、第2
のラッチは不要とすることができる。このように、本実施の形態の表示装置の信号線駆動
回路は図83(C)に示す構成に限定されない。
As shown in FIG. 83C, the signal line driver circuit 22703 includes a shift register 22731.
, A first latch 22732, a second latch 22733, a level shifter 22734, and a circuit functioning as a buffer 22735. A circuit functioning as the buffer 22735 is a circuit having a function of amplifying a weak signal and includes an operational amplifier and the like. A signal such as a start pulse (SSP) is input to the level shifter 22734, and data (DATA) such as a video signal is input to the first latch 22732. The second latch 22733 has a latch (L
(AT) signal can be temporarily held and input to the pixel portion 22705 all at once. This is called line sequential driving. Therefore, if the pixel performs dot sequential driving instead of line sequential driving, the second
This latch can be dispensed with. As described above, the signal line driver circuit of the display device in this embodiment is not limited to the structure illustrated in FIG.

このような信号線駆動回路22703、走査線駆動回路22704、画素部22705は
、同一基板状に設けられた半導体素子によって形成することができる。半導体素子は、ガ
ラス基板に設けられた薄膜トランジスタを用いて形成することができる。この場合、半導
体素子には結晶性半導体膜を適用するとよい。結晶性半導体膜は、電気特性、特に移動度
が高いため、駆動回路部が有する回路を構成することができる。また、信号線駆動回路2
2703や走査線駆動回路22704は、IC(Integrated Circuit
)チップを用いて、基板上に実装することもできる。この場合、画素部の半導体素子には
非晶質半導体膜を適用することができる。
Such a signal line driver circuit 22703, a scan line driver circuit 22704, and a pixel portion 22705 can be formed using semiconductor elements provided over the same substrate. The semiconductor element can be formed using a thin film transistor provided over a glass substrate. In this case, a crystalline semiconductor film is preferably applied to the semiconductor element. Since the crystalline semiconductor film has high electrical characteristics, particularly mobility, a circuit included in the driver circuit portion can be formed. Further, the signal line driving circuit 2
2703 and the scanning line driving circuit 22704 are integrated circuits (ICs).
It can also be mounted on a substrate using a chip. In this case, an amorphous semiconductor film can be applied to the semiconductor element in the pixel portion.

ここで、本実施形態の液晶表示モジュールを図87(A)及び図87(B)を用いて説明
する。
Here, the liquid crystal display module of this embodiment will be described with reference to FIGS. 87 (A) and 87 (B).

図87(A)は液晶表示モジュールの一例であり、TFT基板23100と対向基板23
101がシール材23102により固着され、その間にTFT等を含む画素部23103
と液晶層23104が設けられ表示領域を形成している。着色層23105はカラー表示
を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応した着色層が各
画素に対応して設けられている。TFT基板23100と対向基板23101の外側には
第1の偏光子を含む層23106、第2の偏光子を含む層23107、拡散板23113
が配設されている。光源は冷陰極管23110と反射板23111により構成され、回路
基板23112は、フレキシブル配線基板23109によりTFT基板23100と接続
され、コントロール回路や電源回路などの外部回路が組みこまれている。
FIG. 87A illustrates an example of a liquid crystal display module, which includes a TFT substrate 23100 and a counter substrate 23.
101 is fixed by a sealant 23102, and a pixel portion 23103 including a TFT or the like therebetween
A liquid crystal layer 23104 is provided to form a display region. The colored layer 23105 is necessary for color display. In the case of the RGB method, a colored layer corresponding to each color of red, green, and blue is provided corresponding to each pixel. On the outside of the TFT substrate 23100 and the counter substrate 23101, a layer 23106 including a first polarizer, a layer 23107 including a second polarizer, and a diffusion plate 23113
Is arranged. The light source is composed of a cold cathode tube 23110 and a reflection plate 23111. The circuit board 23112 is connected to the TFT substrate 23100 by a flexible wiring board 23109, and an external circuit such as a control circuit or a power supply circuit is incorporated.

TFT基板23100と光源であるバックライトの間には第2の偏光子を含む層2310
7が積層して設けられ、対向基板23101にも第1の偏光子を含む層23106が積層
して設けられている。一方、第2の偏光子を含む層23107の吸収軸と、視認側に設け
られた第1の偏光子を含む層23106の吸収軸とは、クロスニコルになるように配置さ
れる。
A layer 2310 including a second polarizer is provided between the TFT substrate 23100 and the backlight as the light source.
7 is stacked, and the counter substrate 23101 is also provided with a layer 23106 including the first polarizer. On the other hand, the absorption axis of the layer 23107 including the second polarizer and the absorption axis of the layer 23106 including the first polarizer provided on the viewing side are arranged to be crossed Nicols.

積層された第2の偏光子を含む層23107や積層された第1の偏光子を含む層2310
6は、TFT基板23100、対向基板23101に接着されている。また積層された偏
光子を含む層と、基板との間に位相差板を有した状態で積層してもよい。また、必要に応
じて、視認側である第1の偏光子を含む層23106には反射防止処理を施してもよい。
A layer 23107 including a stacked second polarizer and a layer 2310 including a stacked first polarizer
6 is bonded to the TFT substrate 23100 and the counter substrate 23101. Moreover, you may laminate | stack in the state which had the phase difference plate between the layer containing the laminated | stacked polarizer, and a board | substrate. Further, if necessary, the layer 23106 including the first polarizer on the viewing side may be subjected to an antireflection treatment.

液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(I
n−Plane−Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi−domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)、ASM(Axially Symmetric aligned Mic
ro−cell)モード、OCB(Optical Compensated Bire
fringence)モード、FLC(Ferroelectric Liquid C
rystal)モード、AFLC(AntiFerroelectric Liquid
Crystal)、PDLC(Polymer Dispersed Liquid
Crystal)モードなどを用いることができる。
The liquid crystal display module has TN (Twisted Nematic) mode, IPS (I
n-Plane-Switching) mode, FFS (Fringe Field S)
switching) mode, MVA (Multi-domain Vertical A)
license) mode, PVA (Patterned Vertical Align)
nment), ASM (Axial Symmetrical Aligned Mic)
ro-cell) mode, OCB (Optical Compensated Wire)
fringe) mode, FLC (Ferroelectric Liquid C)
crystal) mode, AFLC (Antiferroelectric Liquid)
Crystal), PDLC (Polymer Dispersed Liquid)
Crystal) mode or the like can be used.

図87(B)は図87(A)の液晶表示モジュールにOCBモードを適用した一例であり
、FS−LCD(Field sequential−LCD)となっている。FS−L
CDは、1フレーム期間に赤色発光と緑色発光と青色発光をそれぞれ行うものであり、時
間分割を用いて画像を合成しカラー表示を行うことが可能である。また、各発光を発光ダ
イオードまたは冷陰極管等で行うので、カラーフィルターが不要である。よって、3原色
のカラーフィルターを並べ、各色の表示領域を限定する必要がなく、どの領域でも3色全
ての表示を行うことができる。一方、1フレーム期間に3色の発光を行うため、液晶の高
速な応答が求められる。本実施の形態の表示装置に、FS方式を用いたFLCモード及び
OCBモードを適用し、高性能で高画質な表示装置、また液晶テレビジョン装置を完成さ
せることができる。
87B is an example in which the OCB mode is applied to the liquid crystal display module of FIG. 87A, and is an FS-LCD (Field sequential-LCD). FS-L
The CD emits red light, green light, and blue light in one frame period, and can display images by combining images using time division. Further, since each light emission is performed by a light emitting diode or a cold cathode tube, a color filter is unnecessary. Therefore, it is not necessary to arrange the color filters of the three primary colors and limit the display area of each color, and it is possible to display all three colors in any area. On the other hand, since three colors of light are emitted in one frame period, a high-speed response of the liquid crystal is required. By applying the FLC mode and the OCB mode using the FS method to the display device of this embodiment mode, a high-performance and high-quality display device or a liquid crystal television device can be completed.

OCBモードの液晶層は、いわゆるπセル構造を有している。πセル構造とは、液晶分子
のプレチルト角がアクティブマトリクス基板と対向基板との基板間の中心面に対して面対
称の関係で配向された構造である。πセル構造の配向状態は、基板間に電圧が印加されて
いない時はスプレイ配向となり、電圧を印加するとベンド配向に移行する。このベンド配
向が白表示となる。さらに電圧を印加するとベンド配向の液晶分子が両基板と垂直に配向
し、光が透過しない状態となる。なお、OCBモードにすると、従来のTNモードより約
10倍速い高速応答性を実現できる。
The liquid crystal layer in the OCB mode has a so-called π cell structure. The π cell structure is a structure in which the pretilt angles of liquid crystal molecules are aligned in a plane-symmetric relationship with respect to the center plane between the active matrix substrate and the counter substrate. The alignment state of the π cell structure is splay alignment when no voltage is applied between the substrates, and shifts to bend alignment when a voltage is applied. This bend orientation is white. When a voltage is further applied, the bend-aligned liquid crystal molecules are aligned perpendicularly to both substrates, and light is not transmitted. In the OCB mode, high-speed response that is about 10 times faster than the conventional TN mode can be realized.

また、FS方式に対応するモードとして、高速動作が可能な強誘電性液晶(FLC:Fe
rroelectric Liquid Crystal)を用いたHV(Half V
)−FLC、SS(Surface Stabilized)−FLCなども用いること
ができる。
In addition, as a mode corresponding to the FS system, a ferroelectric liquid crystal (FLC: Fe
HV (Half V) using roelectric Liquid Crystal
) -FLC, SS (Surface Stabilized) -FLC, etc. can also be used.

また、液晶表示モジュールのセルギャップを狭くすることで、液晶表示モジュールの光学
応答速度を高速化することができる。また、液晶材料の粘度を下げることでも高速化でき
る。高速化は、TNモードの液晶表示モジュールの画素領域の画素ピッチが30μm以下
の場合に、より効果的である。また、液晶層にかける印加電圧を本来の電圧よりも一瞬だ
け高く(または低く)するオーバードライブを用いることで、高速化を行なってもよい。
Further, by narrowing the cell gap of the liquid crystal display module, the optical response speed of the liquid crystal display module can be increased. The speed can also be increased by reducing the viscosity of the liquid crystal material. The increase in speed is more effective when the pixel pitch of the pixel area of the TN mode liquid crystal display module is 30 μm or less. In addition, the speed may be increased by using an overdrive that increases (or lowers) the voltage applied to the liquid crystal layer for a moment from the original voltage.

図87(B)の液晶表示モジュールは透過型の液晶表示モジュールを示しており、光源と
して赤色光源23190a、緑色光源23190b、青色光源23190cが設けられて
いる。光源は赤色光源23190a、緑色光源23190b、青色光源23190cのそ
れぞれオンオフを制御するために、制御部23199が設置されている。制御部2319
9によって、各色の発光は制御され、液晶に光は入射し、時間分割を用いて画像を合成し
、カラー表示が行われる。
The liquid crystal display module in FIG. 87B is a transmissive liquid crystal display module, and is provided with a red light source 23190a, a green light source 23190b, and a blue light source 23190c as light sources. The light source is provided with a control unit 23199 for controlling on / off of the red light source 23190a, the green light source 23190b, and the blue light source 23190c. Control unit 2319
9 controls the light emission of each color, the light is incident on the liquid crystal, the image is synthesized using time division, and color display is performed.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態10)
本実施形態においては、表示装置の駆動方法について説明する。特に、液晶表示装置の駆
動方法について説明する。
(Embodiment 10)
In this embodiment, a method for driving a display device will be described. In particular, a method for driving a liquid crystal display device will be described.

まず、オーバードライブ駆動について、図88を参照して説明する。図88の(A)は、
表示素子の、入力電圧に対する出力輝度の時間変化を表したものである。破線で表した入
力電圧30121に対する表示素子の出力輝度の時間変化は、同じく破線で表した出力輝
度30123のようになる。すなわち、目的の出力輝度Lowを得るための電圧はViで
あるが、入力電圧としてViをそのまま入力した場合は、目的の出力輝度Lowに達する
までに、素子の応答速度に対応した時間を要してしまう。
First, overdrive driving will be described with reference to FIG. (A) in FIG.
It shows the time change of the output luminance with respect to the input voltage of the display element. The time change of the output luminance of the display element with respect to the input voltage 30121 represented by the broken line is the same as the output luminance 30123 similarly represented by the broken line. That is, the voltage for obtaining the target output luminance Low is Vi, but when Vi is input as it is as the input voltage, it takes time corresponding to the response speed of the element to reach the target output luminance Low. End up.

オーバードライブ駆動は、この応答速度を速めるための技術である。具体的には、まず、
Viよりも大きい電圧であるVoを素子に一定時間与えることで出力輝度の応答速度を高
めて、目的の出力輝度Lowに近づけた後に、入力電圧をViに戻す、という方法である
。このときの入力電圧は入力電圧30122、出力輝度は出力輝度30124に表したよ
うになる。出力輝度30124のグラフは、目的の輝度Lowに至るまでの時間が、出力
輝度30123のグラフよりも短くなっている。
Overdrive drive is a technique for increasing the response speed. Specifically, first,
This is a method in which Vo, which is a voltage higher than Vi, is applied to the element for a certain period of time to increase the response speed of the output luminance and return it to Vi after approaching the target output luminance Low. At this time, the input voltage is represented as an input voltage 30122, and the output luminance is represented as an output luminance 30124. In the graph of the output luminance 30124, the time to reach the target luminance Low is shorter than that of the graph of the output luminance 30123.

なお、図88の(A)においては、入力電圧に対し出力輝度が正の変化をする場合につい
て述べたが、入力電圧に対し出力輝度が負の変化をする場合も、本実施の形態は含んでい
る。
In FIG. 88A, the case where the output luminance changes positively with respect to the input voltage has been described. However, the present embodiment includes the case where the output luminance changes negatively with respect to the input voltage. It is out.

このような駆動を実現するための回路について、図88の(B)および図88の(C)を
参照して説明する。まず、図88の(B)を参照して、入力映像信号30131がアナロ
グ値(離散値でもよい)をとる信号であり、出力映像信号30132もアナログ値をとる
信号である場合について説明する。図88の(B)に示すオーバードライブ回路は、符号
化回路30101、フレームメモリ30102、補正回路30103、DA変換回路30
104、を備える。
A circuit for realizing such driving will be described with reference to FIGS. 88B and 88C. First, the case where the input video signal 30131 is an analog value (may be a discrete value) and the output video signal 30132 is an analog value signal will be described with reference to FIG. The overdrive circuit shown in FIG. 88B includes an encoding circuit 30101, a frame memory 30102, a correction circuit 30103, and a DA conversion circuit 30.
104.

入力映像信号30131は、まず、符号化回路30101に入力され、符号化される。つ
まり、アナログ信号から、適切なビット数のデジタル信号に変換される。その後、変換さ
れたデジタル信号は、フレームメモリ30102と、補正回路30103と、にそれぞれ
入力される。補正回路30103には、フレームメモリ30102に保持されていた前フ
レームの映像信号も、同時に入力される。そして、補正回路30103において、当該フ
レームの映像信号と、前フレームの映像信号から、あらかじめ用意された数値テーブルに
したがって、補正された映像信号を出力する。このとき、補正回路30103に出力切替
信号30133を入力し、補正された映像信号と、当該フレームの映像信号を切替えて出
力できるようにしてもよい。次に、補正された映像信号または当該フレームの映像信号は
、DA変換回路30104に入力される。そして、補正された映像信号または当該フレー
ムの映像信号にしたがった値のアナログ信号である出力映像信号30132が出力される
。このようにして、オーバードライブ駆動が実現できる。
The input video signal 30131 is first input to the encoding circuit 30101 and encoded. That is, the analog signal is converted into a digital signal having an appropriate number of bits. Thereafter, the converted digital signal is input to the frame memory 30102 and the correction circuit 30103, respectively. The video signal of the previous frame held in the frame memory 30102 is also input to the correction circuit 30103 at the same time. Then, the correction circuit 30103 outputs a corrected video signal according to a numerical table prepared in advance from the video signal of the frame and the video signal of the previous frame. At this time, an output switching signal 30133 may be input to the correction circuit 30103 so that the corrected video signal and the video signal of the frame can be switched and output. Next, the corrected video signal or the video signal of the frame is input to the DA conversion circuit 30104. Then, an output video signal 30132 which is an analog signal having a value according to the corrected video signal or the video signal of the frame is output. In this way, overdrive driving can be realized.

次に、図88の(C)を参照して、入力映像信号30131がデジタル値をとる信号であ
り、出力映像信号30132もデジタル値をとる信号である場合について説明する。図8
8の(C)に示すオーバードライブ回路は、フレームメモリ30112、補正回路301
13、を備える。
Next, a case where the input video signal 30131 takes a digital value and the output video signal 30132 also takes a digital value will be described with reference to FIG. FIG.
8C, the overdrive circuit includes a frame memory 30112 and a correction circuit 301.
13.

入力映像信号30131は、デジタル信号であり、まず、フレームメモリ30112と、
補正回路30113と、にそれぞれ入力される。補正回路30113には、フレームメモ
リ30112に保持されていた前フレームの映像信号も、同時に入力される。そして、補
正回路30113において、当該フレームの映像信号と、前フレームの映像信号から、あ
らかじめ用意された数値テーブルにしたがって、補正された映像信号を出力する。このと
き、補正回路30113に出力切替信号30133を入力し、補正された映像信号と、当
該フレームの映像信号を切替えて出力できるようにしてもよい。このようにして、オーバ
ードライブ駆動が実現できる。
The input video signal 30131 is a digital signal. First, the frame memory 30112,
Input to the correction circuit 30113. The video signal of the previous frame held in the frame memory 30112 is also input to the correction circuit 30113 at the same time. Then, the correction circuit 30113 outputs a corrected video signal according to a numerical table prepared in advance from the video signal of the frame and the video signal of the previous frame. At this time, an output switching signal 30133 may be input to the correction circuit 30113 so that the corrected video signal and the video signal of the frame can be switched and output. In this way, overdrive driving can be realized.

なお、本実施の形態におけるオーバードライブ回路は、入力映像信号30131がアナロ
グ信号であり、出力映像信号30132がデジタル信号である場合も含む。このときは、
図88の(B)に示した回路から、DA変換回路30104を省略すればよい。また、本
実施の形態におけるオーバードライブ回路は、入力映像信号30131がデジタル信号で
あり、出力映像信号30132がアナログ信号である場合も含む。このときは、図88の
(B)に示した回路から、符号化回路30101を省略すればよい。
Note that the overdrive circuit in this embodiment includes a case where the input video signal 30131 is an analog signal and the output video signal 30132 is a digital signal. At this time,
The DA converter circuit 30104 may be omitted from the circuit shown in FIG. The overdrive circuit in this embodiment includes a case where the input video signal 30131 is a digital signal and the output video signal 30132 is an analog signal. At this time, the encoding circuit 30101 may be omitted from the circuit shown in FIG.

次に、コモン線の電位を操作する駆動について、図89を参照して説明する。図89の(
A)は、液晶素子のような容量的な性質を持つ表示素子を用いた表示装置において、走査
線1本に対し、コモン線が1本配置されているときの、複数の画素回路を表した図である
。図89の(A)に示す画素回路は、トランジスタ30201、補助容量30202、表
示素子30203、映像信号線30204、走査線30205、コモン線30206、を
備えている。
Next, driving for manipulating the potential of the common line will be described with reference to FIG. In (
A) shows a plurality of pixel circuits when one common line is arranged for one scanning line in a display device using a capacitive display element such as a liquid crystal element. FIG. The pixel circuit illustrated in FIG. 89A includes a transistor 30201, an auxiliary capacitor 30202, a display element 30203, a video signal line 30204, a scanning line 30205, and a common line 30206.

トランジスタ30201のゲート電極は、走査線30205に電気的に接続され、トラン
ジスタ30201のソース電極またはドレイン電極の一方は、映像信号線30204に電
気的に接続され、トランジスタ30201のソース電極またはドレイン電極の他方は、補
助容量30202の一方の電極、および表示素子30203の一方の電極に電気的に接続
されている。
また、補助容量30202の他方の電極は、コモン線30206に電気的に接続されてい
る。
The gate electrode of the transistor 30201 is electrically connected to the scan line 30205, one of the source electrode and the drain electrode of the transistor 30201 is electrically connected to the video signal line 30204, and the other of the source electrode and the drain electrode of the transistor 30201 Are electrically connected to one electrode of the auxiliary capacitor 30202 and one electrode of the display element 30203.
The other electrode of the auxiliary capacitor 30202 is electrically connected to the common line 30206.

まず、走査線30205によって選択された画素は、トランジスタ30201がオンとな
るため、それぞれ、映像信号線30204を介して、表示素子30203および補助容量
30202に映像信号に対応した電圧がかかる。このとき、その映像信号が、コモン線3
0206に接続された全ての画素に対して最低階調を表示させるものだった場合、または
、コモン線30206に接続された全ての画素に対して最高階調を表示させるものだった
場合は、画素にそれぞれ映像信号線30204を介して映像信号を書き込む必要はない。
映像信号線30204を介して映像信号を書き込む代わりに、コモン線30206の電位
を動かすことで、表示素子30203にかかる電圧を変えることができる。
First, since the transistor 30201 is turned on in the pixel selected by the scanning line 30205, a voltage corresponding to the video signal is applied to the display element 30203 and the auxiliary capacitor 30202 through the video signal line 30204, respectively. At this time, the video signal is the common line 3.
If the lowest gradation is displayed for all the pixels connected to 0206, or if the highest gradation is displayed for all the pixels connected to the common line 30206, the pixel It is not necessary to write a video signal via the video signal line 30204 respectively.
Instead of writing a video signal through the video signal line 30204, the voltage applied to the display element 30203 can be changed by moving the potential of the common line 30206.

次に、図89の(B)は、液晶素子のような容量的な性質を持つ表示素子を用いた表示装
置において、走査線1本に対し、コモン線が2本配置されているときの、複数の画素回路
を表した図である。図89の(B)に示す画素回路は、トランジスタ30211、補助容
量30212、表示素子30213、映像信号線30214、走査線30215、第1の
コモン線30216、第2のコモン線30217、を備えている。
Next, FIG. 89B shows a display device using a display element having a capacitive property such as a liquid crystal element when two common lines are arranged for one scanning line. It is a figure showing a plurality of pixel circuits. The pixel circuit illustrated in FIG. 89B includes a transistor 30211, an auxiliary capacitor 30212, a display element 30213, a video signal line 30214, a scanning line 30215, a first common line 30216, and a second common line 30217. .

トランジスタ30211のゲート電極は、走査線30215に電気的に接続され、トラン
ジスタ30211のソース電極またはドレイン電極の一方は、映像信号線30214に電
気的に接続され、トランジスタ30211のソース電極またはドレイン電極の他方は、補
助容量30212の一方の電極、および表示素子30213の一方の電極に電気的に接続
されている。
また、補助容量30212の他方の電極は、第1のコモン線30216に電気的に接続さ
れている。
また、当該画素と隣接する画素においては、補助容量30212の他方の電極は、第2の
コモン線30217に電気的に接続されている。
The gate electrode of the transistor 30211 is electrically connected to the scan line 30215, one of the source electrode and the drain electrode of the transistor 30211 is electrically connected to the video signal line 30214, and the other of the source electrode and the drain electrode of the transistor 30211 Is electrically connected to one electrode of the auxiliary capacitor 30212 and one electrode of the display element 30213.
In addition, the other electrode of the auxiliary capacitor 30212 is electrically connected to the first common line 30216.
In the pixel adjacent to the pixel, the other electrode of the auxiliary capacitor 30212 is electrically connected to the second common line 30217.

図89の(B)に示す画素回路は、コモン線1本に対し電気的に接続されている画素が少
ないため、映像信号線30214を介して映像信号を書き込む代わりに、第1のコモン線
30216または第2のコモン線30217の電位を動かすことで、表示素子30213
にかかる電圧を変えることができる頻度が、顕著に大きくなる。また、ソース反転駆動ま
たはドット反転駆動が可能になる。ソース反転駆動またはドット反転駆動により、素子の
信頼性を向上させつつ、フリッカを抑えることができる。
The pixel circuit illustrated in FIG. 89B has few pixels electrically connected to one common line; therefore, instead of writing a video signal through the video signal line 30214, the first common line 30216 is used. Alternatively, the display element 30213 is moved by moving the potential of the second common line 30217.
The frequency at which the voltage applied to can be changed is significantly increased. Further, source inversion driving or dot inversion driving is possible. By source inversion driving or dot inversion driving, flicker can be suppressed while improving the reliability of the element.

次に、走査型バックライトについて、図90を参照して説明する。図90の(A)は、冷
陰極管を並置した走査型バックライトを示す図である。図90の(A)に示す走査型バッ
クライトは、拡散板30301と、N個の冷陰極管30302―1から30302―Nと
、を備える。N個の冷陰極管30302―1から30302―Nを、拡散板30301の
後ろに並置することで、N個の冷陰極管30302―1から30302―Nは、その輝度
を変化させて走査することができる。
Next, the scanning backlight will be described with reference to FIG. FIG. 90A is a diagram showing a scanning backlight in which cold cathode fluorescent lamps are juxtaposed. The scanning backlight shown in FIG. 90A includes a diffusion plate 30301 and N cold cathode fluorescent lamps 30302-1 to 30302-N. N cold cathode tubes 30302-1 to 30302 -N are juxtaposed behind the diffuser plate 30301, so that the N cold cathode tubes 30302-1 to 30302 -N scan with varying luminance. Can do.

走査するときの各冷陰極管の輝度の変化を、図90の(C)を用いて説明する。まず、冷
陰極管30302―1の輝度を、一定時間変化させる。そして、その後に、冷陰極管30
302―1の隣に配置された冷陰極管30302―2の輝度を、同じ時間だけ変化させる
。このように、冷陰極管30302―1から30302―Nまで、輝度を順に変化させる
。なお、図90の(C)においては、一定時間変化させる輝度は、元の輝度より小さいも
のとしたが、元の輝度より大きくてもよい。また、冷陰極管30302―1から3030
2―Nまで走査するとしたが、逆方向に冷陰極管30302―Nから30302―1まで
走査してもよい。
A change in luminance of each cold cathode tube during scanning will be described with reference to FIG. First, the luminance of the cold cathode fluorescent lamp 30302-1 is changed for a certain time. Then, after that, the cold cathode tube 30
The luminance of the cold cathode fluorescent lamp 30302-2 arranged next to 302-1 is changed for the same time. In this way, the luminance is changed in order from the cold cathode fluorescent lamps 30302-1 to 30302-N. In FIG. 90C, the luminance to be changed for a certain time is smaller than the original luminance, but may be larger than the original luminance. Also, cold cathode fluorescent lamps 30302-1 to 3030
Although scanning up to 2-N is performed, scanning from cold cathode fluorescent lamps 30302-N to 30302-1 may be performed in the reverse direction.

図90のように駆動することで、バックライトの平均輝度を小さくすることができる。し
たがって、液晶表示装置の消費電力の大部分を占める、バックライトの消費電力を低減す
ることができる。
By driving as shown in FIG. 90, the average luminance of the backlight can be reduced. Therefore, the power consumption of the backlight, which accounts for most of the power consumption of the liquid crystal display device, can be reduced.

なお、走査型バックライトの光源として、LEDを用いてもよい。その場合の走査型バッ
クライトは、図90の(B)のようになる。図90の(B)に示す走査型バックライトは
、拡散板30311と、LEDを並置した光源30312―1から30312―Nと、を
備える。走査型バックライトの光源として、LEDを用いた場合、バックライトを薄く、
軽くできる利点がある。また、色再現範囲を広げることができるという利点がある。さら
に、LEDを並置した光源30312―1から30312―Nのそれぞれに並置したLE
Dも、同様に走査することができるので、点走査型のバックライトとすることもできる。
点走査型とすれば、動画像の画質をさらに向上させることができる。
An LED may be used as the light source of the scanning backlight. The scanning backlight in that case is as shown in FIG. The scanning backlight shown in FIG. 90B includes a diffusion plate 30311 and light sources 30312-1 to 30312 -N in which LEDs are juxtaposed. When the LED is used as the light source of the scanning backlight, the backlight is thin,
There is an advantage that can be lightened. Further, there is an advantage that the color reproduction range can be expanded. Further, LEs juxtaposed on each of the light sources 30312-1 to 30312 -N juxtaposed with LEDs.
Since D can also be scanned in the same manner, it can also be a dot scanning backlight.
If the point scanning type is adopted, the image quality of the moving image can be further improved.

なお、バックライトの光源としてLEDを用いた場合も、図90の(C)に示すように輝
度を変化させて駆動することができる。
Note that even when an LED is used as the light source of the backlight, it can be driven with the luminance changed as shown in FIG.

次に、高周波駆動について、図91を参照して説明する。図91の(A)は、1フレーム
期間30400に1つの画像および1つの中間画像を表示するときの図である。3040
1は当該フレームの画像、30402は当該フレームの中間画像、30403は次フレー
ムの画像、30404は次フレームの中間画像である。
Next, high frequency driving will be described with reference to FIG. 91A is a diagram when one image and one intermediate image are displayed in one frame period 30400. FIG. 3040
1 is an image of the frame, 30402 is an intermediate image of the frame, 30403 is an image of the next frame, and 30404 is an intermediate image of the next frame.

なお、当該フレームの中間画像30402は、当該フレームおよび次フレームの映像信号
を元に作成された画像であってもよい。また、当該フレームの中間画像30402は、当
該フレームの画像30401から作成された画像であってもよい。また、当該フレームの
中間画像30402は、黒画像であってもよい。こうすることで、ホールド型表示装置の
動画像の画質を向上できる。また、1フレーム期間30400に1つの画像および1つの
中間画像を表示する場合は、映像信号のフレームレートと整合性が取り易く、画像処理回
路が複雑にならないという利点がある。
Note that the intermediate image 30402 of the frame may be an image created based on the video signals of the frame and the next frame. Further, the intermediate image 30402 of the frame may be an image created from the image 30401 of the frame. Further, the intermediate image 30402 of the frame may be a black image. By doing so, the image quality of the moving image of the hold type display device can be improved. In the case where one image and one intermediate image are displayed in one frame period 30400, there is an advantage that consistency with the frame rate of the video signal can be easily obtained and the image processing circuit is not complicated.

図91の(B)は、1フレーム期間30400が2つ連続する期間(2フレーム期間)に
1つの画像および2つの中間画像を表示するときの図である。30411は当該フレーム
の画像、30412は当該フレームの中間画像、30413は次フレームの中間画像、3
0414は次々フレームの画像である。
FIG. 91B is a diagram when one image and two intermediate images are displayed in a period in which two one-frame periods 30400 are continuous (two-frame periods). 30411 is an image of the frame, 30412 is an intermediate image of the frame, 30413 is an intermediate image of the next frame, 3
0414 is an image of the next frame.

なお、当該フレームの中間画像30412および次フレームの中間画像30413は、当
該フレーム、次フレーム、次々フレームの映像信号を元に作成された画像であってもよい
。また、当該フレームの中間画像30412および次フレームの中間画像30413は、
黒画像であってもよい。2フレーム期間に1つの画像および2つの中間画像を表示する場
合は、周辺駆動回路の動作周波数をそれほど高速化することなく、効果的に動画像の画質
を向上できるという利点がある。
Note that the intermediate image 30412 of the frame and the intermediate image 30413 of the next frame may be images created based on the video signals of the frame, the next frame, and the next frame. The intermediate image 30412 of the frame and the intermediate image 30413 of the next frame are
A black image may be used. When one image and two intermediate images are displayed in two frame periods, there is an advantage that the image quality of the moving image can be effectively improved without significantly increasing the operating frequency of the peripheral drive circuit.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態11)
本実施形態においては、表示装置の画素構造について説明する。特に、有機EL素子を用
いた表示装置の画素構造について説明する。
(Embodiment 11)
In this embodiment, a pixel structure of a display device will be described. In particular, a pixel structure of a display device using an organic EL element will be described.

図92(A)に、1つの画素に2つのTFTを有する画素の素子のレイアウト例を示す。
また、図92(A)において、X−X’で示される部分の断面図を図92(B)に示す。
FIG. 92A shows a layout example of an element of a pixel having two TFTs in one pixel.
FIG. 92B shows a cross-sectional view of a portion indicated by XX ′ in FIG.

図92(A)に示すように、本実施の形態における画素は、第1のTFT60105、
第1の配線60106、第2の配線60107、第2のTFT60108、第3の配線6
0111、対向電極60112、コンデンサ60113、画素電極60115、隔壁60
116、有機導電体膜60117、有機薄膜60118、基板60119を有していても
よい。なお、第1のTFT60105はスイッチング用TFTとして、第1の配線601
06はゲート信号線として、第2の配線60107はソース信号線として、第2のTFT
60108は駆動用TFTとして、第3の配線60111は電流供給線として、それぞれ
用いられるのが好適である。
As shown in FIG. 92A, the pixel in this embodiment includes a first TFT 60105,
First wiring 60106, second wiring 60107, second TFT 60108, third wiring 6
0111, counter electrode 60112, capacitor 60113, pixel electrode 60115, partition wall 60
116, an organic conductor film 60117, an organic thin film 60118, and a substrate 60119 may be included. Note that the first TFT 60105 is a switching TFT, and the first wiring 601 is used.
06 is a gate signal line, and the second wiring 60107 is a source signal line.
60108 is preferably used as a driving TFT, and the third wiring 60111 is preferably used as a current supply line.

図92(A)に示すように、第1のTFT60105のゲート電極は、第1の配線60
106と電気的に接続され、第1のTFT60105のソース電極またはドレイン電極の
一方は、第2の配線60107と電気的に接続され、第1のTFT60105のソース電
極またはドレイン電極の他方は、第2のTFT60108のゲート電極およびコンデンサ
60113の一方の電極と電気的に接続されているのが好適である。なお、第1のTFT
60105のゲート電極は、図92(A)に示すように、複数のゲート電極によって構成
されていても良い。こうすることで、第1のTFT60105のオフ状態におけるリーク
電流を低減することができる。
As shown in FIG. 92A, the gate electrode of the first TFT 60105 is the first wiring 60.
106, one of the source electrode and the drain electrode of the first TFT 60105 is electrically connected to the second wiring 60107, and the other of the source electrode and the drain electrode of the first TFT 60105 is the second electrode It is preferable that the gate electrode of the TFT 60108 and one electrode of the capacitor 60113 be electrically connected. The first TFT
The gate electrode 60105 may be composed of a plurality of gate electrodes as shown in FIG. Thus, leakage current in the off state of the first TFT 60105 can be reduced.

また、第2のTFT60108のソース電極またはドレイン電極の一方は、第3の配線6
0111と電気的に接続され、第2のTFT60108のソース電極またはドレイン電極
の他方は、画素電極60115と電気的に接続されているのが好適である。こうすること
で、画素電極60115に流れる電流を、第2のTFT60108によって制御すること
ができる。
One of the source electrode and the drain electrode of the second TFT 60108 is connected to the third wiring 6
It is preferable that the other of the source electrode and the drain electrode of the second TFT 60108 be electrically connected to the pixel electrode 60115. Thus, the current flowing through the pixel electrode 60115 can be controlled by the second TFT 60108.

画素電極60115上には、有機導電体膜60117が設けられ、さらに有機薄膜(有機
化合物層)60118が設けられていてもよい。有機薄膜(有機化合物層)60118上
には、対向電極60112が設けられていてもよい。なお、対向電極60112は、全て
の画素で共通に接続されるように、ベタ付けの形で形成されていてもよく、シャドーマス
クなどを用いてパターン形成されていてもよい。
An organic conductor film 60117 may be provided over the pixel electrode 60115, and an organic thin film (organic compound layer) 60118 may be further provided. A counter electrode 60112 may be provided over the organic thin film (organic compound layer) 60118. Note that the counter electrode 60112 may be formed in a solid form so as to be commonly connected to all the pixels, or may be formed in a pattern using a shadow mask or the like.

有機薄膜(有機化合物層)60118から発せられた光は、画素電極60115もしく
は対向電極60112のうちいずれかを透過して発せられる。このとき、図92(B)に
おいて、画素電極側、すなわちTFT等が形成されている側に光が発せられる場合を下面
射出、対向電極側に光が発せられる場合を上面射出と呼ぶ。
Light emitted from the organic thin film (organic compound layer) 60118 is transmitted through either the pixel electrode 60115 or the counter electrode 60112. At this time, in FIG. 92B, a case where light is emitted to the pixel electrode side, that is, a side where a TFT or the like is formed is referred to as bottom emission, and a case where light is emitted to the counter electrode side is referred to as top emission.

下面射出の場合、画素電極60115は透明導電膜によって形成されるのが好適である
。逆に、上面射出の場合、対向電極60112は透明導電膜によって形成されるのが好適
である。
In the case of bottom emission, the pixel electrode 60115 is preferably formed using a transparent conductive film. On the other hand, in the case of top emission, the counter electrode 60112 is preferably formed using a transparent conductive film.

また、カラー表示の発光装置においては、R・G・Bそれぞれの発光色を持つEL素子
を塗り分けても良いし、単色のEL素子をベタ付けの形で塗り、カラーフィルタによって
R・G・Bの発光を得るようにしても良い。
In a light emitting device for color display, EL elements having emission colors of R, G, and B may be separately applied, or a monochrome EL element is applied in a solid form, and R, G, and B are applied by a color filter. B light emission may be obtained.

なお、図92に示した構成はあくまで一例であり、画素レイアウト、断面構成、EL素
子の電極の積層順等に関して、図92に示した構成以外にも、様々な構成をとることがで
きる。また、発光層は、図示した有機薄膜で構成される素子の他に、LEDのような結晶
性の素子、無機薄膜で構成される素子など、様々な素子を用いることができる。
Note that the configuration illustrated in FIG. 92 is merely an example, and various configurations other than the configuration illustrated in FIG. 92 can be taken with respect to the pixel layout, the cross-sectional configuration, the stacking order of the electrodes of the EL element, and the like. For the light emitting layer, various elements such as a crystalline element such as an LED and an element composed of an inorganic thin film can be used in addition to the element composed of the illustrated organic thin film.

次に、図93(A)を参照して、1つの画素に3つのTFTを有する画素の素子のレイア
ウト例について説明する。また、図93(A)において、X−X’で示される部分の断面
図を図93(B)に示す。
Next, a layout example of a pixel element having three TFTs in one pixel will be described with reference to FIG. FIG. 93B shows a cross-sectional view of a portion indicated by XX ′ in FIG.

図93(A)に示すように、本実施の形態における画素は、基板60200、第1の配
線60201、第2の配線60202、第3の配線60203、第4の配線60204、
第1のTFT60205、第2のTFT60206、第3のTFT60207、画素電極
60208、隔壁60211、有機導電体膜60212、有機薄膜60213、対向電極
60214、を有していてもよい。なお、第1の配線60201はソース信号線として、
第2の配線60202は書込用ゲート信号線として、第3の配線60203は消去用ゲー
ト信号線として、第4の配線60204は電流供給線として、第1のTFT60205は
スイッチング用TFTとして、第2のTFT60206は消去用TFTとして、第3のT
FT60207は駆動用TFTとして、それぞれ用いられるのが好適である。
93A, the pixel in this embodiment includes a substrate 60200, a first wiring 60201, a second wiring 60202, a third wiring 60203, a fourth wiring 60204,
A first TFT 60205, a second TFT 60206, a third TFT 60207, a pixel electrode 60208, a partition wall 60211, an organic conductor film 60212, an organic thin film 60213, and a counter electrode 60214 may be included. Note that the first wiring 60201 is a source signal line.
The second wiring 60202 is a writing gate signal line, the third wiring 60203 is an erasing gate signal line, the fourth wiring 60204 is a current supply line, the first TFT 60205 is a switching TFT, and the second wiring 60204 is a switching TFT. The TFT 60206 is a third TFT as an erasing TFT.
The FT 60207 is preferably used as a driving TFT.

図93(A)に示すように、第1のTFT60205のゲート電極は、第2の配線60
202と電気的に接続され、第1のTFT60205のソース電極またはドレイン電極の
一方は、第1の配線60201と電気的に接続され、第1のTFT60205のソース電
極またはドレイン電極の他方は、第3のTFT60207のゲート電極と電気的に接続さ
れているのが好適である。なお、第1のTFT60205のゲート電極は、図93(A)
に示すように、複数のゲート電極によって構成されていても良い。こうすることで、第1
のTFT60205のオフ状態におけるリーク電流を低減することができる。
As shown in FIG. 93A, the gate electrode of the first TFT 60205 is the second wiring 60.
202, one of the source electrode and the drain electrode of the first TFT 60205 is electrically connected to the first wiring 60201, and the other of the source electrode and the drain electrode of the first TFT 60205 is the third TFT It is preferable that the TFT 60207 is electrically connected to the gate electrode. Note that the gate electrode of the first TFT 60205 is shown in FIG.
As shown in FIG. 4, it may be constituted by a plurality of gate electrodes. In this way, the first
The leakage current in the off state of the TFT 60205 can be reduced.

また、第2のTFT60206のゲート電極は、第3の配線60203と電気的に接続
され、第2のTFT60206のソース電極またはドレイン電極の一方は、第4の配線6
0204と電気的に接続され、第2のTFT60206のソース電極またはドレイン電極
の他方は、第3のTFT60207のゲート電極と電気的に接続されているのが好適であ
る。なお、第2のTFT60206のゲート電極は、図93(A)に示すように、複数の
ゲート電極によって構成されていても良い。こうすることで、第2のTFT60206の
オフ状態におけるリーク電流を低減することができる。
In addition, the gate electrode of the second TFT 60206 is electrically connected to the third wiring 60203, and one of the source electrode and the drain electrode of the second TFT 60206 is connected to the fourth wiring 6
It is preferable that the other of the source electrode and the drain electrode of the second TFT 60206 be electrically connected to the gate electrode of the third TFT 60207. Note that the gate electrode of the second TFT 60206 may include a plurality of gate electrodes as illustrated in FIG. Thus, leakage current in the off state of the second TFT 60206 can be reduced.

また、第3のTFT60207のソース電極またはドレイン電極の一方は、第4の配線6
0204と電気的に接続され、第3のTFT60207のソース電極またはドレイン電極
の他方は、画素電極60208と電気的に接続されているのが好適である。こうすること
で、画素電極60208に流れる電流を、第3のTFT60207によって制御すること
ができる。
One of the source electrode and the drain electrode of the third TFT 60207 is connected to the fourth wiring 6
[0204] The other of the source electrode and the drain electrode of the third TFT 60207 is preferably electrically connected to the pixel electrode 60208. Thus, the current flowing through the pixel electrode 60208 can be controlled by the third TFT 60207.

画素電極60208上には、有機導電体膜60212が設けられ、さらに有機薄膜(有機
化合物層)60213が設けられていてもよい。有機薄膜(有機化合物層)60213上
には、対向電極60214が設けられていてもよい。なお、対向電極60214は、全て
の画素で共通に接続されるように、ベタ付けの形で形成されていてもよく、シャドーマス
クなどを用いてパターン形成されていてもよい。
An organic conductor film 60212 may be provided over the pixel electrode 60208, and an organic thin film (organic compound layer) 60213 may be further provided. A counter electrode 60214 may be provided over the organic thin film (organic compound layer) 60213. Note that the counter electrode 60214 may be formed in a solid form so as to be commonly connected to all pixels, or may be formed in a pattern using a shadow mask or the like.

有機薄膜(有機化合物層)60213から発せられた光は、画素電極60208もしく
は対向電極60214のうちいずれかを透過して発せられる。このとき、図93(B)に
おいて、画素電極側、すなわちTFT等が形成されている側に光が発せられる場合を下面
射出、対向電極側に光が発せられる場合を上面射出と呼ぶ。
Light emitted from the organic thin film (organic compound layer) 60213 is emitted through either the pixel electrode 60208 or the counter electrode 60214. In this case, in FIG. 93B, a case where light is emitted to the pixel electrode side, that is, a side where a TFT or the like is formed is referred to as bottom emission, and a case where light is emitted to the counter electrode side is referred to as top emission.

下面射出の場合、画素電極60208は透明導電膜によって形成されるのが好適である
。逆に、上面射出の場合、対向電極60214は透明導電膜によって形成されるのが好適
である。
In the case of bottom emission, the pixel electrode 60208 is preferably formed using a transparent conductive film. Conversely, in the case of top emission, the counter electrode 60214 is preferably formed using a transparent conductive film.

また、カラー表示の発光装置においては、R・G・Bそれぞれの発光色を持つEL素子
を塗り分けても良いし、単色のEL素子をベタ付けの形で塗り、カラーフィルタによって
R・G・Bの発光を得るようにしても良い。
In a light emitting device for color display, EL elements having emission colors of R, G, and B may be separately applied, or a monochrome EL element is applied in a solid form, and R, G, and B are applied by a color filter. B light emission may be obtained.

なお、図93に示した構成はあくまで一例であり、画素レイアウト、断面構成、EL素
子の電極の積層順等に関して、図93に示した構成以外にも、様々な構成をとることがで
きる。また、発光層は、図示した有機薄膜で構成される素子の他に、LEDのような結晶
性の素子、無機薄膜で構成される素子など、様々な素子を用いることができる。
Note that the configuration illustrated in FIG. 93 is merely an example, and various configurations other than the configuration illustrated in FIG. 93 can be employed with respect to the pixel layout, the cross-sectional configuration, the stacking order of the electrodes of the EL element, and the like. For the light emitting layer, various elements such as a crystalline element such as an LED and an element composed of an inorganic thin film can be used in addition to the element composed of the illustrated organic thin film.

次に、図94(A)を参照して、1つの画素に4つのTFTを有する画素の素子のレイア
ウト例について説明する。また、図94(A)において、X−X’で示される部分の断面
図を図94(B)に示す。
Next, a layout example of a pixel element having four TFTs in one pixel will be described with reference to FIG. In addition, FIG. 94B shows a cross-sectional view of a portion indicated by XX ′ in FIG.

図94(A)に示すように、本実施の形態における画素は、基板60300、第1の配
線60301、第2の配線60302、第3の配線60303、第4の配線60304、
第1のTFT60305、第2のTFT60306、第3のTFT60307、第4のT
FT60308、画素電極60309、第5の配線60311、第6の配線60312、
隔壁60321、有機導電体膜60322、有機薄膜60323、対向電極60324、
を有していてもよい。なお、第1の配線60301はソース信号線として、第2の配線6
0302は書込用ゲート信号線として、第3の配線60303は消去用ゲート信号線とし
て、第4の配線60304は逆方向バイアス用信号線として、第1のTFT60305は
スイッチング用TFTとして、第2のTFT60306は消去用TFTとして、第3のT
FT60307は駆動用TFTとして、第4のTFT60308は逆方向バイアス用TF
Tとして、第5の配線60311は電流供給線として、第6の配線60312は逆方向バ
イアス用電源線として、それぞれ用いられるのが好適である。
As shown in FIG. 94A, a pixel in this embodiment includes a substrate 60300, a first wiring 60301, a second wiring 60302, a third wiring 60303, a fourth wiring 60304,
First TFT 60305, second TFT 60306, third TFT 60307, fourth T
FT 60308, pixel electrode 60309, fifth wiring 60311, sixth wiring 60312,
A partition wall 60321, an organic conductor film 60322, an organic thin film 60323, a counter electrode 60324,
You may have. Note that the first wiring 60301 serves as a source signal line, and the second wiring 6
0302 is a writing gate signal line, the third wiring 60303 is an erasing gate signal line, the fourth wiring 60304 is a reverse bias signal line, the first TFT 60305 is a switching TFT, The TFT 60306 is an erasing TFT, and the third T
The FT 60307 is a driving TFT, and the fourth TFT 60308 is a reverse bias TF.
As T, the fifth wiring 60311 is preferably used as a current supply line, and the sixth wiring 60312 is preferably used as a reverse bias power supply line.

図94(A)に示すように、第1のTFT60305のゲート電極は、第2の配線60
302と電気的に接続され、第1のTFT60305のソース電極またはドレイン電極の
一方は、第1の配線60301と電気的に接続され、第1のTFT60305のソース電
極またはドレイン電極の他方は、第3のTFT60307のゲート電極と電気的に接続さ
れているのが好適である。なお、第1のTFT60305のゲート電極は、図94(A)
に示すように、複数のゲート電極によって構成されていても良い。こうすることで、第1
のTFT60305のオフ状態におけるリーク電流を低減することができる。
As shown in FIG. 94A, the gate electrode of the first TFT 60305 is the second wiring 60.
302, one of the source electrode and the drain electrode of the first TFT 60305 is electrically connected to the first wiring 60301, and the other of the source electrode and the drain electrode of the first TFT 60305 is the third TFT It is preferable that the TFT 60307 is electrically connected to the gate electrode. Note that the gate electrode of the first TFT 60305 is shown in FIG.
As shown in FIG. 4, it may be constituted by a plurality of gate electrodes. In this way, the first
The leakage current in the off state of the TFT 60305 can be reduced.

また、第2のTFT60306のゲート電極は、第3の配線60303と電気的に接続
され、第2のTFT60306のソース電極またはドレイン電極の一方は、第5の配線6
0311と電気的に接続され、第2のTFT60306のソース電極またはドレイン電極
の他方は、第3のTFT60307のゲート電極と電気的に接続されているのが好適であ
る。なお、第2のTFT60306のゲート電極は、図94(A)に示すように、複数の
ゲート電極によって構成されていても良い。こうすることで、第2のTFT60306の
オフ状態におけるリーク電流を低減することができる。
The gate electrode of the second TFT 60306 is electrically connected to the third wiring 60303, and one of the source electrode and the drain electrode of the second TFT 60306 is connected to the fifth wiring 6303.
It is preferable that the other of the source electrode and the drain electrode of the second TFT 60306 is electrically connected to the gate electrode of the third TFT 60307. Note that the gate electrode of the second TFT 60306 may include a plurality of gate electrodes as illustrated in FIG. Thus, leakage current in the off state of the second TFT 60306 can be reduced.

また、第3のTFT60307のソース電極またはドレイン電極の一方は、第5の配線6
0311と電気的に接続され、第3のTFT60307のソース電極またはドレイン電極
の他方は、画素電極60309と電気的に接続されているのが好適である。こうすること
で、画素電極60309に流れる電流を、第3のTFT60307によって制御すること
ができる。
One of the source electrode and the drain electrode of the third TFT 60307 is connected to the fifth wiring 6
The other of the source electrode and the drain electrode of the third TFT 60307 is preferably electrically connected to the pixel electrode 60309. Thus, the current flowing through the pixel electrode 60309 can be controlled by the third TFT 60307.

また、第4のTFT60308のゲート電極は、第4の配線60304と電気的に接続さ
れ、第4のTFT60308のソース電極またはドレイン電極の一方は、第6の配線60
312と電気的に接続され、第4のTFT60308のソース電極またはドレイン電極の
他方は、画素電極60309と電気的に接続されているのが好適である。こうすることで
、画素電極60309の電位を、第4のTFT60308によって制御することができる
ので、有機導電体膜60322および有機薄膜60323に、逆方向のバイアスを印加す
ることができる。有機導電体膜60322および有機薄膜60323などで構成される発
光素子に逆方向のバイアスを印加することによって、発光素子の信頼性を大きく向上させ
ることができる。
The gate electrode of the fourth TFT 60308 is electrically connected to the fourth wiring 60304, and one of the source electrode and the drain electrode of the fourth TFT 60308 is the sixth wiring 60.
The other of the source electrode and the drain electrode of the fourth TFT 60308 is preferably electrically connected to the pixel electrode 60309. By doing so, the potential of the pixel electrode 60309 can be controlled by the fourth TFT 60308, so that a reverse bias can be applied to the organic conductor film 60322 and the organic thin film 60323. By applying a reverse bias to a light-emitting element including the organic conductor film 60322 and the organic thin film 60323, the reliability of the light-emitting element can be greatly improved.

たとえば、直流電圧(3.65V)で駆動した場合の輝度半減時間が400時間程度であ
る発光素子を、交流電圧(順方向バイアス:3.7V、逆方向バイアス:1.7V、デュ
ーティ50%、交流周波数60Hz)で駆動すると、輝度半減時間は700時間以上とな
ることがわかっている。
For example, a light-emitting element whose luminance half-life is about 400 hours when driven by a DC voltage (3.65 V) is an AC voltage (forward bias: 3.7 V, reverse bias: 1.7 V, duty 50%, It is known that when driven at an AC frequency of 60 Hz, the luminance half-life is 700 hours or more.

次に、画素電極60309上には、有機導電体膜60322が設けられ、さらに有機薄膜
(有機化合物層)60323が設けられていてもよい。有機薄膜(有機化合物層)603
23上には、対向電極60324が設けられていてもよい。なお、対向電極60324は
、全ての画素で共通に接続されるように、ベタ付けの形で形成されていてもよく、シャド
ーマスクなどを用いてパターン形成されていてもよい。
Next, an organic conductor film 60322 may be provided over the pixel electrode 60309, and an organic thin film (organic compound layer) 60323 may be further provided. Organic thin film (organic compound layer) 603
23, a counter electrode 60324 may be provided. Note that the counter electrode 60324 may be formed in a solid form so as to be commonly connected to all the pixels, or may be patterned using a shadow mask or the like.

有機薄膜(有機化合物層)60323から発せられた光は、画素電極60309もしく
は対向電極60324のうちいずれかを透過して発せられる。このとき、図94(B)に
おいて、画素電極側、すなわちTFT等が形成されている側に光が発せられる場合を下面
射出、対向電極側に光が発せられる場合を上面射出と呼ぶ。
Light emitted from the organic thin film (organic compound layer) 60323 is emitted through either the pixel electrode 60309 or the counter electrode 60324. In this case, in FIG. 94B, a case where light is emitted to the pixel electrode side, that is, a side where a TFT or the like is formed is referred to as bottom emission, and a case where light is emitted to the counter electrode side is referred to as top emission.

下面射出の場合、画素電極60309は透明導電膜によって形成されるのが好適である
。逆に、上面射出の場合、対向電極60324は透明導電膜によって形成されるのが好適
である。
In the case of bottom emission, the pixel electrode 60309 is preferably formed using a transparent conductive film. Conversely, in the case of top emission, the counter electrode 60324 is preferably formed of a transparent conductive film.

また、カラー表示の発光装置においては、R・G・Bそれぞれの発光色を持つEL素子
を塗り分けても良いし、単色のEL素子をベタ付けの形で塗り、カラーフィルタによって
R・G・Bの発光を得るようにしても良い。
In a light emitting device for color display, EL elements having emission colors of R, G, and B may be separately applied, or a monochrome EL element is applied in a solid form, and R, G, and B are applied by a color filter. B light emission may be obtained.

なお、図94に示した構成はあくまで一例であり、画素レイアウト、断面構成、EL素
子の電極の積層順等に関して、図94に示した構成以外にも、様々な構成をとることがで
きる。また、発光層は、図示した有機薄膜で構成される素子の他に、LEDのような結晶
性の素子、無機薄膜で構成される素子など、様々な素子を用いることができる。
The configuration illustrated in FIG. 94 is merely an example, and various configurations other than the configuration illustrated in FIG. 94 can be taken with respect to the pixel layout, the cross-sectional configuration, the stacking order of the electrodes of the EL element, and the like. For the light emitting layer, various elements such as a crystalline element such as an LED and an element composed of an inorganic thin film can be used in addition to the element composed of the illustrated organic thin film.

次に、本発明に適用できるEL素子の構造について説明する。   Next, the structure of an EL element applicable to the present invention will be described.

本発明に適用できるEL素子は、正孔注入材料からなる正孔注入層、正孔輸送材料から
なる正孔輸送層、発光材料からなる発光層、電子輸送材料からなる電子輸送層、電子注入
材料からなる電子注入層等が、明確に区別されるような積層構造ではなく、正孔注入材料
、正孔輸送材料、発光材料、電子輸送材料、電子注入材料等の材料のうち、複数の材料が
混合された層(混合層)を有する構成(以下、混合接合型のEL素子と表記する)でもよ
い。
The EL device applicable to the present invention includes a hole injection layer made of a hole injection material, a hole transport layer made of a hole transport material, a light emitting layer made of a light emitting material, an electron transport layer made of an electron transport material, and an electron injection material The electron injection layer is not a layered structure that is clearly distinguished, but a plurality of materials among hole injection material, hole transport material, light emitting material, electron transport material, electron injection material, etc. A structure having a mixed layer (mixed layer) (hereinafter referred to as a mixed junction type EL element) may be used.

混合接合型のEL素子の構造を示す模式図を、図95に示す。図95において、604
01はEL素子の陽極である。60402はEL素子の陰極である。陽極60401と陰
極60402の間に挟まれた層が、EL層に相当する。
A schematic diagram showing the structure of a mixed junction type EL element is shown in FIG. In FIG. 95, 604
01 is the anode of the EL element. Reference numeral 60402 denotes a cathode of the EL element. A layer sandwiched between the anode 60401 and the cathode 60402 corresponds to an EL layer.

図95(A)において、EL層は、正孔輸送材料からなる正孔輸送領域60403と、
電子輸送材料からなる電子輸送領域60404とを含み、前記正孔輸送領域60403は
前記電子輸送領域60404よりも陽極側に位置し、且つ、前記正孔輸送領域60403
と、前記電子輸送領域60404の間に、前記正孔輸送材料及び前記電子輸送材料の両方
を含む混合領域60405が設けられた構成とすることができる。
In FIG. 95A, the EL layer includes a hole-transport region 60403 made of a hole-transport material,
An electron transport region 60404 made of an electron transport material, the hole transport region 60403 is located on the anode side of the electron transport region 60404, and the hole transport region 60403
In addition, a mixed region 60405 including both the hole transport material and the electron transport material may be provided between the electron transport region 60404 and the electron transport region 60404.

なお、このとき、陽極60401から陰極60402の方向に、前記混合領域6040
5内の前記正孔輸送材料の濃度は減少し、前記混合領域60405内の電子輸送材料の濃
度は増加することを特徴としても良い。
At this time, the mixed region 6040 is directed in the direction from the anode 60401 to the cathode 60402.
5 may be characterized in that the concentration of the hole transport material in 5 decreases and the concentration of the electron transport material in the mixed region 60405 increases.

なお、上記構成において、正孔輸送材料のみからなる正孔輸送領域60403が存在せ
ず、正孔輸送材料及び電子輸送材料の両方を含む混合領域60405内部で各機能材料の
濃度の割合が変化する(濃度勾配を有する)構成であってもよい。また、正孔輸送材料の
みからなる正孔輸送領域60403及び電子輸送材料のみからなる電子輸送領域6040
4が存在せず、正孔輸送材料及び電子輸送材料の両方を含む混合領域60405内部で各
機能材料の濃度の割合が変化する(濃度勾配を有する)構成であってもよい。また、前記
濃度の割合は、陽極や陰極からの距離に依存して変化する構成であってもよい。更に、前
記濃度の割合の変化は連続的であってもよい。濃度勾配の設定の仕方は、自由に設定する
ことが可能である。
Note that in the above structure, the hole transport region 60403 made of only the hole transport material does not exist, and the concentration ratio of each functional material changes in the mixed region 60405 including both the hole transport material and the electron transport material. It may be configured (having a concentration gradient). Further, a hole transport region 60403 made of only a hole transport material and an electron transport region 6040 made of only an electron transport material.
4 may exist, and the ratio of the concentration of each functional material may change (has a concentration gradient) inside the mixed region 60405 including both the hole transport material and the electron transport material. The concentration ratio may be changed depending on the distance from the anode or the cathode. Further, the change in the concentration ratio may be continuous. The method of setting the concentration gradient can be set freely.

前記混合領域60405内に、発光材料が添加された領域60406を有する。発光材
料によって、EL素子の発光色を制御することができる。また、発光材料によって、キャ
リアをトラップすることができる。発光材料としては、キノリン骨格を含む金属錯体、ベ
ンゾオキサドール骨格を含む金属錯体、ベンゾチアゾ−ル骨格を含む金属錯体等の他、各
種蛍光色素を用いることができる。これらの発光材料を添加することによって、EL素子
の発光色を制御することができる。
A region 60406 to which a light emitting material is added is provided in the mixed region 60405. The emission color of the EL element can be controlled by the light emitting material. Further, carriers can be trapped by the light emitting material. As the light emitting material, various fluorescent dyes can be used in addition to a metal complex including a quinoline skeleton, a metal complex including a benzoxador skeleton, a metal complex including a benzothiazol skeleton, and the like. By adding these light emitting materials, the light emission color of the EL element can be controlled.

陽極60401としては、効率よく正孔を注入するため、仕事関数の大きな電極材料を
用いることが好ましい。例えば、錫ドープ酸化インジウム(ITO)や、亜鉛ドープ酸化
インジウム(IZO)、ZnO、SnO、In等の透明電極を用いることができ
る。また、透光性を有する必要が無いならば、陽極60401は、不透明の金属材料でも
よい。
As the anode 60401, an electrode material having a high work function is preferably used in order to inject holes efficiently. For example, a transparent electrode such as tin-doped indium oxide (ITO), zinc-doped indium oxide (IZO), ZnO, SnO 2 , or In 2 O 3 can be used. Further, the anode 60401 may be an opaque metal material if it is not necessary to have translucency.

また、正孔輸送材料としては、芳香族アミン系の化合物等を用いることができる。   As the hole transport material, an aromatic amine compound or the like can be used.

また、電子輸送材料としては、キノリン誘導体、8−キノリノールまたはその誘導体を
配位子とする金属錯体(特に、トリス(8−キノリノライト)アルミニウム(Alq
)等を用いることができる。
Further, as an electron transporting material, a metal complex having a quinoline derivative, 8-quinolinol or a derivative thereof as a ligand (particularly, tris (8-quinolinolite) aluminum (Alq 3 ).
) Etc. can be used.

陰極60402としては、効率よく電子を注入するため、仕事関数の小さな電極材料を
用いることが好ましい。アルミニウム、インジウム、マグネシウム、銀、カルシウム、バ
リウム、リチウム等の金属を単体で用いることができる。また、これらの金属の合金であ
っても良いし、これらの金属と他の金属との合金であっても良い。
As the cathode 60402, an electrode material having a low work function is preferably used in order to inject electrons efficiently. A single metal such as aluminum, indium, magnesium, silver, calcium, barium, or lithium can be used. Moreover, the alloy of these metals may be sufficient and the alloy of these metals and another metal may be sufficient.

図95(A)とは異なる構成のEL素子の模式図を図95(B)に示す。なお、図95
(A)と同じ部分は同じ符号を用いて示し、説明は省略する。
FIG. 95B is a schematic diagram of an EL element having a structure different from that in FIG. Note that FIG.
The same parts as those shown in FIG.

図95(B)では、発光材料が添加された領域を有さない。しかし、電子輸送領域60
404に添加する材料として、電子輸送性及び発光性の両方を有する材料(電子輸送発光
材料)、例えば、トリス(8−キノリノライト)アルミニウム(Alq)を用いる構成
とし、発光を行うことができる。
In FIG. 95B, there is no region to which the light-emitting material is added. However, the electron transport region 60
As a material added to 404, a material having both electron transporting properties and light emitting properties (electron transporting light emitting material), for example, tris (8-quinolinolite) aluminum (Alq 3 ) can be used for light emission.

または、正孔輸送領域60403に添加する材料として、正孔輸送性及び発光性の両方
を有する材料(正孔輸送発光材料)を用いてもよい。
Alternatively, as a material added to the hole-transport region 60403, a material having both hole-transport property and light-emitting property (hole-transport light-emitting material) may be used.

図95(A)及び図95(B)とは異なる構成のEL素子の模式図を図95(C)に示
す。なお、図95(A)及び図95(B)と同じ部分は同じ符号を用いて示し、説明は省
略する。
FIG. 95C is a schematic diagram of an EL element having a structure different from those in FIGS. 95A and 95B. Note that the same portions as those in FIGS. 95A and 95B are denoted by the same reference numerals, and description thereof is omitted.

図95(C)において、正孔輸送材料に比べて最高被占分子軌道と最低被占分子軌道と
のエネルギー差が大きい正孔ブロッキング性材料が、混合領域60405内に添加された
領域60407を有する。正孔ブロッキング性材料が添加された領域60407を、混合
領域60405内の発光材料が添加された領域60406より陰極60402側に配置す
ることによって、キャリアの再結合率を上げ、発光効率を上げることができる。上記、正
孔ブロッキング性材料が添加された領域60407を設ける構成は、特に、三重光励起子
のよる発光(燐光)を利用するEL素子において有効である。
In FIG. 95C, a hole blocking material having a large energy difference between the highest occupied molecular orbital and the lowest occupied molecular orbital compared to the hole transporting material has a region 60407 added in the mixed region 60405. . The region 60407 to which the hole blocking material is added is arranged closer to the cathode 60402 than the region 60406 to which the light emitting material is added in the mixed region 60405, so that the carrier recombination rate can be increased and the light emission efficiency can be increased. it can. The above-described structure in which the region 60407 to which a hole blocking material is added is provided is particularly effective in an EL element using light emission (phosphorescence) by triple photoexcitons.

図95(A)、図95(B)及び図95(C)とは異なる構成のEL素子の模式図を図
95(D)に示す。なお、図95(A)、図95(B)及び図95(C)と同じ部分は同
じ符号を用いて示し、説明は省略する。
FIG. 95D is a schematic diagram of an EL element having a structure different from those in FIGS. 95A, 95B, and 95C. Note that the same portions as those in FIGS. 95A, 95B, and 95C are denoted by the same reference numerals, and description thereof is omitted.

図95(D)において、電子輸送材料に比べて最高被占分子軌道と最低被占分子軌道と
のエネルギー差が大きい電子ブロッキング性材料が、混合領域60405内に添加された
領域60408を有する。電子ブロッキング性材料が添加された領域60408を、混合
領域60405内の発光材料が添加された領域60406より陽極60401側に配置す
ることによって、キャリアの再結合率を上げ、発光効率を上げることができる。上記、電
子ブロッキング性材料が添加された領域60408を設ける構成は、特に、三重光励起子
のよる発光(燐光)を利用するEL素子において有効である。
In FIG. 95D, an electron blocking material having a larger energy difference between the highest occupied molecular orbital and the lowest occupied molecular orbital than the electron transporting material has a region 60408 added in the mixed region 60405. By disposing the region 60408 to which the electron blocking material is added closer to the anode 60401 than the region 60406 to which the light emitting material is added in the mixed region 60405, the carrier recombination rate can be increased and the light emission efficiency can be increased. . The structure provided with the region 60408 to which the electron blocking material is added is particularly effective in an EL element using light emission (phosphorescence) by triple photoexcitons.

図95(E)は、図95(A)、図95(B)、図95(C)および図95(D)とは
異なる混合接合型のEL素子の構成を示す模式図である。図95(E)では、EL素子の
電極に接するEL層の部分に、金属材料を添加した領域60409を有する構成の例を示
す。図95(E)において、図95(A)〜図95(D)と同じ部分は同じ符号を用いて
示し説明は省略する。図95(E)に示す構成は、たとえば、陰極60401としてMg
Ag(Mg―Ag合金)を用い、電子輸送材料が添加された領域60404の、陰極60
402に接する領域にAl(アルミニウム)合金を添加した領域60409を有する構成
であってもよい。上記構成によって、陰極の酸化を防止し、且つ、陰極からの電子の注入
効率を高めることができる。こうして、混合接合型のEL素子では、その寿命を長くする
ことができる。また、駆動電圧も低くすることができる。
FIG. 95E is a schematic diagram illustrating a structure of a mixed-junction EL element different from those in FIGS. 95A, 95B, 95C, and 95D. FIG. 95E illustrates an example of a structure including a region 60409 to which a metal material is added in the portion of the EL layer in contact with the electrode of the EL element. In FIG. 95E, the same portions as those in FIGS. 95A to 95D are denoted by the same reference numerals and description thereof is omitted. The structure shown in FIG. 95E is, for example, Mg as the cathode 60401.
A cathode 60 in a region 60404 in which an electron transport material is added using Ag (Mg—Ag alloy).
A structure having a region 60409 to which an Al (aluminum) alloy is added may be used in a region in contact with 402. With the above structure, oxidation of the cathode can be prevented and the efficiency of electron injection from the cathode can be increased. Thus, the life of the mixed junction type EL element can be extended. Further, the drive voltage can be lowered.

上記混合接合型のEL素子を作製する手法としては、共蒸着法等を用いることができる
As a method of manufacturing the mixed junction type EL element, a co-evaporation method or the like can be used.

図95(A)〜図95(E)に示したような混合接合型のEL素子では、明確な層の界
面が存在せず、電荷の蓄積を低減することができる。こうして、その寿命を長くすること
ができる。また、駆動電圧も低くすることができる。
In the mixed junction EL element as shown in FIGS. 95A to 95E, there is no clear layer interface, and charge accumulation can be reduced. In this way, the lifetime can be extended. Further, the drive voltage can be lowered.

なお、図95(A)〜図95(E)に示した構成は、自由に組み合わせて実施すること
が可能である。
Note that the structures shown in FIGS. 95A to 95E can be implemented in any combination.

なお、混合接合型のEL素子の構成は、これに限定されない。公知の構成を自由に用い
ることができる。
Note that the structure of the mixed junction EL element is not limited thereto. A known configuration can be used freely.

なお、EL素子のEL層を構成する有機材料としては、低分子材料でも高分子材料でもよ
い。また、これらの材料を両方用いてもよい。有機化合物材料として低分子材料を用いる
場合は、蒸着法によって成膜することができる。一方、EL層として高分子材料を用いる
場合では、高分子材料を溶媒に溶かし、スピン塗布法やインクジェット方式で成膜するこ
とができる。
Note that the organic material constituting the EL layer of the EL element may be a low molecular material or a high molecular material. Moreover, you may use both of these materials. When a low molecular material is used as the organic compound material, the film can be formed by an evaporation method. On the other hand, in the case where a polymer material is used for the EL layer, the polymer material can be dissolved in a solvent and formed into a film by a spin coating method or an inkjet method.

また、EL層は、中分子材料によって構成されていても良い。本明細書中において、中
分子系有機発光材料とは、昇華性を有さず、かつ、重合度が20程度以下の有機発光材料
を示すものとする。EL層として中分子材料を用いる場合では、インクジェット方式等で
成膜することができる。
The EL layer may be made of a medium molecular material. In the present specification, the medium molecular organic light-emitting material refers to an organic light-emitting material having no sublimation property and having a degree of polymerization of about 20 or less. In the case where a medium molecular material is used for the EL layer, it can be formed by an inkjet method or the like.

なお、低分子材料と、高分子材料と、中分子材料とを組み合わせて用いても良い。   Note that a low molecular material, a high molecular material, and a medium molecular material may be used in combination.

また、EL素子は、一重項励起子からの発光(蛍光)を利用するものでも、三重項励起
子からの発光(燐光)を利用するものでも、どちらでも良い。
The EL element may be either one that uses light emission (fluorescence) from singlet excitons or one that uses light emission (phosphorescence) from triplet excitons.

次に、本発明に適用できる表示装置を製造するための蒸着装置について、図面を参照し
て説明する。
Next, a vapor deposition apparatus for manufacturing a display device applicable to the present invention will be described with reference to the drawings.

本発明に適用できる表示装置は、EL層を形成して製造されてもよい。EL層は、エレ
クトロルミネセンスを発現する材料を少なくとも一部に含んで形成される。EL層は機能
の異なる複数の層で構成されても良い。その場合、EL層は、正孔注入輸送層、発光層、
電子注入輸送層などとも呼ばれる機能の異なる層が組み合わさって構成されていてもよい
A display device applicable to the present invention may be manufactured by forming an EL layer. The EL layer is formed including at least part of a material that exhibits electroluminescence. The EL layer may be composed of a plurality of layers having different functions. In that case, the EL layer comprises a hole injection transport layer, a light emitting layer,
Layers having different functions called an electron injecting and transporting layer may be combined.

トランジスタが形成された素子基板に、EL層を形成するための蒸着装置の構成を図9
6に示す。この蒸着装置は、搬送室60560、60561に複数の処理室を連結してい
る。処理室には、基板を供給するロード室60562、基板を回収するアンロード室60
563、その他、加熱処理室60568、プラズマ処理室60572、EL材料を蒸着す
る成膜処理室60569〜60575、EL素子の一方の電極として、アルミニウム若し
くはアルミニウムを主成分とする導電膜を形成する成膜処理室60576を含んでいる。
また、搬送室と各処理室の間にはゲートバルブ60577a〜60577mが設けられて
いて、各処理室の圧力は独立して制御可能とされており、処理室間の相互汚染を防いでい
る。
FIG. 9 shows a configuration of a vapor deposition apparatus for forming an EL layer on an element substrate over which a transistor is formed.
It is shown in FIG. In this vapor deposition apparatus, a plurality of processing chambers are connected to transfer chambers 60560 and 60561. The processing chamber includes a load chamber 60562 for supplying a substrate and an unload chamber 60 for recovering the substrate.
563, a heat treatment chamber 60568, a plasma treatment chamber 60572, a film formation treatment chamber 60569 to 60575 for depositing an EL material, and film formation for forming a conductive film containing aluminum or aluminum as a main component as one electrode of the EL element. A processing chamber 60576 is included.
In addition, gate valves 60577a to 60577m are provided between the transfer chamber and each processing chamber, and the pressure in each processing chamber can be independently controlled to prevent cross-contamination between the processing chambers.

ロード室60562から搬送室60560に導入された基板は、回転自在に設けられた
アーム方式の搬送手段60566により、所定の処理室へ搬入される。また、基板は搬送
手段60566により、ある処理室から他の処理室へ搬送される。搬送室60560と搬
送室60561とは成膜処理室60570で連結され、ここで搬送手段60566と搬送
手段60567により基板の受け渡しが行う。
The substrate introduced into the transfer chamber 60560 from the load chamber 60562 is carried into a predetermined processing chamber by an arm-type transfer means 60566 that is rotatably provided. Further, the substrate is transported from one processing chamber to another processing chamber by the transporting means 60566. The transfer chamber 60560 and the transfer chamber 60561 are connected to each other through a film formation treatment chamber 60570, and the substrate is transferred by the transfer unit 60566 and the transfer unit 60567.

搬送室60560及び搬送室60561に連結する各処理室は減圧状態に保持されてい
る。従って、この蒸着装置では、基板は大気に触れることなく連続してEL層の成膜処理
が行われる。EL層の成膜処理が終わった表示パネルは、水蒸気などにより劣化する場合
があるので、この蒸着装置では、品質を保持するために大気に触れさせる前に封止処理を
行うための封止処理室60565が搬送室60561に連結されている。封止処理室60
565は大気圧若しくはそれに近い減圧下におかれているので、搬送室60561と封止
処理室60565の間にも中間処理室60564が備えられている。中間処理室6056
4は基板の受け渡しと、室間の圧力を緩衝するために設けられている。
Each processing chamber connected to the transfer chamber 60560 and the transfer chamber 60561 is kept in a reduced pressure state. Therefore, in this vapor deposition apparatus, the substrate is continuously subjected to film formation of the EL layer without being exposed to the atmosphere. Since the display panel after the EL layer deposition process may be deteriorated by water vapor or the like, in this vapor deposition apparatus, a sealing process for performing a sealing process before exposure to the atmosphere in order to maintain the quality. A chamber 60565 is connected to the transfer chamber 60561. Sealing treatment chamber 60
Since 565 is placed under atmospheric pressure or a reduced pressure close thereto, an intermediate processing chamber 60564 is also provided between the transfer chamber 60561 and the sealing processing chamber 60565. Intermediate processing chamber 6056
4 is provided for transferring the substrate and buffering the pressure between the chambers.

ロード室、アンロード室、搬送室及び成膜処理室には室内を減圧に保持するための排気
手段が備えられている。排気手段としては、ドライポンプ、ターボ分子ポンプ、拡散ポン
プなど各種の真空ポンプを用いることができる。
The load chamber, the unload chamber, the transfer chamber, and the film forming chamber are provided with exhaust means for maintaining the chamber at a reduced pressure. As the exhaust means, various vacuum pumps such as a dry pump, a turbo molecular pump, and a diffusion pump can be used.

図96の蒸着装置において、搬送室60560及び搬送室60561に連結される処理
室の数やその構成は、EL素子の積層構造に応じて適宜組み合わせることができる。以下
に、その組み合わせの一例を示す。
In the vapor deposition apparatus in FIG. 96, the number of treatment chambers connected to the transfer chamber 60560 and the transfer chamber 60561 and the structure thereof can be combined as appropriate depending on the stacked structure of the EL elements. An example of the combination is shown below.

加熱処理室60568は、最初に下部電極や絶縁隔壁等が形成された基板を加熱して脱
ガス処理を行う。プラズマ処理室60572は、下地電極表面を希ガスや酸素プラズマ処
理を行う。このプラズマ処理は、表面を清浄化、表面状態の安定化、表面の物理的若しく
は化学的状態(例えば、仕事関数など)を安定化させるために行う。
In the heat treatment chamber 60568, degassing treatment is performed by first heating the substrate on which the lower electrode, the insulating partition wall, and the like are formed. The plasma treatment chamber 60572 performs rare gas or oxygen plasma treatment on the surface of the base electrode. This plasma treatment is performed to clean the surface, stabilize the surface state, and stabilize the physical or chemical state (eg, work function) of the surface.

成膜処理室60569は、EL素子の一方の電極と接触する電極バッファ層を形成する
処理室である。電極バッファ層はキャリア注入性(正孔注入若しくは電子注入)があり、
EL素子の短絡や暗点欠陥の発生を抑制する層である。代表的には、電極バッファ層は、
有機無機混合材料であって、抵抗率が5×104〜1×106Ωcmであり、30〜30
0nmの厚さに形成される。また、成膜室60571は正孔輸送層を成膜する処理室であ
る。
The film formation treatment chamber 60569 is a treatment chamber for forming an electrode buffer layer in contact with one electrode of the EL element. The electrode buffer layer has carrier injection properties (hole injection or electron injection),
It is a layer that suppresses the occurrence of short circuits and dark spot defects in EL elements. Typically, the electrode buffer layer is
An organic-inorganic mixed material having a resistivity of 5 × 10 4 to 1 × 10 6 Ωcm and 30 to 30
It is formed to a thickness of 0 nm. A film formation chamber 60571 is a treatment chamber for forming a hole transport layer.

EL素子における発光層は、単色発光をする場合と白色発光をする場合とで、その構成
が異なる。蒸着装置において成膜処理室もそれに応じて配置することが好ましい。例えば
、表示パネルに発光色が異なる三種類のEL素子を形成する場合には、各発光色に対応し
た発光層を成膜する必要がある。この場合、成膜処理室60570を第1の発光層の成膜
用として、成膜処理室60573を第2の発光層の成膜用として、成膜処理室60574
を第3の発光層の成膜用として用いることができる。発光層ごとに成膜処理室を分けるこ
とで、異なる発光材料による相互汚染を防止することが出来、成膜処理のスループットを
向上させることが出来る。
The structure of the light emitting layer in the EL element differs depending on whether the light emission is monochromatic or white. In the vapor deposition apparatus, it is preferable to arrange the film forming treatment chamber accordingly. For example, when three types of EL elements having different emission colors are formed on the display panel, it is necessary to form a light emitting layer corresponding to each emission color. In this case, the film formation chamber 60570 is used for forming the first light-emitting layer, and the film formation chamber 60573 is used for forming the second light-emitting layer.
Can be used for forming the third light-emitting layer. By separating the film formation chamber for each light emitting layer, mutual contamination by different light emitting materials can be prevented, and the throughput of the film formation process can be improved.

また、成膜処理室60570、成膜処理室60573、成膜処理室60574のそれそ
れで、発光色が異なる三種類のEL材料を順次蒸着しても良い。この場合、シャドーマス
クを使い、蒸着する領域に応じて当該マスクをずらして蒸着を行うことになる。
Alternatively, three types of EL materials having different emission colors may be sequentially deposited in the film formation chamber 60570, the film formation chamber 60573, and the film formation chamber 60574. In this case, a shadow mask is used, and vapor deposition is performed by shifting the mask in accordance with the region to be vapor deposited.

白色発光するEL素子を形成する場合には、異なる発光色の発光層を縦積みにして形成
する。その場合にも、素子基板が成膜処理室を順次移動して、発光層ごとに成膜すること
ができる。また、同じ成膜処理室で異なる発光層を連続して成膜することもできる。
In the case of forming an EL element that emits white light, light emitting layers having different light emission colors are stacked vertically. Also in that case, the element substrate can be sequentially moved through the film formation chamber to form a film for each light emitting layer. In addition, different light emitting layers can be successively formed in the same film formation chamber.

成膜処理室60576では、EL層の上に電極を成膜する。電極の形成は、電子ビーム
蒸着法やスパッタリング法を適用することもできるが、好ましくは抵抗加熱蒸着法を用い
ることが好ましい。
In the deposition treatment chamber 60576, an electrode is deposited over the EL layer. The electrode can be formed by electron beam evaporation or sputtering, but resistance heating evaporation is preferably used.

電極の形成まで終了した素子基板は、中間処理室60564を経て封止処理室6056
5に搬入される。封止処理室60565は、ヘリウム、アルゴン、ネオン、若しくは窒素
などの不活性な気体が充填されており、その雰囲気下で素子基板のEL層が形成された側
に封止板を貼り付けて封止する。封止された状態において、素子基板と封止板との間には
、不活性気体が充填されていても良いし、樹脂材料を充填しておいても良い。封止処理室
60565には、シール材を描画するディスペンサーや、素子基板に対向して封止板を固
定する固定ステージやアームなどの機械的要素、樹脂材料を充填するディスペンサー若し
くはスピンコーターなどが備えられている。
After the formation of the electrodes, the element substrate passes through the intermediate processing chamber 60564 and the sealing processing chamber 6056.
5 is carried in. The sealing treatment chamber 60565 is filled with an inert gas such as helium, argon, neon, or nitrogen, and a sealing plate is attached to the element substrate on the side where the EL layer is formed in the atmosphere. Stop. In a sealed state, an inert gas may be filled between the element substrate and the sealing plate, or a resin material may be filled. The sealing processing chamber 60565 includes a dispenser for drawing a sealing material, a mechanical element such as a fixed stage and an arm for fixing a sealing plate facing the element substrate, a dispenser for filling a resin material, a spin coater, and the like. It has been.

図97は、成膜処理室の内部構成を示す。成膜処理室は減圧下に保たれていて、図97
では天板60691と底板60692で挟まれる内側が室内であり、減圧状態に保たれる
室内を示している。
FIG. 97 shows the internal configuration of the film forming chamber. The film formation chamber is kept under reduced pressure, and FIG.
The inside between the top plate 60691 and the bottom plate 60692 is a room, and shows a room kept in a reduced pressure state.

処理室内には、一つ又は複数個の蒸発源が備えられている。組成の異なる複数の層を成
膜する場合や、異なる材料を共蒸着する場合は、複数個の蒸発源を設けることが好ましい
からである。図97では、蒸発源60681a、60681b、60681cが蒸発源ホ
ルダ60680に装着されている。蒸発源ホルダ60680は多関節アーム60683に
よって保持されている。多関節アーム60683は関節の伸縮によって、蒸発源ホルダ6
0680の位置をその可動範囲内で自在に移動可能としている。また、蒸発源ホルダ60
680に距離センサー60682を設け、蒸発源60681a〜60681cと基板60
689との間隔をモニターして、蒸着時における最適な間隔を制御しても良い。その場合
には、多関節アームに上下方向(Z方向)にも変位する多関節アームとしても良い。
One or a plurality of evaporation sources are provided in the processing chamber. This is because it is preferable to provide a plurality of evaporation sources when a plurality of layers having different compositions are formed or when different materials are co-evaporated. In FIG. 97, the evaporation sources 60681a, 60681b, and 60681c are attached to the evaporation source holder 60680. The evaporation source holder 60680 is held by an articulated arm 60683. The multi-joint arm 60683 is configured so that the evaporation source holder 6
The position 0680 is freely movable within the movable range. Further, the evaporation source holder 60
680 is provided with a distance sensor 60682, evaporation sources 60681 a to 60681 c and a substrate 60.
It is also possible to control the optimum interval during vapor deposition by monitoring the interval with 689. In that case, it is good also as an articulated arm which displaces to an articulated arm also in the up-down direction (Z direction).

基板ステージ60686と基板チャック60687は一対となって基板60689を固
定する。基板ステージ60686はヒータを内蔵させて基板60689を加熱できるよう
に構成しても良い。基板60689は、基板チャック60687の禁緩により、基板ステ
ージ60686に固定されまた搬出入される。蒸着に際しては、必要に応じて蒸着するパ
ターンに対応して開口部を備えたシャドーマスク60690を用いることもできる。その
場合、シャドーマスク60690は、基板60689と蒸発源60681a〜60681
cの間に配置されるようにする。シャドーマスク60690はマスクチャック60688
により、基板60689と密着若しくは一定の間隔を持って固定される。シャドーマスク
60690のアライメントが必要な場合には、処理室内にカメラを配置し、マスクチャッ
ク60688にX−Y−θ方向に微動する位置決め手段を備えることで、その位置合わせ
を行う。
The substrate stage 60686 and the substrate chuck 60687 are paired to fix the substrate 60689. The substrate stage 60686 may be configured to heat the substrate 60689 by incorporating a heater. The substrate 60689 is fixed to the substrate stage 60686 and carried in / out by the forcible relaxation of the substrate chuck 60687. In vapor deposition, a shadow mask 60690 having an opening corresponding to a vapor deposition pattern can be used as necessary. In that case, the shadow mask 60690 includes a substrate 60689 and evaporation sources 60681a to 60681.
It arrange | positions between c. Shadow mask 60690 is mask chuck 60688
Accordingly, the substrate 60689 is fixed in close contact with or at a constant interval. When the shadow mask 60690 needs to be aligned, the camera is arranged in the processing chamber, and the mask chuck 60688 is provided with positioning means that finely moves in the XY-θ direction, thereby aligning the shadow mask 60690.

蒸発源60681には、蒸着材料を蒸発源に連続して供給する蒸着材料供給手段が付加
されている。蒸着材料供給手段は、蒸発源60681と離れた位置に配置される蒸着材料
供給源60685a、60685b、60685cと、その両者の間を繋ぐ材料供給管6
0684を有している。典型的には、材料供給源60685a、60685b、6068
5cは蒸発源60681に対応して設けられている。図97の場合は、材料供給源606
85aと606蒸発源81aが対応している。材料供給源60685bと蒸発源6068
1b、材料供給源60685cと蒸発源60681cについても同様である。
The evaporation source 60681 is provided with a deposition material supply means for continuously supplying the deposition material to the evaporation source. The vapor deposition material supply means includes vapor deposition material supply sources 60685a, 60685b, and 60685c arranged at positions distant from the evaporation source 60681, and a material supply pipe 6 connecting the two.
0684. Typically, material sources 60685a, 60685b, 6068.
5c is provided corresponding to the evaporation source 60681. In the case of FIG. 97, the material supply source 606
85a and 606 evaporation source 81a correspond. Material supply source 60685b and evaporation source 6068
The same applies to 1b, the material supply source 60685c and the evaporation source 60681c.

蒸着材料の供給方式には、気流搬送方式、エアロゾル方式などが適用できる。気流搬送
方式は、蒸着材料の微粉末を気流に乗せて搬送するもので、不活性ガスなどを用いて蒸発
源60681に搬送する。エアロゾル方式は、蒸着材料を溶剤中に溶解または分散させた
原料液を搬送し、噴霧器によりエアロゾル化し、エアロゾル中の溶媒を気化させながら行
う蒸着である。いずれの場合にも、蒸発源60681には加熱手段が設けられ、搬送され
た蒸着材料を蒸発させて基板60689に成膜する。図97の場合、材料供給管6068
4は柔軟に曲げることができ、減圧状態下においても変形しない程度の剛性を持った細管
で構成されている。
As an evaporation material supply method, an air current conveyance method, an aerosol method, or the like can be applied. In the air current conveyance method, fine powder of vapor deposition material is carried on an air current and is conveyed to the evaporation source 60681 using an inert gas or the like. The aerosol method is vapor deposition performed by conveying a raw material solution in which a vapor deposition material is dissolved or dispersed in a solvent, aerosolizing it with a sprayer, and vaporizing the solvent in the aerosol. In any case, the evaporation source 60681 is provided with a heating unit, and the conveyed vapor deposition material is evaporated to form a film on the substrate 60689. In the case of FIG. 97, the material supply pipe 6068
4 is composed of a thin tube that can be bent flexibly and has a rigidity that does not deform even under reduced pressure.

気流搬送方式やエアロゾル方式を適用する場合には、成膜処理室内を大気圧若しくはそ
れ以下であって、好ましくは133Pa〜13300Paの減圧下で成膜を行えば良い。
成膜処理室内にはヘリウム、アルゴン、ネオン、クリプトン、キセノン、若しくは窒素な
どの不活性気体を充填し、または当該気体を供給しながら(同時に排気しながら)、圧力
の調節を行うことができる。また、酸化膜を形成する成膜処理室では、酸素、亜酸化窒素
などの気体を導入して酸化雰囲気としておいても良い。また、有機材料を蒸着する成膜処
理室内には水素などの気体を導入して還元雰囲気にしておいても良い。
In the case of applying an air current conveyance method or an aerosol method, the film formation may be performed under a reduced pressure of 133 Pa to 13300 Pa in the film formation treatment chamber at atmospheric pressure or lower.
The film formation chamber can be filled with an inert gas such as helium, argon, neon, krypton, xenon, or nitrogen, or the pressure can be adjusted while supplying the gas (while exhausting the gas). Further, in the film formation treatment chamber in which an oxide film is formed, a gas such as oxygen or nitrous oxide may be introduced to form an oxidizing atmosphere. Alternatively, a reducing atmosphere may be formed by introducing a gas such as hydrogen into a film formation chamber in which an organic material is deposited.

その他の蒸着材料の供給方法として、材料供給管60684の中にスクリューを設け蒸
着材料を蒸発源に向けて連続的に押し出す構成としても良い。
As another vapor deposition material supply method, a screw may be provided in the material supply pipe 60684 to continuously extrude the vapor deposition material toward the evaporation source.

この蒸着装置によれば、大画面の表示パネルであっても、均一性良く、連続して成膜す
ることができる。また、蒸発源に蒸着材料が無くなる度に、その都度蒸着材料を補給する
必要がないので、スループットを向上することができる。
According to this vapor deposition apparatus, even a large-screen display panel can be continuously formed with good uniformity. Further, it is not necessary to replenish the vapor deposition material each time the vapor deposition material runs out of the evaporation source, so that the throughput can be improved.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態12)
本実施形態においては、表示装置の画素回路及び駆動方法について説明する。
(Embodiment 12)
In this embodiment, a pixel circuit and a driving method of a display device will be described.

まず、本発明に適応可能なデジタル時間階調駆動について説明する。まず、画素への信号
書き込み期間(アドレス期間)と発光期間(サステイン期間)とが分離されている場合の
駆動方法について、図98(A)を参照して説明する。ここでは、一例として4ビットの
デジタル時間階調の場合について説明する。
First, digital time gray scale driving applicable to the present invention will be described. First, a driving method in the case where the signal writing period (address period) to the pixel and the light emission period (sustain period) are separated will be described with reference to FIG. Here, as an example, a case of 4-bit digital time gradation will be described.

なお、1表示領域分の画像を完全に表示するための期間を1フレーム期間という。1フレ
ーム期間は複数のサブフレーム期間を有し、1サブフレーム期間はアドレス期間とサステ
イン期間とを有する。アドレス期間Ta1〜Ta4は、全行分の画素への信号書き込みに
かかかる時間を示し、期間Tb1〜Tb4は一行分の画素(又は一画素分)への信号書き
込みにかかる時間を示している。また、サスティン期間Ts1〜Ts4は、画素へ書き込
まれたビデオ信号にしたがって点灯又は非点灯状態を維持する時間を示し、その長さの比
をTs1:Ts2:Ts3:Ts4=23:22:21:20=8:4:2:1としてい
る。どのサスティン期間で発光するかによって階調を表現している。
Note that a period for completely displaying an image for one display area is referred to as one frame period. One frame period has a plurality of subframe periods, and one subframe period has an address period and a sustain period. The address periods Ta1 to Ta4 indicate the time required for signal writing to pixels for all rows, and the periods Tb1 to Tb4 indicate the time required for signal writing to pixels for one row (or for one pixel). Further, the sustain periods Ts1 to Ts4 indicate the time during which the lighting or non-lighting state is maintained according to the video signal written to the pixels, and the ratio of the lengths is Ts1: Ts2: Ts3: Ts4 = 23: 22: 21: 20 = 8: 4: 2: 1. The gradation is expressed by the sustain period during which light is emitted.

動作について説明する。まず、アドレス期間Ta1において、1行目から順に走査線に画
素選択信号が入力され、画素が選択される。そして、画素が選択されているときに、信号
線から画素へビデオ信号が入力される。そして、画素にビデオ信号が書き込まれると、画
素は再び信号が入力されるまでその信号を保持する。この書き込まれたビデオ信号によっ
てサスティン期間Ts1における各画素の点灯、非点灯が制御される。同様に、アドレス
期間Ta2、Ta3、Ta4において画素へビデオ信号が入力され、そのビデオ信号によ
ってサスティン期間Ts2、Ts3、Ts4における各画素の点灯、非点灯が制御される
。そして、それぞれのサブフレーム期間において、アドレス期間中は点灯せず、アドレス
期間が終了した後、サスティン期間が始まり、点灯させるための信号が書き込まれている
画素が点灯する。
The operation will be described. First, in the address period Ta1, pixel selection signals are input to the scanning lines in order from the first row, and pixels are selected. When a pixel is selected, a video signal is input from the signal line to the pixel. When a video signal is written to the pixel, the pixel holds the signal until the signal is input again. Lighting and non-lighting of each pixel in the sustain period Ts1 are controlled by the written video signal. Similarly, video signals are input to the pixels in the address periods Ta2, Ta3, and Ta4, and lighting and non-lighting of each pixel in the sustain periods Ts2, Ts3, and Ts4 are controlled by the video signals. In each subframe period, the pixel is not lit during the address period, and after the address period ends, the sustain period starts, and the pixel in which a signal for lighting is written is lit.

ここで、図98(B)を参照して、i行目の画素行に着目して説明する。まず、アドレス
期間Ta1において、1行目から順に走査線に画素選択信号が入力され、アドレス期間T
a1のうち期間Tb1(i)においてi行目の画素が選択される。そして、i行目の画素
が選択されているときに、信号線からi行目の画素へビデオ信号が入力される。そして、
i行目の画素にビデオ信号が書き込まれると、i行目の画素は再び信号が入力されるまで
その信号を保持する。この書き込まれたビデオ信号によってサステイン期間Ts1におけ
るi行目の画素の点灯、非点灯が制御される。同様に、アドレス期間Ta2、Ta3、T
a4においてi行目の画素へビデオ信号が入力され、そのビデオ信号によってサスティン
期間Ts2、Ts3、Ts4におけるi行目の画素の点灯、非点灯が制御される。そして
、それぞれのサブフレーム期間において、アドレス期間中は点灯せず、アドレス期間が終
了した後、サスティン期間が始まり、点灯させるための信号が書き込まれている画素が点
灯する。
Here, the i-th pixel row will be described with reference to FIG. First, in the address period Ta1, pixel selection signals are sequentially input to the scanning lines from the first row, and the address period T
The pixel in the i-th row is selected in the period Tb1 (i) among a1. Then, when the i-th row pixel is selected, a video signal is input from the signal line to the i-th row pixel. And
When a video signal is written to the i-th row pixel, the i-th row pixel holds the signal until the signal is input again. Lighting and non-lighting of the i-th row pixel in the sustain period Ts1 are controlled by the written video signal. Similarly, address periods Ta2, Ta3, T
In a4, a video signal is input to the pixel in the i-th row, and lighting and non-lighting of the pixel in the i-th row in the sustain periods Ts2, Ts3, and Ts4 are controlled by the video signal. In each subframe period, the pixel is not lit during the address period, and after the address period ends, the sustain period starts, and the pixel in which a signal for lighting is written is lit.

なお、ここでは4ビット階調を表現する場合について説明したが、ビット数及び階調数は
これに限定されない。また、点灯の順番はTs1、Ts2、Ts3、Ts4である必要は
なく、ランダムでもよいし、複数に分割して発光をさせてもよい。また、Ts1、Ts2
、Ts3、Ts4の点灯時間は、2のべき乗にする必要はなく、同じ長さの点灯時間にし
てもよいし、2のべき乗からすこしだけずらしてもよい。
Although the case where a 4-bit gradation is expressed has been described here, the number of bits and the number of gradations are not limited thereto. Moreover, the order of lighting does not need to be Ts1, Ts2, Ts3, and Ts4, and may be random or may be divided into a plurality of portions to emit light. Ts1, Ts2
, Ts3 and Ts4 do not need to be a power of 2, but may be the same length of lighting time or may be slightly shifted from a power of 2.

続いて、画素への信号書き込み期間(アドレス期間)と発光期間(サスティン期間)とが
分離されていない場合の駆動方法について説明する。つまり、ビデオ信号の書き込み動作
が完了した行の画素は、次に画素へ信号の書き込み(又は消去)が行われるまで、信号を
保持する。書き込み動作から次にこの画素へ信号の書き込みが行われるまでの期間をデー
タ保持時間という。そして、このデータ保持時間中は画素に書き込まれたビデオ信号に従
って、画素が点灯又は非点灯となる。同じ動作が、最終行まで行われ、アドレス期間が終
了する。そして、データ保持時間が終了した行から順に次のサブフレーム期間の信号書き
込み動作へ移る。
Next, a driving method in the case where the signal writing period (address period) to the pixel and the light emission period (sustain period) are not separated will be described. That is, the pixel in the row where the video signal writing operation is completed holds the signal until the signal is written (or erased) to the pixel next time. A period from writing operation to next signal writing to this pixel is referred to as data holding time. During this data retention time, the pixel is turned on or off according to the video signal written to the pixel. The same operation is performed up to the last line, and the address period ends. Then, the signal writing operation in the next subframe period is started in order from the row where the data holding time has ended.

このように、信号書き込み動作が完了しデータ保持時間となると、直ちに画素へ書き込ま
れたビデオ信号に従って画素が点灯又は非点灯となる駆動方法の場合には、データ保持時
間をアドレス期間より短くしようとしても、同時に2行に信号を入力できないため、アド
レス期間を重ならないようにしなければならないので、データ保持時間を短くすることが
できない。よって、その結果、高階調表示を行うことが困難になる。
As described above, when the signal writing operation is completed and the data holding time is reached, in the driving method in which the pixel is turned on or off in accordance with the video signal written to the pixel immediately, the data holding time is attempted to be shorter than the address period. However, since signals cannot be input to two rows at the same time, it is necessary to prevent the address periods from overlapping, and therefore the data holding time cannot be shortened. As a result, it becomes difficult to perform high gradation display.

よって、消去期間を設けることによって、アドレス期間より短いデータ保持時間を設定す
る。消去期間を設けアドレス期間より短いデータ保持時間を設定する場合の駆動方法につ
いて図99(A)を用いて説明する。
Therefore, a data holding time shorter than the address period is set by providing an erasing period. A driving method in the case where an erasing period is provided and a data holding time shorter than the address period is set will be described with reference to FIG.

まず、アドレス期間Ta1において、1行目から順に走査線に画素走査信号が入力され、
画素が選択される。そして、画素が選択されているときに、信号線から画素へビデオ信号
が入力される。そして、画素にビデオ信号が書き込まれると、画素は再び信号が入力され
るまでその信号を保持する。この書き込まれたビデオ信号によってサスティン期間Ts1
における各画素の点灯、非点灯が制御される。ビデオ信号の書き込み動作が完了した行に
おいては、直ちに書き込まれたビデオ信号にしたがって、画素が点灯又は非点灯の状態と
なる。同じ動作が、最終行まで行われ、アドレス期間Ta1が終了する。そして、データ
保持時間が終了した行から順に次のサブフレーム期間の信号書き込み動作へ移る。同様に
、アドレス期間Ta2、Ta3、Ta4において画素へビデオ信号が入力され、そのビデ
オ信号によってサスティン期間Ts2、Ts3、Ts4における各画素の点灯、非点灯が
制御される。そして、サスティン期間TS4はその終期を消去動作の開始によって設定さ
れる。なぜなら、各行の消去時間Teに画素に書き込まれた信号の消去が行われると、次
の画素への信号の書き込みが行われるまでは、アドレス期間に画素に書き込まれたビデオ
信号に関わらず、強制的に非点灯となるからである。つまり、消去時間Teが始まった行
の画素からデータ保持時間が終了する。
First, in the address period Ta1, pixel scanning signals are input to the scanning lines in order from the first row,
A pixel is selected. When a pixel is selected, a video signal is input from the signal line to the pixel. When a video signal is written to the pixel, the pixel holds the signal until the signal is input again. The sustain period Ts1 is determined by the written video signal.
The lighting and non-lighting of each pixel in are controlled. In the row where the video signal writing operation is completed, the pixels are turned on or off in accordance with the video signal written immediately. The same operation is performed up to the last row, and the address period Ta1 ends. Then, the signal writing operation in the next subframe period is started in order from the row where the data holding time has ended. Similarly, video signals are input to the pixels in the address periods Ta2, Ta3, and Ta4, and lighting and non-lighting of each pixel in the sustain periods Ts2, Ts3, and Ts4 are controlled by the video signals. The end of the sustain period TS4 is set by the start of the erase operation. This is because if the signal written to the pixel is erased at the erase time Te of each row, the signal is forced regardless of the video signal written to the pixel in the address period until the signal is written to the next pixel. This is because the light is not turned on. That is, the data holding time ends from the pixel in the row where the erasing time Te has started.

ここで、図99(B)を参照して、i行目の画素行に着目して説明する。i行目の画素行
において、アドレス期間Ta1において、1行目から順に走査線に画素走査信号が入力さ
れ、画素が選択される。そして、期間Tb1(i)においてi行目の画素が選択されてい
るときに、i行目の画素にビデオ信号が入力される。そして、i行目の画素にビデオ信号
が書き込まれると、i行目の画素は再び信号が入力されるまでその信号を保持する。この
書き込まれたビデオ信号によって、サスティン期間Ts1(i)におけるi行目の画素の
点灯、非点灯が制御される。つまり、i行目にビデオ信号の書き込み動作が完了したら、
直ちに書き込まれたビデオ信号にしたがって、i行目の画素が点灯又は非点灯の状態とな
る。同様に、アドレス期間Ta2、Ta3、Ta4においてi行目の画素へビデオ信号が
入力され、そのビデオ信号によってサスティン期間Ts2、Ts3、Ts4におけるi行
目の画素の点灯、非点灯が制御される。そして、サスティン期間Ts4(i)はその終期
を消去動作の開始によって設定される。なぜなら、i行目の消去時間Ts(i)にi行目
の画素に書き込まれたビデオ信号に関わらず、強制的に非点灯となるからである。つまり
、消去時間Te(i)が始まるとi行目の画素のデータ保持時間が終了する。
Here, the i-th pixel row will be described with reference to FIG. In the i-th pixel row, in the address period Ta1, pixel scanning signals are sequentially input to the scanning lines from the first row, and pixels are selected. Then, when the i-th row pixel is selected in the period Tb1 (i), a video signal is input to the i-th row pixel. When a video signal is written to the i-th row pixel, the i-th row pixel holds the signal until the signal is input again. By the written video signal, lighting and non-lighting of the pixel in the i-th row in the sustain period Ts1 (i) are controlled. That is, when the video signal writing operation is completed in the i-th row,
In accordance with the video signal immediately written, the pixels in the i-th row are turned on or off. Similarly, a video signal is input to the i-th row pixel in the address periods Ta2, Ta3, and Ta4, and lighting and non-lighting of the i-th row pixel in the sustain periods Ts2, Ts3, and Ts4 are controlled by the video signal. The end of the sustain period Ts4 (i) is set by starting the erase operation. This is because the light is forcibly turned off regardless of the video signal written to the pixels in the i-th row during the i-th erase time Ts (i). That is, when the erasing time Te (i) starts, the data holding time of the pixel in the i-th row ends.

よって、アドレス期間とサスティン期間とを分離せずに、アドレス期間より短い高階調且
つデューティー比(1フレーム期間中の点灯期間の割合)の高い表示装置を提供すること
ができる。また、瞬間輝度を低くすることが可能であるため表示素子の信頼性の向上を図
ることが可能である。
Therefore, a display device with a high gradation and a high duty ratio (ratio of lighting period in one frame period) shorter than the address period can be provided without separating the address period and the sustain period. In addition, since the instantaneous luminance can be reduced, the reliability of the display element can be improved.

なお、ここでは4ビット階調を表現する場合について説明したが、ビット数及び階調数は
これに限定されない。また、点灯の順番はTs1、Ts2、Ts3、Ts4である必要は
なく、ランダムでもよいし、複数に分割して発光をしてもよい。また、Ts1、Ts2、
Ts3、Ts4の点灯時間は、2のべき乗にする必要はなく、同じ長さの点灯時間にして
もよいし、2のべき乗からすこしだけずらしてもよい。
Although the case where a 4-bit gradation is expressed has been described here, the number of bits and the number of gradations are not limited thereto. Further, the lighting order need not be Ts1, Ts2, Ts3, and Ts4, and may be random or may be divided into a plurality of light emission. Ts1, Ts2,
The lighting times of Ts3 and Ts4 do not need to be a power of 2, but may be the same lighting time, or may be slightly shifted from the power of 2.

ここで、図98(A)及び図99(A)で説明したデジタル時間階調駆動を可能な画素構
成について図100(A)、(B)、(C)、(D)及び(E)を参照して説明する。な
お、図100(A)、(B)、(C)、(D)及び(E)に示す表示素子としては、EL
素子(有機EL素子、無機EL素子又は有機物及び無機物を含むEL素子)、電子放出素
子、液晶素子、電子インク、グレーティングライトバルブ(GLV)、デジタルマイクロ
ミラーデバイス(DMD)、カーボンナノチューブ、など、電気磁気的作用によりコント
ラストが変化する表示媒体を適応することができる。また、図100(A)、(B)、(
C)、(D)及び(E)に示す画素は、表示素子としてEL素子などのような自発光型の
素子が適している。なお、図100(A)、(B)、(C)、(D)及び(E)は1画素
のみを図示しているが、表示装置の画素部には行方向と列方向にマトリクス状に複数の画
素が配置されている。
Here, FIGS. 100A, 100B, 100C, 100D, and 100E are used for the pixel structure capable of digital time gray scale driving described in FIGS. 98A and 99A. The description will be given with reference. Note that display elements shown in FIGS. 100A, 100B, 100C, 100D, and 100E are EL elements.
Elements (organic EL elements, inorganic EL elements or EL elements including organic and inorganic substances), electron emitting elements, liquid crystal elements, electronic ink, grating light valves (GLV), digital micromirror devices (DMD), carbon nanotubes, etc. A display medium whose contrast is changed by a magnetic action can be applied. Also, FIGS. 100 (A), (B), (
For the pixels shown in C), (D), and (E), a self-luminous element such as an EL element is suitable as a display element. Note that FIGS. 100A, 100B, 100C, 100D, and 100E illustrate only one pixel, but the pixel portion of the display device is arranged in a matrix in the row direction and the column direction. A plurality of pixels are arranged.

図100(A)に示す画素は、スイッチング用トランジスタ80301a、駆動用トラン
ジスタ80302a、容量素子80304aを有している。スイッチング用トランジスタ
80301aは、ゲート端子が走査線80312aに接続され、第1端子(ソース端子又
はドレイン端子)が信号線80311aに接続され、第2端子(ソース端子又はドレイン
端子)が駆動用トランジスタ80302aのゲート端子と接続されている。また、スイッ
チング用トランジスタ80301aの第2端子は容量素子80304aを介して電源線8
0313aに接続されている。さらに、駆動用トランジスタ80302aは第1端子が電
源線80313aに接続され、第2端子が表示素子80320aの第1の電極に接続され
ている。表示素子80320aの第2の電極80321aには低電源電位が設定されてい
る。なお、低電源電位とは、電源線80313aに設定される高電源電位を基準にして低
電源電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなど
が設定されていても良い。この高電源電位と低電源電位との電位差を表示素子80320
aに印加して、表示素子80320aに電流を流して表示素子80320aを発光させる
ため、高電源電位と低電源電位との電位差が表示素子80320aの順方向しきい値電圧
以上となるようにそれぞれの電位を設定する。なお、容量素子80304aは駆動用トラ
ンジスタ80302aのゲート容量を代用して省略することも可能である。駆動用トラン
ジスタ80302aのゲート容量については、ソース領域やドレイン領域やLDD領域な
どとゲート電極とが重なってオーバーラップしているような領域で容量が形成されていて
もよいし、チャネル領域とゲート電極との間で容量が形成されていてもよい。
A pixel illustrated in FIG. 100A includes a switching transistor 80301a, a driving transistor 80302a, and a capacitor 80304a. The switching transistor 80301a has a gate terminal connected to the scan line 8031a, a first terminal (source terminal or drain terminal) connected to the signal line 80311a, and a second terminal (source terminal or drain terminal) connected to the driving transistor 80302a. Connected to the gate terminal. The second terminal of the switching transistor 80301a is connected to the power supply line 8 via the capacitor 80304a.
0313a. Further, the driving transistor 80302a has a first terminal connected to the power supply line 80313a and a second terminal connected to the first electrode of the display element 80320a. A low power supply potential is set to the second electrode 80321a of the display element 80320a. Note that the low power supply potential is a potential that satisfies the low power supply potential <high power supply potential with reference to the high power supply potential set in the power supply line 80313a. For example, GND, 0V, or the like is set as the low power supply potential. Also good. The potential difference between the high power supply potential and the low power supply potential is expressed as a display element 80320.
In order to cause the display element 80320a to emit light by applying a current to the display element 80320a, the potential difference between the high power supply potential and the low power supply potential is greater than or equal to the forward threshold voltage of the display element 80320a. Set the potential. Note that the capacitor 80304a can be omitted instead of the gate capacitance of the driving transistor 80302a. With respect to the gate capacitance of the driving transistor 80302a, the capacitance may be formed in a region where the source electrode, the drain region, the LDD region, and the like overlap with the gate electrode, or the channel region and the gate electrode. A capacitance may be formed between the two.

走査線80312aで画素が選択されているとき、つまりスイッチング用トランジスタ8
0301aがオンになっているときに信号線80311aから画素にビデオ信号が入力さ
れる。そして、ビデオ信号に相当する電圧分の電荷が容量素子80304aに蓄積され、
容量素子80304aはその電圧を保持する。この電圧は駆動用トランジスタ80302
aのゲート端子と第1端子間の電圧であり、駆動用トランジスタ80302aのゲートソ
ース間電圧Vgsに相当する。
When a pixel is selected by the scanning line 8031a, that is, the switching transistor 8
When 0301a is on, a video signal is input from the signal line 80311a to the pixel. Then, a charge corresponding to the voltage corresponding to the video signal is accumulated in the capacitor 80304a,
The capacitor 80304a holds the voltage. This voltage is applied to the driving transistor 80302.
a is a voltage between the gate terminal and the first terminal of a, and corresponds to the gate-source voltage Vgs of the driving transistor 80302a.

一般に、トランジスタの動作領域は、線形領域と飽和領域とに分けることが出来る。その
境目は、ドレインソース間電圧をVds、ゲートソース間電圧をVgs、しきい値電圧を
Vthとすると、(Vgs−Vth)=Vdsの時になる。(Vgs−Vth)>Vds
の場合は、線形領域であり、Vds、Vgsの大きさによって電流値が決まる。一方、(
Vgs−Vth)<Vdsの場合は飽和領域になり、理想的には、Vdsが変化しても、
電流値はほとんど変わらない。つまり、Vgsの大きさだけによって電流値が決まる。
In general, the operation region of a transistor can be divided into a linear region and a saturation region. The boundary is when (Vgs−Vth) = Vds, where Vds is the drain-source voltage, Vgs is the gate-source voltage, and Vth is the threshold voltage. (Vgs−Vth)> Vds
Is a linear region, and the current value is determined by the magnitudes of Vds and Vgs. on the other hand,(
When Vgs−Vth) <Vds, the saturation region is reached. Ideally, even if Vds changes,
The current value hardly changes. That is, the current value is determined only by the magnitude of Vgs.

ここで、電圧入力電圧駆動方式の場合には、駆動用トランジスタ80302aのゲート端
子には、駆動用トランジスタ80302aが十分にオンするか、オフするかの二つの状態
となるようなビデオ信号を入力する。つまり、駆動用トランジスタ80302aは線形領
域で動作させる。
Here, in the case of the voltage input voltage driving method, a video signal is input to the gate terminal of the driving transistor 80302a so that the driving transistor 80302a is sufficiently turned on or off. . That is, the driving transistor 80302a is operated in a linear region.

よって、駆動用トランジスタ80302aがオンするビデオ信号であるときには、理想的
には電源線80313aに設定されている電源電位Vddをそのまま表示素子80320
aの第1の電極に設定する。
Therefore, when the driving transistor 80302a is turned on, ideally, the power supply potential Vdd set to the power supply line 80313a is used as it is as the display element 80320.
Set to the first electrode of a.

つまり、理想的には表示素子80320aに印加する電圧を一定にし、表示素子8032
0aから得られる輝度を一定にする。そして、1フレーム期間内に複数のサブフレーム期
間を設け、サブフレーム期間毎に画素へのビデオ信号の書き込みを行い、サブフレーム期
間毎に画素の点灯又は非点灯を制御し、その点灯しているサブフレーム期間の合計によっ
て、階調を表現する。
That is, ideally, the voltage applied to the display element 80320a is constant, and the display element 8032
The luminance obtained from 0a is made constant. A plurality of subframe periods are provided within one frame period, video signals are written to the pixels for each subframe period, and lighting or non-lighting of the pixels is controlled for each subframe period. The gradation is expressed by the sum of the subframe periods.

次に、図100(B)の画素構成について説明する。図100(B)に示す画素は、スイ
ッチングトランジスタ80301a、駆動用トランジスタ80302a、整流素子803
06a、容量素子80304a、表示素子80320bを有している。スイッチング用ト
ランジスタ80301bは、ゲート端子が第1の走査線80312bに接続され、第1端
子(ソース端子又はドレイン端子)が信号線80311bに接続され、第2端子(ソース
端子又はドレイン端子)が駆動用トランジスタ80302bのゲート端子と接続されてい
る。さらに、駆動用トランジスタ80302のゲート端子は整流素子80306aを介し
て第2の走査線80313bに接続されている。また、スイッチング用トランジスタ80
301bの第2端子は容量素子80304bを介して電源線80313bに接続されてい
る。さらに、駆動用トランジスタ80302bは第1端子が電源線80313bに接続さ
れ、第2端子が表示素子80320bの第1の電極に接続されている。表示素子8032
0bの第2の電極80321bには低電源電位が設定されている。なお、低電源電位とは
、電源線80313bに設定される高電源電位を基準にして低電源電位<高電源電位を満
たす電位であり、低電源電位としては例えばGND、0Vなどが設定されていても良い。
この高電源電位と低電源電位との電位差を表示素子80320bに印加して、表示素子8
0320bに電流を流して表示素子80320bを発光させるため、高電源電位と低電源
電位との電位差が表示素子80320bの順方向しきい値電圧以上となるようにそれぞれ
の電位を設定する。なお、容量素子80304bは駆動用トランジスタ80302bのゲ
ート容量を代用して省略することも可能である。駆動用トランジスタ80302bのゲー
ト容量については、ソース領域やドレイン領域やLDD領域などとゲート電極とが重なっ
てオーバーラップしているような領域で容量が形成されていてもよいし、チャネル領域と
ゲート電極との間で容量が形成されていてもよい。
Next, the pixel structure in FIG. 100B is described. A pixel illustrated in FIG. 100B includes a switching transistor 80301a, a driving transistor 80302a, and a rectifier element 803.
06a, a capacitor 80304a, and a display element 80320b. The switching transistor 80301b has a gate terminal connected to the first scan line 8031b, a first terminal (source terminal or drain terminal) connected to the signal line 80311b, and a second terminal (source terminal or drain terminal) for driving. It is connected to the gate terminal of the transistor 80302b. Further, the gate terminal of the driving transistor 80302 is connected to the second scanning line 80313b through the rectifying element 80306a. Further, the switching transistor 80
A second terminal 301b is connected to a power supply line 80313b through a capacitor 80304b. Further, the driving transistor 80302b has a first terminal connected to the power supply line 80313b and a second terminal connected to the first electrode of the display element 80320b. Display element 8032
A low power supply potential is set for the second electrode 80321b of 0b. Note that the low power supply potential is a potential that satisfies the low power supply potential <the high power supply potential with reference to the high power supply potential set in the power supply line 80313b. For example, GND, 0 V, or the like is set as the low power supply potential. Also good.
The potential difference between the high power supply potential and the low power supply potential is applied to the display element 80320b, so that the display element 8
In order to cause the display element 80320b to emit light by flowing current through 0320b, each potential is set so that the potential difference between the high power supply potential and the low power supply potential is equal to or higher than the forward threshold voltage of the display element 80320b. Note that the capacitor 80304b can be omitted instead of the gate capacitor of the driving transistor 80302b. As for the gate capacitance of the driving transistor 80302b, the capacitance may be formed in a region where the source region, the drain region, the LDD region, and the like overlap with the gate electrode, or the channel region and the gate electrode. A capacitance may be formed between the two.

本画素構成は、図100(A)の画素に、整流素子80306aと第2の走査線8031
3bを追加したものである。よって、スイッチング用トランジスタ80301b、駆動用
トランジスタ80302b、容量素子80304b、信号線80311b、第1の走査線
80312b、電源線80313bは、それぞれスイッチング用トランジスタ80301
a、駆動用トランジスタ80302a、容量素子80304a、信号線80311a、走
査線80312a、電源線80313aに相当し、書き込みの動作や発光の動作は同様で
あるためここではその説明を省略する。
This pixel configuration includes a rectifier element 80306a and a second scan line 8031 in addition to the pixel in FIG.
3b is added. Therefore, the switching transistor 80301b, the driving transistor 80302b, the capacitor 80304b, the signal line 80311b, the first scan line 8031b, and the power supply line 80313b are respectively connected to the switching transistor 80301.
a, a driving transistor 80302a, a capacitor 80304a, a signal line 80311a, a scanning line 80312a, and a power supply line 80313a, and the writing operation and the light emitting operation are the same.

消去動作について説明する。消去動作時には、第2の走査線80313bにHレベルの信
号を入力する。すると、整流素子80306aに電流が流れ、容量素子80304bによ
って保持されていた駆動用トランジスタ80302bのゲート電位をある電位に設定する
ことができる。つまり、駆動用トランジスタ80302bのゲート端子の電位を、ある電
位に設定し、画素へ書き込まれたビデオ信号に関わらず、駆動用トランジスタ80302
bを強制的にオフさせることができる。
The erase operation will be described. At the time of erasing operation, an H level signal is input to the second scan line 80313b. Then, current flows through the rectifying element 80306a, and the gate potential of the driving transistor 80302b held by the capacitor 80304b can be set to a certain potential. That is, the potential of the gate terminal of the driving transistor 80302b is set to a certain potential, and the driving transistor 80302 regardless of the video signal written to the pixel.
b can be forcibly turned off.

なお、第2の走査線80313bに入力するLレベルの信号は、画素に非点灯となるビデ
オ信号が書き込まれているときに整流素子80306aに電流が流れないような電位とす
る。また、第2の走査線80313bに入力するHレベルの信号は、画素に書き込まれた
ビデオ信号に関わらず、駆動用トランジスタ80302bがオフするような電位をゲート
端子に設定することができるような電位とする。
Note that the L-level signal input to the second scan line 80313b has a potential such that no current flows through the rectifier element 80306a when a video signal that is not lit is written to the pixel. Further, an H-level signal input to the second scan line 80313b is a potential at which the gate terminal can be set to a potential at which the driving transistor 80302b is turned off regardless of the video signal written to the pixel. And

なお、整流素子80306aには、ダイオード接続したトランジスタを用いることが可能
である。さらに、ダイオード接続したトランジスタの他にも、PN接合やPIN接合のダ
イオードやショットキー型のダイオードやカーボンナノチューブで形成されたダイオード
などを用いてもよい。ダイオード接続したNチャネル型トランジスタを適用した場合を図
100(C)に示す。ダイオード接続トランジスタ80303cの第1端子(ソース端子
又はドレイン端子)を駆動用トランジスタ80302cのゲート端子と接続する。また、
ダイオード接続トランジスタ80303cの第2端子(ソース端子又はドレイン端子)を
ゲート端子と接続するとともに、第2の走査線80313cに接続する。すると、第2の
走査線80313cがLレベルのときにはダイオード接続トランジスタ80303cはゲ
ート端子とソース端子が接続されているため電流が流れないが、第2の走査線80313
cにHレベルの信号を入力したときにダイオード接続トランジスタ80303cの第2端
子はドレイン端子となるためダイオード接続トランジスタ80303cに電流が流れる。
よって、ダイオード接続トランジスタ80303cは整流作用を奏する。
Note that a diode-connected transistor can be used for the rectifying element 80306a. In addition to a diode-connected transistor, a PN junction or PIN junction diode, a Schottky diode, a diode formed of carbon nanotubes, or the like may be used. FIG. 100C illustrates the case where a diode-connected N-channel transistor is used. The first terminal (source terminal or drain terminal) of the diode-connected transistor 80303c is connected to the gate terminal of the driving transistor 80302c. Also,
A second terminal (a source terminal or a drain terminal) of the diode-connected transistor 80303c is connected to the gate terminal and is also connected to the second scanning line 80313c. Then, when the second scanning line 80313c is at the L level, no current flows through the diode-connected transistor 80303c because the gate terminal and the source terminal are connected, but the second scanning line 80313 is not connected.
When a signal at H level is input to c, the second terminal of the diode-connected transistor 80303c becomes the drain terminal, so that a current flows through the diode-connected transistor 80303c.
Therefore, the diode-connected transistor 80303c has a rectifying action.

なお、スイッチング用トランジスタ80301c、駆動用トランジスタ80302c、容
量素子80304c、信号線80311c、第1の走査線80312c、電源線8031
3cは、それぞれ図100(A)のスイッチング用トランジスタ80301a、駆動用ト
ランジスタ80302a、容量素子80304a、信号線80311a、走査線8031
2a、電源線80313aに相当する。また、第2の走査線80312cは、図100(
B)の第2の走査線80312dに相当する。
Note that the switching transistor 80301c, the driving transistor 80302c, the capacitor 80304c, the signal line 80311c, the first scan line 8031c, and the power supply line 8031
Reference numeral 3c denotes a switching transistor 80301a, a driving transistor 80302a, a capacitor 80304a, a signal line 80311a, and a scanning line 8031 in FIG.
2a corresponds to the power supply line 80313a. Further, the second scanning line 8031c corresponds to FIG.
This corresponds to the second scanning line 8031d of B).

また、ダイオード接続したPチャネル型トランジスタを適用した場合は図100(D)に
示す。ダイオード接続トランジスタ80303dの第1端子(ソース端子又はドレイン端
子)を第2の走査線80313dに接続する。また、ダイオード接続トランジスタ803
03dの第2端子(ソース端子又はドレイン端子)をゲート端子と接続するとともに、駆
動用トランジスタ80302dのゲート端子と接続する。すると、第2の走査線8031
3dがLレベルのときにはダイオード接続トランジスタ80303dはゲート端子とソー
ス端子が接続されているため電流が流れないが、第2の走査線80313dにHレベルの
信号を入力したときにダイオード接続トランジスタ80303dの第2端子はドレイン端
子となるためダイオード接続トランジスタ80303dに電流が流れる。よって、ダイオ
ード接続トランジスタ80303dは整流作用を奏する。
FIG. 100D illustrates the case where a diode-connected P-channel transistor is used. A first terminal (source terminal or drain terminal) of the diode-connected transistor 80303d is connected to the second scanning line 80313d. Also, the diode-connected transistor 803
The second terminal (source terminal or drain terminal) of 03d is connected to the gate terminal and to the gate terminal of the driving transistor 80302d. Then, the second scanning line 8031
When 3d is at L level, no current flows through the diode-connected transistor 80303d because the gate terminal and the source terminal are connected. However, when an H-level signal is input to the second scanning line 80313d, the diode-connected transistor 80303d Since the two terminals serve as drain terminals, a current flows through the diode-connected transistor 80303d. Therefore, the diode-connected transistor 80303d has a rectifying action.

なお、スイッチング用トランジスタ80301d、駆動用トランジスタ80302d、容
量素子80304d、信号線80311d、第1の走査線80312d、電源線8031
3dは、それぞれ図100(A)のスイッチング用トランジスタ80301a、駆動用ト
ランジスタ80302a、容量素子80304a、信号線80311a、走査線8031
2a、電源線80313aに相当する。また、第2の走査線80312dは、図100(
B)の第2の走査線80312dに相当する。
Note that the switching transistor 80301d, the driving transistor 80302d, the capacitor 80304d, the signal line 80311d, the first scanning line 8031d, and the power supply line 8031
3d are a switching transistor 80301a, a driving transistor 80302a, a capacitor 80304a, a signal line 80311a, and a scanning line 8031 in FIG.
2a corresponds to the power supply line 80313a. In addition, the second scan line 8031d is illustrated in FIG.
This corresponds to the second scanning line 8031d of B).

また、画素へ書き込まれた信号を消去させるために消去用トランジスタを設けてもよい。
図100(E)に示す画素は、図100(A)の画素に消去用トランジスタ80303e
と第2の走査線80312eを追加したものである。よって、スイッチング用トランジス
タ80301e、駆動用トランジスタ80302e、容量素子80304e、信号線80
311e、第1の走査線80312e、電源線80313eは、それぞれ図100(A)
のスイッチング用トランジスタ80301a、駆動用トランジスタ80302a、容量素
子80304a、信号線80311a、走査線80312a、電源線80313aに相当
し、書き込みの動作や発光の動作は同様であるためここではその説明を省略する。
Further, an erasing transistor may be provided in order to erase a signal written to the pixel.
A pixel illustrated in FIG. 100E is different from the pixel illustrated in FIG.
And a second scanning line 80312e. Therefore, the switching transistor 80301e, the driving transistor 80302e, the capacitor 80304e, and the signal line 80
311e, the first scan line 8031e, and the power supply line 80313e are shown in FIG.
The switching transistor 80301a, the driving transistor 80302a, the capacitor 80304a, the signal line 80311a, the scanning line 80312a, and the power supply line 80313a correspond to the writing operation and the light emitting operation, and thus the description thereof is omitted here.

消去動作について説明する。消去動作時には、第2の走査線80312eにHレベルの信
号を入力する。すると、消去用トランジスタ80303eがオンし、駆動用トランジスタ
80302eのゲート端子と第1端子を同電位にすることができる。つまり、駆動用トラ
ンジスタ80302eのゲートとソース間電圧を0Vにすることができる。なお、第2の
走査線80312eのHレベルの電位は、電源線80313eの電位よりも消去用トラン
ジスタ80303eのしきい値電圧Vth以上高いことが望ましい。こうして、駆動用ト
ランジスタ80302eを強制的にオフさせることができる。
The erase operation will be described. In the erasing operation, an H level signal is input to the second scan line 8031e. Then, the erasing transistor 80303e is turned on, and the gate terminal and the first terminal of the driving transistor 80302e can be set to the same potential. That is, the gate-source voltage of the driving transistor 80302e can be set to 0V. Note that the H-level potential of the second scan line 8031e is preferably higher than the potential of the power supply line 80313e by the threshold voltage Vth of the erasing transistor 80303e. Thus, the driving transistor 80302e can be forcibly turned off.

続いて、本発明に適応可能なしきい値電圧補正型の画素回路及び駆動方法の一例について
、図101(A)を参照して説明する。
Next, an example of a threshold voltage correction pixel circuit and a driving method which can be applied to the present invention will be described with reference to FIG.

図101(A)に示す画素は、駆動用トランジスタ80400、第1のスイッチ8040
1、第2のスイッチ80402、第3のスイッチ80403、第1の容量素子80404
、第2の容量素子80405及び表示素子80420を有している。駆動用トランジスタ
80400は、ゲート端子が第1の容量素子80404と第1のスイッチ80401とを
順に介して信号線80411と接続され、第1端子が電源線80412と接続され、第2
端子が第3のスイッチ80403を介して表示素子80420の第1の電極に接続されて
いる。さらに、駆動用トランジスタ80400のゲート端子が第2の容量素子80405
を介して電源線80412と接続されている。また、駆動用トランジスタ80400のゲ
ート端子が第2のスイッチ80402を介して駆動用トランジスタ80400の第2端子
と接続されている。また、表示素子80420の第2の電極80421には低電源電位が
設定されている。なお、低電源電位とは、電源線80412に設定される高電源電位を基
準にして低電源電位<高電源電位を満たす電位であり、低電源電位としては例えばGND
、0Vなどが設定されていても良い。この高電源電位と低電源電位との電位差を表示素子
80420に印加して、表示素子80420に電流を流して表示素子80420を発光さ
せるため、高電源電位と低電源電位との電位差が表示素子80420の順方向しきい値電
圧以上となるようにそれぞれの電位を設定する。なお、第2の容量素子80405は駆動
用トランジスタ80400のゲート容量を代用して省略することも可能である。駆動用ト
ランジスタ80400のゲート容量については、ソース領域やドレイン領域やLDD領域
などとゲート電極とが重なってオーバーラップしているような領域で容量が形成されてい
てもよいし、チャネル領域とゲート電極との間で容量が形成されていてもよい。なお、第
1のスイッチ80401、第2のスイッチ80402、第3のスイッチ80403は、そ
れぞれ第1の走査線80413、第2の走査線80414、第3の走査線80414によ
ってオン・オフが制御される。
A pixel illustrated in FIG. 101A includes a driving transistor 80400 and a first switch 8040.
1, a second switch 80402, a third switch 80403, a first capacitor 80404
, A second capacitor element 80405 and a display element 80420. The driving transistor 80400 has a gate terminal connected to the signal line 80411 through the first capacitor 80404 and the first switch 80401 in order, a first terminal connected to the power supply line 80412, and a second terminal
A terminal is connected to the first electrode of the display element 80420 through the third switch 80403. Further, the gate terminal of the driving transistor 80400 is the second capacitor element 80405.
Is connected to a power supply line 80412. Further, the gate terminal of the driving transistor 80400 is connected to the second terminal of the driving transistor 80400 through the second switch 80402. In addition, a low power supply potential is set for the second electrode 80421 of the display element 80420. Note that the low power supply potential is a potential satisfying a low power supply potential <a high power supply potential with reference to a high power supply potential set in the power supply line 80412.
, 0V, etc. may be set. The potential difference between the high power supply potential and the low power supply potential is applied to the display element 80420 and current is supplied to the display element 80420 to cause the display element 80420 to emit light. Each potential is set to be equal to or higher than the forward threshold voltage. Note that the second capacitor 80405 can be omitted by using the gate capacitor of the driving transistor 80400 instead. As for the gate capacitance of the driving transistor 80400, the capacitance may be formed in a region where the source electrode, the drain region, the LDD region, and the like overlap with the gate electrode, or the channel region and the gate electrode. A capacitance may be formed between the two. Note that the first switch 80401, the second switch 80402, and the third switch 80403 are controlled to be turned on / off by the first scan line 80413, the second scan line 80414, and the third scan line 80414, respectively. .

図101(A)に示す画素の駆動方法は、初期化期間、データ書き込み期間、しきい値取
得期間、発光期間に分割することができる。
A driving method of the pixel illustrated in FIG. 101A can be divided into an initialization period, a data writing period, a threshold value acquisition period, and a light emission period.

初期化期間では、第2のスイッチ80402及び第3のスイッチ80403がオンして、
駆動用トランジスタ80400のゲート端子の電位が少なくとも電源線80412の電位
よりも低くなる。なお、このとき、第1のスイッチ80401は、オンしていてもオフし
ていてもよい。なお、初期化期間は必ずしも必要ではない。
In the initialization period, the second switch 80402 and the third switch 80403 are turned on,
The potential of the gate terminal of the driving transistor 80400 is at least lower than the potential of the power supply line 80412. At this time, the first switch 80401 may be turned on or off. Note that the initialization period is not necessarily required.

しきい値取得期間では、第1の走査線80413によって画素が選択される。つまり、第
1のスイッチ80401がオンし、信号線80411からある一定電圧が入力される。こ
のとき、第2のスイッチ80402がオンしており、駆動用トランジスタ80400がダ
イオード接続される。また、第3のスイッチ80403はオフしている。したがって、駆
動用トランジスタ80400のゲート端子の電位は、電源線80412の電位から駆動用
トランジスタ80400のしきい値電圧を引いた値となる。第1の容量素子80404に
は駆動用トランジスタ80400のしきい値電圧が保持される。また、第2の容量素子8
0405には、駆動用トランジスタ80400のゲート端子の電位と信号線80411か
ら入力されている一定電圧との電位差が保持される。
In the threshold acquisition period, a pixel is selected by the first scan line 80413. That is, the first switch 80401 is turned on and a certain voltage is input from the signal line 80411. At this time, the second switch 80402 is on, and the driving transistor 80400 is diode-connected. Further, the third switch 80403 is off. Therefore, the potential of the gate terminal of the driving transistor 80400 is a value obtained by subtracting the threshold voltage of the driving transistor 80400 from the potential of the power supply line 80412. The first capacitor element 80404 holds the threshold voltage of the driving transistor 80400. The second capacitor element 8
In 0405, a potential difference between the potential of the gate terminal of the driving transistor 80400 and a constant voltage input from the signal line 80411 is held.

データ書き込み期間では、信号線80411からビデオ信号(電圧)が入力される。この
とき、第1のスイッチ80401がオンのままであり、第2のスイッチ80402がオフ
し、第2のスイッチ80402がオフのままである。また、駆動用トランジスタ8040
0のゲート端子は浮遊状態となっている。よって、駆動用トランジスタ80400のゲー
ト端子の電位は、しきい値取得期間において信号線80411入力される一定電圧と、デ
ータ書き込み期間において信号線80411入力されるビデオ信号と、の電位差に応じて
変化する。例えば、第1の容量素子80404の容量値<<第2の容量素子80405の
容量値であれば、データ書き込み期間における駆動用トランジスタ80400のゲート端
子の電位は、しきい値取得期間において信号線80411入力される一定電圧とデータ書
き込み期間において信号線80411入力されるビデオ信号との電位差を、電源線804
12の電位から駆動用トランジスタ80400のしきい値電圧を引いた値に足した値とお
おむね等しくなる。つまり、駆動用トランジスタ80400のゲート端子の電位は、駆動
トランジスタ80400のしきい値電圧を補正した電位となる。
In the data writing period, a video signal (voltage) is input from the signal line 80411. At this time, the first switch 80401 remains on, the second switch 80402 is turned off, and the second switch 80402 remains off. Further, the driving transistor 8040
The gate terminal of 0 is in a floating state. Therefore, the potential of the gate terminal of the driving transistor 80400 changes in accordance with the potential difference between the constant voltage input to the signal line 80411 in the threshold acquisition period and the video signal input to the signal line 80411 in the data writing period. . For example, if the capacitance value of the first capacitor element 80404 << the capacitance value of the second capacitor element 80405, the potential of the gate terminal of the driving transistor 80400 in the data writing period is the signal line 80411 in the threshold value acquisition period. The potential difference between the input fixed voltage and the video signal input to the signal line 80411 in the data writing period is expressed as a power supply line 804.
This value is approximately equal to the value obtained by subtracting the threshold voltage of the driving transistor 80400 from the potential of 12. That is, the potential of the gate terminal of the driving transistor 80400 is a potential obtained by correcting the threshold voltage of the driving transistor 80400.

発光期間では、駆動用トランジスタ80400のゲート端子の電位と電源線80412と
の電位差(Vgs)に応じた電流が表示素子80420に流れる。このとき、第1のスイ
ッチ80401がオフし、第2のスイッチ80402がオフのままであり、第3のスイッ
チ80403がオンする。なお、表示素子80420に流れる電流は、駆動用トランジス
タ80400のしきい値電圧によらず一定である。
In the light-emitting period, current corresponding to the potential difference (Vgs) between the gate terminal of the driving transistor 80400 and the power supply line 80412 flows to the display element 80420. At this time, the first switch 80401 is turned off, the second switch 80402 is kept off, and the third switch 80403 is turned on. Note that the current flowing through the display element 80420 is constant regardless of the threshold voltage of the driving transistor 80400.

なお、図101(A)に示す画素構成は、図101(A)に限定されない。例えば、図1
01(A)に示す画素に新たにスイッチ、抵抗素子、容量素子、トランジスタ又は論理回
路などを追加してもよい。また、例えば、第2のスイッチ80402をPチャネル型トラ
ンジスタ又はNチャネル型トランジスタで構成し、第3のスイッチ80403を第2のス
イッチ80402とは別の極性のトランジスタで構成し、第2のスイッチ80402及び
第3のスイッチ80403を同じ走査線で制御してもよい。
Note that the pixel structure illustrated in FIG. 101A is not limited to FIG. For example, FIG.
A switch, a resistor, a capacitor, a transistor, a logic circuit, or the like may be newly added to the pixel shown in 01 (A). For example, the second switch 80402 is a P-channel transistor or an N-channel transistor, the third switch 80403 is a transistor having a polarity different from that of the second switch 80402, and the second switch 80402 The third switch 80403 may be controlled by the same scanning line.

続いて、本発明に適応可能な電流入力型の画素回路及び駆動方法の一例について、図10
1(B)を参照して説明する。
Subsequently, an example of a current input pixel circuit and a driving method applicable to the present invention will be described with reference to FIG.
Description will be made with reference to 1 (B).

図101(B)に示す画素は、駆動用トランジスタ80430、第1のスイッチ8043
1、第2のスイッチ80432、第3のスイッチ80433、容量素子80434及び表
示素子80450を有している。駆動用トランジスタ80430は、ゲート端子が第2の
スイッチ80432と第1のスイッチ80431とを順に介して信号線80441に接続
され、第1端子が電源線80442と接続され、第2端子が第3のスイッチ80433を
介して表示素子80450の第1の電極に接続されている。さらに、駆動用トランジスタ
80430のゲート端子が容量素子80434を介して電源線80442と接続されてい
る。また、駆動用トランジスタ80430のゲート端子が第2のスイッチ80432を介
して駆動用トランジスタ80430の第2端子と接続されている。また、表示素子804
50の第2の電極80451には低電源電位が設定されている。なお、低電源電位とは、
電源線80442に設定される高電源電位を基準にして低電源電位<高電源電位を満たす
電位であり、低電源電位としては例えばGND、0Vなどが設定されていても良い。この
高電源電位と低電源電位との電位差を表示素子80450に印加して、表示素子8045
0に電流を流して表示素子80450を発光させるため、高電源電位と低電源電位との電
位差が表示素子80450の順方向しきい値電圧以上となるようにそれぞれの電位を設定
する。なお、容量素子80434は駆動用トランジスタ80430のゲート容量を代用し
て省略することも可能である。駆動用トランジスタ80430のゲート容量については、
ソース領域やドレイン領域やLDD領域などとゲート電極とが重なってオーバーラップし
ているような領域で容量が形成されていてもよいし、チャネル領域とゲート電極との間で
容量が形成されていてもよい。なお、第1のスイッチ80431、第2のスイッチ804
32、第3のスイッチ80433は、それぞれ第1の走査線80443、第2の走査線8
0444、第3の走査線80454によってオン・オフが制御される。
A pixel illustrated in FIG. 101B includes a driving transistor 80430 and a first switch 8043.
1, a second switch 80432, a third switch 80433, a capacitor element 80434, and a display element 80450 are included. The driving transistor 80430 has a gate terminal connected to the signal line 80441 through the second switch 80432 and the first switch 80431 in order, a first terminal connected to the power supply line 80442, and a second terminal connected to the third terminal. It is connected to the first electrode of the display element 80450 through the switch 80433. Further, the gate terminal of the driving transistor 80430 is connected to the power supply line 80442 through the capacitor 80434. The gate terminal of the driving transistor 80430 is connected to the second terminal of the driving transistor 80430 through the second switch 80432. In addition, the display element 804
A low power supply potential is set for the 50 second electrodes 80451. The low power supply potential is
The low power supply potential <the potential satisfying the high power supply potential with respect to the high power supply potential set for the power supply line 80442 as a reference. For example, GND, 0 V, or the like may be set as the low power supply potential. A potential difference between the high power supply potential and the low power supply potential is applied to the display element 80450 to display the display element 8045.
In order to cause the display element 80450 to emit light by supplying current to 0, each potential is set so that the potential difference between the high power supply potential and the low power supply potential is equal to or higher than the forward threshold voltage of the display element 80450. Note that the capacitor 80434 can be omitted by using the gate capacitor of the driving transistor 80430 instead. Regarding the gate capacitance of the driving transistor 80430,
The capacitance may be formed in a region where the gate electrode overlaps with the source region, the drain region, the LDD region, or the like, or the capacitance is formed between the channel region and the gate electrode. Also good. Note that the first switch 80431 and the second switch 804 are provided.
32 and the third switch 80433 are a first scanning line 80443 and a second scanning line 8 respectively.
On / off is controlled by 0444 and the third scanning line 80454.

図101(B)に示す画素の駆動方法は、データ書き込み期間、発光期間に分割すること
ができる。
The driving method of the pixel illustrated in FIG. 101B can be divided into a data writing period and a light emission period.

データ書き込み期間では、第1の走査線80443によって画素が選択される。つまり、
第1のスイッチ80431がオンし、信号線80431からビデオ信号として電流が入力
される。このとき、第2のスイッチ80432がオンし、第3のスイッチ80433がオ
フする。したがって、駆動用トランジスタ80430のゲート端子の電位は、ビデオ信号
に応じた電位となる。つまり、容量素子80434には、駆動用トランジスタ80430
がビデオ信号と同じ電流を流すような駆動用トランジスタ80430のゲート・ソース間
電圧が保持される。
In the data writing period, a pixel is selected by the first scan line 80443. That means
The first switch 80431 is turned on, and a current is input from the signal line 80431 as a video signal. At this time, the second switch 80432 is turned on and the third switch 80433 is turned off. Accordingly, the potential of the gate terminal of the driving transistor 80430 becomes a potential corresponding to the video signal. In other words, the capacitor 80434 includes the driving transistor 80430.
The gate-source voltage of the driving transistor 80430 is maintained so that the same current as the video signal flows.

次に、発光期間では、第1のスイッチ80431及び第2のスイッチ80432がオフし
、第3のスイッチ80433がオンする。したがって、表示素子80450にはビデオ信
号と同じ値の電流が流れる。
Next, in the light emission period, the first switch 80431 and the second switch 80432 are turned off, and the third switch 80433 is turned on. Therefore, a current having the same value as the video signal flows through the display element 80450.

なお、図101(B)に示す画素構成は、図101(B)に限定されない。例えば、図1
01(B)に示す画素に新たにスイッチ、抵抗素子、容量素子、トランジスタ又は論理回
路などを追加してもよい。また、例えば、第1のスイッチ80431をPチャネル型トラ
ンジスタ又はNチャネル型トランジスタで構成し、第2のスイッチ80432を第1のス
イッチ80431と同じ極性のトランジスタで構成し、第1のスイッチ80431及び第
2のスイッチ80432を同じ走査線で制御してもよい。また、第2のスイッチ8043
2は駆動用トランジスタ80430のゲート端子と信号線80431との間に配置されて
いてもよい。
Note that the pixel structure illustrated in FIG. 101B is not limited to FIG. For example, FIG.
A switch, a resistor, a capacitor, a transistor, a logic circuit, or the like may be newly added to the pixel shown in 01 (B). In addition, for example, the first switch 80431 is formed of a P-channel transistor or an N-channel transistor, the second switch 80432 is formed of a transistor having the same polarity as the first switch 80431, and the first switch 80431 and the first switch 80431 Two switches 80432 may be controlled by the same scanning line. The second switch 8043
2 may be disposed between the gate terminal of the driving transistor 80430 and the signal line 80431.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態13)
本実施形態においては、本発明を適用できる半導体装置が薄膜トランジスタ(TFT)を
素子として有する場合の半導体装置の作製方法について、図面を参照して説明する。
(Embodiment 13)
In this embodiment mode, a method for manufacturing a semiconductor device in the case where the semiconductor device to which the present invention can be applied has a thin film transistor (TFT) as an element will be described with reference to drawings.

図102は、本発明を適用できる半導体装置が有することのできるTFTの構造および製
造プロセスの例を示す図である。図102(A)は、本発明を適用できる半導体装置が有
することのできるTFTの構造の例を示す図である。また、図102(B)乃至(G)は
、本発明を適用できる半導体装置が有することのできるTFTの製造プロセスの例を示す
図である。
FIG. 102 is a diagram showing an example of a structure and manufacturing process of a TFT that can be included in a semiconductor device to which the present invention can be applied. FIG. 102A illustrates an example of a structure of a TFT that can be included in a semiconductor device to which the present invention can be applied. 102B to 102G are diagrams illustrating an example of a manufacturing process of a TFT which can be included in a semiconductor device to which the present invention can be applied.

なお、本発明を適用できる半導体装置が有することのできるTFTの構造および製造プロ
セスは、図102に示すものに限定されず、様々な構造および製造プロセスを用いること
ができる。
Note that the structure and manufacturing process of a TFT which can be included in a semiconductor device to which the present invention can be applied are not limited to those shown in FIG. 102, and various structures and manufacturing processes can be used.

まず、図102(A)を参照し、本発明を適用できる半導体装置が有することのできるT
FTの構造の例について説明する。図102(A)は複数の異なる構造を有するTFTの
断面図である。ここで、図102(A)においては、複数の異なる構造を有するTFTを
並置して示しているが、これは、発明を適用できる半導体装置が有することのできるTF
Tの構造を説明するための表現であり、発明を適用できる半導体装置が有することのでき
るTFTが、実際に図102(A)のように並置されている必要はなく、必要に応じてつ
くり分けることができる。
First, with reference to FIG. 102A, a semiconductor device to which the present invention can be applied has T.
An example of the structure of the FT will be described. FIG. 102A is a cross-sectional view of a TFT having a plurality of different structures. Here, in FIG. 102A, a plurality of TFTs having different structures are shown side by side; this is a TF that a semiconductor device to which the invention can be applied can have.
It is an expression for explaining the structure of T, and it is not necessary that the TFTs that can be included in the semiconductor device to which the invention can be applied are actually juxtaposed as shown in FIG. be able to.

次に、本発明を適用できる半導体装置が有することのできるTFTを構成する各層の特徴
について説明する。
Next, characteristics of each layer constituting a TFT that can be included in a semiconductor device to which the present invention can be applied will be described.

基板110111は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラスなどのガラ
ス基板、石英基板、セラミック基板またはステンレスを含む金属基板等を用いることがで
きる。他にも、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(P
EN)、ポリエーテルサルフォン(PES)に代表されるプラスチック又はアクリル等の
可撓性を有する合成樹脂からなる基板を用いることも可能である。可撓性を有する基板を
用いることによって、折り曲げが可能である半導体装置を作製することが可能となる。ま
た、可撓性を有す基板であれば、基板の面積及び基板の形状に大きな制限はないため、基
板110111として、例えば、1辺が1メートル以上であって、矩形状のものを用いれ
ば、生産性を格段に向上させることができる。このような利点は、円形のシリコン基板を
用いる場合と比較すると、大きな優位点である。
As the substrate 110111, a glass substrate such as barium borosilicate glass or alumino borosilicate glass, a quartz substrate, a ceramic substrate, a metal substrate including stainless steel, or the like can be used. In addition, polyethylene terephthalate (PET), polyethylene naphthalate (P
EN), a substrate made of a synthetic resin having flexibility such as plastic or acrylic represented by polyethersulfone (PES) can be used. By using a flexible substrate, a semiconductor device that can be bent can be manufactured. In addition, since there is no great limitation on the area of the substrate and the shape of the substrate as long as the substrate has flexibility, for example, if the substrate 110111 has a rectangular shape with one side being 1 meter or more, , Productivity can be significantly improved. Such an advantage is a great advantage compared to the case of using a circular silicon substrate.

絶縁膜110112は、下地膜として機能する。基板110111からNaなどのアルカ
リ金属又はアルカリ土類金属が、半導体素子の特性に悪影響を及ぼすのを防ぐために設け
る。絶縁膜110112としては、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化
窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸
素又は窒素を有する絶縁膜の単層構造若しくはこれらの積層構造で設けることができる。
例えば、絶縁膜110112を2層構造で設ける場合、1層目の絶縁膜として窒化酸化珪
素膜を設け、2層目の絶縁膜として酸化窒化珪素膜を設けるとよい。また、絶縁膜110
112を3層構造で設ける場合、1層目の絶縁膜として酸化窒化珪素膜を設け、2層目の
絶縁膜として窒化酸化珪素膜を設け、3層目の絶縁膜として酸化窒化珪素膜を設けるとよ
い。
The insulating film 110112 functions as a base film. An alkali metal or alkaline earth metal such as Na is provided from the substrate 110111 in order to prevent adverse effects on the characteristics of the semiconductor element. As the insulating film 110112, an insulating film containing oxygen or nitrogen, such as silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy) (x> y), or silicon nitride oxide (SiNxOy) (x> y) It is possible to provide a single layer structure or a laminated structure thereof.
For example, in the case where the insulating film 110112 is provided with a two-layer structure, a silicon nitride oxide film may be provided as a first insulating film and a silicon oxynitride film may be provided as a second insulating film. Insulating film 110
When 112 is provided in a three-layer structure, a silicon oxynitride film is provided as a first insulating film, a silicon nitride oxide film is provided as a second insulating film, and a silicon oxynitride film is provided as a third insulating film Good.

半導体膜110113、110114、110115は、非晶質(アモルファス)半導体
またはセミアモルファス半導体(SAS)で形成することができる。あるいは、多結晶半
導体膜を用いても良い。SASは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的
な構造を有し、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩
序を持ち格子歪みを有する結晶質な領域を含んでいる。少なくとも膜中の一部の領域には
、0.5〜20nmの結晶領域を観測することができ、珪素を主成分とする場合にはラマ
ンスペクトルが520cm−1よりも低波数側にシフトしている。X線回折では珪素結晶
格子に由来するとされる(111)、(220)の回折ピークが観測される。未結合手(
ダングリングボンド)の終端として水素またはハロゲンを少なくとも1原子%またはそれ
以上含ませている。SASは、珪化を含む気体をグロー放電分解(プラズマCVD)して
形成する。珪化を含む気体としては、SiH、その他にもSi、SiHCl
、SiHCl、SiCl、SiFなどを用いることが可能である。あるいは、Ge
を混合させても良い。この珪化を含む気体をH、または、HとHe、Ar、Kr
、Neから選ばれた一種または複数種の希ガス元素で希釈してもよい。希釈率は2〜10
00倍の範囲。圧力は概略0.1Pa〜133Paの範囲、電源周波数は1MHz〜12
0MHz、好ましくは13MHz〜60MHz。基板加熱温度は300℃以下でよい。膜
中の不純物元素として、酸素、窒素、炭素などの大気成分の不純物は1×1020cm
以下とすることが望ましく、特に、酸素濃度は5×1019/cm以下、好ましくは
1×1019/cm以下とする。ここでは、公知の手段(スパッタ法、LPCVD法、
プラズマCVD法等)を用いてシリコン(Si)を主成分とする材料(例えばSixGe
1−x等)で非晶質半導体膜を形成し、当該非晶質半導体膜をレーザ結晶化法、RTA又
はファーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶
化法などの公知の結晶化法により結晶化させる。
The semiconductor films 110113, 110114, and 110115 can be formed using an amorphous semiconductor or a semi-amorphous semiconductor (SAS). Alternatively, a polycrystalline semiconductor film may be used. SAS is a semiconductor having an intermediate structure between amorphous and crystalline structures (including single crystal and polycrystal) and having a third state that is stable in terms of free energy and has a short-range order and a lattice. It includes a crystalline region with strain. A crystal region of 0.5 to 20 nm can be observed in at least a part of the film, and when silicon is a main component, the Raman spectrum is shifted to a lower wave number side than 520 cm −1. Yes. In X-ray diffraction, diffraction peaks of (111) and (220) that are derived from the silicon crystal lattice are observed. Unbound hand (
At least 1 atomic% or more of hydrogen or halogen is contained as an end of the dangling bond. The SAS is formed by glow discharge decomposition (plasma CVD) of a gas containing silicidation. Examples of the gas containing silicidation include SiH 4 , Si 2 H 6 , and SiH 2 Cl 2.
SiHCl 3 , SiCl 4 , SiF 4, or the like can be used. Or Ge
F 4 may be mixed. The gas containing silicidation is H 2 or H 2 and He, Ar, Kr.
, Ne may be diluted with one or more kinds of rare gas elements selected from Ne. Dilution rate is 2-10
00 times the range. The pressure ranges from approximately 0.1 Pa to 133 Pa, and the power supply frequency ranges from 1 MHz to 12
0 MHz, preferably 13-60 MHz. The substrate heating temperature may be 300 ° C. or less. As an impurity element in the film, impurities of atmospheric components such as oxygen, nitrogen, and carbon are 1 × 10 20 cm −.
The oxygen concentration is desirably 1 or less, and in particular, the oxygen concentration is 5 × 10 19 / cm 3 or less, preferably 1 × 10 19 / cm 3 or less. Here, known means (sputtering, LPCVD,
A material containing silicon (Si) as a main component (for example, SixGe) using a plasma CVD method or the like.
1-x etc.), an amorphous semiconductor film is formed, and the amorphous semiconductor film is laser crystallization, thermal crystallization using RTA or a furnace annealing furnace, thermal crystallization using a metal element that promotes crystallization Crystallization is performed by a known crystallization method such as a crystallization method.

絶縁膜110116は、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化窒化珪素(
SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸素または窒
素を有する絶縁膜の単層構造、若しくはこれらの積層構造で設けることができる。
The insulating film 110116 includes silicon oxide (SiOx), silicon nitride (SiNx), and silicon oxynitride (
A single-layer structure of an insulating film containing oxygen or nitrogen, such as SiOxNy) (x> y) or silicon nitride oxide (SiNxOy) (x> y), or a stacked structure thereof can be used.

ゲート電極110117は、単層の導電膜、または二層、三層の導電膜の積層構造とする
ことができる。ゲート電極110117の材料としては、公知の導電膜を用いることがで
きる。たとえば、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タングステ
ン(W)、クロム(Cr)、シリコン(Si)などの元素の単体膜、または、前記元素の
窒化膜(代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜)、または、前
記元素を組み合わせた合金膜(代表的にはMo−W合金、Mo−Ta合金)、または、前
記元素のシリサイド膜(代表的にはタングステンシリサイド膜、チタンシリサイド膜)な
どを用いることができる。なお、上述した単体膜、窒化膜、合金膜、シリサイド膜などは
、単層で用いてもよいし、積層して用いてもよい。
The gate electrode 110117 can have a single-layer conductive film or a stacked structure of two-layer or three-layer conductive films. As a material of the gate electrode 110117, a known conductive film can be used. For example, a simple film of an element such as tantalum (Ta), titanium (Ti), molybdenum (Mo), tungsten (W), chromium (Cr), silicon (Si), or a nitride film of the element (typically A tantalum nitride film, a tungsten nitride film, a titanium nitride film), an alloy film combining the above elements (typically, a Mo—W alloy or a Mo—Ta alloy), or a silicide film of the above elements (typically, (Tungsten silicide film, titanium silicide film) or the like can be used. Note that the single film, nitride film, alloy film, silicide film, and the like described above may be used as a single layer or may be stacked.

絶縁膜110118は、公知の手段(スパッタ法やプラズマCVD法等)によって、酸化
珪素(SiOx)、窒化珪素(SiNx)、酸化窒化珪素(SiOxNy)(x>y)、
窒化酸化珪素(SiNxOy)(x>y)等の酸素または窒素を有する絶縁膜やDLC(
ダイヤモンドライクカーボン)等の炭素を含む膜の単層構造、若しくはこれらの積層構造
で設けることができる。
The insulating film 110118 is formed by known means (such as sputtering or plasma CVD) by using silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy) (x> y),
An insulating film containing oxygen or nitrogen such as silicon nitride oxide (SiNxOy) (x> y) or DLC (
It can be provided in a single layer structure of a film containing carbon such as diamond-like carbon) or a laminated structure thereof.

絶縁膜110119は、シロキサン樹脂、または、酸化珪素(SiOx)、窒化珪素(S
iNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(
x>y)等の酸素または窒素を有する絶縁膜やDLC(ダイヤモンドライクカーボン)等
の炭素を含む膜、または、エポキシ、ポリイミド、ポリアミド、ポリビニルフェノール、
ベンゾシクロブテン、アクリル等の有機材料、からなる単層若しくは積層構造で設けるこ
とができる。なお、シロキサン樹脂とは、Si−O−Si結合を含む樹脂に相当する。シ
ロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が構成される。置換基と
して、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられる
。置換基として、フルオロ基を用いることもできる。あるいは、置換基として、少なくと
も水素を含む有機基と、フルオロ基とを用いてもよい。なお、本発明に適応できる半導体
装置において、絶縁膜110118を設けずにゲート電極110117を覆うように直接
絶縁膜110119を設けることも可能である。
The insulating film 110119 is formed of siloxane resin, silicon oxide (SiOx), or silicon nitride (S
iNx), silicon oxynitride (SiOxNy) (x> y), silicon nitride oxide (SiNxOy) (
x> y) such as an insulating film having oxygen or nitrogen such as DLC (diamond-like carbon), or a film containing carbon such as epoxy, polyimide, polyamide, polyvinylphenol,
It can be provided in a single layer or a laminated structure made of an organic material such as benzocyclobutene and acrylic. Note that a siloxane resin corresponds to a resin including a Si—O—Si bond. Siloxane has a skeleton structure formed of a bond of silicon (Si) and oxygen (O). As a substituent, an organic group containing at least hydrogen (for example, an alkyl group or an aromatic hydrocarbon) is used. A fluoro group can also be used as a substituent. Alternatively, an organic group containing at least hydrogen and a fluoro group may be used as a substituent. Note that in the semiconductor device applicable to the present invention, the insulating film 110119 can be provided directly so as to cover the gate electrode 110117 without providing the insulating film 110118.

導電膜110123は、Al、Ni、C、W、Mo、Ti、Pt、Cu、Ta、Au、M
nなどの元素の単体膜、または、前記元素の窒化膜、または、前記元素を組み合わせた合
金膜、または、前記元素のシリサイド膜などを用いることができる。例えば、前記元素を
複数含む合金として、C及びTiを含有したAl合金、Niを含有したAl合金、C及び
Niを含有したAl合金、C及びMnを含有したAl合金等を用いることができる。また
、積層構造で設ける場合、AlをMoまたはTiなどで挟み込んだ構造とすることができ
る。こうすることで、Alの熱や化学反応に対する耐性を向上することができる。
The conductive film 110123 is made of Al, Ni, C, W, Mo, Ti, Pt, Cu, Ta, Au, M
A simple film of an element such as n, a nitride film of the element, an alloy film combining the elements, a silicide film of the element, or the like can be used. For example, as an alloy containing a plurality of the elements, an Al alloy containing C and Ti, an Al alloy containing Ni, an Al alloy containing C and Ni, an Al alloy containing C and Mn, and the like can be used. Further, in the case of providing a stacked structure, a structure in which Al is sandwiched between Mo or Ti can be employed. By carrying out like this, the tolerance with respect to the heat | fever and chemical reaction of Al can be improved.

次に、図102(A)に示した、複数の異なる構造を有するTFTの断面図を参照して、
各々の構造の特徴について説明する。
Next, referring to a cross-sectional view of a plurality of TFTs having different structures shown in FIG.
The characteristics of each structure will be described.

110101は、シングルドレインTFTであり、簡便な方法で製造できるため、製造コ
ストが低く、歩留まりを高く製造できる利点がある。ここで、半導体膜110113、1
10115は、それぞれ不純物の濃度が異なり、半導体膜110113はチャネル領域、
半導体膜110115はソース領域およびドレイン領域として用いる。このように、不純
物の量を制御することで、半導体膜の抵抗率を制御できる。また、半導体膜と導電膜11
0123との電気的な接続状態を、オーミック接続に近づけることができる。なお、不純
物の量の異なる半導体膜を作り分ける方法としては、ゲート電極110117をマスクと
して半導体膜に不純物をドーピングする方法を用いることができる。
Reference numeral 110101 denotes a single drain TFT, which can be manufactured by a simple method, and thus has an advantage that a manufacturing cost is low and a yield is high. Here, the semiconductor films 110113, 1
10115 has different impurity concentrations, and the semiconductor film 110113 has a channel region,
The semiconductor film 110115 is used as a source region and a drain region. Thus, the resistivity of the semiconductor film can be controlled by controlling the amount of impurities. Further, the semiconductor film and the conductive film 11
The electrical connection state with 0123 can be brought close to ohmic connection. Note that as a method of separately forming semiconductor films having different amounts of impurities, a method of doping impurities into the semiconductor film using the gate electrode 110117 as a mask can be used.

110102は、ゲート電極110117に一定以上のテーパー角を有するTFTであり
、簡便な方法で製造できるため、製造コストが低く、歩留まりを高く製造できる利点があ
る。ここで、半導体膜110113、110114、110115は、それぞれ不純物濃
度が異なり、半導体膜110113はチャネル領域、半導体膜110114は低濃度ドレ
イン(Lightly Doped Drain:LDD)領域、半導体膜110115
はソース領域およびドレイン領域として用いる。このように、不純物の量を制御すること
で、半導体膜の抵抗率を制御できる。また、半導体膜と導電膜110123との電気的な
接続状態を、オーミック接続に近づけることができる。また、LDD領域を有するため、
TFT内部に高電界がかかりにくく、ホットキャリアによる素子の劣化を抑制することが
できる。なお、不純物の量の異なる半導体膜を作り分ける方法としては、ゲート電極11
0117をマスクとして半導体膜に不純物をドーピングする方法を用いることができる。
110102においては、ゲート電極110117が一定以上のテーパー角を有している
ため、ゲート電極110117を通過して半導体膜にドーピングされる不純物の濃度に勾
配を持たせることができ、簡便にLDD領域を形成することができる。
Reference numeral 110102 denotes a TFT having a taper angle of a certain level or more on the gate electrode 110117, which can be manufactured by a simple method, and thus has an advantage that the manufacturing cost is low and the yield is high. Here, the semiconductor films 110113, 110114, and 110115 have different impurity concentrations, the semiconductor film 110113 is a channel region, the semiconductor film 110114 is a lightly doped drain (LDD) region, and the semiconductor film 110115.
Is used as a source region and a drain region. Thus, the resistivity of the semiconductor film can be controlled by controlling the amount of impurities. Further, the electrical connection state between the semiconductor film and the conductive film 110123 can be made close to ohmic connection. Moreover, since it has an LDD region,
It is difficult for a high electric field to be applied to the inside of the TFT, and deterioration of the element due to hot carriers can be suppressed. As a method of separately forming semiconductor films having different amounts of impurities, the gate electrode 11
A method of doping impurities into the semiconductor film can be used with 0117 as a mask.
In 110102, since the gate electrode 110117 has a certain taper angle or more, the concentration of the impurity doped into the semiconductor film through the gate electrode 110117 can be given a gradient, and the LDD region can be easily formed. Can be formed.

110103は、ゲート電極110117が少なくとも2層で構成され、下層のゲート電
極が上層のゲート電極よりも長い形状を有するTFTである。ゲート電極110117の
形状が2層で構成され、下層のゲート電極が上層のゲート電極よりも長い形状であること
によって、フォトマスクを追加することなく、LDD領域を形成することができる。なお
、110103のように、LDD領域がゲート電極110117と重なっている構造を、
特にGOLD構造(Gate Overlapped LDD)と呼ぶ。なお、ゲート電
極110117の形状を2層で構成され、下層のゲート電極が上層のゲート電極よりも長
い形状とする方法としては、次のような方法を用いてもよい。
Reference numeral 110103 denotes a TFT in which the gate electrode 110117 is composed of at least two layers, and the lower gate electrode is longer than the upper gate electrode. Since the gate electrode 110117 has two layers and the lower gate electrode is longer than the upper gate electrode, an LDD region can be formed without adding a photomask. Note that a structure in which the LDD region overlaps with the gate electrode 110117, such as 110103,
In particular, it is called a GOLD structure (Gate Overlapped LDD). Note that the following method may be used as a method of forming the gate electrode 110117 in two layers and forming the lower gate electrode longer than the upper gate electrode.

まず、ゲート電極110117をパターニングする際に、ドライエッチングにより、下層
のゲート電極及び上層のゲート電極をエッチングして側面に傾斜(テーパー)のある形状
にする。続いて、異方性エッチングにより上層のゲート電極の傾斜を垂直に近くなるよう
に加工する。これにより、断面形状が下層のゲート電極が上層のゲート電極よりも長い形
状のゲート電極が形成される。その後、2回、不純物元素をドーピングすることによって
、チャネル領域として用いる半導体膜110113、LDD領域として用いる半導体膜1
10114、ソース電極およびドレイン電極として用いる半導体膜110115が形成さ
れる。
First, when the gate electrode 110117 is patterned, the lower gate electrode and the upper gate electrode are etched by dry etching so that the side surfaces are inclined (tapered). Subsequently, the upper-layer gate electrode is processed to be nearly vertical by anisotropic etching. Thereby, a gate electrode whose cross-sectional shape is longer than that of the upper gate electrode is formed. After that, by doping the impurity element twice, the semiconductor film 110113 used as the channel region and the semiconductor film 1 used as the LDD region
10114, a semiconductor film 110115 used as a source electrode and a drain electrode is formed.

なお、ゲート電極110117と重なっているLDD領域をLov領域、ゲート電極11
0117と重なっていないLDD領域をLoff領域と呼ぶことにする。ここで、Lof
f領域はオフ電流値を抑える効果は高いが、ドレイン近傍の電界を緩和してホットキャリ
アによるオン電流値の劣化を防ぐ効果は低い。一方、Lov領域はドレイン近傍の電界を
緩和し、オン電流値の劣化の防止には有効であるが、オフ電流値を抑える効果は低い。よ
って、種々の回路毎に、求められる特性に応じた構造のTFTを作製することが好ましい
。たとえば、本発明に適応できる半導体装置を表示装置として用いる場合、画素TFTは
、オフ電流値を抑えるために、Loff領域を有するTFTを用いることが好適である。
一方、周辺回路におけるTFTは、ドレイン近傍の電界を緩和し、オン電流値の劣化を防
止するために、Lov領域を有するTFTを用いることが好適である。
Note that an LDD region overlapping the gate electrode 110117 is defined as a Lov region, and the gate electrode 11.
An LDD region that does not overlap with 0117 will be referred to as a Loff region. Where Lof
The f region has a high effect of suppressing the off-current value, but has a low effect of relaxing the electric field near the drain and preventing the deterioration of the on-current value due to hot carriers. On the other hand, the Lov region relaxes the electric field near the drain and is effective in preventing deterioration of the on-current value, but has a low effect of suppressing the off-current value. Therefore, it is preferable to manufacture a TFT having a structure corresponding to required characteristics for each of various circuits. For example, when a semiconductor device applicable to the present invention is used as a display device, it is preferable to use a TFT having a Loff region as the pixel TFT in order to suppress an off-current value.
On the other hand, as the TFT in the peripheral circuit, it is preferable to use a TFT having a Lov region in order to relax the electric field in the vicinity of the drain and prevent deterioration of the on-current value.

110104は、ゲート電極110117の側面に接して、サイドウォール110121
を有するTFTである。サイドウォール110121を有することによって、サイドウォ
ール110121と重なる領域をLDD領域とすることができる。
110104 is in contact with the side surface of the gate electrode 110117, and the sidewall 110121.
It is TFT which has. By including the sidewall 110121, a region overlapping with the sidewall 110121 can be an LDD region.

110105は、半導体膜にマスクを用いてドーピングすることにより、LDD(Lof
f)領域を形成したTFTである。こうすることにより、確実にLDD領域を形成するこ
とができ、TFTのオフ電流値を低減することができる。
110105 performs LDD (Lof) by doping a semiconductor film using a mask.
f) A TFT in which a region is formed. By so doing, the LDD region can be formed reliably, and the off-current value of the TFT can be reduced.

110106は、半導体膜にマスクを用いてドーピングすることにより、LDD(Lov
)領域を形成したTFTである。こうすることにより、確実にLDD領域を形成すること
ができ、TFTのドレイン近傍の電界を緩和し、オン電流値の劣化を低減することができ
る。
110106 performs LDD (Lov) by doping a semiconductor film using a mask.
) TFT in which a region is formed. By doing so, the LDD region can be formed reliably, the electric field in the vicinity of the drain of the TFT can be relaxed, and the deterioration of the on-current value can be reduced.

次に、図102(B)乃至(G)を参照して、本発明を適用できる半導体装置が有するこ
とのできるTFTの製造プロセスの例を説明する。
なお、本発明を適用できる半導体装置が有することのできるTFTの構造および製造プロ
セスは、図102に示すものに限定されず、様々な構造および製造プロセスを用いること
ができる。
Next, an example of a manufacturing process of a TFT that can be included in a semiconductor device to which the present invention can be applied will be described with reference to FIGS.
Note that the structure and manufacturing process of a TFT which can be included in a semiconductor device to which the present invention can be applied are not limited to those shown in FIG. 102, and various structures and manufacturing processes can be used.

本実施の形態においては、基板110111の表面に、絶縁膜110112の表面に、半
導体膜110113の表面に、110114の表面に、110115の表面に、絶縁膜1
10116の表面に、絶縁膜110118の表面に、または絶縁膜110119の表面に
、プラズマ処理を用いて酸化または窒化を行うことにより、半導体膜または絶縁膜を酸化
または窒化することができる。このように、プラズマ処理を用いて半導体膜または絶縁膜
を酸化または窒化することによって、当該半導体膜または当該絶縁膜の表面を改質し、C
VD法やスパッタ法により形成した絶縁膜と比較してより緻密な絶縁膜を形成することが
できるため、ピンホール等の欠陥を抑制し半導体装置の特性等を向上させることが可能と
なる。
In this embodiment mode, the insulating film 1 is formed on the surface of the substrate 110111, on the surface of the insulating film 110112, on the surface of the semiconductor film 110113, on the surface of 110114, and on the surface of 110115.
By oxidizing or nitriding the surface of 10116, the surface of the insulating film 110118, or the surface of the insulating film 110119 using plasma treatment, the semiconductor film or the insulating film can be oxidized or nitrided. In this way, the surface of the semiconductor film or the insulating film is modified by oxidizing or nitriding the semiconductor film or the insulating film using plasma treatment, and C
Since a denser insulating film can be formed as compared with an insulating film formed by a VD method or a sputtering method, defects such as pinholes can be suppressed and characteristics of the semiconductor device can be improved.

まず、基板110111の表面をフッ酸(HF)、アルカリまたは純水を用いて洗浄する
。基板110111は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラスなどのガ
ラス基板、石英基板、セラミック基板またはステンレスを含む金属基板等を用いることが
できる。他にも、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(
PEN)、ポリエーテルサルフォン(PES)に代表されるプラスチックや、アクリル等
の可撓性を有する合成樹脂からなる基板を用いることも可能である。なお、ここでは基板
110111としてガラス基板を用いる場合を示す。
First, the surface of the substrate 110111 is cleaned using hydrofluoric acid (HF), alkali, or pure water. As the substrate 110111, a glass substrate such as barium borosilicate glass or alumino borosilicate glass, a quartz substrate, a ceramic substrate, a metal substrate including stainless steel, or the like can be used. In addition, polyethylene terephthalate (PET), polyethylene naphthalate (
It is also possible to use a substrate made of a plastic such as PEN) or polyethersulfone (PES) or a flexible synthetic resin such as acrylic. Note that here, a case where a glass substrate is used as the substrate 110111 is described.

ここで、基板110111の表面にプラズマ処理を行うことで、基板110111の表面
を酸化または窒化することによって、基板110111の表面に酸化膜または窒化膜を形
成してもよい(図102(B))。表面にプラズマ処理を行うことで形成された酸化膜ま
たは窒化膜などの絶縁膜を、以下では、プラズマ処理絶縁膜とも記す。図102(B)に
おいては、絶縁膜131がプラズマ処理絶縁膜である。一般的に、ガラス又はプラスチッ
ク等の基板上に薄膜トランジスタ等の半導体素子を設ける場合、ガラス又はプラスチック
等に含まれるNaなどの、アルカリ金属又はアルカリ土類金属等の不純物元素が半導体素
子に混入して汚染することによって、半導体素子の特性に影響を及ぼす恐れがある。しか
し、ガラス又はプラスチック等からなる基板の表面を窒化することにより、基板に含まれ
るNaなどの、アルカリ金属又はアルカリ土類金属等の不純物元素が半導体素子に混入す
るのを防止することができる。
Here, an oxide film or a nitride film may be formed on the surface of the substrate 110111 by performing plasma treatment on the surface of the substrate 110111 to oxidize or nitride the surface of the substrate 110111 (FIG. 102B). . Hereinafter, an insulating film such as an oxide film or a nitride film formed by performing plasma processing on the surface is also referred to as a plasma processing insulating film. In FIG. 102B, the insulating film 131 is a plasma processing insulating film. In general, when a semiconductor element such as a thin film transistor is provided on a substrate such as glass or plastic, an impurity element such as alkali metal or alkaline earth metal such as Na contained in glass or plastic is mixed in the semiconductor element. Contamination may affect the characteristics of the semiconductor element. However, by nitriding the surface of a substrate made of glass or plastic, it is possible to prevent an impurity element such as an alkali metal or an alkaline earth metal such as Na contained in the substrate from entering the semiconductor element.

なお、プラズマ処理により表面を酸化する場合には、酸素雰囲気下(例えば、酸素(O
)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)雰囲気下、または
、酸素と水素(H)と希ガス雰囲気下、または、一酸化二窒素と希ガス雰囲気下)でプ
ラズマ処理を行う。一方、プラズマ処理により半導体膜を窒化する場合には、窒素雰囲気
下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを
含む)雰囲気下、または、窒素と水素と希ガス雰囲気下、または、NHと希ガス雰囲気
下)でプラズマ処理を行う。希ガスとしては、例えばArを用いることができる。あるい
は、ArとKrを混合したガスを用いてもよい。そのため、プラズマ処理絶縁膜は、プラ
ズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)を含
んでいる。たとえば、Arを用いた場合にはプラズマ処理絶縁膜にArが含まれている。
Note that when the surface is oxidized by plasma treatment, an oxygen atmosphere (eg, oxygen (O 2
) And a rare gas (including at least one of He, Ne, Ar, Kr, and Xe) atmosphere, oxygen and hydrogen (H 2 ) and a rare gas atmosphere, or dinitrogen monoxide and a rare gas atmosphere. ) Plasma treatment. On the other hand, in the case of nitriding a semiconductor film by plasma treatment, in a nitrogen atmosphere (for example, an atmosphere containing nitrogen (N 2 ) and a rare gas (including at least one of He, Ne, Ar, Kr, and Xe), or Plasma treatment is performed in an atmosphere of nitrogen, hydrogen, and a rare gas, or NH 3 and a rare gas. As the rare gas, for example, Ar can be used. Alternatively, a gas in which Ar and Kr are mixed may be used. Therefore, the plasma processing insulating film includes a rare gas (including at least one of He, Ne, Ar, Kr, and Xe) used for the plasma processing. For example, when Ar is used, Ar is contained in the plasma processing insulating film.

また、プラズマ処理は、上記ガスの雰囲気中において、電子密度が1×1011cm−3
以上1×1013cm−3以下であり、プラズマの電子温度が0.5ev以上1.5eV
以下で行うことが好適である。プラズマの電子密度が高密度であり、被処理物付近での電
子温度が低いため、被処理物に対するプラズマによる損傷を防止することができる。また
、プラズマの電子密度が1×1011cm−3以上と高密度であるため、プラズマ処理を
用いて、被照射物を酸化または窒化することよって形成される酸化物または窒化膜は、C
VD法やスパッタ法等により形成された膜と比較して膜厚等が均一性に優れ、且つ緻密な
膜を形成することができる。あるいは、プラズマの電子温度が1eV以下と低いため、従
来のプラズマ処理や熱酸化法と比較して低温度で酸化または窒化処理を行うことができる
。たとえば、ガラス基板の歪点温度よりも100度以上低い温度でプラズマ処理を行って
も十分に酸化または窒化処理を行うことができる。なお、プラズマを形成するための周波
数としては、マイクロ波(2.45GHz)等の高周波を用いることができる。なお、以
下に特に断らない場合は、プラズマ処理として上記条件を用いて行うものとする。
In the plasma treatment, the electron density is 1 × 10 11 cm −3 in the gas atmosphere.
1 × 10 13 cm −3 or less and the plasma electron temperature is 0.5 ev or more and 1.5 eV.
It is preferred to do the following. Since the electron density of the plasma is high and the electron temperature in the vicinity of the object to be processed is low, damage to the object to be processed by the plasma can be prevented. In addition, since the electron density of plasma is as high as 1 × 10 11 cm −3 or more, an oxide or a nitride film formed by oxidizing or nitriding an irradiation object using plasma treatment is C
Compared with a film formed by a VD method, a sputtering method, or the like, a film having excellent uniformity in film thickness and the like can be formed. Alternatively, since the electron temperature of plasma is as low as 1 eV or less, oxidation or nitridation can be performed at a lower temperature than conventional plasma treatment or thermal oxidation. For example, even if the plasma treatment is performed at a temperature that is 100 degrees or more lower than the strain point temperature of the glass substrate, the oxidation or nitriding treatment can be sufficiently performed. Note that a high frequency such as a microwave (2.45 GHz) can be used as a frequency for forming plasma. Note that the plasma treatment is performed using the above conditions unless otherwise specified.

なお、図102(B)においては、基板110111の表面をプラズマ処理することによ
ってプラズマ処理絶縁膜を形成する場合を示しているが、本実施の形態は、基板1101
11の表面にプラズマ処理絶縁膜を形成しない場合も含む。
Note that FIG. 102B illustrates the case where a plasma treatment insulating film is formed by performing plasma treatment on the surface of the substrate 110111; however, in this embodiment, the substrate 1101 is formed.
11 also includes a case where a plasma treatment insulating film is not formed on the surface of 11.

なお、図102(C)乃至(G)においては、被処理物の表面をプラズマ処理することに
よって形成されるプラズマ処理絶縁膜を図示しないが、本実施の形態においては、基板1
10111、絶縁膜110112、半導体膜110113、110114、110115
、絶縁膜110116、絶縁膜110118、または絶縁膜110119の表面に、プラ
ズマ処理を行なうことによって形成されるプラズマ処理絶縁膜が存在する場合も含む。
Note that in FIGS. 102C to 102G, a plasma treatment insulating film formed by performing plasma treatment on the surface of an object to be processed is not illustrated, but in this embodiment mode, a substrate 1 is used.
10111, insulating film 110112, semiconductor films 110113, 110114, 110115
Including the case where a plasma treatment insulating film formed by performing plasma treatment exists on the surface of the insulating film 110116, the insulating film 110118, or the insulating film 110119.

次に、基板110111上に公知の手段(スパッタ法、LPCVD法、プラズマCVD法
等)を用いて絶縁膜110112を形成する(図102(C))。絶縁膜110112と
しては、酸化珪素(SiOx)または酸化窒化珪素(SiOxNy)(x>y)を用いる
ことができる。
Next, an insulating film 110112 is formed over the substrate 110111 by a known means (a sputtering method, an LPCVD method, a plasma CVD method, or the like) (FIG. 102C). As the insulating film 110112, silicon oxide (SiOx) or silicon oxynitride (SiOxNy) (x> y) can be used.

ここで、絶縁膜110112の表面にプラズマ処理を行い、絶縁膜110112を酸化ま
たは窒化することによって、絶縁膜110112の表面にプラズマ処理絶縁膜を形成して
もよい。絶縁膜110112の表面を酸化することによって、絶縁膜110112の表面
を改質しピンホール等の欠陥の少ない緻密な膜を得ることができる。また、絶縁膜110
112の表面を酸化することによって、N原子の含有率が低いプラズマ処理絶縁膜を形成
することができるため、プラズマ処理絶縁膜に半導体膜を設けた場合にプラズマ処理絶縁
膜と半導体膜界面特性が向上する。また、プラズマ処理絶縁膜は、プラズマ処理に用いた
希ガス(He、Ne、Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。なお、
プラズマ処理は上述した条件下で同様に行うことができる。
Here, the plasma treatment insulating film may be formed on the surface of the insulating film 110112 by performing plasma treatment on the surface of the insulating film 110112 and oxidizing or nitriding the insulating film 110112. By oxidizing the surface of the insulating film 110112, the surface of the insulating film 110112 can be modified to obtain a dense film with few defects such as pinholes. Insulating film 110
By oxidizing the surface of 112, a plasma processing insulating film having a low N atom content can be formed. Therefore, when a semiconductor film is provided on the plasma processing insulating film, the interface characteristics between the plasma processing insulating film and the semiconductor film are improves. The plasma processing insulating film contains a rare gas (including at least one of He, Ne, Ar, Kr, and Xe) used for the plasma processing. In addition,
The plasma treatment can be similarly performed under the above-described conditions.

次に、絶縁膜110112上に島状の半導体膜110113、110114を形成する(
図102(D))。島状の半導体膜110113、110114は、絶縁膜110112
上に公知の手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いてシリコン(
Si)を主成分とする材料(例えばSiGe1−x等)等を用いて非晶質半導体膜を形
成し、当該非晶質半導体膜を結晶化させ、半導体膜を選択的にエッチングすることにより
設けることができる。なお、非晶質半導体膜の結晶化は、レーザ結晶化法、RTA又はフ
ァーネスアニール炉を用いる熱結晶化法、結晶化を助長する金属元素を用いる熱結晶化法
またはこれら方法を組み合わせた方法等の公知の結晶化法により行うことができる。なお
、ここでは、島状の半導体膜の端部を直角に近い形状(θ=85〜100°)で設ける。
あるいは、低濃度ドレイン領域となる半導体膜110114は、マスクを用いて不純物を
ドーピングすることによって形成されてもよい。
Next, island-shaped semiconductor films 110113 and 110114 are formed over the insulating film 110112 (
FIG. 102 (D)). The island-shaped semiconductor films 110113 and 110114 are formed of the insulating film 110112.
On top of the silicon (using sputtering method, LPCVD method, plasma CVD method, etc.)
An amorphous semiconductor film is formed using a material containing Si) as a main component (for example, Si x Ge 1-x or the like), the amorphous semiconductor film is crystallized, and the semiconductor film is selectively etched. Can be provided. The crystallization of the amorphous semiconductor film may be performed by laser crystallization, thermal crystallization using an RTA or furnace annealing furnace, thermal crystallization using a metal element that promotes crystallization, or a combination of these methods. It can carry out by the well-known crystallization method. Note that here, the end portion of the island-shaped semiconductor film is provided in a shape close to a right angle (θ = 85 to 100 °).
Alternatively, the semiconductor film 110114 serving as a low-concentration drain region may be formed by doping impurities using a mask.

ここで、半導体膜110113、110114の表面にプラズマ処理を行い、半導体膜1
10113、110114の表面を酸化または窒化することによって、半導体膜1101
13、110114の表面にプラズマ処理絶縁膜を形成してもよい。例えば、半導体膜1
10113、110114としてSiを用いた場合、プラズマ処理絶縁膜として、酸化珪
素(SiOx)または窒化珪素(SiNx)が形成される。あるいは、プラズマ処理によ
り半導体膜110113、110114を酸化させた後に、再度プラズマ処理を行うこと
によって窒化させてもよい。この場合、半導体膜110113、110114に接して酸
化珪素(SiOx)が形成され、当該酸化珪素の表面に窒化酸化珪素(SiNxOy)(
x>y)が形成される。なお、プラズマ処理により半導体膜を酸化する場合には、酸素雰
囲気下(例えば、酸素(O)と希ガス(He、Ne、Ar、Kr、Xeの少なくとも一
つを含む)雰囲気下、または、酸素と水素(H)と希ガス雰囲気下または一酸化二窒素
と希ガス雰囲気下)、でプラズマ処理を行う。一方、プラズマ処理により半導体膜を窒化
する場合には、窒素雰囲気下(例えば、窒素(N)と希ガス(He、Ne、Ar、Kr
、Xeの少なくとも一つを含む)雰囲気下、または、窒素と水素と希ガス雰囲気下または
NHと希ガス雰囲気下)、でプラズマ処理を行う。希ガスとしては、例えばArを用い
ることができる。また、ArとKrを混合したガスを用いてもよい。そのため、プラズマ
処理絶縁膜は、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少なくと
も一つを含む)を含んでいる。たとえば、Arを用いた場合にはプラズマ処理絶縁膜にA
rが含まれている。
Here, the surface of the semiconductor films 110113 and 110114 is subjected to plasma treatment, and the semiconductor film 1
By oxidizing or nitriding the surfaces of 10113 and 110114, the semiconductor film 1101 is obtained.
A plasma treatment insulating film may be formed on the surfaces of the 13,110114. For example, the semiconductor film 1
When Si is used for 10113 and 110114, silicon oxide (SiOx) or silicon nitride (SiNx) is formed as the plasma processing insulating film. Alternatively, the semiconductor films 110113 and 110114 may be oxidized by plasma treatment and then nitrided by performing plasma treatment again. In this case, silicon oxide (SiOx) is formed in contact with the semiconductor films 110113 and 110114, and silicon nitride oxide (SiNxOy) (SiNxOy) (
x> y) is formed. Note that in the case where the semiconductor film is oxidized by plasma treatment, in an oxygen atmosphere (for example, an atmosphere of oxygen (O 2 ) and a rare gas (including at least one of He, Ne, Ar, Kr, and Xe), or Plasma treatment is performed with oxygen and hydrogen (H 2 ) in a rare gas atmosphere or dinitrogen monoxide and a rare gas atmosphere. On the other hand, when a semiconductor film is nitrided by plasma treatment, nitrogen (N 2 ) and a rare gas (He, Ne, Ar, Kr, for example)
, Xe), an atmosphere, nitrogen, hydrogen, rare gas atmosphere or NH 3 and rare gas atmosphere). As the rare gas, for example, Ar can be used. A gas in which Ar and Kr are mixed may be used. Therefore, the plasma processing insulating film includes a rare gas (including at least one of He, Ne, Ar, Kr, and Xe) used for the plasma processing. For example, when Ar is used, A is used for the plasma processing insulating film.
r is included.

次に、絶縁膜110116を形成する(図102(E))。絶縁膜110116は、公知
の手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いて、酸化珪素(SiO
x)、窒化珪素(SiNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素
(SiNxOy)(x>y)等の酸素または窒素を有する絶縁膜の単層構造、またはこれ
らの積層構造で設けることができる。なお、半導体膜110113、110114の表面
をプラズマ処理することにより、半導体膜110113、110114の表面にプラズマ
処理絶縁膜を形成した場合には、プラズマ処理絶縁膜を絶縁膜110116として用いる
ことも可能である。
Next, an insulating film 110116 is formed (FIG. 102E). The insulating film 110116 is formed using a known means (a sputtering method, an LPCVD method, a plasma CVD method, or the like) using silicon oxide (SiO 2
x), a single layer structure of an insulating film containing oxygen or nitrogen, such as silicon nitride (SiNx), silicon oxynitride (SiOxNy) (x> y), silicon nitride oxide (SiNxOy) (x> y), or a laminate thereof It can be provided in a structure. Note that in the case where a plasma treatment insulating film is formed on the surfaces of the semiconductor films 110113 and 110114 by performing plasma treatment on the surfaces of the semiconductor films 110113 and 110114, the plasma treatment insulating film can be used as the insulating film 110116. .

ここで、絶縁膜110116の表面にプラズマ処理を行い、絶縁膜110116の表面を
酸化または窒化することによって、絶縁膜110116の表面にプラズマ処理絶縁膜を形
成してもよい。なお、プラズマ処理絶縁膜は、プラズマ処理に用いた希ガス(He、Ne
、Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。また、プラズマ処理は上述
した条件下で同様に行うことができる。
Here, the plasma treatment insulating film may be formed on the surface of the insulating film 110116 by performing plasma treatment on the surface of the insulating film 110116 and oxidizing or nitriding the surface of the insulating film 110116. Note that the plasma treatment insulating film is formed of a rare gas (He, Ne) used for the plasma treatment.
, Ar, Kr, and Xe). Further, the plasma treatment can be similarly performed under the above-described conditions.

あるいは、一旦酸素雰囲気下でプラズマ処理を行うことにより絶縁膜110116を酸化
させた後に、再度窒素雰囲気下でプラズマ処理を行うことにより窒化させてもよい。この
ように、絶縁膜110116にプラズマ処理を行い、絶縁膜110116の表面を酸化ま
たは窒化することによって、絶縁膜110116の表面を改質し緻密な膜を形成すること
ができる。プラズマ処理を行うことによって得られた絶縁膜は、CVD法やスパッタ法で
形成された絶縁膜と比較して緻密でピンホール等の欠陥も少ないため、薄膜トランジスタ
の特性を向上させることができる。
Alternatively, the insulating film 110116 may be oxidized by performing plasma treatment once in an oxygen atmosphere and then nitrided by performing plasma treatment again in a nitrogen atmosphere. In this manner, by performing plasma treatment on the insulating film 110116 and oxidizing or nitriding the surface of the insulating film 110116, the surface of the insulating film 110116 can be modified and a dense film can be formed. An insulating film obtained by performing plasma treatment is denser and has fewer defects such as pinholes than an insulating film formed by a CVD method or a sputtering method, so that characteristics of the thin film transistor can be improved.

次に、ゲート電極110117を形成する(図102(F))。ゲート電極110117
は、公知の手段(スパッタ法、LPCVD法、プラズマCVD法等)を用いて形成するこ
とができる。
Next, the gate electrode 110117 is formed (FIG. 102F). Gate electrode 110117
Can be formed using known means (sputtering, LPCVD, plasma CVD, etc.).

110101においては、ゲート電極110117を形成した後に不純物ドーピングを行
なうことで、ソース領域およびドレイン領域として用いる半導体膜110115を形成す
ることができる。
In 110101, by performing impurity doping after forming the gate electrode 110117, the semiconductor film 110115 used as a source region and a drain region can be formed.

110102においては、ゲート電極110117を形成した後に不純物ドーピングを行
なうことで、LDD領域として用いる110114と、半導体膜ソース領域およびドレイ
ン領域として用いる半導体膜110115を形成することができる。
In 110102, by performing impurity doping after the gate electrode 110117 is formed, a semiconductor film 110115 used as an LDD region and a semiconductor film 110115 used as a semiconductor film source region and a drain region can be formed.

110103においては、ゲート電極110117を形成した後に不純物ドーピングを行
なうことで、LDD領域として用いる110114と、半導体膜ソース領域およびドレイ
ン領域として用いる半導体膜110115を形成することができる。
In 110103, impurity doping is performed after the gate electrode 110117 is formed, so that a semiconductor film 110115 used as an LDD region and a semiconductor film 110115 used as a semiconductor film source region and a drain region can be formed.

110104においては、ゲート電極110117の側面にサイドウォール110121
を形成した後、不純物ドーピングを行なうことで、LDD領域として用いる110114
と、半導体膜ソース領域およびドレイン領域として用いる半導体膜110115を形成す
ることができる。
110104, sidewalls 110121 are formed on the side surfaces of the gate electrode 110117.
110114 is used as an LDD region by impurity doping.
Thus, a semiconductor film 110115 used as a semiconductor film source region and a drain region can be formed.

なお、サイドウォール110121は、酸化珪素(SiOx)または窒化珪素(SiNx
)を用いることができる。サイドウォール110121をゲート電極110117の側面
に形成する方法としては、たとえば、ゲート電極110117を形成した後に、酸化珪素
(SiOx)または窒化珪素(SiNx)を公知の方法で成膜した後に、異方性エッチン
グによって酸化珪素(SiOx)または窒化珪素(SiNx)膜をエッチングする方法を
用いることができる。こうすることで、ゲート電極110117の側面にのみ酸化珪素(
SiOx)または窒化珪素(SiNx)膜を残すことができるので、ゲート電極1101
17の側面にサイドウォール110121を形成することができる。
Note that the sidewall 110121 is formed of silicon oxide (SiOx) or silicon nitride (SiNx).
) Can be used. As a method of forming the side wall 110121 on the side surface of the gate electrode 110117, for example, after forming the gate electrode 110117, a silicon oxide (SiOx) or silicon nitride (SiNx) film is formed by a known method, and then anisotropic. A method of etching a silicon oxide (SiOx) or silicon nitride (SiNx) film by etching can be used. Thus, silicon oxide (only on the side surface of the gate electrode 110117)
Since the SiOx) or silicon nitride (SiNx) film can be left, the gate electrode 1101
Sidewalls 110121 can be formed on 17 side surfaces.

110105においては、ゲート電極110117を覆うようにマスク110122を形
成した後、不純物ドーピングを行なうことで、LDD(Loff)領域として用いる11
0114と、半導体膜ソース領域およびドレイン領域として用いる半導体膜110115
を形成することができる。
In 110105, a mask 110122 is formed so as to cover the gate electrode 110117, and then impurity doping is performed to use as an LDD (Loff) region 11.
0114 and a semiconductor film 110115 used as a semiconductor film source region and drain region
Can be formed.

110106においては、ゲート電極110117を形成した後に不純物ドーピングを行
なうことで、LDD(Lov)領域として用いる110114と、半導体膜ソース領域お
よびドレイン領域として用いる半導体膜110115を形成することができる。
In 110106, by performing impurity doping after forming the gate electrode 110117, a semiconductor film 110115 used as an LDD (Lov) region and a semiconductor film 110115 used as a semiconductor film source region and a drain region can be formed.

次に、絶縁膜110118を形成する(図102(G))。絶縁膜110118は、公知
の手段(スパッタ法やプラズマCVD法等)により、酸化珪素(SiOx)、窒化珪素(
SiNx)、酸化窒化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)
(x>y)等の酸素または窒素を有する絶縁膜やDLC(ダイヤモンドライクカーボン)
等の炭素を含む膜の単層構造、またはこれらの積層構造で設けることができる。
Next, an insulating film 110118 is formed (FIG. 102G). The insulating film 110118 is formed by known means (sputtering method, plasma CVD method, or the like) using silicon oxide (SiOx) or silicon nitride (
SiNx), silicon oxynitride (SiOxNy) (x> y), silicon nitride oxide (SiNxOy)
(X> y) or other insulating film containing oxygen or nitrogen or DLC (diamond-like carbon)
A single layer structure of a film containing carbon, such as a laminated structure of these films can be provided.

ここで、絶縁膜110118の表面にプラズマ処理を行い、絶縁膜110118の表面を
酸化または窒化することによって、絶縁膜110118の表面にプラズマ処理絶縁膜を形
成してもよい。なお、プラズマ処理絶縁膜は、プラズマ処理に用いた希ガス(He、Ne
、Ar、Kr、Xeの少なくとも一つを含む)を含んでいる。また、プラズマ処理は上述
した条件下で同様に行うことができる。
Here, a plasma treatment insulating film may be formed on the surface of the insulating film 110118 by performing plasma treatment on the surface of the insulating film 110118 and oxidizing or nitriding the surface of the insulating film 110118. Note that the plasma treatment insulating film is formed of a rare gas (He, Ne) used for the plasma treatment.
, Ar, Kr, and Xe). Further, the plasma treatment can be similarly performed under the above-described conditions.

次に、絶縁膜110119を形成する。絶縁膜110119は、公知の手段(スパッタ法
やプラズマCVD法等)により、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化窒
化珪素(SiOxNy)(x>y)、窒化酸化珪素(SiNxOy)(x>y)等の酸素
または窒素を有する絶縁膜やDLC(ダイヤモンドライクカーボン)等の炭素を含む膜を
用いることができる他に、エポキシ、ポリイミド、ポリアミド、ポリビニルフェノール、
ベンゾシクロブテン、アクリル等の有機材料やシロキサン樹脂の単層構造、またはこれら
の積層構造で設けることができる。なお、シロキサン樹脂とは、Si−O−Si結合を含
む樹脂に相当する。シロキサンは、シリコン(Si)と酸素(O)との結合で骨格構造が
構成される。置換基として、少なくとも水素を含む有機基(例えばアルキル基、芳香族炭
化水素)が用いられる。置換基として、フルオロ基を用いることもできる。あるいは、置
換基として、少なくとも水素を含む有機基と、フルオロ基とを用いてもよい。また、プラ
ズマ処理絶縁膜には、プラズマ処理に用いた希ガス(He、Ne、Ar、Kr、Xeの少
なくとも一つを含む)が含まれており、例えばArを用いた場合にはプラズマ処理絶縁膜
中にArが含まれている。
Next, an insulating film 110119 is formed. The insulating film 110119 is formed by a known means (sputtering method, plasma CVD method, or the like) using silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy) (x> y), silicon nitride oxide (SiNxOy) ( In addition to an insulating film having oxygen or nitrogen such as x> y) or a film containing carbon such as DLC (diamond-like carbon), epoxy, polyimide, polyamide, polyvinylphenol,
A single layer structure of an organic material such as benzocyclobutene or acrylic, or a siloxane resin, or a stacked structure thereof can be used. Note that a siloxane resin corresponds to a resin including a Si—O—Si bond. Siloxane has a skeleton structure formed of a bond of silicon (Si) and oxygen (O). As a substituent, an organic group containing at least hydrogen (for example, an alkyl group or an aromatic hydrocarbon) is used. A fluoro group can also be used as a substituent. Alternatively, an organic group containing at least hydrogen and a fluoro group may be used as a substituent. The plasma processing insulating film contains a rare gas (including at least one of He, Ne, Ar, Kr, and Xe) used for the plasma processing. For example, when Ar is used, the plasma processing insulating film is used. Ar is contained in the film.

絶縁膜110119としてポリイミド、ポリアミド、ポリビニルフェノール、ベンゾシク
ロブテン、アクリル等の有機材料やシロキサン樹脂等を用いた場合、絶縁膜110119
の表面をプラズマ処理により酸化または窒化することにより、当該絶縁膜の表面を改質す
ることができる。表面を改質することによって、絶縁膜110119の強度が向上し開口
部形成時等におけるクラックの発生やエッチング時の膜減り等の物理的ダメージを低減す
ることが可能となる。また、絶縁膜110119の表面が改質されることによって、絶縁
膜110119上に導電膜110123を形成する場合に導電膜との密着性が向上する。
例えば、絶縁膜110119としてシロキサン樹脂を用いてプラズマ処理を用いて窒化を
行った場合、シロキサン樹脂の表面が窒化されることにより窒素または希ガスを含むプラ
ズマ処理絶縁膜が形成され、物理的強度が向上する。
In the case where an organic material such as polyimide, polyamide, polyvinylphenol, benzocyclobutene, or acrylic, or a siloxane resin is used as the insulating film 110119, the insulating film 110119 is used.
The surface of the insulating film can be modified by oxidizing or nitriding the surface by plasma treatment. By modifying the surface, the strength of the insulating film 110119 is improved, and it is possible to reduce physical damage such as generation of cracks at the time of opening formation and the like and film reduction at the time of etching. In addition, when the surface of the insulating film 110119 is modified, adhesion with the conductive film is improved when the conductive film 110123 is formed over the insulating film 110119.
For example, in the case where siloxane resin is used as the insulating film 110119 and nitridation is performed using plasma treatment, the surface of the siloxane resin is nitrided, so that a plasma treatment insulating film containing nitrogen or a rare gas is formed, and the physical strength is increased. improves.

次に、半導体膜110115と電気的に接続された導電膜110123を形成するため、
絶縁膜110119、絶縁膜110118、絶縁膜110116にコンタクトホールを形
成する。なお、コンタクトホールの形状はテーパー状であってもよい。こうすることで、
導電膜110123のカバレッジを向上させることができる。
Next, in order to form the conductive film 110123 electrically connected to the semiconductor film 110115,
Contact holes are formed in the insulating film 110119, the insulating film 110118, and the insulating film 110116. Note that the shape of the contact hole may be tapered. By doing this,
The coverage of the conductive film 110123 can be improved.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態14)
本実施形態においては、表示装置に適用できる発光素子の詳細な構成について説明する。
(Embodiment 14)
In the present embodiment, a detailed configuration of a light-emitting element that can be applied to a display device will be described.

エレクトロルミネセンスを利用する発光素子は、発光材料が有機化合物であるか、無機化
合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子と
呼ばれている。
A light-emitting element utilizing electroluminescence is distinguished depending on whether the light-emitting material is an organic compound or an inorganic compound. Generally, the former is called an organic EL element and the latter is called an inorganic EL element.

無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。前者は、発光材料の粒子をバインダ中に分散させた電界発光層を有し、後者は
、発光材料の薄膜からなる電界発光層を有している点に違いはあるが、高電界で加速され
た電子を必要とする点では共通である。なお、得られる発光のメカニズムとしては、ドナ
ー準位とアクセプター準位を利用するドナー−アクセプター再結合型発光と、金属イオン
の内殻電子遷移を利用する局在型発光とがある。一般的に、分散型無機ELではドナー−
アクセプター再結合型発光、薄膜型無機EL素子では局在型発光である場合が多い。
Inorganic EL elements are classified into a dispersion-type inorganic EL element and a thin-film inorganic EL element depending on the element structure. The former has an electroluminescent layer in which particles of a luminescent material are dispersed in a binder, and the latter has an electroluminescent layer made of a thin film of luminescent material, but is accelerated by a high electric field. This is common in that it requires more electrons. Note that the obtained light emission mechanism includes donor-acceptor recombination light emission using a donor level and an acceptor level, and localized light emission using inner-shell electron transition of a metal ion. Generally, in the dispersion type inorganic EL, a donor-
In many cases, acceptor recombination light emission and thin-film inorganic EL elements emit localized light.

本発明に適用できる発光材料は、母体材料と発光中心となる不純物元素とで構成される。
含有させる不純物元素を変化させることで、様々な色の発光を得ることができる。発光材
料の作製方法としては、固相法や液相法(共沈法)などの様々な方法を用いることができ
る。あるいは、噴霧熱分解法、複分解法、プレカーサーの熱分解反応による方法、逆ミセ
ル法やこれらの方法と高温焼成を組み合わせた方法、凍結乾燥法などの液相法なども用い
ることができる。
A light-emitting material that can be applied to the present invention includes a base material and an impurity element serving as a light emission center.
By changing the impurity element to be contained, light emission of various colors can be obtained. As a method for manufacturing the light-emitting material, various methods such as a solid phase method and a liquid phase method (coprecipitation method) can be used. Alternatively, a spray pyrolysis method, a metathesis method, a precursor thermal decomposition method, a reverse micelle method, a method combining these methods with high-temperature firing, a liquid phase method such as a freeze-drying method, or the like can also be used.

固相法は、母体材料と、不純物元素又は不純物元素を含む化合物を秤量し、乳鉢で混合、
電気炉で加熱、焼成を行い反応させ、母体材料に不純物元素を含有させる方法である。焼
成温度は、700〜1500℃が好ましい。温度が低すぎる場合は固相反応が進まず、温
度が高すぎる場合は母体材料が分解してしまうからである。なお、粉末状態で焼成を行っ
てもよいが、ペレット状態で焼成を行うことが好ましい。比較的高温での焼成を必要とす
るが、簡単な方法であるため、生産性がよく大量生産に適している。
In the solid phase method, a base material and an impurity element or a compound containing an impurity element are weighed and mixed in a mortar.
This is a method in which an impurity element is contained in the base material by reacting by heating and baking in an electric furnace. The firing temperature is preferably 700 to 1500 ° C. This is because the solid phase reaction does not proceed when the temperature is too low, and the base material is decomposed when the temperature is too high. In addition, although baking may be performed in a powder state, it is preferable to perform baking in a pellet state. Although firing at a relatively high temperature is required, it is a simple method, so it has high productivity and is suitable for mass production.

液相法(共沈法)は、母体材料又は母体材料を含む化合物と、不純物元素又は不純物元素
を含む化合物を溶液中で反応させ、乾燥させた後、焼成を行う方法である。発光材料の粒
子が均一に分布し、粒径が小さく低い焼成温度でも反応が進むことができる。
The liquid phase method (coprecipitation method) is a method in which a base material or a compound containing the base material and an impurity element or a compound containing the impurity element are reacted in a solution, dried, and then fired. The particles of the luminescent material are uniformly distributed, and the reaction can proceed even at a low firing temperature with a small particle size.

発光材料に用いる母体材料としては、硫化物、酸化物、窒化物を用いることができる。
硫化物としては、例えば、硫化亜鉛(ZnS)、硫化カドミウム(CdS)、硫化カルシ
ウム(CaS)、硫化イットリウム(Y)、硫化ガリウム(Ga)、硫化ス
トロンチウム(SrS)、硫化バリウム(BaS)等を用いることができる。また、酸化
物としては、例えば、酸化亜鉛(ZnO)、酸化イットリウム(Y)等を用いるこ
とができる。また、窒化物としては、例えば、窒化アルミニウム(AlN)、窒化ガリウ
ム(GaN)、窒化インジウム(InN)等を用いることができる。さらに、セレン化亜
鉛(ZnSe)、テルル化亜鉛(ZnTe)等も用いることができ、硫化カルシウム−ガ
リウム(CaGa)、硫化ストロンチウム−ガリウム(SrGa)、硫化バ
リウム−ガリウム(BaGa)、等の3元系の混晶であってもよい。
As a base material used for the light-emitting material, sulfide, oxide, or nitride can be used.
Examples of the sulfide include zinc sulfide (ZnS), cadmium sulfide (CdS), calcium sulfide (CaS), yttrium sulfide (Y 2 S 3 ), gallium sulfide (Ga 2 S 3 ), strontium sulfide (SrS), sulfide. Barium (BaS) or the like can be used. As the oxide, for example, zinc oxide (ZnO), yttrium oxide (Y 2 O 3 ), or the like can be used. As the nitride, for example, aluminum nitride (AlN), gallium nitride (GaN), indium nitride (InN), or the like can be used. Furthermore, zinc selenide (ZnSe), zinc telluride (ZnTe), and the like can also be used, such as calcium sulfide-gallium sulfide (CaGa 2 S 4 ), strontium sulfide-gallium (SrGa 2 S 4 ), barium sulfide-gallium (BaGa). It may be a ternary mixed crystal such as 2 S 4 ).

局在型発光の発光中心として、マンガン(Mn)、銅(Cu)、サマリウム(Sm)、テ
ルビウム(Tb)、エルビウム(Er)、ツリウム(Tm)、ユーロピウム(Eu)、セ
リウム(Ce)、プラセオジウム(Pr)などを用いることができる。なお、電荷補償と
して、フッ素(F)、塩素(Cl)などのハロゲン元素が添加されていてもよい。
As emission centers of localized emission, manganese (Mn), copper (Cu), samarium (Sm), terbium (Tb), erbium (Er), thulium (Tm), europium (Eu), cerium (Ce), praseodymium (Pr) or the like can be used. Note that a halogen element such as fluorine (F) or chlorine (Cl) may be added as charge compensation.

一方、ドナー−アクセプター再結合型発光の発光中心として、ドナー準位を形成する第1
の不純物元素及びアクセプター準位を形成する第2の不純物元素を含む発光材料を用いる
ことができる。第1の不純物元素は、例えば、フッ素(F)、塩素(Cl)、アルミニウ
ム(Al)等を用いることができる。第2の不純物元素としては、例えば、銅(Cu)、
銀(Ag)等を用いることができる。
On the other hand, as a light emission center of donor-acceptor recombination light emission, a first donor level is formed.
And a light-emitting material including a second impurity element which forms an acceptor level. As the first impurity element, for example, fluorine (F), chlorine (Cl), aluminum (Al), or the like can be used. As the second impurity element, for example, copper (Cu),
Silver (Ag) or the like can be used.

ドナー−アクセプター再結合型発光の発光材料を固相法を用いて合成する場合、母体材料
と、第1の不純物元素又は第1の不純物元素を含む化合物と、第2の不純物元素又は第2
の不純物元素を含む化合物をそれぞれ秤量し、乳鉢で混合した後、電気炉で加熱、焼成を
行う。母体材料としては、上述した母体材料を用いることができ、第1の不純物元素又は
第1の不純物元素を含む化合物としては、例えば、フッ素(F)、塩素(Cl)、硫化ア
ルミニウム(Al)等を用いることができ、第2の不純物元素又は第2の不純物元
素を含む化合物としては、例えば、銅(Cu)、銀(Ag)、硫化銅(CuS)、硫化
銀(AgS)等を用いることができる。焼成温度は、700〜1500℃が好ましい。
温度が低すぎる場合は固相反応が進まず、温度が高すぎる場合は母体材料が分解してしま
うからである。なお、粉末状態で焼成を行ってもよいが、ペレット状態で焼成を行うこと
が好ましい。
In the case where a light-emitting material for donor-acceptor recombination light emission is synthesized using a solid-phase method, a base material, a first impurity element or a compound containing the first impurity element, a second impurity element, or a second impurity element
Each of the compounds containing the impurity element is weighed and mixed in a mortar, and then heated and fired in an electric furnace. As the base material, the above-described base material can be used, and examples of the first impurity element or the compound containing the first impurity element include fluorine (F), chlorine (Cl), and aluminum sulfide (Al 2 S). 3 ) or the like, and examples of the second impurity element or the compound containing the second impurity element include copper (Cu), silver (Ag), copper sulfide (Cu 2 S), and silver sulfide (Ag). 2 S) or the like can be used. The firing temperature is preferably 700 to 1500 ° C.
This is because the solid phase reaction does not proceed when the temperature is too low, and the base material is decomposed when the temperature is too high. In addition, although baking may be performed in a powder state, it is preferable to perform baking in a pellet state.

また、固相反応を利用する場合の不純物元素として、第1の不純物元素と第2の不純物元
素で構成される化合物を組み合わせて用いてもよい。この場合、不純物元素が拡散されや
すく、固相反応が進みやすくなるため、均一な発光材料を得ることができる。さらに、余
分な不純物元素が入らないため、純度の高い発光材料が得ることができる。第1の不純物
元素と第2の不純物元素で構成される化合物としては、例えば、塩化銅(CuCl)、塩
化銀(AgCl)等を用いることができる。
In addition, as an impurity element in the case of using a solid phase reaction, a compound including a first impurity element and a second impurity element may be used in combination. In this case, since the impurity element is easily diffused and the solid-phase reaction easily proceeds, a uniform light emitting material can be obtained. Further, since no extra impurity element is contained, a light-emitting material with high purity can be obtained. As the compound including the first impurity element and the second impurity element, for example, copper chloride (CuCl), silver chloride (AgCl), or the like can be used.

なお、これらの不純物元素の濃度は、母体材料に対して0.01〜10atom%であれ
ばよく、好ましくは0.05〜5atom%の範囲である。
Note that the concentration of these impurity elements may be 0.01 to 10 atom% with respect to the base material, and is preferably in the range of 0.05 to 5 atom%.

薄膜型無機ELの場合、電界発光層は、上記発光材料を含む層であり、抵抗加熱蒸着法、
電子ビーム蒸着(EB蒸着)法等の真空蒸着法、スパッタリング法等の物理気相成長法(
PVD)、有機金属CVD法、ハイドライド輸送減圧CVD法等の化学気相成長法(CV
D)、原子エピタキシ法(ALE)等を用いて形成することができる。
In the case of a thin film type inorganic EL, the electroluminescent layer is a layer containing the light emitting material,
Vacuum vapor deposition methods such as electron beam evaporation (EB vapor deposition), physical vapor deposition methods such as sputtering (
Chemical vapor deposition (CV) such as PVD), metal organic chemical vapor deposition, hydride transport low pressure CVD
D), an atomic epitaxy method (ALE), or the like.

図103(A)乃至(C)に発光素子として用いることのできる薄膜型無機EL素子の一
例を示す。図103(A)乃至(C)において、発光素子は、第1の電極層120100
、電界発光層120102、第2の電極層120103を含む。
FIGS. 103A to 103C illustrate an example of a thin-film inorganic EL element that can be used as a light-emitting element. 103A to 103C, the light-emitting element includes the first electrode layer 120100.
, An electroluminescent layer 120102, and a second electrode layer 120103.

図103(B)及び図103(C)に示す発光素子は、図103(A)の発光素子におい
て、電極層と電界発光層間に絶縁層を設ける構造である。図103(B)に示す発光素子
は、第1の電極層120100と電界発光層120102との間に絶縁層120104を
有し、図103(C)に示す発光素子は、第1の電極層120100と電界発光層120
102との間に絶縁層120105、第2の電極層120103と電界発光層12010
2との間に絶縁層120106とを有している。このように絶縁層は電界発光層を挟持す
る一対の電極層のうち一方の間にのみ設けてもよいし、両方の間に設けてもよい。また、
絶縁層は単層でもよいし複数層を有する積層でもよい。
A light-emitting element illustrated in FIGS. 103B and 103C has a structure in which an insulating layer is provided between the electrode layer and the electroluminescent layer in the light-emitting element in FIG. 103A. A light-emitting element illustrated in FIG. 103B includes an insulating layer 120104 between the first electrode layer 120100 and the electroluminescent layer 120102, and the light-emitting element illustrated in FIG. 103C includes the first electrode layer 120100. And electroluminescent layer 120
102, an insulating layer 120105, a second electrode layer 120103, and an electroluminescent layer 12010
2 and an insulating layer 120106. Thus, the insulating layer may be provided only between one of the pair of electrode layers sandwiching the electroluminescent layer, or may be provided between both. Also,
The insulating layer may be a single layer or a stacked layer including a plurality of layers.

なお、図103(B)では第1の電極層120100に接するように絶縁層120104
が設けられているが、絶縁層と電界発光層の順番を逆にして、第2の電極層120103
に接するように絶縁層120104を設けてもよい。
Note that in FIG. 103B, the insulating layer 120104 is in contact with the first electrode layer 120100.
The second electrode layer 120103 is formed by reversing the order of the insulating layer and the electroluminescent layer.
An insulating layer 120104 may be provided in contact with the insulating layer 120104.

分散型無機ELの場合、粒子状の発光材料をバインダ中に分散させ膜状の電界発光層を形
成する。粒子状に加工する。発光材料の作製方法によって、十分に所望の大きさの粒子が
得られない場合は、乳鉢等で粉砕などによって粒子状に加工すればよい。バインダとは、
粒状の発光材料を分散した状態で固定し、電界発光層としての形状に保持するための物質
である。発光材料は、バインダによって電界発光層中に均一に分散し固定される。
In the case of a dispersion-type inorganic EL, a particulate luminescent material is dispersed in a binder to form a film-like electroluminescent layer. Process into particles. When particles having a desired size cannot be obtained sufficiently by the method for manufacturing a light emitting material, the particles may be processed into particles by pulverization or the like in a mortar or the like. What is a binder?
It is a substance for fixing a granular luminescent material in a dispersed state and maintaining the shape as an electroluminescent layer. The light emitting material is uniformly dispersed and fixed in the electroluminescent layer by the binder.

分散型無機ELの場合、電界発光層の形成方法は、選択的に電界発光層を形成できる液滴
吐出法や、印刷法(スクリーン印刷やオフセット印刷など)、スピンコート法などの塗布
法、ディッピング法、ディスペンサー法などを用いることもできる。膜厚は特に限定され
ることはないが、好ましくは、10〜1000nmの範囲である。また、発光材料及びバ
インダを含む電界発光層において、発光材料の割合は50wt%以上80wt%以下とす
るよい。
In the case of a dispersion-type inorganic EL, the electroluminescent layer can be formed by a droplet discharge method capable of selectively forming an electroluminescent layer, a printing method (screen printing, offset printing, etc.), a coating method such as a spin coating method, dipping, etc. The method, the dispenser method, etc. can also be used. The film thickness is not particularly limited, but is preferably in the range of 10 to 1000 nm. In the electroluminescent layer including the light emitting material and the binder, the ratio of the light emitting material may be 50 wt% or more and 80 wt% or less.

図104(A)乃至(C)に発光素子として用いることのできる分散型無機EL素子の一
例を示す。図104(A)における発光素子は、第1の電極層120200、電界発光層
120202、第2の電極層120203の積層構造を有し、電界発光層120202中
にバインダによって保持された発光材料120201を含む。
104A to 104C illustrate an example of a dispersion-type inorganic EL element that can be used as a light-emitting element. A light-emitting element in FIG. 104A has a stacked structure of a first electrode layer 120200, an electroluminescent layer 120202, and a second electrode layer 120203, and a light-emitting material 120201 held by a binder in the electroluminescent layer 120202. Including.

本実施の形態に用いることのできるバインダは、絶縁材料を用いることができる。絶縁材
料としては、有機材料および無機材料を用いることができる。あるいは、有機材料及び無
機材料の混合材料を用いてもよい。有機絶縁材料としては、シアノエチルセルロース系樹
脂のように、比較的誘電率の高いポリマーや、ポリエチレン、ポリプロピレン、ポリスチ
レン系樹脂、シリコーン樹脂、エポキシ樹脂、フッ化ビニリデンなどの樹脂を用いること
ができる。あるいは、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzi
midazole)などの耐熱性高分子、又はシロキサン樹脂を用いてもよい。なお、シ
ロキサン樹脂とは、Si−O−Si結合を含む樹脂に相当する。シロキサンは、シリコン
(Si)と酸素(O)との結合で骨格構造が構成される。置換基として、少なくとも水素
を含む有機基(例えばアルキル基、芳香族炭化水素)が用いられる。置換基として、フル
オロ基を用いてもよい。または置換基として、少なくとも水素を含む有機基と、フルオロ
基とを用いてもよい。あるいは、ポリビニルアルコール、ポリビニルブチラールなどのビ
ニル樹脂、フェノール樹脂、ノボラック樹脂、アクリル樹脂、メラミン樹脂、ウレタン樹
脂、オキサゾール樹脂(ポリベンゾオキサゾール)等の樹脂材料を用いてもよい。これら
の樹脂に、チタン酸バリウム(BaTiO)やチタン酸ストロンチウム(SrTiO
)などの高誘電率の微粒子を適度に混合して誘電率を調整することもできる。
As a binder that can be used in this embodiment mode, an insulating material can be used. As the insulating material, an organic material and an inorganic material can be used. Alternatively, a mixed material of an organic material and an inorganic material may be used. As the organic insulating material, a polymer having a relatively high dielectric constant such as a cyanoethyl cellulose resin, or a resin such as polyethylene, polypropylene, polystyrene resin, silicone resin, epoxy resin, or vinylidene fluoride can be used. Alternatively, aromatic polyamide, polybenzimidazole (polybenzzi)
A heat-resistant polymer such as midazole) or a siloxane resin may be used. Note that a siloxane resin corresponds to a resin including a Si—O—Si bond. Siloxane has a skeleton structure formed of a bond of silicon (Si) and oxygen (O). As a substituent, an organic group containing at least hydrogen (for example, an alkyl group or an aromatic hydrocarbon) is used. A fluoro group may be used as a substituent. Alternatively, an organic group containing at least hydrogen and a fluoro group may be used as a substituent. Alternatively, a resin material such as a vinyl resin such as polyvinyl alcohol or polyvinyl butyral, a phenol resin, a novolac resin, an acrylic resin, a melamine resin, a urethane resin, or an oxazole resin (polybenzoxazole) may be used. These resins include barium titanate (BaTiO 3 ) and strontium titanate (SrTiO 3).
The dielectric constant can be adjusted by appropriately mixing fine particles having a high dielectric constant such as).

バインダに含まれる無機絶縁材料としては、酸化珪素(SiOx)、窒化珪素(SiNx
)、酸素及び窒素を含む珪素、窒化アルミニウム(AlN)、酸素及び窒素を含むアルミ
ニウム、酸素及び窒素を含む酸化アルミニウム(Al)、酸化チタン(TiO
、BaTiO、SrTiO、チタン酸鉛(PbTiO)、ニオブ酸カリウム(KN
bO)、ニオブ酸鉛(PbNbO)、酸化タンタル(Ta)、タンタル酸バリ
ウム(BaTa)、タンタル酸リチウム(LiTaO)、酸化イットリウム(Y
)、酸化ジルコニウム(ZrO)、ZnSその他の無機絶縁性材料を含む物質か
ら選ばれた材料で形成することができる。有機材料に、誘電率の高い無機材料を含ませる
(添加等によって)ことによって、発光材料及びバインダよりなる電界発光層の誘電率を
より制御することができ、より誘電率を大きくすることができる。
Examples of the inorganic insulating material contained in the binder include silicon oxide (SiOx) and silicon nitride (SiNx).
), Silicon containing oxygen and nitrogen, aluminum nitride (AlN), aluminum containing oxygen and nitrogen, aluminum oxide containing oxygen and nitrogen (Al 2 O 3 ), titanium oxide (TiO 2 )
, BaTiO 3 , SrTiO 3 , lead titanate (PbTiO 3 ), potassium niobate (KN)
bO 3 ), lead niobate (PbNbO 3 ), tantalum oxide (Ta 2 O 5 ), barium tantalate (BaTa 2 O 6 ), lithium tantalate (LiTaO 3 ), yttrium oxide (Y
2 O 3 ), zirconium oxide (ZrO 2 ), ZnS, and other materials including inorganic insulating materials. By including an inorganic material having a high dielectric constant in the organic material (by addition or the like), the dielectric constant of the electroluminescent layer made of the light emitting material and the binder can be further controlled, and the dielectric constant can be further increased. .

作製工程において、発光材料はバインダを含む溶液中に分散される。本実施の形態に用い
ることのできるバインダを含む溶液の溶媒としては、バインダ材料が溶解し、電界発光層
を形成する方法(各種ウエットプロセス)及び所望の膜厚に適した粘度の溶液を作製でき
るような溶媒を適宜選択すればよい。たとえば、溶媒として有機溶媒等を用いることがで
きる。バインダとしてシロキサン樹脂を用いる場合は、プロピレングリコールモノメチル
エーテル、プロピレングリコールモノメチルエーテルアセテート(PGMEAともいう)
、3−メトシキ−3メチル−1−ブタノール(MMBともいう)などを溶媒として用いる
ことができる。
In the manufacturing process, the light-emitting material is dispersed in a solution containing a binder. As a solvent of a solution containing a binder that can be used in this embodiment mode, a method of forming an electroluminescent layer by dissolving a binder material (various wet processes) and a solution having a viscosity suitable for a desired film thickness can be manufactured. Such a solvent may be appropriately selected. For example, an organic solvent or the like can be used as the solvent. When a siloxane resin is used as the binder, propylene glycol monomethyl ether, propylene glycol monomethyl ether acetate (also referred to as PGMEA)
, 3-methoxy-3-methyl-1-butanol (also referred to as MMB) or the like can be used as a solvent.

図104(B)及び図104(C)に示す発光素子は、図104(A)の発光素子におい
て、電極層と電界発光層間に絶縁層を設ける構造である。図104(B)に示す発光素子
は、第1の電極層120200と電界発光層120202との間に絶縁層120204を
有し、図104(C)に示す発光素子は、第1の電極層120200と電界発光層120
202との間に絶縁層120205、第2の電極層120203と電界発光層12020
2との間に絶縁層120206とを有している。このように絶縁層は電界発光層を挟持す
る一対の電極層のうち一方の間にのみ設けてもよいし、両方の間に設けてもよい。また絶
縁層は単層でもよいし複数層を有する積層でもよい。
104B and 104C each have a structure in which an insulating layer is provided between the electrode layer and the electroluminescent layer in the light-emitting element in FIG. 104A. 104B includes an insulating layer 120204 between the first electrode layer 120200 and the electroluminescent layer 120202. The light-emitting element illustrated in FIG. 104C includes the first electrode layer 120200. And electroluminescent layer 120
202 between the insulating layer 120205, the second electrode layer 120203, and the electroluminescent layer 12020.
2 and an insulating layer 120206. Thus, the insulating layer may be provided only between one of the pair of electrode layers sandwiching the electroluminescent layer, or may be provided between both. The insulating layer may be a single layer or a stacked layer having a plurality of layers.

また、図104(B)では第1の電極層120200に接するように絶縁層120204
が設けられているが、絶縁層と電界発光層の順番を逆にして、第2の電極層120203
に接するように絶縁層120204を設けてもよい。
In FIG. 104B, the insulating layer 120204 is in contact with the first electrode layer 120200.
The second electrode layer 120203 is formed by reversing the order of the insulating layer and the electroluminescent layer.
An insulating layer 120204 may be provided so as to be in contact with each other.

図103における絶縁層120104、図104における絶縁層120204のような絶
縁層に用いることのできる材料は、絶縁耐性が高く、緻密な膜質であることが好ましい。
さらには、誘電率が高いことが好ましい。例えば、酸化シリコン(SiO)、酸化イッ
トリウム(Y)、酸化チタン(TiO)、酸化アルミニウム(Al)、酸
化ハフニウム(HfO)、酸化タンタル(Ta)、チタン酸バリウム(BaTi
)、チタン酸ストロンチウム(SrTiO)、チタン酸鉛(PbTiO)、窒化
シリコン(Si)、酸化ジルコニウム(ZrO)等やこれらの混合膜又は2種以
上の積層膜を用いることができる。これらの絶縁膜は、スパッタリング、蒸着、CVD等
により成膜することができる。また、絶縁層はこれら絶縁材料の粒子をバインダ中に分散
して成膜してもよい。バインダ材料は、電界発光層に含まれるバインダと同様な材料、方
法を用いて形成すればよい。膜厚は特に限定されることはないが、好ましくは10〜10
00nmの範囲である。
A material that can be used for the insulating layers such as the insulating layer 120104 in FIG. 103 and the insulating layer 120204 in FIG. 104 preferably has high insulation resistance and a dense film quality.
Furthermore, it is preferable that the dielectric constant is high. For example, silicon oxide (SiO 2 ), yttrium oxide (Y 2 O 3 ), titanium oxide (TiO 2 ), aluminum oxide (Al 2 O 3 ), hafnium oxide (HfO 2 ), tantalum oxide (Ta 2 O 5 ), Barium titanate (BaTi
O 3 ), strontium titanate (SrTiO 3 ), lead titanate (PbTiO 3 ), silicon nitride (Si 3 N 4 ), zirconium oxide (ZrO 2 ), etc., a mixed film thereof, or a laminated film of two or more kinds is used. be able to. These insulating films can be formed by sputtering, vapor deposition, CVD, or the like. The insulating layer may be formed by dispersing particles of these insulating materials in a binder. The binder material may be formed using the same material and method as the binder contained in the electroluminescent layer. The film thickness is not particularly limited, but preferably 10 to 10
The range is 00 nm.

本実施の形態で示す発光素子は、電界発光層を挟持する一対の電極層間に電圧を印加する
ことで発光が得られるが、直流駆動又は交流駆動のいずれにおいても動作することができ
る。
The light-emitting element described in this embodiment can emit light by applying a voltage between a pair of electrode layers sandwiching an electroluminescent layer, but can operate in either direct current drive or alternating current drive.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態15)
本実施形態においては、表示装置の一例、特に光学的な取り扱いを行なう場合について説
明する。
(Embodiment 15)
In this embodiment, an example of a display device, particularly a case where optical handling is performed will be described.

図105(A)及び(B)に示す背面投影型表示装置130100は、プロジェクタユニ
ット130111、ミラー130112、スクリーンパネル130101を備えている。
その他に、スピーカ130102、操作スイッチ類130104を備えていてもよい。こ
のプロジェクタユニット130111は、背面投影型表示装置130100の筐体130
110の下部に配設され、映像信号に基づいて映像を映し出す投射光をミラー13011
2に向けて投射する。背面投影型表示装置130100はスクリーンパネル130101
の背面から投影される映像を表示する構成となっている。
A rear projection display device 130100 shown in FIGS. 105A and 105B includes a projector unit 130111, a mirror 130112, and a screen panel 130101.
In addition, a speaker 130102 and operation switches 130104 may be provided. The projector unit 130111 includes a housing 130 of the rear projection display device 130100.
The projection light which is arrange | positioned under 110 and projects an image | video based on a video signal is mirror 13011.
Project toward 2 The rear projection display device 130100 includes a screen panel 130101.
It is the structure which displays the image | video projected from the back.

一方、図106は、前面投影型表示装置130200を示している。前面投影表示装置
130200は、プロジェクタユニット130111と投射光学系130201を備えて
いる。この前面投影光学系130200は前面に配設するスクリーン等に映像を投影する
構成となっている。
On the other hand, FIG. 106 shows a front projection display device 130200. The front projection display device 130200 includes a projector unit 130111 and a projection optical system 130201. The front projection optical system 130200 is configured to project an image on a screen or the like disposed on the front surface.

図105に示す背面投影型表示装置130100、図106に示す前面投影型表示装置
130200に適用されるプロジェクタユニット130111の構成を以下に説明する。
The configuration of the projector unit 130111 applied to the rear projection display device 130100 shown in FIG. 105 and the front projection display device 130200 shown in FIG. 106 will be described below.

図107は、プロジェクタユニット130111の一構成例を示している。このプロジ
ェクタユニット130111は、光源ユニット130301及び変調ユニット13030
4を備えている。光源ユニット130301は、レンズ類を含んで構成される光源光学系
130303と、光源ランプ130302を備えている。光源ランプ130302は迷光
が拡散しないように筐体内に収納されている。光源ランプ130302としては、大光量
の光を放射可能な、例えば、高圧水銀ランプやキセノンランプなどが用いられる。光源光
学系130303は、光学レンズ、偏光機能を有するフィルム、位相差を調節するための
フィルム、IRフィルム等を適宜設けて構成される。そして、光源ユニット130301
は、放射光が変調ユニット130304に入射するように配設されている。変調ユニット
130304は、複数の表示パネル130308、カラーフィルター、ダイクロイックミ
ラー130305、全反射ミラー130306、プリズム130309、投射光学系13
0310を備えている。光源ユニット130301から放射された光は、ダイクロイック
ミラー130305で複数の光路に分離される。
FIG. 107 shows a configuration example of the projector unit 130111. The projector unit 130111 includes a light source unit 130301 and a modulation unit 13030.
4 is provided. The light source unit 130301 includes a light source optical system 130303 including lenses and a light source lamp 130302. The light source lamp 130302 is housed in the housing so that stray light does not diffuse. As the light source lamp 130302, for example, a high-pressure mercury lamp or a xenon lamp capable of emitting a large amount of light is used. The light source optical system 130303 is configured by appropriately providing an optical lens, a film having a polarization function, a film for adjusting a phase difference, an IR film, and the like. The light source unit 130301
Are arranged such that the emitted light is incident on the modulation unit 130304. The modulation unit 130304 includes a plurality of display panels 130308, a color filter, a dichroic mirror 130305, a total reflection mirror 130306, a prism 130309, and the projection optical system 13.
0310. Light emitted from the light source unit 130301 is separated into a plurality of optical paths by the dichroic mirror 130305.

各光路には、所定の波長若しくは波長帯の光を透過するカラーフィルターと、表示パネ
ル130308が備えられている。透過型である表示パネル130308は映像信号に基
づいて透過光を変調する。表示パネル130308を透過した各色の光は、プリズム13
0309に入射し投射光学系130310を通して、スクリーン上に映像を表示する。な
お、フレネルレンズがミラー及びスクリーンの間に配設されていてもよい。そして、プロ
ジェクタユニット130111によって投射されミラーで反射される投影光は、フレネル
レンズによって概略平行光に変換され、スクリーンに投影される。
Each optical path is provided with a color filter that transmits light of a predetermined wavelength or wavelength band, and a display panel 130308. A transmissive display panel 130308 modulates transmitted light based on a video signal. The light of each color transmitted through the display panel 130308 is reflected by the prism 13.
0309 is entered, and an image is displayed on the screen through the projection optical system 130310. A Fresnel lens may be disposed between the mirror and the screen. The projection light projected by the projector unit 130111 and reflected by the mirror is converted into substantially parallel light by the Fresnel lens and projected onto the screen.

図108で示すプロジェクタユニット130111は、反射型の表示パネル13040
7、130408、130409を備えた構成を示している。
A projector unit 130111 shown in FIG. 108 includes a reflective display panel 13040.
7, 130408, and 130409 are shown.

図108で示すプロジェクタユニット130111は、光源ユニット130301と変
調ユニット130400を備えている。光源ユニット130301は、図107と同様の
構成であってもよい。光源ユニット130301からの光は、ダイクロイックミラー13
0401、130402、全反射ミラー130403により、複数の光路に分けられて、
偏光ビームスプリッタ130404、130405、130406に入射する。偏光ビー
ムスプリッタ130404、130405、130406は、各色に対応する反射型表示
パネル130407、130408、130409に対応して設けられている。反射型表
示パネル130407、130408、130409は、映像信号に基づいて反射光を変
調する。反射型表示パネル130407、130408、130409で反射された各色
の光は、プリズム130309に入射することで合成されて、投射光学系130411を
通して投射される。
A projector unit 130111 shown in FIG. 108 includes a light source unit 130301 and a modulation unit 130400. The light source unit 130301 may have the same configuration as that in FIG. The light from the light source unit 130301 is emitted from the dichroic mirror 13.
Divided into a plurality of optical paths by 0401, 130402, total reflection mirror 130403,
The light enters the polarizing beam splitters 130404, 130405, and 130406. The polarizing beam splitters 130404, 130405, and 130406 are provided corresponding to the reflective display panels 130407, 130408, and 130409 corresponding to the respective colors. The reflective display panels 130407, 130408, and 130409 modulate reflected light based on the video signal. The light beams of the respective colors reflected by the reflective display panels 130407, 130408, and 130409 are combined by being incident on the prism 130309 and projected through the projection optical system 13041.

光源ユニット130301から放射された光は、ダイクロイックミラー130401で
赤の波長領域の光のみを透過し、緑および青の波長領域の光を反射する。さらに、ダイク
ロイックミラー130402では、緑の波長領域の光のみが反射される。ダイクロイック
ミラー130401を透過した赤の波長領域の光は、全反射ミラー130403で反射さ
れ、偏光ビームスプリッタ130404へ入射する、また、青の波長領域の光は偏光ビー
ムスプリッタ130405へ入射し、緑の波長領域の光は偏光ビームスプリッタ1304
06に入射する。偏光ビームスプリッタ130404、130405、130406は、
入射光をP偏光とS偏光とに分離する機能を有し、且つP偏光のみを透過させる機能を有
している。反射型表示パネル130407、130408、130409は、映像信号に
基づいて、入射した光を偏光する。
Light emitted from the light source unit 130301 is transmitted through the dichroic mirror 130401 only in the red wavelength region and reflects in the green and blue wavelength regions. Further, the dichroic mirror 130402 reflects only light in the green wavelength region. The light in the red wavelength region that has passed through the dichroic mirror 130401 is reflected by the total reflection mirror 130403 and is incident on the polarization beam splitter 130404. The light in the blue wavelength region is incident on the polarization beam splitter 130405, and the green wavelength The light in the region is polarized beam splitter 1304
Incident at 06. Polarizing beam splitters 130404, 130405, 130406
It has a function of separating incident light into P-polarized light and S-polarized light, and has a function of transmitting only P-polarized light. The reflective display panels 130407, 130408, and 130409 polarize incident light based on the video signal.

各色に対応する反射型表示パネル130407、130408、130409には各色
に対応するS偏光のみが入射する。なお、反射型表示パネル130407、130408
、130409は液晶パネルであってもよい。このとき、液晶パネルは電界制御複屈折モ
ード(ECB)で動作する。また、液晶分子は基板に対してある角度をもって垂直配向し
ている。よって、反射型表示パネル130407、130408、130409は画素が
オフ状態にある時は入射光の偏光状態を変化させないで反射させるように表示分子が配向
している。また、画素がオン状態にある時は表示分子の配向状態が変化し、入射光の偏光
状態が変化する。
Only S-polarized light corresponding to each color is incident on the reflective display panels 130407, 130408, and 130409 corresponding to the respective colors. Note that the reflective display panels 130407 and 130408 are provided.
, 130409 may be a liquid crystal panel. At this time, the liquid crystal panel operates in an electric field controlled birefringence mode (ECB). The liquid crystal molecules are vertically aligned with a certain angle with respect to the substrate. Accordingly, the display molecules of the reflective display panels 130407, 130408, and 130409 are oriented so that they are reflected without changing the polarization state of incident light when the pixel is in the off state. Further, when the pixel is in the ON state, the orientation state of the display molecules changes, and the polarization state of incident light changes.

図108に示すプロジェクタユニット130111は、図105に示す背面投影型表示
装置130100及び、図106に示す前面投影型表示装置130200に適用すること
ができる。
A projector unit 130111 shown in FIG. 108 can be applied to the rear projection display device 130100 shown in FIG. 105 and the front projection display device 130200 shown in FIG.

図109で示すプロジェクタユニットは単板式の構成を示している。図109(A)に
示したプロジェクタユニット130111は、光源ユニット130301、表示パネル1
30507、投射光学系130511、位相差板130504を備えている。投射光学系
130511は一つ又は複数のレンズにより構成されている。表示パネル130507に
はカラーフィルターが備えられていてもよい。
The projector unit shown in FIG. 109 has a single-plate configuration. A projector unit 130111 shown in FIG. 109A includes a light source unit 130301 and a display panel 1.
30507, a projection optical system 130511, and a phase difference plate 130504 are provided. The projection optical system 130511 includes one or a plurality of lenses. The display panel 130507 may be provided with a color filter.

図109(B)は、フィールドシーケンシャル方式で動作するプロジェクタユニット1
30111の構成を示している。フィールドシーケンシャル方式は、赤、緑、青などの各
色の光を時間的にずらせて順次表示パネルに入射させて、カラーフィルター無しでカラー
表示を行う方式である。特に、入力信号変化に対する応答速度の大きい表示パネルと組み
合わせると、高精細な映像を表示することができる。図109(B)では、光源ユニット
130301と表示パネル130508の間に、赤、緑、青などの複数のカラーフィルタ
ーが備えられた回動式のカラーフィルター板130505を備えている。
FIG. 109B shows a projector unit 1 that operates in a field sequential manner.
30111 is shown. The field sequential method is a method in which light of each color such as red, green, and blue is temporally shifted and sequentially incident on a display panel to perform color display without a color filter. In particular, when combined with a display panel having a high response speed with respect to input signal changes, a high-definition image can be displayed. In FIG. 109B, a rotary color filter plate 130505 provided with a plurality of color filters such as red, green, and blue is provided between the light source unit 130301 and the display panel 130508.

図109(C)で示すプロジェクタユニット130111は、カラー表示の方式として
、マクロレンズを使った色分離方式の構成を示している。この方式は、マイクロレンズア
レイ130506を表示パネル130509の光入射側に備え、各色の光をそれぞれの方
向から照明することでカラー表示を実現する方式である。この方式を採用するプロジェク
タユニット130111は、カラーフィルターによる光の損失が少ないので、光源ユニッ
ト130301からの光を有効に利用することができるという特徴を有している。図10
9(C)に示すプロジェクタユニット130111は、表示パネル130509に対して
各色の光をそれぞれの方向から照明するように、ダイクロイックミラー130501、ダ
イクロイックミラー130502、赤色光用ダイクロイックミラー130503を備えて
いる。
A projector unit 130111 shown in FIG. 109C shows a configuration of a color separation method using a macro lens as a color display method. In this method, a microlens array 130506 is provided on the light incident side of the display panel 130509, and color display is realized by illuminating light of each color from each direction. The projector unit 130111 that employs this method has a feature that light from the light source unit 130301 can be effectively used because light loss due to the color filter is small. FIG.
The projector unit 130111 shown in FIG. 9C includes a dichroic mirror 130501, a dichroic mirror 130502, and a dichroic mirror for red light 130503 so as to illuminate the display panel 130509 with light of each color from each direction.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態16)
本実施形態においては、本発明に係る電子機器の例について説明する。
(Embodiment 16)
In this embodiment, an example of an electronic apparatus according to the present invention will be described.

図110は表示パネル900101と、回路基板900111を組み合わせた表示パネル
モジュールを示している。表示パネル900101は画素部900102、走査線駆動回
路900103及び信号線駆動回路900104を有している。回路基板900111に
は、例えば、コントロール回路900112及び信号分割回路900113などが形成さ
れている。表示パネル900101と回路基板900111とは接続配線900114に
よって接続されている。接続配線にはFPC等を用いることができる。
FIG. 110 shows a display panel module in which a display panel 900101 and a circuit board 900111 are combined. A display panel 900101 includes a pixel portion 900102, a scan line driver circuit 900103, and a signal line driver circuit 900104. On the circuit board 900111, for example, a control circuit 900112 and a signal dividing circuit 900113 are formed. The display panel 900101 and the circuit board 900111 are connected by a connection wiring 900114. An FPC or the like can be used for the connection wiring.

表示パネル900101は、画素部900102と一部の周辺駆動回路(複数の駆動回路
のうち動作周波数の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆
動回路(複数の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そ
のICチップをCOG(Chip On Glass)などで表示パネル900101に
実装してもよい。こうすることで、回路基板900111の面積を削減でき、小型の表示
装置を得ることができる。あるいは、そのICチップをTAB(Tape Auto B
onding)やプリント基板を用いて表示パネル900101に実装してもよい。こう
することで、表示パネル900101の面積を小さくできるので、額縁サイズの小さい表
示装置を得ることができる。
In the display panel 900101, a pixel portion 900102 and a part of peripheral driver circuits (a driver circuit having a low operating frequency among a plurality of driver circuits) are integrally formed using a TFT over a substrate, and a part of the peripheral driver circuits (a plurality of peripheral driver circuits) A driver circuit having a high operating frequency among driver circuits) may be formed over an IC chip, and the IC chip may be mounted on the display panel 900101 using COG (Chip On Glass) or the like. Thus, the area of the circuit board 900111 can be reduced, and a small display device can be obtained. Alternatively, the IC chip is TAB (Tape Auto B).
mounting) or a printed circuit board, the display panel 900101 may be mounted. Thus, the area of the display panel 900101 can be reduced, so that a display device with a small frame size can be obtained.

例えば、消費電力の低減を図るため、ガラス基板上にTFTを用いて画素部を形成し、全
ての周辺駆動回路をICチップ上に形成し、そのICチップをCOGまたはTABで表示
パネルに実装してもよい。
For example, in order to reduce power consumption, a pixel portion is formed using a TFT on a glass substrate, all peripheral drive circuits are formed on an IC chip, and the IC chip is mounted on a display panel by COG or TAB. May be.

図110に示した表示パネルモジュールによって、テレビ受像機を完成させることができ
る。図111は、テレビ受像機の主要な構成を示すブロック図である。チューナ9002
01は映像信号と音声信号を受信する。映像信号は、映像信号増幅回路900202と、
映像信号増幅回路900202から出力される信号を赤、緑、青の各色に対応した色信号
に変換する映像信号処理回路900203と、その映像信号を駆動回路の入力仕様に変換
するためのコントロール回路900212により処理される。コントロール回路9002
12は、走査線側と信号線側にそれぞれ信号を出力する。デジタル駆動する場合には、信
号線側に信号分割回路900213を設け、入力デジタル信号をm個(mは正の整数)に
分割して供給する構成としても良い。
A television receiver can be completed with the display panel module illustrated in FIG. FIG. 111 is a block diagram illustrating a main configuration of a television receiver. Tuner 9002
01 receives a video signal and an audio signal. The video signal includes a video signal amplification circuit 900202,
A video signal processing circuit 900203 that converts a signal output from the video signal amplifier circuit 900202 into a color signal corresponding to each color of red, green, and blue, and a control circuit 900212 for converting the video signal into input specifications of the drive circuit. It is processed by. Control circuit 9002
12 outputs signals to the scanning line side and the signal line side, respectively. In the case of digital driving, a signal dividing circuit 900213 may be provided on the signal line side, and an input digital signal may be divided into m pieces (m is a positive integer) and supplied.

チューナ900201で受信した信号のうち、音声信号は音声信号増幅回路900205
に送られ、その出力は音声信号処理回路900206を経てスピーカー900207に供
給される。制御回路900208は受信局(受信周波数)及び音量の制御情報を入力部9
00209から受け、チューナ900201や音声信号処理回路900206に信号を送
出する。
Of the signals received by the tuner 900201, the audio signal is the audio signal amplifier circuit 900205.
The output is supplied to the speaker 900207 through the audio signal processing circuit 900206. The control circuit 900208 receives the receiving station (reception frequency) and volume control information from the input unit 9.
In response to the received signal from the signal E00209, a signal is transmitted to the tuner 900201 and the audio signal processing circuit 900206.

また、図111とは別の形態の表示パネルモジュールを組み込んだテレビ受像器について
図112(A)に示す。図112(A)において、筐体900301内に収められた表示
画面900302は、表示パネルモジュールで形成される。なお、スピーカー90030
3、操作スイッチ900304などが適宜備えられていてもよい。
FIG. 112A illustrates a television receiver in which a display panel module different from that in FIG. 111 is incorporated. In FIG. 112A, a display screen 900302 housed in a housing 900301 is formed using a display panel module. Speaker 90030
3. An operation switch 900304 or the like may be provided as appropriate.

また、図112(B)に、ワイヤレスでディスプレイのみを持ち運び可能なテレビ受像器
を示す。筐体900312にはバッテリー及び信号受信器が内蔵されており、そのバッテ
リーで表示部900313やスピーカー部900317を駆動させる。バッテリーは充電
器900310で繰り返し充電が可能となっている。また、充電器900310は映像信
号を送受信することが可能で、その映像信号をディスプレイの信号受信器に送信すること
ができる。筐体900312は操作キー900316によって制御する。あるいは、図1
12(B)に示す装置は、操作キー900316を操作することによって、筐体9003
12から充電器900310に信号を送ることが可能である、映像音声双方向通信装置で
あってもよい。あるいは、操作キー900316を操作することによって、筐体9003
12から充電器900310に信号を送り、さらに充電器900310が送信できる信号
を他の電子機器に受信させることによって、他の電子機器の通信制御も可能である、汎用
遠隔制御装置であってもよい。本発明を表示部900313に適用することができる。
FIG. 112B illustrates a television receiver that can carry only a display wirelessly. A housing 900312 includes a battery and a signal receiver, and the display portion 900313 and the speaker portion 900317 are driven by the battery. The battery can be repeatedly charged with a charger 900310. The charger 900310 can transmit and receive a video signal, and can transmit the video signal to a signal receiver of the display. The housing 900312 is controlled by operation keys 900316. Alternatively, FIG.
The apparatus illustrated in FIG. 12B operates the operation key 900316 to operate the housing 9003.
12 may be a video / audio two-way communication device capable of sending a signal from the charger 12 to the charger 900310. Alternatively, the housing 9003 is operated by operating the operation key 900316.
12 may be a general-purpose remote control device capable of controlling communication of other electronic devices by sending a signal to charger 900310 from 12 and causing other electronic devices to receive signals that can be transmitted by charger 900310. . The present invention can be applied to the display portion 900313.

図113(A)は、表示パネル900401とプリント配線基板900402を組み合わ
せたモジュールを示している。表示パネル900401は、複数の画素が設けられた画素
部900403と、第1の走査線駆動回路900404、第2の走査線駆動回路9004
05と、選択された画素にビデオ信号を供給する信号線駆動回路900406を備えてい
てもよい。
FIG. 113A illustrates a module in which a display panel 900401 and a printed wiring board 900402 are combined. A display panel 900401 includes a pixel portion 900403 provided with a plurality of pixels, a first scan line driver circuit 900404, and a second scan line driver circuit 9004.
And a signal line driver circuit 900406 for supplying a video signal to the selected pixel.

プリント配線基板900402には、コントローラ900407、中央処理装置(CPU
)900408、メモリ900409、電源回路900410、音声処理回路90041
1及び送受信回路900412などが備えられている。プリント配線基板900402と
表示パネル900401は、フレキシブル配線基板(FPC)900413により接続さ
れている。プリント配線基板900413には、保持容量、バッファ回路などを設け、電
源電圧や信号にノイズの発生、及び信号の立ち上がり時間の増大を防ぐ構成としても良い
。また、コントローラ900407、音声処理回路900411、メモリ900409、
CPU900408、電源回路900410などは、COG(Chip On Glas
s)方式を用いて表示パネル900401に実装することもできる。COG方式により、
プリント配線基板900402の規模を縮小することができる。
A printed wiring board 900402 includes a controller 900407, a central processing unit (CPU
) 940408, memory 900409, power supply circuit 900410, audio processing circuit 90041
1 and a transmission / reception circuit 900412 and the like. The printed wiring board 900402 and the display panel 900401 are connected by a flexible wiring board (FPC) 900413. The printed wiring board 900413 may be provided with a storage capacitor, a buffer circuit, and the like to prevent generation of noise in the power supply voltage and signal and increase in signal rise time. In addition, a controller 900407, a sound processing circuit 9000041, a memory 9000040,
A CPU 900408, a power supply circuit 900410, and the like are provided by a COG (Chip On Glass).
It can also be mounted on the display panel 900401 using the s) method. By the COG method
The scale of the printed wiring board 900402 can be reduced.

プリント配線基板900402に備えられたインターフェース(I/F)部900414
を介して、各種制御信号の入出力が行われる。また、アンテナとの間の信号の送受信を行
うためのアンテナ用ポート900415が、プリント配線基板900402に設けられて
いる。
Interface (I / F) unit 900414 provided on the printed circuit board 900402
Various control signals are input and output via the. Further, an antenna port 900415 for transmitting and receiving signals to and from the antenna is provided on the printed wiring board 900402.

図113(B)は、図113(A)に示したモジュールのブロック図を示す。このモジュ
ールは、メモリ900409としてVRAM900416、DRAM900417、フラ
ッシュメモリ900418などが含まれている。VRAM900416にはパネルに表示
する画像のデータが、DRAM900417には画像データまたは音声データが、フラッ
シュメモリには各種プログラムが記憶されている。
FIG. 113B shows a block diagram of the module shown in FIG. This module includes a VRAM 900416, a DRAM 9000041, a flash memory 900418, and the like as the memory 900409. The VRAM 900416 stores image data to be displayed on the panel, the DRAM 900417 stores image data or audio data, and the flash memory stores various programs.

電源回路900410は、表示パネル900401、コントローラ900407、CPU
900408、音声処理回路900411、メモリ900409、送受信回路90041
2を動作させる電力を供給する。またパネルの仕様によっては、電源回路900410に
電流源が備えられている場合もある。
The power supply circuit 900410 includes a display panel 900401, a controller 900407, and a CPU
9000040, audio processing circuit 9000041, memory 900409, transmission / reception circuit 90041
The power for operating 2 is supplied. Depending on the panel specifications, the power supply circuit 900410 may be provided with a current source.

CPU900408は、制御信号生成回路900420、デコーダ900421、レジス
タ900422、演算回路900423、RAM900424、CPU900408用の
インターフェース900419などを有している。インターフェース900419を介し
てCPU900408に入力された各種信号は、一旦レジスタ900422に保持された
後、演算回路900423、デコーダ900421などに入力される。演算回路9004
23では、入力された信号に基づき演算を行い、各種命令を送る場所を指定する。一方デ
コーダ900421に入力された信号はデコードされ、制御信号生成回路900420に
入力される。制御信号生成回路900420は入力された信号に基づき、各種命令を含む
信号を生成し、演算回路900423において指定された場所、具体的にはメモリ900
409、送受信回路900412、音声処理回路900411、コントローラ90040
7などに送る。
The CPU 900408 has a control signal generation circuit 900420, a decoder 900421, a register 900422, an arithmetic circuit 9000042, a RAM 900394, an interface 900419 for the CPU 900408, and the like. Various signals input to the CPU 900408 via the interface 900419 are temporarily held in the register 9000042 and then input to the arithmetic circuit 9000042, the decoder 900421, and the like. Arithmetic circuit 9004
In 23, calculation is performed based on the input signal, and a place to send various commands is designated. On the other hand, the signal input to the decoder 900411 is decoded and input to the control signal generation circuit 900420. The control signal generation circuit 900420 generates a signal including various instructions based on the input signal, and the location specified in the arithmetic circuit 9000042, specifically, the memory 900
409, transmission / reception circuit 900412, audio processing circuit 900411, controller 90040
Send to 7 etc.

メモリ900409、送受信回路900412、音声処理回路900411、コントロー
ラ900407は、それぞれ受けた命令に従って動作する。以下その動作について簡単に
説明する。
The memory 9000040, the transmission / reception circuit 9000041, the sound processing circuit 9000041, and the controller 900407 operate according to received commands. The operation will be briefly described below.

入力手段900425から入力された信号は、インターフェイス900414を介してプ
リント配線基板900402に実装されたCPU900408に送られる。制御信号生成
回路900420は、ポインティングデバイスやキーボードなどの入力手段900425
から送られてきた信号に従い、VRAM900416に格納してある画像データを所定の
フォーマットに変換し、コントローラ900407に送付する。
A signal input from the input unit 9000042 is sent to the CPU 900408 mounted on the printed wiring board 900402 via the interface 9000041. The control signal generation circuit 900420 includes input means 900425 such as a pointing device and a keyboard.
The image data stored in the VRAM 900416 is converted into a predetermined format in accordance with the signal sent from, and sent to the controller 900407.

コントローラ900407は、パネルの仕様に合わせてCPU900408から送られて
きた画像データを含む信号にデータ処理を施し、表示パネル900401に供給する。ま
たコントローラ900407は、電源回路900410から入力された電源電圧やCPU
900408から入力された各種信号をもとに、Hsync信号、Vsync信号、クロ
ック信号CLK、交流電圧(AC Cont)、切り替え信号L/Rを生成し、表示パネ
ル900401に供給する。
The controller 900407 performs data processing on a signal including image data sent from the CPU 900408 in accordance with the panel specification, and supplies the processed signal to the display panel 900401. The controller 900407 includes a power supply voltage input from the power supply circuit 900410 and a CPU.
Based on various signals input from 9000040, an Hsync signal, a Vsync signal, a clock signal CLK, an AC voltage (AC Cont), and a switching signal L / R are generated and supplied to the display panel 900401.

送受信回路900412では、アンテナ900428において電波として送受信される信
号が処理されており、具体的にはアイソレータ、バンドパスフィルタ、VCO(Volt
age Controlled Oscillator)、LPF(Low Pass
Filter)、カプラ、バランなどの高周波回路を含んでいてもよい。送受信回路90
0412において送受信される信号のうち音声情報を含む信号が、CPU900408か
らの命令に従って、音声処理回路900411に送られる。
In the transmission / reception circuit 9000041, a signal transmitted / received as a radio wave in the antenna 9000042 is processed. Specifically, an isolator, a band pass filter, a VCO (Volt)
age Controlled Oscillator), LPF (Low Pass)
A high frequency circuit such as a filter), a coupler, or a balun may be included. Transmission / reception circuit 90
Of the signals transmitted and received in 0412, a signal including audio information is sent to the audio processing circuit 900411 in accordance with a command from the CPU 900408.

CPU900408の命令に従って送られてきた音声情報を含む信号は、音声処理回路9
00411において音声信号に復調され、スピーカー900427に送られる。またマイ
ク900426から送られてきた音声信号は、音声処理回路900411において変調さ
れ、CPU900408からの命令に従って、送受信回路900412に送られる。
A signal including voice information sent in accordance with a command from the CPU 900408 is sent to the voice processing circuit 9.
In 00411, it is demodulated into an audio signal and sent to a speaker 900427. The audio signal sent from the microphone 9000042 is modulated in the audio processing circuit 9000041 and sent to the transmission / reception circuit 9000041 in accordance with a command from the CPU 900408.

コントローラ900407、CPU900408、電源回路900410、音声処理回路
900411、メモリ900409を、本実施形態のパッケージとして実装することがで
きる。
A controller 900407, a CPU 900408, a power supply circuit 900410, an audio processing circuit 90000411, and a memory 9000040 can be mounted as a package of this embodiment.

勿論、本実施の形態はテレビ受像機に限定されず、パーソナルコンピュータのモニタをは
じめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など特に大面
積の表示媒体として様々な用途に適用することができる。
Needless to say, this embodiment is not limited to a television receiver, and various uses as a display medium of a particularly large area such as a personal computer monitor, an information display board at a railway station or airport, an advertisement display board in a street, etc. Can be applied to.

次に、図114を参照して、本発明に係る携帯電話の構成例について説明する。 Next, a configuration example of the mobile phone according to the present invention will be described with reference to FIG.

表示パネル900501はハウジング900530に脱着自在に組み込まれる。ハウジン
グ900530は表示パネル900501のサイズに合わせて、形状や寸法を適宜変更す
ることができる。表示パネル900501を固定したハウジング900530はプリント
基板900531に嵌入されモジュールとして組み立てられる。
The display panel 900501 is incorporated in a housing 900530 so as to be detachable. The shape and size of the housing 900530 can be changed as appropriate in accordance with the size of the display panel 900501. A housing 900530 to which the display panel 900501 is fixed is fitted into the printed circuit board 900531 and assembled as a module.

表示パネル900501はFPC900513を介してプリント基板900531に接続
される。プリント基板900531には、スピーカー900532、マイクロフォン90
0533、送受信回路900534、CPU及びコントローラなどを含む信号処理回路9
00535が形成されている。このようなモジュールと、入力手段900536、バッテ
リー900537を組み合わせ、筐体900539に収納する。表示パネル900501
の画素部は筐体900539に形成された開口窓から視認できように配置する。
The display panel 900501 is connected to the printed circuit board 900531 through the FPC 900531. A printed circuit board 900531 includes a speaker 900532 and a microphone 90.
0533, transmission / reception circuit 900534, signal processing circuit 9 including CPU and controller
00535 is formed. Such a module is combined with the input means 900566 and the battery 900577 and stored in the housing 9000053. Display panel 900501
The pixel portion is arranged so as to be visible from an opening window formed in the housing 900500.

表示パネル900501は、画素部と一部の周辺駆動回路(複数の駆動回路のうち動作周
波数の低い駆動回路)を基板上にTFTを用いて一体形成し、一部の周辺駆動回路(複数
の駆動回路のうち動作周波数の高い駆動回路)をICチップ上に形成し、そのICチップ
をCOG(Chip On Glass)で表示パネル900501に実装しても良い。
あるいは、そのICチップをTAB(Tape Auto Bonding)やプリント
基板を用いてガラス基板と接続してもよい。このような構成とすることで、表示装置の低
消費電力化を図り、携帯電話機の一回の充電による使用時間を長くすることができる。ま
た、携帯電話機の低コスト化を図ることができる。
In the display panel 900501, a pixel portion and some peripheral driver circuits (a driver circuit having a low operating frequency among a plurality of driver circuits) are integrally formed using a TFT over a substrate, and some peripheral driver circuits (a plurality of driver circuits) A driving circuit having a high operating frequency among the circuits) may be formed over an IC chip, and the IC chip may be mounted on the display panel 900501 using COG (Chip On Glass).
Alternatively, the IC chip may be connected to the glass substrate using TAB (Tape Auto Bonding) or a printed board. With such a structure, the power consumption of the display device can be reduced, and the usage time by one charge of the mobile phone can be extended. In addition, the cost of the mobile phone can be reduced.

また、図115で示す携帯電話機は、操作スイッチ類900604、マイクロフォン90
0605などが備えられた本体(A)900601と、表示パネル(A)900608、
表示パネル(B)900609、スピーカー900606などが備えられた本体(B)9
00602とが、蝶番900610で開閉可能に連結されている。表示パネル(A)90
0608と表示パネル(B)900609は、回路基板900607と共に本体(B)9
00602の筐体900603の中に収納される。表示パネル(A)900608及び表
示パネル(B)900609の画素部は筐体900603に形成された開口窓から視認で
きるように配置される。
115 includes an operation switch 9000060, a microphone 90, and the like.
A main body (A) 900601 provided with 0605 and the like, a display panel (A) 900608,
A main body (B) 9 provided with a display panel (B) 900609, a speaker 9000060, etc.
00602 is connected by a hinge 900610 so that it can be opened and closed. Display panel (A) 90
0608 and the display panel (B) 900609 together with the circuit board 900607 are the main body (B) 9
It is housed in a case 900603 of 00602. The pixel portions of the display panel (A) 900608 and the display panel (B) 900609 are arranged so as to be visible from an opening window formed in the housing 900603.

表示パネル(A)900608と表示パネル(B)900609は、その携帯電話機90
0600の機能に応じて画素数などの仕様を適宜設定することができる。例えば、表示パ
ネル(A)900608を主画面とし、表示パネル(B)900609を副画面として組
み合わせることができる。
The display panel (A) 900608 and the display panel (B) 900609
Specifications such as the number of pixels can be set as appropriate in accordance with the 0600 function. For example, the display panel (A) 900608 can be combined as a main screen and the display panel (B) 900609 can be combined as a sub-screen.

本実施形態に係る携帯電話機は、その機能や用途に応じてさまざまな態様に変容し得る。
例えば、蝶番900610の部位に撮像素子を組み込んで、カメラ付きの携帯電話機とし
ても良い。また、操作スイッチ類900604、表示パネル(A)900608、表示パ
ネル(B)900609を一つの筐体内に納めた構成としても、上記した作用効果を奏す
ることができる。また、表示部を複数個そなえた情報表示端末に本実施形態の構成を適用
しても、同様な効果を得ることができる。
The mobile phone according to the present embodiment can be transformed into various modes depending on the function and application.
For example, a mobile phone with a camera may be provided by incorporating an image sensor at the hinge 900610. In addition, even when the operation switches 9000060, the display panel (A) 900068, and the display panel (B) 900609 are housed in one housing, the above-described effects can be obtained. Further, even when the configuration of the present embodiment is applied to an information display terminal having a plurality of display units, the same effect can be obtained.

本発明を様々な電子機器に適用することができる。具体的には、電子機器の表示部に適用
することができる。そのような電子機器として、ビデオカメラ、デジタルカメラ、ゴーグ
ル型ディスプレイ、ナビゲーションシステム、音響再生装置(カーオーディオ、オーディ
オコンポ等)、コンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯
電話、携帯型ゲーム機又は電子書籍等)、記録媒体を備えた画像再生装置(具体的にはD
igital Versatile Disc(DVD)等の記録媒体を再生し、その画
像を表示しうるディスプレイを備えた装置)などが挙げられる。
The present invention can be applied to various electronic devices. Specifically, it can be applied to a display portion of an electronic device. Such electronic devices include video cameras, digital cameras, goggles-type displays, navigation systems, sound playback devices (car audio, audio components, etc.), computers, game devices, portable information terminals (mobile computers, mobile phones, portable games) Image reproducing apparatus (specifically, D) provided with a recording medium.
a device equipped with a display capable of reproducing a recording medium such as a digital Versatile Disc (DVD) and displaying the image).

図116(A)はディスプレイであり、筐体900711、支持台900712、表示部
900713等を含む。
FIG. 116A shows a display, which includes a housing 900711, a supporting base 900712, a display portion 900713, and the like.

図116(B)はカメラであり、本体900721、表示部900722、受像部900
723、操作キー900724、外部接続ポート900725、シャッター900726
等を含む。
FIG. 116B shows a camera, which includes a main body 900721, a display portion 900722, and an image receiving portion 900.
723, operation key 900724, external connection port 900725, shutter 900726
Etc.

図116(C)はコンピュータであり、本体900731、筐体900732、表示部
900733、キーボード900734、外部接続ポート900735、ポインティング
デバイス900736等を含む。
FIG. 116C illustrates a computer, which includes a main body 900731, a housing 900732, a display portion 900733, a keyboard 900734, an external connection port 9000073, a pointing device 9000073, and the like.

図116(D)はモバイルコンピュータであり、本体900741、表示部90074
2、スイッチ900743、操作キー900744、赤外線ポート900745等を含む
FIG. 116D illustrates a mobile computer, which includes a main body 900741 and a display portion 90074.
2, a switch 9000743, an operation key 9000744, an infrared port 900745, and the like.

図116(E)は記録媒体を備えた携帯型の画像再生装置(たとえば、DVD再生装置)
であり、本体900751、筐体900752、表示部A900753、表示部B900
754、記録媒体(DVD等)読み込み部900755、操作キー900756、スピー
カー部900757等を含む。表示部A900753は主として画像情報を表示し、表示
部B900754は主として文字情報を表示することができる。
FIG. 116E shows a portable image reproducing device (eg, a DVD reproducing device) provided with a recording medium.
A main body 900751, a housing 900722, a display portion A90073, and a display portion B900.
754, a recording medium (DVD or the like) reading unit 900755, operation keys 900756, a speaker unit 900777, and the like. The display portion A90073 can mainly display image information, and the display portion B900743 can mainly display character information.

図116(F)はゴーグル型ディスプレイであり、本体900761、表示部90076
2、イヤホン900763、支持部900764を含む。
FIG. 116F illustrates a goggle type display, which includes a main body 900761 and a display portion 90076.
2, including an earphone 900763 and a support portion 900764.

図116(G)は携帯型遊技機であり、筐体900771、表示部900772、スピー
カー部900773、操作キー900774、記憶媒体挿入部900775等を含む。本
発明の表示装置を表示部900772に用いた携帯型遊技機は、鮮やかな色彩を表現する
ことができる。
FIG. 116G illustrates a portable game machine including a housing 900771, a display portion 900772, a speaker portion 900773, operation keys 900774, a storage medium insertion portion 900775, and the like. A portable game machine in which the display device of the present invention is used for the display portion 900772 can express bright colors.

図116(H)はテレビ受像機能付きデジタルカメラであり、本体900781、表示部
900782、操作キー900783、スピーカー900784、シャッター90078
5、受像部900786、アンテナ900787等を含む。
FIG. 116H illustrates a digital camera with a television receiving function, which includes a main body 900781, a display portion 900782, operation keys 900783, speakers 900784, and a shutter 90078.
5, an image receiving unit 9000078, an antenna 9000078, and the like.

図116(A)乃至(E)に示したように、本発明に係る電子機器は、何らかの情報を表
示するための表示部を有することを特徴とする。
As shown in FIGS. 116A to 116E, an electronic device according to the present invention has a display portion for displaying some information.

次に、本発明に係る半導体装置の応用例を説明する。 Next, application examples of the semiconductor device according to the present invention will be described.

図117に、本発明に係る半導体装置を、建造物に設けた例について示す。図117は、
筐体900810、表示部900811、操作部であるリモコン装置900812、スピ
ーカー部900813等を含む。本発明に係る半導体装置は、壁かけ型として建物と一体
となっており、設置するスペースを広く必要とすることなく設置可能である。
FIG. 117 shows an example in which a semiconductor device according to the present invention is provided in a building. FIG. 117
A housing 900810, a display portion 900811, a remote control device 900812 as an operation portion, a speaker portion 9000081, and the like are included. The semiconductor device according to the present invention is integrated with a building as a wall-hanging type, and can be installed without requiring a large installation space.

図118に、建造物内に本発明に係る半導体装置を、建造物に設けた別の例について示す
。表示パネル900901は、ユニットバス900902と一体に取り付けられており、
入浴者は表示パネル900901の視聴が可能になる。表示パネル900901は入浴者
が操作することで情報の表示を行ったり、広告や娯楽手段として利用できる機能を有する
FIG. 118 shows another example in which the semiconductor device according to the present invention is provided in a building. The display panel 900901 is attached integrally with the unit bus 900902,
The bather can view the display panel 900901. The display panel 900901 has a function of displaying information by being operated by a bather and being used as an advertisement or an entertainment means.

なお、本発明に係る半導体装置は、図118で示したユニットバス900902の側壁だ
けではなく、様々な場所に設置することができる。たとえば、鏡面の一部や浴槽自体と一
体にするなどとしてもよい。このとき、表示パネル900901の形状は、鏡面や浴槽の
形状に合わせたものとなっていてもよい。
Note that the semiconductor device according to the present invention can be installed not only on the side wall of the unit bus 900902 shown in FIG. For example, it may be integrated with part of the mirror surface or the bathtub itself. At this time, the shape of the display panel 900901 may be adapted to the shape of a mirror surface or a bathtub.

図119に、本発明に係る半導体装置を、建造物に設けた別の例について示す。表示パネ
ル901002は、柱状体901001の曲面に合わせて湾曲させて取り付けられている
。なお、ここでは柱状体901001を電柱として説明する。
FIG. 119 shows another example in which the semiconductor device according to the present invention is provided in a building. The display panel 901002 is attached so as to be curved according to the curved surface of the columnar body 901001. Here, the columnar body 901001 is described as a utility pole.

図119に示す表示パネル901002は、人間の視点より高い位置に設けられている。
電柱のように屋外で繰り返し林立している建造物に表示パネル901002を設置するこ
とで、不特定多数の視認者に広告を行なうことができる。ここで、表示パネル90100
2は、外部からの制御により、同じ画像を表示させること、また、瞬時に画像を切替える
ことが容易であるため、極めて効率的な情報表示、及び広告効果が期待できる。また、表
示パネル901002に自発光型の表示素子を設けることで、夜間であっても、視認性の
高い表示媒体として有用であるといえる。また、電柱に設置することで、表示パネル90
1002の電力供給手段の確保が容易である。また、災害発生時などの非常事態の際には
、被災者に素早く正確な情報を伝達する手段ともなり得る。
A display panel 901002 illustrated in FIG. 119 is provided at a position higher than the human viewpoint.
By installing the display panel 901002 on a building that is repeatedly forested outdoors such as an electric pole, an advertisement can be made to an unspecified number of viewers. Here, the display panel 90100
2 can easily display the same image by an external control, and can easily switch the image instantly, so that highly efficient information display and advertising effect can be expected. Further, it can be said that providing a self-luminous display element in the display panel 901002 is useful as a display medium with high visibility even at night. In addition, the display panel 90 can be installed on the utility pole.
It is easy to secure 1002 power supply means. Further, in the event of an emergency such as the occurrence of a disaster, it can also be a means for quickly and accurately transmitting information to the victims.

なお、表示パネル901002としては、たとえば、フィルム状の基板に有機トランジス
タなどのスイッチング素子を設けて表示素子を駆動することにより画像の表示を行なう表
示パネルを用いることができる。
Note that as the display panel 901002, for example, a display panel which displays an image by providing a switching element such as an organic transistor on a film-like substrate and driving the display element can be used.

なお、本実施形態において、建造物として壁、柱状体、ユニットバスを例としたが、本実
施形態はこれに限定されず、様々な建造物に本発明に係る半導体装置を設置することがで
きる。
In this embodiment, a wall, a columnar body, and a unit bus are taken as an example of a building, but this embodiment is not limited to this, and the semiconductor device according to the present invention can be installed in various buildings. .

次に、本発明に係る半導体装置を、移動体に設けた例について示す。 Next, an example in which the semiconductor device according to the present invention is provided in a moving body is described.

図120は、本発明に係る半導体装置を、自動車に設けた例について示した図である。表
示パネル901102は、自動車の車体901101と一体に取り付けられており、車体
の動作や車体内外から入力される情報をオンデマンドに表示することができる。また、ナ
ビゲーション機能を有していてもよい。
FIG. 120 is a diagram showing an example in which a semiconductor device according to the present invention is provided in an automobile. A display panel 901102 is attached integrally with a vehicle body 901101 of an automobile, and can display on-demand information on the operation of the vehicle body and information input from inside and outside the vehicle body. Moreover, you may have a navigation function.

なお、本発明に係る半導体装置は、図120で示した車体901101だけではなく、様
々な場所に設置することができる。たとえば、ガラス窓、ドア、ハンドル、シフトレバー
、座席シート、ルームミラー等と一体にしてもよい。このとき、表示パネル901102
の形状は、設置するもの形状に合わせたものとなっていてもよい。
Note that the semiconductor device according to the present invention can be installed not only in the vehicle body 901101 shown in FIG. For example, it may be integrated with a glass window, a door, a handle, a shift lever, a seat, a room mirror, and the like. At this time, the display panel 901102
The shape may be adapted to the shape of the object to be installed.

図121は、本発明に係る半導体装置を、列車車両に設けた例について示した図である。 FIG. 121 is a diagram showing an example in which a semiconductor device according to the present invention is provided in a train car.

図121(a)は、列車車両のドア901201のガラスに表示パネル901202を設
けた例について示した図である。従来の紙による広告に比べて、広告切替えの際に必要と
なる人件費がかからないという利点がある。また、表示パネル901202は、外部から
の信号により表示部で表示される画像の切り替えを瞬時に行なうことが可能であるため、
たとえば、電車の乗降客の客層が入れ替わる時間帯ごとに表示パネルの画像を切り替える
ことができ、より効果的な広告効果が期待できる。
FIG. 121 (a) is a diagram showing an example in which a display panel 901202 is provided on the glass of a door 901201 of a train car. Compared to conventional paper advertisements, there is an advantage that labor costs required for advertisement switching are not incurred. Further, the display panel 901202 can instantaneously switch an image displayed on the display unit by an external signal.
For example, the image on the display panel can be switched for each time period when the customer class of passengers on the train changes, and a more effective advertising effect can be expected.

図121(b)は、列車車両のドア901201のガラスの他に、ガラス窓901203
、及び天井901204に表示パネル901202を設けた例について示した図である。
このように、本発明に係る半導体装置は、従来では設置が困難であった場所に容易に設置
することが可能であるため、効果的な広告効果を得ることができる。また、本発明に係る
半導体装置は、外部からの信号により表示部で表示される画像の切り替えを瞬時に行なう
ことが可能であるため、広告切替え時のコストおよび時間が削減でき、より柔軟な広告の
運用および情報伝達が可能となる。
FIG. 121 (b) shows a glass window 901203 in addition to the glass of the door 901201 of the train car.
FIG. 5 is a diagram illustrating an example in which a display panel 901202 is provided on a ceiling 901204.
As described above, since the semiconductor device according to the present invention can be easily installed in a place where it has been difficult to install conventionally, an effective advertising effect can be obtained. In addition, since the semiconductor device according to the present invention can instantaneously switch the image displayed on the display unit by an external signal, the cost and time at the time of advertisement switching can be reduced, and a more flexible advertisement Operation and information transmission.

なお、本発明に係る半導体装置は、図121で示したドア901201、ガラス窓901
203、及び天井901204だけではなく、様々な場所に設置することができる。たと
えば、つり革、座席シート、てすり、床等と一体にしてもよい。このとき、表示パネル9
01202の形状は、設置するもの形状に合わせたものとなっていてもよい。
Note that the semiconductor device according to the present invention includes the door 901201 and the glass window 901 shown in FIG.
203 and the ceiling 901204 can be installed in various places. For example, it may be integrated with a strap, a seat, a rail, a floor or the like. At this time, the display panel 9
The shape of 01202 may be adapted to the shape of the object to be installed.

図122は、本発明に係る半導体装置を、旅客用飛行機に設けた例について示した図であ
る。
FIG. 122 is a diagram showing an example in which the semiconductor device according to the present invention is provided in a passenger airplane.

図122(a)は、旅客用飛行機の座席上部の天井901301に表示パネル90130
2を設けたときの、使用時の形状について示した図である。表示パネル901302は、
天井901301とヒンジ部901303を介して一体に取り付けられており、ヒンジ部
901303の伸縮により乗客は表示パネル901302の視聴が可能になる。表示パネ
ル901302は乗客が操作することで情報の表示を行ったり、広告や娯楽手段として利
用できる機能を有する。また、図122(b)に示すように、ヒンジ部を折り曲げて天井
901301に格納することにより、離着陸時の安全に配慮することができる。なお、緊
急時に表示パネルの表示素子を点灯させることで、情報伝達手段および誘導灯としても利
用可能である。
FIG. 122 (a) shows a display panel 90130 on a ceiling 901301 above the seat of a passenger airplane.
It is the figure shown about the shape at the time of use when 2 was provided. The display panel 901302 is
A ceiling 901301 and a hinge part 901303 are attached integrally, and the passenger can view the display panel 901302 by the expansion and contraction of the hinge part 901303. A display panel 901302 has a function of displaying information by being operated by a passenger and being used as an advertisement or an entertainment means. In addition, as shown in FIG. 122 (b), by folding the hinge portion and storing it in the ceiling 901301, safety during takeoff and landing can be considered. In addition, by turning on the display element of the display panel in an emergency, it can be used as an information transmission means and a guide light.

なお、本発明に係る半導体装置は、図122で示した天井901301だけではなく、様
々な場所に設置することができる。たとえば、座席シート、座席テーブル、肘掛、窓等と
一体にしてもよい。また、多数の人が同時に視聴できる大型の表示パネルを、機体の壁に
設置してもよい。このとき、表示パネル901302の形状は、設置するもの形状に合わ
せたものとなっていてもよい。
Note that the semiconductor device according to the present invention can be installed not only in the ceiling 901301 shown in FIG. 122 but also in various places. For example, it may be integrated with a seat seat, a seat table, an armrest, a window and the like. In addition, a large display panel that can be viewed simultaneously by a large number of people may be installed on the wall of the aircraft. At this time, the shape of the display panel 901302 may be adapted to the shape of the object to be installed.

なお、本実施形態において、移動体としては電車車両本体、自動車車体、飛行機車体につ
いて例示したがこれに限定されず、自動二輪車、自動四輪車(自動車、バス等を含む)、
電車(モノレール、鉄道等を含む)、船舶等、様々なものに設置することができる。本発
明に係る半導体装置は、外部からの信号により、移動体内における表示パネルの表示を瞬
時に切り替えることが可能であるため、移動体に本発明に係る半導体装置を設置すること
により、移動体を不特定多数の顧客を対象とした広告表示板、災害発生時の情報表示板、
等の用途に用いることが可能となる。
In the present embodiment, the moving body is exemplified as a train car body, an automobile body, and an airplane body, but is not limited to this. A motorcycle, an automobile (including an automobile, a bus, etc.),
It can be installed on various things such as trains (including monorails, railways, etc.) and ships. Since the semiconductor device according to the present invention can instantaneously switch the display of the display panel in the moving body by an external signal, the moving body can be mounted by installing the semiconductor device according to the present invention in the moving body. Advertising display board for an unspecified number of customers, information display board at the time of disaster,
It can be used for such applications.

なお、本実施の形態において、様々な図を用いて述べてきたが、各々の図で述べた内容(
一部でもよい)は、別の図で述べた内容(一部でもよい)に対して、適用、組み合わせ、
又は置き換えなどを自由に行うことが出来る。さらに、これまでに述べた図において、各
々の部分に関して、別の部分を組み合わせることにより、さらに多くの図を構成させるこ
とが出来る。
In the present embodiment, various drawings have been used, but the contents described in each drawing (
May be applied to, combined with, the content described in another figure (may be part)
Alternatively, replacement can be performed freely. Further, in the drawings described so far, more parts can be formed by combining each part with another part.

同様に、本実施の形態の各々の図で述べた内容(一部でもよい)は、別の実施の形態の図
で述べた内容(一部でもよい)対して、適用、組み合わせ、又は置き換えなどを自由に行
うことが出来る。さらに、本実施の形態の図において、各々の部分に関して、別の実施の
形態の部分を組み合わせることにより、さらに多くの図を構成させることが出来る。
Similarly, the contents (may be a part) described in each drawing of this embodiment are applied, combined, or replaced with the contents (may be a part) described in the figure of another embodiment. Can be done freely. Further, in the drawings of this embodiment mode, more drawings can be formed by combining each portion with a portion of another embodiment.

なお、本実施の形態は、他の実施の形態で述べた内容(一部でもよい)を、具現化した場
合の一例、少し変形した場合の一例、一部を変更した場合の一例、改良した場合の一例、
詳細に述べた場合の一例、応用した場合の一例、関連がある部分についての一例などを示
している。したがって、他の実施の形態で述べた内容は、本実施の形態への適用、組み合
わせ、又は置き換えを自由に行うことができる。
Note that the present embodiment is an example in which the contents (may be part) described in other embodiments are embodied, an example in which the content is slightly modified, an example in which a part is changed, and an improvement. An example of the case,
An example in the case of detailed description, an example in the case of application, an example of a related part, and the like are shown. Therefore, the contents described in other embodiments can be freely applied to, combined with, or replaced with this embodiment.

(実施の形態17)
以上に示したように、本明細書には少なくとも以下の発明が含まれる。
(Embodiment 17)
As described above, the present specification includes at least the following inventions.

液晶素子を有する画素と、駆動回路とを有し、前記駆動回路は、第1のトランジスタと、
第2のトランジスタと、第3のトランジスタと、第4のトランジスタと、第5のトランジ
スタと、第6のトランジスタと、第7のトランジスタと、第8のトランジスタを有し、前
記第1のトランジスタの第1の電極が第4の配線に電気的に接続され、前記第1のトラン
ジスタの第2の電極が第3の配線に電気的に接続され、前記第2のトランジスタの第1の
電極が第7の配線に電気的に接続され、前記第2のトランジスタの第2の電極が前記第3
の配線に電気的に接続され、前記第2のトランジスタのゲート電極が第5の配線に電気的
に接続され、前記第3のトランジスタの第1の電極が第6の配線に電気的に接続され、前
記第3のトランジスタの第2の電極が前記第6のトランジスタのゲート電極に電気的に接
続され、前記第3のトランジスタのゲート電極が前記第4の配線に電気的に接続され、前
記第4のトランジスタの第1の電極が前記第7の配線に電気的に接続され、前記第4のト
ランジスタの第2の電極が前記第6のトランジスタのゲート電極に電気的に接続され、前
記第4のトランジスタのゲート電極が前記第5の配線に電気的に接続され、前記第5のト
ランジスタの第1の電極が前記第6の配線に電気的に接続され、前記第5のトランジスタ
の第2の電極が前記第1のトランジスタのゲート電極に電気的に接続され、前記第5のト
ランジスタのゲート電極が第1の配線に電気的に接続され、前記第6のトランジスタの第
1の電極が前記第7の配線に電気的に接続され、前記第6のトランジスタの第2の電極が
前記第1のトランジスタのゲート電極に電気的に接続され、前記第7のトランジスタの第
1の電極が前記第7の配線に電気的に接続され、前記第7のトランジスタの第2の電極が
前記第1のトランジスタのゲート電極に電気的に接続され、前記第7のトランジスタのゲ
ート電極が第2の配線に電気的に接続され、前記第8のトランジスタの第1の電極が前記
第7の配線に電気的に接続され、前記第8のトランジスタの第2の電極が前記第6のトラ
ンジスタのゲート電極に電気的に接続され、前記第8のトランジスタのゲート電極が前記
第1のトランジスタのゲート電極に電気的に接続されている。
A pixel having a liquid crystal element and a driving circuit, the driving circuit including a first transistor;
A second transistor; a third transistor; a fourth transistor; a fifth transistor; a sixth transistor; a seventh transistor; and an eighth transistor; The first electrode is electrically connected to the fourth wiring, the second electrode of the first transistor is electrically connected to the third wiring, and the first electrode of the second transistor is the first wiring. 7 and the second electrode of the second transistor is electrically connected to the third wiring.
The gate electrode of the second transistor is electrically connected to the fifth wiring, and the first electrode of the third transistor is electrically connected to the sixth wiring. , The second electrode of the third transistor is electrically connected to the gate electrode of the sixth transistor, the gate electrode of the third transistor is electrically connected to the fourth wiring, and A first electrode of the fourth transistor is electrically connected to the seventh wiring; a second electrode of the fourth transistor is electrically connected to a gate electrode of the sixth transistor; The gate electrode of the transistor is electrically connected to the fifth wiring, the first electrode of the fifth transistor is electrically connected to the sixth wiring, and the second electrode of the fifth transistor is electrically connected to the second wiring. An electrode is connected to the first tone. Is electrically connected to the gate electrode of the transistor, the gate electrode of the fifth transistor is electrically connected to the first wiring, and the first electrode of the sixth transistor is electrically connected to the seventh wiring. The second electrode of the sixth transistor is electrically connected to the gate electrode of the first transistor, and the first electrode of the seventh transistor is electrically connected to the seventh wiring. A second electrode of the seventh transistor is electrically connected to a gate electrode of the first transistor, a gate electrode of the seventh transistor is electrically connected to a second wiring, and A first electrode of an eighth transistor is electrically connected to the seventh wiring; a second electrode of the eighth transistor is electrically connected to a gate electrode of the sixth transistor; 8 G The gate electrode of Njisuta is electrically connected to a gate electrode of the first transistor.

上記構成において前記第1のトランジスタ乃至前記第8のトランジスタのチャネル長Lと
チャネル幅Wの比W/Lの値の中で、第1のトランジスタのW/Lの値が最大になるよう
に設けることができる。また、上記構成において、前記第1のトランジスタW/Lの値を
、前記第5のトランジスタW/Lの値の2倍〜5倍としてもよい。また、前記第3のトラ
ンジスタのチャネル長Lを、前記第8のトランジスタのチャネル長Lよりも大きく設けて
もよい。また、前記第1のトランジスタの第2の電極と、前記第1のトランジスタのゲー
ト電極との間に容量素子を設けてもよい。また、前記第1のトランジスタ乃至前記第7の
トランジスタは、Nチャネル型トランジスタで設けてもよい。また、前記第1のトランジ
スタ乃至前記第7のトランジスタを、アモルファスシリコンを用いて形成してもよい。
In the above structure, the first transistor is provided so that the value of W / L of the first transistor is maximized in the ratio W / L of the channel length L to the channel width W of the eighth transistor. be able to. In the above configuration, the value of the first transistor W / L may be 2 to 5 times the value of the fifth transistor W / L. The channel length L of the third transistor may be set larger than the channel length L of the eighth transistor. In addition, a capacitor may be provided between the second electrode of the first transistor and the gate electrode of the first transistor. The first to seventh transistors may be N-channel transistors. In addition, the first to seventh transistors may be formed using amorphous silicon.

液晶素子を有する画素と、第1の駆動回路と、第2の駆動回路を有し、前記第1の駆動回
路は、第1のトランジスタと、第2のトランジスタと、第3のトランジスタと、第4のト
ランジスタと、第5のトランジスタと、第6のトランジスタと、第7のトランジスタと、
第8のトランジスタを有し、前記第1のトランジスタの第1の電極が第4の配線に電気的
に接続され、前記第1のトランジスタの第2の電極が第3の配線に電気的に接続され、前
記第2のトランジスタの第1の電極が第7の配線に電気的に接続され、前記第2のトラン
ジスタの第2の電極が前記第3の配線に電気的に接続され、前記第2のトランジスタのゲ
ート電極が第5の配線に電気的に接続され、前記第3のトランジスタの第1の電極が第6
の配線に電気的に接続され、前記第3のトランジスタの第2の電極が前記第6のトランジ
スタのゲート電極に電気的に接続され、前記第3のトランジスタのゲート電極が前記第4
の配線に電気的に接続され、前記第4のトランジスタの第1の電極が前記第7の配線に電
気的に接続され、前記第4のトランジスタの第2の電極が前記第6のトランジスタのゲー
ト電極に電気的に接続され、前記第4のトランジスタのゲート電極が前記第5の配線に電
気的に接続され、前記第5のトランジスタの第1の電極が前記第6の配線に電気的に接続
され、前記第5のトランジスタの第2の電極が前記第1のトランジスタのゲート電極に電
気的に接続され、前記第5のトランジスタのゲート電極が第1の配線に電気的に接続され
、前記第6のトランジスタの第1の電極が前記第7の配線に電気的に接続され、前記第6
のトランジスタの第2の電極が前記第1のトランジスタのゲート電極に電気的に接続され
、前記第7のトランジスタの第1の電極が前記第7の配線に電気的に接続され、前記第7
のトランジスタの第2の電極が前記第1のトランジスタのゲート電極に電気的に接続され
、前記第7のトランジスタのゲート電極が第2の配線に電気的に接続され、前記第8のト
ランジスタの第1の電極が前記第7の配線に電気的に接続され、前記第8のトランジスタ
の第2の電極が前記第6のトランジスタのゲート電極に電気的に接続され、前記第8のト
ランジスタのゲート電極が前記第1のトランジスタのゲート電極に電気的に接続され、前
記第2の駆動回路は、第9のトランジスタと、第10のトランジスタと、第11のトラン
ジスタと、第12のトランジスタと、第13のトランジスタと、第14のトランジスタと
、第15のトランジスタと、第16のトランジスタを有し、前記第9のトランジスタの第
1の電極が第12の配線に電気的に接続され、前記第9のトランジスタの第2の電極が第
10の配線に電気的に接続され、前記第10のトランジスタの第1の電極が第14の配線
に電気的に接続され、前記第10のトランジスタの第2の電極が前記第10の配線に電気
的に接続され、前記第10のトランジスタのゲート電極が第12の配線に電気的に接続さ
れ、前記第11のトランジスタの第1の電極が第13の配線に電気的に接続され、前記第
11のトランジスタの第2の電極が前記第14のトランジスタのゲート電極に電気的に接
続され、前記第11のトランジスタのゲート電極が前記第11の配線に電気的に接続され
、前記第12のトランジスタの第1の電極が前記第14の配線に電気的に接続され、前記
第12のトランジスタの第2の電極が前記第14のトランジスタのゲート電極に電気的に
接続され、前記第12のトランジスタのゲート電極が前記第12の配線に電気的に接続さ
れ、前記第13のトランジスタの第1の電極が前記第13の配線に電気的に接続され、前
記第13のトランジスタの第2の電極が前記第9のトランジスタのゲート電極に電気的に
接続され、前記第13のトランジスタのゲート電極が第8の配線に電気的に接続され、前
記第14のトランジスタの第1の電極が前記第14の配線に電気的に接続され、前記第1
4のトランジスタの第2の電極が前記第9のトランジスタのゲート電極に電気的に接続さ
れ、前記第15のトランジスタの第1の電極が前記第14の配線に電気的に接続され、前
記第15のトランジスタの第2の電極が前記第9のトランジスタのゲート電極に電気的に
接続され、前記第15のトランジスタのゲート電極が第9の配線に電気的に接続され、前
記第16のトランジスタの第1の電極が前記第14の配線に電気的に接続され、前記第1
6のトランジスタの第2の電極が前記第14のトランジスタのゲート電極に電気的に接続
され、前記第16のトランジスタのゲート電極が前記第9のトランジスタのゲート電極に
電気的に接続されるている。
A pixel having a liquid crystal element; a first driver circuit; and a second driver circuit, wherein the first driver circuit includes a first transistor, a second transistor, a third transistor, 4 transistor, 5th transistor, 6th transistor, 7th transistor,
An eighth transistor, wherein the first electrode of the first transistor is electrically connected to the fourth wiring, and the second electrode of the first transistor is electrically connected to the third wiring; A first electrode of the second transistor is electrically connected to a seventh wiring; a second electrode of the second transistor is electrically connected to the third wiring; and The gate electrode of the third transistor is electrically connected to the fifth wiring, and the first electrode of the third transistor is the sixth wiring.
The second electrode of the third transistor is electrically connected to the gate electrode of the sixth transistor, and the gate electrode of the third transistor is the fourth electrode.
A first electrode of the fourth transistor is electrically connected to the seventh wiring, and a second electrode of the fourth transistor is a gate of the sixth transistor. Electrically connected to the electrode, the gate electrode of the fourth transistor is electrically connected to the fifth wiring, and the first electrode of the fifth transistor is electrically connected to the sixth wiring. The second electrode of the fifth transistor is electrically connected to the gate electrode of the first transistor, the gate electrode of the fifth transistor is electrically connected to the first wiring, and A first electrode of the sixth transistor is electrically connected to the seventh wiring;
A second electrode of the transistor is electrically connected to a gate electrode of the first transistor, a first electrode of the seventh transistor is electrically connected to the seventh wiring, and the seventh electrode
A second electrode of the transistor is electrically connected to a gate electrode of the first transistor, a gate electrode of the seventh transistor is electrically connected to a second wiring, and a second electrode of the eighth transistor One electrode is electrically connected to the seventh wiring, a second electrode of the eighth transistor is electrically connected to a gate electrode of the sixth transistor, and a gate electrode of the eighth transistor Are electrically connected to the gate electrode of the first transistor, and the second driver circuit includes a ninth transistor, a tenth transistor, an eleventh transistor, a twelfth transistor, and a thirteenth transistor. Transistors, fourteenth transistor, fifteenth transistor, and sixteenth transistor, and the first electrode of the ninth transistor is connected to the twelfth wiring. The second electrode of the ninth transistor is electrically connected to the tenth wiring, the first electrode of the tenth transistor is electrically connected to the fourteenth wiring, and The second electrode of the tenth transistor is electrically connected to the tenth wiring, the gate electrode of the tenth transistor is electrically connected to the twelfth wiring, and the first electrode of the eleventh transistor is connected. Of the eleventh transistor is electrically connected to the thirteenth wiring, the second electrode of the eleventh transistor is electrically connected to the gate electrode of the fourteenth transistor, and the gate electrode of the eleventh transistor is The eleventh wiring is electrically connected, the first electrode of the twelfth transistor is electrically connected to the fourteenth wiring, and the second electrode of the twelfth transistor is electrically connected to the fourteenth transistor. The gate electrode of the twelfth transistor is electrically connected to the twelfth wiring, and the first electrode of the thirteenth transistor is electrically connected to the thirteenth wiring. The second electrode of the thirteenth transistor is electrically connected to the gate electrode of the ninth transistor, and the gate electrode of the thirteenth transistor is electrically connected to the eighth wiring. , The first electrode of the fourteenth transistor is electrically connected to the fourteenth wiring, and the first electrode
A second electrode of the fourth transistor is electrically connected to a gate electrode of the ninth transistor; a first electrode of the fifteenth transistor is electrically connected to the fourteenth wiring; and A second electrode of the transistor is electrically connected to a gate electrode of the ninth transistor; a gate electrode of the fifteenth transistor is electrically connected to a ninth wiring; One electrode is electrically connected to the fourteenth wiring, and the first
The second electrode of the sixth transistor is electrically connected to the gate electrode of the fourteenth transistor, and the gate electrode of the sixteenth transistor is electrically connected to the gate electrode of the ninth transistor. .

また、前記第4の配線と前記第11の配線とを電気的に接続し、前記第5の配線と前記第
12の配線とを電気的に接続し、前記第6の配線と前記第13の配線とを電気的に接続し
、前記第7の配線と前記第14の配線とを電気的に接続さしてもよい。また、前記第4の
配線と前記第11の配線とは同一の配線で設け、前記第5の配線と前記第12の配線とは
同一の配線で設け、前記第6の配線と前記第13の配線とは同一の配線で設け、前記第7
の配線と前記第14の配線とは同一の配線で設けてもよい。また、前記第3の配線と前記
第10の配線とを電気的に接続してもよい。また、前記第3の配線と前記第10の配線と
を同一の配線で設けてもよい。また、前記第1のトランジスタ乃至第8のトランジスタの
チャネル長Lとチャネル幅Wの比W/Lの値の中で、前記第1のトランジスタのW/Lの
値を最大とし、前記第9のトランジスタ乃至前記第16のトランジスタのチャネル長Lと
チャネル幅Wの比W/Lの値の中で、第9のトランジスタのW/Lの値が最大としてもよ
い。また、前記第1のトランジスタW/Lの値を前記第5のトランジスタW/Lの値の2
倍〜5倍とし、前記第9のトランジスタW/Lの値を前記第12のトランジスタW/Lの
値の2倍〜5倍としてもよい。また、前記第3のトランジスタのチャネル長Lを前記第8
のトランジスタのチャネル長Lよりも大きくし、前記第11のトランジスタのチャネル長
Lを前記第16のトランジスタのチャネル長Lよりも大きくしてもよい。また、前記第1
のトランジスタの第2の電極と、前記第1のトランジスタのゲート電極との間に容量素子
を設け、前記第9のトランジスタの第2の電極と、前記第9のトランジスタのゲート電極
との間に容量素子を設けてもよい。また、前記第1のトランジスタ乃至前記第16のトラ
ンジスタを、Nチャネル型トランジスタで設けてもよい。また、前記第1のトランジスタ
乃至前記第16のトランジスタを、半導体層としてアモルファスシリコンを用いて設けて
もよい。
In addition, the fourth wiring and the eleventh wiring are electrically connected, the fifth wiring and the twelfth wiring are electrically connected, and the sixth wiring and the thirteenth wiring are electrically connected. A wiring may be electrically connected, and the seventh wiring and the fourteenth wiring may be electrically connected. Further, the fourth wiring and the eleventh wiring are provided by the same wiring, the fifth wiring and the twelfth wiring are provided by the same wiring, the sixth wiring and the thirteenth wiring. The wiring is the same wiring, and the seventh
And the fourteenth wiring may be the same wiring. Further, the third wiring and the tenth wiring may be electrically connected. Further, the third wiring and the tenth wiring may be provided by the same wiring. In addition, among the values of the ratio W / L of the channel length L to the channel width W of the first to eighth transistors, the value of W / L of the first transistor is maximized, and the ninth Among the values of the ratio W / L of the channel length L to the channel width W of the transistor to the sixteenth transistor, the value of W / L of the ninth transistor may be the maximum. Further, the value of the first transistor W / L is set to 2 which is the value of the fifth transistor W / L.
The value of the ninth transistor W / L may be 2 to 5 times the value of the twelfth transistor W / L. The channel length L of the third transistor is set to the eighth
The channel length L of the eleventh transistor may be larger than the channel length L of the sixteenth transistor. The first
A capacitor is provided between the second electrode of the first transistor and the gate electrode of the first transistor, and between the second electrode of the ninth transistor and the gate electrode of the ninth transistor. A capacitor element may be provided. The first to sixteenth transistors may be N-channel transistors. The first to sixteenth transistors may be provided using amorphous silicon as a semiconductor layer.

本実施の形態で示す液晶表示装置は、本明細書に記載されているものであり、従って他の
実施の形態と同様の作用効果を奏する。
The liquid crystal display device described in this embodiment is described in this specification, and thus has the same effects as those of the other embodiments.

10 配線
101 トランジスタ
101 +Vth
101 +α(Vth
102 トランジスタ
103 トランジスタ
103 配線
104 トランジスタ
105 トランジスタ
106 トランジスタ
107 トランジスタ
108 トランジスタ
109 トランジスタ
110 トランジスタ
121 配線
122 配線
123 配線
124 配線
124 ノード
125 配線
126 配線
127 配線
128 配線
129 配線
130 配線
131 配線
132 配線
133 配線
134 配線
135 配線
136 配線
141 ノード
142 ノード
151 容量素子
152 トランジスタ
211 信号
212 信号
213 信号
214 信号
215 信号
216 信号
221 信号
222 信号
223 信号
225 信号
227 信号
228 信号
234 信号
241 電位
242 電位
501 トランジスタ
511 配線
701 配線
702 配線
703 配線
704 配線
705 配線
706 配線
707 配線
708 配線
709 配線
710 配線
717 配線
901 トランジスタ
1011 抵抗素子
1012 抵抗素子
1021 トランジスタ
1022 トランジスタ
1023 トランジスタ
1024 トランジスタ
1101 フリップフリップ
1111 配線
1112 配線
1113 配線
1114 配線
1115 配線
1116 配線
1117 配線
1211 信号
1212 信号
1213 信号
1216 信号
1401 バッファ
1701 信号線駆動回路
1702 走査線駆動回路
1703 画素
1704 画素部
1705 絶縁基板
1801 フリップフロップ
1914 配線
2221 信号
2222 信号
2223 信号
2225 信号
2227 信号
2228 信号
2401 フリップフロップ
2402 フリップフリップ
2411 配線
2412 配線
2413 配線
2414 配線
2415 配線
2416 配線
2417 配線
2418 配線
2419 配線
2420 配線
2424 配線
2511 信号
2512 信号
2513 信号
2514 信号
2515 信号
2518 信号
2519 信号
2595 配線
2702 走査線駆動回路
2901 導電層
2902 導電層
2903 導電層
2904 導電層
2905 導電層
2906 導電層
2907 導電層
2908 導電層
2909 導電層
2910 導電層
2911 導電層
2912 導電層
2913 導電層
2914 導電層
2915 導電層
2916 導電層
2951 配線
2952 配線
2953 配線
2954 配線
2955 配線
2956 配線
2957 配線
2958 配線
2960 配線
2981 半導体層
2982 半導体層
2983 半導体層
2984 半導体層
2985 半導体層
2986 半導体層
2987 半導体層
2988 半導体層
4201 フリップフロップ
4211 配線
4212 配線
4213 配線
4214 配線
4215 配線
4216 配線
4217 配線
4218 配線
4311 信号
4312 信号
4313 信号
4314 信号
4315 信号
4401 トランジスタ
4402 トランジスタ
4403 トランジスタ
4404 トランジスタ
4405 トランジスタ
4406 トランジスタ
4407 トランジスタ
4408 トランジスタ
4421 配線
4421 信号
4422 配線
4422 信号
4423 配線
4423 信号
4424 配線
4425 配線
4425 信号
4426 配線
4427 配線
4427 信号
4428 配線
4428 信号
4429 配線
4430 配線
4431 配線
4432 配線
4433 配線
4441 ノード
4442 ノード
4503 トランジスタ
4521 信号
4522 信号
4525 信号
4527 信号
4528 信号
4541 電位
4542 電位
8000 バッファ
8011 配線
8012 配線
8100 バッファ
8201 トランジスタ
8202 トランジスタ
8211 配線
8212 配線
8213 配線
8214 配線
8301 トランジスタ
8302 トランジスタ
8303 トランジスタ
8304 トランジスタ
8311 配線
8312 配線
8313 配線
8314 配線
8315 配線
8316 配線
8341 ノード
8401 トランジスタ
8402 トランジスタ
8403 トランジスタ
8404 トランジスタ
8411 配線
8412 配線
8413 配線
8414 配線
8415 配線
8416 配線
8417 配線
8441 ノード
8501 トランジスタ
8502 トランジスタ
8503 トランジスタ
8511 配線
8512 配線
8513 配線
8514 配線
8515 配線
8516 配線
8541 ノード
8601 トランジスタ
8602 トランジスタ
8603 トランジスタ
8604 トランジスタ
8611 配線
8612 配線
8613 配線
8614 配線
8615 配線
8616 配線
8641 ノード
1902a 走査線駆動回路
1902b 走査線駆動回路
1902b 駆動回路
2002a 走査線駆動回路
2002b 走査線駆動回路
2802a 走査線駆動回路
2802b 走査線駆動回路
2802b 駆動回路
8001a インバータ
8001b インバータ
8001c インバータ
8002a インバータ
8002b インバータ
8002c インバータ
8003a インバータ
8003b インバータ
8003c インバータ
10 Wiring 101 Transistor 101 + Vth
101 + α (Vth
102 transistor 103 transistor 103 wiring 104 transistor 105 transistor 106 transistor 107 transistor 108 transistor 109 transistor 110 transistor 121 wiring 122 wiring 123 wiring 124 wiring 124 node 125 wiring 126 wiring 127 wiring 128 wiring 129 wiring 130 wiring 131 wiring 132 wiring 133 wiring 134 wiring 135 wiring 136 wiring 141 node 142 node 151 capacitive element 152 transistor 211 signal 212 signal 213 signal 214 signal 215 signal 216 signal 221 signal 222 signal 223 signal 225 signal 227 signal 228 signal 234 signal 241 potential 242 potential 501 transistor 511 wiring 701 wiring 702 Wiring 703 Wiring 704 Wiring 705 Wiring 7 6 wiring 707 wiring 708 wiring 709 wiring 710 wiring 717 wiring 901 transistor 1011 resistance element 1012 resistance element 1021 transistor 1022 transistor 1023 transistor 1024 transistor 1101 flip flip 1111 wiring 1112 wiring 1113 wiring 1114 wiring 1115 wiring 1116 wiring 1117 wiring 1211 signal 1212 signal 1213 Signal 1216 Signal 1401 Buffer 1701 Signal line driver circuit 1702 Scan line driver circuit 1703 Pixel 1704 Pixel unit 1705 Insulating substrate 1801 Flip flop 1914 Wiring 2221 Signal 2222 Signal 2223 Signal 2225 Signal 2227 Signal 2228 Signal 2401 Flip flop 2402 Flip flip 2411 Wiring 2412 Wiring 2413 Wiring 414 wiring 2415 wiring 2416 wiring 2416 wiring 2417 wiring 2418 wiring 2419 wiring 2420 wiring 2424 wiring 2511 signal 2512 signal 2513 signal 2514 signal 2515 signal 2518 signal 2519 signal 2595 wiring 2702 scanning line driver circuit 2901 conductive layer 2902 conductive layer 2903 conductive layer 2904 conductive layer 2905 Conductive layer 2906 Conductive layer 2907 Conductive layer 2908 Conductive layer 2909 Conductive layer 2910 Conductive layer 2911 Conductive layer 2912 Conductive layer 2913 Conductive layer 2914 Conductive layer 2915 Conductive layer 2916 Conductive layer 2951 Wire 2952 Wire 2953 Wire 2954 Wire 2955 Wire 2957 Wire 2957 Wire 2958 Wiring 2960 Wiring 2981 Semiconductor layer 2982 Semiconductor layer 2983 Semiconductor layer 2984 Semiconductor layer 2985 Semiconductor layer 2986 Conductor layer 2987 Semiconductor layer 2988 Semiconductor layer 4201 Flip-flop 4211 wiring 4212 wiring 4213 wiring 4214 wiring 4215 wiring 4216 wiring 4217 wiring 4218 wiring 4311 signal 4312 signal 4313 signal 4314 signal 4315 signal 4401 transistor 4402 transistor 4403 transistor 4404 transistor 4405 transistor 4406 transistor 4407 Transistor 4408 transistor 4421 wiring 4421 signal 4422 wiring 4422 signal 4423 wiring 4423 signal 4424 wiring 4425 wiring 4425 signal 4426 wiring 4427 wiring 4427 signal 4428 wiring 4428 signal 4429 wiring 4430 wiring 4431 wiring 4432 wiring 4433 wiring 4441 node 4442 node 4442 503 Transistor 4521 Signal 4522 Signal 4525 Signal 4527 Signal 4527 Signal 4528 Signal 4541 Potential 4542 Potential 8000 Buffer 8011 Wiring 8012 Wiring 8100 Buffer 8201 Transistor 8202 Transistor 8211 Wiring 8212 Wiring 8213 Wiring 8214 Wiring 8301 Transistor 8302 Transistor 8303 Transistor 8304 Wiring 8383 Wiring 8312 Wiring 8314 wiring 8315 wiring 8316 wiring 8316 node 8401 transistor 8401 transistor 8403 transistor 8403 transistor 8404 transistor 8411 wiring 8412 wiring 8413 wiring 8414 wiring 8415 wiring 8416 wiring 8417 wiring 8441 node 8501 transistor 8502 transistor 8503 Transistor 8511 wiring 8512 wiring 8513 wiring 8514 wiring 8515 wiring 8516 wiring 8541 node 8601 transistor 8602 transistor 8603 transistor 8604 transistor 8611 wiring 8612 wiring 8613 wiring 8614 wiring 8615 wiring 8616 wiring 8641 node 1902a scanning line driving circuit 1902b scanning line driving circuit 1902b driving circuit 2002a scan line driver circuit 2002b scan line driver circuit 2802a scan line driver circuit 2802b scan line driver circuit 2802b drive circuit 8001a inverter 8001b inverter 8001c inverter 8002a inverter 8002b inverter 8002c inverter 8003a inverter 8003b inverter 8003c inverter

Claims (4)

ゲートドライバと、画素と、を有し、
前記ゲートドライバは、第1の基板に形成され、
前記画素は、前記第1の基板に形成され、
前記ゲートドライバは、第1乃至第7のトランジスタを有し、
前記第1のトランジスタのソース又はドレインの一方は、第1の配線と電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方は、第2の配線と電気的に接続され、
前記第2のトランジスタのソース又はドレインの一方は、第3の配線と電気的に接続され、
前記第2のトランジスタのソース又はドレインの他方は、前記第2の配線と電気的に接続され、
前記第3のトランジスタのソース又はドレインの一方は、第4の配線と電気的に接続され、
前記第3のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第3のトランジスタのゲートは、第5の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第4のトランジスタのゲートは、第6の配線と電気的に接続され、
前記第5のトランジスタのソース又はドレインの一方は、第7の配線と電気的に接続され、
前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
前記第5のトランジスタのゲートは、第8の配線と電気的に接続され、
前記第6のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第6のトランジスタのソース又はドレインの他方は、前記第5のトランジスタのソース又はドレインの他方と電気的に接続され、
前記第6のトランジスタのゲートは、前記第2のトランジスタのゲートと電気的に接続され、
前記第7のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第7のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第7のトランジスタのゲートは、前記第5のトランジスタのソース又はドレインの他方と電気的に接続され、
前記第1のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第3のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第4のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第5のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第6のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第7のトランジスタのW/Lよりも大きく、
前記画素は、第8のトランジスタと、前記第8のトランジスタ上方の第1の絶縁層と、前記第1の絶縁層上方の第1の導電層と、前記第1の導電層上方の第2の絶縁層と、前記第2の絶縁層上方の第2の導電層と、前記第2の導電層上方の液晶と、を有し、
前記第2の絶縁層は、前記第1の導電層と前記第2の導電層とに挟まれている領域を有し、
前記第8のトランジスタのゲートは、前記第2の配線と電気的に接続され、
前記第1の絶縁層は、第1のコンタクトホールを有し、
前記第2の絶縁層は、第2のコンタクトホールを有し、
前記第2の導電層は、前記第2のコンタクトホール及び前記第1のコンタクトホールを介して前記第8のトランジスタのソース又はドレインの一方と電気的に接続されることを特徴とする液晶表示装置。
A gate driver and a pixel;
The gate driver is formed on a first substrate;
The pixels are formed on the first substrate;
The gate driver includes first to seventh transistors,
One of a source and a drain of the first transistor is electrically connected to the first wiring;
The other of the source and the drain of the first transistor is electrically connected to a second wiring;
One of a source and a drain of the second transistor is electrically connected to a third wiring;
The other of the source and the drain of the second transistor is electrically connected to the second wiring;
One of a source and a drain of the third transistor is electrically connected to a fourth wiring;
The other of the source and the drain of the third transistor is electrically connected to the gate of the second transistor;
A gate of the third transistor is electrically connected to a fifth wiring;
One of a source and a drain of the fourth transistor is electrically connected to the third wiring;
The other of the source and the drain of the fourth transistor is electrically connected to the gate of the second transistor;
A gate of the fourth transistor is electrically connected to a sixth wiring;
One of a source and a drain of the fifth transistor is electrically connected to a seventh wiring;
The other of the source and the drain of the fifth transistor is electrically connected to the gate of the first transistor;
A gate of the fifth transistor is electrically connected to an eighth wiring;
One of a source and a drain of the sixth transistor is electrically connected to the third wiring;
The other of the source and the drain of the sixth transistor is electrically connected to the other of the source and the drain of the fifth transistor;
A gate of the sixth transistor is electrically connected to a gate of the second transistor;
One of a source and a drain of the seventh transistor is electrically connected to the third wiring;
The other of the source and the drain of the seventh transistor is electrically connected to the gate of the second transistor;
A gate of the seventh transistor is electrically connected to the other of the source and the drain of the fifth transistor;
W (W is a channel width) / L (L is a channel length) of the first transistor is larger than W / L of the third transistor,
W / L of the first transistor is larger than W / L of the fourth transistor,
W / L of the first transistor is larger than W / L of the fifth transistor,
W / L of the first transistor is larger than W / L of the sixth transistor,
W / L of the first transistor is larger than W / L of the seventh transistor,
The pixel includes an eighth transistor, a first insulating layer above the eighth transistor, a first conductive layer above the first insulating layer, and a second conductive layer above the first conductive layer. An insulating layer; a second conductive layer above the second insulating layer; and a liquid crystal above the second conductive layer;
The second insulating layer has a region sandwiched between the first conductive layer and the second conductive layer,
A gate of the eighth transistor is electrically connected to the second wiring;
The first insulating layer has a first contact hole;
The second insulating layer has a second contact hole;
The liquid crystal display device, wherein the second conductive layer is electrically connected to one of a source and a drain of the eighth transistor through the second contact hole and the first contact hole. .
ゲートドライバと、画素と、を有し、
前記ゲートドライバは、第1の基板に形成され、
前記画素は、前記第1の基板に形成され、
前記ゲートドライバは、第1乃至第7のトランジスタを有し、
前記第1のトランジスタのソース又はドレインの一方は、第1の配線と電気的に接続され、
前記第1のトランジスタのソース又はドレインの他方は、第2の配線と電気的に接続され、
前記第2のトランジスタのソース又はドレインの一方は、第3の配線と電気的に接続され、
前記第2のトランジスタのソース又はドレインの他方は、前記第2の配線と電気的に接続され、
前記第3のトランジスタのソース又はドレインの一方は、第4の配線と電気的に接続され、
前記第3のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第3のトランジスタのゲートは、第5の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第4のトランジスタのゲートは、第6の配線と電気的に接続され、
前記第5のトランジスタのソース又はドレインの一方は、第7の配線と電気的に接続され、
前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
前記第5のトランジスタのゲートは、第8の配線と電気的に接続され、
前記第6のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第6のトランジスタのソース又はドレインの他方は、前記第5のトランジスタのソース又はドレインの他方と電気的に接続され、
前記第6のトランジスタのゲートは、前記第2のトランジスタのゲートと電気的に接続され、
前記第7のトランジスタのソース又はドレインの一方は、前記第3の配線と電気的に接続され、
前記第7のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと電気的に接続され、
前記第7のトランジスタのゲートは、前記第5のトランジスタのソース又はドレインの他方と電気的に接続され、
前記第1のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第3のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第4のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第5のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第6のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第7のトランジスタのW/Lよりも大きく、
前記第1の配線には、第1のクロック信号が入力され、
前記第5の配線には、第2のクロック信号が入力され、
前記画素は、第8のトランジスタと、前記第8のトランジスタ上方の第1の絶縁層と、前記第1の絶縁層上方の第1の導電層と、前記第1の導電層上方の第2の絶縁層と、前記第2の絶縁層上方の第2の導電層と、前記第2の導電層上方の液晶と、を有し、
前記第2の絶縁層は、前記第1の導電層と前記第2の導電層とに挟まれている領域を有し、
前記第8のトランジスタのゲートは、前記第2の配線と電気的に接続され、
前記第1の絶縁層は、第1のコンタクトホールを有し、
前記第2の絶縁層は、第2のコンタクトホールを有し、
前記第2の導電層は、前記第2のコンタクトホール及び前記第1のコンタクトホールを介して前記第8のトランジスタのソース又はドレインの一方と電気的に接続されることを特徴とする液晶表示装置。
A gate driver and a pixel;
The gate driver is formed on a first substrate;
The pixels are formed on the first substrate;
The gate driver includes first to seventh transistors,
One of a source and a drain of the first transistor is electrically connected to the first wiring;
The other of the source and the drain of the first transistor is electrically connected to a second wiring;
One of a source and a drain of the second transistor is electrically connected to a third wiring;
The other of the source and the drain of the second transistor is electrically connected to the second wiring;
One of a source and a drain of the third transistor is electrically connected to a fourth wiring;
The other of the source and the drain of the third transistor is electrically connected to the gate of the second transistor;
A gate of the third transistor is electrically connected to a fifth wiring;
One of a source and a drain of the fourth transistor is electrically connected to the third wiring;
The other of the source and the drain of the fourth transistor is electrically connected to the gate of the second transistor;
A gate of the fourth transistor is electrically connected to a sixth wiring;
One of a source and a drain of the fifth transistor is electrically connected to a seventh wiring;
The other of the source and the drain of the fifth transistor is electrically connected to the gate of the first transistor;
A gate of the fifth transistor is electrically connected to an eighth wiring;
One of a source and a drain of the sixth transistor is electrically connected to the third wiring;
The other of the source and the drain of the sixth transistor is electrically connected to the other of the source and the drain of the fifth transistor;
A gate of the sixth transistor is electrically connected to a gate of the second transistor;
One of a source and a drain of the seventh transistor is electrically connected to the third wiring;
The other of the source and the drain of the seventh transistor is electrically connected to the gate of the second transistor;
A gate of the seventh transistor is electrically connected to the other of the source and the drain of the fifth transistor;
W (W is a channel width) / L (L is a channel length) of the first transistor is larger than W / L of the third transistor,
W / L of the first transistor is larger than W / L of the fourth transistor,
W / L of the first transistor is larger than W / L of the fifth transistor,
W / L of the first transistor is larger than W / L of the sixth transistor,
W / L of the first transistor is larger than W / L of the seventh transistor,
A first clock signal is input to the first wiring,
A second clock signal is input to the fifth wiring,
The pixel includes an eighth transistor, a first insulating layer above the eighth transistor, a first conductive layer above the first insulating layer, and a second conductive layer above the first conductive layer. An insulating layer; a second conductive layer above the second insulating layer; and a liquid crystal above the second conductive layer;
The second insulating layer has a region sandwiched between the first conductive layer and the second conductive layer,
A gate of the eighth transistor is electrically connected to the second wiring;
The first insulating layer has a first contact hole;
The second insulating layer has a second contact hole;
The liquid crystal display device, wherein the second conductive layer is electrically connected to one of a source and a drain of the eighth transistor through the second contact hole and the first contact hole. .
ゲートドライバと、画素と、を有し、
前記ゲートドライバは、第1の基板に形成され、
前記画素は、前記第1の基板に形成され、
前記ゲートドライバは、第1乃至第7のトランジスタを有し、
前記第1のトランジスタのソース又はドレインの一方は、第1の配線と直接接続され、
前記第1のトランジスタのソース又はドレインの他方は、第2の配線と直接接続され、
前記第2のトランジスタのソース又はドレインの一方は、第3の配線と直接接続され、
前記第2のトランジスタのソース又はドレインの他方は、前記第2の配線と直接接続され、
前記第3のトランジスタのソース又はドレインの一方は、第4の配線と直接接続され、
前記第3のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第3のトランジスタのゲートは、第5の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第4のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第4のトランジスタのゲートは、第6の配線と直接接続され、
前記第5のトランジスタのソース又はドレインの一方は、第7の配線と直接接続され、
前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
前記第5のトランジスタのゲートは、第8の配線と直接接続され、
前記第6のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第6のトランジスタのソース又はドレインの他方は、前記第5のトランジスタのソース又はドレインの他方と直接接続され、
前記第6のトランジスタのゲートは、前記第2のトランジスタのゲートと直接接続され、
前記第7のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第7のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第7のトランジスタのゲートは、前記第5のトランジスタのソース又はドレインの他方と直接接続され、
前記第1のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第3のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第4のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第5のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第6のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第7のトランジスタのW/Lよりも大きく、
前記画素は、第8のトランジスタと、前記第8のトランジスタ上方の第1の絶縁層と、前記第1の絶縁層上方の第1の導電層と、前記第1の導電層上方の第2の絶縁層と、前記第2の絶縁層上方の第2の導電層と、前記第2の導電層上方の液晶と、を有し、
前記第2の絶縁層は、前記第1の導電層と前記第2の導電層とに挟まれている領域を有し、
前記第8のトランジスタのゲートは、前記第2の配線と直接接続され、
前記第1の絶縁層は、第1のコンタクトホールを有し、
前記第2の絶縁層は、第2のコンタクトホールを有し、
前記第2の導電層は、前記第2のコンタクトホール及び前記第1のコンタクトホールを介して前記第8のトランジスタのソース又はドレインの一方と直接接続されることを特徴とする液晶表示装置。
A gate driver and a pixel;
The gate driver is formed on a first substrate;
The pixels are formed on the first substrate;
The gate driver includes first to seventh transistors,
One of the source and the drain of the first transistor is directly connected to the first wiring,
The other of the source and the drain of the first transistor is directly connected to the second wiring,
One of a source and a drain of the second transistor is directly connected to a third wiring;
The other of the source and the drain of the second transistor is directly connected to the second wiring,
One of a source and a drain of the third transistor is directly connected to a fourth wiring;
The other of the source and the drain of the third transistor is directly connected to the gate of the second transistor;
A gate of the third transistor is electrically connected to a fifth wiring;
One of a source and a drain of the fourth transistor is directly connected to the third wiring;
The other of the source and the drain of the fourth transistor is directly connected to the gate of the second transistor;
A gate of the fourth transistor is directly connected to a sixth wiring;
One of a source and a drain of the fifth transistor is directly connected to a seventh wiring;
The other of the source and the drain of the fifth transistor is electrically connected to the gate of the first transistor;
A gate of the fifth transistor is directly connected to an eighth wiring;
One of a source and a drain of the sixth transistor is directly connected to the third wiring;
The other of the source and the drain of the sixth transistor is directly connected to the other of the source and the drain of the fifth transistor;
The gate of the sixth transistor is directly connected to the gate of the second transistor;
One of a source and a drain of the seventh transistor is directly connected to the third wiring;
The other of the source and the drain of the seventh transistor is directly connected to the gate of the second transistor;
A gate of the seventh transistor is directly connected to the other of the source and the drain of the fifth transistor;
W (W is a channel width) / L (L is a channel length) of the first transistor is larger than W / L of the third transistor,
W / L of the first transistor is larger than W / L of the fourth transistor,
W / L of the first transistor is larger than W / L of the fifth transistor,
W / L of the first transistor is larger than W / L of the sixth transistor,
W / L of the first transistor is larger than W / L of the seventh transistor,
The pixel includes an eighth transistor, a first insulating layer above the eighth transistor, a first conductive layer above the first insulating layer, and a second conductive layer above the first conductive layer. An insulating layer; a second conductive layer above the second insulating layer; and a liquid crystal above the second conductive layer;
The second insulating layer has a region sandwiched between the first conductive layer and the second conductive layer,
A gate of the eighth transistor is directly connected to the second wiring;
The first insulating layer has a first contact hole;
The second insulating layer has a second contact hole;
The liquid crystal display device, wherein the second conductive layer is directly connected to one of a source and a drain of the eighth transistor through the second contact hole and the first contact hole.
ゲートドライバと、画素と、を有し、
前記ゲートドライバは、第1の基板に形成され、
前記画素は、前記第1の基板に形成され、
前記ゲートドライバは、第1乃至第7のトランジスタを有し、
前記第1のトランジスタのソース又はドレインの一方は、第1の配線と直接接続され、
前記第1のトランジスタのソース又はドレインの他方は、第2の配線と直接接続され、
前記第2のトランジスタのソース又はドレインの一方は、第3の配線と直接接続され、
前記第2のトランジスタのソース又はドレインの他方は、前記第2の配線と直接接続され、
前記第3のトランジスタのソース又はドレインの一方は、第4の配線と直接接続され、
前記第3のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第3のトランジスタのゲートは、第5の配線と電気的に接続され、
前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第4のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第4のトランジスタのゲートは、第6の配線と直接接続され、
前記第5のトランジスタのソース又はドレインの一方は、第7の配線と直接接続され、
前記第5のトランジスタのソース又はドレインの他方は、前記第1のトランジスタのゲートと電気的に接続され、
前記第5のトランジスタのゲートは、第8の配線と直接接続され、
前記第6のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第6のトランジスタのソース又はドレインの他方は、前記第5のトランジスタのソース又はドレインの他方と直接接続され、
前記第6のトランジスタのゲートは、前記第2のトランジスタのゲートと直接接続され、
前記第7のトランジスタのソース又はドレインの一方は、前記第3の配線と直接接続され、
前記第7のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲートと直接接続され、
前記第7のトランジスタのゲートは、前記第5のトランジスタのソース又はドレインの他方と直接接続され、
前記第1のトランジスタのW(Wはチャネル幅)/L(Lはチャネル長)は、前記第3のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第4のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第5のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第6のトランジスタのW/Lよりも大きく、
前記第1のトランジスタのW/Lは、前記第7のトランジスタのW/Lよりも大きく、
前記第1の配線には、第1のクロック信号が入力され、
前記第5の配線には、第2のクロック信号が入力され、
前記画素は、第8のトランジスタと、前記第8のトランジスタ上方の第1の絶縁層と、前記第1の絶縁層上方の第1の導電層と、前記第1の導電層上方の第2の絶縁層と、前記第2の絶縁層上方の第2の導電層と、前記第2の導電層上方の液晶と、を有し、
前記第2の絶縁層は、前記第1の導電層と前記第2の導電層とに挟まれている領域を有し、
前記第8のトランジスタのゲートは、前記第2の配線と直接接続され、
前記第1の絶縁層は、第1のコンタクトホールを有し、
前記第2の絶縁層は、第2のコンタクトホールを有し、
前記第2の導電層は、前記第2のコンタクトホール及び前記第1のコンタクトホールを介して前記第8のトランジスタのソース又はドレインの一方と直接接続されることを特徴とする液晶表示装置。
A gate driver and a pixel;
The gate driver is formed on a first substrate;
The pixels are formed on the first substrate;
The gate driver includes first to seventh transistors,
One of the source and the drain of the first transistor is directly connected to the first wiring,
The other of the source and the drain of the first transistor is directly connected to the second wiring,
One of a source and a drain of the second transistor is directly connected to a third wiring;
The other of the source and the drain of the second transistor is directly connected to the second wiring,
One of a source and a drain of the third transistor is directly connected to a fourth wiring;
The other of the source and the drain of the third transistor is directly connected to the gate of the second transistor;
A gate of the third transistor is electrically connected to a fifth wiring;
One of a source and a drain of the fourth transistor is directly connected to the third wiring;
The other of the source and the drain of the fourth transistor is directly connected to the gate of the second transistor;
A gate of the fourth transistor is directly connected to a sixth wiring;
One of a source and a drain of the fifth transistor is directly connected to a seventh wiring;
The other of the source and the drain of the fifth transistor is electrically connected to the gate of the first transistor;
A gate of the fifth transistor is directly connected to an eighth wiring;
One of a source and a drain of the sixth transistor is directly connected to the third wiring;
The other of the source and the drain of the sixth transistor is directly connected to the other of the source and the drain of the fifth transistor;
The gate of the sixth transistor is directly connected to the gate of the second transistor;
One of a source and a drain of the seventh transistor is directly connected to the third wiring;
The other of the source and the drain of the seventh transistor is directly connected to the gate of the second transistor;
A gate of the seventh transistor is directly connected to the other of the source and the drain of the fifth transistor;
W (W is a channel width) / L (L is a channel length) of the first transistor is larger than W / L of the third transistor,
W / L of the first transistor is larger than W / L of the fourth transistor,
W / L of the first transistor is larger than W / L of the fifth transistor,
W / L of the first transistor is larger than W / L of the sixth transistor,
W / L of the first transistor is larger than W / L of the seventh transistor,
A first clock signal is input to the first wiring,
A second clock signal is input to the fifth wiring,
The pixel includes an eighth transistor, a first insulating layer above the eighth transistor, a first conductive layer above the first insulating layer, and a second conductive layer above the first conductive layer. An insulating layer; a second conductive layer above the second insulating layer; and a liquid crystal above the second conductive layer;
The second insulating layer has a region sandwiched between the first conductive layer and the second conductive layer,
A gate of the eighth transistor is directly connected to the second wiring;
The first insulating layer has a first contact hole;
The second insulating layer has a second contact hole;
The liquid crystal display device, wherein the second conductive layer is directly connected to one of a source and a drain of the eighth transistor through the second contact hole and the first contact hole.
JP2014040246A 2014-03-03 2014-03-03 Liquid crystal display Active JP5809722B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014040246A JP5809722B2 (en) 2014-03-03 2014-03-03 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014040246A JP5809722B2 (en) 2014-03-03 2014-03-03 Liquid crystal display

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013158411A Division JP5622902B2 (en) 2013-07-31 2013-07-31 Semiconductor device, display device, display module, and electronic apparatus

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015013060A Division JP2015127816A (en) 2015-01-27 2015-01-27 Semiconductor device, liquid crystal display device, display module or electronic apparatus

Publications (2)

Publication Number Publication Date
JP2014149908A JP2014149908A (en) 2014-08-21
JP5809722B2 true JP5809722B2 (en) 2015-11-11

Family

ID=51572737

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014040246A Active JP5809722B2 (en) 2014-03-03 2014-03-03 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP5809722B2 (en)

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001255519A (en) * 2000-03-13 2001-09-21 Toray Ind Inc Liquid crystal display device
JP2001273785A (en) * 2000-03-29 2001-10-05 Casio Comput Co Ltd Shift register and electronic device
JP4506026B2 (en) * 2000-05-31 2010-07-21 カシオ計算機株式会社 Shift register, display device, and image sensor
JP3873165B2 (en) * 2000-06-06 2007-01-24 カシオ計算機株式会社 Shift register and electronic device
JP4152623B2 (en) * 2001-01-29 2008-09-17 株式会社日立製作所 Liquid crystal display
JP4831716B2 (en) * 2001-03-15 2011-12-07 Nltテクノロジー株式会社 Active matrix liquid crystal display device
JP4728571B2 (en) * 2003-10-31 2011-07-20 古河電気工業株式会社 Manufacturing method of silver-coated stainless steel strip for movable contacts
KR101137880B1 (en) * 2004-12-31 2012-04-20 엘지디스플레이 주식회사 Shift Register And Method For Driving The Same
JP2006309893A (en) * 2005-04-28 2006-11-09 Alps Electric Co Ltd Shift register and liquid crystal drive circuit
JP2007226175A (en) * 2006-01-26 2007-09-06 Epson Imaging Devices Corp Liquid crystal device and electronic equipment
JP5116277B2 (en) * 2006-09-29 2013-01-09 株式会社半導体エネルギー研究所 Semiconductor device, display device, liquid crystal display device, display module, and electronic apparatus
JP4932415B2 (en) * 2006-09-29 2012-05-16 株式会社半導体エネルギー研究所 Semiconductor device
JP4487318B2 (en) * 2007-07-26 2010-06-23 エプソンイメージングデバイス株式会社 Liquid crystal display device and manufacturing method thereof
JP5288654B2 (en) * 2011-11-02 2013-09-11 株式会社半導体エネルギー研究所 Semiconductor device, display device, liquid crystal display device, display module, and electronic apparatus
JP5459919B2 (en) * 2012-11-06 2014-04-02 株式会社半導体エネルギー研究所 Semiconductor device, display device, display module, and electronic apparatus
JP5622902B2 (en) * 2013-07-31 2014-11-12 株式会社半導体エネルギー研究所 Semiconductor device, display device, display module, and electronic apparatus

Also Published As

Publication number Publication date
JP2014149908A (en) 2014-08-21

Similar Documents

Publication Publication Date Title
JP4932415B2 (en) Semiconductor device
JP5288654B2 (en) Semiconductor device, display device, liquid crystal display device, display module, and electronic apparatus
JP5622902B2 (en) Semiconductor device, display device, display module, and electronic apparatus
JP2012168536A (en) Semiconductor device
JP5459919B2 (en) Semiconductor device, display device, display module, and electronic apparatus
JP6159004B2 (en) Semiconductor device
JP5312621B2 (en) Semiconductor device, display device, liquid crystal display device, display module, and electronic apparatus
JP6298491B2 (en) Display device
JP6419900B2 (en) Display device
JP5337859B2 (en) Semiconductor device, display device, and liquid crystal display device
JP6620260B1 (en) Semiconductor device and electronic equipment
JP2019200435A (en) Display device
JP5470491B2 (en) Semiconductor device and electronic equipment
JP5470492B2 (en) Semiconductor device and electronic equipment
JP5521061B2 (en) Semiconductor device, display device, and electronic device
JP2018139164A (en) Semiconductor device
JP6154445B2 (en) Display device
JP5809722B2 (en) Liquid crystal display
JP5337923B1 (en) Semiconductor device, display device, and liquid crystal display device
JP5779736B1 (en) Semiconductor device and display device
JP6053065B2 (en) Semiconductor device, display device, display module, and electronic apparatus
JP5771724B2 (en) Semiconductor device and display device
JP5696187B2 (en) Semiconductor device, display device, display module, and electronic apparatus
JP5521090B2 (en) Semiconductor device, display device, liquid crystal display device, and electronic device
JP5683048B2 (en) Display device, display module, and electronic device

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20141208

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150127

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150722

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150908

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150911

R150 Certificate of patent or registration of utility model

Ref document number: 5809722

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250