JP5879030B2 - 電子部品パッケージ及びその製造方法 - Google Patents
電子部品パッケージ及びその製造方法 Download PDFInfo
- Publication number
- JP5879030B2 JP5879030B2 JP2010256076A JP2010256076A JP5879030B2 JP 5879030 B2 JP5879030 B2 JP 5879030B2 JP 2010256076 A JP2010256076 A JP 2010256076A JP 2010256076 A JP2010256076 A JP 2010256076A JP 5879030 B2 JP5879030 B2 JP 5879030B2
- Authority
- JP
- Japan
- Prior art keywords
- electronic component
- component package
- support
- layer
- semiconductor chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/19—Manufacturing methods of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/18—High density interconnect [HDI] connectors; Manufacturing methods related thereto
- H01L24/20—Structure, shape, material or disposition of high density interconnect preforms
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/12105—Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73267—Layer and HDI connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/82—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
- H01L2224/82001—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a temporary auxiliary member not forming part of the bonding apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92244—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1023—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1035—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1047—Details of electrical connections between containers
- H01L2225/1058—Bump or bump-like electrical connections, e.g. balls, pillars, posts
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Description
[第1の実施の形態に係る電子部品パッケージの構造]
図6は、第1の実施の形態に係る電子部品パッケージを例示する図である。図6(a)は断面図、図6(b)は底面図である。図6を参照するに、電子部品パッケージ10は、電子部品20と、樹脂部30と、配線構造40と支持体50とを有する。
続いて、第1の実施の形態に係る電子部品パッケージの製造方法について説明する。図8〜図17は、第1の実施の形態に係る電子部品パッケージの製造工程を例示する図である。図8〜図17において、図6と同一部分については、同一符号を付し、その説明は省略する場合がある。なお、図8〜図10において、(a)は平面図、(b)は(a)のD−D線に沿う断面図である。また、図12〜図16において、Eは、後述する図17に示す工程において、図17に示す構造体を切断する位置を示している。
第1の実施の形態では、電子部品パッケージにおいて、開口部50xが形成された支持体50が露出している例を示した。しかしながら、支持体50は絶縁層により覆われていても構わない。そこで、第1の実施の形態の第1の変形例では、支持体50及び開口部50xを絶縁層52により被覆する例を示す。第1の実施の形態の第1の変形例において、第1の実施の形態と共通する部分についてはその説明を省略し、第1の実施の形態と異なる部分を中心に説明する。
図18は、第1の実施の形態の第1の変形例に係る電子部品パッケージを例示する図である。図18は断面図である。図18を参照するに、電子部品パッケージ10Aは、支持体50が絶縁材料よりなる絶縁層52により覆われている点が、図6に示す電子部品パッケージ10と異なる。以下、電子部品パッケージ10Aについて、電子部品パッケージ10と同一構造部分については説明を省略し、電子部品パッケージ10と異なる部分を中心に説明をする。
第1の実施の形態の第1の変形例に係る電子部品パッケージの製造方法は、図17を除き、図8〜図17を用いて説明した第1の実施の形態に係る電子部品パッケージの製造方法と同様であり、同様の工程についての説明を省略する。
第1の実施の形態の第1の変形例では、電子部品パッケージにおいて、支持体50の外周側面50cが露出している例を示した。しかしながら、支持体50の外周側面50cは絶縁層52により覆われていても構わない。そこで、第1の実施の形態の第2の変形例では、支持体50Aの外周側面50cを絶縁層52により被覆する例を示す。第1の実施の形態の第2の変形例において、第1の実施の形態又は第1の実施の形態の第1の変形例と共通する部分についてはその説明を省略し、第1の実施の形態及び第1の実施の形態の第1の変形例と異なる部分を中心に説明する。
図21は、第1の実施の形態の第2の変形例に係る電子部品パッケージを例示する図である。図21は断面図である。図21を参照するに、電子部品パッケージ10Bは、支持体50Aの外周側面50cが絶縁層52により覆われている点が、図18に示す電子部品パッケージ10Aと異なる。以下、電子部品パッケージ10Bについて、電子部品パッケージ10Aと同一構造部分については説明を省略し、電子部品パッケージ10Aと異なる部分を中心に説明をする。
第1の実施の形態の第2の変形例に係る電子部品パッケージの製造方法は、図16、17を除き、図8〜図17を用いて説明した第1の実施の形態に係る電子部品パッケージの製造方法と同様であり、同様の工程についての説明を省略する。
第1の実施の形態では、電子部品パッケージにおいて、支持体50が配線層と電気的に接続されていない例を示した。しかしながら、支持体50はグランド配線と電気的に接続されていても構わない。そこで、第2の実施の形態では、支持体50が導電材料よりなるとともに、グランド配線と電気的に接続されている例を示す。第2の実施の形態において、第1の実施の形態と共通する部分についてはその説明を省略し、第1の実施の形態と異なる部分を中心に説明する。
図25は、第2の実施の形態に係る電子部品パッケージを例示する図である。図25は断面図である。図25を参照するに、電子部品パッケージ10Cは、導電性の支持体50が樹脂部30Aを貫通するビアホール30zを介して第1の配線層41Aと電気的に接続されている点が、図6に示す電子部品パッケージ10と異なる。以下、電子部品パッケージ10Cについて、電子部品パッケージ10と同一構造部分については説明を省略し、電子部品パッケージ10と異なる部分を中心に説明をする。
第2の実施の形態に係る電子部品パッケージの製造方法は、図12〜図17を除き、図8〜図17を用いて説明した第1の実施の形態に係る電子部品パッケージの製造方法と同様であり、同様の工程についての説明を省略する。
第2の実施の形態では、電子部品パッケージにおいて、開口部50xが形成された支持体50が露出している例を示した。しかしながら、支持体50は絶縁層により覆われていても構わない。そこで、第2の実施の形態の変形例では、支持体50、開口部50x、及び外周側面50cを絶縁層52により被覆する例を示す。第2の実施の形態の変形例において、第2の実施の形態と共通する部分についてはその説明を省略し、第2の実施の形態と異なる部分を中心に説明する。
図30は、第2の実施の形態の変形例に係る電子部品パッケージを例示する図である。図30は断面図である。図30を参照するに、電子部品パッケージ10Dは、支持体50Aが絶縁層52により覆われているとともに、支持体50Aの外周側面50cが絶縁層52により覆われている点が、図25に示す電子部品パッケージ10Cと異なる。また、支持体50Aの外周側面50cが絶縁層52により覆われている点は、図21に示す電子部品パッケージ10Bと同一構造である。以下、電子部品パッケージ10Dについて、電子部品パッケージ10C又は電子部品パッケージ10Bと同一構造部分については説明を省略し、電子部品パッケージ10C及び電子部品パッケージ10Bのいずれとも異なる部分を中心に説明をする。
第2の実施の形態の変形例に係る電子部品パッケージの製造方法は、図29を除き、第2の実施の形態に係る電子部品パッケージの製造方法と同様であり、同様の工程についての説明を省略する。
第1の実施の形態では、電子部品パッケージにおいて、例えば半導体チップ20よりなる電子部品20の面20aに電極が形成されている例を示した。しかしながら半導体チップ20よりなる電子部品20の面20bにも電極が形成され、形成された電極が電子部品パッケージの配線構造40側と反対側に露出していても構わない。そこで、第3の実施の形態では、半導体チップ20Aよりなる電子部品20Aに貫通電極25が形成され、貫通電極25が電子部品パッケージの配線構造40側と反対側に露出されている例を示す。第3の実施の形態において、第1の実施の形態と共通する部分についてはその説明を省略し、第1の実施の形態と異なる部分を中心に説明する。
図31は、第3の実施の形態に係る電子部品パッケージを例示する図である。図31(a)は断面図、図31(b)は底面図である。図31を参照するに、電子部品パッケージ10Eは、半導体チップ20Aに貫通電極25が形成されており、貫通電極25の一端が半導体チップ20Aの支持体50B側に露出するように、支持体50Bに開口部50zが形成されている点が、図6に示す電子部品パッケージ10と異なる。以下、電子部品パッケージ10Eについて、電子部品パッケージ10と同一構造部分については説明を省略し、電子部品パッケージ10と異なる部分を中心に説明をする。
続いて、第3の実施の形態に係る電子部品パッケージの製造方法について説明する。図33〜図37は、第3の実施の形態に係る電子部品パッケージの製造工程を例示する図である。図33〜図37において、図31と同一部分については、同一符号を付し、その説明は省略する場合がある。なお、図33〜図37において、Eは、後述する図37に示す工程において、図37に示す構造体を切断する位置を示している。
第2の実施の形態では、電子部品パッケージにおいて、支持体50の一部が除去されるものの、開口部50x以外の部分で除去されずに残っている例を示した。しかしながら、支持体50が全面に亘り除去されずに残っていても構わない。そこで、第4の実施の形態では、支持体50Cが全面に亘り除去されずに残っている例を示す。第4の実施の形態において、第2の実施の形態と共通する部分についてはその説明を省略し、第2の実施の形態と異なる部分を中心に説明する。
図38は、第4の実施の形態に係る電子部品パッケージを例示する図である。図38(a)は断面図、図38(b)は底面図である。図38を参照するに、電子部品パッケージ10Fは、樹脂部30Cの面30bに電極端子が形成されておらず、支持体50Cが全面に亘り除去されずに残っている点が、図25に示す電子部品パッケージ10Cと異なる。以下、電子部品パッケージ10Fについて、電子部品パッケージ10Cと同一構造部分については説明を省略し、電子部品パッケージ10Cと異なる部分を中心に説明をする。
続いて、第4の実施の形態に係る電子部品パッケージの製造方法について説明する。図39〜図41は、第4の実施の形態に係る電子部品パッケージの製造工程を例示する図である。図39〜図41において、図38と同一部分については、同一符号を付し、その説明は省略する場合がある。なお、図39〜図41において、Eは、後述する図41に示す工程において、図41に示す構造体を切断する位置を示している。
第1の実施の形態では、電子部品パッケージが1つの電子部品パッケージを含む例を示した。しかしながら、電子部品パッケージが複数の電子部品パッケージを含むものであってもよい。そこで、第5の実施の形態では、複数の電子部品パッケージを含む例を示す。第5の実施の形態において、第1の実施の形態と共通する部分についてはその説明を省略し、第1の実施の形態と異なる部分を中心に説明する。
図42は、第5の実施の形態に係る電子部品パッケージを例示する図である。図42は断面図である。図42を参照するに、電子部品パッケージ60は、電子部品パッケージ10G、10Hを有する。また、図42では、実装基板(マザーボード)70に、電子部品パッケージ60が搭載された状態を示している。
20、20A 半導体チップ(電子部品)
20a〜20c、30a、30b、50a、50b 面
21 半導体基板(半導体ウェハ)
22 半導体集積回路
23、26 電極パッド
24 保護膜
25 貫通電極
30、30A〜30C 樹脂部
30x〜30z ビアホール
31 電極端子
40 配線構造
41〜43 配線層
44、45 絶縁層
46、52 ソルダーレジスト層
46x 開口部
50、50A、50B 支持体
50c 外周側面
50x〜50z、51x、52x 開口部
51 粘着層
Claims (8)
- 支持体と、
前記支持体の上面に粘着層を介して背面が接着された半導体チップと、
前記支持体上に、前記半導体チップを覆うように形成された樹脂部と、
前記樹脂部上に形成されており、前記樹脂部とは反対側に露出する第1電極端子を備え、前記半導体チップと電気的に接続された配線構造と、
前記樹脂部の前記支持体側に埋め込まれており、前記配線構造と電気的に接続された第2電極端子と、
前記支持体の前記半導体チップが接着された領域の周辺領域に形成されており、前記第2電極端子が露出する第1の開口部と、
前記半導体チップの前記背面とは反対側の面である前記配線構造側の面に形成された電極パッドと、
前記樹脂部に形成されており、前記電極パッドが露出する第1の貫通孔と、
前記樹脂部に形成されており、前記第2電極端子が露出する第2の貫通孔と、
前記配線構造の一部をなし、前記第1の貫通孔及び前記第2の貫通孔を介して、前記電極パッドと前記第2電極端子とを電気的に接続する、一体に形成された配線層と、
前記樹脂部上に、前記配線層を覆うように形成された絶縁層と、を有し、
前記第2の貫通孔内において、前記配線層は前記第2の貫通孔の内壁に沿って設けられ、前記配線層が形成された前記第2の貫通孔内に、前記絶縁層が充填されている電子部品パッケージ。 - 前記半導体チップの前記支持体側の面に第2の電極パッドが形成され、
前記支持体に、前記第2の電極パッドが露出する第2の開口部が形成されている、請求項1記載の電子部品パッケージ。 - 前記配線構造は、配線層と補強材を含む熱硬化性樹脂よりなる絶縁層を有する、請求項1又は2記載の電子部品パッケージ。
- 前記支持体は、絶縁材料により覆われている、請求項1乃至3の何れか一項記載の電子部品パッケージ。
- 前記支持体は、導電材料よりなるとともに、グランド配線に接続されている、請求項1乃至4の何れか一項記載の電子部品パッケージ。
- 第2電極端子が形成された支持体の前記第2電極端子が形成されている面上に、電極パッドが形成された半導体チップを粘着層を介してフェイスアップで接着する第1工程と、
前記半導体チップが搭載された前記支持体上に、前記半導体チップ及び前記第2電極端子を覆うように樹脂部を形成し、前記樹脂部に前記電極パッドを露出させる第1の貫通孔及び前記第2電極端子を露出させる第2の貫通孔を形成する第2工程と、
前記樹脂部上に、前記樹脂部とは反対側に露出する第1電極端子を備え、前記半導体チップと電気的に接続すると共に前記第2の貫通孔を介して前記第2電極端子と電気的に接続するように配線構造を形成する第3工程と、
前記支持体の一部を除去して、前記支持体の前記半導体チップが接着された領域の周辺領域に前記第2電極端子が露出するように、前記支持体に第1の開口部を形成する第4工程と、を有し、
前記第3工程は、
前記配線構造の一部をなし、前記第1の貫通孔及び前記第2の貫通孔を介して、前記電極パッドと前記第2電極端子とを電気的に接続する、一体に形成された配線層を形成する工程と、
前記樹脂部上に、前記配線層を覆うように絶縁層を形成する工程と、を含み、
前記第2の貫通孔内において、前記配線層は前記第2の貫通孔の内壁に沿って設けられ、前記配線層が形成された前記第2の貫通孔内に、前記絶縁層が充填される電子部品パッケージの製造方法。 - 前記半導体チップの前記支持体側の面に第2の電極パッドが形成されており、
前記第4工程において、前記第2の電極パッドが露出するように、前記支持体に第2の開口部を形成する、請求項6記載の電子部品パッケージの製造方法。 - 絶縁材料により前記支持体を覆う第5工程を有する、請求項6又は7記載の電子部品パッケージの製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010256076A JP5879030B2 (ja) | 2010-11-16 | 2010-11-16 | 電子部品パッケージ及びその製造方法 |
US13/295,202 US8692363B2 (en) | 2010-11-16 | 2011-11-14 | Electric part package and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010256076A JP5879030B2 (ja) | 2010-11-16 | 2010-11-16 | 電子部品パッケージ及びその製造方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2012109350A JP2012109350A (ja) | 2012-06-07 |
JP2012109350A5 JP2012109350A5 (ja) | 2013-10-31 |
JP5879030B2 true JP5879030B2 (ja) | 2016-03-08 |
Family
ID=46047059
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010256076A Active JP5879030B2 (ja) | 2010-11-16 | 2010-11-16 | 電子部品パッケージ及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8692363B2 (ja) |
JP (1) | JP5879030B2 (ja) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5460388B2 (ja) * | 2010-03-10 | 2014-04-02 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
JP2013069807A (ja) * | 2011-09-21 | 2013-04-18 | Shinko Electric Ind Co Ltd | 半導体パッケージ及びその製造方法 |
US9000584B2 (en) | 2011-12-28 | 2015-04-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor device with a molding compound and a method of forming the same |
US20130249076A1 (en) * | 2012-03-20 | 2013-09-26 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming Duplex Plated Bump-On-Lead Pad Over Substrate for Finer Pitch Between Adjacent Traces |
JP5903337B2 (ja) * | 2012-06-08 | 2016-04-13 | 新光電気工業株式会社 | 半導体パッケージ及びその製造方法 |
US9209152B2 (en) | 2013-04-19 | 2015-12-08 | Infineon Technologies Ag | Molding material and method for packaging semiconductor chips |
US9305853B2 (en) * | 2013-08-30 | 2016-04-05 | Apple Inc. | Ultra fine pitch PoP coreless package |
US9379041B2 (en) * | 2013-12-11 | 2016-06-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan out package structure |
KR102250997B1 (ko) | 2014-05-02 | 2021-05-12 | 삼성전자주식회사 | 반도체 패키지 |
JP6457206B2 (ja) * | 2014-06-19 | 2019-01-23 | 株式会社ジェイデバイス | 半導体パッケージ及びその製造方法 |
JP6417142B2 (ja) * | 2014-07-23 | 2018-10-31 | 株式会社ジェイデバイス | 半導体装置及びその製造方法 |
JP2016139648A (ja) * | 2015-01-26 | 2016-08-04 | 株式会社東芝 | 半導体装置及びその製造方法 |
KR101927572B1 (ko) * | 2015-03-17 | 2018-12-10 | 앰코테크놀로지코리아(주) | 반도체 디바이스 및 그 제조 방법 |
US9728498B2 (en) * | 2015-06-30 | 2017-08-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure |
US9941230B2 (en) * | 2015-12-30 | 2018-04-10 | International Business Machines Corporation | Electrical connecting structure between a substrate and a semiconductor chip |
US10068853B2 (en) * | 2016-05-05 | 2018-09-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
US10043772B2 (en) | 2016-06-23 | 2018-08-07 | Samsung Electro-Mechanics Co., Ltd. | Fan-out semiconductor package |
KR102016491B1 (ko) * | 2016-10-10 | 2019-09-02 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
US10283474B2 (en) * | 2017-06-30 | 2019-05-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure and method for forming the same |
US10297544B2 (en) * | 2017-09-26 | 2019-05-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated fan-out package and method of fabricating the same |
US10903136B2 (en) * | 2017-11-07 | 2021-01-26 | Tdk Taiwan Corp. | Package structure having a plurality of insulating layers |
US11527101B1 (en) | 2021-08-11 | 2022-12-13 | Alclear, Llc | Biometric gallery management using wireless identifiers |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002100869A (ja) * | 2000-09-22 | 2002-04-05 | Meiko:Kk | 回路基板、それを用いた多層回路基板、およびそれらの製造方法 |
JP4345679B2 (ja) * | 2000-10-18 | 2009-10-14 | 日本電気株式会社 | 半導体装置搭載用配線基板の製造方法 |
US7161239B2 (en) * | 2000-12-22 | 2007-01-09 | Broadcom Corporation | Ball grid array package enhanced with a thermal and electrical connector |
JP2006222164A (ja) * | 2005-02-08 | 2006-08-24 | Shinko Electric Ind Co Ltd | 半導体装置及びその製造方法 |
JP4016039B2 (ja) * | 2005-06-02 | 2007-12-05 | 新光電気工業株式会社 | 配線基板および配線基板の製造方法 |
JP4714598B2 (ja) * | 2006-02-22 | 2011-06-29 | 富士通株式会社 | 半導体装置及びその製造方法 |
JPWO2007126090A1 (ja) * | 2006-04-27 | 2009-09-17 | 日本電気株式会社 | 回路基板、電子デバイス装置及び回路基板の製造方法 |
WO2008120755A1 (ja) * | 2007-03-30 | 2008-10-09 | Nec Corporation | 機能素子内蔵回路基板及びその製造方法、並びに電子機器 |
JP5496445B2 (ja) | 2007-06-08 | 2014-05-21 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP5314889B2 (ja) * | 2007-12-27 | 2013-10-16 | 新光電気工業株式会社 | 電子装置及びその製造方法及び配線基板及びその製造方法 |
US7605018B2 (en) * | 2008-01-04 | 2009-10-20 | Powertech Technology Inc. | Method for forming a die-attach layer during semiconductor packaging processes |
JP5471605B2 (ja) * | 2009-03-04 | 2014-04-16 | 日本電気株式会社 | 半導体装置及びその製造方法 |
-
2010
- 2010-11-16 JP JP2010256076A patent/JP5879030B2/ja active Active
-
2011
- 2011-11-14 US US13/295,202 patent/US8692363B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US8692363B2 (en) | 2014-04-08 |
JP2012109350A (ja) | 2012-06-07 |
US20120119379A1 (en) | 2012-05-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5879030B2 (ja) | 電子部品パッケージ及びその製造方法 | |
JP5703010B2 (ja) | 半導体パッケージ及びその製造方法 | |
TWI436717B (zh) | 可內設功能元件之電路板及其製造方法 | |
JP5864180B2 (ja) | 半導体パッケージ及びその製造方法 | |
US9997441B2 (en) | Support member, wiring substrate, method for manufacturing wiring substrate, and method for manufacturing semiconductor package | |
JP6152254B2 (ja) | 半導体パッケージ、半導体装置及び半導体パッケージの製造方法 | |
JP4866268B2 (ja) | 配線基板の製造方法及び電子部品装置の製造方法 | |
JP4897281B2 (ja) | 配線基板の製造方法及び電子部品実装構造体の製造方法 | |
JP5977051B2 (ja) | 半導体パッケージ、半導体装置及び半導体パッケージの製造方法 | |
JP4361826B2 (ja) | 半導体装置 | |
JP6009228B2 (ja) | 電子部品内蔵基板の製造方法 | |
JPWO2008120755A1 (ja) | 機能素子内蔵回路基板及びその製造方法、並びに電子機器 | |
KR101968957B1 (ko) | 배선 기판 및 그 제조 방법, 반도체 패키지 | |
WO2007126090A1 (ja) | 回路基板、電子デバイス装置及び回路基板の製造方法 | |
US9338886B2 (en) | Substrate for mounting semiconductor, semiconductor device and method for manufacturing semiconductor device | |
JP2006019368A (ja) | インターポーザ及びその製造方法並びに半導体装置 | |
JP6691451B2 (ja) | 配線基板及びその製造方法と電子部品装置 | |
JP7202785B2 (ja) | 配線基板及び配線基板の製造方法 | |
JP2015225895A (ja) | プリント配線板および半導体パッケージ、ならびにプリント配線板の製造方法 | |
JP2015144157A (ja) | 回路基板、電子装置及び電子装置の製造方法 | |
JP2013030808A (ja) | 配線基板製造用の仮基板及びその製造方法 | |
JP2012186270A (ja) | 半導体パッケージの製造方法 | |
JP2019016683A (ja) | 配線基板及びその製造方法、半導体パッケージ | |
JP2016046509A (ja) | プリント配線板および半導体パッケージ | |
JP5175823B2 (ja) | 半導体パッケージの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130912 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130912 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140623 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140715 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140905 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20141216 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150206 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150915 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151109 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20151117 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160126 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160201 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5879030 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |