JP5630060B2 - はんだ接合方法、半導体装置及びその製造方法 - Google Patents
はんだ接合方法、半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP5630060B2 JP5630060B2 JP2010085937A JP2010085937A JP5630060B2 JP 5630060 B2 JP5630060 B2 JP 5630060B2 JP 2010085937 A JP2010085937 A JP 2010085937A JP 2010085937 A JP2010085937 A JP 2010085937A JP 5630060 B2 JP5630060 B2 JP 5630060B2
- Authority
- JP
- Japan
- Prior art keywords
- solder
- electrode
- alloy
- semiconductor device
- circuit board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
Landscapes
- Wire Bonding (AREA)
Description
前記接続電極はSnとBiの合金であり、前記接続電極と接合される前記回路基板の外部電極と、前記接続電極と接合される前記半導体チップの外部電極の少なくとも一方が、Bi、X、Yで構成される共晶組成の合金であり、
前記Xは、Cu、Ni、Snからなる金属元素グループから選択される少なくとも1つの金属元素であり、
前記Yは、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる金属元素グループから選択される少なくとも1つの金属元素である。
前記第1の導電部材と前記第2の導電部材の少なくとも一方を、Cu、Ni、Snからなる第1金属元素グループから選択される少なくとも1つの金属元素であるXと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属元素であるYとの合金で形成し、
前記第1の導電部材と前記第2の導電部材を、前記はんだを介して位置合わせして加熱処理する。
前記回路基板上の第1電極と、前記第1電極と接合されることになる前記半導体チップの第2電極の少なくとも一方を、Cu、Ni、Snからなる第1金属元素グループから選択される少なくとも1つの金属Xと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属Yとの合金で形成し、
前記第1電極と前記第2電極を、前記はんだを介して位置合わせして加熱処理する。
実施例1のプリント回路基板20上の電極21を、Cu−15Ag電極に代えて、Cu電極を用いて半導体装置を作製し、実施例1と同様にして導通測定及び落下衝撃試験を実施した。その結果、3サイクル後にすでに接続抵抗値の上昇が見られ、図5に示すように、50サイクル終了後の接続抵抗変化率が+30%と実施例1の10倍にもなることがわかった。また、はんだ接合部の断面SEM/EPMA解析を行った結果、いずれのはんだ接合部のCu−Sn界面層上にBiが層状に偏析しており、同箇所にてクラックが発生していることが確認された。
実施例1のプリント回路基板20の電極21として、Cu−15Ag電極でなく、Au/Ni電極(Ni電極上にAuめっきをしたもの)を用いて実施例1と同様の条件で半導体装置を作製し、実施例1と同様にして導通測定及び落下衝撃試験を実施した。その結果、落下衝撃試験5サイクル後にすでに接続抵抗値の上昇が見られ、図5に示すように、50サイクル終了後の接続抵抗変化率(%)は、実施例1の12倍、実施例2の9倍にもなることがわかった。また、はんだ接合部の断面SEM/EPMA解析を行った結果、いずれのはんだ接合部のAu−Sn界面層上にBiが層状に偏析しており、同箇所にてクラックが発生していることが確認された。
図6及び図7は、実施例1の変形例を示す図である。実施例1では、SnBi系はんだペースト24を介して、半導体チップ30のはんだバンプ35をプリント回路基板20の電極21に接合した。変形例では、はんだペーストを用いずに、半導体チップ60のはんだバンプ65を直接、回路基板50上の電極51に接続する。この場合、半導体チップ60の接続電極(パッド電極またはアンダーバンプメタル)31が第2の導電部材となり、はんだバンプ65によって、第1の導電部材である回路基板側の電極50に接続される。変形例では、柱状のはんだバンプ65としているが、この例に限られず、実施例1と同様にボール状のはんだバンプであってもよい。
(付記1)
半導体チップと、前記半導体チップを搭載する回路基板と、前記半導体チップと前記回路基板を電気的に接続する接続電極とを有する半導体装置において、
前記接続電極はSnとBiの合金であり、
前記接続電極と接合される前記回路基板の第1電極と、前記接続電極と接合される前記半導体チップの第2電極の少なくとも一方が、Bi、X、Yで構成される共晶組成の合金で構成され、
前記Xは、Cu、Ni、Snからなる金属元素グループから選択される少なくとも1つの金属元素であり、
前記Yは、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる金属元素グループから選択される少なくとも1つの金属元素であることを特徴とする半導体装置。
(付記2)
前記Bi、X、Yで構成される合金のBi量は5wt%以下であることを特徴とする付記1に記載の半導体装置。
(付記3)
前記Bi、X、Yで構成される共晶組成の合金の界面に存在する界面層をさらに含み、前記界面層は、前記はんだ中のSnと前記Xとの合金層であることを特徴とする付記1又は2に記載の半導体装置。
(付記4)
第1の導電部材と第2の導電部材を、Sn及びBiを含有するはんだを用いて接合する方法において、
前記第1の導電部材と前記第2の導電部材の少なくとも一方を、Cu、Ni、Snからなる第1金属元素グループから選択される少なくとも1つの金属元素であるXと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属元素であるYとの合金で形成し、
前記第1の導電部材と前記第2の導電部材を、前記はんだを介して位置合わせして加熱処理する
ことを特徴とするはんだ接合方法。
(付記5)
前記加熱は、前記はんだ中のBiを前記X、Yの合金中に拡散させる工程を含むことを特徴とする付記4に記載のはんだ接合方法。
(付記6)
半導体チップをSn及びBiを含有するはんだを用いて回路基板に実装する半導体装置の製造方法であって、
前記回路基板上の第1電極と、前記第1電極と接合されることになる前記半導体チップの第2電極の少なくとも一方を、Cu、Ni、Snからなる第1金属元素グループから選択される少なくとも1つの金属Xと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属Yとの合金で形成し、
前記第1電極と前記第2電極を、前記はんだを介して位置合わせして加熱処理する、
ことを特徴とする半導体装置の製造方法。
(付記7)
前記加熱は、前記はんだ中のBiを、前記XとYの合金中に拡散させる工程を含むことを特徴とする付記6に記載の半導体装置の製造方法。
(付記8)
前記はんだは、SnとBiを含有するはんだペーストであり、前記はんだペーストを前記回路基板の第1電極上に配置する工程をさらに含むことを特徴とする付記7に記載の半導体装置の製造方法。
(付記9)
前記はんだは、前記半導体チップに設けられたはんだバンプであり、前記はんだバンプを前記回路基板の第1電極上に位置合わせして、前記加熱することにより、前記はんだバンプ中のBiを前記第1電極中に拡散させることを特徴とする付記7に記載の半導体装置の製造方法。
2、75 はんだ接合構造
11、21,51 第1導電部材(第1電極)
12、24 はんだペースト
13 SnBi粉末
14、35、61 第2導電部材(第2電極)
16、36、66 界面層(Sn−X合金)
19、29、59 共晶組成のBi−X−Y合金電極
20、50 回路基板
30、60 半導体チップ
35、65 はんだバンプ
45、67 Sn−Bi合金(接続電極)
Claims (7)
- 半導体チップと、前記半導体チップを搭載する回路基板と、前記半導体チップと前記回路基板を電気的に接続する接続電極とを有する半導体装置において、
前記接続電極はSnとBiの合金であり、
前記接続電極と接合される前記回路基板の第1電極と、前記接続電極と接合される前記半導体チップの第2電極の少なくとも一方が、Bi、X、Yで構成される共晶組成の合金で構成され、
前記Xは、Cu、Ni、Cu-Ni、Cu-Sn、Ni-Sn、またはCu-Ni-Snのいずれかであり、
前記Yは、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる金属元素グループから選択される少なくとも1つの金属元素であり、
前記Xと前記Yの組合せは、前記Xが前記接続電極中のSnと反応して前記接続電極との界面にX−Snの合金を形成し、前記Yが前記接続電極中のBiと反応してX−Y合金中にBiを取り込んで共晶を構成することのできる組合せであることを特徴とする半導体装置。 - 前記Bi、X、Yで構成される合金のBi量は5wt%以下であることを特徴とする請求項1に記載の半導体装置。
- 前記X−Y合金は、Cu−18Ag、Cu−2.3Al、Cu−10Zn、97Cu−1Zn−2Ni、85Cu−5Sn−4Zn−1Ni、87Cu−6Sn−6Zn−1Ni、60Cu−1Sn−38Zn−1Ni、97.7Cu−1.3Sn−0.3Zn−0.7Niから選択されることを特徴とする請求項1に記載の半導体装置。
- 第1の導電部材と第2の導電部材を、Sn及びBiを含有するはんだを用いて接合する方法において、
前記第1の導電部材と前記第2の導電部材の少なくとも一方を、Cu、Ni、Cu-Ni、Cu-Sn、Ni-Sn、またはCu-Ni-SnのいずれかであるXと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属元素であるYとの合金で形成し、
前記第1の導電部材と前記第2の導電部材を、前記はんだを介して位置合わせして加熱処理する、
工程を含み、前記Xと前記Yの組合せは、前記Xが前記加熱により前記はんだ中のSnと反応して前記はんだとの界面にX−Snの合金を形成し、前記Yが前記加熱により前記はんだ中のBiと反応して前記BiをX−Y合金中に拡散させることのできる組合せであることを特徴とするはんだ接合方法。 - 前記X−Y合金は、Cu−18Ag、Cu−2.3Al、Cu−10Zn、97Cu−1Zn−2Ni、85Cu−5Sn−4Zn−1Ni、87Cu−6Sn−6Zn−1Ni、60Cu−1Sn−38Zn−1Ni、97.7Cu−1.3Sn−0.3Zn−0.7Niから選択されることを特徴とする請求項4に記載のはんだ接合方法。
- 半導体チップをSn及びBiを含有するはんだを用いて回路基板に実装する半導体装置の製造方法であって、
前記回路基板上の第1電極と、前記第1電極と接合されることになる前記半導体チップの第2電極の少なくとも一方を、Cu、Ni、Cu-Ni、Cu-Sn、Ni-Sn、またはCu-Ni-Snのいずれかである金属Xと、Ag、Au、Mg、Rh、Zn、Sb、Co、Li、Alからなる第2金属元素グループから選択される少なくとも1つの金属Yとの合金で形成し、
前記第1電極と前記第2電極を、前記はんだを介して位置合わせして加熱処理する、
工程を含み、前記Xと前記Yの組合せは、前記Xが前記加熱により前記はんだ中のSnと反応して前記はんだとの界面にX−Snの合金を形成し、前記Yが前記加熱により前記はんだ中のBiと反応して前記BiをX−Y合金中に拡散させることのできる組合せであることを特徴とする半導体装置の製造方法。 - 前記X−Y合金は、Cu−18Ag、Cu−2.3Al、Cu−10Zn、97Cu−1Zn−2Ni、85Cu−5Sn−4Zn−1Ni、87Cu−6Sn−6Zn−1Ni、60Cu−1Sn−38Zn−1Ni、97.7Cu−1.3Sn−0.3Zn−0.7Niから選択されることを特徴とする請求項6に記載の半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010085937A JP5630060B2 (ja) | 2010-04-02 | 2010-04-02 | はんだ接合方法、半導体装置及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010085937A JP5630060B2 (ja) | 2010-04-02 | 2010-04-02 | はんだ接合方法、半導体装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011216813A JP2011216813A (ja) | 2011-10-27 |
JP5630060B2 true JP5630060B2 (ja) | 2014-11-26 |
Family
ID=44946235
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010085937A Expired - Fee Related JP5630060B2 (ja) | 2010-04-02 | 2010-04-02 | はんだ接合方法、半導体装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5630060B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10586782B2 (en) | 2017-07-01 | 2020-03-10 | International Business Machines Corporation | Lead-free solder joining of electronic structures |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5857721B2 (ja) * | 2011-12-19 | 2016-02-10 | 富士通株式会社 | 電子装置およびその製造方法 |
JP2025018114A (ja) * | 2023-07-26 | 2025-02-06 | 株式会社レゾナック | バンプ付き回路部材、バンプ付き回路部材の製造方法、接続構造体、接続構造体の製造方法 |
CN118488702B (zh) * | 2024-07-15 | 2024-09-13 | 深圳宝创电子设备有限公司 | 一种高精度的igbt贴装方法、设备及介质 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2312391A (en) * | 1996-04-26 | 1997-10-29 | Ibm | Soldering with lead free alloys |
JP4136844B2 (ja) * | 2002-08-30 | 2008-08-20 | 富士電機ホールディングス株式会社 | 電子部品の実装方法 |
JP2005144522A (ja) * | 2003-11-19 | 2005-06-09 | Murata Mfg Co Ltd | はんだ付け方法およびこのはんだ付け方法を用いた実装物品 |
JP5035134B2 (ja) * | 2008-06-20 | 2012-09-26 | 富士通株式会社 | 電子部品実装装置及びその製造方法 |
US9666501B2 (en) * | 2009-10-20 | 2017-05-30 | Rohm Co., Ltd. | Semiconductor device including a lead frame |
-
2010
- 2010-04-02 JP JP2010085937A patent/JP5630060B2/ja not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10586782B2 (en) | 2017-07-01 | 2020-03-10 | International Business Machines Corporation | Lead-free solder joining of electronic structures |
US11043468B2 (en) | 2017-07-01 | 2021-06-22 | International Business Machines Corporation | Lead-free solder joining of electronic structures |
Also Published As
Publication number | Publication date |
---|---|
JP2011216813A (ja) | 2011-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4428448B2 (ja) | 鉛フリーはんだ合金 | |
KR101317019B1 (ko) | 전자 디바이스 및 납땜 방법 | |
JP4152596B2 (ja) | ハンダ合金、ハンダボール及びハンダバンプを有する電子部材 | |
KR100867871B1 (ko) | 솔더 페이스트, 및 전자장치 | |
US8673762B2 (en) | Solder, soldering method, and semiconductor device | |
JP2006261641A (ja) | 半導体パッケージ・アセンブリ | |
WO2013132942A1 (ja) | 接合方法、接合構造体およびその製造方法 | |
JP3827322B2 (ja) | 鉛フリーはんだ合金 | |
US20020155024A1 (en) | Lead-free solder compositions | |
JP5169871B2 (ja) | はんだ、はんだ付け方法及び半導体装置 | |
JP5630060B2 (ja) | はんだ接合方法、半導体装置及びその製造方法 | |
JP4022139B2 (ja) | 電子装置及び電子装置の実装方法及び電子装置の製造方法 | |
TWI242866B (en) | Process of forming lead-free bumps on electronic component | |
EP1402989B1 (en) | Leach-resistant solder alloys for silver-based thick-film conductors | |
JP4366838B2 (ja) | 電子回路モジュールの製造方法 | |
JP5699472B2 (ja) | はんだ材料とその作製方法、及びこれを用いた半導体装置の製造方法 | |
JP4888096B2 (ja) | 半導体装置、回路配線基板及び半導体装置の製造方法 | |
JP2017107955A (ja) | 電子装置及び電子装置の製造方法 | |
CN106449444B (zh) | 组装结构体及组装结构体的制造方法 | |
JP4940662B2 (ja) | はんだバンプ、はんだバンプの形成方法及び半導体装置 | |
JP2002086294A (ja) | 半田合金、半田ボールおよび半田バンプを有する電子部材 | |
JP2008218483A (ja) | 半導体装置及びその製造方法 | |
JP5083000B2 (ja) | 電子部品装置及び電子部品装置の製造方法 | |
JP5817893B1 (ja) | 部品実装配線基板及びその製造方法 | |
JP2001232491A (ja) | 半導体パッケージ及びはんだ接合 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130206 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130906 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130917 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140617 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140818 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140909 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140922 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5630060 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |