JP5695439B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5695439B2 JP5695439B2 JP2011033469A JP2011033469A JP5695439B2 JP 5695439 B2 JP5695439 B2 JP 5695439B2 JP 2011033469 A JP2011033469 A JP 2011033469A JP 2011033469 A JP2011033469 A JP 2011033469A JP 5695439 B2 JP5695439 B2 JP 5695439B2
- Authority
- JP
- Japan
- Prior art keywords
- switch
- voltage
- generation circuit
- power supply
- reference voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 23
- 238000009966 trimming Methods 0.000 description 20
- 238000010586 diagram Methods 0.000 description 19
- 238000012360 testing method Methods 0.000 description 16
- 238000000034 method Methods 0.000 description 11
- 238000013461 design Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 7
- 101100367244 Arabidopsis thaliana SWA1 gene Proteins 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000005259 measurement Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 101150058348 SWE1 gene Proteins 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 238000002513 implantation Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is DC
- G05F3/10—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/20—Regulating voltage or current wherein the variable is DC using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
- G05F3/30—Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Measurement Of Current Or Voltage (AREA)
- Tests Of Electronic Circuits (AREA)
Description
図1は、この発明の実施の一形態による半導体装置の構成を示すブロック図である。図1にはこの発明が適用される代表的な半導体装置の一例としてマイクロコンピュータチップ1が示されている。
図2は、図1の基準電圧生成回路11の構成を示す回路図である。
Vbe1=Vbe3+Iref×rd …(1)
の関係を満たす。上式(1)から、基準電流Irefは、
Iref=(Vbe1−Vbe3)/rd …(2)
と求まる。オペアンプA1は、オペアンプA2のオフセットによって基準電流Irefが変動するのを抑制するために設けられている。
Vref=Vbe4+Iref×ra
=Vbe4+(Vbe1−Vbe3)×ra/rd …(3)
で与えられる。
図6は、図1の内部電源電圧生成回路12の構成を示す回路図である。
図7は、図1のスイッチSW1,SW2,SW3の詳細な構成を示す回路図である。
図8に示すスイッチは、導通端子TM1,TM2と、PMOSトランジスタ53〜55と、NMOSトランジスタ56〜58と、外部電源電圧AVCCによって駆動されるインバータ59とを含む。PMOSトランジスタ53,54が導通端子TM1,TM2間に直列に接続されるとともに、NMOSトランジスタ56,57が導通端子TM1,TM2間に直列かつPMOSトランジスタ53,54の直列接続接続体と並列に接続されることによって、T型トランスミッションゲートが構成される。PMOSトランジスタ53,54の接続ノード60は、PMOSトランジスタ55を介して電源端子4と接続される。NMOSトランジスタ56,57の接続ノード61は、NMOSトランジスタ58を介して接地端子5と接続される。PMOSトランジスタ53,54のゲートおよびNMOSトランジスタ58のゲートにはスイッチ制御信号SCが入力される。PMOSトランジスタ55のゲートおよびNMOSトランジスタ56,57のゲートには、インバータ59によってスイッチ制御信号SCの論理レベルを反転させた信号/SCが入力される。
図9は、図1の基準電圧生成回路11のトリミング手順を示すフローチャートである。
図12は、チャージシェアが発生した場合の内部電源電圧の時間変動を示す図である。
Claims (8)
- 電圧を生成して出力し、前記生成する電圧の大きさを調整する機能を有する電圧生成回路と、
オン状態のときに互いに導通する第1および第2の導通端子を有し、前記第1の導通端子が前記電圧生成回路の出力ノードと配線を介して接続される第1のスイッチと、
前記第1のスイッチの前記第2の導通端子に接続された配線を、前記第1のスイッチがオフ状態のときに充電するための充電回路とを備えた半導体装置。 - 前記充電回路は、入力されたデジタル値をアナログ電圧に変換して出力するデジタル・アナログ変換器を含み、
前記第1のスイッチの前記第2の導通端子に接続された配線は、前記デジタル・アナログ変換器から出力されたアナログ電圧によって充電される、請求項1に記載の半導体装置。 - 前記充電回路から前記第1のスイッチの前記第2の導通端子までの配線の長さは、前記第1のスイッチの前記第1の導通端子から前記電圧生成回路までの配線の長さよりも長い、請求項1に記載の半導体装置。
- 前記充電回路は、第2のスイッチをさらに含み、
前記デジタル・アナログ変換器の出力ノードは、前記第2のスイッチを介して、前記第1のスイッチの前記第2の導通端子に接続された配線と接続され、
前記半導体装置は、
入力されたアナログ電圧をデジタル値に変換して出力するアナログ・デジタル変換器と、
第3のスイッチとをさらに備え、
前記アナログ・デジタル変換器の入力ノードは、前記第3のスイッチを介して、前記第1のスイッチの前記第2の導通端子に接続された配線と接続される、請求項2に記載の半導体装置。 - 基準電圧を生成して出力し、前記生成する基準電圧の大きさを調整する機能を有する基準電圧生成回路と、
前記基準電圧に基づいて内部電源電圧を生成する内部電源電圧生成回路と、
前記内部電源電圧を駆動電圧として動作する内部回路と、
オン状態のときに互いに導通する第1および第2の導通端子を有し、前記第1の導通端子が前記基準電圧生成回路の出力ノードと接続される第1のスイッチと、
前記第1のスイッチの前記第2の導通端子に接続された配線を、前記第1のスイッチがオフ状態のときに充電するための充電回路とを備えた半導体装置。 - 前記充電回路は、入力されたデジタル値をアナログ電圧に変換して出力するデジタル・アナログ変換器を含み、
前記第1のスイッチの前記第2の導通端子に接続された配線は、前記デジタル・アナログ変換器から出力されたアナログ電圧によって充電される、請求項5に記載の半導体装置。 - 前記充電回路から前記第1のスイッチの前記第2の導通端子までの配線の長さは、前記第1のスイッチの前記第1の導通端子から前記基準電圧生成回路までの配線の長さよりも長い、請求項5に記載の半導体装置。
- 前記充電回路は、第2のスイッチをさらに含み、
前記デジタル・アナログ変換器の出力ノードは、前記第2のスイッチを介して、前記第1のスイッチの前記第2の導通端子に接続された配線と接続され、
前記半導体装置は、
入力されたアナログ電圧をデジタル値に変換して出力するアナログ・デジタル変換器と、
第3のスイッチとをさらに備え、
前記アナログ・デジタル変換器の入力ノードは、前記第3のスイッチを介して、前記第1のスイッチの前記第2の導通端子に接続された配線と接続される、請求項6に記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011033469A JP5695439B2 (ja) | 2011-02-18 | 2011-02-18 | 半導体装置 |
US13/367,883 US8860392B2 (en) | 2011-02-18 | 2012-02-07 | Semiconductor device including voltage generating circuit |
CN201210044224.3A CN102645947B (zh) | 2011-02-18 | 2012-02-17 | 具备电压生成电路的半导体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011033469A JP5695439B2 (ja) | 2011-02-18 | 2011-02-18 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012173049A JP2012173049A (ja) | 2012-09-10 |
JP5695439B2 true JP5695439B2 (ja) | 2015-04-08 |
Family
ID=46658806
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011033469A Expired - Fee Related JP5695439B2 (ja) | 2011-02-18 | 2011-02-18 | 半導体装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8860392B2 (ja) |
JP (1) | JP5695439B2 (ja) |
CN (1) | CN102645947B (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20110227538A1 (en) * | 2010-03-19 | 2011-09-22 | O2Micro, Inc | Circuits for generating reference signals |
KR20150096197A (ko) * | 2014-02-14 | 2015-08-24 | 삼성전자주식회사 | 반도체 집적회로의 누설전류 측정 회로 |
CN104932598B (zh) * | 2015-05-20 | 2016-11-23 | 深圳创维-Rgb电子有限公司 | 一种芯片的电压微调控制电路 |
KR20170135063A (ko) * | 2016-05-30 | 2017-12-08 | 삼성전자주식회사 | 피이드백 제어 회로를 포함하는 전압 발생기 및 메모리 장치 |
CN117055679B (zh) * | 2023-10-10 | 2023-12-12 | 合肥奎芯集成电路设计有限公司 | 一种低失调带隙基准电路和低失调带隙基准芯片 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0363805A (ja) * | 1989-08-02 | 1991-03-19 | Mitsubishi Electric Corp | マイクロコンピュータ |
JPH03272166A (ja) * | 1990-03-22 | 1991-12-03 | Hitachi Ltd | 半導体集積回路 |
US6262567B1 (en) * | 1997-08-01 | 2001-07-17 | Lsi Logic Corporation | Automatic power supply sensing with on-chip regulation |
JP2000040959A (ja) * | 1998-07-23 | 2000-02-08 | Advantest Corp | Pll周波数シンセサイザ |
JP3262079B2 (ja) * | 1998-09-09 | 2002-03-04 | 日本電気株式会社 | 基準電圧発生回路 |
JP3986214B2 (ja) * | 1999-07-14 | 2007-10-03 | 富士通株式会社 | レシーバ回路 |
JP3948864B2 (ja) * | 1999-09-28 | 2007-07-25 | 富士通株式会社 | レシーバ、トランシーバ回路および信号伝送システム |
US6826390B1 (en) | 1999-07-14 | 2004-11-30 | Fujitsu Limited | Receiver, transceiver circuit, signal transmission method, and signal transmission system |
JP2001274677A (ja) | 2000-03-24 | 2001-10-05 | Toshiba Corp | クロスカップル負荷型論理回路 |
JP2002341953A (ja) * | 2001-05-15 | 2002-11-29 | Denso Corp | バンドギャップ基準電圧回路 |
JP4119773B2 (ja) * | 2003-03-06 | 2008-07-16 | 松下電器産業株式会社 | 半導体記憶装置および半導体装置 |
JP3754028B2 (ja) | 2003-03-24 | 2006-03-08 | 株式会社東芝 | 半導体装置 |
JP2005242570A (ja) | 2004-02-25 | 2005-09-08 | Matsushita Electric Ind Co Ltd | 半導体集積回路 |
US7053690B2 (en) * | 2004-07-08 | 2006-05-30 | Oki Electric Industry Co., Ltd. | Voltage generating circuit with two resistor ladders |
JP4578878B2 (ja) * | 2004-07-27 | 2010-11-10 | パナソニック株式会社 | 半導体集積回路 |
JP2006197749A (ja) * | 2005-01-14 | 2006-07-27 | Ricoh Co Ltd | ステッピングモータ駆動装置 |
JP5132884B2 (ja) * | 2005-12-28 | 2013-01-30 | 三菱電機株式会社 | シフトレジスタ回路およびそれを備える画像表示装置 |
US7751139B1 (en) * | 2006-08-17 | 2010-07-06 | Marvell International Ltd. | Circuits, systems, and methods for calibration of bias across a magneto-resistive sensor |
KR100805839B1 (ko) * | 2006-08-29 | 2008-02-21 | 삼성전자주식회사 | 고전압 발생기를 공유하는 플래시 메모리 장치 |
US7827330B2 (en) * | 2007-07-27 | 2010-11-02 | Microchip Technology Incorporated | Configuring multi-bit slave addressing on a serial bus using a single external connection |
JP2009201259A (ja) | 2008-02-21 | 2009-09-03 | Toshiba Corp | 永久磁石式回転電機、永久磁石式回転電機の組立方法、永久磁石式回転電機の分解方法及び永久磁石電動機ドライブシステム |
SE533293C2 (sv) * | 2008-10-10 | 2010-08-17 | Zoran Corp | Analog/digital-omvandlare |
JP2010177612A (ja) * | 2009-02-02 | 2010-08-12 | Renesas Electronics Corp | 半導体集積回路装置 |
CN101881982B (zh) * | 2009-05-05 | 2012-08-08 | 瑞萨电子(中国)有限公司 | 一种防止过冲的稳压电路及基准电路 |
JP5412190B2 (ja) * | 2009-06-29 | 2014-02-12 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
-
2011
- 2011-02-18 JP JP2011033469A patent/JP5695439B2/ja not_active Expired - Fee Related
-
2012
- 2012-02-07 US US13/367,883 patent/US8860392B2/en active Active
- 2012-02-17 CN CN201210044224.3A patent/CN102645947B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2012173049A (ja) | 2012-09-10 |
CN102645947A (zh) | 2012-08-22 |
CN102645947B (zh) | 2016-11-23 |
US8860392B2 (en) | 2014-10-14 |
US20130207634A1 (en) | 2013-08-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6073112B2 (ja) | 基準電圧発生回路 | |
JP4648346B2 (ja) | 調整可能なトランジスタボディバイアス回路網 | |
US6448844B1 (en) | CMOS constant current reference circuit | |
JP3966016B2 (ja) | クランプ回路 | |
US20070164721A1 (en) | Regulated internal power supply and method | |
TW202008702A (zh) | 電壓調節器及動態洩流電路 | |
JP5695439B2 (ja) | 半導体装置 | |
US10437275B2 (en) | Current reference circuit and semiconductor integrated circuit including the same | |
JP5492702B2 (ja) | 半導体装置 | |
CN101093401A (zh) | 能带隙电压参考电路 | |
JP4703406B2 (ja) | 基準電圧発生回路および半導体集積装置 | |
US7332904B1 (en) | On-chip resistor calibration apparatus and method | |
EP3893079B1 (en) | In-chip reference current generation circuit | |
US11237585B2 (en) | Self-biased current trimmer with digital scaling input | |
JPH08248067A (ja) | テクノロジー及び温度の補償をした電圧検出回路 | |
CN109491429B (zh) | 带隙参考电压产生电路和带隙参考电压产生系统 | |
US9239583B2 (en) | Circuit for generation of an electric current with a configurable value | |
JP2010074587A (ja) | 電圧比較器 | |
JP2012060618A (ja) | 半導体集積回路装置 | |
JPH03139873A (ja) | 温度検出回路 | |
JP2014026680A (ja) | 電流補償回路及び半導体記憶装置。 | |
KR101261342B1 (ko) | 기준전류 생성회로 | |
JP4151783B2 (ja) | 半導体集積回路装置 | |
JPH03172782A (ja) | 半導体集積回路 | |
JPS6385369A (ja) | 電源電圧検出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130912 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140220 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140417 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140422 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140619 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150120 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150206 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5695439 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |