JP5510309B2 - 炭化珪素半導体装置およびその製造方法 - Google Patents
炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5510309B2 JP5510309B2 JP2010286101A JP2010286101A JP5510309B2 JP 5510309 B2 JP5510309 B2 JP 5510309B2 JP 2010286101 A JP2010286101 A JP 2010286101A JP 2010286101 A JP2010286101 A JP 2010286101A JP 5510309 B2 JP5510309 B2 JP 5510309B2
- Authority
- JP
- Japan
- Prior art keywords
- trench
- silicon carbide
- base region
- forming
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims description 58
- 229910010271 silicon carbide Inorganic materials 0.000 title claims description 58
- 239000004065 semiconductor Substances 0.000 title claims description 31
- 238000004519 manufacturing process Methods 0.000 title claims description 15
- 239000000758 substrate Substances 0.000 claims description 43
- 239000010410 layer Substances 0.000 claims description 42
- 238000005530 etching Methods 0.000 claims description 24
- 239000012535 impurity Substances 0.000 claims description 19
- 238000000034 method Methods 0.000 claims description 11
- 230000003647 oxidation Effects 0.000 claims description 10
- 238000007254 oxidation reaction Methods 0.000 claims description 10
- 239000002344 surface layer Substances 0.000 claims description 7
- 230000001681 protective effect Effects 0.000 claims description 3
- 238000005468 ion implantation Methods 0.000 claims description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 6
- 230000007423 decrease Effects 0.000 description 6
- 229910052698 phosphorus Inorganic materials 0.000 description 6
- 239000011574 phosphorus Substances 0.000 description 6
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 5
- 229910052782 aluminium Inorganic materials 0.000 description 5
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 5
- 229910052796 boron Inorganic materials 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 239000007789 gas Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000007772 electrode material Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- 230000003213 activating effect Effects 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 229910052757 nitrogen Inorganic materials 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 230000001698 pyrogenic effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
Landscapes
- Electrodes Of Semiconductors (AREA)
Description
図1は、本実施形態にかかるトレンチゲート構造の縦型MOSFETを備えたSiC半導体装置の断面図である。以下、この図を参照して、本実施形態のトレンチゲート構造の縦型MOSFETを備えたSiC半導体装置について説明する。
まず、リン等のn型不純物濃度が例えば1.0×1019/cm3で厚さ300μm程度で、主表面がSi面もしくはSi面に対して所定のオフ角を有した面とされたn+型基板1を用意する。このn+型基板1の表面に、リン等のn型不純物濃度が例えば3.0〜7.0×1015/cm3で厚さ15μm程度のSiCからなるn-型ドリフト層2をエピタキシャル成長させる。
n-型ドリフト層2の表面に、ボロンもしくはアルミニウム等のp型不純物濃度が例えば5.0×1015〜5.0×1016/cm3、厚さ2.0μm程度となるp型不純物層をエピタキシャル成長させることにより、p型ベース領域3を形成する。
p型ベース領域3の上に、例えばLTO等で構成されるマスク(図示せず)を成膜したのち、フォトリソグラフィ工程を経て、n+型ソース領域4の形成予定領域上においてマスクを開口させる。その後、n型不純物(例えば窒素)をイオン注入する。さらに、先程使用したマスクを除去した後、再びマスク(図示せず)を成膜し、フォトリソグラフィ工程を経て、p+型コンタクト層5の形成予定領域上においてマスクを開口させる。その後、p型不純物(例えばボロンやアルミニウム)をイオン注入する。
p型ベース領域3、n+型ソース領域4およびp+型コンタクト層5の上に、エッチングマスク20を成膜したのち、トレンチ6の形成予定領域においてエッチングマスク20を開口させる。そして、エッチングマスク20を用いた異方性エッチングを行う。このとき、例えば、誘導結合型反応性イオンエッチング(ICP(Inductive Coupled Plasma)−RIE)で行いつつ、ケミカル反応がより強く起こるエッチング条件にて異方性エッチングが行われるようにしている。例えば、フッ素系のエッチングガスであるSF6ガスを10〜20[sccm]、O2ガスを0〜20[sccm]、不活性ガスであるArガスを20[sccm]、ICPパワーを800〜1000[W]、バイアスを10〜30[W]、雰囲気圧力を0.7から1.0[Pa]としたエッチング条件としている。
ゲート酸化膜形成工程を行うことにより、トレンチ6内を含む基板表面全面にゲート酸化膜8を形成する。具体的には、ウェット雰囲気を用いたパイロジェニック法によるゲート酸化(熱酸化)によりゲート酸化膜7を形成する。このとき、トレンチ6の底部やトレンチ6の外部(n+型ソース領域4およびp+型コンタクト層5)の表面がSi面となるため、ゲート酸化膜7は、劣化を抑制できる信頼性の高い膜となる。
本発明の第2実施形態について説明する。本実施形態は、第1実施形態に対してトレンチ6の形状を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第3実施形態について説明する。本実施形態は、第2実施形態に対してトレンチ6の形状を変更したものであり、その他に関しては第2実施形態と同様であるため、第2実施形態と異なる部分についてのみ説明する。
上記各実施形態では、トレンチ6を形成する際に、基板垂直方向への異方性エッチングを行いつつ、多少横方向へのエッチングも行われるようにすることでトレンチ6を逆テーパ形状としている。これに対して、基板垂直方向ではなくトレンチ6の側壁角度に合わせた方向への異方性エッチングを行うことで、トレンチ6が逆テーパ形状となるようにしても良い。
2 n-型ドリフト層
3 p型ベース領域
4 n+型ソース領域
5 p+型コンタクト層
6 トレンチ
7 ゲート酸化膜
8 ゲート電極
9 ソース電極
10 層間絶縁膜
11 ドレイン電極
20 エッチングマスク
Claims (5)
- 炭化珪素からなりSi面を主表面とする第1または第2導電型の基板(1)と、
前記基板(1)の上に形成され、前記基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層(2)の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域(3)の上層部に形成され、表面がSi面であり、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素にて構成されたソース領域(4)と、
前記ソース領域(4)の表面から前記ベース領域(3)よりも深くまで形成され、一方向を長手方向として形成されていると共に底部がSi面とされたトレンチ(6)と、
前記トレンチ(6)の内壁面に形成されたゲート酸化膜(7)と、
前記トレンチ(6)内において、前記ゲート酸化膜(7)の上に形成されたゲート電極(8)と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されたソース電極(9)と、
前記基板(1)の裏面側に形成されたドレイン電極(11)とを備え、
前記ゲート電極(8)への印加電圧を制御することで前記トレンチ(6)の側面に位置する前記ベース領域(3)の表面部にチャネル領域を形成し、前記ソース領域(4)および前記ドリフト層(2)を介して、前記ソース電極(9)および前記ドレイン電極(11)の間に電流を流すMOSFETを備えた炭化珪素半導体装置であって、
前記トレンチ(6)は、該トレンチ(6)のうち少なくとも前記ベース領域(3)の部分において、該トレンチ(6)の入口側が該トレンチ(6)の底部側よりも幅が狭くされた逆テーパ形状とされていることを特徴とする炭化珪素半導体装置。 - 前記トレンチ(6)の側壁がSi面に対してなす角度を側壁角度として、該トレンチ(6)のうち少なくとも前記ベース領域(3)の部分の側壁角度が90度より大きく、かつ、102度以下となっていることを特徴とする請求項1に記載の炭化珪素半導体装置。
- 前記トレンチ(6)の入口側では該トレンチ(6)の側壁が基板垂直方向に対して平行とされていることを特徴とする請求項1または2に記載の炭化珪素半導体装置。
- Si面を主表面とする炭化珪素からなる第1または第2導電型の基板(1)上に、該基板(1)よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)をエピタキシャル成長にて形成する工程と、
前記ドリフト層(2)の上へのエピタキシャル成長もしくは表層部へのイオン注入により、第2導電型の炭化珪素からなるベース領域(3)を形成する工程と、
前記ベース領域(3)内における該ベース領域(3)の表層部に第1導電型不純物をイオン注入することにより、前記ドリフト層(2)よりも高濃度の第1導電型の炭化珪素にて構成されたソース領域(4)を形成する工程と、
前記ソース領域(4)の表面から前記ベース領域(3)を貫通して前記ドリフト層(2)に達するようにエッチングを行い、一方向を長手方向とするトレンチ(6)を形成する工程と、
前記トレンチ(6)の表面にゲート酸化によりゲート酸化膜(7)を形成する工程と、
前記トレンチ(6)内において、前記ゲート酸化膜(7)の上にゲート電極(8)を形成する工程と、
前記ソース領域(4)および前記ベース領域(3)に電気的に接続されるソース電極(9)を形成する工程と、
前記基板(1)の裏面側にドレイン電極(11)を形成する工程と、を含み、
前記トレンチ(6)を形成する工程では、前記トレンチ(6)のうち少なくとも前記ベース領域(3)の部分において、該トレンチ(6)の入口側が該トレンチ(6)の底部側よりも幅が狭くなる逆テーパ形状に前記トレンチ(6)を形成することを特徴とする炭化珪素半導体装置の製造方法。 - 前記トレンチ(6)を形成する工程では、該トレンチ(6)を形成する際のエッチング時に、該トレンチ(6)の入口側を保護膜で覆った状態とすることで、該トレンチ(6)の入口側において該トレンチ(6)の側壁が基板垂直方向に対して平行となるようにすることを特徴とする請求項4に記載の炭化珪素半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010286101A JP5510309B2 (ja) | 2010-12-22 | 2010-12-22 | 炭化珪素半導体装置およびその製造方法 |
DE102011088867.5A DE102011088867B4 (de) | 2010-12-22 | 2011-12-16 | Siliziumkarbidhalbleitervorrichtung und herstellungsverfahren hierfür |
US13/330,835 US8575689B2 (en) | 2010-12-22 | 2011-12-20 | Silicon carbide semiconductor device and manufacturing method of the same |
CN201110435840.7A CN102569367B (zh) | 2010-12-22 | 2011-12-22 | 碳化硅半导体器件及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010286101A JP5510309B2 (ja) | 2010-12-22 | 2010-12-22 | 炭化珪素半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012134376A JP2012134376A (ja) | 2012-07-12 |
JP5510309B2 true JP5510309B2 (ja) | 2014-06-04 |
Family
ID=46315562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010286101A Expired - Fee Related JP5510309B2 (ja) | 2010-12-22 | 2010-12-22 | 炭化珪素半導体装置およびその製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8575689B2 (ja) |
JP (1) | JP5510309B2 (ja) |
CN (1) | CN102569367B (ja) |
DE (1) | DE102011088867B4 (ja) |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2012017798A1 (ja) | 2010-08-03 | 2012-02-09 | 住友電気工業株式会社 | 半導体装置およびその製造方法 |
JP5817204B2 (ja) * | 2011-04-28 | 2015-11-18 | トヨタ自動車株式会社 | 炭化珪素半導体装置 |
US8912595B2 (en) * | 2011-05-12 | 2014-12-16 | Nanya Technology Corp. | Trench MOS structure and method for forming the same |
JP5699878B2 (ja) | 2011-09-14 | 2015-04-15 | 住友電気工業株式会社 | 炭化珪素半導体装置およびその製造方法 |
JP2013069964A (ja) | 2011-09-26 | 2013-04-18 | Sumitomo Electric Ind Ltd | 炭化珪素半導体装置 |
JP5764046B2 (ja) | 2011-11-21 | 2015-08-12 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
JP6299102B2 (ja) * | 2012-08-07 | 2018-03-28 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
KR20140022517A (ko) * | 2012-08-13 | 2014-02-25 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
KR101360070B1 (ko) | 2012-12-27 | 2014-02-12 | 현대자동차 주식회사 | 반도체 소자 및 그 제조 방법 |
KR101427954B1 (ko) | 2012-12-27 | 2014-08-08 | 현대자동차 주식회사 | 반도체 소자 및 그 제조 방법 |
KR101371495B1 (ko) | 2012-12-28 | 2014-03-10 | 현대자동차주식회사 | 반도체 소자 및 그 제조 방법 |
WO2014103256A1 (ja) * | 2012-12-28 | 2014-07-03 | 三菱電機株式会社 | 炭化珪素半導体装置およびその製造方法 |
JP6052394B2 (ja) * | 2013-03-15 | 2016-12-27 | トヨタ自動車株式会社 | 半導体装置およびその製造方法 |
JP5807653B2 (ja) * | 2013-03-26 | 2015-11-10 | トヨタ自動車株式会社 | 半導体装置の製造方法 |
JP6131689B2 (ja) * | 2013-04-16 | 2017-05-24 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
WO2014178094A1 (ja) * | 2013-04-30 | 2014-11-06 | パナソニックIpマネジメント株式会社 | 半導体装置及びその製造方法 |
JP6036603B2 (ja) * | 2013-08-21 | 2016-11-30 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
US10903330B2 (en) | 2013-11-27 | 2021-01-26 | General Electric Company | Tapered gate electrode for semiconductor devices |
US10211304B2 (en) | 2013-12-04 | 2019-02-19 | General Electric Company | Semiconductor device having gate trench in JFET region |
KR102125749B1 (ko) | 2013-12-27 | 2020-07-09 | 삼성전자 주식회사 | 반도체 장치 및 이의 제조 방법 |
JP6279927B2 (ja) * | 2014-02-17 | 2018-02-14 | トヨタ自動車株式会社 | 絶縁ゲート型スイッチング素子を製造する方法及び絶縁ゲート型スイッチング素子 |
JP6357869B2 (ja) * | 2014-05-20 | 2018-07-18 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
JP2016012637A (ja) * | 2014-06-27 | 2016-01-21 | 株式会社東芝 | 半導体装置 |
US9893176B2 (en) | 2014-12-26 | 2018-02-13 | Fairchild Semiconductor Corporation | Silicon-carbide trench gate MOSFETs |
US9466709B2 (en) * | 2014-12-26 | 2016-10-11 | Fairchild Semiconductor Corporation | Silicon-carbide trench gate MOSFETs |
CN106257627A (zh) * | 2015-06-18 | 2016-12-28 | 中芯国际集成电路制造(上海)有限公司 | 沟槽栅igbt制作方法、沟槽栅igbt及电子装置 |
EP3318001B1 (en) | 2015-06-30 | 2019-08-14 | Telefonaktiebolaget LM Ericsson (PUBL) | Methods and devices for handling hash-tree based data signatures |
JP6475142B2 (ja) * | 2015-10-19 | 2019-02-27 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
DE112017000297T5 (de) | 2016-08-12 | 2018-11-15 | Fuji Electric Co., Ltd. | Halbleiterbauteil und Herstellungsverfahren eines Halbleiterbauteils |
JP6658406B2 (ja) * | 2016-08-31 | 2020-03-04 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
CN108037439B (zh) * | 2017-12-18 | 2020-06-02 | 中国电子科技集团公司第四十六研究所 | 一种碳化硅晶体导电类型的无损判定方法 |
US10522620B2 (en) * | 2018-02-02 | 2019-12-31 | Kabushiki Kaisha Toshiba | Semiconductor device having a varying length conductive portion between semiconductor regions |
CN111048417B (zh) * | 2018-10-12 | 2023-09-12 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
JP7092057B2 (ja) * | 2019-01-28 | 2022-06-28 | 株式会社デンソー | 半導体装置 |
JP7319072B2 (ja) * | 2019-03-28 | 2023-08-01 | ローム株式会社 | 半導体装置 |
US11031281B2 (en) * | 2019-06-04 | 2021-06-08 | Globalfoundries Singapore Pte. Ltd. | Semiconductor devices and methods of fabricating a deep trench isolation structure |
US11810940B2 (en) * | 2020-10-26 | 2023-11-07 | Omnivision Technologies, Inc. | Pointed-trench pixel-array substrate and associated fabrication method |
JP7438918B2 (ja) | 2020-11-12 | 2024-02-27 | 株式会社東芝 | 半導体装置 |
CN114068683B (zh) * | 2022-01-17 | 2022-04-22 | 深圳市威兆半导体有限公司 | 屏蔽栅极金氧半场效晶体管元胞结构、晶体管及制造方法 |
CN117410322B (zh) * | 2023-12-15 | 2024-05-28 | 深圳天狼芯半导体有限公司 | 一种沟槽型超结硅mosfet及制备方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3158973B2 (ja) | 1995-07-20 | 2001-04-23 | 富士電機株式会社 | 炭化けい素縦型fet |
JPH0992828A (ja) * | 1995-09-27 | 1997-04-04 | Hitachi Ltd | 絶縁ゲート型バイポーラトランジスタ及びその製造方法 |
JPH11195784A (ja) * | 1997-12-26 | 1999-07-21 | Toyota Central Res & Dev Lab Inc | 絶縁ゲート形半導体素子 |
GB9916868D0 (en) * | 1999-07-20 | 1999-09-22 | Koninkl Philips Electronics Nv | Trench-gate field-effect transistors and their manufacture |
JP2001127290A (ja) * | 1999-10-29 | 2001-05-11 | Nec Corp | 縦型電界効果トランジスタ及びその作製方法 |
SE527205C2 (sv) * | 2004-04-14 | 2006-01-17 | Denso Corp | Förfarande för tillverkning av halvledaranordning med kanal i halvledarsubstrat av kiselkarbid |
JP2006324488A (ja) * | 2005-05-19 | 2006-11-30 | Nec Electronics Corp | 半導体装置及びその製造方法 |
CN1877856A (zh) * | 2005-06-08 | 2006-12-13 | 上海华虹Nec电子有限公司 | 一种深沟槽大功率mos器件及其制造方法 |
DE102007003812B4 (de) * | 2007-01-25 | 2011-11-17 | Infineon Technologies Ag | Halbleiterbauelement mit Trench-Gate und Verfahren zur Herstellung |
JP4450241B2 (ja) * | 2007-03-20 | 2010-04-14 | 株式会社デンソー | 炭化珪素半導体装置の製造方法 |
JP4450245B2 (ja) * | 2007-06-07 | 2010-04-14 | 株式会社デンソー | 半導体装置の製造方法 |
JP5309587B2 (ja) * | 2008-02-07 | 2013-10-09 | 富士電機株式会社 | 炭化珪素半導体基板のトレンチエッチング方法 |
JP5589263B2 (ja) | 2008-05-29 | 2014-09-17 | 富士電機株式会社 | 炭化珪素半導体基板のトレンチ形成方法 |
US8188484B2 (en) * | 2008-12-25 | 2012-05-29 | Rohm Co., Ltd. | Semiconductor device |
-
2010
- 2010-12-22 JP JP2010286101A patent/JP5510309B2/ja not_active Expired - Fee Related
-
2011
- 2011-12-16 DE DE102011088867.5A patent/DE102011088867B4/de active Active
- 2011-12-20 US US13/330,835 patent/US8575689B2/en active Active
- 2011-12-22 CN CN201110435840.7A patent/CN102569367B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN102569367A (zh) | 2012-07-11 |
US20120161154A1 (en) | 2012-06-28 |
US8575689B2 (en) | 2013-11-05 |
DE102011088867B4 (de) | 2015-10-29 |
JP2012134376A (ja) | 2012-07-12 |
CN102569367B (zh) | 2015-01-28 |
DE102011088867A1 (de) | 2012-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5510309B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP4877286B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6572423B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6428489B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5732790B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5884617B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6341074B2 (ja) | 半導体装置の製造方法 | |
JP5776610B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5500002B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP6179409B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5767857B2 (ja) | トレンチ型mosfet及びその製造方法 | |
JP5884357B2 (ja) | 炭化珪素半導体装置 | |
JP2018060924A (ja) | 半導体装置および半導体装置の製造方法 | |
WO2008065782A1 (en) | Process for producing silicon carbide semiconductor device | |
CN104718624A (zh) | 碳化硅半导体装置及其制造方法 | |
WO2016042738A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5767869B2 (ja) | 半導体装置の製造方法 | |
JP6651894B2 (ja) | 化合物半導体装置およびその製造方法 | |
JP4735414B2 (ja) | 絶縁ゲート型半導体装置 | |
JP5817204B2 (ja) | 炭化珪素半導体装置 | |
JP2024091772A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
WO2012172988A1 (ja) | 炭化珪素半導体装置及び炭化珪素半導体装置の製造方法 | |
US20130221375A1 (en) | Silicon carbide semiconductor device and method for manufacturing same | |
JP2018206872A (ja) | 半導体装置 | |
KR20120028283A (ko) | 반도체 장치 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130301 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140225 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140228 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140310 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5510309 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |