[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5584179B2 - Connected device detection circuit - Google Patents

Connected device detection circuit Download PDF

Info

Publication number
JP5584179B2
JP5584179B2 JP2011158043A JP2011158043A JP5584179B2 JP 5584179 B2 JP5584179 B2 JP 5584179B2 JP 2011158043 A JP2011158043 A JP 2011158043A JP 2011158043 A JP2011158043 A JP 2011158043A JP 5584179 B2 JP5584179 B2 JP 5584179B2
Authority
JP
Japan
Prior art keywords
voltage
detection circuit
mos transistor
channel mos
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011158043A
Other languages
Japanese (ja)
Other versions
JP2013025474A (en
Inventor
直人 早坂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Asahi Kasei Microdevices Corp
Original Assignee
Asahi Kasei EMD Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Kasei EMD Corp filed Critical Asahi Kasei EMD Corp
Priority to JP2011158043A priority Critical patent/JP5584179B2/en
Publication of JP2013025474A publication Critical patent/JP2013025474A/en
Application granted granted Critical
Publication of JP5584179B2 publication Critical patent/JP5584179B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Description

本発明は、電子機器に接続された接続機器の検出回路に係り、特にUSB端子を有する電子機器に接続された接続機器の検出回路に関する。   The present invention relates to a detection circuit for a connected device connected to an electronic device, and more particularly to a detection circuit for a connected device connected to an electronic device having a USB terminal.

現在、コンピュータや携帯電話機にマイクロフォンを接続し、コンピュータ等に音声を入力することができる。コンピュータ等とマイクロフォンとを接続した場合、コンピュータは、マイクロフォンが接続されたことを自動的に検出し、音声処理用のアプリケーションソフトウェアを起動している。
コンピュータ等とマイクロフォンとが接続されたことを自動的に検出する従来技術としては、例えば、特許文献1がある。特許文献1には、マイクロフォンのジャックのピン数からコンピュータにマイクが接続されたことを検出する技術が記載されている。また、このような技術は、構成が同一のジャックを使ってコンピュータ等に接続されるステレオ・ヘッドフォンとマイクロフォンとを区別することができない。この点を解消するため、ジャックに入力される信号が音声信号であるか否かを検出する発明が記載されている。
Currently, a microphone can be connected to a computer or mobile phone, and voice can be input to the computer or the like. When a computer or the like and a microphone are connected, the computer automatically detects that the microphone is connected and starts application software for voice processing.
As a conventional technique for automatically detecting that a computer or the like and a microphone are connected, there is, for example, Patent Document 1. Patent Document 1 describes a technique for detecting that a microphone is connected to a computer from the number of pins of a microphone jack. Further, such a technique cannot distinguish between stereo headphones and a microphone connected to a computer or the like using a jack having the same configuration. In order to solve this problem, an invention for detecting whether or not the signal input to the jack is an audio signal is described.

特許文献1記載の発明では、ジャックに音声信号が入力されていると判断された場合、コンピュータにマイクロフォンが接続されたものと判断する。   In the invention described in Patent Document 1, when it is determined that an audio signal is input to the jack, it is determined that a microphone is connected to the computer.

特開2002−101491号公報JP 2002-101491 A

ところで、近年、USB(Universal Serial Bus)端子は、信号端子としてばかりでなく、コンピュータや携帯電話機から周辺機器に電力を供給する電源端子としても使用されている。USB端子を使ってコンピュータから電力の供給を受ける周辺機器としては、マイクロフォン等がある。ただし、将来的にはさらに多くの周辺機器が、USB端子を使ってコンピュータと信号や電力を授受するようになる可能性がある。   Incidentally, in recent years, a USB (Universal Serial Bus) terminal is used not only as a signal terminal but also as a power supply terminal for supplying power to peripheral devices from a computer or a mobile phone. A peripheral device that receives power from a computer using a USB terminal includes a microphone. However, in the future, more peripheral devices may use a USB terminal to exchange signals and power with a computer.

USB端子は、ジャック/プラグのコネクタよりも汎用性があり、また、小型、薄型のものもあるため、コンピュータ等の薄型化、小型化の傾向に即したものである。
しかしながら、上記した特許文献1に記載されている発明は、ジャックに入力される信号が音声信号であるか否かの判定に、信号の時間変化を利用している。このため、特許文献1記載の発明は、信号の時間変化を検出するためのコーデックやCPUが必要になるため、回路構成が複雑化するとともに大型化する。
USB terminals are more versatile than jack / plug connectors, and some of them are small and thin. Therefore, the USB terminals are in line with the trend toward thinner and smaller computers.
However, the above-described invention described in Patent Document 1 uses a time change of a signal to determine whether or not the signal input to the jack is an audio signal. For this reason, the invention described in Patent Document 1 requires a codec and a CPU for detecting a time change of a signal, so that the circuit configuration is complicated and the size is increased.

このような従来技術を適用すると、USB端子を使ってマイクロフォンをコンピュータに接続するようにしても、マイクロフォンの検出回路がコンピュータ等の小型化、薄型化を妨げる可能性がある。
本発明は、以上の点に鑑みてなされたものであり、小型、簡易な構成でありながら、マイクロフォン等の周辺機器がコンピュータに接続されたことを検出することが可能な接続機器の検出回路を提供することを目的とする。
When such a conventional technique is applied, even if the microphone is connected to the computer using the USB terminal, there is a possibility that the detection circuit of the microphone may hinder the downsizing and thinning of the computer or the like.
The present invention has been made in view of the above points, and provides a detection circuit for a connected device capable of detecting that a peripheral device such as a microphone is connected to a computer while having a small and simple configuration. The purpose is to provide.

上記した課題を解決するため、本発明の接続機器の検出回路は、入力端子(例えば図2に示した入力端子101)と、該入力端子から入力された電気信号に基づく信号を検出する電圧検出回路(例えば図2に示した電圧検出回路104)との間に設けられ第1スイッチ(例えば図2に示したNチャネルMOSトランジスタ103)と、前記第1スイッチと前記電圧検出回路との間のノードに接続され、前記ノードに電力を供給する電源端子(例えば図2に示した端子111)と、前記電源端子と前記ノードとの間に設けられ、前記入力端子に接続された接続機器に電流を流すインピーダンス素子(例えば図2に示した抵抗素子109)と、を含み、前記電圧検出回路は、前記入力端子に入力される入力電圧が前記接続機器の抵抗値と前記インピーダンス素子の抵抗値とによって分圧された分圧電圧の値を検出することを特徴とする。 In order to solve the above-described problems, a detection circuit for a connection device according to the present invention includes an input terminal (for example, the input terminal 101 shown in FIG. 2) and a voltage detection that detects a signal based on an electrical signal input from the input terminal. between the circuit (N-channel MOS transistor 103 shown in FIG. 2, for example) the first switch that is provided between the (e.g. voltage detecting circuit 104 shown in FIG. 2), and the first switch and the voltage detection circuit A power supply terminal (for example, the terminal 111 shown in FIG. 2) that supplies power to the node, and a connection device that is provided between the power supply terminal and the node and connected to the input terminal. An impedance element (for example, the resistance element 109 shown in FIG. 2) through which a current flows, and the voltage detection circuit is configured such that an input voltage input to the input terminal is a resistance value of the connected device and the impedance And detecting the values of the divided divided voltage by the resistance value of the impedance element.

また、本発明の接続機器の検出回路は、上記した発明において、前記インピーダンス素子とグラウンド電源との間に設けられ、前記入力端子から予め設定されている電圧値以上の電圧が入力された場合にオンし、前記入力端子に入力された電圧を前記グラウンド電源に放電する第2スイッチ(例えば図2に示したPチャネルMOSトランジスタ108)をさらに備えることが望ましい。   Further, in the above-described invention, the detection circuit for the connected device according to the present invention is provided between the impedance element and a ground power source, and when a voltage equal to or higher than a preset voltage value is input from the input terminal. It is desirable to further include a second switch (for example, a P-channel MOS transistor 108 shown in FIG. 2) that turns on and discharges the voltage input to the input terminal to the ground power supply.

また、本発明の接続機器の検出回路は、上記した発明において、前記第1スイッチが、前記電源端子から前記入力端子に向かう方向を順方向とするボディダイオードを有する第1MOSトランジスタ(例えば図2に示したNチャネルMOSトランジスタ103)であることが望ましい。
また、本発明の接続機器の検出回路は、上記した発明において、前記第1スイッチが、前記入力端子から前記電源端子に向かう方向を順方向とするボディダイオードを有し、前記第1MOSトランジスタと前記インピーダンス素子との間に設けられた第2MOSトランジスタ(例えば図8に示したNチャネルMOSトランジスタ703)をさらに含むことが望ましい。
In the connection device detection circuit of the present invention, in the above-described invention, the first switch includes a first MOS transistor having a body diode whose forward direction is from the power supply terminal to the input terminal (for example, in FIG. 2). The N-channel MOS transistor 103) shown is desirable.
In the connection device detection circuit according to the present invention, in the above-described invention, the first switch includes a body diode whose forward direction is from the input terminal to the power supply terminal, and the first MOS transistor and the It is desirable to further include a second MOS transistor (for example, N-channel MOS transistor 703 shown in FIG. 8) provided between the impedance element.

また、本発明の接続機器の検出回路は、上記した発明において、前記第2スイッチが、前記第1MOSトランジスタのソースと前記第2MOSトランジスタのソースと間にソースが接続される第3MOSトランジスタ(例えば図2に示したPチャネルMOSトランジスタ)を含むことが望ましい。
また、本発明の接続機器の検出回路は、上記した発明において、前記インピーダンス素子が、抵抗素子(例えば図2に示した抵抗素子109)であることが望ましい。
また、本発明の接続機器の検出回路は、上記した発明において、前記インピーダンス素子が、MOSトランジスタ(例えば図11に示したPチャネルMOSトランジスタ118)であることが望ましい。
The detection circuit of the connection device of the present invention, in the invention described above, the second switch, the third 3MOS transistor whose source is connected between the source and the source of the first 2MOS transistor of the first 1MOS transistor (e.g. It is desirable to include the P-channel MOS transistor shown in FIG.
In the detection circuit for a connection device of the present invention, in the above-described invention, the impedance element is preferably a resistance element (for example, the resistance element 109 shown in FIG. 2).
In the connection device detection circuit of the present invention, in the above-described invention, the impedance element is preferably a MOS transistor (for example, a P-channel MOS transistor 118 shown in FIG. 11).

本発明によれば、小型、簡易な構成でありながら、マイクロフォン等の周辺機器がコンピュータに接続されたことを検出することが可能な接続機器の検出回路を提供できる、という効果を奏する。   According to the present invention, it is possible to provide a detection circuit for a connected device that can detect that a peripheral device such as a microphone is connected to a computer while having a small and simple configuration.

本発明の実施形態1の接続機器の検出回路が内蔵されるUSBデバイスを説明するための模式図である。It is a schematic diagram for demonstrating the USB device incorporating the detection circuit of the connection apparatus of Embodiment 1 of this invention. 本発明の実施形態1の検出回路を説明するための図である。It is a figure for demonstrating the detection circuit of Embodiment 1 of this invention. 図2に示した電圧検出回路の回路構成を例示した図である。FIG. 3 is a diagram illustrating a circuit configuration of a voltage detection circuit illustrated in FIG. 2. 図2に示した電圧検出回路の他の回路構成を例示した図である。FIG. 3 is a diagram illustrating another circuit configuration of the voltage detection circuit illustrated in FIG. 2. 図2に示したゲート電圧生成回路を説明するための図である。FIG. 3 is a diagram for explaining a gate voltage generation circuit shown in FIG. 2. 図2に示した基準電圧生成回路を説明するための図である。FIG. 3 is a diagram for explaining a reference voltage generation circuit shown in FIG. 2. 本発明の実施形態1の検出回路の動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement of the detection circuit of Embodiment 1 of this invention. 本発明の実施形態2の検出回路を説明するための回路図である。It is a circuit diagram for demonstrating the detection circuit of Embodiment 2 of this invention. 本発明の実施形態2の検出回路の動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement of the detection circuit of Embodiment 2 of this invention. 本発明の実施形態3の検出回路を説明するための回路図である。It is a circuit diagram for demonstrating the detection circuit of Embodiment 3 of this invention. 本発明の実施形態4の検出回路を説明するための回路図である。It is a circuit diagram for demonstrating the detection circuit of Embodiment 4 of this invention. 図11に示した基準電圧生成回路の構成を説明するための回路図である。FIG. 12 is a circuit diagram for explaining a configuration of a reference voltage generation circuit shown in FIG. 11. 図11に示した他の基準電圧生成回路の構成を説明するための回路図である。FIG. 12 is a circuit diagram for explaining a configuration of another reference voltage generation circuit shown in FIG. 11. 本発明の実施形態4の検出回路の動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement of the detection circuit of Embodiment 4 of this invention. 本発明の実施形態5の検出回路を説明するための図である。It is a figure for demonstrating the detection circuit of Embodiment 5 of this invention. 本発明の実施形態6の検出回路を説明するための図である。It is a figure for demonstrating the detection circuit of Embodiment 6 of this invention.

以下、図面を参照して本発明の接続機器の検出回路の実施形態1〜6を説明する。なお、以下に説明する実施形態1〜6においては、いずれもUSB端子を使ってマイクロフォンをコンピュータ等の電子機器(以下、USBデバイスと記す)に接続したものとする。検出回路は、USBデバイス内部に設けられている。
(実施形態1)
・回路構成
図1は、本発明の実施形態1の接続機器の検出回路(以下、単に検出回路と記す)が内蔵されるUSBデバイスを説明するための模式図である。USBデバイスは、USB端子と接続される入力端子101を備えている。また、USBデバイスは、回路A、回路B、回路Cといった用途や機能が異なる複数の回路を備えている。回路A、回路B、回路Cは、いずれもUSB端子から信号や電力の供給を受けて、それぞれの用途や機能に応じた信号を、対応する出力端子に出力する。
Embodiments 1 to 6 of the connection device detection circuit of the present invention will be described below with reference to the drawings. In Embodiments 1 to 6 described below, it is assumed that a microphone is connected to an electronic device such as a computer (hereinafter referred to as a USB device) using a USB terminal. The detection circuit is provided inside the USB device.
(Embodiment 1)
Circuit Configuration FIG. 1 is a schematic diagram for explaining a USB device in which a detection circuit (hereinafter simply referred to as a detection circuit) of a connected device according to Embodiment 1 of the present invention is built. The USB device includes an input terminal 101 connected to a USB terminal. The USB device also includes a plurality of circuits having different uses and functions, such as circuit A, circuit B, and circuit C. Each of the circuit A, the circuit B, and the circuit C receives a signal and power from the USB terminal, and outputs a signal corresponding to each application and function to the corresponding output terminal.

図2は、本発明の実施形態1の検出回路を説明するための図であって、図1に示した回路Cに対応する。なお、本明細書では、図2に示した構成について実施形態1で説明し、以降の実施形態では図2に示した構成と同様の構成については同様の符号を付し、その説明を一部略すものとする。
実施形態1に係る検出回路は、マイク抵抗RMICを検出するための抵抗素子109を備えている。抵抗素子109の一端には電源電圧VCCが接続されている。また、抵抗素子109の他方の端子は、検出回路のノード107と接続されている。
FIG. 2 is a diagram for explaining the detection circuit according to the first embodiment of the present invention, and corresponds to the circuit C shown in FIG. In this specification, the configuration illustrated in FIG. 2 will be described in the first embodiment. In the following embodiments, the same configurations as those illustrated in FIG. It shall be omitted.
The detection circuit according to the first embodiment includes a resistance element 109 for detecting the microphone resistance RMIC. A power supply voltage VCC is connected to one end of the resistance element 109. The other terminal of the resistance element 109 is connected to the node 107 of the detection circuit.

実施形態1の検出回路は、マイク抵抗RMICと抵抗素子109の抵抗値R1とによって分圧された入力電圧VINを検出する電圧検出回路104を備えている。電圧検出回路104が入力電圧Vinに基づいて出力した信号VOUTは、出力端子102から出力される。
また、実施形態1の検出回路は、入力端子101、電圧検出回路104間の信号伝送ノード107上でオンオフし、信号伝送ノード107aと107bとを離接するNチャネルMOSトランジスタ103を備えている。NチャネルMOSトランジスタ103には、ボディダイオード103aが形成されている。入力端子101には、USB端子が接続されている。
The detection circuit according to the first embodiment includes a voltage detection circuit 104 that detects the input voltage VIN divided by the microphone resistor RMIC and the resistance value R1 of the resistance element 109. A signal VOUT output from the voltage detection circuit 104 based on the input voltage Vin is output from the output terminal 102.
The detection circuit according to the first embodiment includes an N-channel MOS transistor 103 which is turned on / off on the signal transmission node 107 between the input terminal 101 and the voltage detection circuit 104 and which connects and disconnects the signal transmission nodes 107a and 107b. A body diode 103 a is formed in the N-channel MOS transistor 103. A USB terminal is connected to the input terminal 101.

また、実施形態1の検出回路は、NチャネルMOSトランジスタ103のゲート電圧VGを生成するゲート電圧生成回路105を備えている。ゲート電圧生成回路105は、NチャネルMOSトランジスタ103を低オン抵抗で導通させるためのゲート電圧VGを出力する。ゲート電圧VGは、電源電圧VCCを昇圧して生成された電圧である。ゲート電圧VGの出力は、USBデバイスがマイク抵抗RMICを検出するように指示したタイミングに応じて行われる。マイク抵抗RMICの検出は、所定の時間間隔で定期的に行われている。
以上の構成において、電源電圧VCCは、マイク抵抗RMICと抵抗素子109の抵抗値R1とによって分圧される。電圧検出回路104は、分圧電圧VSNSが予め設定されている閾値を超えているか否かを検出する。そして、分圧電圧が閾値に満たない場合、USBデバイスにマイクロフォンが接続されていることを検出する。
The detection circuit according to the first embodiment includes a gate voltage generation circuit 105 that generates the gate voltage VG of the N-channel MOS transistor 103. The gate voltage generation circuit 105 outputs a gate voltage VG for making the N-channel MOS transistor 103 conductive with a low on-resistance. The gate voltage VG is a voltage generated by boosting the power supply voltage VCC. The output of the gate voltage VG is performed in accordance with the timing when the USB device instructs to detect the microphone resistance RMIC. The detection of the microphone resistance RMIC is periodically performed at predetermined time intervals.
In the above configuration, the power supply voltage VCC is divided by the microphone resistance RMIC and the resistance value R1 of the resistance element 109. The voltage detection circuit 104 detects whether or not the divided voltage VSNS exceeds a preset threshold value. When the divided voltage is less than the threshold value, it is detected that a microphone is connected to the USB device.

ところで、USB端子は、そのピンが露出していて、ピン同士の空間に空気が存在するため、サージ電圧が発生するおそれがある。さらに、USB端子の外形状は、USB規格で統一されているから、マイク用のUSB端子にユーザが誤って電源用のUSB端子を挿入する可能性がある。これらの場合にも、マイクロフォン用のUSB端子から高電圧が入力するおそれがある。   By the way, since the pins of the USB terminal are exposed and air exists in the space between the pins, a surge voltage may be generated. Furthermore, since the external shape of the USB terminal is standardized by the USB standard, there is a possibility that the user erroneously inserts the USB terminal for power supply into the USB terminal for microphone. In these cases, a high voltage may be input from the microphone USB terminal.

図2に示したUSBデバイスにサージ電圧が印加されると、何ら対策を施さない場合には、電源電圧VCCを供給する端子111に電流が逆流して、電源に接続される他の内部回路の破壊や誤動作を引き起こすおそれがある。このようなことを防ぐため、実施形態1の検出回路は、マイク抵抗RMICを検出するときにUSB端子にサージ電圧が入力された場合、サージ電圧を放電してUSBデバイスの内部回路を保護する機能(以下、保護回路とも記す)を備えている。   When a surge voltage is applied to the USB device shown in FIG. 2, if no measures are taken, the current flows backward to the terminal 111 that supplies the power supply voltage VCC, and other internal circuits connected to the power supply There is a risk of destruction or malfunction. In order to prevent this, the detection circuit according to the first embodiment has a function of discharging the surge voltage and protecting the internal circuit of the USB device when a surge voltage is input to the USB terminal when detecting the microphone resistance RMIC. (Hereinafter also referred to as a protection circuit).

・保護回路
実施形態1の保護回路は、入力端子101に入力されるサージ電圧を放電するためのスイッチとして機能するPチャネルMOSトランジスタ108と、PチャネルMOSトランジスタ108のオン、オフを制御するための基準電圧VRを生成する基準電圧生成回路106と、によって構成される。
Protection circuit The protection circuit of the first embodiment is for controlling the on / off of the P-channel MOS transistor 108 that functions as a switch for discharging a surge voltage input to the input terminal 101 and the P-channel MOS transistor 108. And a reference voltage generation circuit 106 for generating a reference voltage VR.

・電圧検出回路
図3、図4は、電圧検出回路104の回路構成を例示した図である。図3に示した電圧検出回路104は、コンパレータ201を備えている。コンパレータ201の反転入力端子には分圧電圧VSNSが入力されていて、非反転入力端子には電源202から基準電圧VREFが供給されている。コンパレータ201は、分圧電圧VSNSが基準電圧VREF以上か否か判定する。分圧電圧VSNSが基準電圧VREF以上の値を持つ場合、電圧検出回路104は、マイク抵抗RMICを検出できなかった(オープン状態)であるとして、Lowレベルの信号(以下、Lレベルの信号と記す)を出力端子102に出力する。また、分圧電圧VSNSが基準電圧VREFに満たない場合、電圧検出回路104は、マイク抵抗RMICを検出したとしてHighレベルの信号(以下、Hレベルの信号と記す)を出力端子102に出力する。
Voltage Detection Circuit FIGS. 3 and 4 are diagrams illustrating the circuit configuration of the voltage detection circuit 104. The voltage detection circuit 104 illustrated in FIG. 3 includes a comparator 201. The divided voltage VSNS is input to the inverting input terminal of the comparator 201, and the reference voltage VREF is supplied from the power source 202 to the non-inverting input terminal. The comparator 201 determines whether or not the divided voltage VSNS is equal to or higher than the reference voltage VREF. When the divided voltage VSNS has a value equal to or higher than the reference voltage VREF, the voltage detection circuit 104 assumes that the microphone resistance RMIC cannot be detected (open state), and is referred to as a Low level signal (hereinafter referred to as an L level signal). ) To the output terminal 102. On the other hand, when the divided voltage VSNS is less than the reference voltage VREF, the voltage detection circuit 104 outputs a high level signal (hereinafter referred to as an H level signal) to the output terminal 102 as detecting the microphone resistance RMIC.

図4に示した電圧検出回路104は、電流源301と、PチャネルMOSトランジスタ302、NチャネルMOSトランジスタ303によって構成されるインバータを備えている。分圧電圧VSNSが基準電圧VREFに満たない場合、NチャネルMOSトランジスタ303がオフして、PチャネルMOSトランジスタ302がオンしてHレベルの信号を出力端子102に出力する。図4に示した電圧検出回路104では、基準電圧VREFの値は電流源301を流れる電流I0によって決まる。   The voltage detection circuit 104 shown in FIG. 4 includes an inverter composed of a current source 301, a P channel MOS transistor 302, and an N channel MOS transistor 303. When the divided voltage VSNS is less than the reference voltage VREF, the N channel MOS transistor 303 is turned off and the P channel MOS transistor 302 is turned on to output an H level signal to the output terminal 102. In the voltage detection circuit 104 shown in FIG. 4, the value of the reference voltage VREF is determined by the current I 0 flowing through the current source 301.

・ゲート電圧生成回路
図5(a)、(b)は、図2に示したゲート電圧生成回路105の構成例を説明するための図である。図5(a)に示した回路は、アンド回路411と、2つのインバータ412、413によって構成される。アンド回路411、インバータ412、413は互いに直列に接続されていて、アンド回路411には、クロック信号CLKと、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWONとが入力されている。インバータ412はアンド回路411の出力からクロック信号CLK_Bを出力し、インバータ413はクロック信号CLK_Bを反転してクロック信号CLK_BBを出力する。
Gate Voltage Generation Circuit FIGS. 5A and 5B are diagrams for explaining a configuration example of the gate voltage generation circuit 105 shown in FIG. The circuit shown in FIG. 5A includes an AND circuit 411 and two inverters 412 and 413. The AND circuit 411 and the inverters 412 and 413 are connected to each other in series. The AND circuit 411 receives a clock signal CLK and an enable signal SWON for turning on the N-channel MOS transistor 103. The inverter 412 outputs the clock signal CLK_B from the output of the AND circuit 411, and the inverter 413 inverts the clock signal CLK_B and outputs the clock signal CLK_BB.

図5(b)に示したゲート電圧生成回路105は、チャージポンプ回路(昇圧回路)として構成される。ゲート電圧生成回路105は、直列に接続されたスイッチ401、スイッチ402、直列に接続されたスイッチ403、404を有し、スイッチ401、402とスイッチ403、404とが互いに並列に接続されている。スイッチ401とスイッチ402との間と、スイッチ403とスイッチ404との間には、容量素子405が接続されていて、スイッチ402とゲート電圧生成回路105の出力端子とグラウンド電源との間に容量素子406が接続されている。また、ゲート電圧生成回路105の出力端子とグラウンド電源との間に抵抗素子409とNチャネルMOSトランジスタ408が直列接続されている。そして、NチャネルMOSトランジスタ408のゲートにインバータ407の出力が接続され、インバータ407には、イネーブル信号SWONが入力される。   The gate voltage generation circuit 105 shown in FIG. 5B is configured as a charge pump circuit (boost circuit). The gate voltage generation circuit 105 includes a switch 401 and a switch 402 connected in series, and switches 403 and 404 connected in series. The switches 401 and 402 and the switches 403 and 404 are connected in parallel to each other. A capacitor 405 is connected between the switch 401 and the switch 402, and between the switch 403 and the switch 404, and between the switch 402 and the output terminal of the gate voltage generation circuit 105 and the ground power supply. 406 is connected. A resistance element 409 and an N-channel MOS transistor 408 are connected in series between the output terminal of the gate voltage generation circuit 105 and the ground power supply. The output of the inverter 407 is connected to the gate of the N-channel MOS transistor 408, and the enable signal SWON is input to the inverter 407.

スイッチ401〜404は、図5(a)に示した回路から出力されるクロック信号CLK_Bまたはクロック信号CLK_BBによってオン、オフする。また、容量素子405の容量値C1、容量素子406の容量値C2は等しいものとする。
電源電圧VCCの投入後、図示しないマイコンからクロック信号CLK(図中にCLK_BBと記す)がスイッチ401、404に与えられ、クロック信号CLKを反転した反転クロック信号CLK(図中にCLK_Bと記す)がスイッチ402、403に与えられる。スイッチ401、404がオンしたときに容量素子405に電荷が蓄えられ、スイッチ402、403がオンしたとき、容量素子405に蓄えられた電荷が容量素子406に転送される。以上の動作を繰り返すことにより、ゲート電圧生成回路105は、電源電圧VCCを昇圧する。一方、NチャネルMOSトランジスタ103をオフするとき、イネーブル信号SWONはLowレベルになり、インバータ407で反転されて、NチャネルMOSトランジスタ408のゲートに入力される。そして、NチャネルMOSトランジスタ408は、オンして、容量素子405、406に蓄えられた電荷が、抵抗素子409、NチャネルMOSトランジスタ408を介して、グラウンド電源に放電され、0Vとなる。
The switches 401 to 404 are turned on and off by the clock signal CLK_B or the clock signal CLK_BB output from the circuit shown in FIG. Further, it is assumed that the capacitance value C1 of the capacitor 405 and the capacitance value C2 of the capacitor 406 are equal.
After turning on the power supply voltage VCC, a clock signal CLK (denoted as CLK_BB in the figure) is supplied to a switch 401, 404 from a microcomputer (not shown), and an inverted clock signal CLK (denoted as CLK_B in the figure) is obtained by inverting the clock signal CLK. It is given to the switches 402 and 403. Charges are stored in the capacitor 405 when the switches 401 and 404 are turned on, and charges stored in the capacitor 405 are transferred to the capacitor 406 when the switches 402 and 403 are turned on. By repeating the above operation, the gate voltage generation circuit 105 boosts the power supply voltage VCC. On the other hand, when the N-channel MOS transistor 103 is turned off, the enable signal SWON becomes the Low level, is inverted by the inverter 407, and is input to the gate of the N-channel MOS transistor 408. Then, the N channel MOS transistor 408 is turned on, and the electric charge stored in the capacitive elements 405 and 406 is discharged to the ground power supply via the resistance element 409 and the N channel MOS transistor 408, and becomes 0V.

・基準電圧生成回路
図6は、図2に示した基準電圧生成回路106を説明するための図である。基準電圧生成回路106は、電流源501と、電流源501と直列に接続された抵抗素子502とを有し、電流源501と抵抗素子502との接続点から基準電圧VRを出力する。基準電圧VRは、電流源501を流れる電流IREFを抵抗素子502に流すことによって生成される。
Reference Voltage Generation Circuit FIG. 6 is a diagram for explaining the reference voltage generation circuit 106 shown in FIG. The reference voltage generation circuit 106 includes a current source 501 and a resistance element 502 connected in series with the current source 501, and outputs a reference voltage VR from a connection point between the current source 501 and the resistance element 502. The reference voltage VR is generated by flowing a current IREF flowing through the current source 501 through the resistance element 502.

基準電圧生成回路106では、電圧検出回路104の入力電圧の許容最大電圧を許容最大電圧VLIM、PチャネルMOSトランジスタ108の閾値電圧をVthとしたとき、VR=VLIM−Vthとなるように電流IREF、抵抗素子502の抵抗値R2が設定される。つまり、PチャネルMOSトランジスタ108のソース電圧が、VR+Vthを超えたとき、ゲートソース間電圧VGSは、Vthを超える。   In the reference voltage generation circuit 106, when the allowable maximum voltage of the input voltage of the voltage detection circuit 104 is the allowable maximum voltage VLIM and the threshold voltage of the P-channel MOS transistor 108 is Vth, the current IREF is set so that VR = VLIM−Vth. A resistance value R2 of the resistance element 502 is set. That is, when the source voltage of the P-channel MOS transistor 108 exceeds VR + Vth, the gate-source voltage VGS exceeds Vth.

このとき、PチャネルMOSトランジスタ108がオンする。そして、許容最大電圧VLIMを超えた入力電圧VINがPチャネルMOSトランジスタ108を介して放電される。基準電圧生成回路106とPチャネルMOSトランジスタ108は、クランプ回路を構成している。
実施形態1では、VCC=1.8V、VR=0.3V、PチャネルMOSトランジスタ108のVth=0.7V、許容最大電圧VLIM=1.0V、電圧検出回路104が、マイクロフォンが接続されていると判断する際の閾値を0.5Vとする。また、抵抗素子109の抵抗値R1の抵抗値に比べて、NチャネルMOSトランジスタ103のオン抵抗、PチャネルMOSトランジスタ108のオン抵抗は十分小さいものとする。
At this time, the P-channel MOS transistor 108 is turned on. The input voltage VIN exceeding the allowable maximum voltage VLIM is discharged through the P channel MOS transistor 108. The reference voltage generation circuit 106 and the P channel MOS transistor 108 constitute a clamp circuit.
In the first embodiment, Vcc = 1.8V, VR = 0.3V, Pth MOS transistor 108's Vth = 0.7V, allowable maximum voltage VLIM = 1.0V, and the voltage detection circuit 104 is connected to a microphone. Is set to 0.5V. Further, it is assumed that the ON resistance of N channel MOS transistor 103 and the ON resistance of P channel MOS transistor 108 are sufficiently smaller than the resistance value of resistance value R 1 of resistance element 109.

・動作
以下、以上説明した実施形態1の検出回路の動作を説明する。
図7は、実施形態1の検出回路の動作を説明するためのタイミングチャートである。図7の縦軸は電圧レベルであって、横軸は時間である。このタイミングチャートは、電源電圧VCC、基準電圧VR、USBデバイスにマイクロフォンが接続されているか否かを検出するように指示するMICCHK信号、ゲート電圧生成回路105に入力されるクロック信号CLK、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWON、NチャネルMOSトランジスタ103のゲートに入力されるゲート電圧VG、入力電圧VIN、分圧電圧VSNS、出力電圧VOUT、PチャネルMOSトランジスタ108を流れる電流I_MP1を示している。
Operation Hereinafter, the operation of the detection circuit according to the first embodiment described above will be described.
FIG. 7 is a timing chart for explaining the operation of the detection circuit according to the first embodiment. The vertical axis in FIG. 7 is the voltage level, and the horizontal axis is time. This timing chart shows a power supply voltage VCC, a reference voltage VR, a MICCHK signal that instructs to detect whether or not a microphone is connected to the USB device, a clock signal CLK input to the gate voltage generation circuit 105, and an N-channel MOS. An enable signal SWON for turning on the transistor 103, a gate voltage VG inputted to the gate of the N-channel MOS transistor 103, an input voltage VIN, a divided voltage VSNS, an output voltage VOUT, and a current I_MP1 flowing through the P-channel MOS transistor 108 are shown. ing.

図2に示した端子111に電源が投入され、電源電圧VCCが0Vから1.8Vまで上昇する。基準電圧生成回路106から出力される基準電圧VRは、0Vから0.3Vまで上昇する。そして、図示しないマイコンよりマイクロフォンが接続されているかをチェックするためのMICCHK信号がHighレベルになる。MICCHK信号の立ち上がりに同期して、ゲート電圧生成回路105にクロック信号CLKが供給され、昇圧動作を開始する。また、MICCHK信号の立ち上がりに同期して、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWONがHighレベルになる。   The power is turned on to the terminal 111 shown in FIG. 2, and the power supply voltage VCC rises from 0V to 1.8V. The reference voltage VR output from the reference voltage generation circuit 106 increases from 0V to 0.3V. Then, a MICCHK signal for checking whether a microphone is connected from a microcomputer (not shown) becomes a high level. In synchronization with the rise of the MICCHK signal, the clock signal CLK is supplied to the gate voltage generation circuit 105 to start the boosting operation. Further, in synchronization with the rise of the MICCHK signal, the enable signal SWON for turning on the N-channel MOS transistor 103 becomes High level.

図5(b)に示したゲート電圧生成回路105の容量素子405、406の容量値C1、C2は等しいので、ゲート電圧VGは、0Vから3.6Vまで上昇する。ゲート電圧VGの上昇に伴ってNチャネルMOSトランジスタ103がオンする。入力電圧VINは、抵抗素子109とマイク抵抗RMICとによって構成される分圧回路によって上昇する。一方、電圧検出回路104に入力される分圧電圧VSNSは、入力電圧VINが0Vのときの分圧電圧VSNSは、R1>>RMICの時、NチャネルMOSトランジスタ103のボディダイオードの閾値電圧VFとなるため、入力電圧VINまで降圧する。   Since the capacitance values C1 and C2 of the capacitive elements 405 and 406 of the gate voltage generation circuit 105 shown in FIG. 5B are equal, the gate voltage VG rises from 0V to 3.6V. As the gate voltage VG rises, the N channel MOS transistor 103 is turned on. The input voltage VIN rises by a voltage dividing circuit constituted by the resistance element 109 and the microphone resistance RMIC. On the other hand, the divided voltage VSNS input to the voltage detection circuit 104 is equal to the threshold voltage VF of the body diode of the N-channel MOS transistor 103 when R1 >> RMIC when the input voltage VIN is 0V. Therefore, the voltage is stepped down to the input voltage VIN.

ゲート電圧生成回路105は、イネーブル信号SWONによって昇圧動作を開始する。昇圧動作により、ゲート電圧VGが上昇する。NチャネルMOSトランジスタ103がオンした瞬間に電圧検出回路104に分圧電圧VSNSが入力される。例えば図3に示した電圧検出回路104は、分圧電圧VSNSを基準電圧VREFと比較する。分圧電圧VSNSが基準電圧VREF(=0.5V)に満たない場合、Hレベルの信号を出力信号VOUTとして出力する。USBデバイスは、Hレベルの信号の出力によってマイクロフォンが接続されていることを検出する。   The gate voltage generation circuit 105 starts the boosting operation by the enable signal SWON. The gate voltage VG increases due to the boosting operation. The divided voltage VSNS is input to the voltage detection circuit 104 at the moment when the N-channel MOS transistor 103 is turned on. For example, the voltage detection circuit 104 shown in FIG. 3 compares the divided voltage VSNS with the reference voltage VREF. When the divided voltage VSNS is less than the reference voltage VREF (= 0.5 V), an H level signal is output as the output signal VOUT. The USB device detects that a microphone is connected by outputting an H level signal.

ここで、30Vのサージ電圧が入力端子101に入力されたとき、PチャネルMOSトランジスタ108ではソース電圧がVR+Vthを超えることになる。このため、PチャネルMOSトランジスタ108がオンしてサージ電圧がグラウンドに放電される。また、分圧電圧VSNSは、電圧検出回路104の許容最大電圧VLIM(1V)を超える。このため、分圧電圧が電圧検出回路104における閾値を超えるので、出力端子102からはLレベルの信号が出力される。   Here, when a 30-V surge voltage is input to the input terminal 101, the source voltage of the P-channel MOS transistor 108 exceeds VR + Vth. Therefore, P channel MOS transistor 108 is turned on and the surge voltage is discharged to the ground. Further, the divided voltage VSNS exceeds the allowable maximum voltage VLIM (1 V) of the voltage detection circuit 104. For this reason, since the divided voltage exceeds the threshold value in the voltage detection circuit 104, an L level signal is output from the output terminal 102.

サージ電圧は、PチャネルMOSトランジスタ108によって放電される。このため、分圧電圧VSNSは、低電圧1.0Vを保つ。つまり、分圧電圧VSNSが電源電圧VCCを超えないので、端子111を介して電源電圧VCCを供給する電源へ電流が逆流することなく、USBデバイス内部の他の回路を保護することができる。
さらに、実施形態1では、NチャネルMOSトランジスタ103がオフしているときにも、分圧電圧VSNSが許容最大電圧VLIMを超え、PチャネルMOSトランジスタ108に電流が流れることが問題となる。
The surge voltage is discharged by the P channel MOS transistor 108. For this reason, the divided voltage VSNS maintains a low voltage of 1.0V. That is, since the divided voltage VSNS does not exceed the power supply voltage VCC, other circuits inside the USB device can be protected without a current flowing backward to the power supply that supplies the power supply voltage VCC via the terminal 111.
Furthermore, in the first embodiment, even when the N-channel MOS transistor 103 is off, the divided voltage VSNS exceeds the allowable maximum voltage VLIM, and a current flows through the P-channel MOS transistor 108.

これを解消するため、実施形態1では、イネーブル信号SWONがLowレベルのとき、VR=VCCとなるように検出回路を設計、あるいは制御する。このような制御によれば、NチャネルMOSトランジスタ103がオフしているときPチャネルMOSトランジスタ108に電流が流れなくなり、検出回路の消費電力を低減することができる。
以上説明した実施形態1は、入力端子101に周辺機器が接続された場合、周辺機器が接続されたことによって生じる抵抗(電圧)の変化を受動的に検出して周辺機器接続の有無を判定することができる。このため、USBデバイスの小型化、低廉化に有効な検出回路を適用することができる。
In order to solve this problem, in the first embodiment, the detection circuit is designed or controlled so that VR = VCC when the enable signal SWON is at the low level. According to such control, when the N-channel MOS transistor 103 is off, no current flows through the P-channel MOS transistor 108, and the power consumption of the detection circuit can be reduced.
In the first embodiment described above, when a peripheral device is connected to the input terminal 101, a change in resistance (voltage) caused by the connection of the peripheral device is passively detected to determine whether or not the peripheral device is connected. be able to. Therefore, it is possible to apply a detection circuit that is effective for reducing the size and cost of the USB device.

また、実施形態1は、上記構成において、入力端子にサージ電圧が入力された場合、このサージ電圧を受動的に放電することができる。このため、入力端子を比較的サージ電圧が発生しやすいUSB端子としても、検出回路が内蔵されているデバイス内部の回路を保護することができる。特に実施形態1は、本発明の検出回路を必要最小限の構成で実現することができる。このため、検出回路、ひいては検出回路を内蔵するUSBデバイスの小型化を実現することができる。   In the first embodiment, in the above configuration, when a surge voltage is input to the input terminal, the surge voltage can be discharged passively. Therefore, even if the input terminal is a USB terminal that is relatively easy to generate a surge voltage, it is possible to protect the circuit inside the device in which the detection circuit is built. In particular, the first embodiment can realize the detection circuit of the present invention with the minimum necessary configuration. For this reason, it is possible to reduce the size of the detection circuit, and hence the USB device incorporating the detection circuit.

また、実施形態1は、以上説明した構成に限定されるものではない。例えば、実施形態1の接続機器の検出装置は、USBデバイス端子に接続された機器を検出する構成に限定されるものではなく、電源あるいは信号を入力する他の端子を有するデバイスの内部回路を保護することにも適用できる。
さらに、実施形態1は、マイクロフォンを入力端子に接続する構成に限定されるものではない。入力端子に接続される周辺機器であれば、どのような機器の接続にも適用することができる。
Further, the first embodiment is not limited to the configuration described above. For example, the connection device detection apparatus according to the first embodiment is not limited to a configuration that detects a device connected to a USB device terminal, and protects an internal circuit of a device having another terminal for inputting a power source or a signal. It can also be applied.
Furthermore, Embodiment 1 is not limited to the structure which connects a microphone to an input terminal. Any peripheral device connected to the input terminal can be applied to the connection of any device.

(実施形態2)
・回路構成
図8は、本発明の実施形態2の検出回路を説明するための回路図である。図8に示した実施形態2の検出回路は、図2に示したNチャネルMOSトランジスタ103と電圧検出回路104との間にNチャネルMOSトランジスタ703をさらに設けた点で実施形態1の検出回路と相違する。NチャネルMOSトランジスタ703には、ボディダイオード(ドレインバルク間ダイオード)703aが形成され、ボディダイオード703aの順方向の向きは、ボディダイオード103aの順方向の向きと反対である。すなわち、ボディダイオード103a、703aは互いにアノード同士が連続するようになるので、NチャネルMOSトランジスタ103、703を介して電流が流れることがない。
(Embodiment 2)
Circuit Configuration FIG. 8 is a circuit diagram for explaining a detection circuit according to the second embodiment of the present invention. The detection circuit of the second embodiment shown in FIG. 8 differs from the detection circuit of the first embodiment in that an N-channel MOS transistor 703 is further provided between the N-channel MOS transistor 103 and the voltage detection circuit 104 shown in FIG. Is different. The N-channel MOS transistor 703 is formed with a body diode (drain bulk diode) 703a, and the forward direction of the body diode 703a is opposite to the forward direction of the body diode 103a. That is, since the anodes of the body diodes 103a and 703a are continuous with each other, no current flows through the N-channel MOS transistors 103 and 703.

このような構成によれば、NチャネルMOSトランジスタ103、703がオフしているときのボディダイオード103a、703aの閾値電圧を互いに打ち消す(キャンセルする)ことができる。したがって、実施形態2では、NチャネルMOSトランジスタ103、703のボディダイオードにより、NチャネルMOSトランジスタ103、703がオフしているとき、入力端子101に電流が流れることをも抑えることができる。   According to such a configuration, the threshold voltages of the body diodes 103a and 703a when the N-channel MOS transistors 103 and 703 are off can be canceled (cancelled) with each other. Therefore, in the second embodiment, the body diodes of the N-channel MOS transistors 103 and 703 can suppress current from flowing to the input terminal 101 when the N-channel MOS transistors 103 and 703 are off.

・動作
図9は、実施形態2の検出回路の動作を説明するためのタイミングチャートである。図9の縦軸は電圧レベルであって、横軸は時間である。このタイミングチャートは、電源電圧VCC、基準電圧VR、USBデバイスにマイクロフォンが接続されているか否かを検出するように指示するMICCHK信号、ゲート電圧生成回路105に入力されるクロック信号CLK、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWON、NチャネルMOSトランジスタ103のゲートに入力されるゲート電圧VG、入力電圧VIN、分圧電圧VSNS、出力電圧VOUT、PチャネルMOSトランジスタ108を流れる電流I_MP1を示している。
Operation FIG. 9 is a timing chart for explaining the operation of the detection circuit according to the second embodiment. The vertical axis in FIG. 9 is the voltage level, and the horizontal axis is time. This timing chart shows a power supply voltage VCC, a reference voltage VR, a MICCHK signal that instructs to detect whether or not a microphone is connected to the USB device, a clock signal CLK input to the gate voltage generation circuit 105, and an N-channel MOS. An enable signal SWON for turning on the transistor 103, a gate voltage VG inputted to the gate of the N-channel MOS transistor 103, an input voltage VIN, a divided voltage VSNS, an output voltage VOUT, and a current I_MP1 flowing through the P-channel MOS transistor 108 are shown. ing.

ゲート電圧生成回路105は、イネーブル信号SWONによって昇圧動作を開始する。昇圧動作により、ゲート電圧VGが上昇する。NチャネルMOSトランジスタ103、703がオンした瞬間に電圧検出回路104に分圧電圧VSNSが入力される。分圧電圧VSNSが基準電圧VREF(=0.5V)以下であるとき、Hレベルの信号が出力信号VOUTとして出力される。USBデバイスは、Hレベルの信号の出力によってマイクロフォンが接続されていることを検出する。   The gate voltage generation circuit 105 starts the boosting operation by the enable signal SWON. The gate voltage VG increases due to the boosting operation. The divided voltage VSNS is input to the voltage detection circuit 104 at the moment when the N-channel MOS transistors 103 and 703 are turned on. When the divided voltage VSNS is equal to or lower than the reference voltage VREF (= 0.5 V), an H level signal is output as the output signal VOUT. The USB device detects that a microphone is connected by outputting an H level signal.

また、実施形態2においても、30Vのサージ電圧が入力端子101に入力されたとき、PチャネルMOSトランジスタ108がオンしてサージ電圧がグラウンドに放電される。また、分圧電圧が電圧検出回路104におけるマイクロフォン検出の閾値を超えるので、出力端子102からはLレベルの信号が出力される。
サージ電圧は、PチャネルMOSトランジスタ108によって放電される。このため、分圧電圧VSNSは、低電圧1.0Vを保つ。つまり、分圧電圧VSNSが電源電圧VCCを超えないので、端子111に電流が逆流することなく、電源に接続されているUSBデバイスの他の回路を保護することができる。
Also in the second embodiment, when a surge voltage of 30 V is input to the input terminal 101, the P-channel MOS transistor 108 is turned on and the surge voltage is discharged to the ground. Further, since the divided voltage exceeds the microphone detection threshold in the voltage detection circuit 104, an L level signal is output from the output terminal 102.
The surge voltage is discharged by the P channel MOS transistor 108. For this reason, the divided voltage VSNS maintains a low voltage of 1.0V. That is, since the divided voltage VSNS does not exceed the power supply voltage VCC, the other circuit of the USB device connected to the power supply can be protected without causing a current to flow back to the terminal 111.

さらに、実施形態2では、NチャネルMOSトランジスタ103、703がオフしているときにも、分圧電圧VSNSが許容最大電圧VLIMを超え、PチャネルMOSトランジスタ108に電流が流れることが問題となる。実施形態2でも、実施形態1と同様に、SWONがLのとき、VR=VCCとなるように検出回路を設計、あるいは制御することによって検出回路の消費電力を低減することができる。   Furthermore, the second embodiment has a problem that even when the N-channel MOS transistors 103 and 703 are turned off, the divided voltage VSNS exceeds the allowable maximum voltage VLIM and a current flows through the P-channel MOS transistor 108. In the second embodiment, similarly to the first embodiment, when the SWON is L, the power consumption of the detection circuit can be reduced by designing or controlling the detection circuit so that VR = VCC.

(実施形態3)
・回路構成
図10は、本発明の実施形態3の検出回路を説明するための回路図である。図10に示した実施形態3の検出回路と図8に示した実施形態2の検出回路との相違は、PチャネルMOSトランジスタ108のソースがNチャネルMOSトランジスタ103のソースと、NチャネルMOSトランジスタ703のソースとの間に接続された点である。
(Embodiment 3)
Circuit Configuration FIG. 10 is a circuit diagram for explaining a detection circuit according to the third embodiment of the present invention. The difference between the detection circuit of the third embodiment shown in FIG. 10 and the detection circuit of the second embodiment shown in FIG. 8 is that the source of the P-channel MOS transistor 108 is the source of the N-channel MOS transistor 103 and the N-channel MOS transistor 703. It is a point connected between the source.

このような実施形態3によれば、NチャネルMOSトランジスタ103のボディダイオード103aと、NチャネルMOSトランジスタ703のボディダイオード703aの順方向の向きが、端子111から見て互いに逆方向となる。またPチャネルMOSトランジスタ108のソース端子は、ボディダイオード103aのアノードとボディダイオード703aのアノードとの間に接続されている。このため、電流は、信号伝送ノード107からPチャネルMOSトランジスタ108に流れない。このような実施形態3は、実施形態1、2において、イネーブル信号SWONがLレベルのとき、VR=VCCとなるように検出回路を設計、あるいは制御しない場合よりも検出回路の消費電流をさらに低減することができる。   According to the third embodiment, the forward direction of the body diode 103a of the N-channel MOS transistor 103 and the body diode 703a of the N-channel MOS transistor 703 are opposite to each other when viewed from the terminal 111. The source terminal of the P-channel MOS transistor 108 is connected between the anode of the body diode 103a and the anode of the body diode 703a. Therefore, no current flows from signal transmission node 107 to P channel MOS transistor 108. In the third embodiment, when the enable signal SWON is at the L level in the first and second embodiments, the current consumption of the detection circuit is further reduced as compared with the case where the detection circuit is not designed or controlled so that VR = VCC. can do.

なお、実施形態3の検出回路は、実施形態2の検出回路と同様に動作する。実施形態3の動作と実施形態2の動作の相違は、電源電圧VCCが1.8Vであり、ゲート電圧VGが0Vのとき、分圧電圧VSNSが1.8Vとなる点だけである。このため、実施形態3では検出回路の動作についての図示及び説明を省くものとする。   Note that the detection circuit of the third embodiment operates in the same manner as the detection circuit of the second embodiment. The difference between the operation of the third embodiment and the operation of the second embodiment is only that the divided voltage VSNS is 1.8V when the power supply voltage VCC is 1.8V and the gate voltage VG is 0V. For this reason, Embodiment 3 omits illustration and description of the operation of the detection circuit.

(実施形態4)
・回路構成
図11は、本発明の実施形態4の検出回路を説明するための回路図である。図11に示した実施形態4の検出回路と図2に示した実施形態1の検出回路との相違は、図2に示した抵抗素子109に代えて、PチャネルMOSトランジスタ118が、電源電圧VCCと分圧電圧VSNSが印加されるノード107aとの間に接続されている点である。
(Embodiment 4)
Circuit Configuration FIG. 11 is a circuit diagram for explaining a detection circuit according to the fourth embodiment of the present invention. The difference between the detection circuit of the fourth embodiment shown in FIG. 11 and the detection circuit of the first embodiment shown in FIG. 2 is that, instead of the resistance element 109 shown in FIG. And a node 107a to which the divided voltage VSNS is applied.

PチャネルMOSトランジスタ118のゲートには、基準電圧生成回路162が接続されていて、PチャネルMOSトランジスタのゲートに基準電圧を入力している。このため、PチャネルMOSトランジスタ118は、電流源として機能する。
実施形態4では、PチャネルMOSトランジスタ118に供給される基準電圧とPチャネルMOSトランジスタ108に供給される基準電圧とを区別するため、PチャネルMOSトランジスタ108のゲートに接続された基準電圧生成回路を基準電圧生成回路161とする。また、PチャネルMOSトランジスタ118のゲートに接続された基準電圧生成回路を基準電圧生成回路162とする。また、基準電圧生成回路161から出力される基準電圧をVR1、基準電圧生成回路162から出力される基準電圧をVR2とする。
A reference voltage generation circuit 162 is connected to the gate of the P-channel MOS transistor 118, and a reference voltage is input to the gate of the P-channel MOS transistor. Therefore, P channel MOS transistor 118 functions as a current source.
In the fourth embodiment, a reference voltage generation circuit connected to the gate of the P channel MOS transistor 108 is used to distinguish between the reference voltage supplied to the P channel MOS transistor 118 and the reference voltage supplied to the P channel MOS transistor 108. The reference voltage generation circuit 161 is used. A reference voltage generation circuit connected to the gate of the P channel MOS transistor 118 is referred to as a reference voltage generation circuit 162. The reference voltage output from the reference voltage generation circuit 161 is VR1, and the reference voltage output from the reference voltage generation circuit 162 is VR2.

・基準電圧生成回路
図12は、基準電圧生成回路161の構成例を説明するための回路図である。また、図13は、基準電圧生成回路162の構成例を説明するための回路図である。図12に示すように、基準電圧生成回路161は、図2に示した基準電圧生成回路106と同様に構成されていて、電源電圧VCCを供給する電源とグラウンドとの間に電流源1101と抵抗素子1102とが直列に接続された構成を有している。基準電圧VR1は、電流源1101を流れる電流IREF1を抵抗素子1102に流すことによって生成される。
Reference Voltage Generation Circuit FIG. 12 is a circuit diagram for explaining a configuration example of the reference voltage generation circuit 161. FIG. 13 is a circuit diagram for explaining a configuration example of the reference voltage generation circuit 162. As shown in FIG. 12, the reference voltage generation circuit 161 is configured in the same manner as the reference voltage generation circuit 106 shown in FIG. 2, and a current source 1101 and a resistor are connected between the power supply for supplying the power supply voltage VCC and the ground. The element 1102 is connected in series. The reference voltage VR1 is generated by flowing a current IREF1 flowing through the current source 1101 through the resistance element 1102.

図13に示すように、基準電圧生成回路162は、電源電圧VCCを供給する電源とグラウンドとの間にPチャネルMOSトランジスタ1201と電流源1202とが直列に接続された構成を有している。基準電圧生成回路162は、電流源1202を流れる電流IREF2に応じた電圧VR2を生成し、PチャネルMOSトランジスタ118のゲートにVR2を与えている。このような基準電圧生成回路162は、PチャネルMOSトランジスタ118とカレントミラー回路を構成している。
また、実施形態4では、マイク抵抗RMICとPチャネルMOSトランジスタ118とで電圧発生回路を構成し、PチャネルMOSトランジスタ118からマイク抵抗RMICに電流が流れることで、電圧検出回路104への分圧電圧VSNSが生成される。
As shown in FIG. 13, the reference voltage generation circuit 162 has a configuration in which a P-channel MOS transistor 1201 and a current source 1202 are connected in series between a power supply that supplies a power supply voltage VCC and a ground. The reference voltage generation circuit 162 generates a voltage VR2 corresponding to the current IREF2 flowing through the current source 1202, and applies VR2 to the gate of the P-channel MOS transistor 118. Such a reference voltage generation circuit 162 forms a current mirror circuit with the P-channel MOS transistor 118.
In the fourth embodiment, the microphone resistor RMIC and the P-channel MOS transistor 118 constitute a voltage generation circuit, and a current flows from the P-channel MOS transistor 118 to the microphone resistor RMIC, so that the divided voltage to the voltage detection circuit 104 is obtained. VSNS is generated.

・動作
図14は、実施形態4の検出回路の動作を説明するためのタイミングチャートである。図14の縦軸は電圧レベルであって、横軸は時間である。このタイミングチャートは、電源電圧VCC、基準電圧VR1、VR2、USBデバイスにマイクロフォンが接続されているか否かを検出するように指示するMICCHK信号、ゲート電圧生成回路105に入力されるクロック信号CLK、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWON、NチャネルMOSトランジスタ103のゲートに入力されるゲート電圧VG、入力電圧VIN、分圧電圧VSNS、出力電圧VOUT、PチャネルMOSトランジスタ108を流れる電流I_MP1を示している。
Operation FIG. 14 is a timing chart for explaining the operation of the detection circuit according to the fourth embodiment. The vertical axis in FIG. 14 is the voltage level, and the horizontal axis is time. This timing chart shows the power supply voltage VCC, the reference voltages VR1, VR2, the MICCHK signal that instructs to detect whether a microphone is connected to the USB device, and the clock signals CLK, N input to the gate voltage generation circuit 105. Enable signal SWON for turning on channel MOS transistor 103, gate voltage VG inputted to the gate of N channel MOS transistor 103, input voltage VIN, divided voltage VSNS, output voltage VOUT, current I_MP1 flowing through P channel MOS transistor 108 Is shown.

電源が投入され、図2に示した電源電圧VCCが0Vから1.8Vまで上昇する。基準電圧生成回路161の基準電圧VR1は、0Vから0.3Vまで上昇する。そして、図示しないマイコンよりマイクロフォンが接続されているかをチェックするためのMICCHK信号がHighレベルになる。MICCHKの立ち上がりに同期して、ゲート電圧生成回路105にクロック信号CLKが供給され、昇圧動作を開始する。また、MICCHK信号の立ち上がりに同期して、NチャネルMOSトランジスタ103をオンするためのイネーブル信号SWONがHighレベルになる。   The power is turned on, and the power supply voltage VCC shown in FIG. 2 rises from 0V to 1.8V. The reference voltage VR1 of the reference voltage generation circuit 161 increases from 0V to 0.3V. Then, a MICCHK signal for checking whether a microphone is connected from a microcomputer (not shown) becomes a high level. In synchronization with the rise of MICCHK, the clock signal CLK is supplied to the gate voltage generation circuit 105 to start the boosting operation. Further, in synchronization with the rise of the MICCHK signal, the enable signal SWON for turning on the N-channel MOS transistor 103 becomes High level.

図5(b)に示したゲート電圧生成回路105の容量素子405、406の容量値が同じであるから、ゲート電圧VGは、0Vから3.6Vまで上昇する。ゲート電圧VGの上昇に伴い、NチャネルMOSトランジスタ103がオンし、入力電圧VINは、PチャネルMOSトランジスタ118を流れる電流とマイク抵抗RMICとによる電圧発生回路により上昇する。一方、電圧検出回路104へ入力する分圧電圧VSNSは、電源電圧VCCから入力電圧VINまで降圧する。図14中の入力電圧VINが0Vのときの分圧電圧VSNSは、R1>>RMICの時、NチャネルMOSトランジスタ103のボディダイオードの閾値電圧VFとなる。   Since the capacitance values of the capacitive elements 405 and 406 of the gate voltage generation circuit 105 shown in FIG. 5B are the same, the gate voltage VG rises from 0V to 3.6V. As the gate voltage VG rises, the N channel MOS transistor 103 is turned on, and the input voltage VIN rises by a voltage generation circuit using a current flowing through the P channel MOS transistor 118 and the microphone resistance RMIC. On the other hand, the divided voltage VSNS input to the voltage detection circuit 104 is stepped down from the power supply voltage VCC to the input voltage VIN. The divided voltage VSNS when the input voltage VIN in FIG. 14 is 0V becomes the threshold voltage VF of the body diode of the N-channel MOS transistor 103 when R1 >> RMIC.

入力電圧VINは、閾値電圧0.5V以下である。このため、電圧検出回路104は、ゲート電圧VGが上昇してNチャネルMOSトランジスタ103がオンした瞬間に出力信号VOUTとしてHを出力し、マイクロフォンが接続されていることを検出する。
ここで、30Vのサージ電圧が入力端子101に入力されたとき、分圧電圧VSNSは、許容最大電圧VLIM(1V)を超える。このため、PチャネルMOSトランジスタ108がオンし、サージ電圧がグラウンドに放電される。また、分圧電圧VSNSが閾値を超えるので、VOUTはLとなる。サージ電圧は、PチャネルMOSトランジスタ108によってグラウンドに放電されるため、分圧電圧VSNSは、低電圧1.0Vを保つ。つまり、分圧電圧VSNSがVCCを超えないので、端子111に電流が逆流することなく、USBデバイス内部の回路を保護することができる。
このような実施形態4によれば、MOSトランジスタを抵抗素子として使用しているから、図2に示した抵抗素子109を用いるよりも小さい面積で任意の抵抗値の抵抗素子を実現することができる。
The input voltage VIN is a threshold voltage of 0.5V or less. Therefore, the voltage detection circuit 104 outputs H as the output signal VOUT at the moment when the gate voltage VG rises and the N-channel MOS transistor 103 is turned on, and detects that the microphone is connected.
Here, when a surge voltage of 30 V is input to the input terminal 101, the divided voltage VSNS exceeds the allowable maximum voltage VLIM (1 V). For this reason, the P-channel MOS transistor 108 is turned on, and the surge voltage is discharged to the ground. Further, since the divided voltage VSNS exceeds the threshold value, VOUT becomes L. Since the surge voltage is discharged to the ground by the P-channel MOS transistor 108, the divided voltage VSNS maintains a low voltage of 1.0V. That is, since the divided voltage VSNS does not exceed VCC, the circuit inside the USB device can be protected without the current flowing back to the terminal 111.
According to the fourth embodiment, since a MOS transistor is used as a resistance element, a resistance element having an arbitrary resistance value can be realized with a smaller area than when the resistance element 109 shown in FIG. 2 is used. .

(実施形態5)
・回路構成
図15は、本発明の実施形態5の検出回路を説明するための図である。実施形態5の検出回路は、実施形態4で説明した検出回路のNチャネルMOSトランジスタ103と電圧検出回路104との間に、NチャネルMOSトランジスタ143を設けたものである。NチャネルMOSトランジスタ143に生成されるボディダイオードを、ボディダイオード143aとして図中に示す。
(Embodiment 5)
Circuit Configuration FIG. 15 is a diagram for explaining a detection circuit according to the fifth embodiment of the present invention. In the detection circuit of the fifth embodiment, an N-channel MOS transistor 143 is provided between the N-channel MOS transistor 103 and the voltage detection circuit 104 of the detection circuit described in the fourth embodiment. A body diode generated in the N-channel MOS transistor 143 is shown as a body diode 143a in the drawing.

実施形態5では、NチャネルMOSトランジスタ103のボディダイオード103aの順方向の向きと、NチャネルMOSトランジスタ143のボディダイオード143aの順方向の向きとが反対である。このため、NチャネルMOSトランジスタ103、143がオフしているとき、ボディダイオードの閾値電圧VFを打ち消すことができる。したがって、実施形態5では、NチャネルMOSトランジスタ103、143のボディダイオードにより、NチャネルMOSトランジスタ103、143がオフしているとき、入力端子101に電流が流れることをも抑えることができる。   In the fifth embodiment, the forward direction of the body diode 103a of the N-channel MOS transistor 103 is opposite to the forward direction of the body diode 143a of the N-channel MOS transistor 143. Therefore, the threshold voltage VF of the body diode can be canceled when the N-channel MOS transistors 103 and 143 are off. Therefore, in the fifth embodiment, the body diode of the N-channel MOS transistors 103 and 143 can also suppress the current from flowing to the input terminal 101 when the N-channel MOS transistors 103 and 143 are off.

さらに、実施形態5では、NチャネルMOSトランジスタ103、143がオフしているとき、分圧電圧VSNSは許容最大電圧VLIMを超え、PチャネルMOSトランジスタ108に電流が流れる。ただし、実施形態5では、イネーブル信号SWONがLowレベルのとき、VR1=VCCとなるように、制御すれば、PチャネルMOSトランジスタ108はオフして電流が流れなくなり、消費電力を低減することができる。
なお、実施形態5の検出回路の動作は、上記した実施形態2の検出回路と同様に動作する。このとき、NチャネルMOSトランジスタ143はNチャネルMOSトランジスタ103と同様に動作する。このため、実施形態5の検出回路の動作については図示及び説明を省くものとする。
Furthermore, in the fifth embodiment, when the N-channel MOS transistors 103 and 143 are off, the divided voltage VSNS exceeds the allowable maximum voltage VLIM, and a current flows through the P-channel MOS transistor 108. However, in the fifth embodiment, when the control is performed so that VR1 = VCC when the enable signal SWON is at the low level, the P-channel MOS transistor 108 is turned off and no current flows, so that power consumption can be reduced. .
Note that the operation of the detection circuit of the fifth embodiment operates in the same manner as the detection circuit of the second embodiment described above. At this time, N channel MOS transistor 143 operates in the same manner as N channel MOS transistor 103. For this reason, illustration and description of the operation of the detection circuit of Embodiment 5 are omitted.

(実施形態6)
・回路構成
図16は、本発明の実施形態6の検出回路を説明するための図である。実施形態6の検出回路は、実施形態5の検出回路のPチャネルMOSトランジスタ108のソースを、NチャネルMOSトランジスタ103のソースとNチャネルMOSトランジスタ143のソースとの間に接続した点が実施形態5との相違である。このような実施形態6の構成によれば、NチャネルMOSトランジスタ103、143がオフしているとき、NチャネルMOSトランジスタ143のボディダイオードの向きが端子111から見て逆方向になる。このため、電流は信号伝送ノード107からPチャネルMOSトランジスタ108に流れない。このような実施形態6は、実施形態4、5において、SWONがLのとき、VR=VCCとなるように検出回路を設計、あるいは制御しない場合よりも検出回路の消費電流を低減することができる。
(Embodiment 6)
Circuit Configuration FIG. 16 is a diagram for explaining a detection circuit according to the sixth embodiment of the present invention. In the detection circuit of the sixth embodiment, the source of the P-channel MOS transistor 108 of the detection circuit of the fifth embodiment is connected between the source of the N-channel MOS transistor 103 and the source of the N-channel MOS transistor 143. It is a difference. According to the configuration of the sixth embodiment, when the N-channel MOS transistors 103 and 143 are off, the direction of the body diode of the N-channel MOS transistor 143 is reversed as viewed from the terminal 111. Therefore, no current flows from signal transmission node 107 to P channel MOS transistor 108. In the sixth embodiment, when the SWON is L in the fourth and fifth embodiments, the consumption current of the detection circuit can be reduced as compared with the case where the detection circuit is not designed or controlled so that VR = VCC. .

なお、実施形態6の検出回路の動作は、上記した実施形態3の検出回路と同様に動作する。このとき、NチャネルMOSトランジスタ143はNチャネルMOSトランジスタ103と同様に動作する。このため、実施形態6の検出回路の動作については図示及び説明を省くものとする。   Note that the operation of the detection circuit of the sixth embodiment is the same as that of the detection circuit of the third embodiment described above. At this time, N channel MOS transistor 143 operates in the same manner as N channel MOS transistor 103. For this reason, illustration and description of the operation of the detection circuit of Embodiment 6 are omitted.

本発明の接続機器の検出回路は、USB端子を有するUSBデバイスの分野で特に好適に利用できる。   The detection circuit for a connected device according to the present invention can be particularly preferably used in the field of a USB device having a USB terminal.

101 入力端子
102 出力端子
103、703 NチャネルMOSトランジスタ
103a、703a ボディダイオード
104 電圧検出回路
105 ゲート電圧生成回路
106、161、162 基準電圧生成回路
107 信号伝送ノード
108、118 PチャネルMOSトランジスタ
109 抵抗素子
111 端子
DESCRIPTION OF SYMBOLS 101 Input terminal 102 Output terminal 103,703 N channel MOS transistor 103a, 703a Body diode 104 Voltage detection circuit 105 Gate voltage generation circuit 106,161,162 Reference voltage generation circuit 107 Signal transmission node 108,118 P channel MOS transistor 109 Resistance element 111 terminals

Claims (7)

入力端子と、該入力端子から入力された電気信号に基づく信号を検出する電圧検出回路との間に設けられ第1スイッチと、
前記第1スイッチと前記電圧検出回路との間のノードに接続され、前記ノードに電力を供給する電源端子と、
前記電源端子と前記ノードとの間に設けられ、前記入力端子に接続された接続機器に電流を流すインピーダンス素子と、を含み、
前記電圧検出回路は、前記入力端子に入力される入力電圧が前記接続機器の抵抗値と前記インピーダンス素子の抵抗値とによって分圧された分圧電圧の値を検出することを特徴とする接続機器の検出回路。
An input terminal, a first switch that is provided between the voltage detection circuit for detecting a signal based on the electric signal input from the input terminal,
A power supply terminal connected to a node between the first switch and the voltage detection circuit and supplying power to the node;
An impedance element that is provided between the power supply terminal and the node and flows current to a connection device connected to the input terminal;
The voltage detection circuit detects a value of a divided voltage obtained by dividing an input voltage input to the input terminal by a resistance value of the connection device and a resistance value of the impedance element. Detection circuit.
前記インピーダンス素子とグラウンド電源との間に設けられ、前記入力端子から予め設定されている電圧値以上の電圧が入力された場合にオンし、前記入力端子に入力された電圧を前記グラウンド電源に放電する第2スイッチをさらに備えることを特徴とする請求項1に記載の接続機器の検出回路。   Provided between the impedance element and a ground power supply, and turns on when a voltage equal to or higher than a preset voltage value is input from the input terminal, and discharges the voltage input to the input terminal to the ground power supply. The connected device detection circuit according to claim 1, further comprising: a second switch that performs the operation. 前記第1スイッチが、前記電源端子から前記入力端子に向かう方向を順方向とするボディダイオードを有する第1MOSトランジスタであることを特徴とする請求項1または2に記載の接続機器の検出回路。   3. The connection device detection circuit according to claim 1, wherein the first switch is a first MOS transistor having a body diode whose forward direction is from the power supply terminal to the input terminal. 4. 前記第1スイッチが、前記入力端子から前記電源端子に向かう方向を順方向とするボディダイオードを有し、前記第1MOSトランジスタと前記インピーダンス素子との間に設けられた第2MOSトランジスタをさらに含むことを特徴とする請求項3に記載の接続機器の検出回路。   The first switch includes a body diode having a forward direction from the input terminal toward the power supply terminal, and further includes a second MOS transistor provided between the first MOS transistor and the impedance element. The detection circuit for a connected device according to claim 3, wherein 前記第2スイッチが、前記第1MOSトランジスタのソースと前記第2MOSトランジスタのソースと間にソースが接続される第3MOSトランジスタを含むことを特徴とする請求項4に記載の接続機器の検出回路。 It said second switch, the detection circuit of the connection device according to claim 4, characterized in that it comprises a first 3MOS transistor whose source is connected between the sources of said first 2MOS transistor of the first 1MOS transistor. 前記インピーダンス素子は、抵抗素子であることを特徴とする請求項1から5のいずれか1項に記載の接続機器の検出回路。   The detection circuit for a connected device according to any one of claims 1 to 5, wherein the impedance element is a resistance element. 前記インピーダンス素子は、MOSトランジスタであることを特徴とする請求項1から5のいずれか1項に記載の接続機器の検出回路。   6. The detection circuit for a connected device according to claim 1, wherein the impedance element is a MOS transistor.
JP2011158043A 2011-07-19 2011-07-19 Connected device detection circuit Expired - Fee Related JP5584179B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011158043A JP5584179B2 (en) 2011-07-19 2011-07-19 Connected device detection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011158043A JP5584179B2 (en) 2011-07-19 2011-07-19 Connected device detection circuit

Publications (2)

Publication Number Publication Date
JP2013025474A JP2013025474A (en) 2013-02-04
JP5584179B2 true JP5584179B2 (en) 2014-09-03

Family

ID=47783775

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011158043A Expired - Fee Related JP5584179B2 (en) 2011-07-19 2011-07-19 Connected device detection circuit

Country Status (1)

Country Link
JP (1) JP5584179B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6900780B2 (en) * 2017-05-18 2021-07-07 セイコーエプソン株式会社 Circuit equipment, electronic devices and cable harnesses
TWI781134B (en) 2017-01-25 2022-10-21 日商精工愛普生股份有限公司 Circuit device, electronic device, and cable harness

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100294266B1 (en) * 1996-10-29 2001-07-12 윤종용 Computer and peripheral with auto-negotiation by analog signal level
JP2006094301A (en) * 2004-09-27 2006-04-06 Matsushita Electric Ind Co Ltd High-voltage driver circuit
JP4930263B2 (en) * 2006-12-25 2012-05-16 パナソニック株式会社 Power storage device
JP4891100B2 (en) * 2007-01-17 2012-03-07 セイコーエプソン株式会社 Power reception control device, power reception device, and electronic device
JP5139022B2 (en) * 2007-10-15 2013-02-06 ローム株式会社 Overvoltage protection circuit and power management circuit and electronic equipment using the same
WO2009093285A1 (en) * 2008-01-24 2009-07-30 Hitachi, Ltd. Plasma display unit and method for controlling the same
JP5714274B2 (en) * 2009-10-02 2015-05-07 ローム株式会社 Semiconductor devices and electronic devices using them
JP2011130569A (en) * 2009-12-17 2011-06-30 Toko Inc Noncontact power transfer device

Also Published As

Publication number Publication date
JP2013025474A (en) 2013-02-04

Similar Documents

Publication Publication Date Title
KR102352890B1 (en) Dc-dc converter having circuits for controlling volatge of flying capacitor and therefore voltage controlling method
JP5791007B2 (en) Power supply apparatus and method, and user apparatus
JP5431396B2 (en) Constant voltage power circuit
JP2011223829A (en) Control circuit for negative voltage charge pump circuit, negative voltage charge pump circuit, and electronic device and audio system each employing them
US9977475B2 (en) Over voltage protection for a communication line of a bus
KR101733740B1 (en) Battery protection circuit
JP2009106050A (en) Overvoltage protection circuit
US11293954B2 (en) Voltage sensing circuit
JP2016140211A (en) Power feeding system
KR20160070004A (en) Voltage detection circuit
JP5584179B2 (en) Connected device detection circuit
US9979181B2 (en) Low power circuit for transistor electrical overstress protection in high voltage applications
JP2014027644A (en) Power-on-reset device and power-on-reset method
US10141925B1 (en) Circuits and methods for strengthening load transient response compensation
JP6446181B2 (en) Charging circuit and electronic device using the same
JP4944489B2 (en) Overvoltage protection circuit and charging device and electronic device using the same
KR20150019000A (en) Reference current generating circuit and method for driving the same
JP2006262610A (en) Power supply circuit
JP5750326B2 (en) Electronic device protection circuit
US11322975B1 (en) Power source switching
TWI683199B (en) Adaptive discharge circuit and associated power supply
US11121563B2 (en) Power control circuit
US20160170933A1 (en) Tracking circuit and method
JP2017203727A (en) Short circuit detection circuit
KR20190017300A (en) Charging device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130131

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131125

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131203

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140131

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140715

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140717

R150 Certificate of patent or registration of utility model

Ref document number: 5584179

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees