JP5473531B2 - バイアス電位発生回路 - Google Patents
バイアス電位発生回路 Download PDFInfo
- Publication number
- JP5473531B2 JP5473531B2 JP2009243512A JP2009243512A JP5473531B2 JP 5473531 B2 JP5473531 B2 JP 5473531B2 JP 2009243512 A JP2009243512 A JP 2009243512A JP 2009243512 A JP2009243512 A JP 2009243512A JP 5473531 B2 JP5473531 B2 JP 5473531B2
- Authority
- JP
- Japan
- Prior art keywords
- pulse width
- generating
- signal
- width modulation
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/36—Means for starting or stopping converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Description
図1には、本発明の第1実施形態に係るバイアス電位発生回路10の回路図を示した。なお、図12に示すバイアス電位発生回路100と同一部分には同一符号を付した。
次に、本発明の第2実施形態について説明する。なお、第1実施形態で説明したバイアス電位発生回路10と同一部分については同一符号を付し、その詳細な説明は省略する。
次に、本発明の第3実施形態について説明する。なお、上記第2実施形態で説明したバイアス電位発生回路30と同一部分については同一符号を付し、その詳細な説明は省略する。
次に、本発明の第4実施形態について説明する。なお、上記第2実施形態で説明したバイアス電位発生回路30と同一部分については同一符号を付し、その詳細な説明は省略する。
次に、本発明の第5実施形態について説明する。なお、上記第2実施形態で説明したバイアス電位発生回路30と同一部分については同一符号を付し、その詳細な説明は省略する。
10 バイアス電位発生回路
12 クロック供給回路
14 立ち上がりSin波生成回路
16 ΔΣ変換回路
18 Sin波
20 立ち上がり波形信号
22 パルス幅変調信号
30 バイアス電位発生回路
32 ローパスフィルタ
40 バイアス電位発生回路
42 立ち下がりSin波生成回路
44 セレクタ回路
46 Sin波
48 立ち下がり波形信号
50 バイアス電位発生回路
52 インバータ回路
54 セレクタ回路
100 バイアス電位発生回路
C コンデンサ
IN1 基準電位入力端子
OP 増幅器
R1、R2、R3 抵抗
SW スイッチ
Claims (6)
- 予め定めた周波数のクロック信号を生成するクロック信号生成手段と、
前記クロック信号生成手段により生成された前記クロック信号に同期して、正弦波の立ち上がり部分の立ち上がり波形信号を生成する立ち上がり波形信号生成手段と、
前記クロック信号生成手段により生成された前記クロック信号に同期して、前記立ち上がり波形信号生成手段により生成された前記立ち上がり波形信号に基づいてパルス幅変調したパルス幅変調信号を生成するパルス幅変調信号生成手段と、
一端がオペアンプの基準電位入力端子側に接続された第1の抵抗と、
一端が前記第1の抵抗の一端及び前記オペアンプの基準電位入力端子側に接続され、他端が接地された第2の抵抗と、
一端が電源に接続されると共に他端が前記第1の抵抗の他端に接続され、前記パルス幅変調信号生成手段により、前記正弦波の立ち上がり部分の立ち上がり波形信号に基づいて生成されたパルス幅変調信号によりオンオフするスイッチと、
を備えたバイアス電位発生回路。 - 正弦波の立ち下がり部分の立ち下がり波形信号を生成する立ち下がり波形信号生成手段と、
本回路の起動時には、前記立ち上がり波形信号を選択して前記パルス幅変調信号生成手段に出力し、本回路の停止時には、前記立ち下がり波形信号を選択して前記パルス幅変調信号生成手段に出力する波形信号選択手段と、
をさらに備えた請求項1記載のバイアス電位発生回路。 - 予め定めた周波数のクロック信号を生成するクロック信号生成手段と、
前記クロック信号生成手段により生成された前記クロック信号に同期して、正弦波の立ち上がり部分の立ち上がり波形信号を生成する立ち上がり波形信号生成手段と、
前記クロック信号生成手段により生成された前記クロック信号に同期して、前記立ち上がり波形信号生成手段により生成された前記立ち上がり波形信号に基づいてパルス幅変調したパルス幅変調信号を生成するパルス幅変調信号生成手段と、
前記パルス幅変調信号生成手段により生成されたパルス幅変調信号を反転した反転パルス幅変調信号を生成する反転手段と、
一端がオペアンプの基準電位入力端子側に接続された第1の抵抗と、
一端が前記第1の抵抗の一端及び前記オペアンプの基準電位入力端子側に接続され、他端が接地された第2の抵抗と、
一端が電源に接続されると共に他端が前記第1の抵抗の他端に接続され、起動時には前記パルス幅変調信号生成手段により生成された前記パルス幅変調信号により、停止時には前記反転手段により生成された前記反転パルス幅信号によりオンオフするスイッチと、
を備えたバイアス電位発生回路。 - 前記オペアンプの基準電位入力端子と、前記第1の抵抗と前記第2の抵抗との接続点と、の間に、ノイズ除去フィルタをさらに備えた
請求項1〜請求項3の何れか1項に記載のバイアス電位発生回路。 - 前記クロック信号生成手段は、前記予め定めた周波数よりも高い周波数のクロック信号を生成し、
前記ノイズ除去フィルタは、前記予め定めた周波数に対応した抵抗値よりも低い抵抗値の抵抗及び容量素子から成る
請求項4記載のバイアス電位発生回路。 - 前記パルス幅変調信号生成手段は、前記立ち上がり波形信号をΔΣ変換することにより前記パルス幅変調信号を生成する
請求項1〜請求項5の何れか1項に記載のバイアス電位発生回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009243512A JP5473531B2 (ja) | 2009-10-22 | 2009-10-22 | バイアス電位発生回路 |
US12/909,162 US8432194B2 (en) | 2009-10-22 | 2010-10-21 | Bias potential generating circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009243512A JP5473531B2 (ja) | 2009-10-22 | 2009-10-22 | バイアス電位発生回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011091626A JP2011091626A (ja) | 2011-05-06 |
JP5473531B2 true JP5473531B2 (ja) | 2014-04-16 |
Family
ID=43897882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009243512A Active JP5473531B2 (ja) | 2009-10-22 | 2009-10-22 | バイアス電位発生回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8432194B2 (ja) |
JP (1) | JP5473531B2 (ja) |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4731720A (en) * | 1984-11-02 | 1988-03-15 | Canon Kabushiki Kaisha | High-voltage power source apparatus |
KR910002791B1 (ko) * | 1987-01-23 | 1991-05-04 | 미쓰비시 뎅끼 가부시기가이샤 | 에어프로센서용 입력처리회로 |
JPH0710174B2 (ja) * | 1989-05-29 | 1995-02-01 | 三菱電機株式会社 | Pwmコンバータ装置 |
JPH04183275A (ja) * | 1990-11-16 | 1992-06-30 | Honda Motor Co Ltd | パルス幅変調制御装置 |
JP3446220B2 (ja) * | 1992-05-21 | 2003-09-16 | ソニー株式会社 | モータ駆動装置 |
JPH0621731A (ja) * | 1992-07-03 | 1994-01-28 | Foster Electric Co Ltd | Σδ変調を利用した電力増幅装置及びスピーカシステム |
US5376872A (en) * | 1993-04-29 | 1994-12-27 | Fuji Electric Co., Ltd. | Control device for voltage type pulse width modulation inverter |
JPH07336173A (ja) * | 1994-06-13 | 1995-12-22 | Aiwa Co Ltd | 信号レベル調整装置 |
US5744987A (en) * | 1994-11-08 | 1998-04-28 | Sony Corporation | Signal converter for reproducing audio signals recorded on a film medium |
US5804997A (en) * | 1995-09-19 | 1998-09-08 | Fujitsu Limited | Current-to-voltage converting device and light receiver |
JP3031265B2 (ja) * | 1996-10-24 | 2000-04-10 | 日本電気株式会社 | 圧電トランスの駆動回路および駆動方法 |
US6400821B1 (en) * | 1998-05-29 | 2002-06-04 | Motorola, Inc. | Digital tone generator |
JP2002158543A (ja) * | 2000-11-17 | 2002-05-31 | Sony Corp | デジタルパワーアンプ |
JP4556396B2 (ja) * | 2003-08-29 | 2010-10-06 | ウシオ電機株式会社 | エキシマ放電ランプ調光装置 |
JP4306428B2 (ja) * | 2003-11-27 | 2009-08-05 | ヤマハ株式会社 | ポップノイズ低減回路 |
US6956727B1 (en) * | 2004-01-21 | 2005-10-18 | Analog Devices, Inc. | High side current monitor with extended voltage range |
JP2005217613A (ja) | 2004-01-28 | 2005-08-11 | Yamaha Corp | ポップノイズ防止回路 |
US7378805B2 (en) * | 2005-03-22 | 2008-05-27 | Fairchild Semiconductor Corporation | Single-stage digital power converter for driving LEDs |
JP2008244507A (ja) * | 2005-07-08 | 2008-10-09 | Pioneer Electronic Corp | ディエンファシス回路及び受信機 |
JP2007151098A (ja) | 2005-11-07 | 2007-06-14 | Matsushita Electric Ind Co Ltd | ポップ音を抑止した音声信号出力制御装置 |
JP2008182529A (ja) * | 2007-01-25 | 2008-08-07 | Toshiba Corp | 光受信回路および光結合装置 |
JP5018795B2 (ja) * | 2009-01-22 | 2012-09-05 | 日本テキサス・インスツルメンツ株式会社 | 電圧供給回路及び回路装置 |
-
2009
- 2009-10-22 JP JP2009243512A patent/JP5473531B2/ja active Active
-
2010
- 2010-10-21 US US12/909,162 patent/US8432194B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20110095793A1 (en) | 2011-04-28 |
JP2011091626A (ja) | 2011-05-06 |
US8432194B2 (en) | 2013-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4787712B2 (ja) | Pwm信号生成回路およびそれを備えた電源装置 | |
JP5697621B2 (ja) | Dc−dcコンバータおよび音声出力装置 | |
JP2010266957A (ja) | レギュレータ回路 | |
JP2007166190A (ja) | D級アンプ | |
US8150064B2 (en) | Audio output device and method | |
US11539335B2 (en) | Transducer driver circuitry | |
JP5473531B2 (ja) | バイアス電位発生回路 | |
JP5115343B2 (ja) | 音声出力回路 | |
US7986179B2 (en) | Circuit and method for reducing popping sound | |
JP5499431B2 (ja) | 三角波発生回路 | |
JP2007163301A (ja) | バーンインテスト信号発生回路及びバーンインテスト方法 | |
JP6024408B2 (ja) | 電源回路 | |
JP2012023581A (ja) | 増幅回路 | |
JP5018795B2 (ja) | 電圧供給回路及び回路装置 | |
JP2009200825A (ja) | 半導体集積回路 | |
JP2010171790A (ja) | バイアス電位発生回路 | |
JP2005204217A (ja) | Pwm変調回路及びそれを用いたd級増幅回路 | |
JP2013093800A (ja) | オーディオ機器の出力回路とその制御方法、及びそれを備えた電子機器 | |
JP5002964B2 (ja) | 遅延回路及びそれを備えたアナログ/デジタルコンバータ回路 | |
JP2006128909A (ja) | 電圧発生回路およびこれを用いたオーディオ信号処理装置 | |
JP2005217583A (ja) | スイッチングアンプ | |
JP5584097B2 (ja) | ミュート回路 | |
JP4183957B2 (ja) | ミュート回路および基準電圧発生回路 | |
JP2007281710A (ja) | ポップ音抑制回路 | |
TWI373910B (en) | Audio amplifier exhibiting anti-pop technique and the method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20121019 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130626 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130702 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130902 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131001 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140114 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140204 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5473531 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |