JP4939335B2 - 双方向スイッチ回路 - Google Patents
双方向スイッチ回路 Download PDFInfo
- Publication number
- JP4939335B2 JP4939335B2 JP2007204871A JP2007204871A JP4939335B2 JP 4939335 B2 JP4939335 B2 JP 4939335B2 JP 2007204871 A JP2007204871 A JP 2007204871A JP 2007204871 A JP2007204871 A JP 2007204871A JP 4939335 B2 JP4939335 B2 JP 4939335B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- transistor
- well
- bidirectional switch
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Electronic Switches (AREA)
- Read Only Memory (AREA)
Description
以下、図面を参照して本発明の実施の形態について説明する。図1は、本発明の実施の形態1に関わるスイッチ回路100を有するメモリ回路10を示すブロック図である。図1に示すように、本実施の形態のメモリ回路は、スイッチ回路100、メモリセルアレイ1、昇圧回路2、X−デコーダ回路3、Y−デコーダ回路4、ソース回路5、書込み回路6、読出し回路7を有している。
図12は、本発明の実施の形態2のP型基板上に形成された双方向スイッチ80を示す図である。なお、図12において、図3と共通する構成に関しては、同一の符号を付し、その詳細な説明を省略する。図12では、図3に示した双方向スイッチ30に対して、第2導電型の第6のトランジスタに相当するNMOSトランジスタN3、及び第2導電型の第5のトランジスタに相当するNMOSトランジスタN4が追加されている。NMOSトランジスタN3とNMOSトランジスタN4は、端子VPPと端子VPTとの間に直列に接続されている。また、不図示であるが、NMOSトランジスタN3は、第9のウェル(N型ディープウェル)内に形成された第8のウェル(P型ウェル)内に形成されている。この第9のウェルは電源電位VCCに接続されている。また、NMOSトランジスタN4は、フローティング状態の第6のウェル(N型ディープウェル)内に形成された第7のウェル(P型ウェル)内に形成されている。また、NMOSトランジスタN3の基板端子は端子VPPに接続され、NMOSトランジスタN4の基板端子は端子VPTに接続されている。
図14は、本実施の形態3の双方向スイッチ90を示す図である。なお、図14において、図3と共通する構成に関しては、同一の符号を付し、その詳細な説明を省略する。図14に示す双方向スイッチ90では、PMOSトランジスタP1及びPMOSトランジスタP2のN型ウェルがフローティングな状態とされている。また、第2導電型の第4のトランジスタに相当するNMOSトランジスタN1及び第2導電型の第3のトランジスタに相当するNMOSトランジスタN2のN型ディープウェルも、それぞれフローティングな状態とされている。また、NMOSトランジスタN1は、PMOSトランジスタP1が接続される端子VPPに共通に接続されている。また、不図示であるが、NMOSトランジスタN1は、フローティング状態の第4のウェル(N型ディープウェル)内に形成された第5のウェル(P型ウェル)内に形成されている。また、NMOSトランジスタN2は、フローティング状態の第2のウェル(N型ディープウェル)内に形成された第3のウェル(P型ウェル)内に形成されている。また、NMOSトランジスタN1の基板端子は端子VPPに接続され、NMOSトランジスタN2の基板端子は端子VPTに接続されている。
1 メモリセルアレイ
2 昇圧回路
3 X−デコーダ回路
4 Y−デコーダ回路
5 ソース回路
6 書込み回路
7 読み出し回路
8 外部回路
10 メモリ回路
30 双方向スイッチ
31 正電圧用双方向スイッチ
32 負電圧用双方向スイッチ
VPT 第1の入出力端子
VPP 第2の入出力端子
VPN 第3の入出力端子
P1、P2 PMOSトランジスタ
N1〜N4 NMOSトランジスタ
Claims (15)
- 正電圧もしくは負電圧が印加される第1の端子と、
前記第1の端子に接続され、フローティング状態の第1のウェル内に形成される第1導電型の第1のトランジスタと、
前記第1のトランジスタと第2の端子との間に接続される第1導電型の第2のトランジスタとを有し、
前記第1及び第2のトランジスタは前記第1の端子と前記第2の端子との間の導通状態を制御する双方向スイッチ回路。 - 前記第2のトランジスタは、前記第1のウェルとは異なるウェル内に形成され、当該第2のトランジスタの基板端子は前記第2の端子に接続されていることを特徴とする請求項1に記載の双方向スイッチ回路。
- 前記双方向スイッチ回路は、さらに、
フローティング状態の第2のウェル内に形成された第3のウェル内に形成される第2導電型の第3のトランジスタと、
前記第3のトランジスタと第3の端子との間に接続される第2導電型の第4のトランジスタとを有し、
前記第3のトランジスタの基板端子は前記第1の端子に接続され、
前記第3及び第4のトランジスタは前記第1の端子と前記第3の端子との間の導通状態を制御することを特徴とする請求項1あるいは2に記載の双方向スイッチ回路。 - 前記第4のトランジスタは前記第3の端子に接続された第4のウェル内に形成され、当該第4のウェルは第5のウェル内に形成され、
前記第4のトランジスタの基板端子は前記第3の端子に接続されていることを特徴とする請求項3に記載の双方向スイッチ回路。 - 前記第1の導電型トランジスタがP型トランジスタである場合、
前記第5のウェルは、電源電位に接続されることを特徴とする請求項4に記載の双方向スイッチ回路。 - 前記第1の導電型トランジスタがN型トランジスタである場合、
前記第5のウェルは、接地電位に接続されることを特徴とする請求項4に記載の双方向スイッチ回路。 - 前記第1の導電型トランジスタがP型トランジスタである場合、
前記双方向スイッチ回路は、さらに、
フローティング状態の第6のウェル内に形成された第7のウェル内に形成される第2導電型の第5のトランジスタと、
前記第5のトランジスタと前記第2の端子との間に接続される第2導電型の第6のトランジスタとを有し、
前記第5のトランジスタの基板端子は前記第1の端子に接続され、
前記第5及び第6のトランジスタは前記第1の端子と前記第2の端子との間の導通状態を制御することを特徴とする請求項1乃至4のいずれか1項に記載の双方向スイッチ回路。 - 前記第6のトランジスタは、前記第2の端子に接続された第8のウェル内に形成され、当該第8のウェルは第9のウェル内に形成され、
前記第6のトランジスタの基板端子は前記第2の端子に接続されていることを特徴とする請求項7に記載の双方向スイッチ回路。 - 前記第9のウェルは、電源電位に接続されることを特徴とする請求項8に記載の双方向スイッチ回路。
- 前記第1の導電型トランジスタがN型トランジスタである場合、
前記双方向スイッチ回路は、さらに、
フローティング状態の第6のウェル内に形成される第2導電型の第5のトランジスタと、
前記第5のトランジスタと前記第2の端子との間に接続される第2導電型の第6のトランジスタとを有し、
前記第5及び第6のトランジスタは前記第1の端子と前記第2の端子との間の導通状態を制御することを特徴とする請求項1乃至4のいずれか1項に記載の双方向スイッチ回路。 - 前記第6のトランジスタは、前記第2の端子に接続された第7のウェル内に形成され、
前記第6のトランジスタの基板端子は前記第2の端子に接続されていることを特徴とする請求項10に記載の双方向スイッチ回路。 - 前記第7のウェルは、接地電位に接続されることを特徴とする請求項10に記載の双方向スイッチ回路。
- 前記第1の導電型トランジスタがP型トランジスタである場合、
前記第2の端子に正電圧が入力され、前記第3の端子には負電圧が入力され、
前記第1の導電型トランジスタがN型トランジスタである場合、
前記第2の端子に負電圧が入力され、前記第3の端子には正電圧が入力されることを特徴とする請求項3乃至12のいずれか1項に記載の双方向スイッチ回路。 - 前記双方向スイッチ回路はさらに、
フローティング状態の第2のウェル内に形成された第3のウェル内に形成される第2導電型の第3のトランジスタと、
前記第3のトランジスタと前記第2の端子との間に接続され、フローティング状態の第4のウェル内に形成された第5のウェル内に形成される第2導電型の第4のトランジスタとを有し、
前記第2のトランジスタは、前記第1のウェルとは異なるフローティング状態のウェル内に形成され、
前記第3のトランジスタの基板端子は前記第1の端子に接続され、
前記第4のトランジスタの基板端子は前記第2の端子に接続されることを特徴とする請求項1に記載の双方向スイッチ回路。 - 前記第2の端子には、正電圧のみが印加されることを特徴とする請求項14に記載の双方向スイッチ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007204871A JP4939335B2 (ja) | 2007-08-07 | 2007-08-07 | 双方向スイッチ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007204871A JP4939335B2 (ja) | 2007-08-07 | 2007-08-07 | 双方向スイッチ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009044276A JP2009044276A (ja) | 2009-02-26 |
JP4939335B2 true JP4939335B2 (ja) | 2012-05-23 |
Family
ID=40444568
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007204871A Expired - Fee Related JP4939335B2 (ja) | 2007-08-07 | 2007-08-07 | 双方向スイッチ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4939335B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7795897B1 (en) * | 2009-03-27 | 2010-09-14 | Advantest Corporation | Test apparatus and driver circuit |
JP2011187141A (ja) | 2010-03-10 | 2011-09-22 | Toshiba Corp | 転送回路及びそれを用いた不揮発性半導体記憶装置 |
US8228109B2 (en) * | 2010-06-28 | 2012-07-24 | Freescale Semiconductor, Inc. | Transmission gate circuitry for high voltage terminal |
EP2515439A1 (en) * | 2011-04-18 | 2012-10-24 | Philips Intellectual Property & Standards GmbH | Semiconductor switch with reliable blackout behavior and low control power |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2636778B1 (fr) * | 1988-08-31 | 1990-12-14 | Sgs Thomson Microelectronics | Transistor mos composite et application a une diode roue libre |
US5689209A (en) * | 1994-12-30 | 1997-11-18 | Siliconix Incorporated | Low-side bidirectional battery disconnect switch |
FR2735927B1 (fr) * | 1995-06-21 | 1997-08-01 | Sgs Thomson Microelectronics | Circuit de commutation permettant de fournir selectivement des tensions de signes differents |
JP2004179470A (ja) * | 2002-11-28 | 2004-06-24 | Sharp Corp | 半導体入出力回路 |
JP2006108567A (ja) * | 2004-10-08 | 2006-04-20 | Sanyo Electric Co Ltd | スイッチング素子およびそれを用いた保護回路 |
-
2007
- 2007-08-07 JP JP2007204871A patent/JP4939335B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009044276A (ja) | 2009-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7492206B2 (en) | Level shifter with reduced leakage current and block driver for nonvolatile semiconductor memory device | |
US7564288B2 (en) | Semiconductor integrated circuit | |
USRE49274E1 (en) | Non-volatile semiconductor storage device | |
US7274603B2 (en) | Level shifter circuit and semiconductor memory device using same | |
JP2016511933A5 (ja) | ||
US20170076800A1 (en) | Voltage generating circuit and semiconductor memory device | |
JP4939335B2 (ja) | 双方向スイッチ回路 | |
US6128230A (en) | Semiconductor memory with PN junction potential reduction in a writing mode | |
US20070069800A1 (en) | Negative charge-pump with circuit to eliminate parasitic diode turn-on | |
CN111030674B (zh) | 锁存电路 | |
JP2019145979A (ja) | 半導体装置 | |
CN107086045B (zh) | 产生施加给非易失性存储单元的电压的电压供应器件 | |
JP2009277326A (ja) | フューズデータ読み出し回路 | |
US7542349B2 (en) | Semiconductor memory device | |
US8848441B2 (en) | Switch and semiconductor device including the switch | |
US7288964B2 (en) | Voltage selective circuit of power source | |
US20140293716A1 (en) | Switching circuit and semiconductor memory device | |
CN112929015B (zh) | 开关电路 | |
US8659327B2 (en) | High voltage sustainable output buffer | |
US20060267414A1 (en) | Cascode protected negative voltage switching | |
KR20060044684A (ko) | 비휘발성 메모리 회로 및 반도체 장치 | |
JP2006086892A (ja) | 半導体集積回路装置 | |
US7260014B1 (en) | Voltage supply circuit for memory array programming | |
TWI284326B (en) | Negative charge-pump with circuit to eliminate parasitic diode turn-on | |
CN107103932B (zh) | 位线驱动电路及非易失性存储电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100512 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120221 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120224 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150302 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |