JP4886846B2 - 情報処理装置および不揮発性半導体メモリドライブ - Google Patents
情報処理装置および不揮発性半導体メモリドライブ Download PDFInfo
- Publication number
- JP4886846B2 JP4886846B2 JP2009506850A JP2009506850A JP4886846B2 JP 4886846 B2 JP4886846 B2 JP 4886846B2 JP 2009506850 A JP2009506850 A JP 2009506850A JP 2009506850 A JP2009506850 A JP 2009506850A JP 4886846 B2 JP4886846 B2 JP 4886846B2
- Authority
- JP
- Japan
- Prior art keywords
- time
- power
- semiconductor memory
- time information
- information processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000010365 information processing Effects 0.000 title claims description 49
- 239000004065 semiconductor Substances 0.000 title claims description 32
- 230000015654 memory Effects 0.000 claims description 56
- 238000010586 diagram Methods 0.000 description 13
- 230000014759 maintenance of location Effects 0.000 description 10
- 230000004913 activation Effects 0.000 description 6
- 238000007726 management method Methods 0.000 description 6
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000004308 accommodation Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 239000007787 solid Substances 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000009434 installation Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
- G11C16/3418—Disturbance prevention or evaluation; Refreshing of disturbed memory data
- G11C16/3431—Circuits or methods to detect disturbed nonvolatile memory cells, e.g. which still read as programmed but with threshold less than the program verify threshold or read as erased but with threshold greater than the erase verify threshold, and to reverse the disturbance via a refreshing programming or erasing step
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Description
図1は、本発明の実施の形態に係る情報処理装置1の外観を示す概略図である。この情報処理装置1は、図1に示すように、本体2と、本体2に取り付けられた表示ユニット3とから構成されている。
図3は、本発明の実施の形態に係るSSD10の概略構成を示すブロック図である。SSD10は、図3に示すように、温度センサ101と、コネクタ102と、制御部103と、NANDメモリ104A〜104Hと、DRAM105と、電源回路106と、を備えて概略構成されており、データやプログラムを記憶し、電源を供給しなくても記録が消えない外部記憶装置である。従来のハードディスクドライブのような磁気ディスクやヘッド等の駆動機構を持たないが、NANDメモリの記憶領域に、OS(Operating System)等のプログラム、ユーザやソフトウエアの実行に基づいて作成されたデータ等を従来のハードディスクドライブと同様に読み書き可能に長期的に保存でき、情報処理装置1の起動ドライブとして動作することのできる不揮発性半導体メモリからなるドライブである。
図4は、本発明の実施の形態に係るSSD10の記憶容量および記憶領域を示す概略図である。SSD10の記憶容量は、図4に示すように、記憶容量104a〜104gで構成される。
記憶容量104eは、OEM Native Capacityであり、OEM(Original Equipment Manufacturer)の要求により製造時に決定する記憶容量である。ATA特殊コマンドの固有情報書込みで与えられる。また、記憶容量104eは、Device Configuration Overlay Feature Setがサポートされたとき、Device Configuration Identifyコマンドで返される値である。
≧記憶容量104e≧記憶容量104f≧記憶容量104g … 数2
製造元(Vender)からの出荷時、記憶容量104d〜104gは同値となる。
図5は、本発明の実施の形態に係るNANDメモリの概略構成図である。NANDメモリ104A〜104Hは、同じ機能および構成を有しているのでNANDメモリ104Aについて説明する。なお、一例として、セクタ1042の左に付された0〜7の番号は、セクタ番号を示すものとする。
図7は、本発明の実施の形態に係る情報処理装置1の動作を示すフローチャートである。
Claims (6)
- 本体と、
前記本体に収容される不揮発性半導体メモリドライブと、
を具備し、
前記本体は、
時刻情報を計数するためのクロック手段と、
電源投入時、前記クロック手段が計数する時刻情報を前記不揮発性半導体メモリドライブに出力する主制御手段と、
を有し、
前記不揮発性半導体メモリドライブは、
前記不揮発性半導体メモリドライブの通算稼働時間をカウントするカウンタと、
前回の電源投入時に前記本体から入力された前記時刻情報と、前回の電源投入時における前記カウンタの値と、今回の電源投入時における前記カウンタの値とから前回の電源遮断時の時刻を算出し、当該算出した前回の電源遮断時の時刻と、今回の電源投入時に前記本体から入力された前記時刻情報とから不揮発性半導体メモリの管理に用いる前回の電源遮断時から今回の電源投入時までの経過時間を算出するメモリ制御手段と、
を有する、
情報処理装置。 - 前記メモリ制御手段は、前記算出した経過時間に基づき、不揮発性半導体メモリの記憶状態についてのチェックを実行制御する請求項1記載の情報処理装置。
- 前記メモリ制御手段は、前記本体から入力された前記時刻情報を電源投入時刻として用いる際に、前記本体から前記時刻情報が入力された時における前記カウンタの値と電源投入時における前記カウンタの値との差分値を減算する補正を施す請求項1記載の情報処理装置。
- 情報処理装置本体に収容される不揮発性半導体メモリドライブであって、
前記不揮発性半導体メモリドライブの通算稼働時間をカウントするカウンタと、
前記情報処理装置本体から時刻情報を入力する時刻情報入力手段と、
前回の電源投入時に前記時刻情報入力手段によって入力された前記時刻情報と、前回の電源投入時における前記カウンタの値と、今回の電源投入時における前記カウンタの値とから前回の電源遮断時の時刻を算出し、当該算出した前回の電源遮断時の時刻と、今回の電源投入時に前記時刻情報入力手段によって入力された前記時刻情報とから不揮発性半導体メモリの管理に用いる前回の電源遮断時から今回の電源投入時までの経過時間を算出するメモリ制御手段と、
を具備する不揮発性半導体メモリドライブ。 - 前記メモリ制御手段は、前記算出した経過時間に基づき、不揮発性半導体メモリの記憶状態についてのチェックを実行制御する請求項4記載の不揮発性半導体メモリドライブ。
- 前記メモリ制御手段は、前記時刻情報入力手段によって入力された前記時刻情報を電源投入時刻として用いる際に、前記時刻情報入力手段によって前記時刻情報が入力された時における前記カウンタの値と電源投入時における前記カウンタの値との差分値を減算する補正を施す請求項4記載の不揮発性半導体メモリドライブ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009506850A JP4886846B2 (ja) | 2008-03-07 | 2008-11-14 | 情報処理装置および不揮発性半導体メモリドライブ |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008058542 | 2008-03-07 | ||
JP2008058542 | 2008-03-07 | ||
JP2009506850A JP4886846B2 (ja) | 2008-03-07 | 2008-11-14 | 情報処理装置および不揮発性半導体メモリドライブ |
PCT/JP2008/071175 WO2009110142A1 (en) | 2008-03-07 | 2008-11-14 | Information processing apparatus and non-volatile semiconductor memory drive |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010515953A JP2010515953A (ja) | 2010-05-13 |
JP4886846B2 true JP4886846B2 (ja) | 2012-02-29 |
Family
ID=41055713
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009506850A Expired - Fee Related JP4886846B2 (ja) | 2008-03-07 | 2008-11-14 | 情報処理装置および不揮発性半導体メモリドライブ |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4886846B2 (ja) |
WO (1) | WO2009110142A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5349256B2 (ja) | 2009-11-06 | 2013-11-20 | 株式会社東芝 | メモリシステム |
JP2012088780A (ja) * | 2010-10-15 | 2012-05-10 | Canon Electronics Inc | 情報処理装置、情報処理装置の制御方法、及び、プログラム |
JP5929398B2 (ja) * | 2012-03-26 | 2016-06-08 | 株式会社バッファロー | 不揮発性半導体メモリ装置、及び、その制御方法 |
WO2015037159A1 (ja) | 2013-09-13 | 2015-03-19 | 株式会社 東芝 | 半導体記憶装置及びメモリシステム |
JP2015148859A (ja) * | 2014-02-05 | 2015-08-20 | コニカミノルタ株式会社 | 情報処理装置及び起動制御プログラム並びに起動制御方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0579649U (ja) * | 1992-03-23 | 1993-10-29 | 横河電機株式会社 | 周辺装置の交換時期検出装置 |
JPH08263939A (ja) * | 1995-03-23 | 1996-10-11 | Hitachi Ltd | 磁気記録信号の再生装置 |
JP4527456B2 (ja) * | 2004-07-06 | 2010-08-18 | Necインフロンティア株式会社 | メモリ寿命警告装置、および情報処理方法 |
US8578063B2 (en) * | 2004-08-20 | 2013-11-05 | Mitsubishi Kagaku Media Co., Ltd. | Self-labeling digital storage unit |
JP2006338789A (ja) * | 2005-06-02 | 2006-12-14 | Renesas Technology Corp | 不揮発性半導体記憶装置 |
-
2008
- 2008-11-14 JP JP2009506850A patent/JP4886846B2/ja not_active Expired - Fee Related
- 2008-11-14 WO PCT/JP2008/071175 patent/WO2009110142A1/en active Application Filing
Also Published As
Publication number | Publication date |
---|---|
JP2010515953A (ja) | 2010-05-13 |
WO2009110142A1 (en) | 2009-09-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4825789B2 (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP4987962B2 (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP4372189B2 (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP4672742B2 (ja) | メモリコントローラおよびメモリシステム | |
JP4886846B2 (ja) | 情報処理装置および不揮発性半導体メモリドライブ | |
US20090228640A1 (en) | Information processing apparatus and non-volatile semiconductor memory drive | |
JP4679656B2 (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
US20090222613A1 (en) | Information processing apparatus and nonvolatile semiconductor memory drive | |
US20090228641A1 (en) | Information processing apparatus and non-volatile semiconductor memory drive | |
US8364930B2 (en) | Information processing apparatus and storage drive adapted to perform fault analysis by maintenance of tracing information | |
US20090222615A1 (en) | Information Processing Apparatus and Nonvolatile Semiconductor Memory Drive | |
US20090222688A1 (en) | Information Processing Apparatus and Nonvolatile Semiconductor Memory Drive | |
JP2014075015A (ja) | 不揮発性記憶装置のデータを保護する方法 | |
US20090222614A1 (en) | Information processing apparatus and nonvolatile semiconductor memory drive | |
JP4875148B2 (ja) | 情報処理装置および記憶メディアドライブ | |
JP2010513993A (ja) | 情報処理装置および不揮発性半導体メモリドライブ | |
JP5296172B2 (ja) | 不揮発性半導体メモリドライブ | |
JP2010511208A (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP2010518463A (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP2010512559A (ja) | 情報処理装置及び不揮発性半導体メモリドライブ | |
JP2009205410A (ja) | メモリコントローラおよびメモリシステム | |
JP2010287242A (ja) | 不揮発性半導体メモリドライブ | |
JP4875208B2 (ja) | 情報処理装置 | |
JP2010513994A (ja) | 情報処理装置および不揮発性半導体メモリドライブ | |
JP4996768B2 (ja) | 記憶装置及びssd |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110329 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110527 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110712 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110902 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111115 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111209 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141216 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141216 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |