JP4768642B2 - トライステートバス回路 - Google Patents
トライステートバス回路 Download PDFInfo
- Publication number
- JP4768642B2 JP4768642B2 JP2007007557A JP2007007557A JP4768642B2 JP 4768642 B2 JP4768642 B2 JP 4768642B2 JP 2007007557 A JP2007007557 A JP 2007007557A JP 2007007557 A JP2007007557 A JP 2007007557A JP 4768642 B2 JP4768642 B2 JP 4768642B2
- Authority
- JP
- Japan
- Prior art keywords
- tri
- data
- state
- bus
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Logic Circuits (AREA)
Description
トライステートバスと、前記トライステートバスに出力がワイヤードオア接続されたトライステートバッファとを含むトライステートバス回路であって、
前記トライステートバッファが高インピーダンス状態の間、前記トライステートバッファが高インピーダンス状態になる前の出力データをラッチしつつ前記トライステートバス上にこのデータを保持するラッチ手段を含み、
前記トライステートバッファは、クロック信号の所定の半サイクルで活性化されて前記トライステートバスにデータを出力し、後の半サイクルで高インピーダンス状態となるよう構成されており、
前記ラッチ手段は、前記所定の半サイクルの間前記トライステートバスに高インピーダンス状態を出力し、前記後の半サイクルの間活性化されて前記データをラッチして前記トライステートバス上にこのデータを保持することを特徴とする。
2,3 トライステートバッファ
4,5 データ出力部
4a,5a,10b ロースルーラッチ
6 バス制御回路
7,8 アンドゲート
10 データ入力部
10a,11b インバータ
11 データ保持回路
11a CLK制御インバータ
Claims (4)
- トライステートバスと、前記トライステートバスに出力がワイヤードオア接続されたトライステートバッファとを含むトライステートバス回路であって、
前記トライステートバッファが高インピーダンス状態の間、前記トライステートバッファが高インピーダンス状態になる前の出力データをラッチしつつ前記トライステートバス上にこのデータを保持するラッチ手段を含み、
前記トライステートバッファは、クロック信号の所定の半サイクルで活性化されて前記トライステートバスにデータを出力し、後の半サイクルで高インピーダンス状態となるよう構成されており、
前記ラッチ手段は、前記所定の半サイクルの間前記トライステートバスに高インピーダンス状態を出力し、前記後の半サイクルの間、活性化されて前記データをラッチして前記トライステートバス上にこのデータを保持することを特徴とするトライステートバス回路。 - 前記ラッチ手段は、第一及び第二のインバータを有し、前記第一のインバータの入力及び出力が、前記第二のインバータの出力及び入力にそれぞれ接続されたラッチ回路構成であることを特徴とする請求項1に記載のトライステートバス回路。
- 前記第一のインバータは、前記クロック信号の前記後の半サイクルで活性化されるクロック制御インバータであることを特徴とする請求項2に記載のトライステートバス回路。
- 前記トライステートバッファは複数設けられており、これら複数のトライステートバッファの択一的活性制御をなす手段を、更に含むことを特徴とする請求項1〜3いずれかに記載のトライステートバス回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007007557A JP4768642B2 (ja) | 2007-01-17 | 2007-01-17 | トライステートバス回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007007557A JP4768642B2 (ja) | 2007-01-17 | 2007-01-17 | トライステートバス回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008177712A JP2008177712A (ja) | 2008-07-31 |
JP4768642B2 true JP4768642B2 (ja) | 2011-09-07 |
Family
ID=39704416
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007007557A Expired - Fee Related JP4768642B2 (ja) | 2007-01-17 | 2007-01-17 | トライステートバス回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4768642B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5489211B2 (ja) * | 2009-10-28 | 2014-05-14 | エヌイーシーコンピュータテクノ株式会社 | バス回路 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07154236A (ja) * | 1993-11-30 | 1995-06-16 | Nec Ic Microcomput Syst Ltd | 半導体集積回路装置 |
JP3192937B2 (ja) * | 1995-08-31 | 2001-07-30 | 株式会社東芝 | バスホールド回路 |
JP2003179476A (ja) * | 2001-12-10 | 2003-06-27 | Nef:Kk | 半導体集積回路 |
JP3857697B2 (ja) * | 2004-03-24 | 2006-12-13 | 株式会社東芝 | 半導体集積回路、半導体記憶装置及び半導体記憶装置のテスト方法 |
JP2005339590A (ja) * | 2004-05-24 | 2005-12-08 | Matsushita Electric Ind Co Ltd | 半導体集積回路 |
-
2007
- 2007-01-17 JP JP2007007557A patent/JP4768642B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008177712A (ja) | 2008-07-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5058503B2 (ja) | スキャンテスト用回路を備える電子回路、集積回路及び該集積回路に用いられる消費電力低減方法 | |
JPH04227112A (ja) | 低減された準安定性を有するラッチ回路 | |
US7447110B2 (en) | Integrated circuit devices having dual data rate (DDR) output circuits therein | |
JP2008059193A (ja) | クロック切替回路 | |
JP2009296119A (ja) | 双方向バッファ回路及び信号レベル変換回路 | |
JP4626656B2 (ja) | パルスラッチ回路 | |
US6957399B2 (en) | Controlling the propagation of a digital signal by means of variable I/O delay compensation using delay-tracking | |
JP4768642B2 (ja) | トライステートバス回路 | |
US6690221B1 (en) | Method and apparatus to delay signal latching | |
JP7516332B2 (ja) | バスバッファ回路 | |
JP3800478B2 (ja) | 半導体メモリ装置における出力制御信号発生方法と出力バッファ制御回路、及びその半導体メモリ装置 | |
US6879186B2 (en) | Pseudo-dynamic latch deracer | |
JP3842571B2 (ja) | フリップフロップ回路 | |
JP5176883B2 (ja) | ラッチ回路及びその制御方法 | |
KR20040024788A (ko) | 스큐가 없는 듀얼 레일 버스 드라이버 | |
US9197197B2 (en) | Duty cycle protection circuit | |
JP2009169981A (ja) | 半導体装置およびクロック伝送方法 | |
JP2004227674A (ja) | 半導体集積回路装置 | |
JP5489211B2 (ja) | バス回路 | |
US9698784B1 (en) | Level-sensitive two-phase single-wire latch controllers without contention | |
JP2000165208A (ja) | フリップフロップ | |
JP5472487B2 (ja) | 半導体装置、及び情報処理装置 | |
JP2014087008A (ja) | 半導体装置及びその設計方法 | |
JP2000353939A (ja) | クロック信号同期式フリップフロップ回路 | |
JP3189952B2 (ja) | トライステートロジックイネーブル制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101008 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101207 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110124 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110607 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110616 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140624 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |