JP4614650B2 - 半導体記憶装置 - Google Patents
半導体記憶装置 Download PDFInfo
- Publication number
- JP4614650B2 JP4614650B2 JP2003383648A JP2003383648A JP4614650B2 JP 4614650 B2 JP4614650 B2 JP 4614650B2 JP 2003383648 A JP2003383648 A JP 2003383648A JP 2003383648 A JP2003383648 A JP 2003383648A JP 4614650 B2 JP4614650 B2 JP 4614650B2
- Authority
- JP
- Japan
- Prior art keywords
- address
- data
- signal
- terminal
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/066—Means for reducing external access-lines for a semiconductor memory clip, e.g. by multiplexing at least address and data signals
Landscapes
- Dram (AREA)
Description
前記共用端子から入力されたアドレス信号をラッチするステップと、
前記アドレス信号がラッチされたのち、前記共用端子をデータ端子として用い、前記ページ内のアクセス用のアドレス端子から入力されたアドレス信号に基づき、ページ内のデータの連続アクセスが行われるステップと、
を含む。
4 スタティックメモリセルアレイ
5 列デコーダ
6 行デコーダ
7 リード/ライトバッファ
8A、8B、8C ラッチ回路
9 出力バッファ
101 メモリセルアレイ
102 デコーダ
103 リード/ライトアンプ
104 コントロール回路
105 ラッチ
106 アドレスバリッド信号端子
107 アドレス・データ共用端子
108、108A アドレス端子(アドレス専用端子)
109 アウトプットイネーブル端子
110 ライトイネーブル端子
111 入力バッファ
112 出力バッファ
113 分離/多重回路
113A 多重回路
113B 分離回路
114 バス
115 ラッチタイミング信号
116 制御信号
117、118 データ線
121 デコーダ
122 スイッチ
123 タイミング制御回路
124 ラッチ回路
125 デコーダ
126 スイッチ
127 ラッチ回路
201 メモリセルアレイ
202 デコーダ
203 センスアンプ/プリチャージ回路
204 アドレス/データ切換コントロール回路
205A、205B ラッチ
206 アドレスバリッド信号端子
207 アドレス・データ共用端子
208 アドレス端子(アドレス専用端子)
209 チップセレクト、ライトイネーブル、アウトプットイネーブル端子
210 デコーダ(ページ内アドレスデコーダ)
211 入力バッファ
212 出力バッファ
213 レジスタ/マルチプレクサ
214 バス
215 アレイコア活性化コントロール回路
216 アドレス遷移検出回路
217 制御信号(ADV)
218 制御信号(WE)
219 制御信号(OE)
220 制御信号(/OE)
221 データ線
222 データ線(データバス)
223 データ線
224 制御信号(ADV)
225 制御信号(ATD)
226 制御信号
227 制御信号
Claims (13)
- (n+m)ビット(ただし、n、mは所定の正整数)のアドレス信号を入力しメモリセルアレイへのアクセスを行う半導体記憶装置において、
nビットのアドレス信号を入力するためのアドレス端子の一部又は全てと、ビット幅がnビット以下のデータの出力を行うためのデータ端子とを共有する共用端子と、
mビットのアドレス信号を入力するアドレス専用端子と、
を少なくとも備え、
読み出し時、前記共用端子からnビットのアドレス信号が入力されたあと、ページ内の複数のデータが、前記アドレス専用端子から入力されるmビットのアドレス信号に基づき、前記共用端子から連続的に読み出される、構成とされ、
書き込み時に、nビットのアドレス信号が入力されたあと、前記アドレス専用端子から入力されるアドレス信号に基づき、前記共用端子より、連続的に入力された複数のデータが、選択されたページ内に書き込まれる構成とされ、
前記半導体記憶装置外部より前記半導体記憶装置に供給されるアドレス信号が有効であることを示す制御信号を入力し、前記制御信号に基づき、ラッチタイミング信号を生成する制御回路と、
前記共用端子から入力されるアドレス信号を、前記ラッチタイミング信号に基づきサンプルし、前記アドレス信号をデコードするデコーダに、前記サンプルしたアドレス信号を供給するラッチ回路と、
書き込み時、前記共用端子に順次入力されるデータを、前記アドレス専用端子から入力されたmビットのアドレス信号を用いて、複数の並列データに分離し、前記分離した並列データを前記セルアレイに供給する分離回路と、
を備えている、ことを特徴とする半導体記憶装置。 - 前記共用端子は、前記nビットのアドレス信号入力端子をなすとともに、データ信号の入出力を共通に行う入出力端子である、ことを特徴とする請求項1に記載の半導体記憶装置。
- (n+m)ビット(ただし、n、mは所定の正整数)のアドレス信号を入力しメモリセルアレイへのアクセスを行う半導体記憶装置において、
nビットのアドレス信号を入力するためのアドレス端子の一部又は全てと、ビット幅がnビット以下のデータの入力及び出力を行うためのデータ端子とを共有する共用端子と、
mビットのアドレス信号を入力するアドレス専用端子と、
を少なくとも備え、
書き込み時に、nビットのアドレス信号が入力されたあと、前記アドレス専用端子から入力されるアドレス信号に基づき、前記共用端子より連続的に入力された複数のデータが、選択されたページ内に書き込まれる構成とされ、
前記半導体記憶装置外部より前記半導体記憶装置に供給されるアドレス信号が有効であることを示す制御信号を入力し、前記制御信号に基づき、ラッチタイミング信号を生成する制御回路と、
前記共用端子から入力されるアドレス信号を、前記ラッチタイミング信号に基づきサンプルし、前記アドレス信号をデコードするデコーダに、前記サンプルしたアドレス信号を供給するラッチ回路と、
書き込み時、前記共用端子に順次入力されるデータを、前記アドレス専用端子から入力されたmビットのアドレス信号を用いて、複数の並列データに分離し、前記分離した並列データを前記セルアレイに供給する分離回路と、
を備えている、ことを特徴とする半導体記憶装置。 - 前記分離回路は、前記共用端子に供給されたデータを共通に入力端から入力し、それぞれの出力端が対応する書き込み用のアンプの入力端に接続された複数のラッチ回路と、
前記mビットのアドレス信号に対応して、前記複数のラッチ回路のそれぞれに対してサンプリング用のクロック信号を供給するタイミング制御回路と、
を備えている、ことを特徴とする請求項1又は3に記載の半導体記憶装置。 - 前記タイミング制御回路は、データの書き込みを制御する制御信号を入力し、前記制御信号に基づき生成したサンプリング用のクロックを、前記複数のラッチ回路のうちの対応するラッチ回路に供給する、構成とされてなる、ことを特徴とする請求項4に記載の半導体記憶装置。
- 前記分離回路は、前記共用端子に順次供給された1ページ分のデータを記憶し、並列に出力する記憶部よりなる、ことを特徴とする請求項1又は3に記載の半導体記憶装置。
- 前記アドレス専用端子から入力されたアドレス信号を入力してデコードし、デコード結果に基づき、前記記憶部へのデータへの書き込みを制御する信号を出力するデコーダを備えている、ことを特徴とする請求項6に記載の半導体記憶装置。
- 前記半導体記憶装置外部より、前記半導体記憶装置に供給されるアドレス信号が有効であることを示す第1の制御信号、データの書き込みを制御する第2の制御信号、及び、読み出しデータの出力を制御する第3の制御信号を少なくとも入力し、入力した前記第1乃至第3の制御信号に基づき、前記半導体記憶装置内の回路で必要とされる複数の制御信号を供給するアドレス/データ切換制御回路と、
前記共用端子に入力端が接続されており、読み出しデータの出力を制御する前記第3の制御信号が非活性状態のときに、前記アドレス/データ切換制御回路から活性状態として出力される第4の制御信号を出力制御信号として入力し、入力した前記出力制御信号により活性化・非活性化が制御され、活性化されたときに、前記入力端からの信号を出力する入力バッファと、
前記アドレス信号が有効であることを示す前記第1の制御信号が活性化されたことを受けて前記アドレス/データ切換制御回路から活性状態として出力される第5の制御信号をサンプリング用のクロックとして入力し、入力した前記サンプリング用のクロックに応じて、前記入力バッファから出力されるアドレス信号をサンプルし、アドレス信号をデコードするデコーダに、前記サンプルしたアドレス信号を出力する第1のラッチ回路と、
前記書き込みを制御する前記第2の制御信号が活性化されたことを受けて、前記アドレス/データ切換制御回路から出力される第6の制御信号をサンプリング用のクロックとして入力し、入力した前記サンプリング用のクロックに応じて、前記入力バッファから出力されるデータ信号をサンプルして出力する第2のラッチ回路と、
前記読み出しデータの出力を制御する前記第3の制御信号が活性状態のときに、前記アドレス/データ切換制御回路から活性状態として出力される第7の制御信号を出力制御信号として入力し、入力した前記出力制御信号により活性化・非活性化が制御され、活性化されたとき、読み出しデータを前記共用端子に出力する出力バッファと、
前記アドレス専用端子から入力されるアドレス信号を入力しページ内アドレスをデコードするページ内アドレスデコーダと、
予め定められた所定個数のデータを入力して記憶保持する記憶部を有し、ページモードでの書き込み時に、前記第2のラッチ回路から順次出力される複数のデータを前記ページ内アドレスデコーダのデコード結果に基づき記憶し、前記複数のデータを前記セルアレイに並列に出力し、ページモードでの読み出し時に、前記セルアレイからの読み出しデータを並列に受け、前記ページ内アドレスデコーダのデコード結果に基づき、前記出力バッファに、順次出力する多重回路を有するレジスタ/多重回路と、
を備えている、ことを特徴とする請求項1に記載の半導体記憶装置。 - 前記記憶部が、1ページ分のデータを記憶するレジスタを含む、ことを特徴とする請求項8に記載の半導体記憶装置。
- 前記アドレス信号が有効であることを示す前記第1の制御信号が活性化されたことを受けて、前記アドレス/データ切換制御回路から出力されるトリガ信号を入力し、前記トリガ信号に基づき、前記メモリセルアレイでページの先頭アドレスを選択するための制御信号を出力する制御回路をさらに備えている、ことを特徴とする請求項8又は9に記載の半導体記憶装置。
- 前記共用端子から入力された前記アドレス信号の遷移を検出したとき、トリガ信号を出力するアドレス遷移検出回路と、
前記アドレス遷移検出回路から出力される前記トリガ信号を受けて、前記メモリセルアレイでページの先頭アドレスを選択するための制御信号を出力する制御回路と、
をさらに備えている、ことを特徴とする請求項8又は9に記載の半導体記憶装置。 - 請求項10又は11に記載の前記制御回路は、前記トリガ信号を受け、前記メモリセルアレイでページの先頭アドレスを選択するための制御信号を、前記メモリセルアレイ、及び、前記レジスタ/多重回路に出力する、ことを特徴とする半導体記憶装置。
- 前記セルアレイが、データ保持のためにリフレッシュを必要とするダイナミック型のメモリセルを有し、
スタティック・ランダムアクセスメモリに対応するインタフェースを有する、ことを特徴とする請求項8乃至12のいずれか一に記載の半導体記憶装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003383648A JP4614650B2 (ja) | 2003-11-13 | 2003-11-13 | 半導体記憶装置 |
US10/985,876 US7184322B2 (en) | 2003-11-13 | 2004-11-12 | Semiconductor memory device and control method thereof |
CNA2004100926552A CN1624800A (zh) | 2003-11-13 | 2004-11-15 | 半导体存储装置及其控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003383648A JP4614650B2 (ja) | 2003-11-13 | 2003-11-13 | 半導体記憶装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005149590A JP2005149590A (ja) | 2005-06-09 |
JP4614650B2 true JP4614650B2 (ja) | 2011-01-19 |
Family
ID=34567310
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003383648A Expired - Fee Related JP4614650B2 (ja) | 2003-11-13 | 2003-11-13 | 半導体記憶装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7184322B2 (ja) |
JP (1) | JP4614650B2 (ja) |
CN (1) | CN1624800A (ja) |
Families Citing this family (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7463544B1 (en) * | 2001-10-15 | 2008-12-09 | Altera Corporation | Device programmable to operate as a multiplexer, demultiplexer, or memory device |
US7466160B2 (en) * | 2002-11-27 | 2008-12-16 | Inapac Technology, Inc. | Shared memory bus architecture for system with processor and memory units |
US20060129701A1 (en) * | 2004-12-15 | 2006-06-15 | Shekoufeh Qawami | Communicating an address to a memory device |
JP2006179124A (ja) * | 2004-12-22 | 2006-07-06 | Renesas Technology Corp | 半導体記憶装置 |
US7099202B1 (en) * | 2005-04-08 | 2006-08-29 | Atmel Corporation | Y-mux splitting scheme |
KR100600331B1 (ko) * | 2005-05-30 | 2006-07-18 | 주식회사 하이닉스반도체 | 연속적인 버스트 모드로 동작 가능한 슈도 sram |
JP2007172332A (ja) * | 2005-12-22 | 2007-07-05 | Sanyo Electric Co Ltd | メモリ制御回路及びメモリ制御方法 |
WO2007130640A2 (en) * | 2006-05-04 | 2007-11-15 | Inapac Technology, Inc. | Memory device including multiplexed inputs |
JP2008016112A (ja) * | 2006-07-05 | 2008-01-24 | Toshiba Corp | 半導体記憶装置 |
JP5087870B2 (ja) * | 2006-07-12 | 2012-12-05 | 富士通セミコンダクター株式会社 | 半導体メモリ、コントローラおよび半導体メモリの動作方法 |
US7466603B2 (en) * | 2006-10-03 | 2008-12-16 | Inapac Technology, Inc. | Memory accessing circuit system |
US7577011B2 (en) * | 2006-10-13 | 2009-08-18 | Agere Systems Inc. | Optimization of ROM structure by splitting |
JP4952194B2 (ja) * | 2006-10-31 | 2012-06-13 | 富士通セミコンダクター株式会社 | 半導体記憶装置 |
US7791956B2 (en) * | 2007-05-24 | 2010-09-07 | Freescale Semiconductor, Inc. | Method and system for simultaneous reads of multiple arrays |
US7710789B2 (en) * | 2007-09-27 | 2010-05-04 | Integrated Device Technology, Inc. | Synchronous address and data multiplexed mode for SRAM |
KR100863535B1 (ko) * | 2007-11-02 | 2008-10-15 | 주식회사 하이닉스반도체 | 온 다이 터미네이션 장치 및 이를 포함하는 반도체메모리장치 |
JP2011018427A (ja) | 2009-07-10 | 2011-01-27 | Renesas Electronics Corp | 半導体記憶装置 |
JP2011048876A (ja) * | 2009-08-27 | 2011-03-10 | Renesas Electronics Corp | 半導体記憶装置及びその制御方法 |
CN103262050B (zh) * | 2010-12-24 | 2016-12-21 | 美光科技公司 | 对存储器的连续页面读取 |
US8446170B2 (en) * | 2011-05-05 | 2013-05-21 | Actel Corporation | FPGA RAM blocks optimized for use as register files |
TWI570734B (zh) * | 2012-06-07 | 2017-02-11 | 美光科技公司 | 記憶體連續頁面讀取 |
JP5439567B1 (ja) * | 2012-10-11 | 2014-03-12 | 株式会社東芝 | 半導体装置 |
US8848467B1 (en) * | 2013-03-14 | 2014-09-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated write mux and driver systems and methods |
KR20170016636A (ko) * | 2015-08-04 | 2017-02-14 | 에스케이하이닉스 주식회사 | 파라미터 설정 회로, 반도체 장치 및 이를 이용한 반도체 시스템 |
KR102461090B1 (ko) * | 2016-07-11 | 2022-11-02 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
CN112447218A (zh) * | 2019-08-29 | 2021-03-05 | 台湾积体电路制造股份有限公司 | 存储器电路和方法 |
DE102019128331B4 (de) | 2019-08-29 | 2024-10-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gemeinsam genutzter decodiererschaltkreis und verfahren |
CN112712838B (zh) * | 2019-10-25 | 2024-07-26 | 长鑫存储技术(上海)有限公司 | 读操作电路、半导体存储器和读操作方法 |
JP2022129524A (ja) * | 2021-02-25 | 2022-09-06 | ソニーセミコンダクタソリューションズ株式会社 | メモリコントローラおよびメモリアクセス方法 |
US12111781B2 (en) * | 2022-03-11 | 2024-10-08 | Micron Technology, Inc. | Data burst suspend mode using multi-level signaling |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57208686A (en) * | 1981-06-16 | 1982-12-21 | Fujitsu Ltd | Semiconductor storage device |
JPH0696583A (ja) * | 1991-12-27 | 1994-04-08 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH08321171A (ja) * | 1995-05-24 | 1996-12-03 | Fujitsu Ltd | 半導体記憶装置 |
JPH09147567A (ja) * | 1995-11-27 | 1997-06-06 | Hitachi Ltd | 半導体記憶装置 |
JP2003233989A (ja) * | 2002-02-07 | 2003-08-22 | Fujitsu Ltd | 半導体記憶装置及びプリチャージ方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02177190A (ja) | 1988-12-28 | 1990-07-10 | Nec Corp | メモリ装置 |
US5537353A (en) * | 1995-08-31 | 1996-07-16 | Cirrus Logic, Inc. | Low pin count-wide memory devices and systems and methods using the same |
US6985386B1 (en) * | 2004-07-08 | 2006-01-10 | National Semiconductor Corporation | Programming method for nonvolatile memory cell |
US6992927B1 (en) * | 2004-07-08 | 2006-01-31 | National Semiconductor Corporation | Nonvolatile memory cell |
-
2003
- 2003-11-13 JP JP2003383648A patent/JP4614650B2/ja not_active Expired - Fee Related
-
2004
- 2004-11-12 US US10/985,876 patent/US7184322B2/en not_active Expired - Fee Related
- 2004-11-15 CN CNA2004100926552A patent/CN1624800A/zh active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57208686A (en) * | 1981-06-16 | 1982-12-21 | Fujitsu Ltd | Semiconductor storage device |
JPH0696583A (ja) * | 1991-12-27 | 1994-04-08 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH08321171A (ja) * | 1995-05-24 | 1996-12-03 | Fujitsu Ltd | 半導体記憶装置 |
JPH09147567A (ja) * | 1995-11-27 | 1997-06-06 | Hitachi Ltd | 半導体記憶装置 |
JP2003233989A (ja) * | 2002-02-07 | 2003-08-22 | Fujitsu Ltd | 半導体記憶装置及びプリチャージ方法 |
Also Published As
Publication number | Publication date |
---|---|
US7184322B2 (en) | 2007-02-27 |
US20050105380A1 (en) | 2005-05-19 |
JP2005149590A (ja) | 2005-06-09 |
CN1624800A (zh) | 2005-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4614650B2 (ja) | 半導体記憶装置 | |
US6370068B2 (en) | Semiconductor memory devices and methods for sampling data therefrom based on a relative position of a memory cell array section containing the data | |
KR100306966B1 (ko) | 동기형버스트반도체메모리장치 | |
US8045416B2 (en) | Method and memory device providing reduced quantity of interconnections | |
JP2000163969A (ja) | 半導体記憶装置 | |
US6130843A (en) | Method and circuit for providing a memory device having hidden row access and row precharge times | |
KR100902125B1 (ko) | 저전력 디램 및 그 구동방법 | |
CN109584944B (zh) | 支持多输入移位寄存器功能的输入输出电路及存储器件 | |
CN109074832B (zh) | 用于高效存储器组设计的装置和方法 | |
US20020031037A1 (en) | Random access memory with divided memory banks and data read/write architecture therefor | |
US7518942B2 (en) | Semiconductor storage device | |
US6708255B2 (en) | Variable input/output control device in synchronous semiconductor device | |
JP4842765B2 (ja) | メモリ装置、メモリシステム、及びメモリ装置のデータ入出力方法 | |
US5341488A (en) | N-word read/write access achieving double bandwidth without increasing the width of external data I/O bus | |
US7447109B2 (en) | Semiconductor storage device | |
KR100881133B1 (ko) | 컬럼 어드레스 제어 회로 | |
EP1248267A2 (en) | Semiconductor memory device and information processing system | |
US20060168417A1 (en) | Random access memory having low initial latency | |
US20080186796A1 (en) | Semiconductor memory device | |
US6785190B1 (en) | Method for opening pages of memory with a single command | |
US6044433A (en) | DRAM cache | |
KR100861854B1 (ko) | 반도체 기억 장치 및 그 버스트 동작 방법 | |
US7522458B2 (en) | Memory and method of controlling access to memory | |
US7643355B2 (en) | Semiconductor memory device and method of inputting/outputting data | |
CN113808629A (zh) | 存储器件和具有存储器件的存储系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061003 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091027 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091104 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100104 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101019 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101019 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131029 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |