JP4455121B2 - 電源回路 - Google Patents
電源回路 Download PDFInfo
- Publication number
- JP4455121B2 JP4455121B2 JP2004103173A JP2004103173A JP4455121B2 JP 4455121 B2 JP4455121 B2 JP 4455121B2 JP 2004103173 A JP2004103173 A JP 2004103173A JP 2004103173 A JP2004103173 A JP 2004103173A JP 4455121 B2 JP4455121 B2 JP 4455121B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- power supply
- full
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
具体的には電源電圧が低い領域で、動作周波数が上昇し、帰還制御系の安定性が下がる。このため、商用電源に半導体スイッチを用いたスイッチ回路が接続されている場合、半導体スイッチが電圧が低い領域で電源をスイッチングすると、力率改善回路が不安定な状態で外乱が入ることになり、帰還制御系の振動/発振を引き起こす。
これにより、力率改善回路が正常に動作できず、力率・電源高調波電流の増加、異音の発生、出力電圧の変動(リプル)などが発生し、不具合が生じる場合があるという問題があった。
図1はこの発明の実施の形態1を示す電源回路の構成を示すブロック図、図2は電源回路の回路図、図3は商用電源電圧の波形図、図4は各回路の電圧波形図、図5はPFC制御ICに入力される電圧波形図、図6は商用電源の電流波形図である。
力率改善回路7は、全波整流回路3の両極間に接続され、全波整流回路3で整流された電圧を分圧する抵抗4、5の直列回路と、抵抗5に並列接続されたコンデンサ6と、全波整流回路3の正極に一端が接続されたインダクタ8と、インダクタ8の他端と全波整流回路3の負極間に抵抗25を介して接続されたMOS−FET9と、MOS−FET9のドレインと全波整流回路3の負極間にダイオードD10を介して接続された抵抗26、27の直列回路と、電圧帰還入力端子MULTが抵抗26、27の接続点に、ゼロ電流検出入力端子ZCDが抵抗28を介してインダクタ8の2次巻線に、ドライブ出力端子GOがMOS−FET9のゲートに、電源端子VCCが電源V4に、抵抗4、5の接続点がマルチプライヤ入力端子MULTに、それぞれ接続されたパワーファクターコレクタ(Power Factor Corrector)制御用IC17(以後、PFC制御用IC17と称す)を備えている。
全体の動作説明の前に、電源電圧検出回路23がない場合の力率改善回路7の基本的な動作を説明する。 商用電源1より供給される電源電圧はフィルタ回路2、全波整流回路3を通り、図3の様な全波整流波形の電圧となる。この電圧は力率改善回路7に入力され、抵抗4、5、コンデンサ6の分圧回路により低電圧化される。
力率改善回路7は商用電源1から流れ込む電源電流を、この電圧波形に相似になるように制御することで電源力率、電源高調波電流が改善される。改善動作は基本的にはインダクタ8、スイッチ素子9、ダイオード10からなる昇圧型コンバータの制御に全波整流波形の変調を掛けることで、スイッチ素子9のON時間とOFF時間を連続的に変化させ、電源から入力される電流波形を電圧波形に相似になるように制御し、また、同時に昇圧型コンバータの動作として出力電圧を、帰還制御系を構成し安定化している。
まず、電源1がスイッチ回路11により投入されると、フィルタ回路2で商用電源電圧は高周波電流を滑らかにされ、全波整流回路3で直流電圧に変換される。電源電圧検出回路23では、全波整流回路3の出力電圧は抵抗12、13により分圧され、分圧波形は図4(a)のようになる。この分圧電圧がコンパレータ14の反転入力端子に印加される。コンパレータ14の非反転入力端子には基準電圧源15が接続されており、分圧された全波整流波形が基準電圧よりも高ければコンパレータ14の出力は”L”、低ければ”H”となる。このときの、コンパレータの出力電圧は図4(b)のようになる。
そして、コンパレータ14の出力が”H”であればFET16はON、”L”であればOFFとなる。これによりPFC制御IC17に印加される全波整流波形は、図5のように商用電源の電圧が低い領域では0[V]になるように変形される
このように、力率改善回路7の動作が電源電圧が低い領域で停止するので、力率・電源高調波電流は若干増加するが、電源電圧が低い領域で、動作周波数が上昇し、帰還制御系が不安定な状態にならないので、半導体スイッチ11の外乱が入っても、帰還制御系の振動/発振を引き起こすことを防止できる。
図7はこの発明の実施の形態2を示す電源回路の回路図、図8は各回路の電圧波形図、図9は商用電源電流の波形図である。
図7において、実施の形態1の図2の電源電圧検出回路22に遅延回路21を設けたもので他は同じ構成のため説明を省略する。
遅延回路21は、全波整流回路3の正極とグランド間に接続され、全波整流回路3の出力電圧を分圧する抵抗12、13の直列回路と抵抗13に並列接続されたコンデンサ20から構成される。
図8(a)は全波整流分圧電圧の波形図、図8(b)は遅延回路のない場合のコンパレータの出力電圧波形図、図8(c)は遅延回路により検出を遅らせた場合の出力電圧波形図を示す。
このとき、遅延回路21により図8(b)が図8(c)のようにコンパレータ14が全波整流波形を検出するタイミングが遅れる。
抵抗12、13とコンデンサ20の値を適切に設定することで、コンパレータ14の動作タイミングを、全波整流波形の上昇時のみに合わせることができ、下降時は検出させないようにすることができる。この結果、商用電源電流は図9のような波形となる。
これにより、外乱が入り易く、不安定である全波整流波形の低い領域でのPFC制御IC17の動作を抑え、且つ、不安定であっても外乱が入り難い全波整流波形の下降時は検出させないことで、力率の低下、電源高調波電流の増加を防ぐことができる。
図10はこの発明の実施の形態3を示す電源回路の構成を示すブロック図、図11は電源回路の回路図、図12は各回路の波形図、図13は切り替え器の出力電圧波形図である。
図10において 電源回路は商用電源とは別に電圧波形を発生する基準電圧波形発生回路19と、電源電圧検出回路23の出力により全波整流回路3の出力電圧と基準電圧波形発生回路19の出力電圧のどちらかを力率改善回路7に供給する切り替え回路18とを備えており、他は実施の形態1の図1と同じなので説明を省略する。
図11において切り替え回路18の接点aには全波整流回路3の電圧を抵抗4、5により分圧した全波整流分圧電圧が接続され、接点bには基準電圧波形発生回路19の出力端子が接続され、接点cには、PFC制御IC17のマルチ端子MULTが接続されている。
また、この切り替え回路18の切り替えはコンパレータ14の出力により行われる。他は実施の形態1の図2と同じなので説明を省略する。
図12(a)は全波整流分圧電圧の波形図、図12(b)は基準電圧波形発生回路19の出力電圧波形図、図13は切替器の出力電圧波形図を示す。
コンパレータ14の出力が”L”であれば切り替え回路18の接点cが接点aに切り替えられ、PFC制御IC17には全波整流回路の電圧を抵抗4、5により分圧した全波整流分圧電圧(図12(a))が接続され、”H”であれば、接点cがbに切り替えられ基準電圧波形発生回路19の出力電圧(図12(b))が接続される。
これにより、図12(a)におけるスイッチ回路11のスイッチのON/OFFにより全波整流波形の低い領域で波形が乱れた点線部分は、図12(b)の基準電圧波形発生回路19の出力電圧波形に置き換えられ、切り替え回路18の出力電圧波形は図13のような波形になる。従って、PFC制御IC17に印加される全波整流波形は、図13のような外乱のない正常なものとなる。
きる。
Claims (2)
- 商用電源に流れる高周波電流を滑らかにするフィルタ回路と、
このフィルタ回路から出力された商用電源電圧を直流電圧に変換する全波整流回路と、
この全波整流回路により全波整流された直流電圧の波形に相似した電流を流すことで電源力率/電源高調波電流を改善し、出力を負荷に供給する力率改善回路と、
前記直流電圧が低い領域を検出し、該直流電圧が一定電圧以下であり、かつ、該直流電圧が上昇する場合のみ力率改善回路の力率改善動作を停止させ、前記直流電圧が下降する場合は前記力率改善動作を停止させない電源電圧検出回路と、
を備えたことを特徴とする電源回路。 - 商用電源に流れる高周波電流を滑らかにするフィルタ回路と、
このフィルタ回路から出力された商用電源電圧を直流電圧に変換する全波整流回路と、
供給される電圧の波形に相似した電流を流すことで電源力率/電源高調波電流を改善し、出力を負荷に供給する力率改善回路と、
前記直流電圧が低い領域を検出する電源電圧検出回路と、
前記商用電源とは別に電圧波形を発生する基準電圧波形発生回路と、
前記力率改善回路に力率改善動作をさせるために供給する前記電圧として、前記電源電圧検出回路の出力により前記全波整流回路の出力電圧と前記基準電圧波形発生回路の出力電圧のどちらかを前記力率改善回路に供給する切り替え回路と、
を備え、
該切り替え回路は、前記電源電圧検出回路によって、前記全波整流回路の出力電圧が一定電圧以下であると検出された場合は前記基準電圧波形発生回路の出力電圧を前記力率改善回路に供給し、前記全波整流回路の出力電圧が前記一定電圧より大きいと検出された場合は前記全波整流回路の出力電圧を前記力率改善回路に供給することを特徴とする電源回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004103173A JP4455121B2 (ja) | 2004-03-31 | 2004-03-31 | 電源回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004103173A JP4455121B2 (ja) | 2004-03-31 | 2004-03-31 | 電源回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005295609A JP2005295609A (ja) | 2005-10-20 |
JP4455121B2 true JP4455121B2 (ja) | 2010-04-21 |
Family
ID=35327948
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004103173A Expired - Fee Related JP4455121B2 (ja) | 2004-03-31 | 2004-03-31 | 電源回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4455121B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009027887A (ja) * | 2007-07-23 | 2009-02-05 | Sanken Electric Co Ltd | Ac−dcコンバータ |
CN103051039A (zh) * | 2011-10-11 | 2013-04-17 | 台达电子工业股份有限公司 | 高压电池充电系统及其适用的充电器 |
-
2004
- 2004-03-31 JP JP2004103173A patent/JP4455121B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005295609A (ja) | 2005-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5136364B2 (ja) | 力率改善回路の制御方式 | |
JP4971750B2 (ja) | 電源回路、及びこれに用いる制御回路 | |
JP4474562B2 (ja) | 発光ダイオード駆動装置 | |
JP5141774B2 (ja) | Pfcコンバータ | |
KR100796890B1 (ko) | 스위칭 전원장치 | |
JP6447095B2 (ja) | スイッチング電源回路 | |
US10312800B2 (en) | AC-DC converter | |
JP2006067730A (ja) | 力率改善回路 | |
JP2007143392A (ja) | 可変速度駆動装置用の力率補正装置 | |
JP2008211881A (ja) | スイッチング電源回路 | |
JP2004282958A (ja) | 力率改善回路 | |
JP2013243798A (ja) | スイッチング電源装置 | |
JP6911677B2 (ja) | 交流−直流変換装置 | |
KR100758127B1 (ko) | 전원장치 | |
JP2011155813A (ja) | Pfcコンバータの制御回路、制御方法、および電源装置 | |
JP4455121B2 (ja) | 電源回路 | |
JPH11332220A (ja) | 直流電源回路 | |
JP2010068676A (ja) | スイッチング電源 | |
JP2009213280A (ja) | 力率改善回路 | |
JP2000116134A (ja) | 電源装置 | |
JPH1198847A (ja) | 整流回路 | |
JP3627573B2 (ja) | 電源装置 | |
JP2003333856A (ja) | 力率改善電源回路 | |
JP2000197351A (ja) | 力率改善型電源装置 | |
JP2001086737A (ja) | 電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070214 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091001 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091020 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100126 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100203 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130212 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4455121 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130212 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140212 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |